--- /srv/rebuilderd/tmp/rebuilderdrD8cGZ/inputs/maxima_5.49.0+dsfg-4_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdrD8cGZ/out/maxima_5.49.0+dsfg-4_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-03-14 23:29:02.000000 debian-binary │ -rw-r--r-- 0 0 0 1788 2026-03-14 23:29:02.000000 control.tar.xz │ --rw-r--r-- 0 0 0 10080984 2026-03-14 23:29:02.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 10130496 2026-03-14 23:29:02.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -15,15 +15,15 @@ │ │ │ -rw-r--r-- 0 root (0) root (0) 934 2025-07-24 20:03:12.000000 ./usr/share/doc/maxima/README │ │ │ -rw-r--r-- 0 root (0) root (0) 1011 2010-08-20 14:11:51.000000 ./usr/share/doc/maxima/README.Debian │ │ │ -rw-r--r-- 0 root (0) root (0) 1288 2026-03-14 23:29:02.000000 ./usr/share/doc/maxima/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 71 2026-03-14 23:29:02.000000 ./usr/share/doc/maxima/changelog.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 1516 2025-05-14 14:43:05.000000 ./usr/share/doc/maxima/copyright │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-14 23:29:02.000000 ./usr/share/doc/maxima/info/ │ │ │ -rw-r--r-- 0 root (0) root (0) 47145 2026-03-14 23:29:02.000000 ./usr/share/doc/maxima/info/maxima-index.lisp.gz │ │ │ --rw-r--r-- 0 root (0) root (0) 5154 2026-03-14 23:29:02.000000 ./usr/share/doc/maxima/test_results.out.gz │ │ │ +-rw-r--r-- 0 root (0) root (0) 5144 2026-03-14 23:29:02.000000 ./usr/share/doc/maxima/test_results.out.gz │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-14 23:29:02.000000 ./usr/share/lintian/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-14 23:29:02.000000 ./usr/share/lintian/overrides/ │ │ │ -rw-r--r-- 0 root (0) root (0) 225 2026-02-23 00:17:49.000000 ./usr/share/lintian/overrides/maxima │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-14 23:29:02.000000 ./usr/share/man/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-14 23:29:02.000000 ./usr/share/man/man1/ │ │ │ -rw-r--r-- 0 root (0) root (0) 5113 2026-03-14 23:29:02.000000 ./usr/share/man/man1/maxima.1.gz │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-03-14 23:29:02.000000 ./usr/share/maxima/ │ │ ├── ./usr/lib/maxima/5.49.0/binary-gcl/maxima │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -6756,36 +6756,36 @@ │ │ │ │ #)E: float-properties> │ │ │ │ # # │ │ │ │ ##s.s_hpack==keyword_package) │ │ │ │ (#0)>=(#1) │ │ │ │ /build/reproducible-path/maxima-5.49.0+dsfg/src/autol.lispibdir │ │ │ │ ((#0)%(#1)) │ │ │ │ immnum_rem(#0,#1) │ │ │ │ immnum_zerop(#0)init_raw.lsp │ │ │ │ immnum_eqv(#0,#1) │ │ │ │ @@ -233504,15 +233504,15 @@ │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ DThe value of `expand_hypergeometric' must be either true or false.~% │ │ │ │ MUNBINDP │ │ │ │ -SETF$EXPAND_HYPERGEOMETRICg │ │ │ │ +SETF$EXPAND_HYPERGEOMETRIC │ │ │ │ binary-gcl/autol.o` │ │ │ │ PCL::DFUN-INFO class predicateSY │ │ │ │ PCL::INITIAL-DISPATCH class predicateS-B │ │ │ │ TYPE-PREDICATE CONDITIONS FPE-XUODIANCE-(FAST-READER-METHOD SLOT-OBJECT CACHE)R │ │ │ │ (WRITER CONDITIONS::POSSIBILITIES),SETQ │ │ │ │ APPEARG-INFO SLOT2ER(READER CONDITIONS::POSSIBILITIES)ucible │ │ │ │ TYPE-PREDICATE CONDITIONS FPE-XUOisp │ │ │ │ @@ -271200,18 +271200,18 @@ │ │ │ │ /build/reproducible-path/maxima-5.49.0+dsfg/share/**/*.demo │ │ │ │ /build/reproducible-path/maxima-5.49.0+dsfg/demo/*.dem │ │ │ │ /build/reproducible-path/maxima-5.49.0+dsfg/demo/*.demo │ │ │ │ maxima.info-3c/iArrays │ │ │ │ maxima-5.49.0+dsfgFILE_O. │ │ │ │ /build/reproducible-path/maxima-5.49.0+dsfg/doc/info/./ GET-PACKAGES STRbinary-gclSS-P)4merror │ │ │ │ binary-gcl/merror.oTURE-MAXIMA-$ERROROTE0 │ │ │ │ -MISSING-COMPONENTproduci../lisp-utils/defsystem.lisp_pcl8 │ │ │ │ -MISSING-MODULENEx'i │ │ │ │ +MISSING-COMPONENTproduci../lisp-utils/defsystem.lisp_pcl0 │ │ │ │ +MISSING-MODULENEp'i │ │ │ │ MISSING-SYSTEM │ │ │ │ -(FAST-WRITER-METHOD SLOT-OBJECT MAXIMA::MESSAGE)x │ │ │ │ +(FAST-WRITER-METHOD SLOT-OBJECT MAXIMA::MESSAGE)p │ │ │ │ MAKE::LANGUAGE class predicateTA │ │ │ │ ld/rMAKE::LANGUAGE SLOT027-2 │ │ │ │ LANGUAGE-COMPILER │ │ │ │ MAKE::LANGUAGE SLOT1 STA │ │ │ │ LANGUAGE-LOADER │ │ │ │ duciMAKE::LANGUAGE SLOT2/pcl │ │ │ │ SPLAMAKE::LANGUAGE SLOT3FGEN │ │ │ │ @@ -534432,15 +534432,15 @@ │ │ │ │ Functions and Variables for ctensorrigF │ │ │ │ maxima.info-2 │ │ │ │ ,AFunctions and Variables for Combinatorics-operatrem │ │ │ │ maxima.info-1ge-Functions and Variables for Propertiesbicontragradanslatmaxima.info-2ionFunctions and Variables for ctensorffileperm_cyclesacobimaxima.info-2ralFunctions and Variables for Combinatoricsacobi │ │ │ │ ratweightsumbel │ │ │ │ maxima.info-1ib.Functions and Variables for Polynomials │ │ │ │ maxima.info-1ugaFunctions and Variables for Factsolve.htgcd │ │ │ │ -maxima.info-15fiFunctions and Variables for Polynomialsclispdispmaxima.info-1ge-Functions and Variables for Displaywdfg │ │ │ │ +maxima.info-15fiFunctions and Variables for Polynomialsclispdispmaxima.info-1ge-Functions and Variables for Displaywdf │ │ │ │ maxima.info-1.htAssignment operatorsXT-L= │ │ │ │ maxima.info-1-anOperators for EquationsUis_edge_in_graphmaxima.info-3h/mFunctions and Variables for graphsfft/LIgraph_charpolyIEmaxima.info-3or.Functions and Variables for graphsale │ │ │ │ facexpandynamicsmaxima.info-1-scFunctions and Variables for Polynomials1entermatrixes000maxima.info-2TypFunctions and Variables for Matrices and Linear AlgebraTMacro function definition operatorlumnopmaxima.info-1ralAssignment operatorsx-coindexed_tensor │ │ │ │ maxima.info-3000Functions and Variables for itensorw.htmarithsummaxima.info-3e │ │ │ │ Package functs.hprodrac │ │ │ │ maxima.info-3LR │ │ │ │ Functions and Variables for Symmetries00remarraymaxima.info-1g00Functions and Variables for Arraystml000loadprintewidth0maxima.info-1edQFunctions and Variables for File Input and Outputpos_005niceindicesod │ │ │ │ @@ -534546,95 +534546,97 @@ │ │ │ │ References │ │ │ │ maxima.info-3 │ │ │ │ Functions and Variables for GroupsPROD? │ │ │ │ maxima.info-2uciIntroduction to Command Linesharmaxima.info-1 │ │ │ │ Relational operatorspathmaxima.info-10+dPackage facexp │ │ │ │ Function0| │ │ │ │ Octets and Utilities for Cryptographyumpmaxima.info-3o -Functions and Variables for Properties-omaxima.info-1:/bIntroduction to Affinecimaxima.info-2claFunctions and Variables for Special Functionspatmaxima.info-1=. Functions and Variables for Symmetries-pmaxima.info-3ormIntroduction to String Processinged-charmaxima.info-3on Parabolic Cylinder Functionsltinmaxima.info-1E -Introduction to operators -Wall maxima.info-1dy Assignment operatorsvarimaxima.info-1OFFIntroduction to Integration -fdomaxima.info-1tifIntroduction to wrstcse/maxima.info-3GEFFunctions and Variables for bodemaxima.info-2S=6Functions and Variables for ratpowST │ │ │ │ -*Gmaxima.info-3GN-Functions and Variables for Function Definition*maxima.info-2-FIFunctions and Variables for Equations( │ │ │ │ +*Gmaxima.info-3GN-Functions and Variables for Function Definition*maxima.info-2-FIFunctions and Variables for Equations │ │ │ │ maxima.info-1 │ │ │ │ -U/Functions and Variables for discrete distributions │ │ │ │ +F Functions and Variables for discrete distributions │ │ │ │ maxima.info-2 │ │ │ │ -Functions and Variables for Limitsqi │ │ │ │ -Imaxima.info-1 │ │ │ │ -x{Introduction to hompackGmaxima.info-3yu0Functions for Complex Numbers │ │ │ │ -maxima.info-1 │ │ │ │ +8Functions and Variables for Limits)kZ │ │ │ │ +,1maxima.info-1 │ │ │ │ +Introduction to hompack │ │ │ │ +maxima.info-3N │ │ │ │ +Functions for Complex Numbers+ │ │ │ │ +Lmaxima.info-1 l │ │ │ │ Introduction to minpack │ │ │ │ -maxima.info-3*n_Functions and Variables for makeOrdersI+maxima.info-3ug │ │ │ │ +maxima.info-3 │ │ │ │ +p:Functions and Variables for makeOrdersB │ │ │ │ +maxima.info-3 │ │ │ │ Functions and Variables for colnew │ │ │ │ -Gmaxima.info-2V │ │ │ │ -cFunctions and Variables for atensory │ │ │ │ -maxima.info-2 │ │ │ │ +y9maxima.info-2 │ │ │ │ +?Functions and Variables for atensor │ │ │ │ +Zmaxima.info-2 │ │ │ │ Plotting Formatsmaxima.info-1 │ │ │ │ Introduction to fast Fourier transform │ │ │ │ maxima.info-2 │ │ │ │ - Introduction to Maxima's Database │ │ │ │ -maxima.info-1u │ │ │ │ -maxima.info-2 │ │ │ │ +Introduction to Maxima's Databasee │ │ │ │ +O(maxima.info-1 │ │ │ │ +maxima.info-2%\ │ │ │ │ Definitions for complex fractalsmaxima.info-3 │ │ │ │ -Functions and Variables for stirlingyC │ │ │ │ -maxima.info-3 │ │ │ │ -Variables related to the modular test- │ │ │ │ -Imaxima.info-4 │ │ │ │ +Functions and Variables for stirling: │ │ │ │ ........H#Z. │ │ │ │ │ │ │ │ 00570be4 : │ │ │ │ 8....... │ │ │ │ │ │ │ │ 00570bec : │ │ │ │ - H... │ │ │ │ + @... │ │ │ │ │ │ │ │ 00570bf0 : │ │ │ │ P.U..........3z. │ │ │ │ .........3z..... │ │ │ │ .....3z.`....... │ │ │ │ .3z..?z......3z. │ │ │ │ ..z......3z...~. │ │ │ │ @@ -9103,25 +9103,25 @@ │ │ │ │ │ │ │ │ Disassembly of section .data: │ │ │ │ │ │ │ │ 00593e70 <.data>: │ │ │ │ ... │ │ │ │ strdeq r1, [r2], #-253 @ 0xffffff03 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xffcf538c │ │ │ │ + @ instruction: 0xffeaa51c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xf77a04d8 │ │ │ │ - @ instruction: 0xf77a0bb0 │ │ │ │ + @ instruction: 0xf76004d8 │ │ │ │ + @ instruction: 0xf7600bb0 │ │ │ │ subseq sp, r4, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xf77a0b10 │ │ │ │ + @ instruction: 0xf7600b10 │ │ │ │ ... │ │ │ │ svclt 0x00ffe2d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - ldrbpl r2, [r9, -r8, asr #18] │ │ │ │ + tstcc lr, #2834432 @ 0x2b4000 │ │ │ │ ... │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ svcvs 0x00727065 │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ @@ -9154,17 +9154,17 @@ │ │ │ │ ldrheq r1, [r0, #40] @ 0x28 │ │ │ │ bicseq r1, r0, r4, lsl #6 │ │ │ │ addne r7, r3, fp, ror #22 │ │ │ │ andeq r0, r0, sl, ror #6 │ │ │ │ svclt 0x00fff457 │ │ │ │ andeq r0, r0, r5 │ │ │ │ ... │ │ │ │ - ldmibvs r6!, {r2, r3, r4} │ │ │ │ + stmibvs r2, {r0, r1, r4, r7, r8, sl, fp, ip, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strdeq sp, [r9], -ip │ │ │ │ + muleq lr, r5, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ... │ │ │ │ @ instruction: 0xf7c83000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -9222,236 +9222,236 @@ │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ svclt 0x00ffea00 │ │ │ │ ... │ │ │ │ asreq r0, r8, #24 │ │ │ │ roreq r0, r8, #24 │ │ │ │ roreq r0, r8, #24 │ │ │ │ - @ instruction: 0xf76c9e6d │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf78bb3ed │ │ │ │ - @ instruction: 0xf78bc42d │ │ │ │ - @ instruction: 0xf78bef19 │ │ │ │ - @ instruction: 0xf78d27dd │ │ │ │ - @ instruction: 0xf78cbec9 │ │ │ │ - @ instruction: 0xf78ddc01 │ │ │ │ - @ instruction: 0xf78c9291 │ │ │ │ - @ instruction: 0xf78dc381 │ │ │ │ - @ instruction: 0xf78d3861 │ │ │ │ - @ instruction: 0xf78c0021 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76c9aa1 │ │ │ │ - @ instruction: 0xf76c933d │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76c9aa1 │ │ │ │ - @ instruction: 0xf76c933d │ │ │ │ - @ instruction: 0xf76c9e6d │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf78bb341 │ │ │ │ - @ instruction: 0xf78bc385 │ │ │ │ - @ instruction: 0xf78ce621 │ │ │ │ - @ instruction: 0xf78dd271 │ │ │ │ - @ instruction: 0xf78cdec1 │ │ │ │ - @ instruction: 0xf78df0a1 │ │ │ │ - @ instruction: 0xf78cbec9 │ │ │ │ - @ instruction: 0xf78ddc01 │ │ │ │ - @ instruction: 0xf78bd529 │ │ │ │ - @ instruction: 0xf78d0895 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76c9aa1 │ │ │ │ - @ instruction: 0xf76c933d │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76c9e6d │ │ │ │ - @ instruction: 0xf76c9aa1 │ │ │ │ - @ instruction: 0xf76c933d │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ + @ instruction: 0xf7529e6d │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf771b3ed │ │ │ │ + @ instruction: 0xf771c42d │ │ │ │ + @ instruction: 0xf771ef19 │ │ │ │ + @ instruction: 0xf77327dd │ │ │ │ + @ instruction: 0xf772bec9 │ │ │ │ + @ instruction: 0xf773dc01 │ │ │ │ + @ instruction: 0xf7729291 │ │ │ │ + @ instruction: 0xf773c381 │ │ │ │ + @ instruction: 0xf7733861 │ │ │ │ + @ instruction: 0xf7720021 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7529aa1 │ │ │ │ + @ instruction: 0xf752933d │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7529aa1 │ │ │ │ + @ instruction: 0xf752933d │ │ │ │ + @ instruction: 0xf7529e6d │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf771b341 │ │ │ │ + @ instruction: 0xf771c385 │ │ │ │ + @ instruction: 0xf772e621 │ │ │ │ + @ instruction: 0xf773d271 │ │ │ │ + @ instruction: 0xf772dec1 │ │ │ │ + @ instruction: 0xf773f0a1 │ │ │ │ + @ instruction: 0xf772bec9 │ │ │ │ + @ instruction: 0xf773dc01 │ │ │ │ + @ instruction: 0xf771d529 │ │ │ │ + @ instruction: 0xf7730895 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7529aa1 │ │ │ │ + @ instruction: 0xf752933d │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7529e6d │ │ │ │ + @ instruction: 0xf7529aa1 │ │ │ │ + @ instruction: 0xf752933d │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ asreq r0, r8, #24 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76c9aa1 │ │ │ │ - @ instruction: 0xf76c933d │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76a1411 │ │ │ │ - @ instruction: 0xf76e7e40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf78bd52d │ │ │ │ - @ instruction: 0xf78bc129 │ │ │ │ - @ instruction: 0xf78bba21 │ │ │ │ - @ instruction: 0xf78cb5cd │ │ │ │ - @ instruction: 0xf78cb041 │ │ │ │ - @ instruction: 0xf78bb3ed │ │ │ │ - @ instruction: 0xf78bb2b9 │ │ │ │ - @ instruction: 0xf78ca849 │ │ │ │ - @ instruction: 0xf78bb341 │ │ │ │ - @ instruction: 0xf78ca999 │ │ │ │ - @ instruction: 0xf78bb269 │ │ │ │ - @ instruction: 0xf78bb2f1 │ │ │ │ - @ instruction: 0xf78cfbf1 │ │ │ │ - @ instruction: 0xf78bb439 │ │ │ │ - @ instruction: 0xf78bc081 │ │ │ │ - @ instruction: 0xf78cf3d9 │ │ │ │ - @ instruction: 0xf78ce621 │ │ │ │ - @ instruction: 0xf78cdec1 │ │ │ │ - @ instruction: 0xf78bc0f1 │ │ │ │ - @ instruction: 0xf78c9291 │ │ │ │ - @ instruction: 0xf78c94d9 │ │ │ │ - @ instruction: 0xf78c5381 │ │ │ │ - @ instruction: 0xf78bd529 │ │ │ │ - @ instruction: 0xf78cbec9 │ │ │ │ - @ instruction: 0xf78d0899 │ │ │ │ - @ instruction: 0xf78bd0cd │ │ │ │ - @ instruction: 0xf78bca15 │ │ │ │ - @ instruction: 0xf78dd641 │ │ │ │ - @ instruction: 0xf78dd489 │ │ │ │ - @ instruction: 0xf78bc42d │ │ │ │ - @ instruction: 0xf78bc2fd │ │ │ │ - @ instruction: 0xf78dcbf1 │ │ │ │ - @ instruction: 0xf78bc385 │ │ │ │ - @ instruction: 0xf78dce59 │ │ │ │ - @ instruction: 0xf78bc2ad │ │ │ │ - @ instruction: 0xf78bc335 │ │ │ │ - @ instruction: 0xf78dfa51 │ │ │ │ - @ instruction: 0xf78bc475 │ │ │ │ - @ instruction: 0xf78bd031 │ │ │ │ - @ instruction: 0xf78df801 │ │ │ │ - @ instruction: 0xf78dd271 │ │ │ │ - @ instruction: 0xf78df0a1 │ │ │ │ - @ instruction: 0xf78bd099 │ │ │ │ - @ instruction: 0xf78dc381 │ │ │ │ - @ instruction: 0xf78dc469 │ │ │ │ - @ instruction: 0xf78d8cf9 │ │ │ │ - @ instruction: 0xf78d0895 │ │ │ │ - @ instruction: 0xf78ddc01 │ │ │ │ - @ instruction: 0xf78bef19 │ │ │ │ - @ instruction: 0xf78be569 │ │ │ │ - @ instruction: 0xf78be811 │ │ │ │ - @ instruction: 0xf78be9d9 │ │ │ │ - @ instruction: 0xf78be461 │ │ │ │ - @ instruction: 0xf78be759 │ │ │ │ - @ instruction: 0xf78c1cb9 │ │ │ │ - @ instruction: 0xf78bf469 │ │ │ │ - @ instruction: 0xf78c1071 │ │ │ │ - @ instruction: 0xf78c19a1 │ │ │ │ - @ instruction: 0xf78bf459 │ │ │ │ - @ instruction: 0xf78c0ce1 │ │ │ │ - @ instruction: 0xf78c13f1 │ │ │ │ - @ instruction: 0xf78c0021 │ │ │ │ - @ instruction: 0xf78c0c15 │ │ │ │ - @ instruction: 0xf78bf801 │ │ │ │ - @ instruction: 0xf78d22c9 │ │ │ │ - @ instruction: 0xf78d30b1 │ │ │ │ - @ instruction: 0xf78d54c1 │ │ │ │ - @ instruction: 0xf78d2d45 │ │ │ │ - @ instruction: 0xf78d4929 │ │ │ │ - @ instruction: 0xf78d2129 │ │ │ │ - @ instruction: 0xf78d51d1 │ │ │ │ - @ instruction: 0xf78d2d35 │ │ │ │ - @ instruction: 0xf78d45c5 │ │ │ │ - @ instruction: 0xf78d27dd │ │ │ │ - @ instruction: 0xf78d1e99 │ │ │ │ - @ instruction: 0xf78d1da5 │ │ │ │ - @ instruction: 0xf78d2085 │ │ │ │ - @ instruction: 0xf78d4c81 │ │ │ │ - @ instruction: 0xf78d3861 │ │ │ │ - @ instruction: 0xf78d4509 │ │ │ │ - @ instruction: 0xf78bb341 │ │ │ │ - @ instruction: 0xf78bc385 │ │ │ │ - @ instruction: 0xf78cbec9 │ │ │ │ - @ instruction: 0xf78ddc01 │ │ │ │ - @ instruction: 0xf78bf801 │ │ │ │ - @ instruction: 0xf78d30b1 │ │ │ │ - @ instruction: 0xf78d0895 │ │ │ │ - @ instruction: 0xf78bd529 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7529aa1 │ │ │ │ + @ instruction: 0xf752933d │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7501411 │ │ │ │ + @ instruction: 0xf7547e40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf771d52d │ │ │ │ + @ instruction: 0xf771c129 │ │ │ │ + @ instruction: 0xf771ba21 │ │ │ │ + @ instruction: 0xf772b5cd │ │ │ │ + @ instruction: 0xf772b041 │ │ │ │ + @ instruction: 0xf771b3ed │ │ │ │ + @ instruction: 0xf771b2b9 │ │ │ │ + @ instruction: 0xf772a849 │ │ │ │ + @ instruction: 0xf771b341 │ │ │ │ + @ instruction: 0xf772a999 │ │ │ │ + @ instruction: 0xf771b269 │ │ │ │ + @ instruction: 0xf771b2f1 │ │ │ │ + @ instruction: 0xf772fbf1 │ │ │ │ + @ instruction: 0xf771b439 │ │ │ │ + @ instruction: 0xf771c081 │ │ │ │ + @ instruction: 0xf772f3d9 │ │ │ │ + @ instruction: 0xf772e621 │ │ │ │ + @ instruction: 0xf772dec1 │ │ │ │ + @ instruction: 0xf771c0f1 │ │ │ │ + @ instruction: 0xf7729291 │ │ │ │ + @ instruction: 0xf77294d9 │ │ │ │ + @ instruction: 0xf7725381 │ │ │ │ + @ instruction: 0xf771d529 │ │ │ │ + @ instruction: 0xf772bec9 │ │ │ │ + @ instruction: 0xf7730899 │ │ │ │ + @ instruction: 0xf771d0cd │ │ │ │ + @ instruction: 0xf771ca15 │ │ │ │ + @ instruction: 0xf773d641 │ │ │ │ + @ instruction: 0xf773d489 │ │ │ │ + @ instruction: 0xf771c42d │ │ │ │ + @ instruction: 0xf771c2fd │ │ │ │ + @ instruction: 0xf773cbf1 │ │ │ │ + @ instruction: 0xf771c385 │ │ │ │ + @ instruction: 0xf773ce59 │ │ │ │ + @ instruction: 0xf771c2ad │ │ │ │ + @ instruction: 0xf771c335 │ │ │ │ + @ instruction: 0xf773fa51 │ │ │ │ + @ instruction: 0xf771c475 │ │ │ │ + @ instruction: 0xf771d031 │ │ │ │ + @ instruction: 0xf773f801 │ │ │ │ + @ instruction: 0xf773d271 │ │ │ │ + @ instruction: 0xf773f0a1 │ │ │ │ + @ instruction: 0xf771d099 │ │ │ │ + @ instruction: 0xf773c381 │ │ │ │ + @ instruction: 0xf773c469 │ │ │ │ + @ instruction: 0xf7738cf9 │ │ │ │ + @ instruction: 0xf7730895 │ │ │ │ + @ instruction: 0xf773dc01 │ │ │ │ + @ instruction: 0xf771ef19 │ │ │ │ + @ instruction: 0xf771e569 │ │ │ │ + @ instruction: 0xf771e811 │ │ │ │ + @ instruction: 0xf771e9d9 │ │ │ │ + @ instruction: 0xf771e461 │ │ │ │ + @ instruction: 0xf771e759 │ │ │ │ + @ instruction: 0xf7721cb9 │ │ │ │ + @ instruction: 0xf771f469 │ │ │ │ + @ instruction: 0xf7721071 │ │ │ │ + @ instruction: 0xf77219a1 │ │ │ │ + @ instruction: 0xf771f459 │ │ │ │ + @ instruction: 0xf7720ce1 │ │ │ │ + @ instruction: 0xf77213f1 │ │ │ │ + @ instruction: 0xf7720021 │ │ │ │ + @ instruction: 0xf7720c15 │ │ │ │ + @ instruction: 0xf771f801 │ │ │ │ + @ instruction: 0xf77322c9 │ │ │ │ + @ instruction: 0xf77330b1 │ │ │ │ + @ instruction: 0xf77354c1 │ │ │ │ + @ instruction: 0xf7732d45 │ │ │ │ + @ instruction: 0xf7734929 │ │ │ │ + @ instruction: 0xf7732129 │ │ │ │ + @ instruction: 0xf77351d1 │ │ │ │ + @ instruction: 0xf7732d35 │ │ │ │ + @ instruction: 0xf77345c5 │ │ │ │ + @ instruction: 0xf77327dd │ │ │ │ + @ instruction: 0xf7731e99 │ │ │ │ + @ instruction: 0xf7731da5 │ │ │ │ + @ instruction: 0xf7732085 │ │ │ │ + @ instruction: 0xf7734c81 │ │ │ │ + @ instruction: 0xf7733861 │ │ │ │ + @ instruction: 0xf7734509 │ │ │ │ + @ instruction: 0xf771b341 │ │ │ │ + @ instruction: 0xf771c385 │ │ │ │ + @ instruction: 0xf772bec9 │ │ │ │ + @ instruction: 0xf773dc01 │ │ │ │ + @ instruction: 0xf771f801 │ │ │ │ + @ instruction: 0xf77330b1 │ │ │ │ + @ instruction: 0xf7730895 │ │ │ │ + @ instruction: 0xf771d529 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ lsreq r1, r8, #3 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ lsreq r1, r8, #32 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - ... │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76c9aa1 │ │ │ │ - @ instruction: 0xf76c933d │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf76e2f40 │ │ │ │ - @ instruction: 0xf769e551 │ │ │ │ - @ instruction: 0xf769e005 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + ... │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7529aa1 │ │ │ │ + @ instruction: 0xf752933d │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf7542f40 │ │ │ │ + @ instruction: 0xf74fe551 │ │ │ │ + @ instruction: 0xf74fe005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpcc 4, 6, cr10, cr15, cr8, {6} │ │ │ │ bleq 204d690 <__bss_end__@@Base+0x12e0674> │ │ │ │ stmdbpl lr!, {r0, r4, r6, r8}^ │ │ │ │ tstcs ip, #70 @ 0x46 │ │ │ │ tsteq ip, sl, ror sl │ │ │ │ ldrhcs r1, [ip], #216 @ 0xd8 │ │ │ │ @@ -9738,15 +9738,15 @@ │ │ │ │ orreq r8, r0, r8, asr #1 │ │ │ │ orreq r5, r0, r8, ror sp │ │ │ │ orreq r1, r0, r0, lsr #15 │ │ │ │ orreq r0, r0, r0, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ - tsteq r0, r8, asr r6 │ │ │ │ + tsteq r0, r8, asr #12 │ │ │ │ ldrbeq pc, [pc, #-4088] @ 7a3028 @ │ │ │ │ andeq r1, r6, r3, lsl #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ subseq r4, r5, r0, lsl #4 │ │ │ │ ... │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -11320,16 +11320,16 @@ │ │ │ │ ldrdeq r2, [r0, r0] │ │ │ │ orreq r0, r0, r8, ror #3 │ │ │ │ orreq r1, r0, r0, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x018013b8 │ │ │ │ orreq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - mcrls 3, 3, fp, cr9, cr2, {4} │ │ │ │ - orrscs r9, r2, r5, lsl #31 │ │ │ │ + smlalscc r0, ip, fp, r2 │ │ │ │ + svchi 0x00072e8c │ │ │ │ cmpeq r0, ip, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svcgt 0x00ffffff │ │ │ │ svcgt 0x00ffffff │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsr #26 │ │ │ │ @@ -12856,41 +12856,41 @@ │ │ │ │ ldrhteq lr, [lr], #-236 @ 0xffffff14 │ │ │ │ ldrbteq r5, [ip], #1880 @ 0x758 │ │ │ │ rsbseq lr, lr, r8, lsr #29 │ │ │ │ strbeq r1, [r0, #-1544] @ 0xfffff9f8 │ │ │ │ @ instruction: 0x007eee9c │ │ │ │ rsceq r2, r0, r8, lsr #25 │ │ │ │ ldrhteq lr, [lr], #-224 @ 0xffffff20 │ │ │ │ - rsbeq r2, sp, #40, 22 @ 0xa000 │ │ │ │ + rsbeq r2, sp, #32, 22 @ 0x8000 │ │ │ │ ldrsbteq lr, [lr], #-224 @ 0xffffff20 │ │ │ │ strbeq r1, [r0, #-1064] @ 0xfffffbd8 │ │ │ │ ldrsbteq lr, [lr], #-224 @ 0xffffff20 │ │ │ │ strbeq r1, [r0, #-1136] @ 0xfffffb90 │ │ │ │ rsbseq lr, lr, r8, ror #29 │ │ │ │ strbeq r1, [r0, #-1120] @ 0xfffffba0 │ │ │ │ rsbseq lr, lr, r8, ror #29 │ │ │ │ strbeq r1, [r0, #-1408] @ 0xfffffa80 │ │ │ │ ldrshteq lr, [lr], #-232 @ 0xffffff18 │ │ │ │ strbeq r1, [r0, #-1392] @ 0xfffffa90 │ │ │ │ ldrshteq lr, [lr], #-232 @ 0xffffff18 │ │ │ │ strdeq r0, [r0], #104 @ 0x68 @ │ │ │ │ rsbseq lr, lr, ip, lsl #30 │ │ │ │ - rsbeq r0, r0, #160, 20 @ 0xa0000 │ │ │ │ + rsbeq r0, r0, #152, 20 @ 0x98000 │ │ │ │ rsbseq lr, lr, ip, lsl #30 │ │ │ │ rsceq r5, r0, r8, asr fp │ │ │ │ rsbseq lr, lr, r4, lsl pc │ │ │ │ rsceq r7, r0, r8, ror #28 │ │ │ │ rsbseq lr, lr, r8, lsl pc │ │ │ │ strhteq pc, [r0], #0 @ │ │ │ │ rsbseq lr, lr, r4, lsl #30 │ │ │ │ strbeq r1, [r0, #-608] @ 0xfffffda0 │ │ │ │ ldrshteq lr, [lr], #-224 @ 0xffffff20 │ │ │ │ - rsbeq sp, ip, #184, 20 @ 0xb8000 │ │ │ │ + rsbeq sp, ip, #176, 20 @ 0xb0000 │ │ │ │ rsbseq lr, lr, r4, asr pc │ │ │ │ - rsbeq sp, ip, #224, 18 @ 0x380000 │ │ │ │ + rsbeq sp, ip, #216, 18 @ 0x360000 │ │ │ │ rsbseq lr, lr, r4, ror #30 │ │ │ │ strbeq r1, [r0, #-512] @ 0xfffffe00 │ │ │ │ rsbseq lr, lr, r4, ror #30 │ │ │ │ strbeq r1, [r0, #-544] @ 0xfffffde0 │ │ │ │ rsbseq lr, lr, r4, ror #30 │ │ │ │ rsceq r7, r0, r0, lsl #11 │ │ │ │ rsbseq lr, lr, r8, ror pc │ │ │ │ @@ -12898,29 +12898,29 @@ │ │ │ │ rsbseq lr, lr, ip, ror pc │ │ │ │ rsceq r3, r0, r0, asr #8 │ │ │ │ rsbseq lr, lr, r8, ror pc │ │ │ │ strbeq r1, [r0, #-264] @ 0xfffffef8 │ │ │ │ rsbseq lr, lr, ip, ror pc │ │ │ │ rsceq r2, r0, r8, lsr #25 │ │ │ │ @ instruction: 0x007eef90 │ │ │ │ - rsbeq r2, sp, #40, 22 @ 0xa000 │ │ │ │ + rsbeq r2, sp, #32, 22 @ 0x8000 │ │ │ │ ldrhteq lr, [lr], #-240 @ 0xffffff10 │ │ │ │ strbeq r0, [r0, #-4080] @ 0xfffff010 │ │ │ │ ldrhteq lr, [lr], #-240 @ 0xffffff10 │ │ │ │ strbeq r1, [r0, #-56] @ 0xffffffc8 │ │ │ │ rsbseq lr, lr, r8, asr #31 │ │ │ │ strbeq r1, [r0, #-40] @ 0xffffffd8 │ │ │ │ rsbseq lr, lr, r8, asr #31 │ │ │ │ strbeq r1, [r0, #-128] @ 0xffffff80 │ │ │ │ ldrsbteq lr, [lr], #-248 @ 0xffffff08 │ │ │ │ strbeq r1, [r0, #-112] @ 0xffffff90 │ │ │ │ ldrsbteq lr, [lr], #-248 @ 0xffffff08 │ │ │ │ strdeq r0, [r0], #104 @ 0x68 @ │ │ │ │ rsbseq lr, lr, ip, ror #31 │ │ │ │ - rsbeq r0, r0, #160, 20 @ 0xa0000 │ │ │ │ + rsbeq r0, r0, #152, 20 @ 0x98000 │ │ │ │ rsbseq lr, lr, ip, ror #31 │ │ │ │ rsceq r5, r0, r8, asr fp │ │ │ │ ldrshteq lr, [lr], #-244 @ 0xffffff0c │ │ │ │ rsceq r7, r0, r8, ror #28 │ │ │ │ ldrshteq lr, [lr], #-248 @ 0xffffff08 │ │ │ │ strhteq pc, [r0], #0 @ │ │ │ │ rsbseq lr, lr, r4, ror #31 │ │ │ │ @@ -12930,17 +12930,17 @@ │ │ │ │ rsbseq pc, lr, r8 │ │ │ │ ldrbteq r9, [fp], #3728 @ 0xe90 │ │ │ │ rsbseq pc, lr, r8 │ │ │ │ ldrbteq sl, [fp], #2304 @ 0x900 │ │ │ │ rsbseq pc, lr, r8 │ │ │ │ rsceq fp, r6, r0, ror lr │ │ │ │ rsbseq pc, lr, r8, lsr #32 │ │ │ │ - rsbeq sp, ip, #184, 20 @ 0xb8000 │ │ │ │ + rsbeq sp, ip, #176, 20 @ 0xb0000 │ │ │ │ rsbseq pc, lr, r0, asr #32 │ │ │ │ - rsbeq sp, ip, #224, 18 @ 0x380000 │ │ │ │ + rsbeq sp, ip, #216, 18 @ 0x360000 │ │ │ │ rsbseq pc, lr, r0, asr r0 @ │ │ │ │ strbeq r0, [r0, #-3568] @ 0xfffff210 │ │ │ │ rsbseq pc, lr, r0, asr r0 @ │ │ │ │ strbeq r0, [r0, #-3600] @ 0xfffff1f0 │ │ │ │ rsbseq pc, lr, r0, asr r0 @ │ │ │ │ strbeq r0, [r0, #-720] @ 0xfffffd30 │ │ │ │ rsbseq pc, lr, ip, lsr #32 │ │ │ │ @@ -12966,15 +12966,15 @@ │ │ │ │ rsbseq pc, lr, r8, lsl #1 │ │ │ │ rsceq r8, r0, r8, ror pc │ │ │ │ @ instruction: 0x007ef09c │ │ │ │ strbeq r0, [r0, #-2848] @ 0xfffff4e0 │ │ │ │ rsbseq pc, lr, r4, asr #1 │ │ │ │ strbeq r0, [r0, #-2816] @ 0xfffff500 │ │ │ │ rsbseq pc, lr, r4, asr #1 │ │ │ │ - rsbeq r6, ip, #88 @ 0x58 │ │ │ │ + rsbeq r6, ip, #80 @ 0x50 │ │ │ │ ldrsbteq pc, [lr], #-4 @ │ │ │ │ strbeq r0, [r0, #-2968] @ 0xfffff468 │ │ │ │ ldrsbteq pc, [lr], #-4 @ │ │ │ │ ldrbteq lr, [r8], #3624 @ 0xe28 │ │ │ │ rsbseq pc, lr, r8, lsl r2 @ │ │ │ │ ldrbteq pc, [r8], #416 @ 0x1a0 @ │ │ │ │ rsbseq pc, lr, r8, lsl r2 @ │ │ │ │ @@ -20660,15 +20660,29 @@ │ │ │ │ svcpl 0x00434c2f │ │ │ │ cmppl r3, #322961408 @ 0x13400000 │ │ │ │ movtpl r4, #22337 @ 0x5741 │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ cdpcs 13, 6, cr6, cr1, cr9, {3} │ │ │ │ stcvs 15, cr6, [r0, #-436] @ 0xfffffe4c │ │ │ │ svcvs 0x006d2e61 │ │ │ │ - eorcs r2, r0, r0 │ │ │ │ + strvs r3, [sl], -r0 │ │ │ │ + eorscc r3, r1, r7, lsr r2 │ │ │ │ + ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ + teqcc r2, r6, ror #14 │ │ │ │ + eorscc r3, r0, r7, lsr r0 │ │ │ │ + stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ + eorscc r2, r0, r0, ror r0 │ │ │ │ + eorscc r3, r0, r0, lsr r0 │ │ │ │ + eorcc r3, r0, r0, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + @ instruction: 0x37363631 │ │ │ │ + eorcs r2, r0, r6, lsr r0 │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ ldclvs 1, cr6, [r2, #-188]! @ 0xffffff44 │ │ │ │ @@ -20678,26 +20692,26 @@ │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ rsbsvc r7, r0, r3, ror r5 │ │ │ │ cdpcs 2, 7, cr7, cr4, cr15, {3} │ │ │ │ eorcc r6, lr, r3, ror pc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - @ instruction: 0x37623337 │ │ │ │ + @ instruction: 0x37313237 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - teqvs r3, #26738688 @ 0x1980000 │ │ │ │ + eorscc r3, r2, #26738688 @ 0x1980000 │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ stccs 13, cr2, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r7, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x36353438 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + @ instruction: 0x37363631 │ │ │ │ + eorcs r2, r0, r6, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20709,26 +20723,26 @@ │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ rsbsvc r7, r0, r3, ror r5 │ │ │ │ cdpcs 2, 7, cr7, cr4, cr15, {3} │ │ │ │ eorcc r6, lr, r3, ror pc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - @ instruction: 0x66633337 │ │ │ │ + @ instruction: 0x66323237 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrtvs r3, [r3], #-1894 @ 0xfffff89a │ │ │ │ + teqcc r2, #26738688 @ 0x1980000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ rsbcc r3, r6, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x36353438 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + @ instruction: 0x37363631 │ │ │ │ + eorcs r2, r0, r6, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20740,26 +20754,26 @@ │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ rsbsvc r7, r0, r3, ror r5 │ │ │ │ cdpcs 2, 7, cr7, cr4, cr15, {3} │ │ │ │ eorcc r6, lr, r3, ror pc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - rsbcc r3, r4, r7, lsr r3 │ │ │ │ + eorscc r3, r3, r7, lsr r2 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrtvs r3, [r3], #-1894 @ 0xfffff89a │ │ │ │ + teqcc r2, #26738688 @ 0x1980000 │ │ │ │ eorscc r3, r0, r1, lsr r0 │ │ │ │ ldclcs 2, cr7, [r7, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x36353438 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + @ instruction: 0x37363631 │ │ │ │ + eorcs r2, r0, r6, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20771,26 +20785,26 @@ │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ rsbsvc r7, r0, r3, ror r5 │ │ │ │ cdpcs 2, 7, cr7, cr4, cr15, {3} │ │ │ │ eorcc r6, lr, r3, ror pc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - rsbcc r3, r5, r7, lsr r3 │ │ │ │ + eorscc r3, r4, r7, lsr r2 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrvs r3, [r3, #-1894]! @ 0xfffff89a │ │ │ │ + ldrtcc r3, [r2], #-1894 @ 0xfffff89a │ │ │ │ eorscc r3, r0, r2, lsr r0 │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - eorscc r3, r7, #56, 8 @ 0x38000000 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + ldmdacc r5!, {r0, r4, r5, r9, sl, ip, sp} │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20801,26 +20815,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - rsbcc r3, r5, #-603979776 @ 0xdc000000 │ │ │ │ + eorscc r3, r4, #1879048195 @ 0x70000003 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrtvs r3, [r3], -r6, ror #14 │ │ │ │ + ldrcc r3, [r2, #-1894]! @ 0xfffff89a │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ stccs 13, cr2, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r2, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - eorscc r3, r7, #56, 8 @ 0x38000000 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + ldmdacc r5!, {r0, r4, r5, r9, sl, ip, sp} │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20831,26 +20845,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - @ instruction: 0x66663337 │ │ │ │ + @ instruction: 0x66353237 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - eorscc r3, r4, r6, ror #14 │ │ │ │ + ldrtcc r3, [r2], -r6, ror #14 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ rsbcc r3, r6, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - eorscc r3, r7, #56, 8 @ 0x38000000 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + ldmdacc r5!, {r0, r4, r5, r9, sl, ip, sp} │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20861,26 +20875,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - eorscc r3, r0, r7, lsr r4 │ │ │ │ + eorscc r3, r6, r7, lsr r2 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - eorscc r3, r4, r6, ror #14 │ │ │ │ + ldrtcc r3, [r2], -r6, ror #14 │ │ │ │ eorscc r3, r0, r1, lsr r0 │ │ │ │ ldclcs 2, cr7, [r7, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - eorscc r3, r7, #56, 8 @ 0x38000000 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + ldmdacc r5!, {r0, r4, r5, r9, sl, ip, sp} │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20891,26 +20905,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - eorscc r3, r1, r7, lsr r4 │ │ │ │ + eorscc r3, r7, r7, lsr r2 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - teqcc r4, #26738688 @ 0x1980000 │ │ │ │ + ldmdbcc r2!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ eorscc r3, r0, r1, lsr r0 │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37383438 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + @ instruction: 0x36363631 │ │ │ │ + eorcs r2, r0, r8, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20920,27 +20934,27 @@ │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ rsbvc r3, r3, #448790528 @ 0x1ac00000 │ │ │ │ svcvs 0x00747079 │ │ │ │ cdpcs 3, 6, cr7, cr15, cr14, {1} │ │ │ │ - beq 163b284 <__bss_end__@@Base+0x8ce268> │ │ │ │ - teqcc r4, #26738688 @ 0x1980000 │ │ │ │ + beq 163b2bc <__bss_end__@@Base+0x8ce2a0> │ │ │ │ + ldmdbcc r2!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ eorscc r3, r0, r1, lsr r0 │ │ │ │ - ldrtcc r6, [r7], #-1581 @ 0xfffff9d3 │ │ │ │ - eorscc r6, r0, r4, lsr r6 │ │ │ │ + eorscc r6, r7, #47185920 @ 0x2d00000 │ │ │ │ + eorscc r6, r0, r1, ror #12 │ │ │ │ stccs 0, cr2, [sp, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ teqcc r2, r0, lsr r0 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdacc r4!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + @ instruction: 0x36363138 │ │ │ │ + eorcs r3, r0, r6, lsr r8 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ @@ -20951,87 +20965,87 @@ │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ stmdavs r9!, {r0, r5, r6, r9, sp, lr}^ │ │ │ │ stmdbvs ip!, {r1, r2, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ teqvs r5, #100352 @ 0x18800 │ │ │ │ ldrbtvc r7, [r0], #-2418 @ 0xfffff68e │ │ │ │ svcvs 0x00732e6f │ │ │ │ @ instruction: 0x312e332e │ │ │ │ - ldrtcc r6, [r7], #-1546 @ 0xfffff9f6 │ │ │ │ - eorscc r6, r0, r4, lsr r6 │ │ │ │ + eorscc r6, r7, #10485760 @ 0xa00000 │ │ │ │ + eorscc r6, r0, r1, ror #12 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r3, r0, r4, lsr r5 │ │ │ │ + eorscc r6, r0, r2, lsr r2 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ eorscc r3, r0, #48 @ 0x30 │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ - bcc 15fbad4 <__bss_end__@@Base+0x88eab8> │ │ │ │ - eorcc r6, r0, #-2147483636 @ 0x8000000c │ │ │ │ - ldrtcc r3, [r8], #-1585 @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r8, lsr r7 │ │ │ │ + bcc 17fbb0c <__bss_end__@@Base+0xa8eaf0> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r8, r6, lsr r6 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ 9efa5c │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ 9ef8b4 │ │ │ │ + strvc r2, [pc, #-32]! @ 9efa94 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ 9ef8ec │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ - stcvs 6, cr6, [pc], #-416 @ 9ef8f8 │ │ │ │ + stcvs 6, cr6, [pc], #-416 @ 9ef930 │ │ │ │ strbcc r6, [fp, #-617]! @ 0xfffffd97 │ │ │ │ rsbsvc r7, r9, r3, ror #4 │ │ │ │ @ instruction: 0x732e6f74 │ │ │ │ cdpcs 14, 3, cr2, cr3, cr15, {3} │ │ │ │ @ instruction: 0x37660a31 │ │ │ │ - eorscc r3, r0, r4, lsr r5 │ │ │ │ + eorscc r6, r0, r2, lsr r2 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - teqcc r5, r7, lsr r4 │ │ │ │ + cmncc r2, r7, lsr r2 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r7, sp, r2, ror r7 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r3, lsr r0 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - rsbcs r3, r1, sl, lsr r2 │ │ │ │ - ldmdacc r6!, {r1, r4, r5, r8, ip, sp} │ │ │ │ - eorscs r3, r7, r4, lsr r8 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + teqcc r8, r1, lsr r1 │ │ │ │ + ldmdacc r6!, {r1, r2, r4, r5, r9, sl, ip, sp} │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ svccs 0x00727375 │ │ │ │ svccs 0x0062696c │ │ │ │ stclcs 2, cr7, [sp, #-388]! @ 0xfffffe7c │ │ │ │ strbvc r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ svccs 0x00666869 │ │ │ │ - blvs 228a0c4 <__bss_end__@@Base+0x151d0a8> │ │ │ │ + blvs 228a0fc <__bss_end__@@Base+0x151d0e0> │ │ │ │ ldmdbvc r2!, {r0, r2, r4, r5, r8, r9, sp, lr}^ │ │ │ │ mcrcs 4, 3, r7, cr15, cr0, {3} │ │ │ │ @ instruction: 0x332e6f73 │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - eorscc r3, r6, r7, lsr r4 │ │ │ │ + rsbcc r3, r3, r7, lsr r2 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrvs r3, [r4, #-1894]! @ 0xfffff89a │ │ │ │ + ldrtcc r3, [r3], #-1894 @ 0xfffff89a │ │ │ │ eorscc r3, r0, r6, lsr r0 │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - teqcc r2, #56, 10 @ 0xe000000 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + @ instruction: 0x37363631 │ │ │ │ + eorcs r2, r0, r4, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21040,27 +21054,27 @@ │ │ │ │ cdpvs 12, 6, cr6, cr9, cr13, {1} │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ cdpcs 3, 6, cr7, cr15, cr14, {1} │ │ │ │ - beq 16bb464 <__bss_end__@@Base+0x94e448> │ │ │ │ - ldrvs r3, [r4, #-1894]! @ 0xfffff89a │ │ │ │ + beq 16bb49c <__bss_end__@@Base+0x94e480> │ │ │ │ + ldrtcc r3, [r3], #-1894 @ 0xfffff89a │ │ │ │ eorscc r3, r0, r6, lsr r0 │ │ │ │ - ldrtcc r6, [r7], #-1581 @ 0xfffff9d3 │ │ │ │ - eorscc r6, r0, r6, ror #2 │ │ │ │ + teqcc r7, #47185920 @ 0x2d00000 │ │ │ │ + eorscc r6, r0, r5, lsr r1 │ │ │ │ stccs 0, cr2, [sp, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ @ instruction: 0x36383030 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - eorscc r3, r5, #3538944 @ 0x360000 │ │ │ │ - eorcs r2, r0, r3, lsr r0 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + @ instruction: 0x36363138 │ │ │ │ + eorcs r3, r0, r7, lsr r4 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ @@ -21070,85 +21084,85 @@ │ │ │ │ ldclcs 5, cr7, [r8, #-440]! @ 0xfffffe48 │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ stmdavs r9!, {r0, r5, r6, r9, sp, lr}^ │ │ │ │ stmdbvs ip!, {r1, r2, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ rsbsvs r6, r2, #100352 @ 0x18800 │ │ │ │ svcvs 0x00732e35 │ │ │ │ @ instruction: 0x332e332e │ │ │ │ - ldrtcc r6, [r7], #-1546 @ 0xfffff9f6 │ │ │ │ - eorscc r6, r0, r6, ror #2 │ │ │ │ + teqcc r7, #10485760 @ 0xa00000 │ │ │ │ + eorscc r6, r0, r5, lsr r1 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r3, r0, r5, lsr r0 │ │ │ │ + eorscc r3, r0, r3, lsr r6 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ ldmdacc r0!, {r4, r5, ip, sp} │ │ │ │ eorscc r3, r0, r1, rrx │ │ │ │ - bcc 15fbcb0 <__bss_end__@@Base+0x88ec94> │ │ │ │ - eorcc r6, r0, #-2147483636 @ 0x8000000c │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r2, lsr r3 │ │ │ │ + bcc 17fbce8 <__bss_end__@@Base+0xa8eccc> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r4, r6, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ 9efc38 │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ 9efa90 │ │ │ │ + strvc r2, [pc, #-32]! @ 9efc70 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ 9efac8 │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ - stcvs 6, cr6, [pc], #-416 @ 9efad4 │ │ │ │ + stcvs 6, cr6, [pc], #-416 @ 9efb0c │ │ │ │ rsbvc r6, fp, #-1879048186 @ 0x90000006 │ │ │ │ @ instruction: 0x732e3562 │ │ │ │ cdpcs 14, 3, cr2, cr3, cr15, {3} │ │ │ │ @ instruction: 0x37660a33 │ │ │ │ - eorscc r3, r0, r5, lsr r0 │ │ │ │ + eorscc r3, r0, r3, lsr r6 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - eorscc r3, r0, #230686720 @ 0xdc00000 │ │ │ │ + eorscc r3, r6, #-603979776 @ 0xdc000000 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r7, sp, r2, ror r7 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - rsbcs r3, r1, sl, lsr r2 │ │ │ │ - ldmdacc r6!, {r1, r4, r5, r8, ip, sp} │ │ │ │ - eorscs r3, r3, r5, lsr r2 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + teqcc r8, r1, lsr r1 │ │ │ │ + ldrtcc r3, [r7], #-1590 @ 0xfffff9ca │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ svccs 0x00727375 │ │ │ │ svccs 0x0062696c │ │ │ │ stclcs 2, cr7, [sp, #-388]! @ 0xfffffe7c │ │ │ │ strbvc r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ svccs 0x00666869 │ │ │ │ - blvs 228a29c <__bss_end__@@Base+0x151d280> │ │ │ │ + blvs 228a2d4 <__bss_end__@@Base+0x151d2b8> │ │ │ │ mrccs 2, 1, r6, cr5, cr2, {3} │ │ │ │ @ instruction: 0x332e6f73 │ │ │ │ strvs r3, [sl], -lr, lsr #6 │ │ │ │ - eorscc r3, r1, r7, lsr r5 │ │ │ │ + eorscc r3, r7, r7, lsr r3 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - teqcc r5, r6, ror #14 │ │ │ │ + ldrcc r3, [r3, -r6, ror #14]! │ │ │ │ eorscc r3, r0, r4, lsr r0 │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - teqcc r1, #56, 12 @ 0x3800000 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + teqcc r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r0, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21159,26 +21173,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cmnvs sp, #88, 8 @ 0x58000000 │ │ │ │ svcvs 0x00732e70 │ │ │ │ eorcc r3, lr, lr, lsr #12 │ │ │ │ strvs r3, [sl], -lr, lsr #32 │ │ │ │ - ldrtcc r3, [r1], #-1335 @ 0xfffffac9 │ │ │ │ + ldrtcc r3, [r7], #-823 @ 0xfffffcc9 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - eorscc r3, r5, #26738688 @ 0x1980000 │ │ │ │ + ldmdacc r3!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ stccs 13, cr2, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r4, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - teqcc r1, #56, 12 @ 0x3800000 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + teqcc r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r0, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21189,26 +21203,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cmnvs sp, #88, 8 @ 0x58000000 │ │ │ │ svcvs 0x00732e70 │ │ │ │ eorcc r3, lr, lr, lsr #12 │ │ │ │ strvs r3, [sl], -lr, lsr #32 │ │ │ │ - @ instruction: 0x66323537 │ │ │ │ + @ instruction: 0x66383337 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - teqcc r5, #26738688 @ 0x1980000 │ │ │ │ + ldmdbcc r3!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ rsbcc r3, r6, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - teqcc r1, #56, 12 @ 0x3800000 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + teqcc r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r0, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21219,26 +21233,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cmnvs sp, #88, 8 @ 0x58000000 │ │ │ │ svcvs 0x00732e70 │ │ │ │ eorcc r3, lr, lr, lsr #12 │ │ │ │ strvs r3, [sl], -lr, lsr #32 │ │ │ │ - eorscc r3, r3, r7, lsr r5 │ │ │ │ + eorscc r3, r9, r7, lsr r3 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - teqcc r5, #26738688 @ 0x1980000 │ │ │ │ + ldmdbcc r3!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ eorscc r3, r0, r1, lsr r0 │ │ │ │ ldclcs 2, cr7, [r7, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - teqcc r1, #56, 12 @ 0x3800000 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + teqcc r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r0, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21249,26 +21263,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cmnvs sp, #88, 8 @ 0x58000000 │ │ │ │ svcvs 0x00732e70 │ │ │ │ eorcc r3, lr, lr, lsr #12 │ │ │ │ strvs r3, [sl], -lr, lsr #32 │ │ │ │ - eorscc r3, r4, r7, lsr r5 │ │ │ │ + rsbcc r3, r1, r7, lsr r3 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrtcc r3, [r5], #-1894 @ 0xfffff89a │ │ │ │ + teqvs r3, r6, ror #14 │ │ │ │ eorscc r3, r0, r2, lsr r0 │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - teqvs r2, r0, lsr sl │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21278,396 +21292,382 @@ │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ mrccs 1, 3, r6, cr5, cr8, {2} │ │ │ │ qsub16cc r6, lr, r3 │ │ │ │ eorcc r3, lr, lr, lsr #32 │ │ │ │ - ldrcc r6, [r7, #-1546]! @ 0xfffff9f6 │ │ │ │ - eorscc r3, r0, r4, lsr r2 │ │ │ │ + teqcc r7, #10485760 @ 0xa00000 │ │ │ │ + eorscc r3, r0, r1, ror #4 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - rsbcc r3, r6, r5, lsr r5 │ │ │ │ + rsbcc r6, r6, r3, lsr r2 │ │ │ │ stccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r2, lsr r0 │ │ │ │ - bcc 15fbff0 <__bss_end__@@Base+0x88efd4> │ │ │ │ - eorcc r6, r0, #-2147483636 @ 0x8000000c │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ - eorcs r2, r0, r0, lsr #32 │ │ │ │ + bcc 17fc028 <__bss_end__@@Base+0xa8f00c> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - eorcc r6, r0, #32, 2 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - rsbcs r2, r1, r0, lsr #32 │ │ │ │ - ldmdacc r6!, {r1, r4, r5, r8, ip, sp} │ │ │ │ - eorscs r3, r7, r5, lsr r9 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31203120 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + eorscs r2, r1, r0, lsr #32 │ │ │ │ + teqcc r8, r1, lsr r1 │ │ │ │ + ldrcc r3, [r2, #-1334]! @ 0xfffffaca │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x61202020 │ │ │ │ - ldrtcc r3, [r1], -r0, lsr #4 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x31202020 │ │ │ │ + ldmdacc r1!, {r5, r8, ip, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - teqcc r2, r1, rrx │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r1, r1, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - ldrcc r3, [r8, #-1585]! @ 0xfffff9cf │ │ │ │ - eorcs r3, r0, r9, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x36313831 │ │ │ │ + eorscs r3, r5, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - ldmdacc r6!, {r5, r8, ip, sp} │ │ │ │ - eorscs r3, r7, r5, lsr r9 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + teqcc r8, r0, lsr #2 │ │ │ │ + ldrcc r3, [r2, #-1334]! @ 0xfffffaca │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - ldrtcc r2, [r1], -r0, lsr #32 │ │ │ │ - @ instruction: 0x37393538 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ + ldmdacc r1!, {r5, sp} │ │ │ │ + eorscc r3, r5, #51380224 @ 0x3100000 │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x31202020 │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x31202020 │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x31202020 │ │ │ │ - ldmdbcc r5!, {r1, r2, r4, r5, fp, ip, sp} │ │ │ │ - eorcs r2, r0, r7, lsr r0 │ │ │ │ + ldrcc r3, [r6, #-312]! @ 0xfffffec8 │ │ │ │ + eorcs r3, r0, r2, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ orreq r1, r0, r0, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ @@ -21676,15 +21676,15 @@ │ │ │ │ orreq sl, r0, r8, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq r1, r0, r0, lsl #9 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ orreq r7, r0, r8, lsl ip │ │ │ │ ... │ │ │ │ orreq r8, r0, r8, lsr #5 │ │ │ │ - @ instruction: 0xffcf538c │ │ │ │ + @ instruction: 0xffeaa51c │ │ │ │ orreq r1, r0, r8, asr #10 │ │ │ │ orreq r6, r0, r0, asr #11 │ │ │ │ orreq r1, r0, r8, ror #6 │ │ │ │ orreq r7, r0, r8, asr #28 │ │ │ │ orreq r8, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r4, r4, asr #22 │ │ │ │ @@ -21774,15 +21774,15 @@ │ │ │ │ ldrdeq r5, [r0, r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlatbeq r0, r8, r6, lr │ │ │ │ @ instruction: 0x01800eb8 │ │ │ │ ... │ │ │ │ - @ instruction: 0xffcf5374 │ │ │ │ + @ instruction: 0xffeaa504 │ │ │ │ orreq r5, r0, r8, asr #12 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00a99999 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq r6, r0, r8, asr #30 │ │ │ │ @@ -21850,16 +21850,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq r2, r0, r0, lsr #18 │ │ │ │ strdeq r1, [r0, r0] │ │ │ │ orreq r0, r0, r8, lsr r7 │ │ │ │ orreq r7, r0, r8, ror #19 │ │ │ │ orreq r6, r0, r0, asr #31 │ │ │ │ ... │ │ │ │ - mcrls 14, 3, fp, cr9, cr2, {6} │ │ │ │ - orrscs r0, ip, r1, asr sl │ │ │ │ + ldrsbtcc r0, [ip], #251 @ 0xfb │ │ │ │ + svchi 0x0009bb58 │ │ │ │ addseq r2, pc, r0, lsr #14 │ │ │ │ tsteq r0, r8, ror #2 │ │ │ │ addseq r2, pc, r0, asr #17 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrshteq r3, [sl], #-244 @ 0xffffff0c │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -21867,16 +21867,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r8, asr sp │ │ │ │ ldrsbeq sl, [r5], #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r0, r8, ror #2 │ │ │ │ rsbseq lr, sl, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cdpls 12, 6, cr11, cr9, cr10, {3} │ │ │ │ - orrscs r1, ip, r7, asr #6 │ │ │ │ + rscscc r0, ip, r3, ror #26 │ │ │ │ + svchi 0x0009a24e │ │ │ │ addseq r2, pc, r0, ror #20 │ │ │ │ addseq r2, pc, r0, asr #17 │ │ │ │ addseq r1, pc, ip, asr r8 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrshteq r3, [sl], #-244 @ 0xffffff0c │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -21884,16 +21884,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r4, ror #26 │ │ │ │ ldrsbeq sl, [r5], #148 @ 0x94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x007ae09c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - mcrls 12, 3, fp, cr9, cr10, {7} │ │ │ │ - orrscs r1, ip, r9, lsl ip │ │ │ │ + ldrshtcc r0, [ip], #211 @ 0xd3 │ │ │ │ + svchi 0x0009ad10 │ │ │ │ addseq r2, pc, r0, lsl #24 │ │ │ │ rsbseq lr, sl, r4, lsr #1 │ │ │ │ addseq r1, pc, ip, asr r8 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrshteq r3, [sl], #-244 @ 0xffffff0c │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -21901,16 +21901,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r4, ror #26 │ │ │ │ ldrsbeq sl, [r5], #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrseq r3, r4, r0, ror #13 │ │ │ │ rsbseq lr, sl, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - mcrls 13, 3, fp, cr9, cr10, {5} │ │ │ │ - orrscs r0, ip, r1, asr sl │ │ │ │ + ldrhtcc r0, [ip], #195 @ 0xc3 │ │ │ │ + svchi 0x0009bb58 │ │ │ │ addseq r2, pc, r0, lsl #24 │ │ │ │ strbteq pc, [fp], #2136 @ 0x858 @ │ │ │ │ addseq r2, pc, r0, lsr #27 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrshteq r3, [sl], #-244 @ 0xffffff0c │ │ │ │ rsbseq lr, lr, r8, ror sp │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -21918,16 +21918,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, ip, ror sp │ │ │ │ ldrsbeq sl, [r5], #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq pc, [fp], #2136 @ 0x858 @ │ │ │ │ rsbseq lr, sl, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - mcrls 2, 3, fp, cr9, cr2, {0} │ │ │ │ - @ instruction: 0x2191c8b9 │ │ │ │ + rscscc r0, ip, fp, lsl r3 │ │ │ │ + svchi 0x000479b0 │ │ │ │ addseq r2, pc, r0, lsr #27 │ │ │ │ addseq r2, pc, r0, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ addseq r1, pc, ip, asr r8 @ │ │ │ │ strbteq pc, [fp], #2176 @ 0x880 @ │ │ │ │ rsbseq lr, lr, r8, ror sp │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -21935,16 +21935,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, ip, lsl #27 │ │ │ │ ldrsbeq sl, [r5], #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq pc, [fp], #2176 @ 0x880 @ │ │ │ │ ldrhteq lr, [sl], #-4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cdpls 3, 6, cr11, cr9, cr2, {3} │ │ │ │ - orrscs r0, ip, r1, asr sl │ │ │ │ + rscscc r0, ip, fp, ror #4 │ │ │ │ + svchi 0x0009bb58 │ │ │ │ addseq r2, pc, r0, asr #30 │ │ │ │ strbteq pc, [fp], #3048 @ 0xbe8 @ │ │ │ │ addseq r3, pc, r0, ror #1 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrshteq r3, [sl], #-244 @ 0xffffff0c │ │ │ │ rsbseq lr, lr, r4, lsr #27 │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -21952,16 +21952,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r8, lsr #27 │ │ │ │ ldrsbeq sl, [r5], #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq pc, [fp], #3048 @ 0xbe8 @ │ │ │ │ rsbseq lr, sl, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - mcrls 0, 3, fp, cr9, cr10, {5} │ │ │ │ - @ instruction: 0x2191c8b9 │ │ │ │ + ldrhtcc r0, [ip], #19 │ │ │ │ + svchi 0x000479b0 │ │ │ │ addseq r3, pc, r0, ror #1 │ │ │ │ addseq r3, pc, r0, lsl #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ addseq r1, pc, ip, asr r8 @ │ │ │ │ strbteq pc, [fp], #3176 @ 0xc68 @ │ │ │ │ rsbseq lr, lr, r4, lsr #27 │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -21969,16 +21969,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r8, asr #27 │ │ │ │ ldrsbeq sl, [r5], #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq pc, [fp], #3176 @ 0xc68 @ │ │ │ │ ldrsbteq lr, [sl], #-4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - mcrls 7, 3, fp, cr9, cr2, {5} │ │ │ │ - @ instruction: 0x232409c3 │ │ │ │ + ldrhtcc r0, [ip], #107 @ 0x6b │ │ │ │ + ldchi 8, cr11, [r1, #808]! @ 0x328 │ │ │ │ addseq r3, pc, r0, lsr #8 │ │ │ │ rsbseq lr, lr, r0, ror #27 │ │ │ │ addseq r3, pc, r0, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strhteq r4, [r9], #200 @ 0xc8 │ │ │ │ @@ -21986,16 +21986,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r0, ror #27 │ │ │ │ sbcseq sl, r5, ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrseq fp, r1, r8, asr #16 │ │ │ │ ldrshteq lr, [sl], #-4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - mcrls 7, 3, fp, cr9, cr2, {5} │ │ │ │ - @ instruction: 0x23240b97 │ │ │ │ + ldrhtcc r0, [ip], #107 @ 0x6b │ │ │ │ + @ instruction: 0x8db1ba9e │ │ │ │ addseq r3, pc, r0, lsr #8 │ │ │ │ addseq r3, pc, r0, asr #11 │ │ │ │ addseq r3, pc, r0, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strhteq r4, [r9], #200 @ 0xc8 │ │ │ │ @@ -22003,16 +22003,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r0, ror #27 │ │ │ │ sbcseq sl, r5, ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlatbeq r9, r8, r4, sp │ │ │ │ ldrshteq lr, [sl], #-4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - mcrls 7, 3, fp, cr9, cr2, {5} │ │ │ │ - @ instruction: 0x23240b13 │ │ │ │ + ldrhtcc r0, [ip], #107 @ 0x6b │ │ │ │ + @ instruction: 0x8db1ba1a │ │ │ │ addseq r3, pc, r0, asr #11 │ │ │ │ addseq r3, pc, r0, ror #14 │ │ │ │ addseq r3, pc, r0, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strhteq r4, [r9], #200 @ 0xc8 │ │ │ │ @@ -22020,16 +22020,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r0, ror #27 │ │ │ │ sbcseq sl, r5, ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrseq r7, r0, r0, lsr ip │ │ │ │ ldrshteq lr, [sl], #-4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cdpls 4, 6, cr11, cr9, cr10, {6} │ │ │ │ - @ instruction: 0x23248361 │ │ │ │ + rscscc r0, ip, r3, asr #11 │ │ │ │ + ldchi 2, cr3, [r1, #416]! @ 0x1a0 │ │ │ │ addseq r3, pc, r0, ror #14 │ │ │ │ addseq r3, pc, r0, lsl #18 │ │ │ │ @ instruction: 0x009f15f8 │ │ │ │ orrseq sl, r1, r8, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strhteq r4, [r9], #200 @ 0xc8 │ │ │ │ @@ -22037,16 +22037,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r0, ror #27 │ │ │ │ sbcseq sl, r5, ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrseq sl, r1, r0, ror #20 │ │ │ │ ldrshteq lr, [sl], #-4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cdpls 4, 6, cr11, cr9, cr10, {6} │ │ │ │ - @ instruction: 0x23248fc1 │ │ │ │ + rscscc r0, ip, r3, asr #11 │ │ │ │ + ldchi 14, cr3, [r1, #800]! @ 0x320 │ │ │ │ addseq r3, pc, r0, lsl #18 │ │ │ │ addseq r3, pc, r0, lsr #21 │ │ │ │ @ instruction: 0x009f15f8 │ │ │ │ adcseq sp, r2, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strhteq r4, [r9], #200 @ 0xc8 │ │ │ │ @@ -22054,16 +22054,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r0, ror #27 │ │ │ │ sbcseq sl, r5, ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrseq sl, r1, r8, lsl #21 │ │ │ │ ldrshteq lr, [sl], #-4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - vnmulls.f64 d26, d9, d2 │ │ │ │ - @ instruction: 0x2191b2d5 │ │ │ │ + rscscc r1, ip, fp, asr #20 │ │ │ │ + svchi 0x000403dc │ │ │ │ addseq r3, pc, r0, lsr #21 │ │ │ │ addseq r3, pc, r0, asr #24 │ │ │ │ strbteq r5, [ip], #3536 @ 0xdd0 │ │ │ │ andeq ip, r9, r9, lsr #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -22071,16 +22071,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r0, ror #27 │ │ │ │ ldrsheq sl, [r5], #156 @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrshteq lr, [sl], #-4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 62ca68 │ │ │ │ - strne r8, [r8], #-4019 @ 0xfffff04d │ │ │ │ + mcrmi 0, 2, ip, cr13, cr2, {0} │ │ │ │ + @ instruction: 0xf1b5ac81 │ │ │ │ addseq r3, pc, r0, asr #24 │ │ │ │ addseq r3, pc, r0, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ addseq r1, pc, ip, asr r8 @ │ │ │ │ ldrbteq sl, [r6], #32 │ │ │ │ rsbseq lr, lr, ip, lsr pc │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -22088,16 +22088,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r0, ror #30 │ │ │ │ sbcseq sl, r5, ip, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sl, [r6], #32 │ │ │ │ rsbseq lr, sl, ip, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 62b108 │ │ │ │ - strne r4, [r5], #-3419 @ 0xfffff2a5 │ │ │ │ + mcrmi 15, 2, pc, cr13, cr2, {2} @ │ │ │ │ + @ instruction: 0xf1b86e69 │ │ │ │ addseq r3, pc, r0, ror #27 │ │ │ │ ldrbteq lr, [sl], #2656 @ 0xa60 │ │ │ │ addseq r3, pc, r0, lsl #31 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrshteq r3, [sl], #-244 @ 0xffffff0c │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -22105,16 +22105,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r4, lsr #31 │ │ │ │ sbcseq sl, r5, ip, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq lr, [sl], #2656 @ 0xa60 │ │ │ │ rsbseq lr, sl, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 62bf48 │ │ │ │ - strne r5, [r5], #-1101 @ 0xfffffbb3 │ │ │ │ + mcrmi 12, 2, pc, cr13, cr10, {5} @ │ │ │ │ + @ instruction: 0xf1b8777f │ │ │ │ addseq r4, pc, r0, lsr #2 │ │ │ │ addseq r3, pc, r0, lsl #31 │ │ │ │ addseq r1, pc, ip, asr r8 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrshteq r3, [sl], #-244 @ 0xffffff0c │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -22122,16 +22122,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq lr, [lr], #-240 @ 0xffffff10 │ │ │ │ sbcseq sl, r5, ip, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq lr, sl, ip, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 62a5a8 │ │ │ │ - strne r4, [r5], #-3419 @ 0xfffff2a5 │ │ │ │ + vmlami.f64 d31, d29, d10 │ │ │ │ + @ instruction: 0xf1b86e69 │ │ │ │ addseq r4, pc, r0, lsr #2 │ │ │ │ strbeq r0, [r0, #-3952] @ 0xfffff090 │ │ │ │ addseq r4, pc, r0, asr #5 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrshteq r3, [sl], #-244 @ 0xffffff0c │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -22139,16 +22139,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, lr, r0, ror #31 │ │ │ │ sbcseq sl, r5, ip, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r0, #-3952] @ 0xfffff090 │ │ │ │ rsbseq lr, sl, r4, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 62a048 │ │ │ │ - strne r4, [r5], #-3419 @ 0xfffff2a5 │ │ │ │ + cdpmi 5, 4, cr15, cr13, cr10, {6} │ │ │ │ + @ instruction: 0xf1b86e69 │ │ │ │ addseq r4, pc, r0, asr #5 │ │ │ │ strbeq r0, [r0, #-3520] @ 0xfffff240 │ │ │ │ addseq r4, pc, r0, ror #8 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrshteq r3, [sl], #-244 @ 0xffffff0c │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -22156,16 +22156,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, asr r0 @ │ │ │ │ sbcseq sl, r5, ip, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r0, #-3520] @ 0xfffff240 │ │ │ │ rsbseq lr, sl, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6288a8 │ │ │ │ - strne pc, [r8], #-1503 @ 0xfffffa21 │ │ │ │ + mcrmi 3, 2, pc, cr13, cr10, {4} @ │ │ │ │ + @ instruction: 0xf1b5d6ed │ │ │ │ addseq r4, pc, r0, ror #8 │ │ │ │ addseq r4, pc, r0, lsl #12 │ │ │ │ rsceq sl, fp, r8, asr #31 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ addseq r1, pc, ip, asr r8 @ │ │ │ │ rsbseq lr, sl, r8, rrx │ │ │ │ rsbseq pc, lr, ip, lsr #1 │ │ │ │ @@ -22173,16 +22173,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq lr, sl, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 628fa8 │ │ │ │ - strne r8, [r8], #-4019 @ 0xfffff04d │ │ │ │ + mcrmi 1, 2, pc, cr13, cr2, {1} @ │ │ │ │ + @ instruction: 0xf1b5ac81 │ │ │ │ addseq r4, pc, r0, lsl #12 │ │ │ │ addseq r4, pc, r0, lsr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ addseq r1, pc, ip, asr r8 @ │ │ │ │ ldrbteq r1, [ip], #3152 @ 0xc50 │ │ │ │ rsbseq pc, lr, r8, lsl #2 │ │ │ │ subseq r0, r7, r8, lsr #22 │ │ │ │ @@ -22190,16 +22190,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsr #2 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq r1, [ip], #3152 @ 0xc50 │ │ │ │ rsbseq lr, sl, r4, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 627bc8 │ │ │ │ - @ instruction: 0x16c3b1f5 │ │ │ │ + mcrmi 15, 2, lr, cr13, cr2, {4} │ │ │ │ + vhsub.u , q15, │ │ │ │ addseq r4, pc, r0, lsr #15 │ │ │ │ rsbseq pc, lr, r8, asr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ sbceq pc, ip, #192, 2 @ 0x30 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ ldrbteq r0, [r9], #1032 @ 0x408 │ │ │ │ @@ -22207,16 +22207,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsr #2 │ │ │ │ ldrheq sl, [r5], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq r0, [r9], #1056 @ 0x420 │ │ │ │ ldrsbteq lr, [sl], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 627488 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4de95a │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r4, pc, r0, asr #18 │ │ │ │ addseq r4, pc, r0, ror #21 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrbteq pc, [r8], #448 @ 0x1c0 @ │ │ │ │ rsbseq pc, lr, ip, lsl r2 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22224,16 +22224,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsl r2 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq pc, [r8], #448 @ 0x1c0 @ │ │ │ │ rsbseq lr, sl, ip, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 625ce8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 7, 4, cr14, cr13, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r4, pc, r0, ror #21 │ │ │ │ addseq r4, pc, r0, lsl #25 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrbteq lr, [r8], #2016 @ 0x7e0 │ │ │ │ rsbseq pc, lr, r0, lsr r2 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r0, ror #11 │ │ │ │ @@ -22241,16 +22241,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsr #4 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq lr, [r8], #2016 @ 0x7e0 │ │ │ │ rsbseq lr, sl, r4, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 626748 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 5, 2, lr, cr13, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r4, pc, r0, lsl #25 │ │ │ │ addseq r4, pc, r0, lsr #28 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrbteq lr, [r8], #2352 @ 0x930 │ │ │ │ rsbseq pc, lr, r4, asr #4 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r8, asr #11 │ │ │ │ @@ -22258,16 +22258,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, asr r2 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq lr, [r8], #2352 @ 0x930 │ │ │ │ rsbseq lr, sl, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 625d28 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 0, 4, cr14, cr13, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r4, pc, r0, lsr #28 │ │ │ │ addseq r4, pc, r0, asr #31 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrbteq sp, [r8], #560 @ 0x230 │ │ │ │ rsbseq pc, lr, r8, asr r2 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r8, asr #11 │ │ │ │ @@ -22275,16 +22275,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, ror #4 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sp, [r8], #560 @ 0x230 │ │ │ │ rsbseq lr, sl, r4, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 624c08 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 13, 2, r9, cr13, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r4, pc, r0, asr #31 │ │ │ │ addseq r5, pc, r0, ror #2 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrbteq r5, [r8], #2520 @ 0x9d8 │ │ │ │ rsbseq pc, lr, ip, ror #4 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22292,16 +22292,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, ror #4 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq r5, [r8], #2520 @ 0x9d8 │ │ │ │ ldrsbteq lr, [sl], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 623468 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmlsmi.f64 d25, d13, d26 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r5, pc, r0, ror #2 │ │ │ │ addseq r5, pc, r0, lsl #6 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrbteq r5, [r8], #3520 @ 0xdc0 │ │ │ │ rsbseq pc, lr, r0, lsl #5 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r0, ror #11 │ │ │ │ @@ -22309,16 +22309,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, ror r2 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq r5, [r8], #3520 @ 0xdc0 │ │ │ │ ldrshteq lr, [sl], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 623ec8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4d99ba │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r5, pc, r0, lsl #6 │ │ │ │ addseq r5, pc, r0, lsr #9 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ ldrbteq r6, [r8], #616 @ 0x268 │ │ │ │ @ instruction: 0x007ef294 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r8, asr #11 │ │ │ │ @@ -22326,16 +22326,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsr #5 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq r6, [r8], #616 @ 0x268 │ │ │ │ rsbseq lr, sl, r4, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 622a68 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 6, 2, r9, cr13, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r5, pc, r0, lsr #9 │ │ │ │ addseq r5, pc, r0, asr #12 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbteq r9, [ip], #424 @ 0x1a8 │ │ │ │ rsbseq pc, lr, r8, lsr #5 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r8, asr #11 │ │ │ │ @@ -22343,16 +22343,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq pc, [lr], #-36 @ 0xffffffdc @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq r9, [ip], #424 @ 0x1a8 │ │ │ │ rsbseq lr, sl, ip, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 622388 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 1, 2, r9, cr13, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r5, pc, r0, asr #12 │ │ │ │ addseq r5, pc, r0, ror #15 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r9, #-3304] @ 0xfffff318 │ │ │ │ ldrhteq pc, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22360,16 +22360,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq pc, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r9, #-3304] @ 0xfffff318 │ │ │ │ @ instruction: 0x007ae49c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 621968 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 12, 4, cr8, cr13, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r5, pc, r0, ror #15 │ │ │ │ addseq r5, pc, r0, lsl #19 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r9, #-3752] @ 0xfffff158 │ │ │ │ ldrsbteq pc, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22377,16 +22377,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, asr #5 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r9, #-3752] @ 0xfffff158 │ │ │ │ rsbseq lr, sl, ip, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 61fe48 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmovmi.8 d29[3], r8 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r5, pc, r0, lsl #19 │ │ │ │ addseq r5, pc, r0, lsr #22 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r9, #-104] @ 0xffffff98 │ │ │ │ rsbseq pc, lr, r4, ror #5 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22394,16 +22394,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, ror #5 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r9, #-104] @ 0xffffff98 │ │ │ │ ldrshteq lr, [sl], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 61f428 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 6, 4, cr8, cr13, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r5, pc, r0, lsr #22 │ │ │ │ addseq r5, pc, r0, asr #25 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r9, #-552] @ 0xfffffdd8 │ │ │ │ ldrshteq pc, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22411,16 +22411,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq pc, [lr], #-36 @ 0xffffffdc @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r9, #-552] @ 0xfffffdd8 │ │ │ │ rsbseq lr, sl, ip, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 61e308 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 2, 2, r8, cr13, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r5, pc, r0, asr #25 │ │ │ │ addseq r5, pc, r0, ror #28 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r9, #-1008] @ 0xfffffc10 │ │ │ │ rsbseq pc, lr, ip, lsl #6 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22428,16 +22428,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsl #6 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r9, #-1008] @ 0xfffffc10 │ │ │ │ rsbseq lr, sl, ip, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 61e8e8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 1, 4, cr8, cr13, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r5, pc, r0, ror #28 │ │ │ │ addseq r6, pc, r0 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r9, #-1480] @ 0xfffffa38 │ │ │ │ rsbseq pc, lr, r0, lsr #6 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22445,16 +22445,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsl r3 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r9, #-1480] @ 0xfffffa38 │ │ │ │ rsbseq lr, sl, ip, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 61ddc8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 12, 2, fp, cr13, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r6, pc, r0 │ │ │ │ addseq r6, pc, r0, lsr #3 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r9, #-1928] @ 0xfffff878 │ │ │ │ rsbseq pc, lr, r4, lsr r3 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22462,16 +22462,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsr r3 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r9, #-1928] @ 0xfffff878 │ │ │ │ ldrhteq lr, [sl], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 61c3a8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmlami.f64 d27, d13, d26 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r6, pc, r0, lsr #3 │ │ │ │ addseq r6, pc, r0, asr #6 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r9, #-2440] @ 0xfffff678 │ │ │ │ rsbseq pc, lr, r8, asr #6 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22479,16 +22479,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, asr #6 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r9, #-2440] @ 0xfffff678 │ │ │ │ rsbseq lr, sl, ip, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 61ba88 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 6, 2, fp, cr13, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r6, pc, r0, asr #6 │ │ │ │ addseq r6, pc, r0, ror #9 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r9, #-3072] @ 0xfffff400 │ │ │ │ rsbseq pc, lr, ip, asr r3 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22496,16 +22496,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, asr r3 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r9, #-3072] @ 0xfffff400 │ │ │ │ rsbseq lr, sl, ip, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 61c068 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 5, 4, cr11, cr13, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r6, pc, r0, ror #9 │ │ │ │ addseq r6, pc, r0, lsl #13 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r9, #-3520] @ 0xfffff240 │ │ │ │ rsbseq pc, lr, r0, ror r3 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22513,16 +22513,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, ror #6 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r9, #-3520] @ 0xfffff240 │ │ │ │ rsbseq lr, sl, ip, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 61b548 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 0, 2, fp, cr13, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r6, pc, r0, lsl #13 │ │ │ │ addseq r6, pc, r0, lsr #16 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r9, #-3976] @ 0xfffff078 │ │ │ │ rsbseq pc, lr, r4, lsl #7 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22530,16 +22530,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsl #7 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r9, #-3976] @ 0xfffff078 │ │ │ │ rsbseq lr, sl, ip, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 619b28 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 15, 4, cr10, cr13, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r6, pc, r0, lsr #16 │ │ │ │ addseq r6, pc, r0, asr #19 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r9, #-344] @ 0xfffffea8 @ │ │ │ │ @ instruction: 0x007ef398 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22547,16 +22547,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x007ef394 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r9, #-344] @ 0xfffffea8 @ │ │ │ │ rsbseq lr, sl, ip, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 619208 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4daa9a │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r6, pc, r0, asr #19 │ │ │ │ addseq r6, pc, r0, ror #22 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r9, #-840] @ 0xfffffcb8 @ │ │ │ │ rsbseq pc, lr, ip, lsr #7 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22564,16 +22564,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsr #7 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r9, #-840] @ 0xfffffcb8 @ │ │ │ │ ldrsbteq lr, [sl], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6197e8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4da98a │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r6, pc, r0, ror #22 │ │ │ │ addseq r6, pc, r0, lsl #26 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r9, #-1488] @ 0xfffffa30 @ │ │ │ │ rsbseq pc, lr, r0, asr #7 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22581,16 +22581,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq pc, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r9, #-1488] @ 0xfffffa30 @ │ │ │ │ rsbseq lr, sl, ip, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 618cc8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 4, 2, sl, cr13, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r6, pc, r0, lsl #26 │ │ │ │ addseq r6, pc, r0, lsr #29 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r9, #-1944] @ 0xfffff868 @ │ │ │ │ ldrsbteq pc, [lr], #-52 @ 0xffffffcc @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22598,16 +22598,16 @@ │ │ │ │ ... │ │ │ │ ldrsbteq pc, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r9, #-1944] @ 0xfffff868 @ │ │ │ │ rsbseq lr, sl, ip, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 617ce8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 0, 2, sl, cr13, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r6, pc, r0, lsr #29 │ │ │ │ addseq r7, pc, r0, asr #32 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r9, #-3176] @ 0xfffff398 @ │ │ │ │ rsbseq pc, lr, r8, ror #7 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22615,16 +22615,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, ror #7 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r9, #-3176] @ 0xfffff398 @ │ │ │ │ rsbseq lr, sl, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6162c8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 15, 4, cr5, cr13, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r7, pc, r0, asr #32 │ │ │ │ addseq r7, pc, r0, ror #3 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r9, #-3792] @ 0xfffff130 @ │ │ │ │ ldrshteq pc, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22632,16 +22632,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq pc, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r9, #-3792] @ 0xfffff130 @ │ │ │ │ rsbseq lr, sl, r4, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 616c28 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 13, 2, r5, cr13, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r7, pc, r0, ror #3 │ │ │ │ addseq r7, pc, r0, lsl #7 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r0, [sl, #-728] @ 0xfffffd28 │ │ │ │ rsbseq pc, lr, r0, lsl r4 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r0, ror #11 │ │ │ │ @@ -22649,16 +22649,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsl #8 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [sl, #-728] @ 0xfffffd28 │ │ │ │ ldrhteq lr, [sl], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 615588 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmlami.f64 d21, d13, d26 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r7, pc, r0, lsl #7 │ │ │ │ addseq r7, pc, r0, lsr #10 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r0, [sl, #-1072] @ 0xfffffbd0 │ │ │ │ rsbseq pc, lr, r4, lsr #8 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r8, asr #11 │ │ │ │ @@ -22666,16 +22666,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsr r4 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [sl, #-1072] @ 0xfffffbd0 │ │ │ │ ldrsbteq lr, [sl], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 614a28 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 7, 4, cr5, cr13, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r7, pc, r0, lsr #10 │ │ │ │ addseq r7, pc, r0, asr #13 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r8, [r9, #-3304] @ 0xfffff318 │ │ │ │ rsbseq pc, lr, r8, lsr r4 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22683,16 +22683,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsr r4 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r8, [r9, #-3304] @ 0xfffff318 │ │ │ │ rsbseq lr, sl, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 613908 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 3, 2, r5, cr13, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r7, pc, r0, asr #13 │ │ │ │ addseq r7, pc, r0, ror #16 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r8, [r9, #-3784] @ 0xfffff138 │ │ │ │ rsbseq pc, lr, ip, asr #8 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22700,16 +22700,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, asr #8 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r8, [r9, #-3784] @ 0xfffff138 │ │ │ │ rsbseq lr, sl, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 614968 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 0, 4, cr5, cr13, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r7, pc, r0, ror #16 │ │ │ │ addseq r7, pc, r0, lsl #20 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r9, [r9, #-696] @ 0xfffffd48 │ │ │ │ rsbseq pc, lr, r0, ror #8 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r0, ror #11 │ │ │ │ @@ -22717,16 +22717,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, asr r4 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r9, #-696] @ 0xfffffd48 │ │ │ │ rsbseq lr, sl, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 612bc8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 15, 2, r4, cr13, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r7, pc, r0, lsl #20 │ │ │ │ addseq r7, pc, r0, lsr #23 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r9, [r9, #-992] @ 0xfffffc20 │ │ │ │ rsbseq pc, lr, r4, ror r4 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r8, asr #11 │ │ │ │ @@ -22734,16 +22734,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsl #9 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r9, #-992] @ 0xfffffc20 │ │ │ │ @ instruction: 0x007ae894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6129a8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 8, 4, cr4, cr13, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r7, pc, r0, lsr #23 │ │ │ │ addseq r7, pc, r0, asr #26 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r8, [r8, #-1280] @ 0xfffffb00 │ │ │ │ rsbseq pc, lr, r8, lsl #9 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22751,16 +22751,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsl #9 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r8, [r8, #-1280] @ 0xfffffb00 │ │ │ │ rsbseq lr, sl, ip, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 611088 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 7, 2, r4, cr13, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r7, pc, r0, asr #26 │ │ │ │ addseq r7, pc, r0, ror #29 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r8, [r8, #-2296] @ 0xfffff708 │ │ │ │ @ instruction: 0x007ef49c │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22768,16 +22768,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x007ef498 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r8, [r8, #-2296] @ 0xfffff708 │ │ │ │ rsbseq lr, sl, ip, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 610668 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 2, 4, cr4, cr13, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r7, pc, r0, ror #29 │ │ │ │ addseq r8, pc, r0, lsl #1 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r8, [r8, #-3024] @ 0xfffff430 │ │ │ │ ldrhteq pc, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22785,16 +22785,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsr #9 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r8, [r8, #-3024] @ 0xfffff430 │ │ │ │ rsbseq lr, sl, ip, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 610b48 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 1, 2, r4, cr13, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r8, pc, r0, lsl #1 │ │ │ │ addseq r8, pc, r0, lsr #4 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r8, [r8, #-3728] @ 0xfffff170 │ │ │ │ rsbseq pc, lr, r4, asr #9 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22802,16 +22802,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, asr #9 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r8, [r8, #-3728] @ 0xfffff170 │ │ │ │ rsbseq lr, sl, ip, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 610128 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 12, 4, cr7, cr13, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r8, pc, r0, lsr #4 │ │ │ │ addseq r8, pc, r0, asr #7 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r9, [r8, #-128] @ 0xffffff80 │ │ │ │ ldrsbteq pc, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22819,16 +22819,16 @@ │ │ │ │ ... │ │ │ │ ldrsbteq pc, [lr], #-68 @ 0xffffffbc @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r8, #-128] @ 0xffffff80 │ │ │ │ rsbseq lr, sl, ip, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 60e808 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmovmi.8 d29[0], r7 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r8, pc, r0, asr #7 │ │ │ │ addseq r8, pc, r0, ror #10 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r9, [r8, #-592] @ 0xfffffdb0 │ │ │ │ rsbseq pc, lr, ip, ror #9 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22836,16 +22836,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, ror #9 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r8, #-592] @ 0xfffffdb0 │ │ │ │ ldrsbteq lr, [sl], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 60dde8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 6, 4, cr7, cr13, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r8, pc, r0, ror #10 │ │ │ │ addseq r8, pc, r0, lsl #14 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r9, [r8, #-1136] @ 0xfffffb90 │ │ │ │ rsbseq pc, lr, r0, lsl #10 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22853,16 +22853,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq pc, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r8, #-1136] @ 0xfffffb90 │ │ │ │ rsbseq lr, sl, ip, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 60e2c8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 5, 2, r7, cr13, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r8, pc, r0, lsl #14 │ │ │ │ addseq r8, pc, r0, lsr #17 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r9, [r8, #-1600] @ 0xfffff9c0 │ │ │ │ rsbseq pc, lr, r4, lsl r5 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22870,16 +22870,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsl r5 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r8, #-1600] @ 0xfffff9c0 │ │ │ │ rsbseq lr, sl, ip, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 60d8a8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 0, 4, cr7, cr13, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r8, pc, r0, lsr #17 │ │ │ │ addseq r8, pc, r0, asr #20 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r9, [r8, #-2160] @ 0xfffff790 │ │ │ │ rsbseq pc, lr, r8, lsr #10 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22887,16 +22887,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsr #10 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r8, #-2160] @ 0xfffff790 │ │ │ │ rsbseq lr, sl, ip, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 60bf88 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 15, 2, r6, cr13, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r8, pc, r0, asr #20 │ │ │ │ addseq r8, pc, r0, ror #23 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r9, [r8, #-2824] @ 0xfffff4f8 │ │ │ │ rsbseq pc, lr, ip, lsr r5 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22904,16 +22904,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsr r5 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r8, #-2824] @ 0xfffff4f8 │ │ │ │ @ instruction: 0x007aea9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 60b568 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmlsmi.f32 s13, s27, s20 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r8, pc, r0, ror #23 │ │ │ │ addseq r8, pc, r0, lsl #27 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r9, [r8, #-3272] @ 0xfffff338 │ │ │ │ rsbseq pc, lr, r0, asr r5 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22921,16 +22921,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, asr #10 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r8, #-3272] @ 0xfffff338 │ │ │ │ rsbseq lr, sl, ip, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 60ba48 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4d69fa │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r8, pc, r0, lsl #27 │ │ │ │ addseq r8, pc, r0, lsr #30 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r9, [r8, #-3720] @ 0xfffff178 │ │ │ │ rsbseq pc, lr, r4, ror #10 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22938,16 +22938,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, ror #10 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r8, #-3720] @ 0xfffff178 │ │ │ │ ldrshteq lr, [sl], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 60b028 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 4, 4, cr6, cr13, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r8, pc, r0, lsr #30 │ │ │ │ addseq r9, pc, r0, asr #1 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sl, [r8, #-72] @ 0xffffffb8 │ │ │ │ rsbseq pc, lr, r8, ror r5 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22955,16 +22955,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, ror r5 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sl, [r8, #-72] @ 0xffffffb8 │ │ │ │ rsbseq lr, sl, ip, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 609f08 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 0, 2, r6, cr13, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r9, pc, r0, asr #1 │ │ │ │ addseq r9, pc, r0, ror #4 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sl, [r8, #-520] @ 0xfffffdf8 │ │ │ │ rsbseq pc, lr, ip, lsl #11 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22972,16 +22972,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsl #11 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sl, [r8, #-520] @ 0xfffffdf8 │ │ │ │ rsbseq lr, sl, ip, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6084e8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 15, 4, cr1, cr13, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r9, pc, r0, ror #4 │ │ │ │ addseq r9, pc, r0, lsl #8 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sl, [r8, #-968] @ 0xfffffc38 │ │ │ │ rsbseq pc, lr, r0, lsr #11 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -22989,16 +22989,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x007ef59c │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sl, [r8, #-968] @ 0xfffffc38 │ │ │ │ rsbseq lr, sl, ip, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6079c8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4d1a3a │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r9, pc, r0, lsl #8 │ │ │ │ addseq r9, pc, r0, lsr #11 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sl, [r8, #-1416] @ 0xfffffa78 │ │ │ │ ldrhteq pc, [lr], #-84 @ 0xffffffac @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23006,16 +23006,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq pc, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sl, [r8, #-1416] @ 0xfffffa78 │ │ │ │ ldrhteq lr, [sl], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 607fa8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4d192a │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r9, pc, r0, lsr #11 │ │ │ │ addseq r9, pc, r0, asr #14 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sl, [r8, #-1864] @ 0xfffff8b8 │ │ │ │ rsbseq pc, lr, r8, asr #11 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23023,16 +23023,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, asr #11 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sl, [r8, #-1864] @ 0xfffff8b8 │ │ │ │ rsbseq lr, sl, ip, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 607688 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 4, 2, r1, cr13, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r9, pc, r0, asr #14 │ │ │ │ addseq r9, pc, r0, ror #17 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sl, [r8, #-2312] @ 0xfffff6f8 │ │ │ │ ldrsbteq pc, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23040,16 +23040,16 @@ │ │ │ │ ... │ │ │ │ ldrsbteq pc, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sl, [r8, #-2312] @ 0xfffff6f8 │ │ │ │ rsbseq lr, sl, ip, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 605c68 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 3, 4, cr1, cr13, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r9, pc, r0, ror #17 │ │ │ │ addseq r9, pc, r0, lsl #21 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sl, [r8, #-2760] @ 0xfffff538 │ │ │ │ ldrshteq pc, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23057,16 +23057,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, ror #11 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sl, [r8, #-2760] @ 0xfffff538 │ │ │ │ rsbseq lr, sl, ip, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 605148 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 14, 2, r0, cr13, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r9, pc, r0, lsl #21 │ │ │ │ addseq r9, pc, r0, lsr #24 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sl, [r8, #-3224] @ 0xfffff368 │ │ │ │ rsbseq pc, lr, r4, lsl #12 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23074,16 +23074,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsl #12 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sl, [r8, #-3224] @ 0xfffff368 │ │ │ │ rsbseq lr, sl, ip, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 605728 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 13, 4, cr0, cr13, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r9, pc, r0, lsr #24 │ │ │ │ addseq r9, pc, r0, asr #27 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sl, [r8, #-3672] @ 0xfffff1a8 │ │ │ │ rsbseq pc, lr, r8, lsl r6 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23091,16 +23091,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsl r6 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sl, [r8, #-3672] @ 0xfffff1a8 │ │ │ │ rsbseq lr, sl, ip, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 604e08 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 8, 2, r0, cr13, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r9, pc, r0, asr #27 │ │ │ │ addseq r9, pc, r0, ror #30 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq fp, [r8, #-88] @ 0xffffffa8 │ │ │ │ rsbseq pc, lr, ip, lsr #12 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23108,16 +23108,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsr #12 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [r8, #-88] @ 0xffffffa8 │ │ │ │ ldrsbteq lr, [sl], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6033e8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 7, 4, cr0, cr13, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq r9, pc, r0, ror #30 │ │ │ │ addseq sl, pc, r0, lsl #2 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq fp, [r8, #-616] @ 0xfffffd98 │ │ │ │ rsbseq pc, lr, r0, asr #12 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23125,16 +23125,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsr r6 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [r8, #-616] @ 0xfffffd98 │ │ │ │ rsbseq lr, sl, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6028c8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 2, 2, r0, cr13, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sl, pc, r0, lsl #2 │ │ │ │ addseq sl, pc, r0, lsr #5 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq fp, [r8, #-1064] @ 0xfffffbd8 │ │ │ │ rsbseq pc, lr, r4, asr r6 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23142,16 +23142,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, asr r6 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [r8, #-1064] @ 0xfffffbd8 │ │ │ │ rsbseq lr, sl, ip, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 602ea8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 1, 4, cr0, cr13, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sl, pc, r0, lsr #5 │ │ │ │ addseq sl, pc, r0, asr #8 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq fp, [r8, #-1512] @ 0xfffffa18 │ │ │ │ rsbseq pc, lr, r8, ror #12 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23159,16 +23159,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, ror #12 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [r8, #-1512] @ 0xfffffa18 │ │ │ │ rsbseq lr, sl, ip, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 602588 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 12, 2, r3, cr13, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sl, pc, r0, asr #8 │ │ │ │ addseq sl, pc, r0, ror #11 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq fp, [r8, #-1960] @ 0xfffff858 │ │ │ │ rsbseq pc, lr, ip, ror r6 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23176,16 +23176,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, ror r6 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [r8, #-1960] @ 0xfffff858 │ │ │ │ @ instruction: 0x007aed9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 600b68 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmlsmi.f64 d19, d29, d10 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sl, pc, r0, ror #11 │ │ │ │ addseq sl, pc, r0, lsl #15 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq fp, [r8, #-2416] @ 0xfffff690 │ │ │ │ @ instruction: 0x007ef690 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23193,16 +23193,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsl #13 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [r8, #-2416] @ 0xfffff690 │ │ │ │ rsbseq lr, sl, ip, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 600048 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 6, 2, r3, cr13, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sl, pc, r0, lsl #15 │ │ │ │ addseq sl, pc, r0, lsr #18 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq fp, [r8, #-2864] @ 0xfffff4d0 │ │ │ │ rsbseq pc, lr, r4, lsr #13 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23210,16 +23210,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsr #13 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [r8, #-2864] @ 0xfffff4d0 │ │ │ │ ldrshteq lr, [sl], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 600628 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 5, 4, cr3, cr13, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sl, pc, r0, lsr #18 │ │ │ │ addseq sl, pc, r0, asr #21 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq fp, [r8, #-3312] @ 0xfffff310 │ │ │ │ ldrhteq pc, [lr], #-104 @ 0xffffff98 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23227,16 +23227,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq pc, [lr], #-100 @ 0xffffff9c @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [r8, #-3312] @ 0xfffff310 │ │ │ │ rsbseq lr, sl, ip, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 5ff508 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 1, 2, r3, cr13, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sl, pc, r0, asr #21 │ │ │ │ addseq sl, pc, r0, ror #24 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq fp, [r8, #-3768] @ 0xfffff148 │ │ │ │ rsbseq pc, lr, ip, asr #13 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23244,16 +23244,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, asr #13 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [r8, #-3768] @ 0xfffff148 │ │ │ │ rsbseq lr, sl, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 5feae8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 12, 4, cr2, cr13, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sl, pc, r0, ror #24 │ │ │ │ addseq sl, pc, r0, lsl #28 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq ip, [r8, #-120] @ 0xffffff88 │ │ │ │ rsbseq pc, lr, r0, ror #13 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23261,16 +23261,16 @@ │ │ │ │ ... │ │ │ │ ldrsbteq pc, [lr], #-108 @ 0xffffff94 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [r8, #-120] @ 0xffffff88 │ │ │ │ rsbseq lr, sl, ip, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 5fcfc8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmovmi.8 d13[1], r2 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sl, pc, r0, lsl #28 │ │ │ │ addseq sl, pc, r0, lsr #31 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq ip, [r8, #-616] @ 0xfffffd98 │ │ │ │ ldrshteq pc, [lr], #-100 @ 0xffffff9c @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23278,16 +23278,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq pc, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [r8, #-616] @ 0xfffffd98 │ │ │ │ ldrhteq lr, [sl], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 5fc5a8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 6, 4, cr2, cr13, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sl, pc, r0, lsr #31 │ │ │ │ addseq fp, pc, r0, asr #2 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq ip, [r8, #-1088] @ 0xfffffbc0 │ │ │ │ rsbseq pc, lr, r8, lsl #14 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23295,16 +23295,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsl #14 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [r8, #-1088] @ 0xfffffbc0 │ │ │ │ rsbseq lr, sl, ip, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 5fcc88 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 5, 2, r2, cr13, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq fp, pc, r0, asr #2 │ │ │ │ addseq fp, pc, r0, ror #5 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq ip, [r8, #-1616] @ 0xfffff9b0 │ │ │ │ rsbseq pc, lr, ip, lsl r7 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23312,16 +23312,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsl r7 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [r8, #-1616] @ 0xfffff9b0 │ │ │ │ rsbseq lr, sl, ip, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 5fc268 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 0, 4, cr2, cr13, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq fp, pc, r0, ror #5 │ │ │ │ addseq fp, pc, r0, lsl #9 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq ip, [r8, #-2120] @ 0xfffff7b8 │ │ │ │ rsbseq pc, lr, r0, lsr r7 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23329,16 +23329,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsr #14 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [r8, #-2120] @ 0xfffff7b8 │ │ │ │ rsbseq lr, sl, ip, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 67a748 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 15, 2, sp, cr12, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq fp, pc, r0, lsl #9 │ │ │ │ addseq fp, pc, r0, lsr #12 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq ip, [r8, #-2592] @ 0xfffff5e0 │ │ │ │ rsbseq pc, lr, r4, asr #14 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23346,16 +23346,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, asr #14 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [r8, #-2592] @ 0xfffff5e0 │ │ │ │ rsbseq lr, sl, ip, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 679d28 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmlsmi.f32 s27, s24, s21 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq fp, pc, r0, lsr #12 │ │ │ │ addseq fp, pc, r0, asr #15 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq ip, [r8, #-3200] @ 0xfffff380 │ │ │ │ rsbseq pc, lr, r8, asr r7 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23363,16 +23363,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, asr r7 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [r8, #-3200] @ 0xfffff380 │ │ │ │ rsbseq lr, sl, ip, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 67a408 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4cd99a │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq fp, pc, r0, asr #15 │ │ │ │ addseq fp, pc, r0, ror #18 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq ip, [r8, #-3896] @ 0xfffff0c8 │ │ │ │ rsbseq pc, lr, ip, ror #14 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23380,16 +23380,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, ror #14 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [r8, #-3896] @ 0xfffff0c8 │ │ │ │ ldrsbteq lr, [sl], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6799e8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 4, 4, cr13, cr12, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq fp, pc, r0, ror #18 │ │ │ │ addseq fp, pc, r0, lsl #22 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r8, #-328] @ 0xfffffeb8 │ │ │ │ rsbseq pc, lr, r0, lsl #15 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23397,16 +23397,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, ror r7 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r8, #-328] @ 0xfffffeb8 │ │ │ │ rsbseq pc, sl, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 677ec8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 3, 2, sp, cr12, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq fp, pc, r0, lsl #22 │ │ │ │ addseq fp, pc, r0, lsr #25 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r8, #-776] @ 0xfffffcf8 │ │ │ │ @ instruction: 0x007ef794 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23414,16 +23414,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x007ef790 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r8, #-776] @ 0xfffffcf8 │ │ │ │ rsbseq pc, sl, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6774a8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 14, 4, cr12, cr12, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq fp, pc, r0, lsr #25 │ │ │ │ addseq fp, pc, r0, asr #28 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r8, #-1224] @ 0xfffffb38 │ │ │ │ rsbseq pc, lr, r8, lsr #15 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23431,16 +23431,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsr #15 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r8, #-1224] @ 0xfffffb38 │ │ │ │ rsbseq pc, sl, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 677b88 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 13, 2, ip, cr12, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq fp, pc, r0, asr #28 │ │ │ │ addseq fp, pc, r0, ror #31 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r8, #-1672] @ 0xfffff978 │ │ │ │ ldrhteq pc, [lr], #-124 @ 0xffffff84 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23448,16 +23448,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq pc, [lr], #-120 @ 0xffffff88 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r8, #-1672] @ 0xfffff978 │ │ │ │ @ instruction: 0x007af09c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 677168 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 8, 4, cr12, cr12, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq fp, pc, r0, ror #31 │ │ │ │ addseq ip, pc, r0, lsl #3 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r8, #-2120] @ 0xfffff7b8 │ │ │ │ ldrsbteq pc, [lr], #-112 @ 0xffffff90 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23465,16 +23465,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, asr #15 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r8, #-2120] @ 0xfffff7b8 │ │ │ │ rsbseq pc, sl, ip, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 675648 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 7, 2, ip, cr12, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq ip, pc, r0, lsl #3 │ │ │ │ addseq ip, pc, r0, lsr #6 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r8, #-2568] @ 0xfffff5f8 │ │ │ │ rsbseq pc, lr, r4, ror #15 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23482,16 +23482,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, ror #15 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r8, #-2568] @ 0xfffff5f8 │ │ │ │ ldrshteq pc, [sl], #-12 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 674c28 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 2, 4, cr12, cr12, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq ip, pc, r0, lsr #6 │ │ │ │ addseq ip, pc, r0, asr #9 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r8, #-3016] @ 0xfffff438 │ │ │ │ ldrshteq pc, [lr], #-120 @ 0xffffff88 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23499,16 +23499,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq pc, [lr], #-116 @ 0xffffff8c @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r8, #-3016] @ 0xfffff438 │ │ │ │ rsbseq pc, sl, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 673b08 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 14, 2, pc, cr12, cr10, {0} @ │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq ip, pc, r0, asr #9 │ │ │ │ addseq ip, pc, r0, ror #12 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r8, #-3464] @ 0xfffff278 │ │ │ │ rsbseq pc, lr, ip, lsl #16 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23516,16 +23516,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsl #16 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r8, #-3464] @ 0xfffff278 │ │ │ │ rsbseq pc, sl, ip, asr r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6740e8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 13, 4, cr15, cr12, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq ip, pc, r0, ror #12 │ │ │ │ addseq ip, pc, r0, lsl #16 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq sp, [r8, #-3912] @ 0xfffff0b8 │ │ │ │ rsbseq pc, lr, r0, lsr #16 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23533,16 +23533,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsl r8 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r8, #-3912] @ 0xfffff0b8 │ │ │ │ rsbseq pc, sl, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6735c8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 8, 2, pc, cr12, cr10, {1} @ │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq ip, pc, r0, lsl #16 │ │ │ │ addseq ip, pc, r0, lsr #19 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r8, #-264] @ 0xfffffef8 │ │ │ │ rsbseq pc, lr, r4, lsr r8 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23550,16 +23550,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsr r8 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r8, #-264] @ 0xfffffef8 │ │ │ │ ldrhteq pc, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 671ba8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 7, 4, cr15, cr12, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq ip, pc, r0, lsr #19 │ │ │ │ addseq ip, pc, r0, asr #22 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r8, #-712] @ 0xfffffd38 │ │ │ │ rsbseq pc, lr, r8, asr #16 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23567,16 +23567,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, asr #16 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r8, #-712] @ 0xfffffd38 │ │ │ │ rsbseq pc, sl, ip, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 671288 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 2, 2, pc, cr12, cr10, {2} @ │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq ip, pc, r0, asr #22 │ │ │ │ addseq ip, pc, r0, ror #25 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r8, #-1160] @ 0xfffffb78 │ │ │ │ rsbseq pc, lr, ip, asr r8 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23584,16 +23584,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, asr r8 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r8, #-1160] @ 0xfffffb78 │ │ │ │ rsbseq pc, sl, ip, lsl r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 671868 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 1, 4, cr15, cr12, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq ip, pc, r0, ror #25 │ │ │ │ addseq ip, pc, r0, lsl #29 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r8, #-1616] @ 0xfffff9b0 │ │ │ │ rsbseq pc, lr, r0, ror r8 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23601,16 +23601,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, ror #16 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r8, #-1616] @ 0xfffff9b0 │ │ │ │ rsbseq pc, sl, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 670d48 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 12, 2, lr, cr12, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq ip, pc, r0, lsl #29 │ │ │ │ addseq sp, pc, r0, lsr #32 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r8, #-2072] @ 0xfffff7e8 │ │ │ │ rsbseq pc, lr, r4, lsl #17 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23618,16 +23618,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsl #17 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r8, #-2072] @ 0xfffff7e8 │ │ │ │ rsbseq pc, sl, ip, ror r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 66f328 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmlsmi.f64 d30, d12, d26 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sp, pc, r0, lsr #32 │ │ │ │ addseq sp, pc, r0, asr #3 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r8, #-2520] @ 0xfffff628 │ │ │ │ @ instruction: 0x007ef898 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23635,16 +23635,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x007ef894 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r8, #-2520] @ 0xfffff628 │ │ │ │ rsbseq pc, sl, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 66ea08 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 6, 2, lr, cr12, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sp, pc, r0, asr #3 │ │ │ │ addseq sp, pc, r0, ror #6 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r8, #-2976] @ 0xfffff460 │ │ │ │ rsbseq pc, lr, ip, lsr #17 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23652,16 +23652,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsr #17 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r8, #-2976] @ 0xfffff460 │ │ │ │ ldrsbteq pc, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 66efe8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 5, 4, cr14, cr12, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sp, pc, r0, ror #6 │ │ │ │ addseq sp, pc, r0, lsl #10 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r8, #-3432] @ 0xfffff298 │ │ │ │ rsbseq pc, lr, r0, asr #17 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23669,16 +23669,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq pc, [lr], #-140 @ 0xffffff74 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r8, #-3432] @ 0xfffff298 │ │ │ │ rsbseq pc, sl, ip, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 66e4c8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 0, 2, lr, cr12, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sp, pc, r0, lsl #10 │ │ │ │ addseq sp, pc, r0, lsr #13 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq lr, [r8, #-3912] @ 0xfffff0b8 │ │ │ │ ldrsbteq pc, [lr], #-132 @ 0xffffff7c @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23686,16 +23686,16 @@ │ │ │ │ ... │ │ │ │ ldrsbteq pc, [lr], #-128 @ 0xffffff80 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r8, #-3912] @ 0xfffff0b8 │ │ │ │ rsbseq pc, sl, ip, lsr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 66caa8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 15, 4, cr9, cr12, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sp, pc, r0, lsr #13 │ │ │ │ addseq sp, pc, r0, asr #16 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r8, #-336] @ 0xfffffeb0 @ │ │ │ │ rsbseq pc, lr, r8, ror #17 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23703,16 +23703,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, ror #17 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r8, #-336] @ 0xfffffeb0 @ │ │ │ │ rsbseq pc, sl, ip, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 66c188 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4c9ada │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sp, pc, r0, asr #16 │ │ │ │ addseq sp, pc, r0, ror #19 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r8, #-1000] @ 0xfffffc18 @ │ │ │ │ ldrshteq pc, [lr], #-140 @ 0xffffff74 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23720,16 +23720,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq pc, [lr], #-136 @ 0xffffff78 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r8, #-1000] @ 0xfffffc18 @ │ │ │ │ @ instruction: 0x007af39c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 66c768 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4c99ca │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sp, pc, r0, ror #19 │ │ │ │ addseq sp, pc, r0, lsl #23 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r8, #-1552] @ 0xfffff9f0 @ │ │ │ │ rsbseq pc, lr, r0, lsl r9 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23737,16 +23737,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsl #18 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r8, #-1552] @ 0xfffff9f0 @ │ │ │ │ rsbseq pc, sl, ip, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 66bc48 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 4, 2, r9, cr12, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sp, pc, r0, lsl #23 │ │ │ │ addseq sp, pc, r0, lsr #26 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r8, #-2016] @ 0xfffff820 @ │ │ │ │ rsbseq pc, lr, r4, lsr #18 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23754,16 +23754,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsr #18 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r8, #-2016] @ 0xfffff820 @ │ │ │ │ ldrshteq pc, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 66a228 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 3, 4, cr9, cr12, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sp, pc, r0, lsr #26 │ │ │ │ addseq sp, pc, r0, asr #29 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r8, #-2520] @ 0xfffff628 @ │ │ │ │ rsbseq pc, lr, r8, lsr r9 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23771,16 +23771,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsr r9 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r8, #-2520] @ 0xfffff628 @ │ │ │ │ rsbseq pc, sl, ip, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 669108 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 15, 2, r8, cr12, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq sp, pc, r0, asr #29 │ │ │ │ addseq lr, pc, r0, rrx │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r8, #-3120] @ 0xfffff3d0 @ │ │ │ │ rsbseq pc, lr, ip, asr #18 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23788,16 +23788,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, asr #18 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r8, #-3120] @ 0xfffff3d0 @ │ │ │ │ rsbseq pc, sl, ip, asr r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6686e8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmlami.f32 s17, s24, s20 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq lr, pc, r0, rrx │ │ │ │ addseq lr, pc, r0, lsl #4 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r8, #-3568] @ 0xfffff210 @ │ │ │ │ rsbseq pc, lr, r0, ror #18 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23805,16 +23805,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, asr r9 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r8, #-3568] @ 0xfffff210 @ │ │ │ │ rsbseq pc, sl, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 668bc8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4c893a │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq lr, pc, r0, lsl #4 │ │ │ │ addseq lr, pc, r0, lsr #7 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq pc, [r8, #-4048] @ 0xfffff030 @ │ │ │ │ rsbseq pc, lr, r4, ror r9 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23822,16 +23822,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, ror r9 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r8, #-4048] @ 0xfffff030 @ │ │ │ │ ldrhteq pc, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6681a8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 4, 4, cr8, cr12, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq lr, pc, r0, lsr #7 │ │ │ │ addseq lr, pc, r0, asr #10 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r0, [r9, #-432] @ 0xfffffe50 │ │ │ │ rsbseq pc, lr, r8, lsl #19 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23839,16 +23839,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsl #19 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r9, #-432] @ 0xfffffe50 │ │ │ │ rsbseq pc, sl, ip, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 666888 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 3, 2, r8, cr12, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq lr, pc, r0, asr #10 │ │ │ │ addseq lr, pc, r0, ror #13 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r0, [r9, #-960] @ 0xfffffc40 │ │ │ │ @ instruction: 0x007ef99c │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23856,16 +23856,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x007ef998 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r9, #-960] @ 0xfffffc40 │ │ │ │ rsbseq pc, sl, ip, lsl r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 665e68 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 14, 4, cr11, cr12, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq lr, pc, r0, ror #13 │ │ │ │ addseq lr, pc, r0, lsl #17 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r0, [r9, #-1416] @ 0xfffffa78 │ │ │ │ ldrhteq pc, [lr], #-144 @ 0xffffff70 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23873,16 +23873,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsr #19 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r9, #-1416] @ 0xfffffa78 │ │ │ │ rsbseq pc, sl, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 666488 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 13, 4, cr11, cr12, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq lr, pc, r0, lsl #17 │ │ │ │ addseq lr, pc, r0, lsr #20 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r0, [r9, #-2648] @ 0xfffff5a8 │ │ │ │ rsbseq pc, lr, r4, asr #19 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23890,16 +23890,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, asr #19 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r9, #-2648] @ 0xfffff5a8 │ │ │ │ rsbseq pc, sl, r4, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 665b68 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 8, 2, fp, cr12, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq lr, pc, r0, lsr #20 │ │ │ │ addseq lr, pc, r0, asr #23 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r0, [r9, #-3184] @ 0xfffff390 │ │ │ │ ldrsbteq pc, [lr], #-152 @ 0xffffff68 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23907,16 +23907,16 @@ │ │ │ │ ... │ │ │ │ ldrsbteq pc, [lr], #-148 @ 0xffffff6c @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r9, #-3184] @ 0xfffff390 │ │ │ │ ldrhteq pc, [sl], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 664148 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 7, 4, cr11, cr12, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq lr, pc, r0, asr #23 │ │ │ │ addseq lr, pc, r0, ror #26 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r0, [r9, #-3696] @ 0xfffff190 │ │ │ │ rsbseq pc, lr, ip, ror #19 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23924,16 +23924,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, ror #19 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r9, #-3696] @ 0xfffff190 │ │ │ │ rsbseq pc, sl, r4, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 663628 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 2, 2, fp, cr12, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq lr, pc, r0, ror #26 │ │ │ │ addseq lr, pc, r0, lsl #30 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r1, [r9, #-400] @ 0xfffffe70 │ │ │ │ rsbseq pc, lr, r0, lsl #20 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23941,16 +23941,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq pc, [lr], #-156 @ 0xffffff64 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [r9, #-400] @ 0xfffffe70 │ │ │ │ rsbseq pc, sl, r4, lsl r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 663c08 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 1, 4, cr11, cr12, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq lr, pc, r0, lsl #30 │ │ │ │ addseq pc, pc, r0, lsr #1 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r1, [r9, #-848] @ 0xfffffcb0 │ │ │ │ rsbseq pc, lr, r4, lsl sl @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23958,16 +23958,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsl sl @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [r9, #-848] @ 0xfffffcb0 │ │ │ │ rsbseq pc, sl, r4, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 662ae8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 13, 2, sl, cr12, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq pc, pc, r0, lsr #1 │ │ │ │ addseq pc, pc, r0, asr #4 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r1, [r9, #-1368] @ 0xfffffaa8 │ │ │ │ rsbseq pc, lr, r8, lsr #20 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23975,16 +23975,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsr #20 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [r9, #-1368] @ 0xfffffaa8 │ │ │ │ rsbseq pc, sl, r4, ror r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6620c8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 8, 4, cr10, cr12, cr10, {0} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq pc, pc, r0, asr #4 │ │ │ │ addseq pc, pc, r0, ror #7 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r1, [r9, #-2000] @ 0xfffff830 │ │ │ │ rsbseq pc, lr, ip, lsr sl @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -23992,16 +23992,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsr sl @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [r9, #-2000] @ 0xfffff830 │ │ │ │ rsbseq pc, sl, r4, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6605a8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 7, 2, sl, cr12, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq pc, pc, r0, ror #7 │ │ │ │ addseq pc, pc, r0, lsl #11 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r1, [r9, #-2448] @ 0xfffff670 │ │ │ │ rsbseq pc, lr, r0, asr sl @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24009,16 +24009,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, asr #20 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [r9, #-2448] @ 0xfffff670 │ │ │ │ ldrsbteq pc, [sl], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 65fb88 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 2, 4, cr10, cr12, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq pc, pc, r0, lsl #11 │ │ │ │ addseq pc, pc, r0, lsr #14 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r1, [r9, #-2896] @ 0xfffff4b0 │ │ │ │ rsbseq pc, lr, r4, ror #20 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24026,16 +24026,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, ror #20 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [r9, #-2896] @ 0xfffff4b0 │ │ │ │ rsbseq pc, sl, r4, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 660268 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 1, 2, sl, cr12, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq pc, pc, r0, lsr #14 │ │ │ │ addseq pc, pc, r0, asr #17 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r1, [r9, #-3344] @ 0xfffff2f0 │ │ │ │ rsbseq pc, lr, r8, ror sl @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24043,16 +24043,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, ror sl @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [r9, #-3344] @ 0xfffff2f0 │ │ │ │ rsbseq pc, sl, r4, lsr r7 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 65f848 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 12, 4, cr5, cr12, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq pc, pc, r0, asr #17 │ │ │ │ addseq pc, pc, r0, ror #20 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r1, [r9, #-3792] @ 0xfffff130 │ │ │ │ rsbseq pc, lr, ip, lsl #21 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24060,16 +24060,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsl #21 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [r9, #-3792] @ 0xfffff130 │ │ │ │ rsbseq pc, sl, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 65dd28 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmovmi.8 d12[3], r5 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq pc, pc, r0, ror #20 │ │ │ │ addseq pc, pc, r0, lsl #24 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r2, [r9, #-160] @ 0xffffff60 │ │ │ │ rsbseq pc, lr, r0, lsr #21 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24077,16 +24077,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x007efa9c │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [r9, #-160] @ 0xffffff60 │ │ │ │ @ instruction: 0x007af794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 65d308 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 6, 4, cr5, cr12, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq pc, pc, r0, lsl #24 │ │ │ │ addseq pc, pc, r0, lsr #27 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r2, [r9, #-608] @ 0xfffffda0 │ │ │ │ ldrhteq pc, [lr], #-164 @ 0xffffff5c @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24094,16 +24094,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq pc, [lr], #-160 @ 0xffffff60 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [r9, #-608] @ 0xfffffda0 │ │ │ │ rsbseq pc, sl, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 65d9e8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 5, 2, r5, cr12, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq pc, pc, r0, lsr #27 │ │ │ │ addseq pc, pc, r0, asr #30 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r2, [r9, #-1176] @ 0xfffffb68 │ │ │ │ rsbseq pc, lr, r8, asr #21 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24111,16 +24111,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, asr #21 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [r9, #-1176] @ 0xfffffb68 │ │ │ │ ldrshteq pc, [sl], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 65cfc8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 0, 4, cr5, cr12, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ addseq pc, pc, r0, asr #30 │ │ │ │ adceq r0, r0, r0, ror #1 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r2, [r9, #-1928] @ 0xfffff878 │ │ │ │ ldrsbteq pc, [lr], #-172 @ 0xffffff54 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24128,16 +24128,16 @@ │ │ │ │ ... │ │ │ │ ldrsbteq pc, [lr], #-168 @ 0xffffff58 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [r9, #-1928] @ 0xfffff878 │ │ │ │ rsbseq pc, sl, r4, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 65b4a8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 15, 2, r4, cr12, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r0, r0, r0, ror #1 │ │ │ │ adceq r0, r0, r0, lsl #5 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r2, [r9, #-2440] @ 0xfffff678 │ │ │ │ ldrshteq pc, [lr], #-160 @ 0xffffff60 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24145,16 +24145,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, ror #21 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [r9, #-2440] @ 0xfffff678 │ │ │ │ rsbseq pc, sl, r4, asr r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 65aa88 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmlami.f32 s9, s25, s21 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r0, r0, r0, lsl #5 │ │ │ │ adceq r0, r0, r0, lsr #8 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r2, [r9, #-2984] @ 0xfffff458 │ │ │ │ rsbseq pc, lr, r4, lsl #22 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24162,16 +24162,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsl #22 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [r9, #-2984] @ 0xfffff458 │ │ │ │ rsbseq pc, sl, r4, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 65b168 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4c49da │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r0, r0, r0, lsr #8 │ │ │ │ adceq r0, r0, r0, asr #11 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r2, [r9, #-3432] @ 0xfffff298 │ │ │ │ rsbseq pc, lr, r8, lsl fp @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24179,16 +24179,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsl fp @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [r9, #-3432] @ 0xfffff298 │ │ │ │ ldrhteq pc, [sl], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 65a748 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 4, 4, cr4, cr12, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r0, r0, r0, asr #11 │ │ │ │ adceq r0, r0, r0, ror #14 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r2, [r9, #-3880] @ 0xfffff0d8 │ │ │ │ rsbseq pc, lr, ip, lsr #22 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24196,16 +24196,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsr #22 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [r9, #-3880] @ 0xfffff0d8 │ │ │ │ rsbseq pc, sl, r4, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 658c28 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 3, 2, r4, cr12, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r0, r0, r0, ror #14 │ │ │ │ adceq r0, r0, r0, lsl #18 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r3, [r9, #-240] @ 0xffffff10 │ │ │ │ rsbseq pc, lr, r0, asr #22 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24213,16 +24213,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsr fp @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [r9, #-240] @ 0xffffff10 │ │ │ │ rsbseq pc, sl, r4, lsl r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 658208 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 14, 4, cr7, cr12, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r0, r0, r0, lsl #18 │ │ │ │ adceq r0, r0, r0, lsr #21 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r3, [r9, #-696] @ 0xfffffd48 │ │ │ │ rsbseq pc, lr, r4, asr fp @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24230,16 +24230,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, asr fp @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [r9, #-696] @ 0xfffffd48 │ │ │ │ rsbseq pc, sl, r4, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6570e8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4c7a1a │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r0, r0, r0, lsr #21 │ │ │ │ adceq r0, r0, r0, asr #24 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r3, [r9, #-1144] @ 0xfffffb88 │ │ │ │ rsbseq pc, lr, r8, ror #22 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24247,16 +24247,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, ror #22 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [r9, #-1144] @ 0xfffffb88 │ │ │ │ rsbseq pc, sl, r4, ror r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6576c8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + @ instruction: 0x4e4c790a │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r0, r0, r0, asr #24 │ │ │ │ adceq r0, r0, r0, ror #27 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r3, [r9, #-1656] @ 0xfffff988 │ │ │ │ rsbseq pc, lr, ip, ror fp @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24264,16 +24264,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, ror fp @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [r9, #-1656] @ 0xfffff988 │ │ │ │ rsbseq pc, sl, r4, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 656ba8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 4, 2, r7, cr12, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r0, r0, r0, ror #27 │ │ │ │ adceq r0, r0, r0, lsl #31 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r3, [r9, #-2352] @ 0xfffff6d0 │ │ │ │ @ instruction: 0x007efb90 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24281,16 +24281,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsl #23 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [r9, #-2352] @ 0xfffff6d0 │ │ │ │ ldrsbteq pc, [sl], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 655188 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 3, 4, cr7, cr12, cr10, {1} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r0, r0, r0, lsl #31 │ │ │ │ adceq r1, r0, r0, lsr #2 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r3, [r9, #-2800] @ 0xfffff510 │ │ │ │ rsbseq pc, lr, r4, lsr #23 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24298,16 +24298,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, lsr #23 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [r9, #-2800] @ 0xfffff510 │ │ │ │ rsbseq pc, sl, r4, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 654868 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 14, 2, r6, cr12, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r1, r0, r0, lsr #2 │ │ │ │ adceq r1, r0, r0, asr #5 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r3, [r9, #-3376] @ 0xfffff2d0 │ │ │ │ ldrhteq pc, [lr], #-184 @ 0xffffff48 @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24315,16 +24315,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq pc, [lr], #-180 @ 0xffffff4c @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [r9, #-3376] @ 0xfffff2d0 │ │ │ │ rsbseq pc, sl, r4, lsr sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 654e48 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 13, 4, cr6, cr12, cr10, {2} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r1, r0, r0, asr #5 │ │ │ │ adceq r1, r0, r0, ror #8 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r4, [r9, #-16] │ │ │ │ rsbseq pc, lr, ip, asr #23 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24332,16 +24332,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, asr #23 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r4, [r9, #-16] │ │ │ │ rsbseq pc, sl, r4, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 654328 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 8, 2, r6, cr12, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r1, r0, r0, ror #8 │ │ │ │ adceq r1, r0, r0, lsl #12 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r4, [r9, #-496] @ 0xfffffe10 │ │ │ │ rsbseq pc, lr, r0, ror #23 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24349,16 +24349,16 @@ │ │ │ │ ... │ │ │ │ ldrsbteq pc, [lr], #-188 @ 0xffffff44 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r4, [r9, #-496] @ 0xfffffe10 │ │ │ │ @ instruction: 0x007afa94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 652908 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 7, 4, cr6, cr12, cr10, {3} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r1, r0, r0, lsl #12 │ │ │ │ adceq r1, r0, r0, lsr #15 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r4, [r9, #-976] @ 0xfffffc30 │ │ │ │ ldrshteq pc, [lr], #-180 @ 0xffffff4c @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24366,16 +24366,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq pc, [lr], #-176 @ 0xffffff50 @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r4, [r9, #-976] @ 0xfffffc30 │ │ │ │ rsbseq pc, sl, r4, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 651fe8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 2, 2, r6, cr12, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r1, r0, r0, lsr #15 │ │ │ │ adceq r1, r0, r0, asr #18 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r4, [r9, #-1616] @ 0xfffff9b0 │ │ │ │ rsbseq pc, lr, r8, lsl #24 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24383,16 +24383,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, lsl #24 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r4, [r9, #-1616] @ 0xfffff9b0 │ │ │ │ ldrshteq pc, [sl], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 6525c8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 1, 4, cr6, cr12, cr10, {4} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r1, r0, r0, asr #18 │ │ │ │ adceq r1, r0, r0, ror #21 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r4, [r9, #-2072] @ 0xfffff7e8 │ │ │ │ rsbseq pc, lr, ip, lsl ip @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24400,16 +24400,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, lsl ip @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r4, [r9, #-2072] @ 0xfffff7e8 │ │ │ │ rsbseq pc, sl, r4, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 651aa8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 12, 2, r1, cr12, cr10, {5} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r1, r0, r0, ror #21 │ │ │ │ adceq r1, r0, r0, lsl #25 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r4, [r9, #-2520] @ 0xfffff628 │ │ │ │ rsbseq pc, lr, r0, lsr ip @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24417,16 +24417,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, lsr #24 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r4, [r9, #-2520] @ 0xfffff628 │ │ │ │ rsbseq pc, sl, r4, asr fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 650088 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + vmlami.f64 d17, d28, d26 │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r1, r0, r0, lsl #25 │ │ │ │ adceq r1, r0, r0, lsr #28 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r4, [r9, #-3040] @ 0xfffff420 │ │ │ │ rsbseq pc, lr, r4, asr #24 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24434,16 +24434,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r0, asr #24 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r4, [r9, #-3040] @ 0xfffff420 │ │ │ │ rsbseq pc, sl, r4, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 64f768 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 6, 2, r1, cr12, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r1, r0, r0, lsr #28 │ │ │ │ adceq r1, r0, r0, asr #31 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r4, [r9, #-3672] @ 0xfffff1a8 │ │ │ │ rsbseq pc, lr, r8, asr ip @ │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24451,16 +24451,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r4, asr ip @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r4, [r9, #-3672] @ 0xfffff1a8 │ │ │ │ ldrhteq pc, [sl], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 64fd48 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 5, 4, cr1, cr12, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r1, r0, r0, asr #31 │ │ │ │ adceq r2, r0, r0, ror #2 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r5, [r9, #-88] @ 0xffffffa8 │ │ │ │ rsbseq pc, lr, ip, ror #24 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strdeq fp, [fp], #88 @ 0x58 @ │ │ │ │ @@ -24468,16 +24468,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, r8, ror #24 │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r5, [r9, #-88] @ 0xffffffa8 │ │ │ │ rsbseq pc, sl, r4, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 64e6a8 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + mcrmi 3, 2, r1, cr12, cr10, {6} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r2, r0, r0, ror #2 │ │ │ │ adceq r2, r0, r0, lsl #6 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r5, [r9, #-976] @ 0xfffffc30 │ │ │ │ rsbseq pc, lr, r0, lsl #25 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r0, ror #11 │ │ │ │ @@ -24485,16 +24485,16 @@ │ │ │ │ ... │ │ │ │ rsbseq pc, lr, ip, ror ip @ │ │ │ │ smullseq sl, r5, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r5, [r9, #-976] @ 0xfffffc30 │ │ │ │ ldrshteq pc, [sl], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blge 64f008 │ │ │ │ - strne lr, [r5], #-1817 @ 0xfffff8e7 │ │ │ │ + cdpmi 1, 4, cr1, cr12, cr10, {7} │ │ │ │ + @ instruction: 0xf1b8c42b │ │ │ │ adceq r2, r0, r0, lsl #6 │ │ │ │ adceq r2, r0, r0, lsr #9 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ strbeq r5, [r9, #-1304] @ 0xfffffae8 │ │ │ │ @ instruction: 0x007efc94 │ │ │ │ rsbseq r4, sl, r0, lsl ip │ │ │ │ rsceq fp, fp, r8, asr #11 │ │ │ │ @@ -31981,17 +31981,17 @@ │ │ │ │ cmpeq r0, r8, asr r2 │ │ │ │ cmpeq r0, r8, ror #4 │ │ │ │ @ instruction: 0x01404398 │ │ │ │ smlalbbeq r4, r0, r8, r3 │ │ │ │ hvceq 1080 @ 0x438 │ │ │ │ ... │ │ │ │ subseq r3, r9, r8, ror lr │ │ │ │ - @ instruction: 0xf77a04d8 │ │ │ │ - @ instruction: 0xf77a0bb0 │ │ │ │ - @ instruction: 0xf77a0b10 │ │ │ │ + @ instruction: 0xf76004d8 │ │ │ │ + @ instruction: 0xf7600bb0 │ │ │ │ + @ instruction: 0xf7600b10 │ │ │ │ @ instruction: 0x00593e90 │ │ │ │ orreq r2, r0, r8, ror #9 │ │ │ │ andeq r0, r0, pc │ │ │ │ rsceq r4, r0, r8, lsl #4 │ │ │ │ ... │ │ │ │ @ instruction: 0x01215ce0 │ │ │ │ andeq r1, r0, sp, asr #5 │ │ │ │ @@ -34877,26 +34877,26 @@ │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ andeq r8, fp, r1, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, sp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #10 │ │ │ │ - @ instruction: 0xf77a04d8 │ │ │ │ + @ instruction: 0xf76004d8 │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ smlalbteq r2, r0, r8, sp │ │ │ │ ... │ │ │ │ andeq r1, r0, r9, lsl #10 │ │ │ │ - @ instruction: 0xf77a0bb0 │ │ │ │ + @ instruction: 0xf7600bb0 │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ ldrdeq r2, [r0, #-216] @ 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r1 │ │ │ │ andeq r1, r0, r9, lsl #10 │ │ │ │ - @ instruction: 0xf77a0b10 │ │ │ │ + @ instruction: 0xf7600b10 │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ smlaltteq r2, r0, r8, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r1, r0, r1, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsceq r2, r0, r0, lsl fp │ │ │ │ @@ -103227,15 +103227,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, lr, #140, 10 @ 0x23000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r0, r0, lsr r2 │ │ │ │ + tsteq r0, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -103533,15 +103533,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r9, r4, ip, ror #17 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x01007f90 │ │ │ │ + smlabbeq r0, r8, pc, r7 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -104763,15 +104763,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01c29094 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r8, r8, asr #10 │ │ │ │ + tsteq r8, r0, lsl r5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r3, lr, #70656 @ 0x11400 │ │ │ │ roreq r4, r8, #3 │ │ │ │ tsteq r0, r0, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -104919,15 +104919,15 @@ │ │ │ │ asreq r0, r8, #30 │ │ │ │ ldrdeq r9, [r7, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r8, sl, #68, 14 @ 0x1100000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq sl, r8, lsr r0 │ │ │ │ + tsteq sl, r0, lsr r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -105069,15 +105069,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, lr, #44, 28 @ 0x2c0 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq sl, r0, ror #10 │ │ │ │ + tsteq sl, r8, asr r5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, ror #16 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlabteq sl, r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -105129,15 +105129,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r4, sp, r4, lsr #29 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - smlatbeq sl, r0, sl, r9 │ │ │ │ + tsteq sl, r8, lsr sl │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sl, lr, r1, asr r2 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -105153,15 +105153,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r8, r2, ip, lsl #30 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - smlabteq sl, r0, lr, ip │ │ │ │ + @ instruction: 0x010aceb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ eorseq r9, lr, r1, lsr #14 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlatbeq sl, r0, r4, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -105219,15 +105219,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, lr, #20, 8 @ 0x14000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq fp, r8, ror #18 │ │ │ │ + tsteq fp, r8, lsr r9 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ ldrshteq r1, [r4], -sp │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -105243,15 +105243,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, lr, #52, 8 @ 0x34000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq fp, r0, ror ip │ │ │ │ + tsteq fp, r0, lsl ip │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -105351,15 +105351,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlabteq sl, r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r8, lr, #252, 8 @ 0xfc000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - smlabteq fp, r0, r2, r6 │ │ │ │ + @ instruction: 0x010b62b8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -105447,15 +105447,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, lr, #84, 10 @ 0x15000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq fp, r8, ror lr │ │ │ │ + tsteq fp, r8, lsr #28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ ldrhteq r4, [sp], -r9 │ │ │ │ asreq r1, r8, #32 │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -105477,15 +105477,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlabteq sl, r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r7, sl, #52, 20 @ 0x34000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x010ba590 │ │ │ │ + tsteq fp, r0, ror #10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, ror #16 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlabteq sl, r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -105705,15 +105705,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlatbeq sl, r0, r4, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r6, lr, #20, 12 @ 0x1400000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq ip, r8, lsl r0 │ │ │ │ + tsteq ip, r0, lsl r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ ldrshteq r1, [r4], -sp │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -107751,15 +107751,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r4, r2, #228, 16 @ 0xe40000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x0111a3f8 │ │ │ │ + ldrsbeq sl, [r1, -r8] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sl, lr, r1, asr r2 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -108129,15 +108129,15 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ bicseq r8, sp, ip, ror #30 │ │ │ │ svceq 0x00c21801 │ │ │ │ addseq lr, r5, #58368 @ 0xe400 │ │ │ │ roreq r1, r8, #8 │ │ │ │ - tsteq r8, r0, lsr #16 │ │ │ │ + tsteq r8, r8, lsr #16 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sl, lr, r1, asr r2 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -108897,15 +108897,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r9, sl, #84, 6 @ 0x50000001 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x01164cb8 │ │ │ │ + @ instruction: 0x01164cb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ eorseq r9, lr, r1, lsr #14 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlatbeq sl, r0, r4, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -109845,15 +109845,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlabteq sl, r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r5, lr, #76, 12 @ 0x4c00000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r7, r0, asr #19 │ │ │ │ + @ instruction: 0x011768b0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sl, lr, r1, asr r2 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -109971,15 +109971,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlabteq sl, r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq sp, sl, #172, 8 @ 0xac000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r7, r8, ror #2 │ │ │ │ + tsteq r7, r0, asr #2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sl, lr, r1, asr r2 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -110019,21 +110019,21 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r0, #228, 20 @ 0xe4000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x0117ffb0 │ │ │ │ + tstpeq r7, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r8, r8, lsl #15 │ │ │ │ + tsteq r8, r8, asr #14 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -110121,21 +110121,21 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, lr, #148, 20 @ 0x94000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r8, r0, ror #27 │ │ │ │ + tsteq r8, r8, asr #26 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r8, r0, lsr r7 │ │ │ │ + tsteq r8, r8, lsl r7 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ eorseq r9, lr, r1, lsr #14 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlatbeq sl, r0, r4, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -110199,15 +110199,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq fp, r7, #124, 8 @ 0x7c000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r9, r8, ror #15 │ │ │ │ + tsteq r9, r0, asr #15 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ eorseq r7, r7, r5, ror r9 │ │ │ │ asreq r0, r8, #30 │ │ │ │ @ instruction: 0x01077b90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -110277,15 +110277,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r0, #164, 24 @ 0xa400 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r9, r0, lsr #22 │ │ │ │ + tsteq r9, r0, lsl fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -110379,15 +110379,15 @@ │ │ │ │ lsreq r1, r8, #3 │ │ │ │ tsteq sl, r8, lsl #23 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x011993b0 │ │ │ │ + tsteq r9, r8, lsl #7 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -110457,15 +110457,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlabteq sl, r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqeq r5, ip, asr r4 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x0119c1d8 │ │ │ │ + @ instruction: 0x0119c1d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sl, lr, r1, asr r2 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -110505,15 +110505,15 @@ │ │ │ │ roreq r0, r8, #28 │ │ │ │ @ instruction: 0x011972d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r4, lr, #52, 24 @ 0x3400 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r9, r8, asr #1 │ │ │ │ + tsteq r9, r8, lsr #1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -110541,15 +110541,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r9, r2, r4, asr #19 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq sl, r8, asr #32 │ │ │ │ + tsteq sl, r0, asr #29 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, r9, sp, lsr #7 │ │ │ │ roreq r0, r8, #28 │ │ │ │ tsteq r9, r8, asr #3 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -110601,15 +110601,15 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r5, lr, #188 @ 0xbc │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq sl, r8, lsr r5 │ │ │ │ + tsteq sl, r0, lsr r5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -110889,15 +110889,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, r7, #148, 22 @ 0x25000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq sp, r8, lsl r6 │ │ │ │ + tsteq sp, r0, lsl #12 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ eorseq r7, r7, r5, ror r9 │ │ │ │ asreq r0, r8, #30 │ │ │ │ @ instruction: 0x01077b90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -110931,15 +110931,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlabbeq sl, r0, sl, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r1, sl, #132, 18 @ 0x210000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x011d86f0 │ │ │ │ + tsteq sp, r0, asr #11 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -111087,15 +111087,15 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq sl, r4, lsl #15 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x011dc098 │ │ │ │ + @ instruction: 0x011dc090 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -111147,15 +111147,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r6, r2, r4, ror #25 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x011dded8 │ │ │ │ + @ instruction: 0x011ddeb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ tstpeq r4, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ mlaseq lr, r1, r8, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlabbeq sl, r0, sl, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -113265,15 +113265,15 @@ │ │ │ │ roreq r4, r8, #3 │ │ │ │ smlabteq sl, r8, r7, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r3, pc, #2320 @ 0x910 │ │ │ │ roreq r4, r8, #3 │ │ │ │ - tsteq fp, r8, ror lr │ │ │ │ + smlabbeq fp, r8, pc, r5 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ movweq r8, #11593 @ 0x2d49 │ │ │ │ strbteq r8, [lr], #-2600 @ 0xfffff5d8 │ │ │ │ andcs r0, r0, lr │ │ │ │ andeq r0, r0, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -114147,15 +114147,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r9, sl, #220, 10 @ 0x37000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, r7, #388 @ 0x184 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - tsteq r9, r0, asr sl │ │ │ │ + @ instruction: 0x01193cd0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ addseq r9, r7, #-805306357 @ 0xd000000b │ │ │ │ lsreq r1, r8, #19 │ │ │ │ tsteq r9, r0, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -114279,15 +114279,15 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq sl, sl, #244, 24 @ 0xf400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r7, #740 @ 0x2e4 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - tsteq r9, r0, asr r7 │ │ │ │ + @ instruction: 0x0119d8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ eorseq r9, r9, sp, lsr #7 │ │ │ │ roreq r0, r8, #28 │ │ │ │ tsteq r9, r8, asr #3 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -115821,15 +115821,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlabteq sl, r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqeq r5, ip @ │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r1, r6, #3088 @ 0xc10 │ │ │ │ lsreq r2, r8, #3 │ │ │ │ - rsbeq r2, r2, #144, 30 @ 0x240 │ │ │ │ + rsbeq r2, r2, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sp, lr, r5, ror #15 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq r6, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -116451,15 +116451,15 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ bicseq sp, r5, ip, lsl #17 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r3, r2, #-469762045 @ 0xe4000003 │ │ │ │ roreq r2, r8, #23 │ │ │ │ - rsbeq fp, r7, #8, 16 @ 0x80000 │ │ │ │ + rsbeq fp, r7, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -116883,15 +116883,15 @@ │ │ │ │ roreq r2, r8, #15 │ │ │ │ rsbeq r9, r5, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r3, r6, #1744 @ 0x6d0 │ │ │ │ roreq r2, r8, #15 │ │ │ │ - rsbeq sl, r5, #88, 6 @ 0x60000001 │ │ │ │ + rsbeq sl, r5, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117741,21 +117741,21 @@ │ │ │ │ roreq r3, r8, #14 │ │ │ │ rsbeq lr, fp, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r2, #4928 @ 0x1340 │ │ │ │ roreq r3, r8, #14 │ │ │ │ - rsbeq lr, fp, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq lr, fp, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, r2, #-805306366 @ 0xd0000002 │ │ │ │ roreq r3, r8, #14 │ │ │ │ - rsbeq pc, fp, #208, 24 @ 0xd000 │ │ │ │ + rsbeq pc, fp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r3, r5, r8, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118660,15 +118660,15 @@ │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ bicseq pc, r5, r4, asr #6 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r4, r5, r0, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r9, r1, r8, lsl #8 │ │ │ │ - rsbeq r1, r0, #112, 22 @ 0x1c000 │ │ │ │ + rsbeq r1, r0, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r4, fp, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r4, r5, r8, ror #18 │ │ │ │ strbtvs r6, [r6], -r6, ror #12 │ │ │ │ andgt lr, r2, r6, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorsmi pc, r4, #100, 2 │ │ │ │ @@ -118761,15 +118761,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq sl, ip, #36, 22 @ 0x9000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r6, #12864 @ 0x3240 │ │ │ │ lsreq r3, r8, #8 │ │ │ │ - rsbeq r2, ip, #80, 30 @ 0x140 │ │ │ │ + rsbeq r2, ip, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -118815,15 +118815,15 @@ │ │ │ │ lsreq r3, r8, #8 │ │ │ │ rsbeq r5, ip, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r9, r6, #1895825408 @ 0x71000000 │ │ │ │ lsreq r3, r8, #8 │ │ │ │ - rsbeq r7, ip, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq r7, ip, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, r6, #148480 @ 0x24400 │ │ │ │ lsreq r3, r8, #8 │ │ │ │ rsbeq r9, ip, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118851,15 +118851,15 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq r9, ip, lsl lr │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r6, #225 @ 0xe1 │ │ │ │ lsreq r3, r8, #8 │ │ │ │ - rsbeq lr, ip, #176, 28 @ 0xb00 │ │ │ │ + rsbeq lr, ip, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -118875,15 +118875,15 @@ │ │ │ │ lsreq r3, r8, #8 │ │ │ │ rsbeq r6, sp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r6, #256 @ 0x100 │ │ │ │ lsreq r3, r8, #8 │ │ │ │ - rsbeq r6, sp, #208, 26 @ 0x3400 │ │ │ │ + rsbeq r6, sp, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r6, #141 @ 0x8d │ │ │ │ lsreq r3, r8, #8 │ │ │ │ rsbeq r7, sp, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118923,15 +118923,15 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq r8, ip, ror lr │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, r6, #1, 30 │ │ │ │ lsreq r3, r8, #8 │ │ │ │ - rsbeq r7, sp, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq r7, sp, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r0, r8, #5184 @ 0x1440 │ │ │ │ asreq r2, r8, #27 │ │ │ │ rsbeq r8, r5, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -120501,15 +120501,15 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ teqeq r7, ip @ │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r8, #495616 @ 0x79000 │ │ │ │ asreq r2, r8, #32 │ │ │ │ - rsbeq r5, r3, #136 @ 0x88 │ │ │ │ + rsbeq r5, r3, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r8, #209920 @ 0x33400 │ │ │ │ asreq r2, r8, #32 │ │ │ │ rsbeq r5, r3, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -122109,15 +122109,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ teqeq r7, ip @ │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r8, #25856 @ 0x6500 │ │ │ │ asreq r2, r8, #32 │ │ │ │ - rsbeq pc, r3, #72, 4 @ 0x80000004 │ │ │ │ + rsbeq pc, r3, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, r9, sp, lsr #7 │ │ │ │ roreq r0, r8, #28 │ │ │ │ tsteq r9, r8, asr #3 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -122355,15 +122355,15 @@ │ │ │ │ asreq r2, r8, #32 │ │ │ │ rsbeq r4, r4, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r9, r8, #153 @ 0x99 │ │ │ │ asreq r2, r8, #32 │ │ │ │ - rsbeq r4, r4, #56, 28 @ 0x380 │ │ │ │ + rsbeq r4, r4, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r8, r5, r8, lsl #7 │ │ │ │ svcvc 0x00fffffc │ │ │ │ svccc 0x00e251ee │ │ │ │ rsbeq r6, r0, #32, 22 @ 0x8000 │ │ │ │ @@ -122499,15 +122499,15 @@ │ │ │ │ asreq r2, r8, #32 │ │ │ │ rsbeq sl, r4, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r7, r8, #1073741847 @ 0x40000017 │ │ │ │ asreq r2, r8, #32 │ │ │ │ - rsbeq fp, r4, #32, 2 │ │ │ │ + rsbeq fp, r4, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ eorseq sp, lr, r5, ror #15 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq r6, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -123027,15 +123027,15 @@ │ │ │ │ lsreq r5, r8, #31 │ │ │ │ rsbseq lr, ip, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, pc, #173056 @ 0x2a400 │ │ │ │ asreq r2, r8, #2 │ │ │ │ - rsbeq r8, r5, #88, 14 @ 0x1600000 │ │ │ │ + rsbeq r8, r5, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123201,15 +123201,15 @@ │ │ │ │ stcvc 15, cr11, [ip, #-620] @ 0xfffffd94 │ │ │ │ sbcgt r1, fp, fp, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, r9, #626688 @ 0x99000 │ │ │ │ lsleq r2, r8, #15 │ │ │ │ - rsbeq r7, r7, #88, 22 @ 0x16000 │ │ │ │ + rsbeq r7, r7, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ eorseq sp, lr, r5, ror #15 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq r6, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -123939,15 +123939,15 @@ │ │ │ │ lsreq r2, r8, #30 │ │ │ │ rsbeq fp, sl, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, r9, #1720320 @ 0x1a4000 │ │ │ │ lsreq r2, r8, #30 │ │ │ │ - rsbeq ip, sl, #40, 6 @ 0xa0000000 │ │ │ │ + rsbeq ip, sl, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, r9, #4014080 @ 0x3d4000 │ │ │ │ lsreq r2, r8, #30 │ │ │ │ rsbeq ip, sl, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -124474,15 +124474,15 @@ │ │ │ │ blcc 26211c0 <__bss_end__@@Base+0x18b41a4> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq sl, r5, r8, lsr #8 │ │ │ │ subsmi fp, sl, #4, 2 │ │ │ │ blcc 208974c <__bss_end__@@Base+0x131c730> │ │ │ │ - tsteq sl, r8, lsr #5 │ │ │ │ + tsteq sl, r8, lsr r3 │ │ │ │ andeq ip, r4, fp, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq sl, r5, r0, asr #8 │ │ │ │ strbcs r5, [ip, r1, ror #8]! │ │ │ │ blcc 1b5b364 <__bss_end__@@Base+0xdee348> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi ip, r9, #164, 14 @ 0x2900000 │ │ │ │ @@ -124617,15 +124617,15 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ bicseq r5, r3, ip, asr #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r9, #2384 @ 0x950 │ │ │ │ roreq r3, r8, #10 │ │ │ │ - rsbeq r1, pc, #224, 22 @ 0x38000 │ │ │ │ + rsbeq r1, pc, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -124719,15 +124719,15 @@ │ │ │ │ roreq r3, r8, #10 │ │ │ │ rsbeq r4, pc, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r9, sl, #852 @ 0x354 │ │ │ │ roreq r3, r8, #10 │ │ │ │ - rsbeq r4, pc, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq r4, pc, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq sl, lr, r1, lsr #32 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlatbeq r9, r8, sp, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -124852,15 +124852,15 @@ │ │ │ │ rsbeq r8, pc, #16, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq sl, r5, r0, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - rsbeq r1, r6, #216, 14 @ 0x3600000 │ │ │ │ + rsbeq r1, r6, #224, 14 @ 0x3800000 │ │ │ │ submi r0, r0, #4 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq sl, lr, r1, lsr #32 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ smlatbeq r9, r8, sp, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #44, 16 @ 0x2c0000 │ │ │ │ @@ -128631,297 +128631,297 @@ │ │ │ │ rsbspl r6, pc, #63 @ 0x3f │ │ │ │ svccc 0x007d919c │ │ │ │ rsbeq r4, r3, #240, 22 @ 0x3c000 │ │ │ │ subsmi lr, ip, #88, 30 @ 0x160 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq r8, r5, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r7, r1, #100, 4 @ 0x40000006 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #112, 8 @ 0x70000000 │ │ │ │ + rsbeq r8, r5, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #176, 10 @ 0x2c000000 │ │ │ │ + rsbeq r8, r5, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r1, #148 @ 0x94 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq r8, r5, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #32, 16 @ 0x200000 │ │ │ │ + rsbeq r8, r5, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq pc, lr, #12 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #96, 18 @ 0x180000 │ │ │ │ + rsbeq r8, r5, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #192, 20 @ 0xc0000 │ │ │ │ + rsbeq r8, r5, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq pc, lr, #44 @ 0x2c │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #240, 22 @ 0x3c000 │ │ │ │ + rsbeq r8, r5, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #32, 26 @ 0x800 │ │ │ │ + rsbeq r8, r5, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq pc, lr, #76 @ 0x4c │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #112, 28 @ 0x700 │ │ │ │ + rsbeq r8, r5, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #160, 30 @ 0x280 │ │ │ │ + rsbeq r8, r5, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq pc, lr, #108 @ 0x6c │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #208 @ 0xd0 │ │ │ │ + rsbeq r9, r5, #200 @ 0xc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #48, 4 │ │ │ │ + rsbeq r9, r5, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq pc, lr, #140 @ 0x8c │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #112, 6 @ 0xc0000001 │ │ │ │ + rsbeq r9, r5, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #176, 8 @ 0xb0000000 │ │ │ │ + rsbeq r9, r5, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq pc, lr, #172 @ 0xac │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #224, 10 @ 0x38000000 │ │ │ │ + rsbeq r9, r5, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #16, 14 @ 0x400000 │ │ │ │ + rsbeq r9, r5, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq pc, lr, #204 @ 0xcc │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #80, 16 @ 0x500000 │ │ │ │ + rsbeq r9, r5, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #208, 18 @ 0x340000 │ │ │ │ + rsbeq r9, r5, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq pc, lr, #236 @ 0xec │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #32, 22 @ 0x8000 │ │ │ │ + rsbeq r9, r5, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #96, 24 @ 0x6000 │ │ │ │ + rsbeq r9, r5, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq pc, lr, #12, 2 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #144, 26 @ 0x2400 │ │ │ │ + rsbeq r9, r5, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r5, #192, 28 @ 0xc00 │ │ │ │ + rsbeq r9, r5, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq pc, lr, #44, 2 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r5, #16 │ │ │ │ + rsbeq r9, r5, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r5, #128, 2 │ │ │ │ + rsbeq sl, r5, #120, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, lr, #12, 16 @ 0xc0000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r5, #176, 4 │ │ │ │ + rsbeq sl, r5, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r5, #240, 6 @ 0xc0000003 │ │ │ │ + rsbeq sl, r5, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, lr, #44, 16 @ 0x2c0000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r5, #32, 10 @ 0x8000000 │ │ │ │ + rsbeq sl, r5, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r5, #80, 12 @ 0x5000000 │ │ │ │ + rsbeq sl, r5, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, lr, #76, 16 @ 0x4c0000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r5, #176, 14 @ 0x2c00000 │ │ │ │ + rsbeq sl, r5, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r5, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq sl, r5, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ mlaseq lr, r5, r0, sl │ │ │ │ lsreq r0, r8, #31 │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, lr, #108, 16 @ 0x6c0000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r5, #64, 24 @ 0x4000 │ │ │ │ + rsbeq sl, r5, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq r8, r2, #1600 @ 0x640 │ │ │ │ andeq ip, lr, #96, 28 @ 0x600 │ │ │ │ andne r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -131578,15 +131578,15 @@ │ │ │ │ strheq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r1, r6, r0, lsr #7 │ │ │ │ blge 2493df8 <__bss_end__@@Base+0x1726ddc> │ │ │ │ ldclt 4, cr10, [r4, #772]! @ 0x304 │ │ │ │ - rsbeq fp, r3, #8, 2 │ │ │ │ + rsbeq fp, r3, #152, 2 @ 0x26 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, sp, #3728 @ 0xe90 │ │ │ │ roreq r4, r8, #3 │ │ │ │ rsbseq fp, sp, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ @@ -132898,15 +132898,15 @@ │ │ │ │ ldrdeq r6, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r4, lr, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r2, r6, r8, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - rsbeq pc, r4, #216, 16 @ 0xd80000 │ │ │ │ + rsbeq pc, r4, #224, 16 @ 0xe00000 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r2, [r6], #120 @ 0x78 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ rsbeq pc, r4, #248, 16 @ 0xf80000 │ │ │ │ subsmi r3, r6, #28, 2 │ │ │ │ @@ -133443,219 +133443,219 @@ │ │ │ │ ldmdagt r3, {r0, r3, r4, r6, r8, sl, sp, pc}^ │ │ │ │ mlsmi r1, r0, r5, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r7, r9, fp, lsl #24 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r5, r7, #144, 24 @ 0x9000 │ │ │ │ + rsbeq r5, r7, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r5, r7, #192, 26 @ 0x3000 │ │ │ │ + rsbeq r5, r7, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r5, r7, #16, 30 @ 0x40 │ │ │ │ + rsbeq r5, r7, #8, 30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #112 @ 0x70 │ │ │ │ + rsbeq r6, r7, #104 @ 0x68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #160, 2 @ 0x28 │ │ │ │ + rsbeq r6, r7, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #224, 4 │ │ │ │ + rsbeq r6, r7, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq r6, r7, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #96, 10 @ 0x18000000 │ │ │ │ + rsbeq r6, r7, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #176, 12 @ 0xb000000 │ │ │ │ + rsbeq r6, r7, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #224, 14 @ 0x3800000 │ │ │ │ + rsbeq r6, r7, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq r6, r7, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #96, 20 @ 0x60000 │ │ │ │ + rsbeq r6, r7, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #144, 22 @ 0x24000 │ │ │ │ + rsbeq r6, r7, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #240, 24 @ 0xf000 │ │ │ │ + rsbeq r6, r7, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #32, 28 @ 0x200 │ │ │ │ + rsbeq r6, r7, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r7, #96, 30 @ 0x180 │ │ │ │ + rsbeq r6, r7, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #144 @ 0x90 │ │ │ │ + rsbeq r7, r7, #136 @ 0x88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #224, 2 @ 0x38 │ │ │ │ + rsbeq r7, r7, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq r7, r7, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #96, 8 @ 0x60000000 │ │ │ │ + rsbeq r7, r7, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #176, 10 @ 0x2c000000 │ │ │ │ + rsbeq r7, r7, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #16, 14 @ 0x400000 │ │ │ │ + rsbeq r7, r7, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #80, 16 @ 0x500000 │ │ │ │ + rsbeq r7, r7, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #160, 18 @ 0x280000 │ │ │ │ + rsbeq r7, r7, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #224, 20 @ 0xe0000 │ │ │ │ + rsbeq r7, r7, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #32, 24 @ 0x2000 │ │ │ │ + rsbeq r7, r7, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #80, 26 @ 0x1400 │ │ │ │ + rsbeq r7, r7, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r7, #232, 28 @ 0xe80 │ │ │ │ + rsbeq r7, r7, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r7, #40 @ 0x28 │ │ │ │ + rsbeq r8, r7, #32 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r7, #248, 2 @ 0x3e │ │ │ │ + rsbeq r8, r7, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r7, #56, 6 @ 0xe0000000 │ │ │ │ + rsbeq r8, r7, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r7, #120, 8 @ 0x78000000 │ │ │ │ + rsbeq r8, r7, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r7, #200, 10 @ 0x32000000 │ │ │ │ + rsbeq r8, r7, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r7, #8, 18 @ 0x20000 │ │ │ │ + rsbeq r8, r7, #0, 18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r7, #224, 22 @ 0x38000 │ │ │ │ + rsbeq r8, r7, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlaleq r3, r6, r8, r3 │ │ │ │ movwls r6, #52931 @ 0xcec3 │ │ │ │ rsbmi r1, r2, sl, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -135159,15 +135159,15 @@ │ │ │ │ ldclmi 3, cr7, [r4, #-536]! @ 0xfffffde8 │ │ │ │ bcc 1ba54e0 <__bss_end__@@Base+0xe384c4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r1, r5, fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r8, #24, 28 @ 0x180 │ │ │ │ + rsbeq r0, r8, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r4, r6, r8, lsr fp │ │ │ │ bne 2414004 <__bss_end__@@Base+0x16a6fe8> │ │ │ │ blt 13386b0 <__bss_end__@@Base+0x5cb694> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -137943,15 +137943,15 @@ │ │ │ │ subsmi r2, r6, #-100663296 @ 0xfa000000 │ │ │ │ svccc 0x00e27f8e │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subsmi r7, r7, #24, 14 @ 0x600000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r9, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq r7, r9, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r7, r6, r8, ror #13 │ │ │ │ cdpmi 6, 5, cr7, cr7, cr3, {7} │ │ │ │ svccc 0x00c4dd8f │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -140493,15 +140493,15 @@ │ │ │ │ stmdbne r1!, {r0, r1, r3, r5, r7, r9, sl, fp, pc} │ │ │ │ subsgt r9, r4, r3, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r0, r2, fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, sl, #216, 28 @ 0xd80 │ │ │ │ + rsbeq lr, sl, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlaleq r9, r6, r0, lr │ │ │ │ stmdbls r0, {r1, r4, r9, ip, pc} │ │ │ │ rsbsgt ip, lr, pc, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142179,39 +142179,39 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq fp, ip, #100 @ 0x64 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, fp, #120, 26 @ 0x1e00 │ │ │ │ + rsbeq pc, fp, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, ip, #144, 18 @ 0x240000 │ │ │ │ + rsbeq r0, ip, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq fp, ip, #132 @ 0x84 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, ip, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq r1, ip, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, ip, #176, 14 @ 0x2c00000 │ │ │ │ + rsbeq r1, ip, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142221,87 +142221,87 @@ │ │ │ │ blt cb3e40 │ │ │ │ cdpcc 0, 15, cr12, cr4, cr6, {1} │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi sl, r3, #28, 30 @ 0x70 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, ip, #136, 10 @ 0x22000000 │ │ │ │ + rsbeq r2, ip, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #20, 20 @ 0x14000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, ip, #16, 16 @ 0x100000 │ │ │ │ + rsbeq r2, ip, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, ip, #216, 28 @ 0xd80 │ │ │ │ + rsbeq r2, ip, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #148, 14 @ 0x2500000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, ip, #184, 2 @ 0x2e │ │ │ │ + rsbeq r3, ip, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, ip, #40, 8 @ 0x28000000 │ │ │ │ + rsbeq r3, ip, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #244, 12 @ 0xf400000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, ip, #120, 12 @ 0x7800000 │ │ │ │ + rsbeq r3, ip, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, ip, #8, 24 @ 0x800 │ │ │ │ + rsbeq r3, ip, #0, 24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #180, 16 @ 0xb40000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, ip, #136, 28 @ 0x880 │ │ │ │ + rsbeq r3, ip, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r4, ip, #0, 8 │ │ │ │ + rsbeq r4, ip, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142329,81 +142329,81 @@ │ │ │ │ blx 2a65476 <__bss_end__@@Base+0x1cf845a> │ │ │ │ svccc 0x004c997f │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi pc, r3, #252, 12 @ 0xfc00000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r5, ip, #144, 30 @ 0x240 │ │ │ │ + rsbeq r5, ip, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #228 @ 0xe4 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, ip, #88, 8 @ 0x58000000 │ │ │ │ + rsbeq r6, ip, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, ip, #56, 2 │ │ │ │ + rsbeq r7, ip, #48, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #164 @ 0xa4 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, ip, #32, 8 @ 0x20000000 │ │ │ │ + rsbeq r7, ip, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, ip, #176, 16 @ 0xb00000 │ │ │ │ + rsbeq r7, ip, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r0, #28, 28 @ 0x1c0 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, ip, #224, 28 @ 0xe00 │ │ │ │ + rsbeq r7, ip, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, ip, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq r8, ip, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r0, #124, 30 @ 0x1f0 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, ip, #168, 30 @ 0x2a0 │ │ │ │ + rsbeq r8, ip, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq fp, r6, r0, ror #24 │ │ │ │ stccc 13, cr3, [r3], {160} @ 0xa0 │ │ │ │ svccc 0x004466df │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142419,51 +142419,51 @@ │ │ │ │ stmdalt pc, {r5, r6, r7, r8, sp} @ │ │ │ │ svccc 0x0032be40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi pc, r3, #240, 16 @ 0xf00000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, ip, #32, 22 @ 0x8000 │ │ │ │ + rsbeq r9, ip, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #244, 20 @ 0xf4000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, ip, #184, 8 @ 0xb8000000 │ │ │ │ + rsbeq sl, ip, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, ip, #64, 16 @ 0x400000 │ │ │ │ + rsbeq sl, ip, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #116, 10 @ 0x1d000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, ip, #0, 26 │ │ │ │ + rsbeq sl, ip, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, ip, #168 @ 0xa8 │ │ │ │ + rsbeq fp, ip, #160 @ 0xa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142473,99 +142473,99 @@ │ │ │ │ stclle 8, cr9, [r8], {159} @ 0x9f │ │ │ │ mrccc 3, 6, r2, cr0, cr6, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi pc, r3, #8, 22 @ 0x2000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, ip, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq fp, ip, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, lr, #44, 16 @ 0x2c0000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, ip, #24, 28 @ 0x180 │ │ │ │ + rsbeq fp, ip, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, ip, #88, 4 @ 0x80000005 │ │ │ │ + rsbeq ip, ip, #80, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, lr, #76, 16 @ 0x4c0000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, ip, #56, 16 @ 0x380000 │ │ │ │ + rsbeq ip, ip, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, ip, #160, 24 @ 0xa000 │ │ │ │ + rsbeq ip, ip, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r9, [lr], -r1 │ │ │ │ lsreq r0, r8, #31 │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, lr, #108, 16 @ 0x6c0000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, ip, #8, 28 @ 0x80 │ │ │ │ + rsbeq ip, ip, #0, 28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sp, ip, #208, 6 @ 0x40000003 │ │ │ │ + rsbeq sp, ip, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #52, 18 @ 0xd0000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sp, ip, #160, 16 @ 0xa00000 │ │ │ │ + rsbeq sp, ip, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sp, ip, #192, 20 @ 0xc0000 │ │ │ │ + rsbeq sp, ip, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r0, #220, 24 @ 0xdc00 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, ip, #72, 14 @ 0x1200000 │ │ │ │ + rsbeq lr, ip, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq fp, r6, r8, ror #29 │ │ │ │ ldrbmi r0, [fp, sp, lsr #9] │ │ │ │ svclt 0x0028a114 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142581,33 +142581,33 @@ │ │ │ │ stcl 5, cr3, [r6, #428]! @ 0x1ac │ │ │ │ svclt 0x003380f5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi pc, r3, #52, 26 @ 0xd00 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, ip, #16, 26 @ 0x400 │ │ │ │ + rsbeq lr, ip, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #84, 10 @ 0x15000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, ip, #216, 28 @ 0xd80 │ │ │ │ + rsbeq lr, ip, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, ip, #192 @ 0xc0 │ │ │ │ + rsbeq pc, ip, #184 @ 0xb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142647,105 +142647,105 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #84, 22 @ 0x15000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, sp, #232, 4 @ 0x8000000e │ │ │ │ + rsbeq r0, sp, #224, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, sp, #104, 12 @ 0x6800000 │ │ │ │ + rsbeq r0, sp, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #148, 12 @ 0x9400000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, sp, #104, 26 @ 0x1a00 │ │ │ │ + rsbeq r0, sp, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, sp, #48, 20 @ 0x30000 │ │ │ │ + rsbeq r1, sp, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r0, #220, 26 @ 0x3700 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, sp, #32, 26 @ 0x800 │ │ │ │ + rsbeq r1, sp, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, sp, #40 @ 0x28 │ │ │ │ + rsbeq r2, sp, #32 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, lr, #84, 6 @ 0x50000001 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, sp, #224, 4 │ │ │ │ + rsbeq r2, sp, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, sp, #24, 10 @ 0x6000000 │ │ │ │ + rsbeq r2, sp, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, lr, #116, 6 @ 0xd0000001 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, sp, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq r2, sp, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, sp, #176, 20 @ 0xb0000 │ │ │ │ + rsbeq r2, sp, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, lr, #148, 6 @ 0x50000002 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, sp, #0, 12 │ │ │ │ + rsbeq r3, sp, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq ip, r6, r8, asr #4 │ │ │ │ strbmi r8, [r8, -r1, asr #28] │ │ │ │ svclt 0x0033f1a9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142755,39 +142755,39 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, lr, #180, 6 @ 0xd0000002 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r4, sp, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq r4, sp, #112, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r4, sp, #88, 8 @ 0x58000000 │ │ │ │ + rsbeq r4, sp, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, lr, #212, 6 @ 0x50000003 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r4, sp, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq r4, sp, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r4, sp, #120, 28 @ 0x780 │ │ │ │ + rsbeq r4, sp, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142797,15 +142797,15 @@ │ │ │ │ svcpl 0x00620795 │ │ │ │ svclt 0x00317add │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, #128, 14 @ 0x2000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, sp, #160 @ 0xa0 │ │ │ │ + rsbeq r6, sp, #152 @ 0x98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142815,135 +142815,135 @@ │ │ │ │ svcgt 0x00149b5e │ │ │ │ svclt 0x002dd6ce │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, sp, #128, 30 @ 0x200 │ │ │ │ + rsbeq r6, sp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, lr, #52, 8 @ 0x34000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, sp, #192 @ 0xc0 │ │ │ │ + rsbeq r7, sp, #184 @ 0xb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, sp, #0, 4 │ │ │ │ + rsbeq r7, sp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, lr, #180, 8 @ 0xb4000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, sp, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq r7, sp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, sp, #112, 8 @ 0x70000000 │ │ │ │ + rsbeq r7, sp, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #116, 16 @ 0x740000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, sp, #224, 10 @ 0x38000000 │ │ │ │ + rsbeq r7, sp, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, sp, #32, 14 @ 0x800000 │ │ │ │ + rsbeq r7, sp, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r0, #60, 24 @ 0x3c00 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, sp, #136, 16 @ 0x880000 │ │ │ │ + rsbeq r7, sp, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, sp, #160, 20 @ 0xa0000 │ │ │ │ + rsbeq r7, sp, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r0, #60, 28 @ 0x3c0 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, sp, #176, 24 @ 0xb000 │ │ │ │ + rsbeq r7, sp, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, sp, #192, 28 @ 0xc00 │ │ │ │ + rsbeq r7, sp, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r0, #52, 10 @ 0xd000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, sp, #224 @ 0xe0 │ │ │ │ + rsbeq r8, sp, #216 @ 0xd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, sp, #224, 4 │ │ │ │ + rsbeq r8, sp, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r0, #228, 30 @ 0x390 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, sp, #96, 30 @ 0x180 │ │ │ │ + rsbeq r8, sp, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq ip, [r6], #64 @ 0x40 @ │ │ │ │ ldrshtle r2, [r9], -sl │ │ │ │ svclt 0x0028e4be │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -143985,15 +143985,15 @@ │ │ │ │ ldclt 2, cr0, [r7, #-584] @ 0xfffffdb8 │ │ │ │ stclt 6, cr1, [r8, #-896] @ 0xfffffc80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, sp, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq pc, sp, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -144033,39 +144033,39 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, lr, #60, 14 @ 0xf00000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, lr, #104, 4 @ 0x80000006 │ │ │ │ + rsbeq r1, lr, #96, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, lr, #32, 10 @ 0x8000000 │ │ │ │ + rsbeq r1, lr, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, lr, #92, 14 @ 0x1700000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, lr, #232, 26 @ 0x3a00 │ │ │ │ + rsbeq r1, lr, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, lr, #64, 18 @ 0x100000 │ │ │ │ + rsbeq r2, lr, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r9, lr, r5, asr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -144099,15 +144099,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r3, r4, #56, 30 @ 0xe0 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r4, lr, #24, 16 @ 0x180000 │ │ │ │ + rsbeq r4, lr, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq sp, r6, r8, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -144129,15 +144129,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r4, r4, #24 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, lr, #160, 4 │ │ │ │ + rsbeq r6, lr, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq sp, r6, r0, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -144159,51 +144159,51 @@ │ │ │ │ lsleq r7, r8, #8 │ │ │ │ rsbseq r0, sl, #168, 10 @ 0x2a000000 │ │ │ │ andeq r1, r1, r4, lsr #32 │ │ │ │ strbteq r1, [r3], #-1980 @ 0xfffff844 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, lr, #112, 26 @ 0x1c00 │ │ │ │ + rsbeq r6, lr, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, lr, #184, 30 @ 0x2e0 │ │ │ │ + rsbeq r6, lr, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, lr, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq r7, lr, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, lr, #48, 28 @ 0x300 │ │ │ │ + rsbeq r7, lr, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, lr, #248 @ 0xf8 │ │ │ │ + rsbeq r8, lr, #240 @ 0xf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, lr, #96, 8 @ 0x60000000 │ │ │ │ + rsbeq r8, lr, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, lr, #248, 30 @ 0x3e0 │ │ │ │ + rsbeq r8, lr, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq sp, r6, r8, ror #16 │ │ │ │ svc 0x0066ab1b │ │ │ │ ldclcc 1, cr10, [r6], #184 @ 0xb8 │ │ │ │ rsbseq r2, r0, #240 @ 0xf0 │ │ │ │ @@ -144225,81 +144225,81 @@ │ │ │ │ @ instruction: 0xf7bdcb60 │ │ │ │ svclt 0x006de3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, lr, #48, 24 @ 0x3000 │ │ │ │ + rsbeq r9, lr, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, lr, #144, 26 @ 0x2400 │ │ │ │ + rsbeq r9, lr, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, lr, #64, 2 │ │ │ │ + rsbeq sl, lr, #56, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, lr, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq sl, lr, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, lr, #56, 26 @ 0xe00 │ │ │ │ + rsbeq sl, lr, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, lr, #208 @ 0xd0 │ │ │ │ + rsbeq fp, lr, #200 @ 0xc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, lr, #184, 6 @ 0xe0000002 │ │ │ │ + rsbeq fp, lr, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, lr, #144, 10 @ 0x24000000 │ │ │ │ + rsbeq fp, lr, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, lr, #120, 22 @ 0x1e000 │ │ │ │ + rsbeq fp, lr, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq sp, [r6], #144 @ 0x90 @ │ │ │ │ @ instruction: 0xf7443867 │ │ │ │ svclt 0x000f5c31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, lr, #80, 10 @ 0x14000000 │ │ │ │ + rsbeq ip, lr, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, lr, #248, 14 @ 0x3e00000 │ │ │ │ + rsbeq ip, lr, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq sp, r6, r0, lsl #20 │ │ │ │ @ instruction: 0x53aab135 │ │ │ │ cdplt 8, 12, cr9, cr3, cr5, {6} │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -144417,15 +144417,15 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq lr, sl, r5, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, pc, #152 @ 0x98 │ │ │ │ + rsbeq r1, pc, #144 @ 0x90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq sp, [r6], #184 @ 0xb8 @ │ │ │ │ @ instruction: 0xf78a48e3 │ │ │ │ stcllt 0, cr12, [r8, #-392] @ 0xfffffe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -153637,15 +153637,15 @@ │ │ │ │ asreq r8, r8, #32 │ │ │ │ tsteq r0, r8, asr #26 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq r1, r9, #21760 @ 0x5500 │ │ │ │ asreq r8, r8, #32 │ │ │ │ - tsteq r0, r8, lsl #4 │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -156637,15 +156637,15 @@ │ │ │ │ svccc 0x00b00b46 │ │ │ │ rsbeq sp, r3, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq sl, r7, r8, lsr #10 │ │ │ │ orrs lr, r6, sl, asr #4 │ │ │ │ svccc 0x00b5519f │ │ │ │ - rsbeq sp, r3, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq sp, r3, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq sl, r7, r0, asr #10 │ │ │ │ tstge r7, #2162688 @ 0x210000 │ │ │ │ svccc 0x00ba1817 │ │ │ │ rsbeq r3, r4, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -159048,15 +159048,15 @@ │ │ │ │ svccc 0x00a74c28 │ │ │ │ rsbeq sl, sl, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strhteq ip, [r7], #224 @ 0xe0 │ │ │ │ ldrgt fp, [r4, r0, lsl #1] │ │ │ │ svccc 0x00a8912a │ │ │ │ - rsbeq sl, sl, #64, 26 @ 0x1000 │ │ │ │ + rsbeq sl, sl, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq ip, r7, r8, asr #29 │ │ │ │ @ instruction: 0xf6bdac8f │ │ │ │ svccc 0x00a9bdfe │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -159762,15 +159762,15 @@ │ │ │ │ rsceq sp, r7, r8, ror #23 │ │ │ │ svcpl 0x005314d7 │ │ │ │ svccc 0x00af8785 │ │ │ │ ... │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r0, ip, #10027008 @ 0x990000 │ │ │ │ roreq r1, r8, #23 │ │ │ │ - rsbeq r2, r2, #64, 28 @ 0x400 │ │ │ │ + rsbeq r2, r2, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sl, ip, #59768832 @ 0x3900000 │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq r3, r2, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -159822,15 +159822,15 @@ │ │ │ │ rsbeq r4, r2, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq sp, [r7], #192 @ 0xc0 @ │ │ │ │ mrclt 0, 2, r6, cr0, cr9, {0} │ │ │ │ bcc 126a0c4 <__bss_end__@@Base+0x4fd0a8> │ │ │ │ - rsbeq lr, sl, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq lr, sl, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sp, sl, #72351744 @ 0x4500000 │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq r4, r2, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ @@ -160153,27 +160153,27 @@ │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq sl, r2, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r9], #1092 @ 0x444 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adceq r6, fp, #987136 @ 0xf1000 │ │ │ │ roreq r1, r8, #23 │ │ │ │ - rsbeq fp, r2, #40, 18 @ 0xa0000 │ │ │ │ + rsbeq fp, r2, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adceq r6, fp, #16384 @ 0x4000 │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq ip, r2, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r2, fp, #1090519040 @ 0x41000000 │ │ │ │ roreq r1, r8, #23 │ │ │ │ - rsbeq sp, r2, #208, 4 │ │ │ │ + rsbeq sp, r2, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r9, fp, #-1006632960 @ 0xc4000000 │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq r4, r3, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -162330,15 +162330,15 @@ │ │ │ │ roreq r5, r8, #29 │ │ │ │ rsbseq r8, r1, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r9, fp, #177 @ 0xb1 │ │ │ │ roreq r1, r8, #23 │ │ │ │ - rsbeq r9, r3, #192, 22 @ 0x30000 │ │ │ │ + rsbeq r9, r3, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq lr, fp, #-452984832 @ 0xe5000000 │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq ip, r3, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -164062,15 +164062,15 @@ │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq r4, r4, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r8, fp, #268435464 @ 0x10000008 │ │ │ │ roreq r1, r8, #23 │ │ │ │ - rsbeq r5, r4, #32, 12 @ 0x2000000 │ │ │ │ + rsbeq r5, r4, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sp, fp, #3344 @ 0xd10 │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq r6, r4, #168 @ 0xa8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -164260,15 +164260,15 @@ │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq r3, r5, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adceq lr, sl, #268435466 @ 0x1000000a │ │ │ │ roreq r1, r8, #23 │ │ │ │ - rsbeq r3, r5, #104, 16 @ 0x680000 │ │ │ │ + rsbeq r3, r5, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, fp, #532 @ 0x214 │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq r4, r5, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -164326,15 +164326,15 @@ │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq r8, r5, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r8, fp, #164864 @ 0x28400 │ │ │ │ roreq r1, r8, #23 │ │ │ │ - rsbeq r9, r5, #184, 10 @ 0x2e000000 │ │ │ │ + rsbeq r9, r5, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adceq sp, sl, #436 @ 0x1b4 │ │ │ │ roreq r1, r8, #23 │ │ │ │ rsbeq r9, r5, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -164362,15 +164362,15 @@ │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ svccc 0x00f33333 │ │ │ │ rsbeq ip, r9, #168, 10 @ 0x2a000000 │ │ │ │ eorsmi sp, r7, #144, 12 @ 0x9000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, fp, #1073741826 @ 0x40000002 │ │ │ │ roreq r1, r8, #23 │ │ │ │ - rsbeq ip, r5, #176, 4 │ │ │ │ + rsbeq ip, r5, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r2, r8, r8, lsr #21 │ │ │ │ rscls r6, ip, #10158080 @ 0x9b0000 │ │ │ │ svccc 0x00efb9ea │ │ │ │ rsbseq lr, sp, #40, 28 @ 0x280 │ │ │ │ @@ -164596,15 +164596,15 @@ │ │ │ │ roreq r1, r8, #24 │ │ │ │ rsbeq sp, r1, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r9, pc, #-2080374783 @ 0x84000001 │ │ │ │ lsleq r5, r8, #9 │ │ │ │ - tsteq r0, r8, lsr #32 │ │ │ │ + qaddeq r7, r0, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -164710,15 +164710,15 @@ │ │ │ │ roreq r1, r8, #24 │ │ │ │ rsbeq r1, r5, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r0, sp, #3792 @ 0xed0 │ │ │ │ asreq r2, r8, #12 │ │ │ │ - rsbeq sl, r7, #24, 6 @ 0x60000000 │ │ │ │ + rsbeq sl, r7, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r3, r8, r8, lsl r0 │ │ │ │ svcls 0x00826d57 │ │ │ │ svccc 0x00c092f6 │ │ │ │ ... │ │ │ │ @@ -164823,15 +164823,15 @@ │ │ │ │ asreq r2, r8, #12 │ │ │ │ rsbeq r4, r8, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r5, #577536 @ 0x8d000 │ │ │ │ roreq r1, r8, #24 │ │ │ │ - rsbeq r1, r5, #88, 30 @ 0x160 │ │ │ │ + rsbeq r1, r5, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sp, ip, #1280 @ 0x500 │ │ │ │ asreq r2, r8, #12 │ │ │ │ rsbeq r6, r8, #16, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -165234,21 +165234,21 @@ │ │ │ │ roreq r1, r8, #24 │ │ │ │ rsbeq fp, r5, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, r6, #315392 @ 0x4d000 │ │ │ │ roreq r1, r8, #24 │ │ │ │ - rsbeq ip, r5, #72, 16 @ 0x480000 │ │ │ │ + rsbeq ip, r5, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, r5, #708608 @ 0xad000 │ │ │ │ roreq r1, r8, #24 │ │ │ │ - rsbeq sp, r5, #32, 10 @ 0x8000000 │ │ │ │ + rsbeq sp, r5, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sl, #2686976 @ 0x290000 │ │ │ │ lsleq r1, r8, #15 │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -166107,27 +166107,27 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r4, r3, #200, 20 @ 0xc8000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #185344 @ 0x2d400 │ │ │ │ roreq r1, r8, #24 │ │ │ │ - rsbeq r9, r7, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq r9, r7, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r5, #78848 @ 0x13400 │ │ │ │ roreq r1, r8, #24 │ │ │ │ rsbeq sl, r7, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r7, r0, #1073741852 @ 0x4000001c │ │ │ │ lsleq r5, r8, #9 │ │ │ │ - tsteq r6, r0, asr fp │ │ │ │ + tsteq r6, r8, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ ldreq r1, [r0], #-2049 @ 0xfffff7ff │ │ │ │ adceq r5, r6, #409600 @ 0x64000 │ │ │ │ asreq r8, r8, #6 │ │ │ │ rsbseq sl, r9, #232, 16 @ 0xe80000 │ │ │ │ streq r1, [r4, #-47] @ 0xffffffd1 │ │ │ │ @@ -166161,15 +166161,15 @@ │ │ │ │ roreq r1, r8, #24 │ │ │ │ rsbeq r5, r8, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, r6, #-469762046 @ 0xe4000002 │ │ │ │ roreq r1, r8, #24 │ │ │ │ - rsbeq r6, r8, #104, 16 @ 0x680000 │ │ │ │ + rsbeq r6, r8, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sl, r7, #-1879048182 @ 0x9000000a │ │ │ │ lsleq r7, r8, #18 │ │ │ │ rsbseq ip, r6, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -167130,15 +167130,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ strteq fp, [r6], #2164 @ 0x874 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, sl, #9 │ │ │ │ asreq r2, r8, #8 │ │ │ │ - rsbeq r8, r3, #56, 30 @ 0xe0 │ │ │ │ + rsbeq r8, r3, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, sl, #1409286145 @ 0x54000001 │ │ │ │ asreq r2, r8, #8 │ │ │ │ rsbeq r9, r3, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -167502,15 +167502,15 @@ │ │ │ │ asreq r8, r8, #32 │ │ │ │ rsbseq r6, sp, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r1, fp, #147849216 @ 0x8d00000 │ │ │ │ asreq r2, r8, #8 │ │ │ │ - rsbeq fp, r3, #152, 22 @ 0x26000 │ │ │ │ + rsbeq fp, r3, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r7, r9, #13120 @ 0x3340 │ │ │ │ asreq r8, r8, #32 │ │ │ │ rsbseq r7, sp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -168151,27 +168151,27 @@ │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ strteq lr, [r2], #3052 @ 0xbec │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, sl, #1560281088 @ 0x5d000000 │ │ │ │ asreq r2, r8, #8 │ │ │ │ - rsbeq r1, r4, #88, 2 │ │ │ │ + rsbeq r1, r4, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r8, r3, #65536 @ 0x10000 │ │ │ │ strteq r7, [r2], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eormi fp, r0, #128, 12 @ 0x8000000 │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r1, fp, #1090519040 @ 0x41000000 │ │ │ │ asreq r2, r8, #8 │ │ │ │ - rsbeq r2, r4, #216, 4 @ 0x8000000d │ │ │ │ + rsbeq r2, r4, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r8, r3, #65536 @ 0x10000 │ │ │ │ strteq r6, [r1], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -168667,15 +168667,15 @@ │ │ │ │ roreq r2, r8, #16 │ │ │ │ rsbeq r5, pc, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r6, r7, #14592 @ 0x3900 │ │ │ │ roreq r2, r8, #16 │ │ │ │ - rsbeq r6, pc, #64 @ 0x40 │ │ │ │ + rsbeq r6, pc, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #43253760 @ 0x2940000 │ │ │ │ roreq r2, r8, #16 │ │ │ │ rsbeq r6, pc, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -169165,15 +169165,15 @@ │ │ │ │ lsleq r5, r8, #9 │ │ │ │ @ instruction: 0x011663f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, sl, #1342177291 @ 0x5000000b │ │ │ │ asreq r2, r8, #8 │ │ │ │ - rsbeq lr, r4, #144, 16 @ 0x900000 │ │ │ │ + rsbeq lr, r4, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, fp, #13434880 @ 0xcd0000 │ │ │ │ asreq r2, r8, #8 │ │ │ │ rsbeq pc, r4, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -170197,15 +170197,15 @@ │ │ │ │ lsreq r4, r8, #20 │ │ │ │ rsbeq r4, r2, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ sbceq r2, r5, #3555328 @ 0x364000 │ │ │ │ roreq r7, r8, #3 │ │ │ │ - tsteq r8, r0, ror r0 │ │ │ │ + smlabbeq r8, r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r1, #10551296 @ 0xa10000 │ │ │ │ lsreq r4, r8, #20 │ │ │ │ rsbeq r4, r2, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -170221,15 +170221,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [lr], #2252 @ 0x8cc │ │ │ │ tsteq r2, r1, lsl #16 │ │ │ │ sbceq r3, r5, #249856 @ 0x3d000 │ │ │ │ roreq r7, r8, #3 │ │ │ │ - tsteq fp, r8, ror #22 │ │ │ │ + tsteq fp, r8, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r8, r2, #462848 @ 0x71000 │ │ │ │ lsreq r4, r8, #20 │ │ │ │ rsbeq r8, r2, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -171229,15 +171229,15 @@ │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbeq sl, r1, #40, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, fp, #848 @ 0x350 │ │ │ │ roreq r3, r8, #19 │ │ │ │ - rsbeq r3, ip, #96, 20 @ 0x60000 │ │ │ │ + rsbeq r3, ip, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -171655,15 +171655,15 @@ │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbseq r6, fp, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r2, #3407872 @ 0x340000 │ │ │ │ lsreq r4, r8, #20 │ │ │ │ - rsbeq fp, r4, #168, 16 @ 0xa80000 │ │ │ │ + rsbeq fp, r4, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ ldrshteq r1, [r4], -sp │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -172543,15 +172543,15 @@ │ │ │ │ lsreq r2, r8, #18 │ │ │ │ rsbeq sp, sl, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, r0, #720 @ 0x2d0 │ │ │ │ lsreq r2, r8, #18 │ │ │ │ - rsbeq sp, sl, #24, 24 @ 0x1800 │ │ │ │ + rsbeq sp, sl, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, pc, #13120 @ 0x3340 │ │ │ │ lsreq r2, r8, #18 │ │ │ │ rsbeq lr, sl, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -173275,15 +173275,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [lr], #500 @ 0x1f4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r0, #335544321 @ 0x14000001 │ │ │ │ lsreq r2, r8, #18 │ │ │ │ - rsbeq r5, ip, #168, 28 @ 0xa80 │ │ │ │ + rsbeq r5, ip, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r0, #14400 @ 0x3840 │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbseq r5, ip, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -173323,15 +173323,15 @@ │ │ │ │ lsreq r2, r8, #18 │ │ │ │ rsbeq r6, sp, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq fp, pc, #86016 @ 0x15000 │ │ │ │ lsreq r2, r8, #18 │ │ │ │ - rsbeq r7, sp, #8, 6 @ 0x20000000 │ │ │ │ + rsbeq r7, sp, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r1, #512000 @ 0x7d000 │ │ │ │ lsreq r4, r8, #20 │ │ │ │ rsbeq r3, r5, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -173941,15 +173941,15 @@ │ │ │ │ roreq r7, r8, #3 │ │ │ │ tsteq fp, r8, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r4, #118489088 @ 0x7100000 │ │ │ │ lsreq r1, r8, #22 │ │ │ │ - tstpeq sp, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, ror pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r7, pc, #8512 @ 0x2140 │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbeq r8, r4, #24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -175003,15 +175003,15 @@ │ │ │ │ asreq r3, r8, #8 │ │ │ │ rsbseq fp, r4, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r0, #227540992 @ 0xd900000 │ │ │ │ lsleq r5, r8, #9 │ │ │ │ - rsbeq r0, r4, #176, 30 @ 0x2c0 │ │ │ │ + rsbeq r1, r4, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ eorseq r3, r6, r9, ror #26 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r5, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -175351,15 +175351,15 @@ │ │ │ │ roreq r3, r8, #31 │ │ │ │ rsbseq r4, r7, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r3, r1, #473956352 @ 0x1c400000 │ │ │ │ lsleq r5, r8, #9 │ │ │ │ - rsbeq r7, r4, #208, 18 @ 0x340000 │ │ │ │ + rsbeq r7, r4, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r1, #954368 @ 0xe9000 │ │ │ │ roreq r3, r8, #31 │ │ │ │ rsbseq r4, r7, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -175916,21 +175916,21 @@ │ │ │ │ tsteq ip, r8, asr #8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq lr, r8, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - tsteq sl, r0, asr #7 │ │ │ │ + tsteq sl, r8, ror #14 │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq lr, r8, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - tsteq fp, r8, asr ip │ │ │ │ + tsteq fp, r8, asr #25 │ │ │ │ subsmi sp, r2, #84, 20 @ 0x54000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, lr, #-805306358 @ 0xd000000a │ │ │ │ asreq r2, r8, #28 │ │ │ │ smlabteq sp, r8, r1, lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ @@ -176017,15 +176017,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ stccc 0, cr0, [r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r1, r5, #72, 4 @ 0x80000004 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, r5, #244318208 @ 0xe900000 │ │ │ │ lsreq r1, r8, #30 │ │ │ │ - rsbeq fp, r3, #232, 14 @ 0x3a00000 │ │ │ │ + rsbeq fp, r3, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, r4, #7424 @ 0x1d00 │ │ │ │ roreq r2, r8, #19 │ │ │ │ rsbeq sp, r4, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -176563,15 +176563,15 @@ │ │ │ │ roreq r2, r8, #20 │ │ │ │ rsbseq r6, r0, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r9, pc, #11520 @ 0x2d00 │ │ │ │ lsleq r5, r8, #9 │ │ │ │ - rsbeq lr, r5, #112, 28 @ 0x700 │ │ │ │ + rsbeq lr, r5, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r4, #3735552 @ 0x390000 │ │ │ │ asreq r3, r8, #11 │ │ │ │ rsbeq r1, r9, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -176959,15 +176959,15 @@ │ │ │ │ lsreq r1, r8, #28 │ │ │ │ rsbeq r4, r1, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r7, #390070272 @ 0x17400000 │ │ │ │ roreq r1, r8, #30 │ │ │ │ - rsbeq r6, r4, #104, 24 @ 0x6800 │ │ │ │ + rsbeq r6, r4, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, sl, #3280 @ 0xcd0 │ │ │ │ lsreq r1, r8, #28 │ │ │ │ rsbeq r4, r1, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -180865,15 +180865,15 @@ │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbeq pc, r9, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, sp, #285212672 @ 0x11000000 │ │ │ │ roreq r1, r8, #29 │ │ │ │ - rsbeq r8, r2, #24, 16 @ 0x180000 │ │ │ │ + rsbeq r8, r2, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, lr, #1342177286 @ 0x50000006 │ │ │ │ roreq r1, r8, #29 │ │ │ │ rsbeq sl, r2, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @@ -180895,15 +180895,15 @@ │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbeq r8, r9, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, sp, #237 @ 0xed │ │ │ │ roreq r1, r8, #29 │ │ │ │ - rsbeq r0, r4, #40 @ 0x28 │ │ │ │ + rsbeq r0, r4, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, sp, #1073741847 @ 0x40000017 │ │ │ │ roreq r1, r8, #29 │ │ │ │ rsbeq r0, r4, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -181369,27 +181369,27 @@ │ │ │ │ roreq r1, r8, #29 │ │ │ │ rsbeq ip, r6, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, fp, #9 │ │ │ │ roreq r2, r8, #24 │ │ │ │ - rsbeq r7, ip, #224, 14 @ 0x3800000 │ │ │ │ + rsbeq r7, ip, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ sbceq r9, ip, #740 @ 0x2e4 │ │ │ │ roreq r2, r8, #24 │ │ │ │ rsbeq fp, ip, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r5, ip, #564 @ 0x234 │ │ │ │ roreq r2, r8, #24 │ │ │ │ - rsbeq lr, ip, #32, 12 @ 0x2000000 │ │ │ │ + rsbeq lr, ip, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq sl, pc, #1851392 @ 0x1c4000 │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbeq sp, r9, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -181717,27 +181717,27 @@ │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbeq r9, sl, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, fp, #131072000 @ 0x7d00000 │ │ │ │ roreq r2, r8, #24 │ │ │ │ - rsbeq r1, pc, #224 @ 0xe0 │ │ │ │ + rsbeq r1, pc, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq sl, pc, #4096 @ 0x1000 │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbeq r0, sl, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, ip, #7667712 @ 0x750000 │ │ │ │ roreq r2, r8, #24 │ │ │ │ - rsbeq r1, pc, #176, 12 @ 0xb000000 │ │ │ │ + rsbeq r1, pc, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, fp, #46336 @ 0xb500 │ │ │ │ roreq r2, r8, #24 │ │ │ │ rsbeq r1, pc, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -181867,15 +181867,15 @@ │ │ │ │ roreq r2, r8, #24 │ │ │ │ rsbseq r0, r0, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, sp, #888832 @ 0xd9000 │ │ │ │ roreq r1, r8, #29 │ │ │ │ - rsbeq r6, r7, #232, 6 @ 0xa0000003 │ │ │ │ + rsbeq r6, r7, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, ip, #335544320 @ 0x14000000 │ │ │ │ roreq r2, r8, #24 │ │ │ │ rsbseq r1, r0, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -183619,15 +183619,15 @@ │ │ │ │ roreq r1, r8, #29 │ │ │ │ rsbeq r6, r9, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, sp, #872415233 @ 0x34000001 │ │ │ │ roreq r1, r8, #29 │ │ │ │ - rsbeq r8, r9, #224, 2 @ 0x38 │ │ │ │ + rsbeq r8, r9, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ ldrshteq r1, [r4], -sp │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -183697,15 +183697,15 @@ │ │ │ │ roreq r3, r8, #21 │ │ │ │ rsbseq sl, fp, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq ip, pc, #-2080374783 @ 0x84000001 │ │ │ │ asreq r2, r8, #28 │ │ │ │ - rsbeq r3, r2, #72, 24 @ 0x4800 │ │ │ │ + rsbeq r3, r2, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r2, #268435460 @ 0x10000004 │ │ │ │ roreq r3, r8, #21 │ │ │ │ rsbseq sl, fp, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -184447,15 +184447,15 @@ │ │ │ │ asreq r2, r8, #28 │ │ │ │ rsbeq r1, r5, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq r9, [r3], #124 @ 0x7c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #13959168 @ 0xd50000 │ │ │ │ asreq r2, r8, #28 │ │ │ │ - rsbeq r8, r5, #56, 28 @ 0x380 │ │ │ │ + rsbeq r8, r5, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r6, r9, r8, lsr #11 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -184747,15 +184747,15 @@ │ │ │ │ asreq r2, r8, #28 │ │ │ │ rsbeq r4, r7, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r0, #24832 @ 0x6100 │ │ │ │ lsleq r5, r8, #9 │ │ │ │ - rsbeq r1, lr, #104, 16 @ 0x680000 │ │ │ │ + rsbeq r1, lr, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, lr, #268435463 @ 0x10000007 │ │ │ │ asreq r2, r8, #28 │ │ │ │ rsbeq r4, r7, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -185263,15 +185263,15 @@ │ │ │ │ asreq r2, r8, #28 │ │ │ │ rsbseq r7, r2, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r1, #13120 @ 0x3340 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - @ instruction: 0x011d61b0 │ │ │ │ + tsteq sp, r0, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #1073741869 @ 0x4000002d │ │ │ │ asreq r2, r8, #28 │ │ │ │ rsbseq r4, r3, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -185791,15 +185791,15 @@ │ │ │ │ asreq r4, r8, #7 │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r1, r5, #4416 @ 0x1140 │ │ │ │ asreq r4, r8, #7 │ │ │ │ - tsteq r9, r8, lsl r7 │ │ │ │ + tsteq r9, r0, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq lr, r4, #198180864 @ 0xbd00000 │ │ │ │ asreq r4, r8, #7 │ │ │ │ tsteq sl, r8, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -185875,15 +185875,15 @@ │ │ │ │ lsleq r3, r8, #10 │ │ │ │ tstpeq r9, r0, lsl lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbcseq r6, r7, #-1879048184 @ 0x90000008 │ │ │ │ lsleq r3, r8, #10 │ │ │ │ - tstpeq sl, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ + tsteq fp, r8, lsr sp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r8, #268435456 @ 0x10000000 │ │ │ │ lsleq r3, r8, #10 │ │ │ │ strdeq pc, [sp, -r0] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -185935,15 +185935,15 @@ │ │ │ │ lsreq r2, r8, #1 │ │ │ │ rsbseq r5, ip, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r0, #397312 @ 0x61000 │ │ │ │ lsleq r5, r8, #9 │ │ │ │ - rsbeq r1, pc, #88, 18 @ 0x160000 │ │ │ │ + rsbeq r1, pc, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, r1, #888832 @ 0xd9000 │ │ │ │ lsreq r2, r8, #1 │ │ │ │ rsbseq r5, ip, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -187354,15 +187354,15 @@ │ │ │ │ lsreq r2, r8, #4 │ │ │ │ rsbeq r3, r9, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r9, r5, #118489088 @ 0x7100000 │ │ │ │ lsreq r2, r8, #4 │ │ │ │ - rsbeq r4, r9, #56 @ 0x38 │ │ │ │ + rsbeq r4, r9, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r1, r1, #189 @ 0xbd │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbseq r0, r0, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -187426,21 +187426,21 @@ │ │ │ │ roreq r2, r8, #3 │ │ │ │ rsbeq r7, lr, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r3, #70656 @ 0x11400 │ │ │ │ roreq r2, r8, #3 │ │ │ │ - rsbeq r9, lr, #104, 24 @ 0x6800 │ │ │ │ + rsbeq r9, lr, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ sbcseq pc, r3, #15269888 @ 0xe90000 │ │ │ │ roreq r2, r8, #3 │ │ │ │ - rsbeq sl, lr, #128, 24 @ 0x8000 │ │ │ │ + rsbeq sl, lr, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r3, #-1728053248 @ 0x99000000 │ │ │ │ roreq r2, r8, #3 │ │ │ │ rsbeq lr, lr, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -187894,15 +187894,15 @@ │ │ │ │ lsreq r2, r8, #4 │ │ │ │ rsbeq sl, sl, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r5, #278528 @ 0x44000 │ │ │ │ lsreq r2, r8, #4 │ │ │ │ - rsbeq pc, sl, #136, 24 @ 0x8800 │ │ │ │ + rsbeq pc, sl, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r5, #12124160 @ 0xb90000 │ │ │ │ lsreq r2, r8, #4 │ │ │ │ rsbeq r0, fp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -188008,15 +188008,15 @@ │ │ │ │ roreq r3, r8, #17 │ │ │ │ tsteq r0, r0, lsr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, fp, #259072 @ 0x3f400 │ │ │ │ roreq r3, r8, #17 │ │ │ │ - tsteq r0, r0, lsl r4 │ │ │ │ + tsteq r0, r0, lsr #8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ ldrshteq r1, [r4], -sp │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -188032,15 +188032,15 @@ │ │ │ │ roreq r3, r8, #17 │ │ │ │ tsteq r3, r0, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, sp, #2880 @ 0xb40 │ │ │ │ roreq r3, r8, #17 │ │ │ │ - @ instruction: 0x0106e5b8 │ │ │ │ + smlabteq r6, r0, r5, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, ip, #64225280 @ 0x3d40000 │ │ │ │ roreq r3, r8, #17 │ │ │ │ tstpeq r9, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -189052,15 +189052,15 @@ │ │ │ │ roreq r2, r8, #8 │ │ │ │ rsbeq r0, ip, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r6, #544768 @ 0x85000 │ │ │ │ roreq r2, r8, #8 │ │ │ │ - rsbeq r0, ip, #184, 30 @ 0x2e0 │ │ │ │ + rsbeq r1, ip, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq lr, r6, #111616 @ 0x1b400 │ │ │ │ roreq r2, r8, #8 │ │ │ │ rsbeq r3, ip, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -189220,15 +189220,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [lr], #524 @ 0x20c │ │ │ │ tsteq r3, r1, lsl #16 │ │ │ │ sbcseq sl, fp, #7143424 @ 0x6d0000 │ │ │ │ roreq r2, r8, #7 │ │ │ │ - rsbeq r3, r9, #200, 16 @ 0xc80000 │ │ │ │ + rsbeq r3, r9, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r7, fp, #373293056 @ 0x16400000 │ │ │ │ roreq r2, r8, #7 │ │ │ │ rsbeq r7, r9, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190288,15 +190288,15 @@ │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbseq lr, r2, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r5, fp, #784 @ 0x310 │ │ │ │ roreq r2, r8, #7 │ │ │ │ - rsbeq r4, lr, #216, 8 @ 0xd8000000 │ │ │ │ + rsbeq r4, lr, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, ip, #-1879048188 @ 0x90000004 │ │ │ │ roreq r3, r8, #17 │ │ │ │ rsbeq fp, r6, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190390,15 +190390,15 @@ │ │ │ │ roreq r3, r8, #17 │ │ │ │ rsbeq r4, r7, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, sp, #2960 @ 0xb90 │ │ │ │ roreq r3, r8, #17 │ │ │ │ - rsbeq r9, r7, #128 @ 0x80 │ │ │ │ + rsbeq r9, r7, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, ip, #1024 @ 0x400 │ │ │ │ roreq r3, r8, #17 │ │ │ │ rsbeq sl, r7, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190414,15 +190414,15 @@ │ │ │ │ roreq r3, r8, #17 │ │ │ │ rsbeq r5, r8, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r3, r0, #143654912 @ 0x8900000 │ │ │ │ roreq r2, r8, #9 │ │ │ │ - tsteq r0, r0, lsl r1 │ │ │ │ + tsteq r0, r8, lsl r1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sp, r1, #3407872 @ 0x340000 │ │ │ │ asreq r3, r8, #25 │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190588,15 +190588,15 @@ │ │ │ │ lsleq r5, r8, #9 │ │ │ │ rsbseq r1, r3, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, lr, #16777216 @ 0x1000000 │ │ │ │ roreq r2, r8, #9 │ │ │ │ - tsteq r9, r8, asr #6 │ │ │ │ + tsteq r9, r8, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ tsteq r3, r1, lsl #16 │ │ │ │ sbcseq r5, pc, #553648128 @ 0x21000000 │ │ │ │ roreq r2, r8, #9 │ │ │ │ tsteq fp, r0, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -191188,15 +191188,15 @@ │ │ │ │ roreq r3, r8, #17 │ │ │ │ rsbseq r2, pc, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, fp, #14942208 @ 0xe40000 │ │ │ │ roreq r3, r8, #17 │ │ │ │ - rsbeq r7, lr, #8, 20 @ 0x8000 │ │ │ │ + rsbeq r7, lr, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, fp, #49545216 @ 0x2f40000 │ │ │ │ roreq r3, r8, #17 │ │ │ │ rsbseq r4, pc, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -191776,15 +191776,15 @@ │ │ │ │ roreq r2, r8, #9 │ │ │ │ rsbeq sl, r2, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, pc, #643072 @ 0x9d000 │ │ │ │ roreq r2, r8, #9 │ │ │ │ - rsbeq r9, r3, #72, 22 @ 0x12000 │ │ │ │ + rsbeq r9, r3, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbcseq pc, pc, #932 @ 0x3a4 │ │ │ │ roreq r2, r8, #9 │ │ │ │ rsbeq lr, r3, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -191800,15 +191800,15 @@ │ │ │ │ roreq r2, r8, #9 │ │ │ │ rsbeq r6, r4, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r8, lr, #446464 @ 0x6d000 │ │ │ │ roreq r2, r8, #9 │ │ │ │ - rsbeq sl, r4, #184, 6 @ 0xe0000002 │ │ │ │ + rsbeq sl, r4, #192, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, lr, #59648 @ 0xe900 │ │ │ │ roreq r2, r8, #9 │ │ │ │ rsbeq ip, r4, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -191956,15 +191956,15 @@ │ │ │ │ roreq r2, r8, #9 │ │ │ │ rsbeq lr, r6, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq r3, r0, #-1795162112 @ 0x95000000 │ │ │ │ roreq r2, r8, #9 │ │ │ │ - rsbeq r0, r7, #160, 6 @ 0x80000002 │ │ │ │ + rsbeq r0, r7, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r5, r0, #-1879048178 @ 0x9000000e │ │ │ │ roreq r2, r8, #9 │ │ │ │ rsbeq r0, r7, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -192016,15 +192016,15 @@ │ │ │ │ roreq r2, r8, #9 │ │ │ │ rsbeq sl, r7, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r0, #6976 @ 0x1b40 │ │ │ │ roreq r2, r8, #9 │ │ │ │ - rsbeq r4, r8, #120, 28 @ 0x780 │ │ │ │ + rsbeq r4, r8, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, lr, #742391808 @ 0x2c400000 │ │ │ │ roreq r2, r8, #9 │ │ │ │ rsbeq r5, r8, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -193306,15 +193306,15 @@ │ │ │ │ asreq r6, r8, #6 │ │ │ │ rsbeq r0, r2, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq fp, r3, #52480 @ 0xcd00 │ │ │ │ asreq r6, r8, #6 │ │ │ │ - rsbeq r3, r2, #112, 20 @ 0x70000 │ │ │ │ + rsbeq r3, r2, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ rscseq sp, r4, #641728512 @ 0x26400000 │ │ │ │ asreq r6, r8, #6 │ │ │ │ rsbeq r5, r2, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -193336,15 +193336,15 @@ │ │ │ │ asreq r6, r8, #6 │ │ │ │ rsbeq fp, r3, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq pc, r3, #473956352 @ 0x1c400000 │ │ │ │ asreq r6, r8, #6 │ │ │ │ - rsbeq pc, r3, #88 @ 0x58 │ │ │ │ + rsbeq pc, r3, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ ldrshteq r1, [r4], -sp │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -194002,15 +194002,15 @@ │ │ │ │ asreq r6, r8, #6 │ │ │ │ rsbeq r4, r9, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ rscseq sp, r4, #1073741845 @ 0x40000015 │ │ │ │ asreq r6, r8, #6 │ │ │ │ - rsbeq r6, r9, #72, 28 @ 0x480 │ │ │ │ + rsbeq r6, r9, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rscseq lr, r5, #38797312 @ 0x2500000 │ │ │ │ asreq r6, r8, #6 │ │ │ │ rsbeq r8, r9, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -194386,15 +194386,15 @@ │ │ │ │ asreq r3, r8, #26 │ │ │ │ rsbseq r0, lr, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq fp, r3, #205824 @ 0x32400 │ │ │ │ asreq r6, r8, #6 │ │ │ │ - rsbeq r1, lr, #64, 26 @ 0x1000 │ │ │ │ + rsbeq r1, lr, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq lr, r3, #272 @ 0x110 │ │ │ │ asreq r6, r8, #6 │ │ │ │ rsbeq r3, lr, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -199263,15 +199263,15 @@ │ │ │ │ asreq r6, r8, #6 │ │ │ │ strbteq pc, [r4], #3728 @ 0xe90 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ movweq r3, #13045 @ 0x32f5 │ │ │ │ asreq r8, r8, #27 │ │ │ │ - rsbeq r6, sp, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq r6, sp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq r2, r7, #37888 @ 0x9400 │ │ │ │ asreq r6, r8, #6 │ │ │ │ strbteq r0, [r5], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -199353,15 +199353,15 @@ │ │ │ │ asreq r6, r8, #6 │ │ │ │ strbteq r2, [r5], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ movweq pc, #6649 @ 0x19f9 @ │ │ │ │ asreq r8, r8, #27 │ │ │ │ - rsbeq lr, sp, #184, 20 @ 0xb8000 │ │ │ │ + rsbeq lr, sp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq sp, r6, #1073741870 @ 0x4000002e │ │ │ │ asreq r6, r8, #6 │ │ │ │ strbteq r3, [r5], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -205915,15 +205915,15 @@ │ │ │ │ asreq r8, r8, #17 │ │ │ │ rsbeq r4, r9, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ movweq lr, #21037 @ 0x522d │ │ │ │ asreq r8, r8, #17 │ │ │ │ - rsbeq r8, r9, #176, 6 @ 0xc0000002 │ │ │ │ + rsbeq r8, r9, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ movweq r2, #32741 @ 0x7fe5 │ │ │ │ asreq r8, r8, #17 │ │ │ │ rsbeq sp, r9, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -210421,26 +210421,26 @@ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorseq r0, r4, fp, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq pc, sl, r8, asr #23 │ │ │ │ rsceq pc, sl, r0, lsl #23 │ │ │ │ ... │ │ │ │ - eorseq r5, r4, fp, lsl #24 │ │ │ │ + eorseq r7, r4, fp │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldreq fp, [r2, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r5, r0, r8, asr #25 │ │ │ │ + addne r7, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq pc, sl, r0, ror #23 │ │ │ │ strhteq pc, [sl], #176 @ 0xb0 @ │ │ │ │ ... │ │ │ │ - eorseq r5, r4, fp, lsl #24 │ │ │ │ + eorseq r7, r4, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [sl], #184 @ 0xb8 @ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -211608,15 +211608,15 @@ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subeq r0, sp, fp, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r0, fp, r0, lsr #29 │ │ │ │ rsceq r0, fp, r8, asr lr │ │ │ │ ... │ │ │ │ - eorseq r6, r4, fp, lsl #16 │ │ │ │ + eorseq r7, r4, fp, lsl #16 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldreq fp, [r2, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -213599,15 +213599,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldreq fp, [r2, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r3, r5, ip, asr #25 │ │ │ │ + addne r5, r5, r4, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strhteq r2, [fp], #224 @ 0xe0 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subseq r0, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -213638,164 +213638,164 @@ │ │ │ │ ... │ │ │ │ eorseq r0, r4, fp, lsl #16 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ eorseq r2, lr, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, sl, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, r8, lsr #4 │ │ │ │ + addne sl, r9, r0, lsr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r2, fp, r0, ror pc │ │ │ │ rsceq r2, fp, r8, lsr #30 │ │ │ │ ... │ │ │ │ - eorseq r9, sl, fp │ │ │ │ + eorseq sl, sl, fp, lsl #8 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ eorseq r2, lr, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, r8, ror #4 │ │ │ │ + addne sl, r9, r0, ror #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r2, fp, r0, lsr #31 │ │ │ │ rsceq r2, fp, r8, asr pc │ │ │ │ ... │ │ │ │ - eorseq r9, fp, fp │ │ │ │ + eorseq sl, fp, fp, lsl #8 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ eorseq r2, lr, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r6, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, ip, asr #5 │ │ │ │ + addne sl, r9, r4, asr #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp], #240 @ 0xf0 @ │ │ │ │ rsceq r2, fp, r8, lsl #31 │ │ │ │ ... │ │ │ │ - eorseq r9, r6, fp │ │ │ │ + eorseq sl, r6, fp, lsl #8 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ eorseq r2, lr, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, ip, lsr r3 │ │ │ │ + @ instruction: 0x1089a6b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r2, fp, r8, ror #31 │ │ │ │ strhteq r2, [fp], #248 @ 0xf8 │ │ │ │ ... │ │ │ │ - eorseq r9, r7, fp │ │ │ │ + eorseq sl, r7, fp, lsl #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, r8, lsr #7 │ │ │ │ + addne sl, r9, r0, lsr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, lsr r0 │ │ │ │ rsceq r2, fp, r8, ror #31 │ │ │ │ ... │ │ │ │ - eorseq r9, r4, fp │ │ │ │ + eorseq sl, r4, fp, lsl #8 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldreq ip, [r2, #-1800] @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, sl, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, r4, lsl r4 │ │ │ │ + addne sl, r9, ip, lsl #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, rrx │ │ │ │ rsceq r3, fp, r8, lsl r0 │ │ │ │ ... │ │ │ │ - eorseq r9, sl, fp, lsl #8 │ │ │ │ + eorseq sl, sl, fp, lsl #8 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldreq ip, [r2, #-1864] @ 0xfffff8b8 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, r0, lsl #9 │ │ │ │ + strdne sl, [r9], r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlaleq r3, fp, r0, r0 │ │ │ │ rsceq r3, fp, r8, asr #32 │ │ │ │ ... │ │ │ │ - eorseq r9, r5, fp, lsl #8 │ │ │ │ + eorseq sl, r5, fp, lsl #16 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldreq ip, [r2, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdne r9, [r9], r8 │ │ │ │ + addne sl, r9, r0, asr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, asr #1 │ │ │ │ rsceq r3, fp, r8, ror r0 │ │ │ │ ... │ │ │ │ - eorseq r9, r5, fp, lsl #8 │ │ │ │ + eorseq sl, r5, fp, lsl #16 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldreq ip, [r2, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, r8, lsr #10 │ │ │ │ + addne sl, r9, r0, lsr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp], #0 @ │ │ │ │ rsceq r3, fp, r8, lsr #1 │ │ │ │ ... │ │ │ │ - eorseq r9, r8, fp, lsl #8 │ │ │ │ + eorseq sl, r8, fp, lsl #16 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldreq ip, [r2, #-576] @ 0xfffffdc0 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - umullne r9, r9, r4, r5 @ │ │ │ │ + addne sl, r9, ip, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, lsr #2 │ │ │ │ ldrdeq r3, [fp], #8 @ │ │ │ │ ... │ │ │ │ - eorseq r9, r7, fp, lsl #8 │ │ │ │ + eorseq sl, r7, fp, lsl #16 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldreq ip, [r2, #-640] @ 0xfffffd80 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, r0, lsl #12 │ │ │ │ + addne sl, r9, r8, ror r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r8, lsr r1 │ │ │ │ rsceq r3, fp, r8, lsl #2 │ │ │ │ ... │ │ │ │ - eorseq r9, r7, fp, lsl #8 │ │ │ │ + eorseq sl, r7, fp, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, asr r1 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, ip, ror #12 │ │ │ │ + addne sl, r9, r4, ror #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r8, ror #2 │ │ │ │ rsceq r3, fp, r8, lsr r1 │ │ │ │ ... │ │ │ │ - subeq r9, r8, fp, lsl #8 │ │ │ │ + subeq sl, r8, fp, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, lsl #3 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdne r9, [r9], ip │ │ │ │ + addne sl, r9, r4, asr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlaleq r3, fp, r8, r1 │ │ │ │ rsceq r3, fp, r8, ror #2 │ │ │ │ ... │ │ │ │ - subeq r9, sp, fp, lsl #8 │ │ │ │ + subeq sl, sp, fp, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strhteq r3, [fp], #16 │ │ │ │ roreq r1, r8, #16 │ │ │ │ rsbeq lr, r0, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ addne r6, r0, r8, lsr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, asr r4 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, r8, ror #14 │ │ │ │ + addne sl, r9, r0, ror #21 │ │ │ │ svceq 0x00c01801 │ │ │ │ movweq r2, #43753 @ 0xaae9 │ │ │ │ roreq r5, r8, #26 │ │ │ │ strbteq r6, [r8], #432 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -213955,15 +213955,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, ror #9 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r2, r2, #160, 10 @ 0x28000000 │ │ │ │ - addne r9, r9, r8, lsl #15 │ │ │ │ + addne sl, r9, r0, lsl #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ movweq r8, #42833 @ 0xa751 │ │ │ │ roreq r5, r8, #26 │ │ │ │ strbteq r7, [r9], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -213991,75 +213991,75 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r0, r7, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp], #72 @ 0x48 @ │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rsbseq r2, r2, #96, 12 @ 0x6000000 │ │ │ │ - @ instruction: 0x108997b8 │ │ │ │ + addne sl, r9, r0, lsr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, lsl r5 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, ip, ror #15 │ │ │ │ + addne sl, r9, r4, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r8, lsr #10 │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ lsreq r1, r8, #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, asr #10 │ │ │ │ andmi r2, r0, r0 │ │ │ │ andeq r2, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, ip, asr r8 │ │ │ │ + ldrdne sl, [r9], r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, ror r5 │ │ │ │ roreq r1, r8, #16 │ │ │ │ rsbeq r0, r1, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ addne r7, r3, r8, lsl #12 │ │ │ │ subeq r0, r3, #1600 @ 0x640 │ │ │ │ ldreq ip, [r2, #-752] @ 0xfffffd10 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, r8, asr #17 │ │ │ │ + addne sl, r9, r0, asr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r8, lsl #11 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ strbteq pc, [r4], #1888 @ 0x760 @ │ │ │ │ - strdne r9, [r9], ip │ │ │ │ + addne sl, r9, r4, ror ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, lsr #11 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ strbteq pc, [r4], #1928 @ 0x788 @ │ │ │ │ - addne r9, r9, r4, lsr r9 │ │ │ │ + addne sl, r9, ip, lsr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strhteq r3, [fp], #88 @ 0x58 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - addne r9, r9, ip, ror #18 │ │ │ │ + addne sl, r9, r4, ror #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp], #80 @ 0x50 @ │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r8, ror #11 │ │ │ │ andmi r2, r0, r0 │ │ │ │ andeq r2, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdne r9, [r9], r8 │ │ │ │ + addne sl, r9, r0, asr sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r3, fp, r0, lsl #12 │ │ │ │ lsreq r2, r8, #20 │ │ │ │ rsbseq sl, ip, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @ instruction: 0x108644b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -389632,28 +389632,28 @@ │ │ │ │ orreq r1, r0, r0, asr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r0, r8, lsr #12 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, r8, ror #12 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ smlatbeq r0, r8, lr, r0 │ │ │ │ rsceq fp, sl, r0, ror #31 │ │ │ │ - tsteq r0, r8, lsr r6 │ │ │ │ + tsteq r0, r0, lsr r6 │ │ │ │ strdeq fp, [sl], #248 @ 0xf8 @ │ │ │ │ - tsteq r0, r0, asr #12 │ │ │ │ + tsteq r0, r8, lsr r6 │ │ │ │ rsceq ip, sl, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r8, ror #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, ror #12 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r8, r7, r0 │ │ │ │ + tsteq r0, r8, ror r7 │ │ │ │ + tsteq r0, r8, ror #12 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r0, r8, ror r6 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01000690 │ │ │ │ @@ -389714,52 +389714,52 @@ │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r0, r0, ror r7 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01000790 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ - tsteq r0, r0, lsl r2 │ │ │ │ - orreq r1, r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [r0, -r0] │ │ │ │ + tsteq r0, r0, lsl r2 │ │ │ │ + orreq r1, r0, r8, lsl #18 │ │ │ │ + @ instruction: 0x01000790 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ smlatbeq r0, r0, r7, r0 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x010007b0 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, r0, lsl r8 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ - ldrdeq r0, [r0, -r0] │ │ │ │ + smlabteq r0, r0, r7, r0 │ │ │ │ ldrdeq fp, [fp, #-104] @ 0xffffff98 │ │ │ │ + ldrdeq r0, [r0, -r0] │ │ │ │ + smlaltteq fp, fp, r8, r6 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, lsr r9 │ │ │ │ ldrdeq r0, [r0, -r8] │ │ │ │ - smlaltteq fp, fp, r8, r6 @ │ │ │ │ - smlatteq r0, r0, r7, r0 │ │ │ │ strdeq fp, [fp, #-104] @ 0xffffff98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsr #14 │ │ │ │ - smlatteq r0, r8, r7, r0 │ │ │ │ + smlatteq r0, r0, r7, r0 │ │ │ │ cmpeq fp, r8, lsr r7 │ │ │ │ - strdeq r0, [r0, -r0] │ │ │ │ + smlatteq r0, r8, r7, r0 │ │ │ │ cmpeq fp, r8, asr #14 │ │ │ │ + strdeq r0, [r0, -r0] │ │ │ │ + cmpeq fp, r8, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r8, asr r9 │ │ │ │ - strdeq r0, [r0, -r8] │ │ │ │ - cmpeq fp, r8, asr r7 │ │ │ │ + tsteq r0, r0, lsl r8 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r0, r0, lsr #16 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ @@ -390170,15 +390170,15 @@ │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ @ instruction: 0x01000e90 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ tsteq sl, r8, rrx │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - rsbeq r0, pc, #112, 10 @ 0x1c000000 │ │ │ │ + rsbeq r0, pc, #104, 10 @ 0x1a000000 │ │ │ │ rsceq fp, sl, r0, lsl #31 │ │ │ │ @ instruction: 0x01000e98 │ │ │ │ smlaleq fp, sl, r8, pc @ │ │ │ │ smlatbeq r0, r0, lr, r0 │ │ │ │ strhteq fp, [sl], #240 @ 0xf0 │ │ │ │ @ instruction: 0x01000eb8 │ │ │ │ cmpeq sp, r8, asr r8 │ │ │ │ @@ -390214,15 +390214,15 @@ │ │ │ │ rsbeq r0, r0, #184, 30 @ 0x2e0 │ │ │ │ tsteq r0, r8, lsr pc │ │ │ │ strdeq r1, [r0, -r0] │ │ │ │ @ instruction: 0x01000eb0 │ │ │ │ cmpeq r3, r8, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r0, r0, r0, ror #2 │ │ │ │ - rsbseq pc, pc, #128, 30 @ 0x200 │ │ │ │ + rsbseq pc, pc, #120, 30 @ 0x1e0 │ │ │ │ cmpeq r5, r8, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, ror pc │ │ │ │ rsbseq pc, pc, #240, 28 @ 0xf00 │ │ │ │ cmppeq r4, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ andle r0, r0, r1 │ │ │ │ @@ -391755,15 +391755,15 @@ │ │ │ │ smlabbeq r0, r0, r2, r0 │ │ │ │ @ instruction: 0x01803190 │ │ │ │ @ instruction: 0x01015598 │ │ │ │ orreq lr, ip, r8, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #16 │ │ │ │ + tsteq r0, r0, lsl r8 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq r3, r0, r0, asr #7 │ │ │ │ @ instruction: 0x011c5698 │ │ │ │ orreq r6, sl, r0, lsl r6 │ │ │ │ rsbseq r7, ip, #8, 24 @ 0x800 │ │ │ │ orreq r6, ip, r8, lsr r9 │ │ │ │ tsteq r0, r0, rrx │ │ │ │ @@ -391800,26 +391800,26 @@ │ │ │ │ smlatbeq r6, r8, r9, r2 │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010029b0 │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ - ldrbeq lr, [pc, #-3728] @ 1001988 <__bss_end__@@Base+0x29496c> │ │ │ │ - orrseq r0, r1, r0, lsl #12 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr #16 │ │ │ │ smlabbeq r0, r0, r9, r0 │ │ │ │ orreq r3, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #16 │ │ │ │ + ldrbeq lr, [pc, #-3728] @ 10019b0 <__bss_end__@@Base+0x294994> │ │ │ │ + orrseq r0, r1, r0, lsl #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01002898 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orrseq r1, r0, r0, asr #19 │ │ │ │ @ instruction: 0x01002890 │ │ │ │ @@ -391835,39 +391835,39 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr r3 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r9, ip, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq r0, r8, r8, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabteq r0, r0, r8, r2 │ │ │ │ + @ instruction: 0x010028b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, lsr #32 │ │ │ │ orreq r3, r0, r8, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, sl, r8, lsr #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabteq r0, r0, r8, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r2, [r0, -r8] │ │ │ │ @ instruction: 0x010028b0 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r8, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl #18 │ │ │ │ - @ instruction: 0x010028b8 │ │ │ │ cmpeq sl, r8, lsl fp │ │ │ │ ldrdeq r2, [r0, -r0] │ │ │ │ smlatbeq r0, r0, r8, r2 │ │ │ │ rsceq r9, r7, r8, lsl #25 │ │ │ │ smlatbeq r0, r8, r7, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r0, r0, r8, r2 │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ orreq r3, r0, r0, lsl #5 │ │ │ │ - tsteq r0, r0, lsr #4 │ │ │ │ - orreq r2, sp, r0, lsr pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -391901,19 +391901,19 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01002990 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01002998 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r9, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r8, r9, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r8] │ │ │ │ + tsteq r0, r0, lsr #4 │ │ │ │ + orreq r2, sp, r0, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r2, [r0, -r8] │ │ │ │ + smlatbeq r0, r8, r9, r2 │ │ │ │ smlabteq r0, r0, r9, r2 │ │ │ │ cmpeq r4, r8, asr r6 │ │ │ │ ldrdeq r2, [r0, -r0] │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -391952,22 +391952,22 @@ │ │ │ │ orreq r3, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, sl, r2 │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ orreq ip, r1, r0, lsr r2 │ │ │ │ - tsteq sp, r0, lsr r7 │ │ │ │ - ldrdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq fp, fp, r8, r3 @ │ │ │ │ - tsteq r0, r8, ror sl │ │ │ │ + tsteq r0, r0, ror sl │ │ │ │ strdeq ip, [r1, r8] │ │ │ │ - smlabbeq r0, r0, sl, r2 │ │ │ │ + tsteq r0, r8, ror sl │ │ │ │ orreq r3, r1, r0, ror #31 │ │ │ │ + tsteq sp, r0, lsr r7 │ │ │ │ + ldrdeq r0, [r0, r8] │ │ │ │ smlabteq r0, r0, sl, r2 │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ tsteq r0, r0, lsl #26 │ │ │ │ orreq r3, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, sl, r2 │ │ │ │ ldrdeq r2, [r0, -r0] │ │ │ │ @@ -392130,34 +392130,34 @@ │ │ │ │ ldrdeq r2, [r0, -r8] │ │ │ │ tsteq r0, r8, lsr #26 │ │ │ │ cmpeq r4, r8, lsl #30 │ │ │ │ @ instruction: 0x01002d90 │ │ │ │ andle r0, r0, r1 │ │ │ │ smlabbeq r2, r8, r3, sl │ │ │ │ orreq r1, fp, r0, lsl r0 │ │ │ │ - tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - orreq sl, ip, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq fp, fp, r8, r3 @ │ │ │ │ + tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + orreq sl, ip, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r0, r0, ip, r2 │ │ │ │ tsteq r0, r8, asr #26 │ │ │ │ - tsteq r0, r0, ror sl │ │ │ │ + smlabbeq r0, r8, sl, r2 │ │ │ │ tsteq r0, r0, asr sp │ │ │ │ ldrdeq r2, [r0, -r8] │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ tsteq r0, r8, ror sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018034b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r0, r8, sp, r2 │ │ │ │ - tsteq r0, r8, lsr sp │ │ │ │ + tsteq r0, r0, asr #26 │ │ │ │ smlatbeq r0, r0, lr, r2 │ │ │ │ tsteq r0, r0, lsr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, sp, r0, lsl r3 │ │ │ │ tstpeq r7, r8, asr r7 @ p-variant is OBSOLETE │ │ │ │ orreq r5, sl, r8 │ │ │ │ smlatbeq r0, r8, sp, r2 │ │ │ │ @@ -392304,24 +392304,24 @@ │ │ │ │ smlatteq r0, r8, pc, r2 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r3, [r0, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r8, r3 │ │ │ │ - rsbeq r4, r8, #64, 18 @ 0x100000 │ │ │ │ - orreq r5, sl, r8, lsl #30 │ │ │ │ - mrseq r3, (UNDEF: 0) │ │ │ │ + strdeq r2, [r0, -r8] │ │ │ │ orreq sp, r2, r0, lsl #26 │ │ │ │ - tsteq r0, r8 │ │ │ │ + mrseq r3, (UNDEF: 0) │ │ │ │ strheq fp, [r0, #-232] @ 0xffffff18 │ │ │ │ - tsteq r0, r0, lsl r0 │ │ │ │ + tsteq r0, r8 │ │ │ │ @ instruction: 0x0140be98 │ │ │ │ - tsteq r0, r0, asr #26 │ │ │ │ + tsteq r0, r8, lsr sp │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ + rsbeq r4, r8, #64, 18 @ 0x100000 │ │ │ │ + orreq r5, sl, r8, lsl #30 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq lr, lr, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, asr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r0, r8, lsl r6 │ │ │ │ smlatteq r0, r0, r0, r3 │ │ │ │ @@ -392392,98 +392392,98 @@ │ │ │ │ @ instruction: 0x0191e7f0 │ │ │ │ tsteq r0, r8, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, ror r7 │ │ │ │ @ instruction: 0x01015598 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018036b8 │ │ │ │ - tsteq r0, r8, ror r1 │ │ │ │ - @ instruction: 0x014a4b98 │ │ │ │ @ instruction: 0x0100e798 │ │ │ │ orreq r3, sl, r0, ror #23 │ │ │ │ - tsteq r0, r0, ror r1 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ + tsteq r0, r8, ror r1 │ │ │ │ + @ instruction: 0x014a4b98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, sl, r8, lsl #24 │ │ │ │ + tsteq r0, r0, ror r1 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e9a90 │ │ │ │ - @ instruction: 0x01003198 │ │ │ │ + smlatbeq r0, r0, r1, r3 │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ orreq fp, r0, r8, ror ip │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ smlabbeq r0, r0, r1, r3 │ │ │ │ strheq r3, [r0, -r8] │ │ │ │ orreq r3, r0, r0, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orrseq r5, r1, r0, ror #15 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, sl, r0, lsr ip │ │ │ │ - smlatbeq r1, r0, r5, fp │ │ │ │ - orreq lr, lr, r8, lsl #4 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orrseq r5, r1, r0, ror #15 │ │ │ │ tsteq r9, r8, lsr #27 │ │ │ │ orreq r3, sl, r8, asr ip │ │ │ │ + smlatbeq r1, r0, r5, fp │ │ │ │ + orreq lr, lr, r8, lsl #4 │ │ │ │ smlabteq r0, r0, r1, r3 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ ldrdeq r3, [r0, -r0] │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r0, r8, lsl #14 │ │ │ │ - smlatteq r0, r8, r1, r3 │ │ │ │ + strdeq r3, [r0, -r0] │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01010ab8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, sl, r8, lsr #25 │ │ │ │ - tsteq r0, r8, lsl #4 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x01010ab8 │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ ldrdeq r3, [sl, r0] │ │ │ │ + tsteq r0, r8, lsl #4 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ - tsteq r0, r8, lsr #4 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ tsteq r7, r8, asr #2 │ │ │ │ strdeq r3, [sl, r8] │ │ │ │ + tsteq r0, r0, lsr r2 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r0, r0, lsr r7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01010ab8 │ │ │ │ tsteq r3, r8, asr #19 │ │ │ │ orreq r3, sl, r0, lsr #26 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x01010ab8 │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ - tsteq r0, r8, asr r2 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ tsteq r3, r8, lsl #8 │ │ │ │ ldrdeq r3, [sl, r8] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01010ab8 │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ @ instruction: 0x010bbfb8 │ │ │ │ orreq r3, sl, r0, lsl #30 │ │ │ │ - smlabbeq r0, r0, r2, r3 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x01010ab8 │ │ │ │ smlatteq sl, r8, r4, r5 │ │ │ │ orreq r3, sl, r8, lsr #30 │ │ │ │ + smlabbeq r0, r8, r2, r3 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r0, r8, asr r7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01010ab8 │ │ │ │ tsteq r3, r8, lsr #13 │ │ │ │ orreq r3, sl, r0, asr pc │ │ │ │ - smlatbeq r0, r0, r2, r3 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x01010ab8 │ │ │ │ smlatteq r8, r0, r7, lr │ │ │ │ orreq r3, sl, r8, ror pc │ │ │ │ + smlatbeq r0, r0, r2, r3 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ @ instruction: 0x010032b0 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ smlabteq r0, r8, r2, r3 │ │ │ │ @@ -392496,18 +392496,18 @@ │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ smlatteq r0, r8, r2, r3 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ - mrseq r3, LR_irq │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ tsteq r0, r0, ror ip │ │ │ │ orreq r3, sl, r0, lsr #31 │ │ │ │ + mrseq r3, LR_irq │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r0, r8, lsr #15 │ │ │ │ tsteq r0, r8, lsl r3 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -392548,20 +392548,20 @@ │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ @ instruction: 0x010033b8 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ - smlabteq r0, r8, r3, r3 │ │ │ │ + ldrdeq r3, [r0, -r0] │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01010ab8 │ │ │ │ tsteq r9, r8, lsl r4 │ │ │ │ orreq r3, sl, r8, asr #31 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x01010ab8 │ │ │ │ smlatteq r0, r8, r3, r3 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r0, r0, lsr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ strdeq r3, [r0, -r8] │ │ │ │ @@ -392775,15 +392775,15 @@ │ │ │ │ tsteq r0, r8, lsr r7 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01010ab8 │ │ │ │ smlabbeq r0, r0, r6, r3 │ │ │ │ orreq r3, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x010037b0 │ │ │ │ - smlatbeq r0, r8, r1, r3 │ │ │ │ + @ instruction: 0x010031b0 │ │ │ │ tsteq r0, r8, ror #14 │ │ │ │ orrseq r1, r1, r8, asr #6 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, asr r7 │ │ │ │ tsteq r0, r0, ror r7 │ │ │ │ @@ -392814,15 +392814,15 @@ │ │ │ │ @ instruction: 0x01003790 │ │ │ │ tsteq r0, r8, lsr r8 │ │ │ │ andle r0, r0, r1 │ │ │ │ smlatteq r0, r0, r7, r3 │ │ │ │ rsbeq ip, lr, #8, 4 @ 0x80000000 │ │ │ │ smlatteq r0, r8, r7, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, asr r1 │ │ │ │ + tsteq r0, r8, asr r1 │ │ │ │ smlalbbeq r4, sl, r8, fp │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq lr, lr, r8, lsl #4 │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ smlalbteq ip, sl, r8, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r0, r0, lsr #21 │ │ │ │ @@ -393052,15 +393052,15 @@ │ │ │ │ orrseq lr, r1, r0, ror r5 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ ldrdeq lr, [pc, r8] │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ orreq r3, r0, r0, lsl #25 │ │ │ │ rsbeq r0, ip, #232 @ 0xe8 │ │ │ │ rsbseq r8, pc, #32, 4 │ │ │ │ - @ instruction: 0x01003fb8 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ smlabbeq r0, r8, fp, r3 │ │ │ │ ldrbteq pc, [pc], #1320 @ 1003bb0 <__bss_end__@@Base+0x296b94> @ │ │ │ │ orreq r9, lr, r8, ror #27 │ │ │ │ rsbeq r3, fp, #240, 6 @ 0xc0000003 │ │ │ │ orreq lr, lr, r0, asr #17 │ │ │ │ strdeq r3, [r0, -r0] │ │ │ │ @ instruction: 0x01003bb0 │ │ │ │ @@ -393212,18 +393212,18 @@ │ │ │ │ orreq ip, lr, r8, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r0, r8, ror #27 │ │ │ │ tsteq r0, r8, lsl #28 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ - tsteq r0, r0, lsr lr │ │ │ │ - orrseq sp, r0, r0, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r3, [sl, r0] │ │ │ │ + tsteq r0, r0, lsr lr │ │ │ │ + orrseq sp, r0, r0, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ tsteq r0, r8, lsl lr │ │ │ │ smlaltbeq r4, sl, r8, fp │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, asr #28 │ │ │ │ @@ -393292,18 +393292,18 @@ │ │ │ │ tsteq r0, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r0, r8, lsl #29 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq ip, ip, r8, ror r4 │ │ │ │ tsteq r0, r8, rrx │ │ │ │ tsteq r0, r0, asr pc │ │ │ │ - smlabbeq r0, r8, pc, r3 @ │ │ │ │ - smlaltteq lr, pc, r8, r6 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq fp, fp, r8, r9 @ │ │ │ │ + smlabbeq r0, r8, pc, r3 @ │ │ │ │ + smlaltteq lr, pc, r8, r6 @ │ │ │ │ smlabteq sp, r0, r0, r0 │ │ │ │ @ instruction: 0x019051b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq sp, r0, r0, asr r9 │ │ │ │ @ instruction: 0x01003fb0 │ │ │ │ tsteq r0, r0, ror pc │ │ │ │ @ instruction: 0x01003f98 │ │ │ │ @@ -393314,42 +393314,42 @@ │ │ │ │ orreq pc, pc, r0, asr r3 @ │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ cmpeq r4, r8, asr r8 │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ smlatbeq r0, r8, pc, r3 @ │ │ │ │ - smlatteq r0, r8, r7, r4 │ │ │ │ - tsteq r0, r8, lsl pc │ │ │ │ - smlabteq r0, r8, pc, r3 @ │ │ │ │ + smlabteq r0, r0, pc, r3 @ │ │ │ │ orreq r2, r7, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r8 │ │ │ │ tsteq sl, r8, lsl #31 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ + smlatteq r0, r8, r7, r4 │ │ │ │ + tsteq r0, r8, lsl pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ - tsteq r1, r8, ror pc │ │ │ │ - orreq fp, r0, r8, asr #25 │ │ │ │ + tsteq r4, r8, ror #13 │ │ │ │ + orreq r4, sl, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ mrseq r4, (UNDEF: 0) │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8 │ │ │ │ - tsteq r4, r8, ror #13 │ │ │ │ - orreq r4, sl, r8, lsl r0 │ │ │ │ + tsteq r1, r8, ror pc │ │ │ │ + orreq fp, r0, r8, asr #25 │ │ │ │ qaddeq r4, r0, r0 │ │ │ │ - strdeq r3, [r0, -r8] │ │ │ │ + tsteq r0, r8, lsl r0 │ │ │ │ smlatteq r0, r8, pc, r3 @ │ │ │ │ orreq r3, r0, r0, lsl #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01004790 │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ ldrdeq r4, [pc, r8] │ │ │ │ qaddeq r4, r8, r0 │ │ │ │ @@ -393372,15 +393372,15 @@ │ │ │ │ orreq r3, r0, r8, lsr #30 │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ swpeq r4, r8, [r0] │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ smlatbeq r0, r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #2 │ │ │ │ - tsteq r0, r0, ror #30 │ │ │ │ + tsteq r0, r8, ror #30 │ │ │ │ smlaltteq lr, pc, r8, r5 @ │ │ │ │ strheq r4, [r0, -r0] │ │ │ │ cmpeq sp, r8, lsr lr │ │ │ │ strheq r4, [r0, -r8] │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, pc, r8, asr #6 │ │ │ │ @@ -393400,18 +393400,18 @@ │ │ │ │ orreq r9, sp, r0, lsl #27 │ │ │ │ tsteq r0, r0, ror #2 │ │ │ │ strdeq r4, [r0, -r0] │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ tsteq r0, r8, ror r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r0, r8, ror pc │ │ │ │ - tsteq r0, r8, lsr r1 │ │ │ │ - smlatbeq r1, r0, r5, fp │ │ │ │ tstpeq r0, r0, ror r6 @ p-variant is OBSOLETE │ │ │ │ orreq r4, sl, r0, asr #32 │ │ │ │ + tsteq r0, r8, lsr r1 │ │ │ │ + smlatbeq r1, r0, r5, fp │ │ │ │ tsteq r0, r8, lsr #2 │ │ │ │ smlalbbeq ip, ip, r8, r0 @ │ │ │ │ tsteq r0, r0, lsr r1 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018fccb8 │ │ │ │ strdeq r4, [r0, -r0] │ │ │ │ @@ -393450,20 +393450,20 @@ │ │ │ │ tsteq r0, r0, lsr #4 │ │ │ │ tsteq r0, r0, lsr #2 │ │ │ │ hvceq 52216 @ 0xcbf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, ip, r0, lsl #18 │ │ │ │ ldrdeq r4, [r0, -r8] │ │ │ │ rsbeq r2, r3, #192, 24 @ 0xc000 │ │ │ │ - smlatteq r0, r0, r1, r4 │ │ │ │ + smlatteq r0, r8, r1, r4 │ │ │ │ smlabteq r0, r8, r2, r4 │ │ │ │ - smlatbeq r0, r8, r0, r4 │ │ │ │ - cmpeq sp, r8, lsr #28 │ │ │ │ tsteq r9, r0, asr r2 │ │ │ │ orreq r4, sl, r8, rrx │ │ │ │ + smlatbeq r0, r8, r0, r4 │ │ │ │ + cmpeq sp, r8, lsr #28 │ │ │ │ rsbeq ip, r6, #120, 12 @ 0x7800000 │ │ │ │ ldrdeq r5, [ip, r0] │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ smlabteq r0, r8, r1, r4 │ │ │ │ rsbseq r2, r8, #168, 12 @ 0xa800000 │ │ │ │ @ instruction: 0x019086d0 │ │ │ │ tsteq r0, r8, lsr #4 │ │ │ │ @@ -394026,20 +394026,20 @@ │ │ │ │ ldrdeq r4, [pc, r8] │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ orreq r4, r0, r8, lsr #8 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ @ instruction: 0x01902398 │ │ │ │ tsteq r0, r0, asr ip │ │ │ │ smlabteq r0, r8, sl, r4 │ │ │ │ - smlatteq r0, r0, sl, r4 │ │ │ │ + smlatteq r0, r8, sl, r4 │ │ │ │ hvceq 52744 @ 0xce08 │ │ │ │ - strdeq r4, [r0, -r0] │ │ │ │ - andle r0, r0, r1 │ │ │ │ tsteq lr, r0, ror #30 │ │ │ │ @ instruction: 0x018a4090 │ │ │ │ + strdeq r4, [r0, -r0] │ │ │ │ + andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sp, r0, ror #5 │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ @ instruction: 0x018f95b8 │ │ │ │ @ instruction: 0x01004cb0 │ │ │ │ strdeq r4, [r0, -r8] │ │ │ │ smlabteq r0, r0, r8, r4 │ │ │ │ @@ -394118,19 +394118,19 @@ │ │ │ │ strdeq r4, [r0, r0] │ │ │ │ tsteq r0, r0, lsr #24 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq ip, pc, r8, ror #24 │ │ │ │ smlatbeq r0, r0, ip, r4 │ │ │ │ tsteq r0, r8, lsr ip │ │ │ │ - tsteq r0, r0, lsr ip │ │ │ │ - ldrdeq r4, [sl, #-184] @ 0xffffff48 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, sl, r0, ror #31 │ │ │ │ - tsteq r0, r8, asr #24 │ │ │ │ + tsteq r0, r0, lsr ip │ │ │ │ + ldrdeq r4, [sl, #-184] @ 0xffffff48 │ │ │ │ + tsteq r0, r0, asr ip │ │ │ │ tsteq r0, r8, lsl ip │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq fp, pc, r8, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r0, r8, lsl r5 │ │ │ │ @@ -394195,15 +394195,15 @@ │ │ │ │ @ instruction: 0x010041b0 │ │ │ │ @ instruction: 0x01804590 │ │ │ │ tsteq r0, r0, ror sp │ │ │ │ cmpeq fp, r8, lsl #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror #28 │ │ │ │ + tsteq r0, r0, ror lr │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq pc, sp, r8, asr #11 │ │ │ │ @ instruction: 0x01004d90 │ │ │ │ smlalbbeq r0, sp, r8, r3 │ │ │ │ @ instruction: 0x01004d98 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -394232,15 +394232,15 @@ │ │ │ │ orreq r4, r0, r0, ror #11 │ │ │ │ tsteq r0, r0, lsr lr │ │ │ │ smlabbeq r0, r0, sp, r4 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ @ instruction: 0x01902398 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ @ instruction: 0x01902398 │ │ │ │ - tsteq r0, r0, ror r3 │ │ │ │ + tsteq r0, r8, ror r3 │ │ │ │ tsteq r0, r8, lsl #28 │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ tsteq r0, r0, asr #28 │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq sl, sp, r0, ror sp │ │ │ │ @@ -394254,24 +394254,24 @@ │ │ │ │ cmpeq r2, r8, lsl ip │ │ │ │ tsteq r0, r8, asr lr │ │ │ │ @ instruction: 0x01010d90 │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ tsteq r0, r8, lsr sp │ │ │ │ smlabbeq r0, r8, sp, r4 │ │ │ │ strheq fp, [ip, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror lr │ │ │ │ tsteq r3, r8, lsl #16 │ │ │ │ cmpeq fp, r8, lsl ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r8, lr, r4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r4, r0, r0, lsr r6 │ │ │ │ + smlabbeq r0, r8, lr, r4 │ │ │ │ tstpeq r0, r0, lsr #16 @ p-variant is OBSOLETE │ │ │ │ orreq r5, sl, r0, lsr r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r4, r0, r0, lsr r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatbeq r0, r8, lr, r4 │ │ │ │ @ instruction: 0x01004e98 │ │ │ │ cmpeq ip, r8, ror #6 │ │ │ │ smlatbeq r0, r0, lr, r4 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq ip, [pc, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -394300,18 +394300,18 @@ │ │ │ │ orreq r4, r0, r0, lsl #13 │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ tsteq r0, r8, lsl pc │ │ │ │ smlatbeq r0, r0, pc, r4 @ │ │ │ │ @ instruction: 0x01004e90 │ │ │ │ smlaltteq lr, ip, r8, r2 │ │ │ │ - tsteq r0, r0, lsr pc │ │ │ │ - cmpeq sl, r8, lsl #10 │ │ │ │ rsbeq r1, sp, #72 @ 0x48 │ │ │ │ orreq r5, sl, r0, lsr r0 │ │ │ │ + tsteq r0, r0, lsr pc │ │ │ │ + cmpeq sl, r8, lsl #10 │ │ │ │ tsteq r0, r8, lsr pc │ │ │ │ cmpeq sl, r8, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r4, [r0, -r0] │ │ │ │ @ instruction: 0x01001bb0 │ │ │ │ orreq r4, r0, r8, lsr #13 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ @@ -394355,21 +394355,21 @@ │ │ │ │ ldrdeq r4, [r0, -r8] │ │ │ │ @ instruction: 0x014d3898 │ │ │ │ strdeq r4, [r0, -r0] │ │ │ │ swpeq r5, r0, [r0] @ │ │ │ │ @ instruction: 0x01004eb8 │ │ │ │ cmpeq sp, r8, asr #32 │ │ │ │ tsteq r0, r0, asr #22 │ │ │ │ - tsteq r0, r0, lsr #30 │ │ │ │ + tsteq r0, r8, lsr #30 │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ orreq r4, r0, r0, lsr #14 │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ tsteq r0, r8, asr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, lsr #30 │ │ │ │ + tsteq r0, r8, lsr #30 │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8 │ │ │ │ strdeq r5, [r0, -r0] │ │ │ │ @ instruction: 0x01004f90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -394446,80 +394446,80 @@ │ │ │ │ orreq r4, r0, r8, ror #15 │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ orreq fp, r0, r8, ror ip │ │ │ │ @ instruction: 0x01005198 │ │ │ │ tsteq r0, r0, asr r1 │ │ │ │ smlatteq r0, r8, r2, r5 │ │ │ │ tsteq r0, r0, asr #2 │ │ │ │ - smlatbeq r0, r8, r1, r5 │ │ │ │ + @ instruction: 0x010051b0 │ │ │ │ cmpeq r4, r8, asr sl │ │ │ │ - tsteq r0, r8, ror r1 │ │ │ │ + smlabbeq r0, r0, r1, r5 │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ - smlatbeq r0, r0, r1, r5 │ │ │ │ - strdeq r6, [r0, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsl #1 │ │ │ │ + smlatbeq r0, r0, r1, r5 │ │ │ │ + strdeq r6, [r0, -r8] │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ orreq r4, r0, r0, lsl r8 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01005190 │ │ │ │ qaddeq r5, r0, r0 │ │ │ │ smlaltbeq ip, pc, r8, r9 @ │ │ │ │ - strdeq r5, [r0, -r8] │ │ │ │ - andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, lsr #1 │ │ │ │ + strdeq r5, [r0, -r8] │ │ │ │ + andle r0, r0, r1 │ │ │ │ smlabteq r0, r0, r1, r5 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr r3 │ │ │ │ - ldrdeq r5, [r0, -r0] │ │ │ │ + smlatteq r0, r0, r1, r5 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, asr r3 │ │ │ │ + ldrdeq r5, [sl, r0] │ │ │ │ tsteq r0, r8, lsr r5 │ │ │ │ orreq r4, r0, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r5, [sl, r0] │ │ │ │ + tsteq r8, r8, asr r3 │ │ │ │ strdeq r5, [r0, -r0] │ │ │ │ orreq r7, pc, r0, lsr sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, sp, r0, lsl #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror r2 │ │ │ │ - tsteq r0, r8, lsl r2 │ │ │ │ + tsteq r0, r0, lsr #4 │ │ │ │ rsbeq ip, lr, #8, 4 @ 0x80000000 │ │ │ │ - tsteq r0, r0, ror #4 │ │ │ │ - smlatteq r0, r0, r2, r5 │ │ │ │ - tsteq r0, r8, lsr r2 │ │ │ │ + tsteq r0, r0, lsr r2 │ │ │ │ strdeq r5, [sl, r8] │ │ │ │ + tsteq r0, r8, ror #4 │ │ │ │ + smlatteq r0, r0, r2, r5 │ │ │ │ tsteq r0, r8, asr #6 │ │ │ │ orreq r4, r0, r0, ror #16 │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ - smlaltteq pc, ip, r8, r3 @ │ │ │ │ - tsteq r0, r8, asr #4 │ │ │ │ orreq r5, sl, r0, lsr #2 │ │ │ │ + tsteq r0, r8, asr #4 │ │ │ │ + smlaltteq pc, ip, r8, r3 @ │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - tsteq r0, r8, asr r2 │ │ │ │ orreq r5, sl, r8, asr #2 │ │ │ │ + tsteq r0, r8, asr r2 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ + orreq r5, sl, r0, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r0, r0, r8, ror #1 │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ - orreq r5, sl, r0, ror r1 │ │ │ │ - tsteq r0, r8, lsl #2 │ │ │ │ - cmpeq sl, r8, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a5198 │ │ │ │ + tsteq r0, r8, lsl #2 │ │ │ │ + cmpeq sl, r8, lsr ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01005290 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r0, r8, lsl #17 │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ @ instruction: 0x010052b0 │ │ │ │ @@ -394528,210 +394528,210 @@ │ │ │ │ @ instruction: 0x01005298 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r0] │ │ │ │ tsteq r5, r8, lsl #2 │ │ │ │ strdeq r7, [sp, r8] │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ orreq ip, r1, r0, lsr r2 │ │ │ │ - @ instruction: 0x010054b8 │ │ │ │ + smlabteq r0, r0, r4, r5 │ │ │ │ smlatbeq r0, r8, r2, r5 │ │ │ │ tsteq r1, r8, asr #18 │ │ │ │ ldrdeq pc, [r0, r0] │ │ │ │ ldrdeq r5, [r0, -r0] │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018048b0 │ │ │ │ ldrdeq r5, [r0, -r8] │ │ │ │ - tsteq r0, r8, asr #6 │ │ │ │ - tsteq r0, r0, lsr r2 │ │ │ │ + tsteq r0, r0, asr r3 │ │ │ │ + tsteq r0, r8, lsr r2 │ │ │ │ smlalbbeq lr, ip, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010052b8 │ │ │ │ - smlabbeq r0, r0, r3, r5 │ │ │ │ + smlabbeq r0, r8, r3, r5 │ │ │ │ smlatbeq r0, r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - mrseq r5, LR_irq │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, asr r5 │ │ │ │ - tsteq r0, r0, lsr #6 │ │ │ │ + tsteq r0, r8, lsl #6 │ │ │ │ + tsteq r0, r8, lsl r3 │ │ │ │ orreq r5, sl, r0, asr #3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ - @ instruction: 0x01005390 │ │ │ │ - orrseq ip, r0, r8, lsr lr │ │ │ │ - tsteq r0, r0, lsr r3 │ │ │ │ + tsteq r0, r8, lsr #6 │ │ │ │ orreq r5, sl, r8, ror #3 │ │ │ │ + smlatbeq r0, r0, r3, r5 │ │ │ │ + orrseq ip, r0, r8, lsr lr │ │ │ │ + tsteq r0, r8, lsr r3 │ │ │ │ + orreq r5, sl, r0, lsl r2 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq ip, pc, r8, ror #24 │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ - orreq r5, sl, r0, lsl r2 │ │ │ │ + tsteq r0, r8, asr #6 │ │ │ │ + @ instruction: 0x018a54b8 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq lr, sp, r0, ror #5 │ │ │ │ - tsteq r0, r0, asr r3 │ │ │ │ - @ instruction: 0x018a54b8 │ │ │ │ - smlabteq r0, r8, r3, r5 │ │ │ │ - tsteq r0, r8, lsr r3 │ │ │ │ - tsteq r0, r8, ror #6 │ │ │ │ + tsteq r0, r0, ror #6 │ │ │ │ orreq r5, sl, r0, ror #9 │ │ │ │ + ldrdeq r5, [r0, -r0] │ │ │ │ + tsteq r0, r0, asr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r0, r0, lsl #18 │ │ │ │ + tsteq r0, r0, ror r3 │ │ │ │ + orreq r5, sl, r0, lsr r5 │ │ │ │ @ instruction: 0x011c5698 │ │ │ │ orreq r6, sl, r0, lsl r6 │ │ │ │ - tsteq r0, r8, ror r3 │ │ │ │ - orreq r5, sl, r0, lsr r5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, ror #6 │ │ │ │ - smlabbeq r0, r8, r3, r5 │ │ │ │ + smlabbeq r0, r0, r3, r5 │ │ │ │ orreq r5, sl, r8, asr r5 │ │ │ │ - tsteq r0, r8, asr #10 │ │ │ │ - tsteq r0, r8, lsr #6 │ │ │ │ - smlatbeq r0, r0, r3, r5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r0, r8, ror #6 │ │ │ │ + @ instruction: 0x01005390 │ │ │ │ orreq r5, sl, r0, lsl #11 │ │ │ │ - smlabbeq r0, r0, fp, r3 │ │ │ │ - orreq r9, lr, r8, ror #27 │ │ │ │ + tsteq r0, r0, asr r5 │ │ │ │ + tsteq r0, r0, lsr r3 │ │ │ │ + smlatbeq r0, r8, r3, r5 │ │ │ │ + orreq r5, sl, r8, lsr #11 │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ orreq r4, r0, r8, lsr #18 │ │ │ │ - @ instruction: 0x010053b0 │ │ │ │ - orreq r5, sl, r8, lsr #11 │ │ │ │ + smlabbeq r0, r0, fp, r3 │ │ │ │ + orreq r9, lr, r8, ror #27 │ │ │ │ + @ instruction: 0x010053b8 │ │ │ │ + ldrdeq r5, [sl, r0] │ │ │ │ rsbseq lr, r4, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0x018e2a98 │ │ │ │ - smlabteq r0, r0, r3, r5 │ │ │ │ - ldrdeq r5, [sl, r0] │ │ │ │ + smlabteq r0, r8, r3, r5 │ │ │ │ + strdeq r5, [sl, r8] │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ @ instruction: 0x018fccb8 │ │ │ │ - ldrdeq r5, [r0, -r0] │ │ │ │ - strdeq r5, [sl, r8] │ │ │ │ - smlatbeq r0, r0, r4, r5 │ │ │ │ - @ instruction: 0x010053b8 │ │ │ │ - smlatteq r0, r8, r3, r5 │ │ │ │ + smlatteq r0, r0, r3, r5 │ │ │ │ orreq r5, sl, r0, lsr #12 │ │ │ │ + @ instruction: 0x010054b0 │ │ │ │ + smlabteq r0, r0, r3, r5 │ │ │ │ ldrdeq r5, [r0, -r8] │ │ │ │ orreq r4, r0, r0, asr r9 │ │ │ │ strdeq r5, [r0, -r0] │ │ │ │ - smlalbteq ip, fp, r8, r5 │ │ │ │ - strdeq r5, [r0, -r8] │ │ │ │ orreq r5, sl, r8, asr #12 │ │ │ │ + strdeq r5, [r0, -r8] │ │ │ │ + smlalbteq ip, fp, r8, r5 │ │ │ │ tsteq r0, r0, lsl #8 │ │ │ │ - andle r0, r0, r0 │ │ │ │ - tsteq r0, r8, lsl #8 │ │ │ │ orreq r5, sl, r0, ror r6 │ │ │ │ + tsteq r0, r8, lsl #8 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + tsteq r0, r0, lsl r4 │ │ │ │ + @ instruction: 0x018a5698 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ - tsteq r0, r0, lsr #8 │ │ │ │ - @ instruction: 0x018a5698 │ │ │ │ tsteq r0, r8, lsr #8 │ │ │ │ - @ instruction: 0x010131b8 │ │ │ │ + orreq r5, sl, r0, asr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r0, r8, ror r9 │ │ │ │ tsteq r0, r0, lsr r4 │ │ │ │ - orreq r5, sl, r0, asr #13 │ │ │ │ - smlabteq r0, r8, r4, r5 │ │ │ │ - smlabteq r0, r0, r6, r5 │ │ │ │ - tsteq r0, r0, asr #8 │ │ │ │ + @ instruction: 0x010131b8 │ │ │ │ + tsteq r0, r8, lsr r4 │ │ │ │ orreq r5, sl, r8, ror #13 │ │ │ │ + ldrdeq r5, [r0, -r0] │ │ │ │ + smlabteq r0, r0, r6, r5 │ │ │ │ + tsteq r0, r8, asr #8 │ │ │ │ + orreq r5, sl, r0, lsl r7 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ - tsteq r0, r0, asr r4 │ │ │ │ - orreq r5, sl, r0, lsl r7 │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ - @ instruction: 0x010131b8 │ │ │ │ - tsteq r0, r8, ror #8 │ │ │ │ orreq r5, sl, r8, lsr r7 │ │ │ │ + tsteq r0, r8, ror #8 │ │ │ │ + @ instruction: 0x010131b8 │ │ │ │ tsteq r0, r0, ror r4 │ │ │ │ - tsteq r0, r8, asr #32 │ │ │ │ + orreq r5, sl, r0, ror #14 │ │ │ │ ldrdeq r0, [r0, -r8] │ │ │ │ orreq r4, r0, r0, lsr #19 │ │ │ │ tsteq r0, r8, ror r4 │ │ │ │ - orreq r5, sl, r0, ror #14 │ │ │ │ - smlatteq r0, r0, r3, r5 │ │ │ │ - smlalbbeq ip, fp, r8, r5 │ │ │ │ - smlabbeq r0, r8, r4, r5 │ │ │ │ + tsteq r0, r8, asr #32 │ │ │ │ + smlabbeq r0, r0, r4, r5 │ │ │ │ orreq r5, sl, r8, lsl #15 │ │ │ │ + smlatteq r0, r8, r3, r5 │ │ │ │ + smlalbbeq ip, fp, r8, r5 │ │ │ │ + @ instruction: 0x01005490 │ │ │ │ + @ instruction: 0x018a57b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [r0, r0] │ │ │ │ - @ instruction: 0x01005498 │ │ │ │ - @ instruction: 0x018a57b0 │ │ │ │ + smlatbeq r0, r0, r4, r5 │ │ │ │ + ldrdeq r5, [sl, r8] │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ ldrdeq pc, [pc, r0] │ │ │ │ - @ instruction: 0x010054b0 │ │ │ │ - ldrdeq r5, [sl, r8] │ │ │ │ - tsteq r0, r8, lsr r5 │ │ │ │ - @ instruction: 0x01005490 │ │ │ │ + @ instruction: 0x010054b8 │ │ │ │ + orreq r5, sl, r0, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r0, r8, asr #19 │ │ │ │ - smlabteq r0, r0, r4, r5 │ │ │ │ - orreq r5, sl, r0, lsl #16 │ │ │ │ - ldrdeq r5, [r0, -r8] │ │ │ │ - tsteq r0, r8, lsr r4 │ │ │ │ - ldrdeq r5, [r0, -r0] │ │ │ │ + tsteq r0, r0, asr #10 │ │ │ │ + @ instruction: 0x01005498 │ │ │ │ + smlabteq r0, r8, r4, r5 │ │ │ │ orreq r5, sl, r8, lsr #16 │ │ │ │ + ldrdeq r5, [r0, -r8] │ │ │ │ + tsteq r0, r0, asr #8 │ │ │ │ + ldrdeq r5, [r0, -r8] │ │ │ │ + orreq r5, sl, r0, asr r8 │ │ │ │ tsteq r0, r8, ror #2 │ │ │ │ cmpeq r4, r8, lsr #18 │ │ │ │ - smlatteq r0, r0, r4, r5 │ │ │ │ - orreq r5, sl, r0, asr r8 │ │ │ │ + smlatteq r0, r8, r4, r5 │ │ │ │ + orreq r5, sl, r8, ror r8 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ strexeq fp, r8, [pc] @ │ │ │ │ - tsteq r0, r0, lsr #10 │ │ │ │ - orreq r5, sl, r8, ror r8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orrseq r8, r0, r8, lsr #13 │ │ │ │ + tsteq r0, r8, lsr #10 │ │ │ │ + orreq r5, sl, r0, lsr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r4, [r0, r0] │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andne r0, r0, r0 │ │ │ │ ldrdeq r1, [r0, -r0] │ │ │ │ orreq r4, r0, r8, lsl sl │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andne r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r0, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r0, r8, ror #20 │ │ │ │ - tsteq r0, r0, lsr r5 │ │ │ │ - orreq r5, sl, r0, lsr #17 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orrseq r8, r0, r8, lsr #13 │ │ │ │ + tsteq r0, r8, lsr r5 │ │ │ │ + orreq r5, sl, r8, asr #17 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq fp, pc, r8, lsr #24 │ │ │ │ - tsteq r0, r0, asr #10 │ │ │ │ - orreq r5, sl, r8, asr #17 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, lsr #10 │ │ │ │ - tsteq r0, r0, asr r5 │ │ │ │ + tsteq r0, r8, asr #10 │ │ │ │ strdeq r5, [sl, r0] │ │ │ │ - strdeq r5, [r0, -r0] │ │ │ │ - ldrdeq r5, [r0, -r8] │ │ │ │ - tsteq r0, r0, ror #10 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r0, r0, lsr r5 │ │ │ │ + tsteq r0, r8, asr r5 │ │ │ │ orreq r5, sl, r8, lsl r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + strdeq r5, [r0, -r0] │ │ │ │ + smlatteq r0, r0, r4, r5 │ │ │ │ tsteq r0, r8, ror #10 │ │ │ │ - tsteq r0, r0, ror r5 │ │ │ │ orreq r5, sl, r0, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, ror r5 │ │ │ │ tsteq r0, r8, ror r5 │ │ │ │ - smlabbeq r0, r0, r5, r5 │ │ │ │ orreq r5, sl, r8, ror #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabteq r0, r8, r5, r5 │ │ │ │ - @ instruction: 0x01005590 │ │ │ │ + smlabbeq r0, r0, r5, r5 │ │ │ │ + smlabbeq r0, r8, r5, r5 │ │ │ │ @ instruction: 0x018a5990 │ │ │ │ - @ instruction: 0x010055b0 │ │ │ │ - ldrsbeq r9, [r2, #-168] @ 0xffffff58 │ │ │ │ - smlatbeq r0, r8, r5, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabteq r0, r8, r5, r5 │ │ │ │ + @ instruction: 0x01005598 │ │ │ │ @ instruction: 0x018a59b8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, pc, r0, lsr sp @ │ │ │ │ - tsteq r0, r0, lsl lr │ │ │ │ - @ instruction: 0x01804a90 │ │ │ │ @ instruction: 0x010055b8 │ │ │ │ + ldrsbeq r9, [r2, #-168] @ 0xffffff58 │ │ │ │ + @ instruction: 0x010055b0 │ │ │ │ orreq r5, sl, r0, ror #19 │ │ │ │ - smlabteq r0, r0, r5, r5 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + tsteq r0, r0, lsl lr │ │ │ │ + @ instruction: 0x01804a90 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, pc, r0, lsr sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, lsl #20 │ │ │ │ + smlabteq r0, r0, r5, r5 │ │ │ │ + andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq pc, [ip, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r8] │ │ │ │ tsteq r2, r0, lsr lr │ │ │ │ orreq ip, r1, r8, asr r2 │ │ │ │ tsteq r0, r8, lsr #12 │ │ │ │ @@ -394758,15 +394758,15 @@ │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ tsteq r0, r0, asr #12 │ │ │ │ qaddeq r0, r0, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r0, r0, ror #21 │ │ │ │ tsteq r0, r8, asr #12 │ │ │ │ smlabbeq r0, r0, r8, r5 │ │ │ │ - smlabbeq r0, r8, r5, r5 │ │ │ │ + @ instruction: 0x01005590 │ │ │ │ cmpeq r2, r8, ror r9 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq pc, pc, r0, lsr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r0, r8, ror #12 │ │ │ │ @ instruction: 0x014d4198 │ │ │ │ @@ -394791,15 +394791,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01918b98 │ │ │ │ tsteq r0, r0, lsl r8 │ │ │ │ tsteq r0, r8, ror r6 │ │ │ │ smlatbeq r0, r0, r8, r5 │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabbeq r0, r0, r4, r5 │ │ │ │ + smlabbeq r0, r8, r4, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ smlabteq r0, r8, r6, r5 │ │ │ │ ldrdeq r7, [fp, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -394815,15 +394815,15 @@ │ │ │ │ tsteq r0, r8, lsl r7 │ │ │ │ smlatteq r0, r0, r7, r5 │ │ │ │ @ instruction: 0x01005698 │ │ │ │ strdeq pc, [ip, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabbeq r0, r0, r4, r5 │ │ │ │ + smlabbeq r0, r8, r4, r5 │ │ │ │ tsteq r0, r8, lsr r7 │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ tsteq r0, r8, lsr #14 │ │ │ │ ldrdeq r7, [fp, r0] │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ tsteq r0, r0, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -394934,55 +394934,53 @@ │ │ │ │ @ instruction: 0x010058b8 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ ldrdeq pc, [pc, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r5, [r0, -r8] │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ - smlabbeq r0, r8, sl, r5 │ │ │ │ - smlalbteq pc, ip, r8, r5 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r5, [sl, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r4, r0, r0, lsr #24 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r4, r0, r0, lsr #24 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, asr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a5198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, asr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, ror #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsl r2 │ │ │ │ + tsteq r0, r0, lsr #18 │ │ │ │ + @ instruction: 0x018a54b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ - tsteq r0, r8, lsr #18 │ │ │ │ - @ instruction: 0x018a54b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, ror #9 │ │ │ │ - tsteq r0, r0, asr r9 │ │ │ │ + tsteq r0, r8, asr #18 │ │ │ │ orreq r5, sl, r0, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [sl, r0] │ │ │ │ + smlabbeq r0, r0, r9, r5 │ │ │ │ + strdeq r5, [sl, r8] │ │ │ │ tsteq r0, r0, lsl #30 │ │ │ │ orreq r4, r0, r0, ror ip │ │ │ │ smlabbeq r0, r8, r9, r5 │ │ │ │ - strdeq r5, [sl, r8] │ │ │ │ - @ instruction: 0x01005990 │ │ │ │ orreq r5, sl, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a5698 │ │ │ │ @@ -394994,56 +394992,58 @@ │ │ │ │ orreq r5, sl, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, lsl #15 │ │ │ │ - tsteq r0, r0, ror #24 │ │ │ │ - @ instruction: 0x01804c98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a57b0 │ │ │ │ - tsteq r0, r0, ror r9 │ │ │ │ + tsteq r0, r0, ror #24 │ │ │ │ + @ instruction: 0x01804c98 │ │ │ │ + tsteq r0, r8, ror #18 │ │ │ │ ldrdeq r5, [sl, r8] │ │ │ │ - strdeq r5, [r0, -r0] │ │ │ │ + smlatteq r0, r8, r9, r5 │ │ │ │ orreq r5, sl, r0, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, lsr #16 │ │ │ │ - smlatbeq r0, r8, r9, r5 │ │ │ │ + smlatbeq r0, r0, r9, r5 │ │ │ │ orreq r5, sl, r0, asr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, asr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r5, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, lsl r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, asr #18 │ │ │ │ - tsteq r0, r8, lsr r6 │ │ │ │ - orreq r4, r0, r0, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, ror #18 │ │ │ │ - smlabteq r0, r0, r9, r5 │ │ │ │ + tsteq r0, r8, lsr r6 │ │ │ │ + orreq r4, r0, r0, asr #25 │ │ │ │ + @ instruction: 0x010059b8 │ │ │ │ @ instruction: 0x018a5990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a59b8 │ │ │ │ - tsteq r0, r8, ror #20 │ │ │ │ + tsteq r0, r0, ror #20 │ │ │ │ orreq r5, sl, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, lsl #20 │ │ │ │ - @ instruction: 0x01005a90 │ │ │ │ + smlabbeq r0, r8, sl, r5 │ │ │ │ + smlalbteq pc, ip, r8, r5 @ │ │ │ │ + @ instruction: 0x01005a98 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq pc, pc, r0, lsr pc @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsr sl │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq pc, pc, r0, lsr pc @ │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ ldrdeq pc, [pc, r0] │ │ │ │ smlatteq r0, r0, sl, r5 │ │ │ │ smlatbeq r0, r0, sl, r5 │ │ │ │ tsteq r0, r0, lsl #18 │ │ │ │ cmpeq sl, r8, ror #24 │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ @@ -395064,15 +395064,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, ror #8 │ │ │ │ orreq r4, r0, r0, lsl sp │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ tsteq r0, r8, ror #22 │ │ │ │ - tsteq r0, r8, lsl #18 │ │ │ │ + smlabbeq r0, r0, sl, r5 │ │ │ │ @ instruction: 0x014cf598 │ │ │ │ strdeq r5, [r0, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -395364,15 +395364,15 @@ │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ tsteq r0, r0, asr #18 │ │ │ │ orreq r5, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01005fb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r1, r6 │ │ │ │ - tsteq r0, r8, lsl r1 │ │ │ │ + tsteq r0, r0, lsr r1 │ │ │ │ strdeq r2, [ip, r8] │ │ │ │ smlatteq r0, r0, r6, r5 │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ ldrdeq r5, [r0, -r8] │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ smlatteq r0, r0, pc, r5 @ │ │ │ │ tsteq r0, r0, rrx │ │ │ │ @@ -395450,22 +395450,22 @@ │ │ │ │ smlatteq r0, r8, r0, r6 │ │ │ │ strdeq r6, [r0, -r8] │ │ │ │ smlabteq r0, r8, r0, r6 │ │ │ │ tsteq r0, r0, lsl r1 │ │ │ │ orreq ip, r0, r0, lsr #18 │ │ │ │ mrseq r6, (UNDEF: 16) │ │ │ │ qaddeq r6, r0, r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018d3d90 │ │ │ │ + tsteq r0, r8, lsr #2 │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ - tsteq r0, r0, lsr r1 │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 48120 @ 0xbbf8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018d3d90 │ │ │ │ tsteq r0, r8, asr #2 │ │ │ │ smlabteq r0, r0, pc, r5 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, lsl #2 │ │ │ │ tsteq r0, r0, asr r1 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -395487,19 +395487,19 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r1, r0, r0, lsr sp │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ orreq r5, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010061b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r0] │ │ │ │ + @ instruction: 0x010061b8 │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ orreq r5, sl, r0, lsr #22 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r6, [r0, -r0] │ │ │ │ ldrdeq r6, [r0, -r8] │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq lr, lr, r8, lsl r1 │ │ │ │ mrseq r6, R8_usr │ │ │ │ smlabteq r0, r8, r1, r6 │ │ │ │ smlatteq r0, r0, r1, r6 │ │ │ │ @@ -395824,15 +395824,15 @@ │ │ │ │ ldrdeq r6, [r0, -r0] │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ smlatteq r4, r8, ip, r7 │ │ │ │ orreq r5, lr, r0, asr #30 │ │ │ │ tsteq r0, r8, lsl r7 │ │ │ │ smlatteq r0, r0, r6, r6 │ │ │ │ - tsteq r0, r0, lsr #18 │ │ │ │ + tsteq r0, r0, lsr r9 │ │ │ │ ldrdeq r6, [r0, -r8] │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ @ instruction: 0x0180f2b0 │ │ │ │ smlatteq r0, r8, sp, r5 │ │ │ │ orreq r5, r0, r0, asr r8 │ │ │ │ tsteq r0, r8, asr r7 │ │ │ │ strdeq r6, [r0, -r8] │ │ │ │ @@ -395964,20 +395964,20 @@ │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ tsteq r0, r8, lsl r9 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01805990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r0, -r8] │ │ │ │ - smlatteq r0, r8, r9, r6 │ │ │ │ - tsteq r0, r0, asr #16 │ │ │ │ - tsteq r0, r0, lsr r9 │ │ │ │ + tsteq r0, r8, lsr #18 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr #32 │ │ │ │ + smlatteq r0, r8, r9, r6 │ │ │ │ + tsteq r0, r0, asr #16 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ strdeq r9, [ip, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, lsr r9 │ │ │ │ tsteq r0, r0, ror #18 │ │ │ │ orreq r4, r1, r0, ror #29 │ │ │ │ @ instruction: 0x01005998 │ │ │ │ @@ -396380,140 +396380,140 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r2, r0, lsr lr │ │ │ │ orreq ip, r1, r8, asr r2 │ │ │ │ smlabbeq r0, r0, r0, r7 │ │ │ │ smlabbeq r0, r8, pc, r6 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r7, [sp, r8] │ │ │ │ - tsteq r1, r8, asr r3 │ │ │ │ - orreq r6, pc, r0, asr #21 │ │ │ │ - @ instruction: 0x01006fb8 │ │ │ │ + smlatbeq r0, r8, pc, r6 @ │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r6, r0, r0, ror r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq ip, [fp, #-8] │ │ │ │ - tsteq r0, r8, lsl r0 │ │ │ │ - smlatbeq r0, r0, pc, r6 @ │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r6, r0, r0, ror r0 │ │ │ │ + tsteq r1, r8, asr r3 │ │ │ │ + orreq r6, pc, r0, asr #21 │ │ │ │ + tsteq r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x01006fb8 │ │ │ │ ldrdeq r6, [r0, -r0] │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ ldrdeq r6, [r0, -r8] │ │ │ │ tsteq r0, r8, rrx │ │ │ │ tsteq r0, r0, lsr pc │ │ │ │ smlaltteq r1, sp, r8, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, pc, r6 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r1, r7 │ │ │ │ ldrdeq r5, [r0, -r0] │ │ │ │ @ instruction: 0x01806098 │ │ │ │ mrseq r7, (UNDEF: 0) │ │ │ │ ldrsheq sl, [r2, #-168] @ 0xffffff58 │ │ │ │ - smlabbeq r0, r8, r0, r7 │ │ │ │ + tsteq r0, r0, asr #2 │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq r1, r8, lsl r5 │ │ │ │ - orreq sp, pc, r8, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [sl, r8] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8 │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ + orreq sp, pc, r8, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r0, lsl r8 │ │ │ │ - qaddeq r7, r8, r0 │ │ │ │ - rsbseq r6, lr, #192, 20 @ 0xc0000 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r0, r0, lsl r0 │ │ │ │ + tsteq r0, r8, asr #32 │ │ │ │ + orreq lr, r0, r0, asr #5 │ │ │ │ smlabbeq r0, r8, r1, r5 │ │ │ │ orreq r6, r0, r0, asr #1 │ │ │ │ - qaddeq r7, r0, r0 │ │ │ │ - orreq lr, r0, r0, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ - tsteq r0, r0, asr #32 │ │ │ │ + tsteq r0, r8, lsr r0 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ - tsteq r0, r0, lsr r1 │ │ │ │ - tsteq r0, r8, asr #32 │ │ │ │ + tsteq r0, r8, lsl r1 │ │ │ │ + tsteq r0, r0, asr #32 │ │ │ │ + qaddeq r7, r8, r0 │ │ │ │ + rsbseq r6, lr, #192, 20 @ 0xc0000 │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ smlabteq r0, r8, r1, r7 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq fp, pc, r8, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, rrx │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ smlaltbeq r6, sl, r8, sp │ │ │ │ @ instruction: 0x01015598 │ │ │ │ orreq r4, lr, r8, asr #11 │ │ │ │ @ instruction: 0x010071b8 │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018d0398 │ │ │ │ - smlabteq r0, r8, r0, r7 │ │ │ │ + smlabteq r0, r0, r0, r7 │ │ │ │ orreq ip, r0, r8, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsl #26 │ │ │ │ + strheq r7, [r0, -r0] │ │ │ │ + orreq r5, sl, r0, lsl #26 │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ orreq r6, r0, r8, ror #1 │ │ │ │ - strheq r7, [r0, -r8] │ │ │ │ - orreq r5, sl, r0, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strheq r7, [r0, -r0] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r0, r8, r0, r7 │ │ │ │ - tsteq r0, r8, lsl r1 │ │ │ │ - smlabteq r0, r0, r0, r7 │ │ │ │ - tsteq r0, r8, lsl #2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + swpeq r7, r8, [r0] │ │ │ │ + tsteq r0, r0, lsl r1 │ │ │ │ + strheq r7, [r0, -r8] │ │ │ │ + mrseq r7, (UNDEF: 16) │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ + smlatteq r0, r0, r0, r7 │ │ │ │ + orreq r0, r0, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r0, r0, lsl r1 │ │ │ │ - smlatteq r0, r8, r0, r7 │ │ │ │ - orreq r0, r0, r8, ror #28 │ │ │ │ - mrseq r7, (UNDEF: 16) │ │ │ │ - orreq r5, sl, r0, lsl #26 │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ + orreq r5, sl, r0, lsl #26 │ │ │ │ + strdeq r7, [r0, -r0] │ │ │ │ orreq pc, r0, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r7, [r0, -r0] │ │ │ │ - tsteq r0, r0, lsl r1 │ │ │ │ - smlatteq r0, r0, r0, r7 │ │ │ │ + smlatteq r0, r8, r0, r7 │ │ │ │ + tsteq r0, r8, lsl #2 │ │ │ │ + ldrdeq r7, [r0, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq ip, fp, r8, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r7, [r0, -r0] │ │ │ │ + smlabteq r0, r8, r0, r7 │ │ │ │ + tsteq r0, r0, lsr r1 │ │ │ │ + smlabbeq r0, r8, r0, r7 │ │ │ │ tsteq r0, r0, asr #24 │ │ │ │ orreq r6, r0, r8, lsr r1 │ │ │ │ ldrdeq r6, [r0, -r0] │ │ │ │ orreq r6, r0, r0, ror #2 │ │ │ │ - tsteq r0, r8, lsr r1 │ │ │ │ - swpeq r7, r0, [r0] @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r0, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, lsr r0 │ │ │ │ + tsteq r0, r8, lsr #32 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018d0398 │ │ │ │ tsteq r0, r8, asr r1 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r1, r1, r8, lsl r6 │ │ │ │ - tsteq r0, r0, ror #2 │ │ │ │ + smlabbeq r0, r0, r1, r7 │ │ │ │ smlatbeq r0, r0, r2, r7 │ │ │ │ - smlatteq r0, r8, lr, r6 │ │ │ │ - cmpeq pc, r8, ror #16 │ │ │ │ - tsteq r0, r8, ror r1 │ │ │ │ + tsteq r0, r8, ror #2 │ │ │ │ orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq r0, r8, lsr r1 │ │ │ │ + ldrdeq r5, [sl, r8] │ │ │ │ @ instruction: 0x01006d98 │ │ │ │ orreq r6, r0, r8, lsl #3 │ │ │ │ - tsteq r0, r0, asr #2 │ │ │ │ - ldrdeq r5, [sl, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, ror #2 │ │ │ │ + tsteq r0, r0, ror #2 │ │ │ │ + smlatteq r0, r8, lr, r6 │ │ │ │ + cmpeq pc, r8, ror #16 │ │ │ │ + tsteq r0, r8, ror r1 │ │ │ │ + tsteq r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01007198 │ │ │ │ cmpeq sp, r8, lsr r3 │ │ │ │ - smlabbeq r0, r0, r1, r7 │ │ │ │ - tsteq r0, r0, lsr #32 │ │ │ │ smlatbeq r0, r0, r1, r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, lr, r0, asr #25 │ │ │ │ @ instruction: 0x01017bb8 │ │ │ │ orreq r8, r1, r8, ror #15 │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ @@ -396534,41 +396534,41 @@ │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r7, R8_usr │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r0, -r0] │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ - smlatbeq r1, r0, r5, fp │ │ │ │ - @ instruction: 0x01007190 │ │ │ │ + smlabbeq r0, r8, r1, r7 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r0, r8, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, lsr #4 │ │ │ │ orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq r0, r0, lsr r2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r2, [r0, -r8] │ │ │ │ orreq r6, r0, r0, lsl #4 │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r0, r0, lsr #4 │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ - tsteq r0, r8, lsr #4 │ │ │ │ - tsteq r0, r8, asr r2 │ │ │ │ lsleq r1, r8, #7 │ │ │ │ - tsteq r0, r0, ror #4 │ │ │ │ + tsteq r0, r8, asr r2 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [sl, r8] │ │ │ │ + tsteq r0, r8, ror #4 │ │ │ │ + smlatbeq r1, r0, r5, fp │ │ │ │ tsteq r0, r0, ror r2 │ │ │ │ strdeq r7, [r0, -r0] │ │ │ │ - smlabbeq r0, r8, r1, r7 │ │ │ │ + @ instruction: 0x01007190 │ │ │ │ cmpeq sp, r8, lsr #6 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq r5, fp, r8, lsr #24 │ │ │ │ tsteq r0, r0, ror r1 │ │ │ │ orreq r6, r0, r8, lsr #4 │ │ │ │ @ instruction: 0x010018b8 │ │ │ │ orreq r6, r0, r0, asr r2 │ │ │ │ @@ -396608,15 +396608,15 @@ │ │ │ │ orreq lr, pc, r8, lsl #12 │ │ │ │ tsteq r0, r0, ror #6 │ │ │ │ orreq r6, r0, r8, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r8, r0, r8, lsr #13 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ @ instruction: 0x01902398 │ │ │ │ - smlatbeq r0, r0, r6, r7 │ │ │ │ + ldrdeq r7, [r0, -r0] │ │ │ │ tsteq r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, lsl r3 │ │ │ │ tsteq r0, r8, asr #6 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ smlatteq r0, r8, r3, r7 │ │ │ │ @@ -396638,26 +396638,26 @@ │ │ │ │ cmpeq r4, r8, lsr #23 │ │ │ │ @ instruction: 0x01007398 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sp, r8, lsr #28 │ │ │ │ rsbseq r7, pc, #112, 30 @ 0x1c0 │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x010073b8 │ │ │ │ + smlabteq r0, r0, r3, r7 │ │ │ │ tsteq r0, r0, lsr sp │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ orreq r6, r0, r8, lsl r3 │ │ │ │ + smlabteq r0, r0, r6, r7 │ │ │ │ + cmpeq fp, r8, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ - smlabteq r0, r8, r6, r7 │ │ │ │ - cmpeq fp, r8, lsr #4 │ │ │ │ - ldrdeq r7, [r0, -r8] │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ tstpeq lr, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ orreq r5, sl, r8, lsr #26 │ │ │ │ + ldrdeq r7, [r0, -r8] │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r0, r8, r3, r7 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq fp, pc, r8, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r0, r0, r3, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -396672,49 +396672,49 @@ │ │ │ │ orreq r6, sl, r0, lsl r6 │ │ │ │ rsbseq r8, ip, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0x018e2390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, pc, r0, lsl #27 │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ tsteq r0, r8, lsl r4 │ │ │ │ - rsbeq r1, sp, #0, 24 │ │ │ │ - orrseq r8, r0, r0, asr #20 │ │ │ │ - tsteq r0, r8, lsl r2 │ │ │ │ + tsteq r0, r0, lsl r2 │ │ │ │ orreq r5, sl, r0, asr sp │ │ │ │ + rsbeq r1, sp, #248, 22 @ 0x3e000 │ │ │ │ + orrseq r8, r0, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r0, r8, ror #6 │ │ │ │ smlatbeq r0, r0, r4, r7 │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ ldrdeq fp, [r0, r0] │ │ │ │ @ instruction: 0x01007498 │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x019387b8 │ │ │ │ - smlatbeq r0, r8, r4, r7 │ │ │ │ - cmpeq r0, r8, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, ror sp │ │ │ │ + smlatbeq r0, r8, r4, r7 │ │ │ │ + cmpeq r0, r8, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01806390 │ │ │ │ smlabbeq r2, r8, r3, sl │ │ │ │ orreq r1, fp, r0, lsl r0 │ │ │ │ smlabbeq r2, r8, r3, sl │ │ │ │ strdeq sl, [fp, r8] │ │ │ │ ldrdeq r7, [r0, -r8] │ │ │ │ @ instruction: 0x01007490 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq r0, r8, r4, r7 │ │ │ │ smlabteq r0, r8, r4, r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq r6, r8, ror #2 │ │ │ │ + tsteq r6, r8, asr #2 │ │ │ │ orrseq r8, r0, r8, ror #20 │ │ │ │ tsteq r0, r0, lsl sl │ │ │ │ @ instruction: 0x018063b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, lr, r0, ror #29 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ @@ -396808,15 +396808,15 @@ │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, sl, r8, lsl #8 │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ tsteq sp, r0, lsr pc │ │ │ │ orrseq r9, r0, r8, ror #3 │ │ │ │ - tsteq r0, r0, ror r4 │ │ │ │ + tsteq r0, r8, ror r4 │ │ │ │ @ instruction: 0x01500498 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq fp, pc, r8, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, asr r6 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ svccc 0x004ccccd │ │ │ │ @@ -396828,28 +396828,28 @@ │ │ │ │ smlabbeq r0, r0, ip, r7 │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ @ instruction: 0x01017bb8 │ │ │ │ orreq r8, r1, r8, ror #15 │ │ │ │ @ instruction: 0x011c5698 │ │ │ │ orreq r6, sl, r0, lsl r6 │ │ │ │ - tsteq r0, r8, lsr #14 │ │ │ │ - @ instruction: 0x01007698 │ │ │ │ - smlabteq r0, r0, r6, r7 │ │ │ │ + smlatbeq r0, r8, r6, r7 │ │ │ │ ldrdeq r5, [sl, r8] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strheq ip, [fp, #-40] @ 0xffffffd8 │ │ │ │ @ instruction: 0x01005d98 │ │ │ │ orreq r6, r0, r0, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r0, r8, asr #10 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - strheq ip, [fp, #-40] @ 0xffffffd8 │ │ │ │ - ldrdeq r7, [r0, -r0] │ │ │ │ - smlatbeq r0, r8, r6, r7 │ │ │ │ + smlabteq r0, r8, r6, r7 │ │ │ │ + smlatbeq r0, r0, r6, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq ip, fp, r8, r2 │ │ │ │ + tsteq r0, r8, lsr #14 │ │ │ │ + @ instruction: 0x01007698 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, pc, r0, lsl #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, pc, r0, lsr sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01007690 │ │ │ │ tsteq r0, r0, lsl #14 │ │ │ │ @@ -397192,15 +397192,15 @@ │ │ │ │ @ instruction: 0x01545b98 │ │ │ │ tsteq r0, r0, asr #24 │ │ │ │ smlaltteq lr, pc, r8, r9 @ │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r0, [r0, -r0] │ │ │ │ orreq r6, r0, r0, ror #17 │ │ │ │ - mrseq r3, R8_usr │ │ │ │ + strdeq r3, [r0, -r8] │ │ │ │ orrseq r5, r1, r8, lsr #22 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ @ instruction: 0x018b6fb0 │ │ │ │ rsbseq r4, r2, #8, 24 @ 0x800 │ │ │ │ orrseq r7, r0, r8, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r7, r0, r8, lsl fp │ │ │ │ @@ -397240,22 +397240,22 @@ │ │ │ │ smlatteq r0, r8, ip, r7 │ │ │ │ mrseq r8, (UNDEF: 0) │ │ │ │ ldrdeq r7, [r0, -r0] │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ orrseq r4, r0, r0, asr #8 │ │ │ │ tsteq r0, r8, lsr #28 │ │ │ │ tsteq r0, r0, lsl #26 │ │ │ │ - tsteq r1, r8, ror pc │ │ │ │ - orreq fp, r0, r8, asr #25 │ │ │ │ - tsteq r0, r0, lsr #26 │ │ │ │ + tsteq r0, r8, lsl sp │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq ip, [fp, #-40] @ 0xffffffd8 │ │ │ │ + tsteq r1, r8, ror pc │ │ │ │ + orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r0, r0, ror #26 │ │ │ │ - tsteq r0, r0, lsl sp │ │ │ │ + tsteq r0, r0, lsr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r2, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r0, r8, asr r9 │ │ │ │ tsteq r0, r8, asr #26 │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ tsteq r0, r0, asr sp │ │ │ │ @@ -397264,46 +397264,46 @@ │ │ │ │ ldrdeq lr, [pc, #-152] @ 1007cc4 <__bss_end__@@Base+0x29aca8> │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ strdeq r9, [r0, -r8] │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ tsteq r0, r0, lsr lr │ │ │ │ strdeq r2, [ip, r8] │ │ │ │ - tsteq r0, r8, ror sp │ │ │ │ + smlabbeq r0, r0, sp, r7 │ │ │ │ cmpeq sp, r8, rrx │ │ │ │ - @ instruction: 0x01007d90 │ │ │ │ - andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r0, lsl #11 │ │ │ │ + @ instruction: 0x01007d90 │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ orreq r6, r0, r0, lsl #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, pc, r0, asr #10 │ │ │ │ - smlabteq r0, r0, r9, pc @ │ │ │ │ - orreq sp, pc, r8, ror #27 │ │ │ │ - smlatbeq r0, r8, sp, r7 │ │ │ │ + smlatbeq r0, r0, sp, r7 │ │ │ │ orreq r0, r1, r0, lsr r4 │ │ │ │ - @ instruction: 0x01007db0 │ │ │ │ + smlatbeq r0, r8, sp, r7 │ │ │ │ orreq r0, r0, r0, lsl #11 │ │ │ │ - @ instruction: 0x01007db8 │ │ │ │ + @ instruction: 0x01007db0 │ │ │ │ orreq r5, sl, r0, asr #3 │ │ │ │ - ldrdeq r7, [r0, -r8] │ │ │ │ - orreq fp, r0, r0, lsl #9 │ │ │ │ ldrdeq r7, [r0, -r0] │ │ │ │ + orreq fp, r0, r0, lsl #9 │ │ │ │ + smlabteq r0, r0, sp, r7 │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ - tsteq r0, r8, lsl #10 │ │ │ │ - orreq r6, r0, r8, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r0, r8, lsr r5 │ │ │ │ + tsteq r0, r8, lsl #10 │ │ │ │ + orreq r6, r0, r8, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabteq r0, r0, sp, r7 │ │ │ │ + @ instruction: 0x01007db8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq r0, r0, sp, r7 │ │ │ │ - strdeq r7, [r0, -r0] │ │ │ │ @ instruction: 0x01007d98 │ │ │ │ + smlabteq r0, r0, r9, pc @ │ │ │ │ + orreq sp, pc, r8, ror #27 │ │ │ │ + strdeq r7, [r0, -r0] │ │ │ │ + smlatteq r0, r0, sp, r7 │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ strheq ip, [pc, #-216] @ 1007d24 <__bss_end__@@Base+0x29ad08> │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d51b8 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ @@ -397320,28 +397320,28 @@ │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ tsteq r0, r0, asr #28 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ smlabteq r0, r8, lr, r7 │ │ │ │ tsteq r0, r0, ror sp │ │ │ │ strheq r2, [sp, #-248] @ 0xffffff08 │ │ │ │ - tsteq r0, r8 │ │ │ │ - tsteq r0, r8, ror #26 │ │ │ │ - tsteq r0, r0, ror #28 │ │ │ │ + tsteq r0, r8, asr lr │ │ │ │ orreq ip, r0, r0, asr r6 │ │ │ │ - smlatteq r0, r0, sp, r7 │ │ │ │ + ldrdeq r7, [r0, -r8] │ │ │ │ orreq r5, sl, r0, lsl r2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r0, r0, asr lr │ │ │ │ smlabbeq r0, r8, sp, r7 │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, asr lr │ │ │ │ + tsteq r0, r8 │ │ │ │ + tsteq r0, r8, ror #26 │ │ │ │ + tsteq r0, r0, ror #28 │ │ │ │ + tsteq r0, r8, ror sp │ │ │ │ @ instruction: 0x01007e98 │ │ │ │ cmpeq r2, r8, asr #28 │ │ │ │ - tsteq r0, r0, ror lr │ │ │ │ - smlabbeq r0, r0, sp, r7 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ strdeq r1, [ip, r0] │ │ │ │ strdeq r7, [r0, -r0] │ │ │ │ smlabbeq r0, r8, lr, r7 │ │ │ │ ldrdeq r7, [r0, -r0] │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x01007eb0 │ │ │ │ @@ -397370,58 +397370,58 @@ │ │ │ │ ldrsbeq r9, [r2, #-216] @ 0xffffff28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, pc, r0, lsl #27 │ │ │ │ tsteq r0, r0, asr #30 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r0, r8, lsl pc │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ - tsteq r0, r0, lsr #30 │ │ │ │ + tsteq r0, r8, lsr pc │ │ │ │ tsteq r0, r8, lsr #32 │ │ │ │ - strdeq r7, [r0, -r0] │ │ │ │ - hvceq 64712 @ 0xfcc8 │ │ │ │ + tsteq r0, r0, lsr pc │ │ │ │ + orreq r5, r0, r8, ror r3 │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ orreq r6, r0, r0, ror sl │ │ │ │ - tsteq r0, r8, lsr pc │ │ │ │ - orreq r5, r0, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq ip, fp, r8, r3 │ │ │ │ + strdeq r7, [r0, -r0] │ │ │ │ + hvceq 64712 @ 0xfcc8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [pc, r0] │ │ │ │ tsteq r0, r0, asr pc │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ smlabteq r0, r8, pc, r7 @ │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ - tsteq r0, r0, ror #30 │ │ │ │ + smlabteq r0, r0, pc, r7 @ │ │ │ │ strdeq r2, [ip, r8] │ │ │ │ + tsteq r0, r8, ror lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018d3d90 │ │ │ │ - smlabbeq r0, r0, lr, r7 │ │ │ │ + tsteq r0, r0, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r0, r0, r5, r7 │ │ │ │ @ instruction: 0x01806a98 │ │ │ │ tsteq r0, r8, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabbeq r0, r0, pc, r7 @ │ │ │ │ orreq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x01007f90 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01007f98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r0, r0, pc, r7 @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlabbeq r0, r0, pc, r7 @ │ │ │ │ smlatbeq r0, r8, pc, r7 @ │ │ │ │ - smlabbeq r0, r8, pc, r7 @ │ │ │ │ - @ instruction: 0x01007fb8 │ │ │ │ lsleq r1, r8, #7 │ │ │ │ + @ instruction: 0x01007fb8 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tsteq r0, r8, asr #2 │ │ │ │ orreq r6, r0, r0, asr #21 │ │ │ │ - smlabteq r0, r0, pc, r7 @ │ │ │ │ - andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsl r2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018d3d90 │ │ │ │ smlatbeq r0, r0, lr, r7 │ │ │ │ cmpeq sp, r8, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsl #28 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x018c8490 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ @@ -397452,15 +397452,15 @@ │ │ │ │ orreq r6, r0, r8, lsr fp │ │ │ │ tsteq r0, r0, rrx │ │ │ │ smlabbeq r0, r0, r2, r8 │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ ldrdeq r1, [lr, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ qaddeq r8, r0, r0 │ │ │ │ - tsteq r0, r8, ror lr │ │ │ │ + smlabbeq r0, r0, lr, r7 │ │ │ │ @ instruction: 0x01522d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r1, pc, #216, 12 @ 0xd800000 │ │ │ │ @ instruction: 0x018f7ab0 │ │ │ │ tsteq r0, r0, asr #6 │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ @@ -397748,15 +397748,15 @@ │ │ │ │ orreq r8, pc, r0, ror r8 @ │ │ │ │ tsteq r0, r8, lsr sp │ │ │ │ orreq r6, r0, r8, asr lr │ │ │ │ tsteq r0, r8, asr #18 │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ smlabbeq pc, r0, pc, pc @ │ │ │ │ orreq r9, r0, r0, ror #11 │ │ │ │ - tsteq r0, r8, asr r5 │ │ │ │ + tsteq r0, r8, ror #10 │ │ │ │ strdeq r8, [r0, -r8] │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ @ instruction: 0x01932098 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq r7, fp, r8, lsr #15 │ │ │ │ tsteq r0, r0, asr #20 │ │ │ │ tsteq r0, r0, lsl r5 │ │ │ │ @@ -397770,23 +397770,23 @@ │ │ │ │ orreq sl, r0, r0, asr #18 │ │ │ │ rsbseq r0, r0, #40, 2 │ │ │ │ @ instruction: 0x01907d98 │ │ │ │ tsteq r0, r0, ror r5 │ │ │ │ @ instruction: 0x01907d98 │ │ │ │ tsteq r5, r8, lsl #2 │ │ │ │ ldrdeq r6, [ip, r0] │ │ │ │ - @ instruction: 0x010085b0 │ │ │ │ - tsteq r0, r0, asr r5 │ │ │ │ - tsteq r0, r8, ror #10 │ │ │ │ + tsteq r0, r0, ror #10 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq ip, fp, r8, r3 │ │ │ │ + @ instruction: 0x010085b0 │ │ │ │ + tsteq r0, r0, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01916d98 │ │ │ │ - @ instruction: 0x010085b8 │ │ │ │ + smlabteq r0, r0, r5, r8 │ │ │ │ tsteq r0, r8, asr #10 │ │ │ │ rsbeq r0, r1, #216, 24 @ 0xd800 │ │ │ │ orreq r6, sl, r8, lsr #9 │ │ │ │ smlabteq r0, r8, sl, r6 │ │ │ │ orreq r6, r0, r8, lsr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r7, r0, r8, ror #27 │ │ │ │ @@ -397795,17 +397795,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r6, r1, r0, lsl #30 │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ orreq fp, r0, r8, ror ip │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ smlatbeq r0, r8, r5, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01008598 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsr pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x01008598 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq sp, sp, r8, lsl #8 │ │ │ │ @ instruction: 0x01008db8 │ │ │ │ smlabteq r0, r8, r5, r8 │ │ │ │ tsteq r0, r0, asr r7 │ │ │ │ smlalbbeq r3, sp, r8, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -398232,24 +398232,24 @@ │ │ │ │ orreq r3, sp, r0, lsr r4 │ │ │ │ strdeq r8, [r0, -r0] │ │ │ │ orreq r7, r0, r8, lsr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, ip, r0, lsl r8 │ │ │ │ rsbseq pc, r4, #56, 30 @ 0xe0 │ │ │ │ orreq r3, sp, r8, asr r4 │ │ │ │ - smlatbeq r0, r0, ip, r8 │ │ │ │ + @ instruction: 0x01008cb0 │ │ │ │ ldrdeq r4, [sp, #-72] @ 0xffffffb8 │ │ │ │ rsbseq r8, r5, #120, 26 @ 0x1e00 │ │ │ │ orreq r3, sp, r0, lsl #9 │ │ │ │ - smlabteq r0, r8, ip, r8 │ │ │ │ - andle r0, r0, r3 │ │ │ │ - @ instruction: 0x01008cb0 │ │ │ │ + smlatbeq r0, r8, ip, r8 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, ror #8 │ │ │ │ + smlabteq r0, r8, ip, r8 │ │ │ │ + andle r0, r0, r3 │ │ │ │ rsbseq r0, r5, #32, 2 │ │ │ │ orreq r3, sp, r8, lsr #9 │ │ │ │ tsteq r0, r8, lsr ip │ │ │ │ ldrdeq r7, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, ip, r0, ror #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -398262,18 +398262,18 @@ │ │ │ │ orreq pc, pc, r8, lsr #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, sp, r0, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, asr r9 │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ - rsbseq r7, r1, #208, 28 @ 0xd00 │ │ │ │ - orreq r3, sp, r8, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, sl, r0, lsr #32 │ │ │ │ + rsbseq r7, r1, #208, 28 @ 0xd00 │ │ │ │ + orreq r3, sp, r8, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r8, r8, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, sp, r0, ror r5 │ │ │ │ tsteq r0, r8, lsl sp │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -398742,23 +398742,23 @@ │ │ │ │ orreq r8, r0, r0, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ smlabbeq r0, r0, r4, r9 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ - @ instruction: 0x01009490 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq ip, r0, asr pc │ │ │ │ smlatbeq r0, r0, r4, r9 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ + @ instruction: 0x01009498 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq ip, r0, asr pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r0, r8, ror #12 │ │ │ │ @ instruction: 0x010094b8 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ smlabteq r0, r8, r4, r9 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ @@ -398770,18 +398770,18 @@ │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ strdeq r9, [r0, -r0] │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01808690 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ - tsteq r0, r8, lsl #10 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, sl, r0, lsl r1 │ │ │ │ + tsteq r0, r8, lsl #10 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ tsteq r0, r8, lsl r5 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ tsteq r0, r8, lsr #10 │ │ │ │ @@ -399134,24 +399134,24 @@ │ │ │ │ orreq r8, r0, r8, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ smlatbeq r0, r0, sl, r9 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ - @ instruction: 0x01009ab0 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq ip, r0, asr pc │ │ │ │ smlabteq r0, r8, sl, r9 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ + @ instruction: 0x01009ab8 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlaltteq ip, fp, r8, r5 │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ orreq r8, r0, r0, lsr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlaltteq ip, fp, r8, r5 │ │ │ │ + tsteq ip, r0, asr pc │ │ │ │ ldrdeq r9, [r0, -r8] │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ orreq r8, sp, r8, lsl #28 │ │ │ │ tsteq r0, r8, lsr #24 │ │ │ │ @@ -399162,18 +399162,18 @@ │ │ │ │ @ instruction: 0x019001d8 │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ tsteq r0, r8, ror #30 │ │ │ │ orreq r8, r0, r8, asr #21 │ │ │ │ tsteq r5, r8, ror #16 │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ - tsteq r0, r8, lsr #22 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, sl, r0, lsl #4 │ │ │ │ + tsteq r0, r8, lsr #22 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ smlabteq r5, r0, r6, sl │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ tsteq r5, r0, asr #12 │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ smlabteq r0, r0, r8, r8 │ │ │ │ @@ -399283,15 +399283,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r1, r0, r8, asr r8 │ │ │ │ tsteq r0, r0, lsr sp │ │ │ │ ldrdeq r9, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, ror #10 │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ - tsteq lr, r8, ror r6 │ │ │ │ + tsteq lr, r0, lsl #13 │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ orreq r8, r0, r0, ror #23 │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ tsteq r0, r0, lsr #10 │ │ │ │ tsteq r0, r0, ror ip │ │ │ │ cmpeq sl, r8, lsr #2 │ │ │ │ tsteq r0, r0, lsr #26 │ │ │ │ @@ -399528,22 +399528,22 @@ │ │ │ │ rsceq ip, r5, r0, lsr #17 │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ orreq r5, sp, r0, lsl #25 │ │ │ │ ldrdeq sl, [r0, -r0] │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ orreq r8, r0, r0, lsl lr │ │ │ │ - ldrdeq sl, [r0, -r8] │ │ │ │ - tsteq r0, r8, lsr r1 │ │ │ │ - @ instruction: 0x01009d90 │ │ │ │ - smlaltteq r4, sp, r8, r4 │ │ │ │ smlatteq r0, r8, r0, sl │ │ │ │ + tsteq r0, r0, asr #2 │ │ │ │ + smlatteq r0, r0, r0, sl │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq ip, fp, r8, r6 │ │ │ │ + @ instruction: 0x01009d90 │ │ │ │ + smlaltteq r4, sp, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq sl, [r0, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, ror r1 │ │ │ │ smlabteq r0, r8, sp, r9 │ │ │ │ tsteq r0, r8, lsl r1 │ │ │ │ @@ -399554,18 +399554,18 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, lsr #2 │ │ │ │ orreq ip, ip, r8, lsl #17 │ │ │ │ smlatteq r0, r8, sp, r9 │ │ │ │ @ instruction: 0x018cc8b0 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ @ instruction: 0x018eb4b8 │ │ │ │ - smlabbeq r0, r8, r1, sl │ │ │ │ - tsteq r0, r0, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [sl, r0] │ │ │ │ + smlabbeq r0, r8, r1, sl │ │ │ │ + tsteq r0, r0, lsr r1 │ │ │ │ tsteq r0, r8, asr r1 │ │ │ │ tsteq r0, r0, lsr #2 │ │ │ │ smlatteq r0, r8, sl, r8 │ │ │ │ orreq r8, r0, r0, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, ror #2 │ │ │ │ @@ -399894,24 +399894,24 @@ │ │ │ │ rsceq r5, r7, r0, ror #7 │ │ │ │ tsteq r0, r8, ror r6 │ │ │ │ strdeq r5, [r7], #56 @ 0x38 @ │ │ │ │ smlabbeq r0, r0, r6, sl │ │ │ │ rsceq r5, r7, r0, lsl r4 │ │ │ │ smlabbeq r0, r8, r6, sl │ │ │ │ rsceq r5, r7, r8, lsr #8 │ │ │ │ - @ instruction: 0x0100a690 │ │ │ │ + smlatbeq r0, r8, r6, sl │ │ │ │ rsceq r5, r7, r0, asr #8 │ │ │ │ - @ instruction: 0x0100a6b0 │ │ │ │ - rsceq r5, r7, r8, asr r4 │ │ │ │ + smlatbeq r0, r0, r6, sl │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ tsteq r0, r0, lsr #8 │ │ │ │ orreq r9, r0, r0, ror #1 │ │ │ │ - smlatbeq r0, r8, r6, sl │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, ror #14 │ │ │ │ + @ instruction: 0x0100a6b0 │ │ │ │ + rsceq r5, r7, r8, asr r4 │ │ │ │ @ instruction: 0x0100a6b8 │ │ │ │ rsceq r5, r7, r0, ror r4 │ │ │ │ smlabteq r0, r0, r6, sl │ │ │ │ rsceq r5, r7, r8, lsl #9 │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ rsceq r5, r7, r0, lsr #9 │ │ │ │ tsteq r0, r8, lsl #14 │ │ │ │ @@ -399920,20 +399920,20 @@ │ │ │ │ hvceq 54216 @ 0xd3c8 │ │ │ │ tsteq r0, r8, lsl #10 │ │ │ │ orreq r9, r0, r8, lsl #2 │ │ │ │ smlatteq r0, r8, r6, sl │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r4, r8, ror #3 │ │ │ │ - strdeq sl, [r0, -r8] │ │ │ │ + tsteq r0, r0, lsl #14 │ │ │ │ andle r0, r0, r1 │ │ │ │ + tsteq r0, r8, lsl fp │ │ │ │ + orreq r6, sl, r0, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, pc, r8, lsl #28 │ │ │ │ - tsteq r0, r0, lsr #22 │ │ │ │ - orreq r6, sl, r0, ror #7 │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, lr, r8, asr #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r0, r0, lsr r1 │ │ │ │ tsteq r0, r8, lsr #14 │ │ │ │ @@ -400274,22 +400274,22 @@ │ │ │ │ orreq r9, r0, r8, ror r4 │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ smlaleq r5, r7, r0, fp │ │ │ │ @ instruction: 0x0100acb0 │ │ │ │ rsceq r5, r7, r8, lsr #23 │ │ │ │ smlatbeq r0, r8, ip, sl │ │ │ │ orreq r4, r1, r0, ror #29 │ │ │ │ - smlabbeq r0, r0, ip, sl │ │ │ │ - smlaltbeq r4, lr, r8, r3 │ │ │ │ - smlatbeq r0, r0, ip, sl │ │ │ │ - andle r0, r0, r1 │ │ │ │ @ instruction: 0x0100ac90 │ │ │ │ + smlaltbeq r4, lr, r8, r3 │ │ │ │ + smlabbeq r0, r8, ip, sl │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsr #16 │ │ │ │ + smlatbeq r0, r0, ip, sl │ │ │ │ + andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r0, r0, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, pc, r0, lsr #20 │ │ │ │ rsbseq r8, ip, #104, 16 @ 0x680000 │ │ │ │ smlaleq r2, r5, r8, r2 │ │ │ │ @ instruction: 0x0100acb8 │ │ │ │ @@ -400302,20 +400302,20 @@ │ │ │ │ rsceq r5, r7, r8, lsl #24 │ │ │ │ ldrdeq sl, [r0, -r8] │ │ │ │ rsceq r5, r7, r0, lsr #24 │ │ │ │ smlatteq r0, r8, ip, sl │ │ │ │ rsceq r5, r7, r8, lsr ip │ │ │ │ ldrdeq r1, [r0, -r0] │ │ │ │ orreq r9, r0, r8, asr #9 │ │ │ │ - strdeq sl, [r0, -r0] │ │ │ │ + strdeq sl, [r0, -r8] │ │ │ │ rsceq r5, r7, r0, asr ip │ │ │ │ - tsteq r0, r0, lsl #26 │ │ │ │ - rsceq r5, r7, r8, ror #24 │ │ │ │ tstpeq r2, r8, lsr #32 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r6, [sl, r0] │ │ │ │ + tsteq r0, r0, lsl #26 │ │ │ │ + rsceq r5, r7, r8, ror #24 │ │ │ │ tsteq r0, r0, lsr #26 │ │ │ │ rsceq r5, r7, r0, lsl #25 │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ tsteq r0, r8, lsl sp │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ @@ -400650,20 +400650,20 @@ │ │ │ │ ldrdeq r6, [r7], #144 @ 0x90 @ │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ rsceq r6, r7, r0, lsl #20 │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ rsceq r6, r7, r8, lsl sl │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ rsceq r6, r7, r0, lsr sl │ │ │ │ - tsteq r0, r0, ror r2 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq ip, fp, r8, r8 │ │ │ │ + tsteq r0, r0, ror r2 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, ror #14 │ │ │ │ smlabbeq r0, r0, r2, fp │ │ │ │ rsceq r6, r7, r8, asr #20 │ │ │ │ smlabbeq r0, r8, r2, fp │ │ │ │ rsceq r6, r7, r0, ror #20 │ │ │ │ @ instruction: 0x0100b298 │ │ │ │ @@ -419639,15 +419639,15 @@ │ │ │ │ strdeq sp, [r1, -r8] │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r4, r8, asr #9 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ orreq r1, r4, r0, lsr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabteq r1, r0, fp, sp │ │ │ │ + tsteq r1, r0, ror ip │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsl fp │ │ │ │ tsteq ip, r8, lsl #2 │ │ │ │ orreq r0, r8, r0, ror r8 │ │ │ │ tsteq r1, r0, asr fp │ │ │ │ @@ -419684,16 +419684,16 @@ │ │ │ │ orreq r3, ip, r8, asr #17 │ │ │ │ @ instruction: 0x0101dbb0 │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ @ instruction: 0x0101dbb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r1, r8, sl, sp │ │ │ │ ldrdeq r7, [r2, #-168] @ 0xffffff58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, ror r1 │ │ │ │ + tsteq r1, r0, ror #24 │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ ldrdeq sp, [r1, -r0] │ │ │ │ tsteq r1, r8, asr fp │ │ │ │ smlatteq r4, r8, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r1, r8, fp, sp │ │ │ │ @ instruction: 0x0101d998 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -419724,20 +419724,20 @@ │ │ │ │ @ instruction: 0x01818090 │ │ │ │ smlabteq r1, r8, lr, pc @ │ │ │ │ strdeq r5, [r4, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ - tsteq r1, r0, ror ip │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r5, r0, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014bc998 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r5, r0, lsr #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r0, ror r1 │ │ │ │ strdeq sp, [r1, -r0] │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ smlabbeq r1, r8, ip, sp │ │ │ │ cmpeq r4, r8, lsl #8 │ │ │ │ smlatbeq r1, r0, ip, sp │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ @@ -439200,22 +439200,22 @@ │ │ │ │ orreq r4, r9, r8, ror #7 │ │ │ │ smlatbeq r3, r0, ip, r0 │ │ │ │ orreq r4, r9, r8, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r9, r8, lsl #9 │ │ │ │ @ instruction: 0x0102d790 │ │ │ │ cmpeq r2, r8, ror r3 │ │ │ │ - smlabteq r3, r0, ip, r0 │ │ │ │ + tsteq r3, r0, lsl ip │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ tsteq r3, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq r3, r8, r8, r6 │ │ │ │ - smlabteq r1, r8, r6, lr │ │ │ │ - tsteq r3, r0, lsl ip │ │ │ │ + smlabteq r3, r8, ip, r0 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq fp, r8, asr #20 │ │ │ │ ldrdeq r0, [r3, -r8] │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ tsteq r3, r8, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r3, r8, ip, r0 │ │ │ │ tsteq sp, r0, lsl r5 │ │ │ │ strdeq r0, [r3, -r0] │ │ │ │ @@ -442232,16 +442232,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r3, r0, lsr ip │ │ │ │ strdeq r3, [r3, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r0, lsr sp │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - cmpeq fp, r8, asr #20 │ │ │ │ + smlatbeq r3, r8, r8, r6 │ │ │ │ + smlabteq r1, r8, r6, lr │ │ │ │ smlabteq r3, r0, ip, r3 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ tsteq r3, r8, lsr ip │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r0, r0, lsl #27 │ │ │ │ tsteq r3, r0, ror #24 │ │ │ │ @@ -442404,18 +442404,18 @@ │ │ │ │ smlaltbeq r7, r3, r8, pc @ │ │ │ │ @ instruction: 0x01033eb0 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ smlatteq r3, r0, r0, r7 │ │ │ │ smlabteq r1, r8, r6, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsr lr │ │ │ │ + tsteq r0, r8, ror r1 │ │ │ │ + orreq r6, sl, r0, asr r7 │ │ │ │ ldrdeq r3, [r3, -r0] │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ - smlabbeq r0, r0, r1, r5 │ │ │ │ - orreq r6, sl, r0, asr r7 │ │ │ │ smlatbeq r3, r0, r4, r0 │ │ │ │ smlabteq r1, r8, r6, lr │ │ │ │ smlatteq r3, r0, lr, r3 │ │ │ │ ldrdeq r6, [r7, #-56] @ 0xffffffc8 │ │ │ │ tsteq r3, r0, lsr #30 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -450467,15 +450467,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0187a498 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0187a498 │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ - tsteq r3, r8, ror #12 │ │ │ │ + smlabbeq r3, r8, r6, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, lsl r1 │ │ │ │ smlatteq r3, r0, ip, fp │ │ │ │ ldrdeq fp, [r4, #-184] @ 0xffffff48 │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ tsteq fp, r8, lsl #8 │ │ │ │ @ instruction: 0x010358b0 │ │ │ │ @@ -451086,24 +451086,24 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ strheq fp, [r4, #-216] @ 0xffffff28 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq pc, r7, r8, ror #29 │ │ │ │ smlabteq r3, r8, r6, ip │ │ │ │ tsteq r3, r8, asr r6 │ │ │ │ - tsteq r3, r8, lsr r1 │ │ │ │ - smlatbeq r3, r0, r5, ip │ │ │ │ + smlabbeq r3, r0, r6, ip │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ tsteq r3, r8, ror r6 │ │ │ │ orreq r0, r0, r0, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - smlabbeq r3, r8, r6, ip │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl #22 │ │ │ │ + tsteq r3, r8, lsr r1 │ │ │ │ + smlatbeq r3, r0, r5, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r8, lsr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsl #28 │ │ │ │ smlatbeq r3, r8, r6, ip │ │ │ │ @ instruction: 0x01428898 │ │ │ │ @ instruction: 0x0103c6b0 │ │ │ │ @@ -451466,16 +451466,16 @@ │ │ │ │ smlabteq r3, r8, fp, ip │ │ │ │ tsteq r3, r8, asr #24 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq sl, [r3, -r8] │ │ │ │ orreq r3, r7, r8, asr #17 │ │ │ │ - smlatbeq r1, r0, r5, fp │ │ │ │ - ldrdeq sp, [lr, r8] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r6, sl, r0, asr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq r3, r0, ip, ip │ │ │ │ smlabteq r4, r8, r0, r1 │ │ │ │ tsteq r3, r8, ror ip │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -451582,16 +451582,16 @@ │ │ │ │ rsceq sl, r3, r0, lsl r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r5, r8, lsl #30 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r8, lsl lr │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r6, sl, r0, asr #16 │ │ │ │ + smlatbeq r1, r0, r5, fp │ │ │ │ + ldrdeq sp, [lr, r8] │ │ │ │ tsteq r3, r8, lsr lr │ │ │ │ tsteq sp, r8, lsr #2 │ │ │ │ tsteq r3, r0, asr #28 │ │ │ │ smlatteq sp, r8, r1, r4 │ │ │ │ tsteq r3, r8, asr #28 │ │ │ │ cmpeq r0, r8, lsr r9 │ │ │ │ tsteq r3, r0, asr lr │ │ │ │ @@ -451601,15 +451601,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r1, r8, lsl #30 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r8, lsr r7 │ │ │ │ @ instruction: 0x0103ceb8 │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r3, r8, asr ip │ │ │ │ + tsteq r3, r8, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ smlabbeq r3, r8, lr, ip │ │ │ │ orreq r5, r1, r0, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01800e90 │ │ │ │ tsteq r3, r8, ror lr │ │ │ │ @@ -457030,15 +457030,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r4, r0, asr #6 │ │ │ │ orreq r0, r0, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ - @ instruction: 0x010446b8 │ │ │ │ + tsteq r4, r8, lsl r7 │ │ │ │ orrseq ip, r0, r0, lsl lr │ │ │ │ tsteq r4, r8, asr r3 │ │ │ │ strheq r6, [r7, #-248] @ 0xffffff08 │ │ │ │ tsteq r4, r8, ror r3 │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r4, r8, ror #6 │ │ │ │ smlalbteq sp, r4, r8, r3 │ │ │ │ @@ -459298,22 +459298,22 @@ │ │ │ │ smlaltteq ip, r2, r8, r3 │ │ │ │ smlatbeq r4, r8, r6, r4 │ │ │ │ cmpeq r4, r8, lsr #26 │ │ │ │ @ instruction: 0x010446b0 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r6, r0, ror #17 │ │ │ │ - tsteq r4, r0, lsr #30 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq r4, [r4, -r0] │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ smlabteq r4, r8, r6, r4 │ │ │ │ smlalbbeq pc, r0, r8, r5 @ │ │ │ │ tsteq r4, r0, lsl r7 │ │ │ │ @ instruction: 0x0140f598 │ │ │ │ - tsteq r4, r8, lsl r7 │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq ip, [fp, #-184] @ 0xffffff48 │ │ │ │ smlatteq r4, r8, r6, r4 │ │ │ │ orreq r0, r0, r0, ror r6 │ │ │ │ strdle r0, [r0], -pc @ │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r4, r0, r6, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -459322,16 +459322,16 @@ │ │ │ │ strdeq r4, [r4, -r0] │ │ │ │ tsteq r4, r8, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r4, [r4, -r8] │ │ │ │ + tsteq r4, r0, lsr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq ip, [fp, #-184] @ 0xffffff48 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r7, r9, r8, r9 │ │ │ │ tsteq r4, r8, ror #14 │ │ │ │ tsteq r4, r8, asr r6 │ │ │ │ tsteq r4, r8, lsr r7 │ │ │ │ tsteq r4, r8, asr r7 │ │ │ │ tsteq r4, r0, asr #14 │ │ │ │ @@ -459391,15 +459391,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ smlabteq r4, r8, r7, r4 │ │ │ │ andle r0, r0, r0 │ │ │ │ smlabbeq r4, r8, r7, r4 │ │ │ │ tsteq r4, r8, lsr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabteq r4, r0, r8, r4 │ │ │ │ + smlabteq r4, r8, r8, r4 │ │ │ │ ldrdeq r0, [r2, -r0] │ │ │ │ orreq sp, r1, r8, ror #5 │ │ │ │ tsteq r4, r0, ror r8 │ │ │ │ tsteq r4, r0, lsr r8 │ │ │ │ smlabteq r4, r8, r5, r4 │ │ │ │ ldrdeq r4, [r4, -r0] │ │ │ │ tsteq r4, r0, asr r8 │ │ │ │ @@ -459428,18 +459428,18 @@ │ │ │ │ tsteq r4, r0, lsl #18 │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ cmpeq r2, r8, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r7, r0, lsr r8 │ │ │ │ tsteq r3, r8, lsl r3 │ │ │ │ orreq sl, r1, r8, lsl #13 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r4, r8, lsl r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, sl, r0, lsr r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r4, r8, lsl r9 │ │ │ │ smlabbeq r1, r8, pc, r8 @ │ │ │ │ orreq r0, r0, r8, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r4, [r4, -r0] │ │ │ │ smlatteq r4, r8, r8, r4 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -477190,15 +477190,15 @@ │ │ │ │ orreq sp, r3, r0, lsl #4 │ │ │ │ tsteq r5, r8, lsr lr │ │ │ │ orreq r2, r0, r0, lsl #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r8, lsr #28 │ │ │ │ tsteq r1, r8, asr r9 │ │ │ │ @ instruction: 0x01845c98 │ │ │ │ - rsbeq sp, ip, #8, 18 @ 0x20000 │ │ │ │ + rsbeq sp, ip, #184, 18 @ 0x2e0000 │ │ │ │ @ instruction: 0x01917ef0 │ │ │ │ ldrdeq r5, [r5, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r0, ror #28 │ │ │ │ tstpeq r0, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r5, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -477764,16 +477764,16 @@ │ │ │ │ orreq r2, r6, r0, lsl #5 │ │ │ │ smlabbeq r5, r0, r7, r6 │ │ │ │ tsteq r5, r8, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r1, r8, lsl r5 │ │ │ │ - orrseq r0, r0, r0, ror #12 │ │ │ │ + @ instruction: 0x010567b8 │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r5, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ tsteq r5, r8, lsr #12 │ │ │ │ smlabbeq r5, r8, r7, r6 │ │ │ │ @@ -477794,18 +477794,18 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r5, r8, r7, r6 │ │ │ │ cmpeq r5, r8, asr r8 │ │ │ │ @ instruction: 0x010567b0 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r6, r0, lsl #5 │ │ │ │ - smlabteq r5, r0, r7, r6 │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014bcc98 │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ + orrseq r0, r0, r0, ror #12 │ │ │ │ ldrdeq r6, [r5, -r0] │ │ │ │ orreq sl, r7, r8, lsr pc │ │ │ │ ldrdeq r6, [r5, -r8] │ │ │ │ orreq r0, r1, r0, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r3, [r7, r8] │ │ │ │ strdeq r6, [r5, -r8] │ │ │ │ @@ -477837,15 +477837,15 @@ │ │ │ │ tsteq r5, r0, asr r8 │ │ │ │ tsteq r5, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ @ instruction: 0x01055f98 │ │ │ │ smlaltbeq r4, sp, r8, r1 │ │ │ │ smlatbeq r6, r0, pc, r0 @ │ │ │ │ - tsteq r5, r0, asr #14 │ │ │ │ + smlabteq r5, r0, r7, r6 │ │ │ │ tsteq r5, r0, ror r8 │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ tsteq r5, r8, ror r8 │ │ │ │ strdeq ip, [ip, -r0] │ │ │ │ smlabbeq r5, r0, r8, r6 │ │ │ │ smlaltteq r1, r1, r8, ip @ │ │ │ │ smlabbeq r5, r8, r8, r6 │ │ │ │ @@ -478736,18 +478736,18 @@ │ │ │ │ orreq r6, r7, r8, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, ip, r0, asr r6 @ │ │ │ │ smlatteq r0, r8, r9, sp │ │ │ │ orreq r2, r6, r0, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0187c798 │ │ │ │ - smlabteq r5, r0, r6, r7 │ │ │ │ - orrseq r8, r0, r8, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, sl, r0, lsr #20 │ │ │ │ + smlabteq r5, r0, r6, r7 │ │ │ │ + orrseq r8, r0, r8, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r8, lsl #10 │ │ │ │ @ instruction: 0x01057690 │ │ │ │ @ instruction: 0x01056bb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, lsr r1 │ │ │ │ smlatbeq r5, r0, r6, r7 │ │ │ │ @@ -486032,15 +486032,15 @@ │ │ │ │ orreq r0, r1, r0, lsr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r1, r8, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01846198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - strdeq lr, [r5, -r8] │ │ │ │ + tsteq r5, r0, asr #28 │ │ │ │ tsteq r5, r0, lsr #14 │ │ │ │ tsteq r6, r8, lsl ip │ │ │ │ smlatbeq r5, r0, r6, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsr #8 │ │ │ │ @ instruction: 0x0105e890 │ │ │ │ smlabteq r5, r0, r8, lr │ │ │ │ @@ -486386,34 +486386,34 @@ │ │ │ │ cmpeq r1, r8, asr r7 │ │ │ │ smlatteq r5, r8, sp, lr │ │ │ │ cmpeq r1, r8, ror #14 │ │ │ │ strdeq lr, [r5, -r0] │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r0, r8, lsl #21 │ │ │ │ - tsteq r9, r8, ror r3 │ │ │ │ - smlatbeq r5, r0, r9, lr │ │ │ │ - tsteq r5, r0, asr #28 │ │ │ │ + tsteq r5, r0, lsl #28 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq fp, r8, asr sp │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq ip, r1, r8, lsr #25 │ │ │ │ tsteq r5, r0, ror #28 │ │ │ │ tsteq r5, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 35560 @ 0x8ae8 │ │ │ │ tsteq r5, r8, lsr #28 │ │ │ │ hvceq 21512 @ 0x5408 │ │ │ │ tsteq r5, r0, lsr lr │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r6, r8, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - cmpeq fp, r8, asr sp │ │ │ │ + tsteq r9, r8, ror r3 │ │ │ │ + smlatbeq r5, r0, r9, lr │ │ │ │ tsteq r5, r0, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ @ instruction: 0x0105eeb0 │ │ │ │ @@ -487554,16 +487554,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r5, r8, sp, pc @ │ │ │ │ - tsteq r1, r0, lsr #10 │ │ │ │ - @ instruction: 0x01902398 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r6, sl, r0, lsl fp │ │ │ │ tsteq r6, r0, lsr r0 │ │ │ │ orreq r0, r1, r8, ror #16 │ │ │ │ tsteq ip, r0, asr #31 │ │ │ │ orreq r2, r6, r0, lsl #30 │ │ │ │ qaddeq r0, r8, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -487610,16 +487610,16 @@ │ │ │ │ strdeq r0, [r6, -r0] │ │ │ │ smlatteq r6, r8, r0, r0 │ │ │ │ swpeq r0, r8, [r6] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r4, r0, lsr #4 │ │ │ │ cmpeq sl, r8, lsr ip │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r6, sl, r0, lsl fp │ │ │ │ + tsteq r1, r0, lsr #10 │ │ │ │ + @ instruction: 0x01902398 │ │ │ │ tstpeq r0, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ orreq r5, r0, r8, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sp, [r7, #-168] @ 0xffffff58 │ │ │ │ @ instruction: 0x01060290 │ │ │ │ @@ -487735,15 +487735,15 @@ │ │ │ │ rsceq r1, r3, r8, lsr r2 │ │ │ │ strdeq pc, [r5, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r0, [r6, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r2, [fp, #-136] @ 0xffffff78 │ │ │ │ tsteq r6, r8, asr #20 │ │ │ │ - tsteq r6, r8, lsr r0 │ │ │ │ + tsteq r6, r8, lsl r1 │ │ │ │ tsteq r6, r0, lsr #6 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r6, r8, asr r3 │ │ │ │ smlalbteq r6, lr, r8, sp │ │ │ │ tsteq r6, r0, lsr r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ @@ -497197,23 +497197,23 @@ │ │ │ │ smlabteq r6, r0, r6, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r6, r8, r6, r7 │ │ │ │ andle r0, r0, sl │ │ │ │ smlabteq r6, r8, r6, r9 │ │ │ │ rsceq fp, r3, r8, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sl, [sp, #-24] @ 0xffffffe8 │ │ │ │ + orreq r6, sl, r8, lsr fp │ │ │ │ smlabteq r4, r8, r2, ip │ │ │ │ orreq r1, r8, r0, lsl #18 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r6, r0, lsr r7 │ │ │ │ strdeq r9, [r6, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r6, sl, r8, lsr fp │ │ │ │ + strdeq sl, [sp, #-24] @ 0xffffffe8 │ │ │ │ tsteq r6, r8, lsl r7 │ │ │ │ @ instruction: 0x0187d198 │ │ │ │ smlatbeq r1, r8, r1, r8 │ │ │ │ orreq sp, r7, r8, lsr r2 │ │ │ │ tsteq r6, r0, lsr #14 │ │ │ │ orreq sp, r7, r8, lsr r2 │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ @@ -497229,15 +497229,15 @@ │ │ │ │ tsteq r6, r8, asr r7 │ │ │ │ @ instruction: 0x01805198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r4, r8] │ │ │ │ tsteq r6, r8, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatteq r6, r0, r6, r9 │ │ │ │ + tsteq r6, r0, lsl #14 │ │ │ │ tsteq r6, r0, ror r7 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smlabbeq r6, r0, r7, r9 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq r7, r0, lsr r5 │ │ │ │ @@ -497308,30 +497308,30 @@ │ │ │ │ tsteq r6, r0, ror r8 │ │ │ │ @ instruction: 0x01069890 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ @ instruction: 0x01069898 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, lsr #16 │ │ │ │ cmpeq r2, r8, lsr #8 │ │ │ │ - ldrdeq r9, [r6, -r8] │ │ │ │ + ldrdeq r9, [r6, -r0] │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ @ instruction: 0x010698b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r6, r8, r8, r9 │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r6, r8, ror r1 │ │ │ │ ldrdeq r9, [r6, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r6, r0, r7, r9 │ │ │ │ strdeq sl, [r7, #-152] @ 0xffffff68 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sp, r8, ror #20 │ │ │ │ + @ instruction: 0x011cc8b8 │ │ │ │ + orreq r6, sl, r0, ror #22 │ │ │ │ @ instruction: 0x01069998 │ │ │ │ strheq sp, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r6, r0, lsl #18 │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ strdeq r9, [r6, -r8] │ │ │ │ orreq sl, r0, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -497448,16 +497448,16 @@ │ │ │ │ orreq r0, r1, r8, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r6, r0, r9, r9 │ │ │ │ @ instruction: 0x010f6a90 │ │ │ │ orreq sl, r9, r0, lsl r3 │ │ │ │ - @ instruction: 0x011cc8b8 │ │ │ │ - orreq r6, sl, r0, ror #22 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sp, r8, ror #20 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r6, -r8] │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r1, r8, r7, r9 │ │ │ │ @@ -497478,16 +497478,16 @@ │ │ │ │ orreq r9, r9, r0, lsl #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r0, asr #22 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r6, r0, lsr #24 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ + tsteq r1, r0, ror #26 │ │ │ │ + orreq r6, sl, r8, lsl #23 │ │ │ │ tsteq r6, r0, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011df4d0 │ │ │ │ orreq r6, r6, r8, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011fca90 │ │ │ │ @@ -497496,16 +497496,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r8, r0, lsl #15 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ orreq r1, r3, r8, lsr #23 │ │ │ │ smlabteq r6, r0, fp, r9 │ │ │ │ smlabbeq r6, r0, fp, r9 │ │ │ │ - tsteq r1, r0, ror #26 │ │ │ │ - orreq r6, sl, r8, lsl #23 │ │ │ │ + tsteq r6, r0, lsr #24 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ smlatbeq r6, r0, fp, r9 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r4, [sl, #-216] @ 0xffffff28 │ │ │ │ smlabteq r6, r8, fp, r9 │ │ │ │ tsteq r6, r0, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -497660,18 +497660,18 @@ │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq r6, r0, asr #30 │ │ │ │ smlaltbeq sp, r8, r8, r8 │ │ │ │ @ instruction: 0x01015598 │ │ │ │ orreq sp, r3, r8, lsr r1 │ │ │ │ tsteq r6, r8, asr #28 │ │ │ │ tsteq r6, r0, lsl lr │ │ │ │ - tsteq r6, r8, ror lr │ │ │ │ - orrseq r6, r1, r8, ror #22 │ │ │ │ smlabbeq sl, r8, r9, r0 │ │ │ │ @ instruction: 0x018a6bb0 │ │ │ │ + strdeq sl, [r6, -r8] │ │ │ │ + orrseq r6, r1, r8, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, sp, r0, lsr #25 │ │ │ │ tsteq r6, r0, asr lr │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq r1, r3, r8, ror #20 │ │ │ │ @ instruction: 0x01069e90 │ │ │ │ @@ -497682,16 +497682,16 @@ │ │ │ │ @ instruction: 0x0148a898 │ │ │ │ tsteq r6, r8, ror #28 │ │ │ │ cmpeq r2, r8, asr #10 │ │ │ │ tsteq r6, r0, ror lr │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0182b9b0 │ │ │ │ - rsbseq lr, r4, #232, 10 @ 0x3a000000 │ │ │ │ - orreq sp, ip, r0, lsr #27 │ │ │ │ + tsteq pc, r0, asr #11 │ │ │ │ + ldrdeq r6, [sl, r8] │ │ │ │ tsteq r6, r0, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r8, lsl #18 │ │ │ │ orreq r9, r0, r0, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq r6, r8, lr, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -497842,16 +497842,16 @@ │ │ │ │ orreq r7, r7, r0, ror r2 │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ orreq r6, r6, r0, lsr r3 │ │ │ │ strdeq sl, [r6, -r0] │ │ │ │ orreq sl, r0, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, lsr r1 │ │ │ │ - tsteq pc, r0, asr #11 │ │ │ │ - ldrdeq r6, [sl, r8] │ │ │ │ + rsbseq lr, r4, #232, 10 @ 0x3a000000 │ │ │ │ + orreq sp, ip, r0, lsr #27 │ │ │ │ tsteq r6, r8, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r8, lsr #2 │ │ │ │ @@ -497860,26 +497860,26 @@ │ │ │ │ orreq r6, r6, r8, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r6, r8, asr #2 │ │ │ │ + tsteq r6, r8, ror #2 │ │ │ │ @ instruction: 0x0106de90 │ │ │ │ - tsteq r6, r8, ror sp │ │ │ │ - cmpeq r4, r8, asr #12 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r6, sl, r0, lsl #24 │ │ │ │ tsteq r6, r8, asr r1 │ │ │ │ cmpeq r2, r8, lsl #12 │ │ │ │ tsteq r6, r0, ror #2 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, asr pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r6, sl, r0, lsl #24 │ │ │ │ + tsteq r6, r8, ror sp │ │ │ │ + cmpeq r4, r8, asr #12 │ │ │ │ smlabbeq r6, r0, r1, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r6, r0, lsl #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ strdeq sl, [r6, -r0] │ │ │ │ @@ -498344,15 +498344,15 @@ │ │ │ │ orreq pc, ip, r0, lsl pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ smlatteq r6, r0, r0, sl │ │ │ │ orreq r6, r6, r0, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ - ldrdeq sl, [r6, -r8] │ │ │ │ + smlatbeq r6, r8, sl, sl │ │ │ │ rsbeq sl, r6, #104, 8 @ 0x68000000 │ │ │ │ strdeq sl, [r6, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r9, r0, lsr #10 │ │ │ │ orreq ip, r1, r0, lsl #15 │ │ │ │ @@ -498410,16 +498410,16 @@ │ │ │ │ orreq fp, r7, r0, lsl #10 │ │ │ │ strdeq sl, [r6, -r0] │ │ │ │ @ instruction: 0x0106a9b8 │ │ │ │ tsteq r6, r0, lsl r9 │ │ │ │ ldrdeq r3, [r7, r0] │ │ │ │ smlatteq r6, r0, r2, sl │ │ │ │ smlabteq r6, r8, r9, sl │ │ │ │ - ldrdeq sl, [r6, -r0] │ │ │ │ - smlabteq r7, r0, sl, r6 │ │ │ │ + cmpeq fp, r8, asr #30 │ │ │ │ + cmpeq fp, r8, lsr pc │ │ │ │ tsteq r6, r8, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ smlabbeq r6, r8, sl, sl │ │ │ │ smlatteq r6, r8, r9, sl │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ @@ -498462,16 +498462,16 @@ │ │ │ │ smlabbeq r6, r0, sl, sl │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq lr, r3, r8, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0106aa90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq pc, r4, r0, lsl #2 │ │ │ │ - cmpeq fp, r8, asr #30 │ │ │ │ - cmpeq fp, r8, lsr pc │ │ │ │ + ldrdeq sl, [r6, -r0] │ │ │ │ + smlabteq r7, r0, sl, r6 │ │ │ │ @ instruction: 0x0106aab8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r6, r8, sl, sl │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -498494,48 +498494,48 @@ │ │ │ │ orreq r0, r0, r8, lsr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r3, r8, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r6, r8, r4, sl │ │ │ │ - tsteq r6, r0, lsr #22 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r0 │ │ │ │ @ instruction: 0x0116ecf0 │ │ │ │ orreq r6, sl, r8, lsr #24 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r0 │ │ │ │ + tsteq r6, r0, lsr #22 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ smlatbeq r6, r0, r4, pc @ │ │ │ │ cmpeq fp, r8, lsl #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r4, r8, asr #12 │ │ │ │ - tsteq r6, r0, lsr r0 │ │ │ │ - rsbseq r8, sp, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r6, sl, r0, asr ip │ │ │ │ tsteq r6, r0, ror #22 │ │ │ │ smlalbbeq sl, r7, r8, fp │ │ │ │ tsteq r6, r8, ror #22 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r8, r8, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01801390 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r6, sl, r0, asr ip │ │ │ │ + tsteq r6, r0, lsr r0 │ │ │ │ + rsbseq r8, sp, #248, 14 @ 0x3e00000 │ │ │ │ smlabbeq r6, r8, fp, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ orreq ip, r1, r0, lsr #16 │ │ │ │ smlatbeq r6, r0, fp, sl │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ - smlatbeq r6, r8, fp, sl │ │ │ │ + tsteq r6, r8, lsr #32 │ │ │ │ tsteq r6, r8, ror r5 │ │ │ │ - smlabbeq r6, r0, r4, sl │ │ │ │ - cmpeq lr, r8, lsl #30 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r6, sl, r8, ror ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r6, r0, fp, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0106abb0 │ │ │ │ @@ -498814,16 +498814,16 @@ │ │ │ │ orreq r8, r7, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r7, r0, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01881a90 │ │ │ │ smlatteq r6, r0, pc, sl @ │ │ │ │ rsceq sl, r2, r8, lsl lr │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r6, sl, r8, ror ip │ │ │ │ + smlabbeq r6, r0, r4, sl │ │ │ │ + cmpeq lr, r8, lsl #30 │ │ │ │ tsteq r6, r0, asr #32 │ │ │ │ tstpeq r6, r0, lsl r7 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018667b8 │ │ │ │ smlabbeq r6, r8, r1, sl │ │ │ │ smlalbteq r1, sp, r8, r3 │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ @@ -498854,16 +498854,16 @@ │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ smlatteq r6, r8, pc, sl @ │ │ │ │ cmpeq r7, r8, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r0, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - rsbseq r9, ip, #216, 6 @ 0x60000003 │ │ │ │ - ldrdeq r6, [ip, r8] │ │ │ │ + tsteq r2, r8, ror #5 │ │ │ │ + orreq r6, sl, r0, lsr #25 │ │ │ │ swpeq fp, r0, [r6] │ │ │ │ orreq r6, r6, r8, lsl #16 │ │ │ │ smlatteq r6, r0, r0, fp │ │ │ │ @ instruction: 0x01015598 │ │ │ │ smlatteq r6, r8, r0, fp │ │ │ │ tsteq r6, r0, asr r1 │ │ │ │ tsteq r6, r0, ror r0 │ │ │ │ @@ -498916,16 +498916,16 @@ │ │ │ │ @ instruction: 0x0106b198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq fp, [r2, #-136] @ 0xffffff78 │ │ │ │ tsteq r6, r0, rrx │ │ │ │ ldrdeq sl, [r8, #-152] @ 0xffffff68 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r2, r8, ror #5 │ │ │ │ - orreq r6, sl, r0, lsr #25 │ │ │ │ + rsbseq r9, ip, #216, 6 @ 0x60000003 │ │ │ │ + ldrdeq r6, [ip, r8] │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ strdeq pc, [r3, r0] │ │ │ │ ldrdeq fp, [r6, -r8] │ │ │ │ cmpeq r1, r8, asr sl │ │ │ │ smlatteq r6, r0, r1, fp │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -498945,24 +498945,24 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, lsl r2 │ │ │ │ tsteq r6, r8, ror #4 │ │ │ │ tsteq r6, r8, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r8, asr #8 │ │ │ │ - smlabteq r6, r8, r0, fp │ │ │ │ + smlabteq r6, r0, r1, fp │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ tsteq ip, r0, lsr #22 │ │ │ │ ldrdeq fp, [r6, -r0] │ │ │ │ cmpeq r1, r8, asr #20 │ │ │ │ tsteq r6, r8, asr #16 │ │ │ │ tsteq r6, r8, lsr r2 │ │ │ │ - tsteq r6, r8, lsr #22 │ │ │ │ + tsteq r6, r8, lsr fp │ │ │ │ rsceq r8, fp, r8, asr #5 │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ orreq r5, r4, r8, ror #15 │ │ │ │ @ instruction: 0x0106b298 │ │ │ │ tsteq r6, r0, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, ror #2 │ │ │ │ @@ -499026,21 +499026,21 @@ │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ orreq r0, r0, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ smlabteq r6, r8, r2, fp │ │ │ │ cmpeq r7, r8, ror #10 │ │ │ │ - tsteq r6, r8, lsl #6 │ │ │ │ - orrseq r3, r0, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, sl, r8, asr #25 │ │ │ │ + tsteq r6, r8, lsl #6 │ │ │ │ + orrseq r3, r0, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, pc, r8, asr #32 │ │ │ │ - tsteq r6, r8, ror r3 │ │ │ │ + smlabbeq r6, r0, r3, fp │ │ │ │ orrseq r3, r0, r0, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r7, r8, asr r3 │ │ │ │ @ instruction: 0x0106b398 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x0106b3b0 │ │ │ │ cmpeq r7, r8, asr ip │ │ │ │ @@ -499080,30 +499080,30 @@ │ │ │ │ orreq r9, r7, r0, lsr #10 │ │ │ │ tsteq sp, r0, ror #15 │ │ │ │ orreq r6, r6, r8, lsr #17 │ │ │ │ tsteq r6, r0, ror #30 │ │ │ │ tsteq r6, r0, lsr r4 │ │ │ │ @ instruction: 0x0106c598 │ │ │ │ ldrdeq fp, [r6, -r0] │ │ │ │ - tsteq r6, r8, lsl #8 │ │ │ │ - orrseq r3, r0, r0, lsl #13 │ │ │ │ + @ instruction: 0x0118b598 │ │ │ │ + strdeq r6, [sl, r0] │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ smlabbeq r6, r0, r4, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, lsr r4 │ │ │ │ ldrdeq r6, [r6, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x0118b598 │ │ │ │ - strdeq r6, [sl, r0] │ │ │ │ + tsteq r6, r8, lsl #8 │ │ │ │ + orrseq r3, r0, r0, lsl #13 │ │ │ │ tsteq r6, r8, lsl #10 │ │ │ │ cmpeq fp, r8, lsl r9 │ │ │ │ tsteq sl, r0, lsl pc │ │ │ │ @ instruction: 0x0187d2b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr lr │ │ │ │ ldrdeq fp, [r6, -r0] │ │ │ │ @@ -499152,15 +499152,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01805198 │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq r6, r0, asr r4 │ │ │ │ + smlabbeq r6, r8, r4, fp │ │ │ │ orrseq r3, r0, r8, lsr #13 │ │ │ │ tsteq r7, r8, lsl ip │ │ │ │ tsteq r6, r8, asr #10 │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ orreq r6, r6, r8, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sp, [r7, r8] │ │ │ │ @@ -499196,24 +499196,24 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01866998 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ tsteq r6, r0, lsr #12 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r6, r0, asr #12 │ │ │ │ + smlabteq r6, r8, r6, fp │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #20 │ │ │ │ orreq sp, r7, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - ldrdeq fp, [r6, -r0] │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + smlatteq r7, r0, lr, r6 │ │ │ │ + orreq r6, sl, r8, lsl sp │ │ │ │ smlabteq r6, r8, r5, fp │ │ │ │ orreq r6, r6, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r4, [r1, r8] │ │ │ │ @ instruction: 0x0106b690 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, ror #12 │ │ │ │ @@ -499238,16 +499238,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ @ instruction: 0x0111e698 │ │ │ │ orreq pc, r3, r8, lsr r4 @ │ │ │ │ strdeq fp, [r6, -r0] │ │ │ │ @ instruction: 0x0106b6b8 │ │ │ │ - smlatteq r7, r0, lr, r6 │ │ │ │ - orreq r6, sl, r8, lsl sp │ │ │ │ + ldrdeq fp, [r6, -r0] │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r6, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r6, -r8] │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ tsteq pc, r8, ror pc @ │ │ │ │ @@ -499678,16 +499678,16 @@ │ │ │ │ orreq r6, r6, r8, ror #24 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r6, r7, r8, lsr #15 │ │ │ │ @ instruction: 0x0106beb0 │ │ │ │ @ instruction: 0x0106bd90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - smlabteq r6, r0, pc, fp @ │ │ │ │ - tsteq r6, r8, lsl r6 │ │ │ │ + ldrsbeq ip, [pc, -r0] │ │ │ │ + orreq r6, sl, r0, asr #26 │ │ │ │ @ instruction: 0x0106bdb8 │ │ │ │ smlatteq sp, r8, ip, sl │ │ │ │ ldrdeq fp, [r6, -r8] │ │ │ │ tsteq r6, r0, ror #28 │ │ │ │ smlabteq r6, r8, sp, fp │ │ │ │ cmpeq r1, r8, lsr fp │ │ │ │ ldrdeq fp, [r6, -r0] │ │ │ │ @@ -499790,16 +499790,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r8, asr pc │ │ │ │ cmpeq r3, r8, lsr #6 │ │ │ │ tsteq r6, r0, ror #30 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01846698 │ │ │ │ - ldrsbeq ip, [pc, -r0] │ │ │ │ - orreq r6, sl, r0, asr #26 │ │ │ │ + smlabteq r6, r0, pc, fp @ │ │ │ │ + tsteq r6, r8, lsl r6 │ │ │ │ tsteq r6, r8, ror pc │ │ │ │ cmpeq r2, r8, lsl fp │ │ │ │ smlabbeq r6, r0, pc, fp @ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r0, r8, lsl r7 │ │ │ │ @ instruction: 0x0106bf90 │ │ │ │ @@ -499971,15 +499971,15 @@ │ │ │ │ smlabbeq r6, r0, r3, ip │ │ │ │ tsteq r6, r8, lsl r2 │ │ │ │ tsteq r6, r0, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq r6, r8, sp, fp │ │ │ │ + tsteq r6, r8, ror #30 │ │ │ │ tsteq r6, r0, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, lsl #4 │ │ │ │ ldrdeq r6, [r6, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r6, r0, r5, fp │ │ │ │ @@ -500004,16 +500004,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0106c2b0 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r6, r0, ror r2 │ │ │ │ - @ instruction: 0x0190cbb8 │ │ │ │ + strdeq r8, [r0, -r8] │ │ │ │ + orreq r6, sl, r8, ror #26 │ │ │ │ strdeq ip, [r6, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r6, r8, r3, ip │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ @ instruction: 0x0106c298 │ │ │ │ orreq r6, r6, r0, lsr #28 │ │ │ │ smlatteq r6, r8, r2, ip │ │ │ │ @@ -500090,16 +500090,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r8, lsl #8 │ │ │ │ smlalbteq lr, r2, r8, fp │ │ │ │ tsteq r6, r0, lsl r4 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r0, r0, lsr #13 │ │ │ │ - strdeq r8, [r0, -r8] │ │ │ │ - orreq r6, sl, r8, ror #26 │ │ │ │ + tsteq r6, r0, ror r2 │ │ │ │ + @ instruction: 0x0190cbb8 │ │ │ │ strdeq fp, [r6, -r0] │ │ │ │ strheq lr, [r8, #-104] @ 0xffffff98 │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ orreq r5, sp, r0, ror sp │ │ │ │ tsteq r6, r8, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r8, lsl #8 │ │ │ │ @@ -500334,21 +500334,21 @@ │ │ │ │ smlabbeq r6, r8, r7, ip │ │ │ │ smlabbeq r6, r0, r7, ip │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ ldrdeq ip, [r6, -r8] │ │ │ │ orreq r7, r6, r8, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0191e7f0 │ │ │ │ - strdeq ip, [r6, -r8] │ │ │ │ - orrseq fp, r0, r8, ror fp │ │ │ │ @ instruction: 0x011082f0 │ │ │ │ @ instruction: 0x018a6d90 │ │ │ │ + strdeq ip, [r6, -r8] │ │ │ │ + orrseq fp, r0, r8, ror fp │ │ │ │ tsteq r6, r0, lsl #16 │ │ │ │ orrseq fp, r0, r0, lsr #23 │ │ │ │ - tsteq r6, r8, ror r8 │ │ │ │ + smlatbeq r6, r0, r8, ip │ │ │ │ orreq sl, r0, r0, asr #18 │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ orreq fp, r0, r8, ror ip │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r6, r0, asr r8 │ │ │ │ tsteq r6, r0, lsl r8 │ │ │ │ @@ -500370,26 +500370,26 @@ │ │ │ │ tsteq r6, r8, lsl #16 │ │ │ │ tsteq r6, r8, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r8, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0106c8b8 │ │ │ │ - orrseq r8, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x0109d3b0 │ │ │ │ + @ instruction: 0x018a6db8 │ │ │ │ smlabbeq r6, r8, r8, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r0, asr #23 │ │ │ │ orreq r7, r6, r8, ror r0 │ │ │ │ smlabteq r7, r0, r3, r5 │ │ │ │ orreq sp, r7, r8, asr r5 │ │ │ │ - @ instruction: 0x0109d3b0 │ │ │ │ - @ instruction: 0x018a6db8 │ │ │ │ + @ instruction: 0x0106c8b8 │ │ │ │ + orrseq r8, r0, r0, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbeq ip, r2, #224, 24 @ 0xe000 │ │ │ │ orrseq r8, r0, r0, ror #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r8, r0, r0, ror #6 │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ @@ -501289,15 +501289,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r6, r0, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq ip, r7, r8, r1 │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ - smlatteq r6, r8, r7, ip │ │ │ │ + strdeq ip, [r6, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r0, lsl #29 │ │ │ │ ldrdeq sp, [r6, -r8] │ │ │ │ andle r0, r0, r1 │ │ │ │ smlabteq r1, r0, lr, fp │ │ │ │ orreq r0, pc, r8, asr #12 │ │ │ │ tsteq r6, r0, lsl #14 │ │ │ │ @@ -501574,15 +501574,15 @@ │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r6, r8, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, ror ip │ │ │ │ smlaltbeq r3, sp, r8, sp │ │ │ │ - smlabteq r6, r0, r2, ip │ │ │ │ + tsteq r6, r8, lsl r4 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r6, r8, asr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r8, ror #22 │ │ │ │ cmpeq r3, r8, lsl #16 │ │ │ │ @@ -501744,26 +501744,26 @@ │ │ │ │ @ instruction: 0x0181d090 │ │ │ │ tsteq r6, r0, lsl lr │ │ │ │ smlatbeq r6, r0, sp, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ andle r0, r0, r4 │ │ │ │ - smlabbeq r1, r8, pc, r8 @ │ │ │ │ - orreq r0, r0, r8, lsr r2 │ │ │ │ + @ instruction: 0x0113cdb0 │ │ │ │ + orreq r6, sl, r0, ror #27 │ │ │ │ tsteq r4, r8, lsl r5 │ │ │ │ orreq fp, r2, r8, asr #21 │ │ │ │ tsteq r6, r8, ror #26 │ │ │ │ orreq r7, r6, r8, asr #16 │ │ │ │ tsteq r4, r8, lsl #30 │ │ │ │ orreq r6, r7, r0, ror #23 │ │ │ │ tsteq r6, r8, lsr lr │ │ │ │ tsteq r6, r8, lsl #28 │ │ │ │ - @ instruction: 0x0113cdb0 │ │ │ │ - orreq r6, sl, r0, ror #27 │ │ │ │ + smlabbeq r1, r8, pc, r8 @ │ │ │ │ + orreq r0, r0, r8, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r6, r8, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq lr, r7, r0, lsr r9 │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ @@ -501785,15 +501785,15 @@ │ │ │ │ smlatteq r6, r0, lr, sp │ │ │ │ tsteq r6, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r8, asr #18 │ │ │ │ @ instruction: 0x01867898 │ │ │ │ @ instruction: 0x01072a90 │ │ │ │ - strdeq sp, [r6, -r0] │ │ │ │ + tsteq r6, r8, lsl lr │ │ │ │ tsteq r6, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r0, ror #14 │ │ │ │ @ instruction: 0x0181d090 │ │ │ │ orreq r0, r0, r0, lsl #16 │ │ │ │ smlabteq r6, r8, lr, sp │ │ │ │ @@ -502128,18 +502128,18 @@ │ │ │ │ strdeq r3, [ip, -r0] │ │ │ │ tsteq r6, r0, ror #6 │ │ │ │ cmpeq r1, r8, lsr r2 │ │ │ │ smlatteq r6, r0, r1, lr │ │ │ │ smlabteq r6, r8, r3, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - strdeq lr, [r6, -r8] │ │ │ │ + smlabbeq r6, r0, r4, lr │ │ │ │ orrseq ip, r0, r0, ror #23 │ │ │ │ - tsteq r6, r8, lsl #10 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + @ instruction: 0x01005a90 │ │ │ │ + orreq r6, sl, r8, lsl #28 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, lsl #8 │ │ │ │ tsteq r6, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -502164,16 +502164,16 @@ │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 42568 @ 0xa648 │ │ │ │ tsteq r6, r8, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x01005a98 │ │ │ │ - orreq r6, sl, r8, lsl #28 │ │ │ │ + tsteq r6, r8, lsl #10 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tsteq r6, r0, lsr sp │ │ │ │ orrseq ip, r0, r8, lsr #20 │ │ │ │ tsteq r6, r8, asr #6 │ │ │ │ hvceq 42568 @ 0xa648 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r1, r0, r8, asr #30 │ │ │ │ smlabteq r6, r8, r4, lr │ │ │ │ @@ -502242,18 +502242,18 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ smlabbeq r1, r0, r5, r0 │ │ │ │ orreq fp, r2, r8, asr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r8, r0, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r7, r0, lsl #16 │ │ │ │ - smlabteq r6, r8, r5, lr │ │ │ │ - @ instruction: 0x01024190 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, sl, r0, lsr lr │ │ │ │ + smlabteq r6, r8, r5, lr │ │ │ │ + @ instruction: 0x01024190 │ │ │ │ ldrdeq lr, [r6, -r0] │ │ │ │ tsteq r7, r8, ror r9 │ │ │ │ tsteq r6, r8, ror r2 │ │ │ │ cmpeq r4, r8, lsl #31 │ │ │ │ smlatteq r6, r0, r5, lr │ │ │ │ smlalbteq ip, r3, r8, r9 │ │ │ │ smlatteq r6, r8, r5, lr │ │ │ │ @@ -502264,26 +502264,26 @@ │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r6, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - smlabteq sp, r0, r0, r0 │ │ │ │ - orrseq r5, r0, r8, lsr #4 │ │ │ │ smlabteq r0, r8, sp, r6 │ │ │ │ orreq r6, sl, r8, asr lr │ │ │ │ + smlabteq sp, r0, r0, r0 │ │ │ │ + orrseq r5, r0, r8, lsr #4 │ │ │ │ tsteq r6, r8, lsr #12 │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ tsteq r6, r0, lsr r6 │ │ │ │ tsteq r6, r8, lsr r7 │ │ │ │ @ instruction: 0x0106e590 │ │ │ │ ldrdeq sl, [r7, #-232] @ 0xffffff18 │ │ │ │ smlatbeq r6, r8, sp, pc @ │ │ │ │ - tsteq r6, r0, lsl r6 │ │ │ │ + tsteq r6, r8, lsl r6 │ │ │ │ tsteq r6, r8, asr #12 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ tsteq r6, r0, asr r6 │ │ │ │ @ instruction: 0x0106e698 │ │ │ │ ldrdeq lr, [r6, -r8] │ │ │ │ smlaltbeq ip, r3, r8, r9 │ │ │ │ tsteq r6, r0, ror r6 │ │ │ │ @@ -503144,16 +503144,16 @@ │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ tstpeq r6, r8, lsl #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0106f3b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ - @ instruction: 0x0106f498 │ │ │ │ - orrseq ip, r0, r0, ror #23 │ │ │ │ + smlatteq r1, r8, r6, lr │ │ │ │ + orreq r6, sl, r0, lsl #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r6, r8, pc, lr @ │ │ │ │ strdeq pc, [r6, -r0] │ │ │ │ cmpeq r7, r8, lsl r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r6, r0, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -503170,16 +503170,16 @@ │ │ │ │ orreq ip, r7, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r1, r0, lsl r3 │ │ │ │ tstpeq r4, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ orreq r7, r6, r8, lsl #29 │ │ │ │ - smlatteq r1, r8, r6, lr │ │ │ │ - orreq r6, sl, r0, lsl #29 │ │ │ │ + @ instruction: 0x0106f498 │ │ │ │ + orrseq ip, r0, r0, ror #23 │ │ │ │ tsteq r7, r0, lsr r2 │ │ │ │ strheq r8, [sl, #-136] @ 0xffffff78 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ @ instruction: 0x0106f4b0 │ │ │ │ tstpeq r6, r8, asr #8 @ p-variant is OBSOLETE │ │ │ │ tstpeq r6, r0, ror #8 @ p-variant is OBSOLETE │ │ │ │ @@ -503658,15 +503658,15 @@ │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r0, r0, asr r6 │ │ │ │ strdeq pc, [r6, -r8] │ │ │ │ smlabteq r6, r0, fp, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r9, r8] │ │ │ │ - ldrdeq pc, [r6, -r0] │ │ │ │ + tstpeq r6, r8, lsr r4 @ p-variant is OBSOLETE │ │ │ │ orrseq r2, r0, r0, asr #27 │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ orreq r6, r7, r0, ror #8 │ │ │ │ tstpeq r6, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ smlatteq r6, r0, fp, pc @ │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r4, r1, r0, lsr #2 │ │ │ │ @@ -509472,15 +509472,15 @@ │ │ │ │ orreq r3, r7, r0, ror #19 │ │ │ │ ldrdeq r4, [r1, -r8] │ │ │ │ orreq r9, r6, r8, asr #22 │ │ │ │ ldrdeq r5, [r7, -r0] │ │ │ │ @ instruction: 0x01075690 │ │ │ │ tsteq r7, r8, asr #18 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - smlabteq r7, r8, r2, r9 │ │ │ │ + smlabteq r7, r0, r3, r9 │ │ │ │ mrseq r7, (UNDEF: 8) │ │ │ │ smlabteq r7, r0, r6, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ @@ -513318,16 +513318,16 @@ │ │ │ │ orreq r9, r8, r8, lsl #6 │ │ │ │ smlabteq r7, r0, r2, r9 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq r9, r0, lsr lr │ │ │ │ @ instruction: 0x0181f598 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - smlabbeq r6, r0, r7, pc @ │ │ │ │ - cmpeq r4, r8, ror r1 │ │ │ │ + tsteq r7, r0, asr #6 │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ orreq r5, r0, r0, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r7, -r0] │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ smlaltbeq r2, fp, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -513348,16 +513348,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r4, r8, lsr #4 │ │ │ │ - smlabteq r7, r0, r3, r9 │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq fp, r8, lsl r6 │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r8, r0, lsl #7 │ │ │ │ smlabbeq r7, r8, r2, r9 │ │ │ │ @@ -513380,16 +513380,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r6, r8, lsl #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r9, r8, lsl #21 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - cmpeq fp, r8, lsl r6 │ │ │ │ + smlabbeq r6, r0, r7, pc @ │ │ │ │ + cmpeq r4, r8, ror r1 │ │ │ │ @ instruction: 0x010794b0 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r9, [r7, -r8] │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ strdeq r9, [r7, -r8] │ │ │ │ tsteq r7, r0, ror #8 │ │ │ │ smlatteq r7, r8, r3, r9 │ │ │ │ @@ -514587,15 +514587,15 @@ │ │ │ │ tsteq r7, r0, lsl r7 │ │ │ │ smlaltteq pc, r7, r8, lr @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, lr, r8, asr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r7, r8, r9, sl │ │ │ │ + strdeq sl, [r7, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl r1 │ │ │ │ @ instruction: 0x0107a6b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r7, r0, r6, sl │ │ │ │ @@ -514798,20 +514798,20 @@ │ │ │ │ strheq sp, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ smlatteq r7, r0, r9, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r7, r0, asr #22 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, sl, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlaltteq lr, r7, r8, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r7, r0, asr #22 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq sl, r0, r0, lsr #22 │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r3, r3, r0, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -520444,15 +520444,15 @@ │ │ │ │ @ instruction: 0x01080190 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #2 │ │ │ │ smlatbeq r8, r0, r0, r0 │ │ │ │ smlalbbeq pc, r3, r8, r4 @ │ │ │ │ - tsteq r8, r8, ror #4 │ │ │ │ + smlabteq r8, r0, r2, r0 │ │ │ │ cmpeq r4, r8, lsr #30 │ │ │ │ tsteq r8, r0, asr #4 │ │ │ │ tstpeq r7, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r8, lsr r2 │ │ │ │ orreq pc, r1, r0, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ @@ -520462,38 +520462,38 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr r2 │ │ │ │ orreq r0, r8, r8, lsr #30 │ │ │ │ tsteq r8, r8, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #6 │ │ │ │ smlalbbeq r0, r8, r8, fp │ │ │ │ - @ instruction: 0x01080498 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + smlatbeq r8, r8, r2, r0 │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ smlatbeq r8, r0, r2, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq r8, r0, r2, r0 │ │ │ │ ldrdeq pc, [r2], #200 @ 0xc8 @ │ │ │ │ @ instruction: 0x01080298 │ │ │ │ ldrdeq r0, [r8, -r8] │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ orreq r2, r0, r8, ror #19 │ │ │ │ @ instruction: 0x010802b8 │ │ │ │ smlabbeq r8, r8, r2, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [r8, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - smlabteq r8, r0, r2, r0 │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq fp, r8, lsr #26 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x018151b0 │ │ │ │ smlatteq r8, r8, r2, r0 │ │ │ │ @ instruction: 0x010802b0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - cmpeq fp, r8, lsr #26 │ │ │ │ + @ instruction: 0x01080498 │ │ │ │ + andle r0, r0, r1 │ │ │ │ smlabbeq r6, r0, fp, ip │ │ │ │ orreq r9, r9, r8, lsr #30 │ │ │ │ smlabbeq r8, r8, r4, r0 │ │ │ │ cmpeq r2, r8, lsr r7 │ │ │ │ strdeq r0, [r8, -r8] │ │ │ │ cmpeq r7, r8, lsl #6 │ │ │ │ tsteq ip, r8, lsl #18 │ │ │ │ @@ -520654,28 +520654,28 @@ │ │ │ │ tsteq r8, r0, asr #10 │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r4, r0, lsl r6 │ │ │ │ - strdeq r0, [r8, -r8] │ │ │ │ - cmpeq r1, r8, lsl #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, rrx │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ smlabteq r8, r8, r4, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq r8, r8, r5, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, rrx │ │ │ │ + strdeq r0, [r8, -r8] │ │ │ │ + cmpeq r1, r8, lsl #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x010805b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ ldrdeq r0, [r8, -r0] │ │ │ │ @@ -523564,15 +523564,15 @@ │ │ │ │ orreq pc, r0, r8 │ │ │ │ ldrdeq r3, [r8, -r0] │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ tsteq r8, r0, lsr r1 │ │ │ │ orreq pc, r1, r8, lsl sp @ │ │ │ │ strdeq r3, [r8, -r0] │ │ │ │ orreq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r8, r8, ror #10 │ │ │ │ + @ instruction: 0x01080598 │ │ │ │ cmpeq r1, r8, lsl #12 │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ cmpeq r8, r8, asr #6 │ │ │ │ strdeq r3, [r8, -r8] │ │ │ │ orreq lr, r0, r8, ror #20 │ │ │ │ mrseq r3, (UNDEF: 56) │ │ │ │ orreq r0, r0, r0, lsr #7 │ │ │ │ @@ -527466,15 +527466,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ swpeq pc, r8, [r6] @ │ │ │ │ ldrdeq r7, [r4, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, lsl r2 │ │ │ │ + tsteq r8, r0, lsr #4 │ │ │ │ smlabbeq r8, r0, sp, r6 │ │ │ │ smlatteq r8, r8, pc, r6 @ │ │ │ │ smlatteq r8, r8, ip, pc @ │ │ │ │ strdeq r6, [r8, -r8] │ │ │ │ tsteq r8, r0, asr #32 │ │ │ │ smlatteq r7, r0, sp, r7 │ │ │ │ orreq r0, r3, r8, ror #2 │ │ │ │ @@ -527486,15 +527486,15 @@ │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r8, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ - @ instruction: 0x010877b0 │ │ │ │ + ldrdeq r7, [r8, -r8] │ │ │ │ smlabteq r8, r0, r3, pc @ │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ strdeq ip, [r7, #-24] @ 0xffffffe8 │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ orreq sp, r6, r8, asr r6 │ │ │ │ tsteq r8, r8, rrx │ │ │ │ tsteq r8, r8, lsr r0 │ │ │ │ @@ -527504,20 +527504,20 @@ │ │ │ │ orreq pc, r7, r0, ror #5 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq sp, sp, r8, lsl #8 │ │ │ │ smlabteq sp, r0, r0, r0 │ │ │ │ orreq sl, r6, r0, ror #27 │ │ │ │ swpeq r7, r0, [r8] │ │ │ │ tsteq r8, r0, rrx │ │ │ │ - swpeq r7, r8, [r8] @ │ │ │ │ - tsteq r1, r0, lsr #10 │ │ │ │ - smlabbeq r8, r0, r0, r7 │ │ │ │ + tsteq r8, r8, ror r0 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sp, [fp, #-232] @ 0xffffff18 │ │ │ │ + swpeq r7, r8, [r8] @ │ │ │ │ + tsteq r1, r0, lsr #10 │ │ │ │ tstpeq r0, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ orreq fp, r6, r8, ror r1 │ │ │ │ tsteq r8, r0, lsl r1 │ │ │ │ smlabbeq r8, r8, r0, r7 │ │ │ │ ldrdeq r7, [r8, -r0] │ │ │ │ tsteq sl, r8, ror r0 │ │ │ │ strheq r7, [r8, -r0] │ │ │ │ @@ -527568,18 +527568,18 @@ │ │ │ │ tsteq r8, r8, asr #2 │ │ │ │ ldrdeq r0, [fp, -r8] │ │ │ │ strdeq r7, [r4, r8] │ │ │ │ smlabteq sp, r0, r9, ip │ │ │ │ orreq r2, r6, r0, ror sp │ │ │ │ @ instruction: 0x01087198 │ │ │ │ tsteq r8, r0, ror #2 │ │ │ │ - tsteq r8, r8, ror r1 │ │ │ │ + smlabteq r8, r0, r1, r7 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrsbeq r4, [r3, #-40] @ 0xffffffd8 │ │ │ │ + orreq r7, sl, r0, asr r1 │ │ │ │ tsteq r2, r0, lsr r2 │ │ │ │ orreq ip, r1, r8, lsl r6 │ │ │ │ smlatteq r8, r8, r1, r7 │ │ │ │ smlabbeq r8, r0, r1, r7 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ @ instruction: 0x01850990 │ │ │ │ ldrdeq r7, [r8, -r8] │ │ │ │ @@ -527589,15 +527589,15 @@ │ │ │ │ tsteq r8, r0, asr #30 │ │ │ │ orreq r0, r2, r0, lsl r0 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ @ instruction: 0x010871b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, asr r1 │ │ │ │ + ldrsbeq r4, [r3, #-40] @ 0xffffffd8 │ │ │ │ strdeq r7, [r8, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ orreq r0, r5, r8, lsl r9 │ │ │ │ tsteq r8, r8, lsl #4 │ │ │ │ ldrdeq r7, [r8, -r0] │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ @@ -527610,18 +527610,18 @@ │ │ │ │ orreq ip, r0, r0, lsl #7 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ orreq r0, r5, r0, lsr #17 │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ mrseq r7, R8_fiq │ │ │ │ @ instruction: 0x010872b0 │ │ │ │ strdeq r7, [r8, -r8] │ │ │ │ - smlatteq r8, r8, lr, r9 │ │ │ │ - qaddeq r7, r8, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ + tsteq r8, r8, lsr r2 │ │ │ │ + qaddeq r7, r8, r8 │ │ │ │ tsteq r8, r0, lsr r2 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ smlatbeq r8, r0, r1, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r8, r8, ror #10 @ p-variant is OBSOLETE │ │ │ │ cmpeq fp, r8, lsr #30 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ @@ -527786,18 +527786,18 @@ │ │ │ │ orreq ip, r1, r8, lsr #25 │ │ │ │ tsteq r8, r0, lsl r5 │ │ │ │ @ instruction: 0x010874b8 │ │ │ │ ldrdeq r7, [r8, -r0] │ │ │ │ orreq pc, r1, r0, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror #8 │ │ │ │ - @ instruction: 0x011c5698 │ │ │ │ - orreq r6, sl, r0, lsl r6 │ │ │ │ - tsteq r8, r8, asr r5 │ │ │ │ + smlatteq r8, r0, r4, r7 │ │ │ │ orreq r0, r0, r8, ror #28 │ │ │ │ + tsteq r8, r0, asr r6 │ │ │ │ + orreq r0, r0, r8, lsr #6 │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ orreq r6, r5, r0, lsr r4 │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ smlatteq r8, r8, r4, r7 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tsteq r8, r0, asr r5 │ │ │ │ @@ -527818,16 +527818,16 @@ │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ tsteq r8, r0, ror r5 │ │ │ │ tsteq r8, r8, lsr r5 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ ldrdeq r1, [r3, r0] │ │ │ │ @ instruction: 0x01087590 │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ - smlatbeq r8, r0, r6, r7 │ │ │ │ - orreq r0, r0, r8, lsr #6 │ │ │ │ + strdeq r7, [r8, -r8] │ │ │ │ + orreq r2, r0, r8, ror r1 │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ orreq r6, r5, r8, ror r2 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq pc, [r2, r8] │ │ │ │ smlatbeq r8, r0, r5, r7 │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ smlatteq r8, r8, r5, r7 │ │ │ │ @@ -527858,16 +527858,16 @@ │ │ │ │ ldrdeq r7, [r8, -r0] │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq sl, r6, r8, asr #30 │ │ │ │ tsteq r8, r0, asr #12 │ │ │ │ smlatteq r8, r0, r5, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r8, r0, asr r6 │ │ │ │ - orreq r2, r0, r8, ror r1 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r9, [r9, r0] │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ hvceq 6008 @ 0x1778 │ │ │ │ tsteq r8, r8, lsl r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -527881,15 +527881,15 @@ │ │ │ │ smlabteq sp, r0, r9, ip │ │ │ │ orreq r3, r5, r0, lsr #26 │ │ │ │ @ instruction: 0x010876b0 │ │ │ │ tsteq r8, r8, lsr r6 │ │ │ │ smlatteq r8, r0, r6, r7 │ │ │ │ tsteq r8, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r8, lsr #6 │ │ │ │ + tsteq r8, r8, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, lsl #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r4, r0, lsr #20 │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ orreq r0, r3, r8, ror #2 │ │ │ │ ldrdeq r7, [r8, -r8] │ │ │ │ @@ -527901,15 +527901,15 @@ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ cmpeq r1, r8, ror #14 │ │ │ │ tsteq r8, r8, asr r3 │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r7, [r8, -r8] │ │ │ │ + ldrdeq r7, [r8, -r8] │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ orreq r4, r5, r8, lsr #28 │ │ │ │ tsteq r8, r8, asr #14 │ │ │ │ smlatbeq r8, r8, r6, r7 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -527926,18 +527926,18 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strdeq r7, [r8, -r8] │ │ │ │ strdeq sp, [r1, r0] │ │ │ │ smlabteq r8, r8, r4, r7 │ │ │ │ orreq r0, r2, r0, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatteq r8, r0, r4, r7 │ │ │ │ + @ instruction: 0x011c5698 │ │ │ │ + orreq r6, sl, r0, lsl r6 │ │ │ │ smlatteq r8, r0, lr, r9 │ │ │ │ - ldrdeq r7, [r8, -r8] │ │ │ │ + tsteq r8, r8, lsl #14 │ │ │ │ tsteq r8, r0, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [r8, -r0] │ │ │ │ strdeq r2, [r8, #-136] @ 0xffffff78 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01830190 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -527968,26 +527968,26 @@ │ │ │ │ orreq lr, r7, r0, lsr r9 │ │ │ │ tsteq ip, r0, lsr #5 │ │ │ │ orreq r4, r5, r8, lsl #22 │ │ │ │ strdeq r7, [r8, -r0] │ │ │ │ @ instruction: 0x01087798 │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ @ instruction: 0x01087790 │ │ │ │ - tsteq r8, r0, lsr #4 │ │ │ │ - cmpeq r4, r8, lsl pc │ │ │ │ + smlabteq r8, r8, r7, r7 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ smlabteq r8, r0, r7, r7 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ strdeq r7, [r8, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r7, [r8, -r0] │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ - tsteq r8, r8, lsl #14 │ │ │ │ + smlatbeq r8, r0, r6, r7 │ │ │ │ orreq r7, sl, r0, asr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabteq r8, r8, r7, r7 │ │ │ │ + @ instruction: 0x010877b0 │ │ │ │ + tsteq r8, r0, lsr #4 │ │ │ │ + cmpeq r4, r8, lsl pc │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ ldrdeq r6, [r5, r8] │ │ │ │ smlabteq r7, r0, fp, r0 │ │ │ │ orreq r0, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, lsr r8 │ │ │ │ smlatteq r8, r0, r7, r7 │ │ │ │ tsteq r8, r0, lsl #16 │ │ │ │ @@ -527996,18 +527996,18 @@ │ │ │ │ tsteq r8, r8, asr r8 │ │ │ │ tsteq r8, r8, ror r7 │ │ │ │ cmpeq r4, r8, ror #8 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq sp, r7, r8, ror #23 │ │ │ │ smlatbeq r8, r0, r8, r7 │ │ │ │ tsteq r8, r0, lsl r8 │ │ │ │ + ldrdeq r7, [r8, -r0] │ │ │ │ + tsteq r8, r8, lsl r2 │ │ │ │ @ instruction: 0x01087ab0 │ │ │ │ rsbeq lr, r6, #232, 10 @ 0x3a000000 │ │ │ │ - ldrdeq r7, [r8, -r8] │ │ │ │ - tsteq r8, r0, lsr #4 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ ldrdeq r5, [r5, r0] │ │ │ │ tsteq r8, r0, ror r8 │ │ │ │ tsteq r8, r0, lsr r8 │ │ │ │ smlabteq r8, r0, r8, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #16 │ │ │ │ @@ -529602,15 +529602,15 @@ │ │ │ │ cmpeq r8, r8, lsl r3 │ │ │ │ smlabbeq r8, r0, r2, r6 │ │ │ │ tsteq r8, r8, lsl r1 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r0, r3, r8, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ - @ instruction: 0x01089390 │ │ │ │ + smlatteq r8, r0, r6, r9 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r8, r8, asr #2 │ │ │ │ smlaltteq r0, r6, r8, sp │ │ │ │ tsteq r8, r0, asr r1 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r6, r0, rrx │ │ │ │ @@ -529752,23 +529752,23 @@ │ │ │ │ tsteq r8, r8, ror #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ smlabbeq r8, r8, r3, r9 │ │ │ │ strdeq sp, [r1, r0] │ │ │ │ tsteq r8, r8, ror r9 │ │ │ │ orreq r0, r2, r0, asr r1 │ │ │ │ - tsteq r8, r8, asr #14 │ │ │ │ - smlatteq r8, r8, r2, r9 │ │ │ │ + tsteq r8, r0, lsr #16 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r6, r7, r0, asr r5 │ │ │ │ tsteq r8, r0, asr r4 │ │ │ │ @ instruction: 0x01089398 │ │ │ │ strdeq r5, [r8, -r0] │ │ │ │ smlatbeq r8, r0, lr, r4 │ │ │ │ - tsteq r8, r8, lsr #16 │ │ │ │ + @ instruction: 0x01089390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r8, r0, r3, r9 │ │ │ │ smlatteq r8, r8, r6, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r8, r0, lr, r4 │ │ │ │ ldrdeq r9, [r8, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -529827,15 +529827,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ orreq lr, r7, r8, ror #31 │ │ │ │ @ instruction: 0x010893b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010894b0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r0, r4, r8, ror sl │ │ │ │ tsteq r8, r8, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r8, r8, r4, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr r7 │ │ │ │ @@ -529848,16 +529848,16 @@ │ │ │ │ tstpeq r0, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ smlatbeq r8, r0, r5, r9 │ │ │ │ tsteq r8, r0, ror r4 │ │ │ │ hvceq 24840 @ 0x6108 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x010894b8 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq r8, r8, asr #10 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ cmpeq r4, r8, asr #18 │ │ │ │ tsteq r8, r8, lsr #10 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r3, r0, lsl #24 │ │ │ │ tsteq r8, r8, lsr r5 │ │ │ │ @@ -529865,15 +529865,15 @@ │ │ │ │ tsteq r8, r0, asr #10 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [r3, r0] │ │ │ │ tsteq r8, r0, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq r8, r8, r6, r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x010894b8 │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r2, r8, ror r1 │ │ │ │ smlabbeq r8, r8, r5, r9 │ │ │ │ @@ -529943,37 +529943,37 @@ │ │ │ │ @ instruction: 0x010844b8 │ │ │ │ orreq fp, r8, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r4, r8, lsl #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01089698 │ │ │ │ - tsteq r8, r0, lsl r5 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r7, r8, lsr r0 @ │ │ │ │ smlatbeq r8, r0, r6, r9 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ - smlatteq r8, r0, r6, r9 │ │ │ │ andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, asr r1 │ │ │ │ @ instruction: 0x010896b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r8, r0, r6, r9 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ ldrdeq r9, [r8, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r7, r0, rrx │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, asr r1 │ │ │ │ + tsteq r8, r8, asr #14 │ │ │ │ + smlatteq r8, r8, r2, r9 │ │ │ │ strdeq r9, [r8, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r5, r3, r8, asr #3 │ │ │ │ tsteq r8, r8, lsl #14 │ │ │ │ @@ -530476,18 +530476,18 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x01089eb0 │ │ │ │ @ instruction: 0x010897b8 │ │ │ │ qaddeq r0, r0, lr │ │ │ │ orreq r2, sp, r8, lsr #16 │ │ │ │ tsteq r8, r8 │ │ │ │ smlaltbeq r3, r8, r8, r2 │ │ │ │ - tsteq r8, r8, ror #8 │ │ │ │ + tsteq r8, r8, lsl #12 │ │ │ │ ldrdeq r9, [r8, -r0] │ │ │ │ - strdeq sp, [r8, -r0] │ │ │ │ - @ instruction: 0x01087b90 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r9, sl, r8, r1 │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -530690,16 +530690,16 @@ │ │ │ │ smlabbeq r8, r8, r2, r8 │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ @ instruction: 0x0108a398 │ │ │ │ @ instruction: 0x0108a190 │ │ │ │ cmpeq r7, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r8, r0, r1, sl │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, ror r1 │ │ │ │ + strdeq sp, [r8, -r0] │ │ │ │ + @ instruction: 0x01087b90 │ │ │ │ tsteq r8, r8, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r3, r0, ror #3 │ │ │ │ @ instruction: 0x01078790 │ │ │ │ orreq r0, r2, r8, lsl r2 │ │ │ │ tsteq r8, r0, ror #4 │ │ │ │ @@ -531394,16 +531394,16 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r4, r9, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r5, r1, r8, asr #18 │ │ │ │ - tsteq sl, r0, ror #16 │ │ │ │ - orrseq r3, r0, r8, lsl #27 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsr #3 │ │ │ │ smlatteq r1, r0, r8, lr │ │ │ │ smlalbbeq r4, r9, r8, r3 │ │ │ │ tsteq r8, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr sp │ │ │ │ smlaltbeq r7, r1, r8, fp │ │ │ │ smlabteq r8, r0, sp, sl │ │ │ │ @@ -531796,16 +531796,16 @@ │ │ │ │ @ instruction: 0x01432398 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r3, r8, lsl #11 │ │ │ │ tsteq r8, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsr #3 │ │ │ │ + tsteq sl, r0, ror #16 │ │ │ │ + orrseq r3, r0, r8, lsl #27 │ │ │ │ @ instruction: 0x0108b398 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ @ instruction: 0x01017bb8 │ │ │ │ orreq r8, r1, r8, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r7, sl, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -531855,15 +531855,15 @@ │ │ │ │ tsteq r8, r8, asr r4 │ │ │ │ hvceq 54504 @ 0xd4e8 │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r0, r0, r0, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq r8, r8, r3, fp │ │ │ │ + orreq r7, sl, r8, asr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r8, r0, r3, r1 │ │ │ │ @ instruction: 0x0182f5b0 │ │ │ │ smlatbeq r8, r8, r4, fp │ │ │ │ tsteq r8, r8, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -531959,15 +531959,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r8, r8, lsr r5 │ │ │ │ @ instruction: 0x0108b490 │ │ │ │ smlalbbeq r4, r9, r8, r3 │ │ │ │ strdeq fp, [r8, -r8] │ │ │ │ tsteq r8, r0, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, asr #3 │ │ │ │ + smlatbeq r8, r8, r3, fp │ │ │ │ rsbseq pc, r7, #192, 20 @ 0xc0000 │ │ │ │ orreq pc, pc, r8, lsr #11 │ │ │ │ tsteq r8, r0, lsr #12 │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ tsteq r8, r0, ror #12 │ │ │ │ smlabbeq r8, r8, r5, fp │ │ │ │ @@ -533703,15 +533703,15 @@ │ │ │ │ tsteq r8, r0, asr #30 │ │ │ │ orreq r0, r2, r0, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r3, r0, lsl #15 │ │ │ │ @ instruction: 0x0108d198 │ │ │ │ strdeq sp, [r8, -r8] │ │ │ │ tstpeq r8, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r8, lsr sp │ │ │ │ + smlabbeq r8, r0, r3, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r5, r3, r8, lsr #16 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ @ instruction: 0x0180b6b0 │ │ │ │ tsteq r7, r8, asr #25 │ │ │ │ @@ -539236,15 +539236,15 @@ │ │ │ │ tsteq r9, r8, ror r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq fp, r2, r8, r8 │ │ │ │ smlabbeq r9, r0, r9, r2 │ │ │ │ smlabteq r9, r0, r6, r3 │ │ │ │ @ instruction: 0x011c5698 │ │ │ │ orreq r6, sl, r0, lsl r6 │ │ │ │ - @ instruction: 0x01092c98 │ │ │ │ + tsteq r9, r0, lsl #30 │ │ │ │ @ instruction: 0x010927b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r3, r0, lsl lr │ │ │ │ strdeq r2, [r9, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -539546,16 +539546,16 @@ │ │ │ │ orreq fp, r6, r8, lsl #6 │ │ │ │ strdeq r7, [lr, -r0] │ │ │ │ orreq r7, r4, r8, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq r9, r0, ip, r2 │ │ │ │ tsteq r9, r0, lsr sp │ │ │ │ tsteq r9, r8, ror ip │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsl #22 │ │ │ │ + smlatbeq r9, r8, sp, r2 │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ smlatbeq r9, r0, sp, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ orreq r5, r1, r8, lsl #18 │ │ │ │ tsteq r1, r8, lsr fp │ │ │ │ orreq r8, r4, r8, lsl r2 │ │ │ │ tsteq r9, r0, ror sp │ │ │ │ @@ -539614,16 +539614,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r0, [r2, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r0, lsl #30 │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlalbteq sp, fp, r8, pc @ │ │ │ │ @ instruction: 0x010b3bb8 │ │ │ │ orreq sl, r8, r0, lsl r9 │ │ │ │ ldrdeq r2, [r9, -r0] │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r7, r0, asr #14 │ │ │ │ smlabbeq r9, r8, pc, r0 @ │ │ │ │ @@ -539701,15 +539701,15 @@ │ │ │ │ strdeq r2, [r9, -r0] │ │ │ │ cmpeq r8, r8, lsl #4 │ │ │ │ strdeq r2, [r9, -r8] │ │ │ │ cmpeq r8, r8, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r8, r8, asr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlalbteq sp, fp, r8, pc @ │ │ │ │ + tsteq r9, r0, lsl #22 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq ip, ip, r8, lsr #8 │ │ │ │ tsteq r9, r8, lsl pc │ │ │ │ strdeq lr, [r0, r0] │ │ │ │ tsteq r9, r0, lsr #30 │ │ │ │ orreq r0, r0, r0, lsl #31 │ │ │ │ tsteq r9, r0, ror #30 │ │ │ │ @@ -548228,34 +548228,34 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0109b390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0109b490 │ │ │ │ - tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - orreq r9, ip, r8, lsr #24 │ │ │ │ - tsteq r9, r8, ror #8 │ │ │ │ + tsteq r9, r8, asr #8 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlaltteq sp, fp, r8, pc @ │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ smlalbteq r5, r3, r8, fp │ │ │ │ tsteq r9, r0, ror #8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01831298 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlaltteq sp, fp, r8, pc @ │ │ │ │ + tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + orreq r9, ip, r8, lsr #24 │ │ │ │ tsteq r9, r8, ror r4 │ │ │ │ smlaleq r5, r3, r8, sl │ │ │ │ @ instruction: 0x014a8998 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsl #25 │ │ │ │ orreq sp, r6, r0, ror r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, asr #8 │ │ │ │ + tsteq r9, r8, ror #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq fp, [r9, -r8] │ │ │ │ smlatbeq r9, r0, r4, fp │ │ │ │ smlaltbeq r3, r4, r8, lr │ │ │ │ smlatbeq r9, r8, r4, fp │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -552480,16 +552480,16 @@ │ │ │ │ smlabbeq r9, r8, r6, pc @ │ │ │ │ tstpeq r9, r8, lsr #18 @ p-variant is OBSOLETE │ │ │ │ smlabbeq r9, r0, r6, pc @ │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq sl, r6, r0, asr #31 │ │ │ │ tstpeq r9, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ smlatbeq r9, r0, r6, pc @ │ │ │ │ - tstpeq r9, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ - orreq r5, r0, r8, ror r3 │ │ │ │ + strdeq pc, [r9, -r8] │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq sp, r1, r8, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0109f6b8 │ │ │ │ ldrdeq pc, [r9, -r0] │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq r9, r8, ror #2 │ │ │ │ @@ -552626,18 +552626,18 @@ │ │ │ │ @ instruction: 0x0102a5b0 │ │ │ │ smlatteq r9, r8, r8, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r9, r8, r8, pc @ │ │ │ │ smlalbbeq r6, r3, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r1, r0, lsl #19 │ │ │ │ - tstpeq r9, r0, lsl #18 @ p-variant is OBSOLETE │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8 │ │ │ │ + tstpeq r9, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + orreq r5, r0, r8, ror r3 │ │ │ │ tsteq r1, r0, asr #14 │ │ │ │ orreq r6, sp, r0, ror r7 │ │ │ │ @ instruction: 0x0109f9b0 │ │ │ │ tstpeq r9, r8, lsl #18 @ p-variant is OBSOLETE │ │ │ │ rsbeq r2, r3, #224, 12 @ 0xe000000 │ │ │ │ cmpeq r2, r8, lsr #27 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ @@ -552646,20 +552646,20 @@ │ │ │ │ tstpeq r9, r0, lsr #18 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018fe090 │ │ │ │ qaddeq r0, r0, lr │ │ │ │ orreq pc, ip, r8, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 54104 @ 0xd358 │ │ │ │ - @ instruction: 0x01024190 │ │ │ │ - orreq r1, pc, r8, ror r2 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, asr #9 │ │ │ │ + @ instruction: 0x01024190 │ │ │ │ + orreq r1, pc, r8, ror r2 @ │ │ │ │ @ instruction: 0x0109f990 │ │ │ │ - tstpeq r9, r8, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, asr r9 @ p-variant is OBSOLETE │ │ │ │ smlabbeq r9, r0, r9, pc @ │ │ │ │ cmpeq r4, r8, ror #1 │ │ │ │ tstpeq r9, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ tsteq r5, r8, lsl #2 │ │ │ │ tstpeq r9, r8, ror r9 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r0, lsl sp @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r8, ror #30 │ │ │ │ @@ -552798,15 +552798,15 @@ │ │ │ │ @ instruction: 0x014d4698 │ │ │ │ @ instruction: 0x0109fb98 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, ip, r0, ror #10 │ │ │ │ tstpeq r9, r8, lsl #26 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r0, asr fp @ p-variant is OBSOLETE │ │ │ │ - rsbeq r1, lr, #200, 10 @ 0x32000000 │ │ │ │ + rsbeq r1, lr, #240, 10 @ 0x3c000000 │ │ │ │ ldrdeq pc, [ip, r0] │ │ │ │ @ instruction: 0x0109fdb0 │ │ │ │ tstpeq r9, r0, lsr fp @ p-variant is OBSOLETE │ │ │ │ smlabteq r9, r0, fp, pc @ │ │ │ │ smlalbteq ip, fp, r8, lr │ │ │ │ smlabteq r9, r8, fp, pc @ │ │ │ │ strdeq ip, [fp, #-232] @ 0xffffff18 │ │ │ │ @@ -552918,25 +552918,25 @@ │ │ │ │ orreq r8, fp, r8, asr #24 │ │ │ │ tstpeq r9, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r3, r8, asr ip │ │ │ │ smlabbeq r9, r8, sp, pc @ │ │ │ │ orrseq r6, r1, r8, ror #22 │ │ │ │ - rsbeq r2, lr, #96, 2 │ │ │ │ + rsbeq r2, lr, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0x018f4590 │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ orreq r4, sp, r8, lsr #2 │ │ │ │ smlabteq r9, r0, sp, pc @ │ │ │ │ @ instruction: 0x0109fd90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r9, -r8] │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq ip, pc, r8, ror #24 │ │ │ │ - tsteq sl, r8, lsl #2 │ │ │ │ + @ instruction: 0x010a0498 │ │ │ │ smlatbeq r9, r8, sp, pc @ │ │ │ │ rsbeq fp, r5, #80, 14 @ 0x1400000 │ │ │ │ orreq r9, pc, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0109fdb8 │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ orreq r4, ip, r0, lsl #24 │ │ │ │ @@ -552948,15 +552948,15 @@ │ │ │ │ smlatbeq r9, r0, lr, pc @ │ │ │ │ strdeq pc, [r9, -r0] │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbeq r4, r8, #240, 10 @ 0x3c000000 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tstpeq r9, r0, lsl #28 @ p-variant is OBSOLETE │ │ │ │ qaddeq r6, r8, r1 │ │ │ │ - tstpeq r9, r0, asr lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x010a5290 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq pc, pc, r8, asr sl @ │ │ │ │ tstpeq r9, r0, lsr #28 @ p-variant is OBSOLETE │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq ip, sl, r0, lsr #14 │ │ │ │ @@ -552968,20 +552968,20 @@ │ │ │ │ tstpeq r9, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r0, asr #28 @ p-variant is OBSOLETE │ │ │ │ strdeq r9, [ip, r8] │ │ │ │ smlabbeq r9, r0, sp, pc @ │ │ │ │ tstpeq r9, r8, lsl lr @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq sl, r0, r8, asr r4 │ │ │ │ - @ instruction: 0x0109f498 │ │ │ │ - ldrsheq sp, [r4, #-72] @ 0xffffffb8 │ │ │ │ - tstpeq r9, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl #4 │ │ │ │ + @ instruction: 0x0109f498 │ │ │ │ + ldrsheq sp, [r4, #-72] @ 0xffffffb8 │ │ │ │ tstpeq r9, r0, ror lr @ p-variant is OBSOLETE │ │ │ │ cmpeq r2, r8, asr #3 │ │ │ │ tstpeq r9, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, ip, r0, ror #6 │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ @@ -552989,81 +552989,81 @@ │ │ │ │ @ instruction: 0x011c5698 │ │ │ │ orreq r6, sl, r0, lsl r6 │ │ │ │ tstpeq r9, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ smlabbeq r9, r8, lr, pc @ │ │ │ │ ldrdeq r0, [sl, -r0] │ │ │ │ smlabbeq r9, r0, lr, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0109feb8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r8 │ │ │ │ + smlatteq r9, r0, lr, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [sl, r8] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatbeq sl, r8, r5, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ - ldrdeq pc, [r9, -r0] │ │ │ │ + smlabteq r9, r8, lr, pc @ │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ - smlatteq r9, r0, lr, pc @ │ │ │ │ + ldrdeq pc, [r9, -r8] │ │ │ │ orreq sl, r0, r0, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r8, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r8, lsr #12 │ │ │ │ - smlabteq r0, r0, r9, pc @ │ │ │ │ - orreq r5, pc, r8, lsr r7 @ │ │ │ │ - strdeq pc, [r9, -r8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r0, [sl, -r8] │ │ │ │ + strdeq pc, [r9, -r0] │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ - tstpeq r9, r0, lsr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r8, lsr #30 @ p-variant is OBSOLETE │ │ │ │ orreq r7, sl, r8, lsr #12 │ │ │ │ - tstpeq r9, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r8, lsl pc @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01802ab0 │ │ │ │ - tstpeq r9, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r8, lsl #30 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r0, r8, ror #19 │ │ │ │ - tstpeq r9, r8, lsl pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, asr #9 │ │ │ │ - tstpeq r9, r8, lsr #30 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, r8, lsl #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsl #30 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r8, lsr #12 │ │ │ │ - tstpeq r9, r0, asr pc @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, r0, lsl #30 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r9, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ - orreq r2, r0, r8, ror #19 │ │ │ │ tstpeq r9, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r9, -r8] │ │ │ │ + tstpeq r9, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ + orreq r2, r0, r8, ror #19 │ │ │ │ + tstpeq r9, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r9, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsr pc @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq pc, [r9, -r0] │ │ │ │ - smlatbeq r9, r8, pc, pc @ │ │ │ │ smlatteq r9, r8, lr, pc @ │ │ │ │ + smlabteq r0, r0, r9, pc @ │ │ │ │ + orreq r5, pc, r8, lsr r7 @ │ │ │ │ + smlatbeq r9, r8, pc, pc @ │ │ │ │ + tstpeq r9, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ orreq r9, fp, r0, ror r6 │ │ │ │ strdeq r2, [sl, -r0] │ │ │ │ tstpeq r9, r8, ror #30 @ p-variant is OBSOLETE │ │ │ │ - rsbeq r4, r3, #40, 28 @ 0x280 │ │ │ │ - orrseq r5, r2, r0, ror r3 │ │ │ │ - smlabbeq r9, r8, pc, pc @ │ │ │ │ + smlabbeq r9, r0, pc, pc @ │ │ │ │ orreq ip, r0, r0, asr r6 │ │ │ │ - tstpeq r9, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, asr pc @ p-variant is OBSOLETE │ │ │ │ ldrdeq r7, [sl, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabbeq r9, r0, pc, pc @ │ │ │ │ + tstpeq r9, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ + rsbeq r4, r3, #56, 28 @ 0x380 │ │ │ │ + orrseq r5, r2, r0, ror r3 │ │ │ │ + smlabbeq r9, r8, pc, pc @ │ │ │ │ + smlabteq r9, r0, lr, pc @ │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ @ instruction: 0x018f89b0 │ │ │ │ - @ instruction: 0x0109ff90 │ │ │ │ - smlabteq r9, r8, lr, pc @ │ │ │ │ ldrdeq pc, [r9, -r8] │ │ │ │ - @ instruction: 0x0109ff98 │ │ │ │ + smlatbeq r9, r0, pc, pc @ │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq ip, pc, r8, ror #24 │ │ │ │ qaddeq r0, r0, lr │ │ │ │ orreq pc, ip, r0, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0109ffb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -553080,38 +553080,38 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ tsteq sl, r8 │ │ │ │ strheq r5, [sp, #-8] │ │ │ │ tsteq sl, r0, ror r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ - qaddeq r0, r0, lr │ │ │ │ - strdeq pc, [ip, r8] │ │ │ │ - smlatbeq r9, r0, pc, pc @ │ │ │ │ + @ instruction: 0x0109ff98 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r8, lsr #32 │ │ │ │ orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq sl, r8, lsr r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #32 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r8, lsr #32 │ │ │ │ qaddeq r0, r0, sl │ │ │ │ - tsteq sl, r0, lsr r0 │ │ │ │ - qaddeq r0, r8, sl │ │ │ │ lsleq r1, r8, #7 │ │ │ │ - tsteq sl, r0, rrx │ │ │ │ + qaddeq r0, r8, sl │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [sl, r8] │ │ │ │ + qaddeq r0, r0, lr │ │ │ │ + strdeq pc, [ip, r8] │ │ │ │ strdeq r0, [sl, -r0] │ │ │ │ - tsteq sl, r0, lsl r0 │ │ │ │ + tsteq sl, r0, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, sp, r0, ror #4 │ │ │ │ tsteq sl, r8, lsr #10 │ │ │ │ strdeq pc, [r9, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-104] @ 0xffffff98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -553128,34 +553128,34 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r9, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ smlaltbeq sp, r7, r8, r5 │ │ │ │ tstpeq r9, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ ldrheq pc, [r1, #-216] @ 0xffffff28 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r7, r8, ror #24 │ │ │ │ - @ instruction: 0x010a1cb8 │ │ │ │ + strdeq r1, [sl, -r8] │ │ │ │ @ instruction: 0x0109ffb0 │ │ │ │ smlabbeq r0, r0, r6, r8 │ │ │ │ orreq r5, r1, r8, asr #20 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ @ instruction: 0x018b6fb0 │ │ │ │ tsteq r0, r0, lsr #28 │ │ │ │ orreq r5, r1, r0, ror sl │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ smlatteq sl, r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018487b8 │ │ │ │ smlabbeq r1, r8, pc, r8 @ │ │ │ │ orreq r0, r0, r8, lsr r2 │ │ │ │ - tsteq sl, r8, lsl r8 │ │ │ │ - mrseq r0, (UNDEF: 26) │ │ │ │ - tsteq sl, r8, lsl r1 │ │ │ │ + tsteq sl, r0, lsl r1 │ │ │ │ orreq r0, r0, r8, lsl #25 │ │ │ │ - smlabteq sl, r0, r3, r0 │ │ │ │ + tsteq sl, r0, ror #2 │ │ │ │ orreq r0, r0, r8, lsl #15 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, asr r6 │ │ │ │ tsteq sl, r8, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -553316,16 +553316,16 @@ │ │ │ │ orreq r8, r4, r0, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ @ instruction: 0x010a03b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, asr r6 │ │ │ │ + @ instruction: 0x010a0490 │ │ │ │ + tsteq sl, r8, lsl #2 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq sl, r8, r3, r0 │ │ │ │ tsteq sl, r0, lsl r4 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -553342,18 +553342,18 @@ │ │ │ │ orreq r1, r2, r8, asr r2 │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ ldrdeq r0, [sl, -r0] │ │ │ │ smlabbeq sl, r0, r3, r0 │ │ │ │ ldrdeq sp, [r7, #-88] @ 0xffffffa8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stleq r0, [r7] │ │ │ │ - @ instruction: 0x010a0498 │ │ │ │ - tsteq sl, r0, lsl r1 │ │ │ │ - @ instruction: 0x010a0490 │ │ │ │ + smlabbeq sl, r8, r4, r0 │ │ │ │ orreq r5, r0, r8, lsr #6 │ │ │ │ + tsteq sl, r0, ror r4 │ │ │ │ + orreq pc, r0, r8, asr r0 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq sl, r0, r0, lr │ │ │ │ tsteq r4, r0, ror lr │ │ │ │ strdeq r1, [r3, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0187fcb8 │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ @@ -553361,105 +553361,105 @@ │ │ │ │ smlatbeq sl, r0, r5, r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r1, r8, lsl #23 │ │ │ │ tsteq sl, r8, ror r4 │ │ │ │ - orreq pc, r0, r8, asr r0 @ │ │ │ │ - smlabbeq sl, r8, r4, r0 │ │ │ │ orreq r0, r0, r8, lsl #15 │ │ │ │ - tsteq sl, r8, asr #28 │ │ │ │ - @ instruction: 0x01815bb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, asr r6 │ │ │ │ + tsteq sl, r8, asr #28 │ │ │ │ + @ instruction: 0x01815bb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, ror r4 │ │ │ │ - tsteq sl, r8, lsl #10 │ │ │ │ tsteq sl, r0, lsr r4 │ │ │ │ - tsteq sl, r8, lsr r5 │ │ │ │ - orreq r7, sp, r8, lsr r2 │ │ │ │ - @ instruction: 0x010a04b0 │ │ │ │ + tsteq sl, r0, lsl #10 │ │ │ │ + tsteq sl, r8, lsr #8 │ │ │ │ + tsteq sl, r8, lsl r8 │ │ │ │ + mrseq r0, (UNDEF: 26) │ │ │ │ + smlatbeq sl, r8, r4, r0 │ │ │ │ orreq r8, r0, r0, asr #12 │ │ │ │ - @ instruction: 0x010a04b8 │ │ │ │ + @ instruction: 0x010a04b0 │ │ │ │ orreq r0, r0, r8, lsl #25 │ │ │ │ - smlabteq sl, r0, r4, r0 │ │ │ │ + @ instruction: 0x010a04b8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - smlabteq sl, r8, r4, r0 │ │ │ │ + smlabteq sl, r0, r4, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + smlabbeq sl, r8, r5, r0 │ │ │ │ + orreq r7, sp, r8, lsr r2 │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ orreq r9, r0, r0, ror #16 │ │ │ │ - tsteq r1, r8, lsr r0 │ │ │ │ - ldrdeq r3, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq sl, r8, r4, r0 │ │ │ │ + smlatbeq sl, r0, r4, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, asr #2 │ │ │ │ - smlatteq sl, r8, r4, r0 │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ smlatteq sl, r0, r4, r0 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ + ldrdeq r0, [sl, -r8] │ │ │ │ + smlatteq sl, r8, r4, r0 │ │ │ │ strdeq r0, [sl, -r0] │ │ │ │ - strdeq r0, [sl, -r8] │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, lsl #10 │ │ │ │ + strdeq r0, [sl, -r8] │ │ │ │ + tsteq r1, r8, lsr r0 │ │ │ │ + ldrdeq r3, [r0, r8] │ │ │ │ tsteq sl, r8, lsl r5 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ @ instruction: 0x010a06b8 │ │ │ │ - ldrdeq r0, [sl, -r8] │ │ │ │ + tsteq sl, r8, lsl #10 │ │ │ │ strdeq r1, [sl, -r0] │ │ │ │ ldrdeq r0, [sl, -r0] │ │ │ │ @ instruction: 0x010a0590 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r9, r8, lsr lr @ p-variant is OBSOLETE │ │ │ │ - strhle r0, [r0], -r4 │ │ │ │ - tsteq sl, r8, lsr #8 │ │ │ │ + smlabteq sl, r0, r3, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r8, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, asr r5 │ │ │ │ orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq sl, r0, ror #10 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, ror r5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, asr r5 │ │ │ │ tsteq sl, r8, ror r5 │ │ │ │ - tsteq sl, r8, asr r5 │ │ │ │ - smlabbeq sl, r0, r5, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabbeq sl, r8, r5, r0 │ │ │ │ + smlabbeq sl, r0, r5, r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tstpeq r9, r8, lsr lr @ p-variant is OBSOLETE │ │ │ │ + strhle r0, [r0], -r4 │ │ │ │ strdeq r0, [sl, -r8] │ │ │ │ cmpeq r1, r8, asr #2 │ │ │ │ tsteq r7, r0, asr #14 │ │ │ │ ldrdeq r5, [r1, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r9, r8, lsl pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sl, r0, lsl #10 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, ror r6 │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ orreq r1, r3, r0, lsr #14 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ tsteq r2, r8, lsl r2 │ │ │ │ orreq r8, r4, r0, lsr r8 │ │ │ │ qaddeq r8, r8, r7 │ │ │ │ orreq r5, r1, r0, lsl #24 │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ @ instruction: 0x010a05b8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, ror r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sl, r0, lsl #10 │ │ │ │ strdeq r0, [sl, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r0, r0, r6, r8 │ │ │ │ orreq r1, r3, r8, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, r1, #40, 12 @ 0x2800000 │ │ │ │ @@ -554914,32 +554914,32 @@ │ │ │ │ rsceq sl, r4, r0, lsr pc │ │ │ │ @ instruction: 0x010a1cb0 │ │ │ │ rsceq r2, r3, r0, lsl #12 │ │ │ │ ldrdeq r7, [r6, -r0] │ │ │ │ orreq r2, r8, r8, ror #18 │ │ │ │ cmpeq r9, r8, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, lsl r8 │ │ │ │ - @ instruction: 0x010a18b8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, asr r9 │ │ │ │ smlabteq sl, r0, ip, r1 │ │ │ │ rsceq r9, r3, r0, lsl r4 │ │ │ │ smlatteq sl, r8, ip, r1 │ │ │ │ rsceq r9, r3, r8, lsr #8 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r1, [sl, -r8] │ │ │ │ ldrdeq sp, [r9, #-136] @ 0xffffff78 │ │ │ │ cmpeq r9, r8, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r1, r0, lsl r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsr #13 │ │ │ │ + tsteq sl, r0, lsl r8 │ │ │ │ + @ instruction: 0x010a18b8 │ │ │ │ @ instruction: 0x01066598 │ │ │ │ orreq r9, pc, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r1, r8, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ ldrdeq r1, [sl, -r8] │ │ │ │ @@ -555984,20 +555984,20 @@ │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ @ instruction: 0x010d51b8 │ │ │ │ tsteq sl, r8, ror #26 │ │ │ │ @ instruction: 0x010a2db0 │ │ │ │ smlatteq sl, r0, ip, r2 │ │ │ │ cmpeq r6, r8, asr #22 │ │ │ │ - @ instruction: 0x010a2d98 │ │ │ │ - smlaltteq r3, sp, r8, r5 │ │ │ │ + smlabteq r0, r8, r3, r3 │ │ │ │ + orreq r7, sl, r8, asr #13 │ │ │ │ ldrdeq pc, [r9, -r0] │ │ │ │ smlaltteq sp, r9, r8, r8 │ │ │ │ - ldrdeq r3, [r0, -r0] │ │ │ │ - orreq r7, sl, r8, asr #13 │ │ │ │ + @ instruction: 0x010a2d98 │ │ │ │ + smlaltteq r3, sp, r8, r5 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq r8, fp, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq sl, r8, sp, r2 │ │ │ │ smlatteq sl, r0, sp, r2 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x010a2db8 │ │ │ │ @@ -556156,15 +556156,15 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r1, r3, r8, lsl sl │ │ │ │ qaddeq r3, r0, sl │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ - tsteq sl, r0, ror sp │ │ │ │ + smlabbeq sl, r0, sp, r2 │ │ │ │ smlalbteq r3, sp, r8, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r5, r8, lsr #30 │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @@ -558224,15 +558224,15 @@ │ │ │ │ orreq r7, lr, r8, lsl #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ qaddeq r5, r0, sl │ │ │ │ tsteq sl, r8, lsr r1 │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, ror r6 │ │ │ │ - smlatbeq sl, r0, r4, r0 │ │ │ │ + smlabteq sl, r8, r4, r0 │ │ │ │ andle r0, r0, r4, lsl r0 │ │ │ │ tsteq sl, r0, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ swpeq r5, r0, [sl] │ │ │ │ tsteq sl, r8, lsr #22 │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ cmpeq r8, r8, lsl r2 │ │ │ │ @@ -559382,15 +559382,15 @@ │ │ │ │ orreq r9, r0, r0, ror #11 │ │ │ │ smlatbeq sl, r8, r2, r6 │ │ │ │ tsteq sl, r8, ror #4 │ │ │ │ mrseq r8, (UNDEF: 10) │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ @ instruction: 0x010a6498 │ │ │ │ strdeq r8, [r8, #-40] @ 0xffffffd8 │ │ │ │ - smlatbeq sl, r0, r5, r8 │ │ │ │ + @ instruction: 0x010a85b0 │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r8, r7, r8, lsr ip │ │ │ │ ldrdeq r6, [sl, -r0] │ │ │ │ @ instruction: 0x010a6290 │ │ │ │ tsteq r0, r8, asr #25 │ │ │ │ orreq r8, r0, r8, asr #31 │ │ │ │ @@ -559718,15 +559718,15 @@ │ │ │ │ strdeq r6, [sl, -r8] │ │ │ │ tsteq sl, r0, lsl r7 │ │ │ │ cmpeq r6, r8, asr pc │ │ │ │ tsteq sl, r8, lsr #22 │ │ │ │ smlaltbeq r6, sl, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010a68b0 │ │ │ │ - tsteq sl, r8, asr r8 │ │ │ │ + tsteq sl, r0, ror #16 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r6, sl, r8, r0 │ │ │ │ smlatteq sl, r0, r7, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @@ -559754,18 +559754,18 @@ │ │ │ │ orreq pc, r7, r0, lsr #18 │ │ │ │ smlabteq sl, r8, r8, r6 │ │ │ │ tsteq sl, r8, lsr r8 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ orreq r5, r5, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ - tsteq sl, r8, ror #16 │ │ │ │ - @ instruction: 0x010a6ab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r7, [sl, r0] │ │ │ │ + tsteq sl, r8, ror #16 │ │ │ │ + @ instruction: 0x010a6ab0 │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ smlaltbeq r4, sp, r8, r7 │ │ │ │ tsteq sl, r0, ror #18 │ │ │ │ hvceq 34872 @ 0x8838 │ │ │ │ smlatbeq sl, r8, r8, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq sl, r8, r8, r6 │ │ │ │ @@ -561366,28 +561366,28 @@ │ │ │ │ tsteq sl, r8, asr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, ror #24 │ │ │ │ smlabbeq sl, r0, r3, r8 │ │ │ │ smlaltteq r8, r8, r8, r4 @ │ │ │ │ - tsteq sl, r8, ror r3 │ │ │ │ - orrseq r8, r0, r8, lsr #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018108b8 │ │ │ │ smlatbeq sl, r8, r1, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq sl, r0, r1, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018108b8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x010a81b0 │ │ │ │ + smlabbeq sl, r8, r1, r8 │ │ │ │ + tsteq sl, r8, ror r3 │ │ │ │ + orrseq r8, r0, r8, lsr #13 │ │ │ │ smlabteq sl, r8, r1, r8 │ │ │ │ ldrdeq r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldrdeq r8, [sl, -r0] │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r6, r8, lsl #31 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ @@ -561490,15 +561490,15 @@ │ │ │ │ smlabteq sl, r8, r3, r8 │ │ │ │ smlabteq sl, r0, r1, r8 │ │ │ │ smlalbteq r8, r6, r8, r1 │ │ │ │ smlabteq ip, r0, pc, r2 @ │ │ │ │ orreq sp, r1, r0, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, ror #6 │ │ │ │ - tsteq sl, r8, lsr #8 │ │ │ │ + @ instruction: 0x010a8598 │ │ │ │ orreq sl, r0, r0, asr #18 │ │ │ │ smlabbeq sl, r8, r4, r8 │ │ │ │ cmpeq r8, r8, lsl #10 │ │ │ │ ldrdeq r8, [sl, -r0] │ │ │ │ orreq lr, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x010a8398 │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ @@ -561534,30 +561534,30 @@ │ │ │ │ @ instruction: 0x0186bfb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsl #8 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq r2, r9, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r3, [r4, -r8] │ │ │ │ - tsteq sl, r0, ror #8 │ │ │ │ + tsteq sl, r0, lsr r4 │ │ │ │ orreq ip, r0, r0, asr r6 │ │ │ │ + @ instruction: 0x010a81b0 │ │ │ │ + orreq r7, sl, r0, lsr #13 │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ tsteq sl, r8, asr #8 │ │ │ │ smlatbeq sl, r8, r4, r8 │ │ │ │ smlatbeq sl, r8, r3, r8 │ │ │ │ hvceq 30984 @ 0x7908 │ │ │ │ strdeq pc, [r7, -r0] │ │ │ │ orreq r2, r8, r0, asr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ - @ instruction: 0x010a81b8 │ │ │ │ - orreq r7, sl, r0, lsr #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r8, lsr #8 │ │ │ │ @ instruction: 0x010a8498 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010a8490 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r6, r7, r0, asr r5 │ │ │ │ smlabteq sl, r0, r4, r8 │ │ │ │ @@ -561627,21 +561627,21 @@ │ │ │ │ ldrdeq r1, [lr, -r0] │ │ │ │ orreq r6, r1, r0, asr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r7, r8, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r8, r0, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, lsr r4 │ │ │ │ - smlatteq sl, r8, fp, sp │ │ │ │ - tsteq sl, r8, asr #16 │ │ │ │ + ldrdeq r3, [r4, -r8] │ │ │ │ + tsteq sl, r0, ror #8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010a85b8 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ - @ instruction: 0x010a8598 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlatteq sl, r8, fp, sp │ │ │ │ + tsteq sl, r8, asr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ smlabteq sl, r8, r5, r8 │ │ │ │ hvceq 6456 @ 0x1938 │ │ │ │ ldrdeq r8, [sl, -r0] │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -562343,15 +562343,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r3, r4, r0, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq sl, r0, r0, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, lr, r0, ror #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sl, r0, asr r7 │ │ │ │ + tsteq sl, r0, asr pc │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ ldrdeq pc, [pc, r0] │ │ │ │ tsteq sl, r8, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -562760,25 +562760,25 @@ │ │ │ │ cmpeq r7, r8, lsr #10 │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ @ instruction: 0x010a96b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010a9f98 │ │ │ │ + smlatbeq sl, r0, r5, r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, ror #14 │ │ │ │ @ instruction: 0x01027898 │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ strdeq r6, [sp, -r8] │ │ │ │ orreq r1, r2, r8, lsr r4 │ │ │ │ @ instruction: 0x010a9698 │ │ │ │ cmpeq r7, r8, asr #22 │ │ │ │ - @ instruction: 0x010a85b0 │ │ │ │ + tsteq sl, r0, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r4, r0, lsl #25 │ │ │ │ smlabbeq sl, r8, r7, r9 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @@ -562945,17 +562945,17 @@ │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq fp, r6, r8, ror fp │ │ │ │ tsteq sl, r8, asr #20 │ │ │ │ tsteq sl, r8, lsl sl │ │ │ │ tsteq sl, r8, ror r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, lsr sl │ │ │ │ orreq r0, r0, r8, asr r0 │ │ │ │ + smlatbeq sl, r0, sl, r9 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq fp, r6, r0, lsr sp │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ tsteq sl, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r8, lsr #29 │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ @@ -562975,29 +562975,29 @@ │ │ │ │ smlabteq sp, r0, r0, r0 │ │ │ │ orreq sl, r6, r0, ror #27 │ │ │ │ smlabteq sl, r0, sl, r9 │ │ │ │ @ instruction: 0x010a9a90 │ │ │ │ smlatbeq sl, r8, sl, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq sl, r0, sl, r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, lsr sl │ │ │ │ smlabteq sl, r8, sl, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq sp, r0, r0, r0 │ │ │ │ orreq sl, r6, r0, ror #27 │ │ │ │ smlatbeq sl, r0, fp, r9 │ │ │ │ @ instruction: 0x010a9ab8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ ldrdeq r9, [sl, -r8] │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smlabbeq sl, r0, fp, r9 │ │ │ │ - tsteq sl, r8, lsr sl │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ strdeq r9, [sl, -r0] │ │ │ │ @ instruction: 0x01419498 │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ smlaltbeq r9, r1, r8, r4 │ │ │ │ tsteq sl, r8, lsr fp │ │ │ │ orreq sl, r1, r8, ror #1 │ │ │ │ tsteq sl, r8, lsl #22 │ │ │ │ @@ -563029,15 +563029,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsr #22 │ │ │ │ tsteq sl, r8, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlatteq sl, r8, lr, r9 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r8, r8, r8, r6 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r8, r8, lsl #25 │ │ │ │ ldrheq r6, [ip, -r0] │ │ │ │ orreq r5, r5, r8, lsr #1 │ │ │ │ ldrdeq r9, [sl, -r0] │ │ │ │ @@ -563246,16 +563246,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ orreq fp, r6, r0, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr lr │ │ │ │ tsteq sl, r0, lsl pc │ │ │ │ ldrdeq r9, [sl, -r0] │ │ │ │ - tsteq sl, r0, asr pc │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsr #13 │ │ │ │ strdeq r9, [sl, -r8] │ │ │ │ rsceq r3, r4, r8, asr #5 │ │ │ │ smlaltteq r5, fp, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ @@ -563272,16 +563272,16 @@ │ │ │ │ orreq r1, r2, r8, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr #30 │ │ │ │ smlabteq sp, r0, sp, ip │ │ │ │ strdeq r5, [r5, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #30 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsr #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatbeq sl, r0, pc, r9 @ │ │ │ │ tsteq sl, r0, ror #30 │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ smlabbeq sl, r0, pc, r9 @ │ │ │ │ smlabbeq sl, r0, r0, sl │ │ │ │ tsteq sl, r0, ror pc │ │ │ │ cmpeq r4, r8, asr fp │ │ │ │ tsteq sl, r8, ror pc │ │ │ │ @@ -563290,18 +563290,18 @@ │ │ │ │ @ instruction: 0x01817398 │ │ │ │ smlabbeq sl, r8, lr, r9 │ │ │ │ cmpeq r7, r8, lsr #12 │ │ │ │ @ instruction: 0x010a9f90 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + tsteq r0, r8, lsr r1 │ │ │ │ + orreq r7, sl, r8, lsl r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq sl, r8, pc, r9 @ │ │ │ │ - tsteq r0, r0, asr #2 │ │ │ │ - orreq r7, sl, r8, lsl r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ @ instruction: 0x010a9fb8 │ │ │ │ smlaltteq r2, sl, r8, ip │ │ │ │ smlabteq sl, r8, pc, r9 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x0117f498 │ │ │ │ @@ -564340,15 +564340,15 @@ │ │ │ │ ldrdeq r2, [r8, r8] │ │ │ │ strdeq sl, [sl, -r0] │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ strdeq sl, [sl, -r8] │ │ │ │ orreq r7, r7, r8, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ - strdeq r2, [fp, -r0] │ │ │ │ + smlatteq fp, r8, r2, r3 │ │ │ │ orrseq r9, r0, r8, ror #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ orreq fp, r6, r0, ror #10 │ │ │ │ @@ -564932,16 +564932,16 @@ │ │ │ │ tsteq sl, r8, lsl r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smlabteq r1, r8, r0, r3 │ │ │ │ orreq sp, r3, r8, lsl r3 │ │ │ │ @ instruction: 0x010ab9b8 │ │ │ │ tsteq sl, r0, lsr r9 │ │ │ │ - tsteq r1, r8, lsl r5 │ │ │ │ - ldrdeq ip, [pc, r0] │ │ │ │ + @ instruction: 0x010ab990 │ │ │ │ + ldrdeq lr, [fp, #-72] @ 0xffffffb8 │ │ │ │ tsteq sl, r0, asr r9 │ │ │ │ strdeq lr, [r0, r0] │ │ │ │ tsteq sl, r8, asr r9 │ │ │ │ @ instruction: 0x0181f3b8 │ │ │ │ smlabbeq sl, r8, r9, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq sl, r0, r9, fp │ │ │ │ @@ -564952,16 +564952,16 @@ │ │ │ │ orreq r0, r0, r0, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r3, [r0], #184 @ 0xb8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, ror #18 │ │ │ │ - tsteq sl, r8, lsr #30 │ │ │ │ - ldrdeq lr, [fp, #-72] @ 0xffffffb8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlaltteq lr, fp, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r3, r8, lsl #28 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x018151b0 │ │ │ │ @ instruction: 0x010ab9b0 │ │ │ │ orreq pc, r1, r0, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -565310,16 +565310,16 @@ │ │ │ │ cmpeq r1, r8, ror #14 │ │ │ │ smlabteq sl, r8, ip, fp │ │ │ │ strdeq fp, [sl, -r8] │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq ip, r6, r8, lsl r1 │ │ │ │ tsteq sl, r8, asr #30 │ │ │ │ tsteq sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlaltteq lr, fp, r8, r4 │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ + ldrdeq ip, [pc, r0] │ │ │ │ smlatbeq r9, r0, r7, r2 │ │ │ │ orreq pc, r7, r8, lsl r7 @ │ │ │ │ @ instruction: 0x010abfb8 │ │ │ │ tsteq sl, r0, lsr pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq fp, r6, r0, lsr sp │ │ │ │ smlabbeq sl, r8, pc, fp @ │ │ │ │ @@ -565414,15 +565414,15 @@ │ │ │ │ smlatbeq sl, r0, r0, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 38280 @ 0x9588 │ │ │ │ @ instruction: 0x010ac198 │ │ │ │ swpeq ip, r0, [sl] │ │ │ │ ldrdeq sl, [sl, -r8] │ │ │ │ orreq r6, r9, r8, asr r0 │ │ │ │ - strdeq ip, [sl, -r0] │ │ │ │ + tsteq sl, r0, asr r6 │ │ │ │ cmpeq r4, r8, asr #2 │ │ │ │ smlatbeq sl, r8, r0, r9 │ │ │ │ hvceq 38280 @ 0x9588 │ │ │ │ strdeq ip, [sl, -r8] │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ smlatteq sl, r8, r0, ip │ │ │ │ smlaltteq sp, r7, r8, ip │ │ │ │ @@ -565614,15 +565614,15 @@ │ │ │ │ orreq sp, r3, r8, lsl #28 │ │ │ │ strdeq ip, [sl, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r4, r1, r8, lsr #21 │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ ldrdeq ip, [sl, -r8] │ │ │ │ - tsteq sl, r0, lsl r5 │ │ │ │ + strdeq ip, [sl, -r0] │ │ │ │ orrseq sl, r0, r8, asr r4 │ │ │ │ strdeq ip, [sl, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r8, lsl #8 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ @@ -565688,26 +565688,26 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x018151b0 │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ tsteq sl, r0, lsl #10 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018d3d90 │ │ │ │ + tsteq sl, r8, lsr r5 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ tsteq sl, r8, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010ac4b0 │ │ │ │ smlaltteq r9, r1, r8, r7 │ │ │ │ tsteq sl, r8, lsl r3 │ │ │ │ tsteq sl, r8, lsl r5 │ │ │ │ - smlabbeq sl, r8, r5, ip │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq sl, r0, asr #18 │ │ │ │ + orreq r7, sl, r8, lsl r7 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ smlabteq sl, r0, r5, ip │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ smlatbeq r2, r0, r8, sl │ │ │ │ @@ -565718,16 +565718,16 @@ │ │ │ │ ldrdeq ip, [sl, -r8] │ │ │ │ @ instruction: 0x010ac490 │ │ │ │ hvceq 26712 @ 0x6858 │ │ │ │ smlabbeq sl, r0, r5, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x010ab990 │ │ │ │ - orreq r7, sl, r8, lsl r7 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, lsl r5 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r8, r4, r0, asr #4 │ │ │ │ smlatbeq sl, r0, r5, ip │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ tsteq sl, r0, lsl #8 │ │ │ │ orreq r1, r2, r8, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -565745,24 +565745,24 @@ │ │ │ │ tsteq sl, r0, lsl r6 │ │ │ │ ldrdeq ip, [sl, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ smlabteq sl, r8, r5, ip │ │ │ │ orreq r3, r7, r0, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x018d3d90 │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ orreq pc, r5, r0, lsr #27 │ │ │ │ @ instruction: 0x010ac698 │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ - ldrdeq ip, [sl, -r0] │ │ │ │ + smlabbeq sl, r8, r5, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsr #12 │ │ │ │ orreq r4, r1, r0, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r1, r0, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq ip, [sl, -r0] │ │ │ │ @@ -565798,15 +565798,15 @@ │ │ │ │ orreq pc, r1, r0, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ smlabteq sl, r0, r6, ip │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr #26 │ │ │ │ - strdeq ip, [sl, -r0] │ │ │ │ + ldrdeq ip, [sl, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq ip, [sl, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ orreq r5, r5, r0, asr #13 │ │ │ │ @@ -565824,15 +565824,15 @@ │ │ │ │ tsteq sl, r8, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strexeq r4, r8, [r7] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ - tsteq sl, r8, lsl r6 │ │ │ │ + smlabteq sl, r8, r6, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq sl, r8, asr #14 │ │ │ │ cmpeq r4, r8, asr #2 │ │ │ │ tsteq sl, r0, asr r7 │ │ │ │ cmpeq r4, r8, asr r1 │ │ │ │ @@ -566161,15 +566161,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, ror ip │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ orreq r4, r1, r0, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r1, r8, lsr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010acd98 │ │ │ │ + @ instruction: 0x010acdb0 │ │ │ │ smlabbeq sl, r8, ip, ip │ │ │ │ strdeq lr, [r0, r0] │ │ │ │ tsteq sl, r0, lsr r1 │ │ │ │ smlalbteq r5, r9, r8, r8 │ │ │ │ @ instruction: 0x010acc90 │ │ │ │ orreq pc, r1, r0, lsr r4 @ │ │ │ │ smlabteq sl, r0, ip, ip │ │ │ │ @@ -566234,39 +566234,39 @@ │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r4, r8, lsl #2 │ │ │ │ @ instruction: 0x010acd90 │ │ │ │ ldrdeq r2, [r3], #200 @ 0xc8 @ │ │ │ │ strdeq r5, [r9, #-136] @ 0xffffff78 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sl, r8, lsr r5 │ │ │ │ + smlatbeq sl, r8, sp, ip │ │ │ │ + orreq r5, r0, r8, ror r3 │ │ │ │ smlatteq sl, r0, lr, ip │ │ │ │ cmpeq r8, r8, lsr #22 │ │ │ │ - @ instruction: 0x010acdb0 │ │ │ │ - orreq r5, r0, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [fp, #-72] @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sl, r0, lsl #18 │ │ │ │ ldrdeq ip, [sl, -r0] │ │ │ │ rsbseq ip, sl, r0, lsr #14 │ │ │ │ @ instruction: 0x01017bb8 │ │ │ │ @ instruction: 0x018b7690 │ │ │ │ tsteq sl, r0, lsl fp │ │ │ │ smlabteq sl, r0, sp, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq ip, sl, r0, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ smlatteq sl, r8, sp, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sl, r8, asr r6 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - smlabteq sl, r8, r6, ip │ │ │ │ + tsteq sl, r8, lsl r6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq ip, [sl, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq ip, [sl, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0184aa90 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ @ instruction: 0x01419898 │ │ │ │ @@ -566287,15 +566287,15 @@ │ │ │ │ tsteq sl, r8, asr lr │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsr #28 │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ smlabbeq sl, r0, lr, ip │ │ │ │ tsteq sl, r0, ror lr │ │ │ │ smlabbeq sl, r8, lr, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -566306,16 +566306,16 @@ │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ smlatbeq sl, r8, lr, ip │ │ │ │ smlaltteq r8, r6, r8, r5 │ │ │ │ @ instruction: 0x010aceb0 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r6, r0, asr #2 │ │ │ │ - tsteq sl, r8, ror #28 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + smlabteq sl, r0, lr, ip │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq sl, r8, r1, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq ip, [sl, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -566487,15 +566487,15 @@ │ │ │ │ tsteq sl, r8, ror r4 │ │ │ │ cmpeq r8, r8, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r2, [r3, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r8, ror r5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, ror #12 │ │ │ │ smlatbeq sl, r0, r1, sp │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ smlatbeq sl, r8, r1, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr r1 │ │ │ │ @@ -566739,15 +566739,15 @@ │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ smlabbeq r1, r8, r6, r8 │ │ │ │ tsteq sl, r0, ror r5 │ │ │ │ tsteq sl, r0, lsl r6 │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ strdeq r8, [r6, #-88] @ 0xffffffa8 │ │ │ │ smlabteq sl, r0, r5, sp │ │ │ │ - @ instruction: 0x010aceb8 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ smlatbeq sl, r0, r5, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010ad590 │ │ │ │ smlabbeq r1, r8, r4, r8 │ │ │ │ @ instruction: 0x010ad598 │ │ │ │ @ instruction: 0x010ae398 │ │ │ │ @ instruction: 0x010ad498 │ │ │ │ @@ -566757,23 +566757,23 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r9, sl, r8, sp │ │ │ │ @ instruction: 0x010ad5b8 │ │ │ │ cmpeq sl, r8, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ smlatteq sl, r0, r5, sp │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ ldrdeq sp, [sl, -r0] │ │ │ │ cmpeq r1, r8, asr #18 │ │ │ │ ldrdeq sp, [sl, -r8] │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r0, lsr r7 │ │ │ │ - tsteq sl, r0, asr r6 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, lsl r7 │ │ │ │ tsteq r9, r8, lsl sl │ │ │ │ smlalbbeq r9, sl, r8, sp │ │ │ │ strdeq sp, [sl, -r0] │ │ │ │ smlaltbeq r8, r8, r8, fp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -566792,30 +566792,30 @@ │ │ │ │ orreq pc, r0, r8, asr r0 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r1, r0 │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ orreq r5, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, lsl r7 │ │ │ │ + tsteq sl, r8, asr r6 │ │ │ │ + andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, fp, r0, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq sl, r0, ror r6 │ │ │ │ tsteq r4, r8, lsr #6 │ │ │ │ tsteq sl, r8, ror r6 │ │ │ │ smlabbeq r4, r0, r3, r4 │ │ │ │ smlabteq sl, r8, r5, sp │ │ │ │ cmpeq r1, r8, lsr r9 │ │ │ │ @ instruction: 0x010ad1b0 │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ - tsteq sl, r0, lsl r7 │ │ │ │ - smlaltteq r5, sp, r8, r1 │ │ │ │ + tsteq r3, r8, asr ip │ │ │ │ + orreq r7, sl, r0, asr #14 │ │ │ │ smlatteq sl, r8, r5, ip │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ smlatbeq sl, r0, r6, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010ad6b0 │ │ │ │ @@ -566836,20 +566836,20 @@ │ │ │ │ strdeq sp, [r1, r0] │ │ │ │ tsteq sl, r0, lsr #6 │ │ │ │ orreq r1, r2, r0, lsr r7 │ │ │ │ @ instruction: 0x010ad790 │ │ │ │ smlalbteq r8, r8, r8, fp @ │ │ │ │ smlabteq sl, r8, r6, sp │ │ │ │ cmpeq sl, r8, ror #30 │ │ │ │ - tsteq r3, r8, lsr #28 │ │ │ │ - orreq r7, sl, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, asr #14 │ │ │ │ - smlatbeq sl, r0, r9, sp │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x010ad998 │ │ │ │ + smlaltteq r5, sp, r8, r1 │ │ │ │ + smlabteq sl, r0, r4, pc @ │ │ │ │ + orreq ip, r0, r8, ror fp │ │ │ │ tsteq sl, r0, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r8, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -566990,28 +566990,28 @@ │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ smlabbeq r1, r8, pc, r8 @ │ │ │ │ orreq r0, r0, r8, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr r9 │ │ │ │ tsteq r9, r8, lsl pc │ │ │ │ cmpeq sl, r8, ror #30 │ │ │ │ - smlabteq sl, r8, r4, pc @ │ │ │ │ - orreq ip, r0, r8, ror fp │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, ror #14 │ │ │ │ tsteq sl, r8, asr #18 │ │ │ │ rsceq ip, r2, r8, asr #6 │ │ │ │ smlabbeq sl, r0, r9, sp │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, ror #14 │ │ │ │ - smlabbeq sl, r0, r5, lr │ │ │ │ + tsteq sl, r8, lsr r5 │ │ │ │ orreq r7, sl, r8, ror #14 │ │ │ │ - tsteq sl, r8, ror r0 │ │ │ │ + tsteq sl, r0, ror r0 │ │ │ │ orreq r5, sl, r0, asr #13 │ │ │ │ + smlatbeq sl, r0, r9, sp │ │ │ │ + andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, pc, r8, ror r7 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ tsteq r1, r0, asr sl │ │ │ │ @@ -567151,15 +567151,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r9, ip, #216, 6 @ 0x60000003 │ │ │ │ ldrdeq r6, [ip, r8] │ │ │ │ tsteq sl, r0, lsl #8 │ │ │ │ ldrdeq sp, [sl, -r8] │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ - tsteq sl, r0, asr #18 │ │ │ │ + tsteq sl, r8, lsr #30 │ │ │ │ tsteq sl, r0, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, asr r7 │ │ │ │ orreq r2, r3, r8, asr #2 │ │ │ │ orreq r2, r3, r8, asr #2 │ │ │ │ smlalbteq fp, r2, r8, sp │ │ │ │ tsteq sl, r8, asr ip │ │ │ │ @@ -567438,20 +567438,20 @@ │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r8, r8, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r9, sl, r8, ip │ │ │ │ - @ instruction: 0x010ae298 │ │ │ │ - strdeq r9, [ip, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr r5 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, ror r0 │ │ │ │ + tsteq sl, r8, rrx │ │ │ │ + @ instruction: 0x010ae298 │ │ │ │ + strdeq r9, [ip, r8] │ │ │ │ smlabbeq sl, r8, r0, lr │ │ │ │ cmpeq r6, r8, lsl r7 │ │ │ │ swpeq lr, r0, [sl] │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r6, r8, lsl #4 │ │ │ │ mrseq lr, (UNDEF: 26) │ │ │ │ @@ -567746,16 +567746,16 @@ │ │ │ │ tsteq sl, r0, lsl r5 │ │ │ │ ldrdeq lr, [sl, -r8] │ │ │ │ tsteq sl, r8, lsr r3 │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sl, r8, lsl #18 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x010ad990 │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq lr, [sl, -r8] │ │ │ │ hvceq 6568 @ 0x19a8 │ │ │ │ smlatteq sl, r0, r2, lr │ │ │ │ @@ -567764,16 +567764,16 @@ │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x010ad998 │ │ │ │ + smlabbeq sl, r0, r4, pc @ │ │ │ │ + smlabbeq sl, r8, r9, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r8, [r8, #-200] @ 0xffffff38 │ │ │ │ orreq r2, r3, r0, lsr r0 │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ smlatteq sl, r0, r5, lr │ │ │ │ @@ -567902,21 +567902,21 @@ │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ @ instruction: 0x010ae798 │ │ │ │ orreq r3, r7, r0, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ - smlabbeq sl, r8, r4, pc @ │ │ │ │ - @ instruction: 0x010ad990 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018a7790 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010ae7b0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tstpeq sl, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x018a7790 │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ orreq ip, r6, r8, lsl #4 │ │ │ │ smlabbeq sl, r8, r8, lr │ │ │ │ smlabteq sl, r8, r7, lr │ │ │ │ smlatteq sl, r0, r7, lr │ │ │ │ smlaltbeq r9, r1, r8, sl │ │ │ │ @@ -567974,38 +567974,38 @@ │ │ │ │ orreq fp, r6, r8, ror fp │ │ │ │ strdeq lr, [sl, -r0] │ │ │ │ smlatbeq sl, r8, r8, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ - smlabbeq sl, r0, r4, pc @ │ │ │ │ - @ instruction: 0x018a7790 │ │ │ │ + tsteq sl, r0, lsl lr │ │ │ │ + orreq r5, sl, r8, ror #13 │ │ │ │ ldrdeq lr, [sl, -r8] │ │ │ │ ldrdeq r9, [r1, #-168] @ 0xffffff58 │ │ │ │ smlatteq sl, r0, r8, lr │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r0, lsr #16 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq fp, r6, r0, lsr sp │ │ │ │ tsteq sl, r0, ror fp │ │ │ │ smlatteq sl, r8, r8, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ - tsteq sl, r8, lsl lr │ │ │ │ - orreq r5, sl, r8, ror #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sl, r8, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, lsr #18 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsl r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sl, r8, lsl #28 │ │ │ │ + tsteq sl, r8, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [sl, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r5, r8, asr #29 │ │ │ │ tsteq sl, r0, lsr r9 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq sl, r8, asr #18 │ │ │ │ @@ -568198,15 +568198,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #24 │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ tsteq sl, r0, asr #24 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ @ instruction: 0x010aebb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabbeq sl, r8, r6, sp │ │ │ │ + tsteq sl, r8, lsl #14 │ │ │ │ smlalbteq r5, sp, r8, r1 │ │ │ │ tsteq sl, r0, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r8, r0, lsl #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @@ -568310,20 +568310,20 @@ │ │ │ │ @ instruction: 0x01815598 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r8, lsl #28 │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, ip, r8, asr r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sl, r0, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018108b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, lsl lr │ │ │ │ + tsteq sl, r8, lsl #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sl, r0, asr #28 │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ orreq fp, r0, r8, ror ip │ │ │ │ smlabteq sl, r0, r0, pc @ │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq fp, sp, r8, lsr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -568488,15 +568488,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq sl, r8, r0, pc @ │ │ │ │ orreq r0, r0, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010aee98 │ │ │ │ ldrdeq pc, [sl, -r8] │ │ │ │ orreq r0, r0, r0, lsr pc │ │ │ │ - tsteq fp, r8, ror r2 │ │ │ │ + smlatteq fp, r0, r3, r6 │ │ │ │ tsteq sl, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r3, [r0], #184 @ 0xb8 @ │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ ldrdeq r7, [fp, r0] │ │ │ │ strdeq pc, [sl, -r8] │ │ │ │ strheq pc, [sl, -r8] @ │ │ │ │ @@ -568712,56 +568712,56 @@ │ │ │ │ orreq r5, sp, r8, lsl #24 │ │ │ │ tstpeq sl, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ smlatteq fp, r0, r5, r2 │ │ │ │ smlatteq sl, r0, r0, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, asr #26 │ │ │ │ - tsteq r5, r0, lsr #25 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlabteq sl, r8, r8, lr │ │ │ │ smlabbeq r1, r8, pc, r8 @ │ │ │ │ orreq r0, r0, r8, lsr r2 │ │ │ │ tstpeq sl, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tstpeq sl, r8, ror r4 @ p-variant is OBSOLETE │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tstpeq sl, r0, lsr r5 @ p-variant is OBSOLETE │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, lsl #18 │ │ │ │ - smlabteq sl, r0, r4, pc @ │ │ │ │ - smlabteq sl, r8, r8, lr │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018a77b8 │ │ │ │ @ instruction: 0x010af4b8 │ │ │ │ + smlabteq sl, r0, r7, lr │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a77b8 │ │ │ │ @ instruction: 0x010af4b0 │ │ │ │ + @ instruction: 0x018a77b8 │ │ │ │ + smlatbeq sl, r8, r4, pc @ │ │ │ │ orreq r5, sl, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r8, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq sl, r8, r4, pc @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq sl, r0, r4, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010af498 │ │ │ │ - tstpeq sl, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ - smlatbeq sl, r8, r7, lr │ │ │ │ - ldrdeq pc, [sl, -r8] │ │ │ │ - orreq ip, r0, r8, lsr sl │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x010af490 │ │ │ │ strdeq pc, [sl, -r0] │ │ │ │ - orreq r7, sl, r0, asr #14 │ │ │ │ + smlabbeq sl, r0, r5, lr │ │ │ │ + ldrdeq pc, [sl, -r0] │ │ │ │ + orreq ip, r0, r8, lsr sl │ │ │ │ smlatteq sl, r8, r4, pc @ │ │ │ │ + orreq r7, sl, r0, asr #14 │ │ │ │ + smlatteq sl, r0, r4, pc @ │ │ │ │ orreq pc, r0, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatteq sl, r0, r4, pc @ │ │ │ │ + ldrdeq pc, [sl, -r8] │ │ │ │ + tstpeq sl, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ + smlabteq sl, r8, r4, pc @ │ │ │ │ orreq r1, r3, r8, lsl pc │ │ │ │ cmpeq r2, r8, asr sp │ │ │ │ tstpeq sl, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ tstpeq sl, r0, lsl r5 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq sl, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ @@ -569040,16 +569040,16 @@ │ │ │ │ orreq r1, r2, r0, asr #17 │ │ │ │ tstpeq sl, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq sl, r8, lsl r8 @ p-variant is OBSOLETE │ │ │ │ smlaltteq sp, r8, r8, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tstpeq sl, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq pc, [sl, -r0] │ │ │ │ + @ instruction: 0x010afb90 │ │ │ │ + orreq ip, r0, r8, lsr sl │ │ │ │ smlabteq sl, r8, r9, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r8 │ │ │ │ @ instruction: 0x010af7b8 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ smlabbeq sl, r0, r9, pc @ │ │ │ │ @@ -569176,24 +569176,24 @@ │ │ │ │ rsceq r5, r3, r8, lsr r7 │ │ │ │ smlabbeq sl, r0, fp, pc @ │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ orreq r2, r3, r0, lsl #6 │ │ │ │ - @ instruction: 0x010afbb0 │ │ │ │ - orreq ip, r0, r8, lsr sl │ │ │ │ + tstpeq sl, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ + orreq r7, sl, r0, asr #14 │ │ │ │ smlatbeq sl, r0, fp, pc @ │ │ │ │ cmpeq r6, r8, asr r8 │ │ │ │ smlatbeq sl, r8, fp, pc @ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r6, r0, lsl #5 │ │ │ │ - tstpeq sl, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ - orreq r7, sl, r0, asr #14 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, ip, r0, lsl #18 │ │ │ │ ldrdeq pc, [sl, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -569204,20 +569204,20 @@ │ │ │ │ cmpeq r1, r8, lsr ip │ │ │ │ strdeq pc, [sl, -r0] │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r8, ror #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r9, sl, r8, sp │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tstpeq sl, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ orreq r7, sl, r0, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r7, r0, lsr #2 │ │ │ │ - tstpeq sl, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ - orreq r7, sl, r0, ror #15 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, asr #14 │ │ │ │ tstpeq sl, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ tstpeq sl, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x010afc98 │ │ │ │ @ instruction: 0x010afb98 │ │ │ │ cmpeq r6, r8, asr #16 │ │ │ │ @ instruction: 0x010afcb0 │ │ │ │ @@ -569281,17 +569281,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r8 │ │ │ │ tstpeq sl, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ cmneq r0, r0, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, asr #14 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq sl, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + smlatteq fp, r0, sl, r0 │ │ │ │ + tstpeq sl, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r8, asr #26 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ orreq r5, r5, r0, asr #13 │ │ │ │ smlabbeq sl, r0, sp, pc @ │ │ │ │ @@ -569356,22 +569356,22 @@ │ │ │ │ orreq r0, r0, r8, lsr r2 │ │ │ │ smlatbeq sl, r0, lr, pc @ │ │ │ │ tstpeq sl, r0, asr #28 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r8, r8, lsr #31 │ │ │ │ - tsteq fp, r8, lsl #22 │ │ │ │ - @ instruction: 0x010afb90 │ │ │ │ - tstpeq sl, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ + tstpeq sl, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq lr, [fp, #-88] @ 0xffffffa8 │ │ │ │ tstpeq sl, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010afe90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq ip, r0, asr #17 │ │ │ │ @@ -569549,39 +569549,39 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r8, lsr r9 │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ ldrdeq r8, [r4, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r4, r8, lsl #22 │ │ │ │ tsteq fp, r8, ror #2 │ │ │ │ - ldrdeq lr, [fp, #-88] @ 0xffffffa8 │ │ │ │ - smlabbeq fp, r0, r1, r0 │ │ │ │ orreq r7, sl, r0, asr #14 │ │ │ │ + smlabbeq fp, r8, r9, r0 │ │ │ │ + orreq r5, sl, r8, ror #3 │ │ │ │ tsteq fp, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - smlatteq fp, r0, sl, r0 │ │ │ │ - orreq r5, sl, r8, ror #3 │ │ │ │ + smlatbeq fp, r0, r1, r0 │ │ │ │ + ldrdeq ip, [r0, r0] │ │ │ │ smlabteq r7, r0, ip, r8 │ │ │ │ orreq r2, r3, r0, asr r3 │ │ │ │ @ instruction: 0x010b0198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - smlabteq fp, r0, r1, r0 │ │ │ │ - ldrdeq ip, [r0, r0] │ │ │ │ + tsteq fp, r8, lsr #16 │ │ │ │ + orreq r5, sl, r8, lsl #20 │ │ │ │ tsteq sl, r8, ror #6 │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ strdeq r0, [fp, -r8] │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ - tsteq fp, r0, lsr r8 │ │ │ │ - orreq r5, sl, r8, lsl #20 │ │ │ │ + tsteq sl, r8, lsl r1 │ │ │ │ + orreq r7, sl, r8, lsl #16 │ │ │ │ ldrdeq r0, [fp, -r8] │ │ │ │ strheq r9, [r1, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r1, r0, lsr r2 │ │ │ │ smlatteq fp, r0, r1, r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -569600,15 +569600,15 @@ │ │ │ │ orreq fp, r8, r8, asr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r8, r8, r8, lr @ │ │ │ │ cmpeq sl, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, ror #2 │ │ │ │ + smlabbeq fp, r8, r4, r0 │ │ │ │ orreq r7, sl, r8, lsl #16 │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq fp, r8, r1, r0 │ │ │ │ smlaltbeq r9, r1, r8, ip │ │ │ │ @@ -569751,15 +569751,15 @@ │ │ │ │ smlabbeq fp, r0, r4, r0 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r2, r8, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq fp, r8, r1, r0 │ │ │ │ ldrdeq r0, [fp, -r0] │ │ │ │ - orreq r7, sl, r8, lsl #16 │ │ │ │ + orreq r7, sl, r8, ror #14 │ │ │ │ @ instruction: 0x010b0498 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ smlatbeq fp, r0, r4, r0 │ │ │ │ smlatteq fp, r0, r4, r0 │ │ │ │ tsteq fp, r0, lsr #8 │ │ │ │ cmpeq r4, r8, asr r9 │ │ │ │ @ instruction: 0x010b0590 │ │ │ │ @@ -569961,39 +569961,39 @@ │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ cmpeq fp, r8, ror #22 │ │ │ │ smlabteq fp, r8, r7, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r8, lsl #16 │ │ │ │ - orreq r7, sl, r8, ror #14 │ │ │ │ + @ instruction: 0x018a7790 │ │ │ │ smlatbeq r0, r0, r0, r0 │ │ │ │ smultbeq r0, r8, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ ldrdeq r0, [fp, -r8] │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ smlatbeq sl, r8, r9, pc @ │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ smlatteq fp, r8, r7, r0 │ │ │ │ smultteq r0, r8, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ - tsteq fp, r8, lsr #16 │ │ │ │ - @ instruction: 0x018a7790 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018a77b8 │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ tsteq fp, r8, lsl r7 │ │ │ │ smlaltbeq sl, r4, r8, r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018a77b8 │ │ │ │ - smlabbeq fp, r8, r9, r0 │ │ │ │ - smlabbeq fp, r8, r4, r0 │ │ │ │ + smlabbeq fp, r0, r9, r0 │ │ │ │ + tsteq fp, r0, lsr r2 │ │ │ │ + tsteq fp, r0, lsr #18 │ │ │ │ + orreq r7, sl, r8, lsl #16 │ │ │ │ smlatteq fp, r0, r9, r8 │ │ │ │ orreq r3, r9, r0, ror #30 │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ @ instruction: 0x018101b0 │ │ │ │ @ instruction: 0x010b08b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ @@ -570045,19 +570045,19 @@ │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabbeq fp, r0, r6, r0 │ │ │ │ strdeq r0, [fp, -r0] │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ - orreq r7, sl, r8, lsl #16 │ │ │ │ + orreq r7, sl, r8, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r6, r0, ror #18 │ │ │ │ - smlabbeq fp, r0, r9, r0 │ │ │ │ - orreq r7, sl, r8, ror #14 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018a7790 │ │ │ │ tsteq fp, r8, ror r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r7, r8, r4, r1 │ │ │ │ orreq r3, r8, r8, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -570069,17 +570069,17 @@ │ │ │ │ smlatteq fp, r8, r9, r0 │ │ │ │ orreq r2, r8, r8, ror sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018a7790 │ │ │ │ + tsteq fp, r0, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, lsr #18 │ │ │ │ + smlabbeq fp, r0, r1, r0 │ │ │ │ @ instruction: 0x010b0998 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, ror #22 │ │ │ │ smlatteq fp, r0, r9, r0 │ │ │ │ @@ -570157,25 +570157,25 @@ │ │ │ │ @ instruction: 0x010b0ab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [fp, -r8] │ │ │ │ strdeq lr, [r0, r0] │ │ │ │ tsteq fp, r8, lsr #22 │ │ │ │ orreq r7, r1, r0, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq fp, r0, r1, r0 │ │ │ │ + tstpeq sl, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r9, r0, ror #28 │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [sl, -r8] │ │ │ │ orreq r7, r1, r8, asr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq sl, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r0, lsl r7 │ │ │ │ tsteq fp, r8, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ strdeq r0, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ @@ -570306,30 +570306,30 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ tsteq fp, r0, lsl sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r0, [fp, -r0] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r8, ror #18 │ │ │ │ + tsteq fp, r0, asr #26 │ │ │ │ + tsteq r5, r0, lsr #25 │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ @ instruction: 0x010ba7b0 │ │ │ │ tsteq sl, r0, lsl r7 │ │ │ │ cmpeq r2, r8, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0147e498 │ │ │ │ - tsteq fp, r0, ror sp │ │ │ │ + tsteq fp, r8 │ │ │ │ cmpeq r0, r8, lsl #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r9, r8, lsl #31 │ │ │ │ @ instruction: 0x01186190 │ │ │ │ @ instruction: 0x01883098 │ │ │ │ - tsteq fp, r8, asr sl │ │ │ │ - andle r0, r0, r1 │ │ │ │ + tsteq fp, r0, lsl #30 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ @ instruction: 0x010ad9b0 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ smlabbeq fp, r0, sp, r0 │ │ │ │ hvceq 40344 @ 0x9d98 │ │ │ │ smlabteq fp, r0, sp, r0 │ │ │ │ @@ -570420,19 +570420,19 @@ │ │ │ │ ldrdeq r0, [fp, -r0] │ │ │ │ strdeq r0, [fp, -r0] │ │ │ │ orreq r7, r7, r8, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq fp, r8, lsl #30 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ - tsteq fp, r8, lsr sp │ │ │ │ + tsteq fp, r8, lsl #22 │ │ │ │ orreq r5, sl, r8, asr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq fp, r0, ror sp │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r8, r0, asr #25 │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ @ instruction: 0x010b0e90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -570486,16 +570486,16 @@ │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ mrseq r1, (UNDEF: 11) │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, ror sp │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, lsl #30 │ │ │ │ + @ instruction: 0x010b1b90 │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ qaddeq r1, r0, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -571146,16 +571146,16 @@ │ │ │ │ orreq r1, r2, r8, asr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 34168 @ 0x8578 │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ ldrdeq r2, [r3], #224 @ 0xe0 @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018f95b8 │ │ │ │ + tsteq fp, r8, lsl #30 │ │ │ │ + tsteq sl, r0, lsl #14 │ │ │ │ tsteq fp, r8, ror #20 │ │ │ │ rsceq r2, r3, r8, ror #29 │ │ │ │ cmpeq r9, r8, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -571224,16 +571224,16 @@ │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ strheq r5, [r9, r8] │ │ │ │ smlabbeq fp, r8, fp, r1 │ │ │ │ tsteq fp, r0, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 35672 @ 0x8b58 │ │ │ │ - tsteq fp, r8 │ │ │ │ - tsteq sl, r8, lsl #14 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018f95b8 │ │ │ │ smlatbeq fp, r0, fp, r1 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -571289,15 +571289,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011a8cd8 │ │ │ │ @ instruction: 0x010b1c90 │ │ │ │ @ instruction: 0x01015598 │ │ │ │ smlatbeq fp, r0, r5, r2 │ │ │ │ - tsteq fp, r8, lsr #16 │ │ │ │ + tsteq fp, r0, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsl #28 │ │ │ │ smlatbeq fp, r8, ip, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010b1cb8 │ │ │ │ @@ -572080,34 +572080,34 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq fp, r0, r8, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ + tsteq fp, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsceq lr, r9, r0, asr sl │ │ │ │ tstpeq sl, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ smlatteq fp, r0, r6, r2 │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq fp, r0, r6, r2 │ │ │ │ - @ instruction: 0x010b1b90 │ │ │ │ + strdeq r2, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ smlabbeq fp, r8, r7, r2 │ │ │ │ @ instruction: 0x01821b90 │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, lsr r9 │ │ │ │ orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq fp, r8, ror #18 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr #18 │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ cmpeq r7, r8, lsr r0 │ │ │ │ tsteq fp, r0, ror #18 │ │ │ │ @@ -572141,15 +572141,15 @@ │ │ │ │ ldrdeq r2, [fp, -r0] │ │ │ │ @ instruction: 0x01015598 │ │ │ │ ldrdeq r2, [fp, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ smlaltteq r8, r6, r8, sl │ │ │ │ smlabbeq fp, r0, r0, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq fp, r0, lsr r9 │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r2, [fp, -r8] │ │ │ │ strdeq lr, [r0, r0] │ │ │ │ tsteq fp, r8, ror #26 │ │ │ │ orreq sp, r1, r8, asr #4 │ │ │ │ tsteq fp, r8, lsl #20 │ │ │ │ @@ -572565,19 +572565,19 @@ │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq fp, r0, pc, r2 @ │ │ │ │ strdeq sl, [r4, #-184] @ 0xffffff48 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r9, r8, ror #3 │ │ │ │ swpeq r3, r0, [fp] │ │ │ │ - tsteq fp, r8, lsr r9 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ tsteq fp, r0, asr #32 │ │ │ │ @ instruction: 0x018101b0 │ │ │ │ @ instruction: 0x010b31b8 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ smlatbeq fp, r0, r0, r3 │ │ │ │ cmpeq r6, r8, lsr #22 │ │ │ │ smlatbeq fp, r8, r0, r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq ip, [r6, r0] │ │ │ │ strheq r3, [fp, -r8] │ │ │ │ @@ -572642,16 +572642,16 @@ │ │ │ │ @ instruction: 0x010b3190 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r9, sl, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r7, r0, asr #31 │ │ │ │ - smlatteq fp, r8, r2, r3 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r5, sl, r8, asr #2 │ │ │ │ tsteq sl, r8, ror sl │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ smlatteq fp, r0, r1, r3 │ │ │ │ @@ -572719,15 +572719,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq fp, r8, r2, r3 │ │ │ │ smlatteq fp, r0, r2, r3 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r5, sl, r8, asr #2 │ │ │ │ + rsceq lr, r9, r0, asr sl │ │ │ │ tsteq r7, r8, lsl #18 │ │ │ │ orreq sl, r4, r0, ror ip │ │ │ │ tsteq fp, r0, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r7, r8, asr #2 │ │ │ │ tsteq fp, r8, lsr #6 │ │ │ │ @@ -572785,47 +572785,47 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r4, r0, ror ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq fp, r8, lsl #8 │ │ │ │ + tsteq fp, r0, ror r4 │ │ │ │ tsteq fp, r0, lsl #8 │ │ │ │ strdeq sp, [r1, r0] │ │ │ │ smlatteq fp, r8, r0, r3 │ │ │ │ orreq r1, r2, r8, asr ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatteq fp, r8, sp, r3 │ │ │ │ + tsteq fp, r0, lsr #8 │ │ │ │ + orreq r7, sl, r0, asr #14 │ │ │ │ tsteq fp, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq fp, r8, lsr r4 │ │ │ │ - orreq r7, sl, r0, asr #14 │ │ │ │ + tsteq fp, r8, ror #8 │ │ │ │ + orreq sl, r0, r0, asr #18 │ │ │ │ tsteq fp, r0, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq fp, r0, ror r4 │ │ │ │ - orreq sl, r0, r0, asr #18 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsr r8 │ │ │ │ tsteq fp, r8, asr #8 │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ tsteq fp, r0, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq fp, r8, r3, r3 │ │ │ │ hvceq 19144 @ 0x4ac8 │ │ │ │ smlatbeq r2, r8, r4, r4 │ │ │ │ orreq ip, r6, r0, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsr r8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsr r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatteq fp, r8, sp, r3 │ │ │ │ smlalbbeq r7, r3, r8, pc @ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smlabbeq fp, r8, r4, r3 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq fp, r0, r4, r3 │ │ │ │ @@ -572910,16 +572910,16 @@ │ │ │ │ cmpeq r2, r8, asr #26 │ │ │ │ smlatteq fp, r0, r5, r3 │ │ │ │ smlabteq fp, r8, r5, r3 │ │ │ │ smlaltteq r7, r3, r8, ip │ │ │ │ cmpeq r2, r8, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ - tsteq fp, r0, asr fp │ │ │ │ - orrseq ip, r0, r0, lsl lr │ │ │ │ + tsteq fp, r8, lsr r6 │ │ │ │ + orreq ip, r0, r8, lsr sl │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ smlaltteq pc, sl, r8, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -572930,16 +572930,16 @@ │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ smlabbeq fp, r0, r4, r3 │ │ │ │ orreq r1, r2, r0, lsl #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r3, r0, asr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - smlatbeq fp, r8, r7, r3 │ │ │ │ - orreq ip, r0, r8, lsr sl │ │ │ │ + tsteq fp, r8, lsr r8 │ │ │ │ + orreq r7, sl, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ mrseq r3, (UNDEF: 59) │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, lsl r1 │ │ │ │ tsteq fp, r8, asr r6 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -573022,19 +573022,19 @@ │ │ │ │ orreq r1, r2, r8, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r0, lsr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ - tsteq fp, r8, ror #16 │ │ │ │ - orreq r7, sl, r0, asr #14 │ │ │ │ - tsteq fp, r8, lsr r8 │ │ │ │ + @ instruction: 0x010b37b0 │ │ │ │ orreq pc, r0, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, asr #14 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ mrseq r3, (UNDEF: 59) │ │ │ │ smlabteq fp, r8, r7, r3 │ │ │ │ orreq pc, r1, r0, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq fp, r0, r6, r3 │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ @@ -573059,67 +573059,67 @@ │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ smlalbbeq sp, r9, r8, lr │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ tsteq fp, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, asr #14 │ │ │ │ + smlatbeq fp, r8, r7, r3 │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, asr r8 │ │ │ │ smlatbeq r2, r8, r4, r4 │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ smlabteq fp, r8, r8, r3 │ │ │ │ smlatteq fp, r0, r7, r3 │ │ │ │ smlalbbeq r8, r6, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x010b37b0 │ │ │ │ - @ instruction: 0x010b3998 │ │ │ │ - tsteq fp, r8, lsr r6 │ │ │ │ + @ instruction: 0x010b3990 │ │ │ │ + smlatteq fp, r8, r5, r3 │ │ │ │ + @ instruction: 0x010b38b0 │ │ │ │ + orreq ip, r0, r8, lsr sl │ │ │ │ smlabbeq fp, r0, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010b3890 │ │ │ │ strheq r3, [sl, #-72] @ 0xffffffb8 │ │ │ │ @ instruction: 0x010b3898 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r9, r8, lsl #31 │ │ │ │ smlatbeq fp, r8, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - smlatteq fp, r0, r8, r3 │ │ │ │ - orreq ip, r0, r8, lsr sl │ │ │ │ + tsteq fp, r8, lsl #18 │ │ │ │ + orreq r7, sl, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq r3, [r4], #32 │ │ │ │ smlatbeq r2, r8, r4, r4 │ │ │ │ orreq ip, r6, r0, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq fp, r0, r8, r3 │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x010b3990 │ │ │ │ - orreq r7, sl, r0, asr #14 │ │ │ │ + tsteq fp, r0, lsl #18 │ │ │ │ + orreq r7, sl, r0, ror #15 │ │ │ │ strdeq r3, [fp, -r0] │ │ │ │ smlaltbeq sl, r1, r8, r0 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r8, lsr #25 │ │ │ │ - tsteq fp, r8, lsl #18 │ │ │ │ - orreq r7, sl, r0, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, asr #14 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlatteq fp, r0, r8, r3 │ │ │ │ smlabbeq fp, r8, r9, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr #18 │ │ │ │ @ instruction: 0x01027898 │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ tsteq fp, r8, lsl sl │ │ │ │ smlabbeq fp, r8, r8, r3 │ │ │ │ @@ -573144,56 +573144,56 @@ │ │ │ │ tsteq fp, r8, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r8, r8, lsl #27 │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, lsl #18 │ │ │ │ - tsteq fp, r0, lsr fp │ │ │ │ - @ instruction: 0x010b38b0 │ │ │ │ - smlatbeq fp, r8, r9, r3 │ │ │ │ + smlatteq fp, r8, sl, r3 │ │ │ │ + tsteq fp, r0, ror r8 │ │ │ │ + smlatbeq fp, r0, r9, r3 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ - @ instruction: 0x010b39b0 │ │ │ │ + smlatbeq fp, r8, r9, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x010b39b8 │ │ │ │ + @ instruction: 0x010b39b0 │ │ │ │ cmpeq fp, r8, lsl #12 │ │ │ │ - smlatteq fp, r8, sl, r3 │ │ │ │ + @ instruction: 0x010b3a98 │ │ │ │ orreq r7, sl, r0, asr #14 │ │ │ │ + strdeq r3, [fp, -r0] │ │ │ │ + orreq r0, r0, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0184ac98 │ │ │ │ smlatteq fp, r0, r9, r3 │ │ │ │ smlalbteq r8, r6, r8, fp │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ strdeq sp, [r1, r0] │ │ │ │ smlabteq fp, r0, r7, r3 │ │ │ │ orreq r1, r2, r8, lsr #25 │ │ │ │ smlatteq fp, r8, r9, r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r6, r8, asr #6 │ │ │ │ - strdeq r3, [fp, -r8] │ │ │ │ - orreq r0, r0, r8, ror #28 │ │ │ │ - @ instruction: 0x010b3a98 │ │ │ │ + @ instruction: 0x010b3a90 │ │ │ │ orreq r7, sl, r0, lsr r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, asr r8 │ │ │ │ tsteq fp, r0, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r6, r7, r0, asr r5 │ │ │ │ tsteq fp, r8, ror #20 │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, asr r8 │ │ │ │ - @ instruction: 0x010b3a90 │ │ │ │ + tsteq fp, r0, lsr sl │ │ │ │ orreq r7, sl, r8, asr r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, asr #3 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r8, lsl #15 │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ smlatbeq r2, r8, r4, r4 │ │ │ │ tsteq fp, r0, asr sl │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ smlabteq fp, r8, r9, r3 │ │ │ │ @@ -573209,17 +573209,17 @@ │ │ │ │ smlabbeq fp, r0, sl, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlatbeq ip, r8, r2, r4 │ │ │ │ ldrdeq r1, [r2, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, asr #3 │ │ │ │ + tsteq fp, r8, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, lsr sl │ │ │ │ + @ instruction: 0x010b39b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r4, r4, r8, lsl #11 │ │ │ │ smlabteq fp, r0, sl, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq ip, r8, r4, r3 │ │ │ │ orreq lr, r7, r8, asr r4 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ @@ -573231,15 +573231,15 @@ │ │ │ │ smlatbeq r2, r8, r4, r4 │ │ │ │ orreq ip, r6, r0, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r3, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r3, [fp, -r0] │ │ │ │ + @ instruction: 0x010b3998 │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ orreq pc, r0, r8, lsr r7 @ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ strdeq r3, [fp, -r0] │ │ │ │ tsteq fp, r0, lsr #22 │ │ │ │ strdeq sl, [r4, #-200] @ 0xffffff38 │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ @@ -573248,30 +573248,30 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r1, [r2, r0] │ │ │ │ tsteq fp, r8, lsr #22 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0184ac98 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq fp, r0, r9, r3 │ │ │ │ + tsteq fp, r0, asr fp │ │ │ │ + orrseq ip, r0, r0, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r6, r8, ror r9 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq sl, sp, r0, asr r0 │ │ │ │ tsteq fp, r8, ror #26 │ │ │ │ tsteq fp, r0, asr #22 │ │ │ │ strdeq ip, [sl, -r8] │ │ │ │ @ instruction: 0x018d04b0 │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ orreq pc, r0, r8, lsr r7 @ │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ tsteq fp, r8, asr fp │ │ │ │ - tsteq fp, r0, lsr ip │ │ │ │ - tsteq r1, r0, lsr #10 │ │ │ │ + smlabteq fp, r0, fp, r3 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ tsteq fp, r8, ror fp │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ smlabbeq fp, r0, fp, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsl #22 │ │ │ │ smlalbteq sl, r1, r8, r0 │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ @@ -573284,50 +573284,50 @@ │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ @ instruction: 0x010b3bb0 │ │ │ │ tsteq fp, r0, lsl ip │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ smlaltteq sl, r4, r8, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0188bdb0 │ │ │ │ - smlatteq fp, r8, fp, r3 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq fp, r8, ror #16 │ │ │ │ + orreq r5, sl, r0, ror r1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r3, r0, lsr r5 │ │ │ │ tsteq fp, r8, lsr #24 │ │ │ │ smlabteq fp, r8, fp, r3 │ │ │ │ tsteq fp, r8, ror r0 │ │ │ │ orreq r6, r9, r0, lsl r2 │ │ │ │ - tsteq fp, r0, ror r8 │ │ │ │ - orreq r5, sl, r0, ror r1 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq fp, r8, ror #22 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ tsteq fp, r8, asr sl │ │ │ │ ldrdeq r1, [r2, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014a9898 │ │ │ │ @ instruction: 0x01010d90 │ │ │ │ orreq sl, r4, r8, asr #24 │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ tsteq fp, r8, lsl #24 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabteq fp, r0, fp, r3 │ │ │ │ + tsteq fp, r8, asr #24 │ │ │ │ + tsteq r1, r0, lsr #10 │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ orreq r2, r7, r0, lsl r8 │ │ │ │ @ instruction: 0x010b3c90 │ │ │ │ tsteq fp, r0, lsr #24 │ │ │ │ - @ instruction: 0x010b3d90 │ │ │ │ - tsteq fp, r8, lsl #4 │ │ │ │ + smlatteq fp, r8, fp, r3 │ │ │ │ + tsteq fp, r8, lsl #8 │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ orreq sl, r4, r0, ror ip │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ - tsteq fp, r8, lsl ip │ │ │ │ - tsteq fp, r0, lsr #8 │ │ │ │ + @ instruction: 0x010b3d90 │ │ │ │ + tsteq fp, r8, lsl #4 │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @@ -573425,15 +573425,15 @@ │ │ │ │ @ instruction: 0x011123f0 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r5, [fp, -r0] │ │ │ │ + tsteq fp, r0, asr #6 │ │ │ │ smlabteq fp, r8, lr, r3 │ │ │ │ smlalbteq r4, sp, r8, r8 │ │ │ │ tsteq fp, r8, lsl #28 │ │ │ │ strdeq sl, [r1, #-8] │ │ │ │ tsteq fp, r0, ror lr │ │ │ │ cmpeq r1, r8, lsl #2 │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ @@ -574078,17 +574078,17 @@ │ │ │ │ orreq r1, r2, r0, ror sp │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ smlabbeq fp, r0, r8, r4 │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ hvceq 26824 @ 0x68c8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ + tsteq fp, r0, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r8 │ │ │ │ - tsteq fp, r8, asr #24 │ │ │ │ + tsteq fp, r8, lsr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r5], #208 @ 0xd0 @ │ │ │ │ tsteq fp, r8, lsr r8 │ │ │ │ smlalbbeq sp, r9, r8, pc @ │ │ │ │ smlatbeq fp, r0, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -574277,15 +574277,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabbeq fp, r8, r0, r3 │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ strdeq r4, [fp, -r0] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq sl, r8, lsl r2 │ │ │ │ cmpeq sl, r8, lsr #22 │ │ │ │ @ instruction: 0x01093c90 │ │ │ │ ldrdeq fp, [r9, r0] │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -574328,16 +574328,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq fp, r0, lsl #24 │ │ │ │ strdeq sp, [r1, r0] │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ @ instruction: 0x01821d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq fp, r0, asr #22 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq fp, r0, ror ip │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ smlaltteq r8, r6, r8, ip │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ @@ -574419,21 +574419,21 @@ │ │ │ │ smlabbeq fp, r8, sp, r4 │ │ │ │ tsteq fp, r0, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsl #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010b4d90 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq fp, r0, asr #22 │ │ │ │ @ instruction: 0x0102e990 │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ smlatteq fp, r8, sp, r4 │ │ │ │ smlabbeq fp, r0, sp, r4 │ │ │ │ smlatteq fp, r0, r0, r5 │ │ │ │ - tsteq fp, r0, lsl ip │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ smlatbeq fp, r0, sp, r4 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ smlatbeq fp, r8, sp, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ cmpeq r1, r8, asr #4 │ │ │ │ @ instruction: 0x010b4b98 │ │ │ │ @@ -574637,27 +574637,27 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r1, r4, r0, asr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [fp, -r0] │ │ │ │ smlatteq fp, r8, r0, r5 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ - tsteq fp, r0, lsl r1 │ │ │ │ andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r5, sl, r0, ror r1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq lr, r7, r0, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r5, [fp, -r0] │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ orreq fp, r6, r8, lsl #11 │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ mrseq r5, (UNDEF: 27) │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r5, sl, r0, ror r1 │ │ │ │ + tsteq fp, r8 │ │ │ │ tsteq fp, r0, lsr #2 │ │ │ │ @ instruction: 0x01027898 │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ smlatteq fp, r8, r1, r5 │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ smlalbteq lr, r8, r8, r1 │ │ │ │ tsteq r1, r8, lsl ip │ │ │ │ @@ -574704,16 +574704,16 @@ │ │ │ │ strdeq r5, [r9, #-168] @ 0xffffff58 │ │ │ │ @ instruction: 0x010b5190 │ │ │ │ andle r0, r0, r4 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0187bb90 │ │ │ │ tsteq fp, r0, lsl r2 │ │ │ │ smlatteq fp, r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq fp, r8, lsl #8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsl #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0189e1b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r5, [r9, #-168] @ 0xffffff58 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r5, r9, r0, lsr r1 │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ @@ -574788,36 +574788,36 @@ │ │ │ │ cmpeq r7, r8, lsl r4 │ │ │ │ tsteq fp, r0, lsr r3 │ │ │ │ @ instruction: 0x01801098 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatbeq fp, r8, fp, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsl #17 │ │ │ │ - smlabbeq r9, r0, r7, fp │ │ │ │ - orrseq r5, r1, r0, ror r9 │ │ │ │ + orreq r7, sl, r8, lsr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r8, lsr #17 │ │ │ │ tsteq fp, r0, ror #6 │ │ │ │ ldrdeq sl, [r1, #-40] @ 0xffffffd8 │ │ │ │ tsteq fp, r8, ror #6 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r0, lsl lr │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, lsr #17 │ │ │ │ + smlabbeq r9, r0, r7, fp │ │ │ │ + orrseq r5, r1, r0, ror r9 │ │ │ │ smlabbeq fp, r0, r3, r5 │ │ │ │ orreq fp, r7, r0, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ - ldrdeq r5, [fp, -r8] │ │ │ │ - orreq r0, r4, r8, lsr r8 │ │ │ │ - tsteq fp, r0, lsl r7 │ │ │ │ + tsteq fp, r0, ror r6 │ │ │ │ orreq ip, r0, r8, asr #18 │ │ │ │ + tsteq fp, r8, lsl #8 │ │ │ │ + @ instruction: 0x018022b8 │ │ │ │ tsteq r9, r0, asr #18 │ │ │ │ smlaltbeq r9, sl, r8, lr │ │ │ │ smlatbeq fp, r8, r3, r5 │ │ │ │ orreq r3, r7, r0, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ tsteq fp, r0, lsl #8 │ │ │ │ @@ -574838,16 +574838,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r6, r0, asr #7 │ │ │ │ tstpeq sl, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ smlaltbeq r9, sl, r8, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq fp, r0, ror r6 │ │ │ │ - @ instruction: 0x018022b8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, lsr #17 │ │ │ │ smlatteq sl, r8, r5, sp │ │ │ │ smlaltbeq r9, sl, r8, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, ror #26 │ │ │ │ @ instruction: 0x010b9190 │ │ │ │ strdeq fp, [r8, r0] │ │ │ │ tsteq fp, r0, asr #12 │ │ │ │ @@ -574992,16 +574992,16 @@ │ │ │ │ orreq r1, r4, r0, lsr sl │ │ │ │ smlabbeq fp, r8, r6, r5 │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr #12 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, lsr #17 │ │ │ │ + smlatteq fp, r0, r7, r5 │ │ │ │ + @ instruction: 0x010b5390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ strdeq lr, [r3, r8] │ │ │ │ smlatbeq fp, r8, r6, r5 │ │ │ │ smlabbeq fp, r0, r6, r5 │ │ │ │ smlabteq fp, r0, r6, r5 │ │ │ │ @@ -575032,18 +575032,18 @@ │ │ │ │ cmpeq sl, r8, lsr #26 │ │ │ │ @ instruction: 0x01014898 │ │ │ │ orreq fp, r6, r0, lsr #13 │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ strdeq r5, [fp, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r8, lsr #29 │ │ │ │ - strdeq r5, [fp, -r0] │ │ │ │ - tsteq fp, r8, lsl #8 │ │ │ │ - tsteq fp, r0, ror #14 │ │ │ │ + tsteq fp, r8, lsl r7 │ │ │ │ strexeq fp, r8, [r0] │ │ │ │ + tsteq fp, r0, ror #14 │ │ │ │ + orreq r7, sl, r8, lsr #17 │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ @ instruction: 0x0186b2b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr #14 │ │ │ │ smlatteq sp, r0, r5, r9 │ │ │ │ ldrdeq r1, [sl, r8] │ │ │ │ tsteq fp, r8, lsl #14 │ │ │ │ @@ -575052,16 +575052,16 @@ │ │ │ │ andle r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ cmpeq r1, r8, asr #6 │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r0, ror #28 │ │ │ │ - smlatteq fp, r0, r7, r5 │ │ │ │ - orreq r7, sl, r8, lsr #17 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq fp, r8, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq fp, r0, asr r8 │ │ │ │ orreq fp, r8, r0, asr #30 │ │ │ │ smlabbeq fp, r0, r7, r5 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -575085,19 +575085,19 @@ │ │ │ │ ldrdeq r5, [fp, -r8] │ │ │ │ @ instruction: 0x010b57b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - cmpeq fp, r8, asr #12 │ │ │ │ + tsteq fp, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r8, lsl r7 │ │ │ │ + smlabbeq fp, r8, r3, r5 │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ tsteq fp, r0, lsl r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r1, r8, lsr #8 │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ strdeq r5, [fp, -r8] │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ @@ -575208,16 +575208,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq fp, r8, r9, r5 │ │ │ │ orreq pc, r1, r0, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq fp, r0, r8, r5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x010b5390 │ │ │ │ + ldrdeq r5, [fp, -r8] │ │ │ │ + orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smlatteq fp, r8, r9, r5 │ │ │ │ cmpeq r6, r8, ror #26 │ │ │ │ strdeq r5, [fp, -r0] │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -575420,40 +575420,40 @@ │ │ │ │ strdeq r5, [fp, -r8] │ │ │ │ tsteq fp, r0, lsl sp │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ ldrdeq sl, [sl, #-248] @ 0xffffff08 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, rrx │ │ │ │ - orreq pc, r7, r0, asr #24 │ │ │ │ + tsteq fp, r0, ror #26 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ orreq r1, r3, r0, lsl #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ tsteq fp, r0, asr sp │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01821eb0 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ cmpeq sl, r8, lsr #20 │ │ │ │ - smlabbeq fp, r0, sp, r5 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + strdeq r5, [fp, -r0] │ │ │ │ + orreq r7, sl, r0, lsl #17 │ │ │ │ @ instruction: 0x0109de90 │ │ │ │ orreq fp, r6, r0, asr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r4, r8, lsl #27 │ │ │ │ smlatbeq fp, r0, sp, r5 │ │ │ │ tsteq fp, r8, ror #26 │ │ │ │ - ldrdeq r5, [fp, -r0] │ │ │ │ - orreq r7, sl, r0, lsl #17 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq fp, r0, lsr #26 │ │ │ │ strdeq r5, [fp, -r8] │ │ │ │ smlalbbeq r9, sl, r8, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq fp, r6, r8, lsl #6 │ │ │ │ tsteq fp, r8, lsr lr │ │ │ │ @@ -575504,18 +575504,18 @@ │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq fp, r6, r0, lsr r3 │ │ │ │ @ instruction: 0x010b5eb0 │ │ │ │ tsteq fp, r8, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, ror #26 │ │ │ │ - @ instruction: 0x010b5f90 │ │ │ │ - @ instruction: 0x010131b8 │ │ │ │ + tsteq fp, r0, rrx │ │ │ │ + orreq pc, r7, r0, asr #24 │ │ │ │ + smlabbeq fp, r0, sp, r5 │ │ │ │ + tsteq fp, r0, asr r3 │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ @ instruction: 0x0186b2b8 │ │ │ │ @ instruction: 0x010b5e90 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smlatbeq fp, r0, lr, r5 │ │ │ │ @@ -575574,16 +575574,16 @@ │ │ │ │ orreq r0, r0, r0, ror r6 │ │ │ │ smlabbeq fp, r8, r9, r5 │ │ │ │ tsteq fp, r0, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ - tsteq fp, r0, ror lr │ │ │ │ - tsteq fp, r0, ror r3 │ │ │ │ + @ instruction: 0x010b5f90 │ │ │ │ + @ instruction: 0x010131b8 │ │ │ │ @ instruction: 0x010b5f98 │ │ │ │ tsteq fp, r8, lsr #4 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ strheq r4, [sp, #-136] @ 0xffffff78 │ │ │ │ smlatbeq fp, r8, pc, r5 @ │ │ │ │ orreq pc, r1, r0, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -575664,15 +575664,15 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r1, [r2, r8] │ │ │ │ smlatteq fp, r8, r0, r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0184adb0 │ │ │ │ - tsteq fp, r0, lsr #26 │ │ │ │ + tsteq fp, r0, ror lr │ │ │ │ cmpeq sp, r8, lsr r6 │ │ │ │ mrseq r6, (UNDEF: 27) │ │ │ │ smlaltteq r8, r6, r8, sp │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r6, r0, lsl r4 │ │ │ │ @@ -575762,50 +575762,50 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq ip, r8, r2, r6 │ │ │ │ orreq fp, r9, r0, lsl #1 │ │ │ │ tsteq fp, r0, asr #16 │ │ │ │ orreq r1, r2, r0, lsl #30 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq sp, sp, r8, lsl #8 │ │ │ │ - smlatteq fp, r0, lr, r9 │ │ │ │ - tsteq fp, r0, ror r2 │ │ │ │ - smlabbeq fp, r8, pc, r5 @ │ │ │ │ + tsteq fp, r8, ror lr │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq fp, r8, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andne r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ smlatbeq fp, r0, r2, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabbeq fp, r0, r2, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq fp, r8, r2, r6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x010b62b0 │ │ │ │ orreq r0, r0, r8, asr r0 │ │ │ │ + smlabteq fp, r0, r2, r6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq fp, r8, r2, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r6, [fp, -r8] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x010b62b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ smlatteq fp, r0, r2, r6 │ │ │ │ - @ instruction: 0x010b62b8 │ │ │ │ - mrseq r6, (UNDEF: 59) │ │ │ │ lsleq r1, r8, #7 │ │ │ │ + mrseq r6, (UNDEF: 59) │ │ │ │ + andle r0, r0, r0 │ │ │ │ strdeq r6, [fp, -r0] │ │ │ │ smlalbbeq sl, r1, r8, r4 │ │ │ │ strdeq r6, [fp, -r8] │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r0, lsl #30 │ │ │ │ - smlatteq fp, r0, r3, r6 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsl #17 │ │ │ │ strdeq r9, [r7, -r8] │ │ │ │ orreq ip, r1, r8, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrsbtle r3, [sl], #-120 @ 0xffffff88 │ │ │ │ orreq ip, r1, r8, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -575852,26 +575852,26 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r6, r8, lsr r4 │ │ │ │ ldrdeq r6, [fp, -r8] │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ tsteq fp, r8, lsr r2 │ │ │ │ orreq r1, r2, r0, lsl #30 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsl #17 │ │ │ │ + smlatteq fp, r0, lr, r9 │ │ │ │ + tsteq fp, r0, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sp, r8, lsr r6 │ │ │ │ strdeq r6, [fp, -r8] │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq fp, r8, ror #6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq r7, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq fp, r0, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr r4 │ │ │ │ @@ -576350,54 +576350,54 @@ │ │ │ │ ldrdeq lr, [r7, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq fp, r0, fp, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r0, ror fp │ │ │ │ rsceq r4, r4, r0, asr #13 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r7, [sl, r0] │ │ │ │ - smlatbeq r1, r0, r5, fp │ │ │ │ - ldrdeq sp, [lr, r8] │ │ │ │ - smlatteq fp, r0, fp, r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq fp, r8, ror #6 │ │ │ │ + smlabteq fp, r8, fp, r7 │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ + ldrdeq r6, [fp, -r0] │ │ │ │ + orreq r0, r0, r8, ror #28 │ │ │ │ smlabteq fp, r8, fp, r6 │ │ │ │ orreq lr, r7, r8, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq lr, [r7, r0] │ │ │ │ - ldrdeq r6, [fp, -r8] │ │ │ │ - orreq r0, r0, r8, ror #28 │ │ │ │ - tsteq fp, r8, lsl ip │ │ │ │ + tsteq fp, r8, lsl #24 │ │ │ │ ldrdeq r7, [sl, r0] │ │ │ │ + strdeq r6, [fp, -r8] │ │ │ │ + orreq r0, r0, r8, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r9, r8, lsl #4 │ │ │ │ - tsteq fp, r8, lsl #24 │ │ │ │ - orreq r0, r0, r8, lsl lr │ │ │ │ - strdeq r6, [fp, -r8] │ │ │ │ + strdeq r6, [fp, -r0] │ │ │ │ orreq r7, sl, r0, lsl #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [sl, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlatteq fp, r8, fp, r6 │ │ │ │ tsteq r1, r8, lsl pc │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r6, [fp, -r0] │ │ │ │ + strdeq r6, [fp, -r8] │ │ │ │ + ldrdeq r6, [fp, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, sl, r8, lsl #10 │ │ │ │ - tsteq fp, r0, lsl pc │ │ │ │ - smlatteq fp, r8, fp, r6 │ │ │ │ + smlatteq fp, r0, lr, r6 │ │ │ │ + orreq r0, r0, r8, lsl lr │ │ │ │ tsteq fp, r8, lsr #24 │ │ │ │ cmpeq r1, r8, lsl r5 │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r8, ror pc │ │ │ │ - strdeq r6, [fp, -r8] │ │ │ │ - orreq r0, r0, r8, lsl lr │ │ │ │ - smlatbeq fp, r0, lr, r6 │ │ │ │ + tsteq fp, r0, ror #28 │ │ │ │ orreq sl, r0, r8, lsr #26 │ │ │ │ + @ instruction: 0x010b6cb0 │ │ │ │ + orreq r0, r0, r8, lsl #15 │ │ │ │ tsteq fp, r0, asr ip │ │ │ │ smlaltbeq r8, r6, r8, lr │ │ │ │ tsteq fp, r0, ror #24 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq fp, r8, ror r3 │ │ │ │ smlabbeq r7, r0, r6, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -576416,16 +576416,16 @@ │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ smlatbeq fp, r0, ip, r6 │ │ │ │ tsteq r3, r0, ror sl │ │ │ │ tsteq fp, r0, lsr #24 │ │ │ │ cmpeq r1, r8, lsl #10 │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ @ instruction: 0x010b6c90 │ │ │ │ - tsteq fp, r8, asr sp │ │ │ │ - orreq r0, r0, r8, lsl #15 │ │ │ │ + tsteq fp, r8, asr lr │ │ │ │ + ldrdeq r7, [sl, r0] │ │ │ │ smlabteq fp, r0, ip, r6 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011962f8 │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ @@ -576458,34 +576458,34 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq lr, [r7, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ - tsteq fp, r0, ror #28 │ │ │ │ - ldrdeq r7, [sl, r0] │ │ │ │ + tsteq fp, r8, lsr lr │ │ │ │ + orreq r9, r0, r8, asr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ qaddeq r6, r8, fp │ │ │ │ cmpeq r8, r8, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, ror #22 │ │ │ │ - tsteq fp, r8, asr lr │ │ │ │ - orreq r9, r0, r8, asr fp │ │ │ │ + smlatbeq fp, r0, sp, r6 │ │ │ │ + orreq fp, r0, r8, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ cmpeq r8, r8, asr r4 │ │ │ │ strdeq r7, [fp, -r0] │ │ │ │ smlabbeq fp, r0, sp, r6 │ │ │ │ @ instruction: 0x010b6d98 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ tsteq fp, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r8, lsr lr │ │ │ │ - orreq fp, r0, r8, asr #25 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq r7, [sl, r0] │ │ │ │ @ instruction: 0x010b6db0 │ │ │ │ orreq r0, r8, r8, ror #2 │ │ │ │ @ instruction: 0x010b6cb8 │ │ │ │ cmpeq r8, r8, asr r4 │ │ │ │ smlabbeq r1, r8, pc, r8 @ │ │ │ │ orreq r0, r0, r8, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -576515,41 +576515,41 @@ │ │ │ │ tsteq fp, r0, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r3, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r7, [sl, r0] │ │ │ │ + tsteq fp, r8, ror sp │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ cmpeq r1, r8, asr #10 │ │ │ │ tsteq fp, r0, asr lr │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r2, r0, lsr #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq fp, r0, sp, r6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r8, ror sp │ │ │ │ + tsteq fp, r8, asr sp │ │ │ │ + smlatbeq fp, r0, lr, r6 │ │ │ │ + tsteq fp, r0, asr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaleq fp, r5, r0, sp │ │ │ │ tsteq fp, r0, ror lr │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ strheq sp, [r9, #-248] @ 0xffffff08 │ │ │ │ smlabbeq fp, r0, lr, r6 │ │ │ │ tsteq fp, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ smlatbeq fp, r0, pc, r3 @ │ │ │ │ cmpeq r9, r8, ror #22 │ │ │ │ - smlatteq fp, r0, lr, r6 │ │ │ │ - @ instruction: 0x010b6cb0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq ip, sl, r0, asr #11 │ │ │ │ @ instruction: 0x010b6eb0 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ @ instruction: 0x010b6eb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ cmpeq r1, r8, lsr r5 │ │ │ │ smlatbeq fp, r8, ip, r6 │ │ │ │ @@ -576557,29 +576557,29 @@ │ │ │ │ ldrdeq r6, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0102d6b8 │ │ │ │ cmpeq r9, r8, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq ip, sl, r0, asr #11 │ │ │ │ + tsteq fp, r8, lsr ip │ │ │ │ strdeq r6, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, asr #24 │ │ │ │ + smlatbeq fp, r0, fp, r7 │ │ │ │ + tsteq fp, r8, lsl ip │ │ │ │ tsteq fp, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - smlabteq fp, r8, fp, r7 │ │ │ │ - tsteq fp, r8, lsr ip │ │ │ │ - smlatbeq fp, r0, fp, r7 │ │ │ │ + tsteq fp, r0, lsr r9 │ │ │ │ orreq r0, r0, r8, lsl lr │ │ │ │ + tsteq fp, r0, lsl r9 │ │ │ │ + orreq sl, r0, r8, lsr #26 │ │ │ │ tsteq fp, r0, ror pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq fp, r0, lsr pc │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ @ instruction: 0x010b6d90 │ │ │ │ orreq r1, r2, r0, lsr #31 │ │ │ │ tsteq fp, r0, asr #30 │ │ │ │ @@ -576590,36 +576590,36 @@ │ │ │ │ orreq r6, r9, r0, ror #4 │ │ │ │ tsteq fp, r8, asr pc │ │ │ │ smlalbteq r8, r6, r8, lr │ │ │ │ tsteq fp, r0, ror #30 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0186c4b0 │ │ │ │ - tsteq fp, r8, lsr #18 │ │ │ │ - orreq sl, r0, r8, lsr #26 │ │ │ │ + @ instruction: 0x010b6f98 │ │ │ │ + orreq r0, r0, r8, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ smlabbeq fp, r0, pc, r6 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010b6f90 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - @ instruction: 0x010b6fb0 │ │ │ │ - orreq r0, r0, r8, lsl #15 │ │ │ │ + strdeq r7, [fp, -r8] │ │ │ │ + ldrdeq r7, [sl, r0] │ │ │ │ smlatbeq fp, r8, pc, r6 @ │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ - tsteq fp, r0, lsl r9 │ │ │ │ - ldrdeq r7, [sl, r0] │ │ │ │ - strdeq r7, [fp, -r8] │ │ │ │ + strdeq r7, [fp, -r0] │ │ │ │ orreq r9, r0, r8, asr fp │ │ │ │ + smlatteq fp, r8, r8, r7 │ │ │ │ + orreq fp, r0, r8, asr #25 │ │ │ │ smlatbeq fp, r0, r0, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, rrx │ │ │ │ @ instruction: 0x01027898 │ │ │ │ ldrdeq r6, [fp, -r8] │ │ │ │ strdeq lr, [r0, r0] │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ @@ -576804,15 +576804,15 @@ │ │ │ │ smlaleq fp, r5, r0, sp │ │ │ │ smlatbeq fp, r0, r2, r7 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsl r4 │ │ │ │ smlatbeq fp, r8, r2, r7 │ │ │ │ @ instruction: 0x0149df98 │ │ │ │ - rsbeq r1, r4, #168, 20 @ 0xa8000 │ │ │ │ + rsbeq r1, r4, #144, 20 @ 0x90000 │ │ │ │ strdeq ip, [r8, r8] │ │ │ │ @ instruction: 0x010b72b8 │ │ │ │ @ instruction: 0x010b7298 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ strhteq sl, [r3], #128 @ 0x80 │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ @@ -577198,35 +577198,35 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq fp, r8, r8, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [fp, -r0] │ │ │ │ rsceq r4, r4, r8, lsr #22 │ │ │ │ tsteq r6, r0, ror #28 │ │ │ │ orreq r3, r8, r8, lsr #4 │ │ │ │ - strdeq r7, [fp, -r0] │ │ │ │ - orreq fp, r0, r8, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatteq fp, r8, r8, r7 │ │ │ │ + @ instruction: 0x010b6fb8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x010b6fb0 │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x010b6fb8 │ │ │ │ + tsteq fp, r8, lsr #18 │ │ │ │ + tsteq fp, r8, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014a2c98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r8, r0, asr r2 │ │ │ │ - tsteq fp, r0, lsr r9 │ │ │ │ - @ instruction: 0x010b6f98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq ip, sl, r0, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq fp, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr #18 │ │ │ │ cmpeq r1, r8, lsl #12 │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r2, r0, asr #32 │ │ │ │ @@ -577373,35 +577373,35 @@ │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r0, r8, asr sp │ │ │ │ ldrdeq r7, [fp, -r8] │ │ │ │ smlabbeq fp, r8, fp, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq lr, [r7, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r8, ror #30 │ │ │ │ + tsteq fp, r0, lsl pc │ │ │ │ @ instruction: 0x010b7bb0 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x010b7bb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, asr #22 │ │ │ │ cmpeq r1, r8, lsl r6 │ │ │ │ smlabteq fp, r0, r9, r7 │ │ │ │ smlatbeq fp, r8, fp, r7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r8, lsl pc │ │ │ │ + @ instruction: 0x010b7eb0 │ │ │ │ + @ instruction: 0x010b6bb8 │ │ │ │ ldrdeq r0, [r2, -r0] │ │ │ │ orreq sp, r1, r8, ror #5 │ │ │ │ smlatbeq fp, r0, ip, r7 │ │ │ │ ldrdeq r7, [fp, -r0] │ │ │ │ - tsteq fp, r0, lsr pc │ │ │ │ - ldrdeq r6, [fp, -r0] │ │ │ │ + tsteq fp, r0, lsl sp │ │ │ │ + orreq lr, r0, r0, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, ip, r0, asr r9 │ │ │ │ - tsteq fp, r8, lsr sp │ │ │ │ - orreq lr, r0, r0, asr #5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, lsl r4 │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsl #24 │ │ │ │ strdeq lr, [r0, r0] │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ @ instruction: 0x01800b98 │ │ │ │ tsteq fp, r8, lsr #24 │ │ │ │ @@ -577454,42 +577454,42 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sp, r0, lsl #20 │ │ │ │ @ instruction: 0x0188c198 │ │ │ │ smlatteq fp, r0, ip, r7 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r8, lsl r4 │ │ │ │ + strdeq r7, [fp, -r0] │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ strdeq r7, [fp, -r8] │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, ror #5 │ │ │ │ tsteq fp, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ + tsteq fp, r8, lsr sp │ │ │ │ smlatteq fp, r8, ip, r7 │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ tsteq fp, r0, lsr #26 │ │ │ │ @ instruction: 0x01027898 │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ smlabbeq fp, r8, sp, r7 │ │ │ │ @ instruction: 0x010b7cb0 │ │ │ │ cmpeq r7, r8, asr #2 │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, asr sp │ │ │ │ - tsteq fp, r0, lsl sp │ │ │ │ + ldrdeq r7, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r0, lsl #29 │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x010b7eb0 │ │ │ │ - ldrdeq r7, [sl, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq fp, r8, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ @ instruction: 0x010b7d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -577568,16 +577568,16 @@ │ │ │ │ strdeq sp, [r1, r0] │ │ │ │ smlabbeq fp, r0, ip, r7 │ │ │ │ orreq r2, r2, r8, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ andle r0, r0, r1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - cmpeq fp, r8, ror #12 │ │ │ │ + tsteq fp, r0, lsr pc │ │ │ │ + smlatteq fp, r0, fp, r7 │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ smlatbeq r2, r8, r4, r4 │ │ │ │ orreq ip, r6, r0, ror r3 │ │ │ │ ldrdeq r7, [fp, -r0] │ │ │ │ cmpeq r4, r8, lsl #4 │ │ │ │ ldrdeq r7, [fp, -r8] │ │ │ │ @@ -577600,16 +577600,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ @ instruction: 0x010b7e90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - @ instruction: 0x010b7f98 │ │ │ │ - strdeq r7, [fp, -r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq r7, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, asr pc │ │ │ │ tsteq fp, r8, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01822090 │ │ │ │ tsteq fp, r8, asr pc │ │ │ │ @@ -577627,17 +577627,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r2, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ smlabbeq fp, r8, pc, r7 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r7, [sl, r0] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x010b6bb8 │ │ │ │ + @ instruction: 0x010b6bb0 │ │ │ │ + smlatbeq r1, r0, r5, fp │ │ │ │ + ldrdeq sp, [lr, r8] │ │ │ │ strdeq r1, [ip, -r8] │ │ │ │ orreq sl, r4, r0, lsl #28 │ │ │ │ strdeq r7, [fp, -r0] │ │ │ │ smlatbeq fp, r8, pc, r7 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r7, r8, asr r3 │ │ │ │ @ instruction: 0x010b7fb8 │ │ │ │ @@ -577653,45 +577653,45 @@ │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ @ instruction: 0x0184adb0 │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ smlatteq fp, r8, pc, r7 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq fp, r8, ror r7 │ │ │ │ - @ instruction: 0x010b6bb0 │ │ │ │ - tsteq r1, r0, lsr #10 │ │ │ │ - @ instruction: 0x01902398 │ │ │ │ + smlatbeq fp, r0, pc, r7 @ │ │ │ │ + tsteq fp, r0, lsr #32 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ orreq sl, r4, r8, lsr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ - qaddeq r8, r8, fp │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + @ instruction: 0x010b7f98 │ │ │ │ + orreq r7, sl, r0, ror #15 │ │ │ │ qaddeq r8, r0, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr r0 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ tsteq fp, r0, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq fp, r8, pc, r7 @ │ │ │ │ hvceq 6760 @ 0x1a68 │ │ │ │ tsteq fp, r0, lsr lr │ │ │ │ tsteq fp, r0, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - smlatbeq fp, r0, pc, r7 @ │ │ │ │ - orreq r7, sl, r0, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, lsr #32 │ │ │ │ + tsteq fp, r8 │ │ │ │ + tsteq r1, r0, lsr #10 │ │ │ │ + @ instruction: 0x01902398 │ │ │ │ + qaddeq r8, r8, fp │ │ │ │ + tsteq fp, r0, lsl r4 │ │ │ │ rsbeq r6, fp, #8, 30 │ │ │ │ orreq sl, lr, r8, lsr #13 │ │ │ │ - tsteq fp, r0, rrx │ │ │ │ - smlatbeq fp, r8, fp, r6 │ │ │ │ smlatteq fp, r8, r3, r8 │ │ │ │ - tsteq fp, r8, rrx │ │ │ │ + tsteq fp, r0, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ ldrdeq r8, [fp, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq fp, r8, r0, r8 │ │ │ │ orreq r3, r8, r8, lsl #3 │ │ │ │ smlatbeq fp, r0, r0, r8 │ │ │ │ @@ -577709,15 +577709,15 @@ │ │ │ │ ldrdeq r8, [fp, -r0] │ │ │ │ orreq r3, r8, r0, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r7, r8, lsr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ strdeq sp, [fp, -r0] │ │ │ │ - tsteq fp, r8 │ │ │ │ + tsteq fp, r0, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq fp, r8, r0, r8 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ strdeq r8, [fp, -r0] │ │ │ │ cmpeq r8, r8, ror #10 │ │ │ │ strdeq r8, [fp, -r8] │ │ │ │ @@ -577871,15 +577871,15 @@ │ │ │ │ smlabbeq fp, r8, r2, r8 │ │ │ │ smlaltteq r8, r6, r8, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r8, [fp, -r0] │ │ │ │ + tsteq fp, r0, asr #18 │ │ │ │ tsteq fp, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlatteq sp, r0, r6, r5 │ │ │ │ orreq ip, r8, r8, ror #3 │ │ │ │ smlatbeq fp, r8, r3, r8 │ │ │ │ @@ -577904,16 +577904,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ @ instruction: 0x0186b498 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r8, [fp, -r8] │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ @ instruction: 0x010b83b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq fp, r0, ror r3 │ │ │ │ + tsteq sp, r0, lsr #8 │ │ │ │ + smlalbteq r1, lr, r8, r9 │ │ │ │ tsteq fp, r0, lsl #8 │ │ │ │ smlabteq r1, r8, r0, r3 │ │ │ │ tsteq fp, r8, lsl #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010b8390 │ │ │ │ strdeq sl, [r1, #-104] @ 0xffffff98 │ │ │ │ smlatteq fp, r8, r2, r8 │ │ │ │ @@ -578244,16 +578244,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r7, r8, lsl r3 │ │ │ │ - tsteq sp, r8, lsr #8 │ │ │ │ - smlalbteq r1, lr, r8, r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r9, [fp, -r8] │ │ │ │ tsteq fp, r8, asr sl │ │ │ │ ldrdeq lr, [pc, #-232] @ 10b886c <__bss_end__@@Base+0x34b850> │ │ │ │ smlatbeq r2, r8, r4, r4 │ │ │ │ @ instruction: 0x0187b898 │ │ │ │ @ instruction: 0x010b89b0 │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ tsteq fp, r0, lsr sl │ │ │ │ @@ -578498,16 +578498,16 @@ │ │ │ │ tsteq fp, r8, ror sl │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ - tsteq ip, r0, lsr r9 │ │ │ │ - orreq r1, lr, r0, asr r3 │ │ │ │ + tsteq fp, r8, rrx │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r0, ror #26 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ smlatteq fp, r8, ip, r8 │ │ │ │ @@ -578516,15 +578516,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbsle r3, sl, r8, lsr #17 │ │ │ │ orreq r8, r2, r0, ror #14 │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ tsteq fp, r8, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ - tsteq fp, r0, ror r0 │ │ │ │ + tsteq fp, r8, lsr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010b8d90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010b8db8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -578551,23 +578551,23 @@ │ │ │ │ tsteq fp, r0, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlatteq fp, r8, sp, r8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ strdeq fp, [sl, #-24] @ 0xffffffe8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq fp, r8, lsl #28 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq fp, r8, ror lr │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -578725,23 +578725,23 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq fp, r0, lr, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ smlatteq fp, r0, r0, r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq fp, r8, lsl #28 │ │ │ │ ldrdeq r9, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ - tsteq fp, r8, lsr #28 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ strdeq r9, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ mrseq r9, (UNDEF: 27) │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -578757,15 +578757,15 @@ │ │ │ │ tsteq fp, r0, lsr r1 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ smlabbeq fp, r8, r1, r9 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tsteq fp, r8, ror r1 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ @ instruction: 0x011ff8f8 │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ tsteq fp, r8, ror #4 │ │ │ │ tsteq fp, r0, lsr #2 │ │ │ │ @@ -578774,20 +578774,20 @@ │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq r5, r8, ror #20 │ │ │ │ hvceq 40456 @ 0x9e08 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ qdaddeq lr, r8, r9 │ │ │ │ - @ instruction: 0x010b9198 │ │ │ │ - andle r0, r0, r0 │ │ │ │ - @ instruction: 0x010bb198 │ │ │ │ - @ instruction: 0x0188c2b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, ror #15 │ │ │ │ + @ instruction: 0x010bb198 │ │ │ │ + @ instruction: 0x0188c2b0 │ │ │ │ + tsteq ip, r0, lsr r9 │ │ │ │ + orreq r1, lr, r0, asr r3 │ │ │ │ smlatbeq fp, r8, r1, r9 │ │ │ │ strheq sl, [r1, #-120] @ 0xffffff88 │ │ │ │ @ instruction: 0x010b91b0 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r2, r8, lsr #3 │ │ │ │ smlabteq fp, r0, r1, r9 │ │ │ │ @@ -578889,23 +578889,23 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r2, [r2, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabbeq fp, r8, r7, r9 │ │ │ │ - tsteq fp, r8, lsr sp │ │ │ │ + @ instruction: 0x010b9198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ smlabbeq r1, r8, pc, r8 @ │ │ │ │ @ instruction: 0x018034b0 │ │ │ │ @ instruction: 0x010b9390 │ │ │ │ tsteq fp, r0, ror #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq fp, r8, lsl r8 │ │ │ │ + smlatteq fp, r8, r3, r9 │ │ │ │ + orreq r7, sl, r8, ror #14 │ │ │ │ smlabbeq fp, r0, r3, r9 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r0, r8, asr sp │ │ │ │ @ instruction: 0x010b93b8 │ │ │ │ @@ -578927,15 +578927,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r2, [r2, r0] │ │ │ │ smlatteq fp, r0, r3, r9 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq fp, r0, asr r4 │ │ │ │ - orreq r7, sl, r8, ror #14 │ │ │ │ + @ instruction: 0x018a7790 │ │ │ │ strdeq r9, [fp, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ tsteq r3, r8, ror r0 │ │ │ │ orreq r3, r0, r0, lsr #1 │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ @@ -578953,15 +578953,15 @@ │ │ │ │ smlabteq fp, r0, r3, r9 │ │ │ │ ldrdeq sl, [r1, #-120] @ 0xffffff88 │ │ │ │ tsteq fp, r8, lsr #4 │ │ │ │ tsteq fp, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r9, [fp, -r0] │ │ │ │ strdeq r9, [fp, -r0] │ │ │ │ - @ instruction: 0x018a7790 │ │ │ │ + orreq sl, r0, r0, asr #18 │ │ │ │ tsteq fp, r0, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabbeq fp, r0, r1, r9 │ │ │ │ hvceq 40456 @ 0x9e08 │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ @@ -578992,20 +578992,20 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr #6 │ │ │ │ hvceq 40456 @ 0x9e08 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - strdeq r9, [fp, -r8] │ │ │ │ - orreq sl, r0, r0, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a77b8 │ │ │ │ - qaddeq r0, r0, lr │ │ │ │ - orreq r2, sp, r0, asr r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabbeq fp, r8, r9, r9 │ │ │ │ + smlatteq fp, r8, r5, r9 │ │ │ │ + orreq r5, r0, r0, lsr #12 │ │ │ │ tsteq fp, r0, lsl r5 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq fp, r0, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -579055,19 +579055,19 @@ │ │ │ │ ldrdeq r9, [fp, -r8] │ │ │ │ cmpeq r6, r8, ror #2 │ │ │ │ smlatteq fp, r0, r5, r9 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r6, r8, ror #12 │ │ │ │ strdeq r9, [fp, -r0] │ │ │ │ - orreq r5, r0, r0, lsr #12 │ │ │ │ - strdeq r9, [fp, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq fp, r8, r6, r9 │ │ │ │ + strdeq r9, [fp, -r8] │ │ │ │ hvceq 48744 @ 0xbe68 │ │ │ │ + tsteq fp, r8, asr #14 │ │ │ │ + orreq r7, sl, r8, ror #14 │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ orreq r0, r8, r8, ror #2 │ │ │ │ tsteq fp, r8, asr #10 │ │ │ │ cmpeq r8, r8, lsl r6 │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ strdeq lr, [r7, #-40] @ 0xffffffd8 │ │ │ │ tsteq fp, r0, lsr #12 │ │ │ │ @@ -579102,20 +579102,20 @@ │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ orreq r6, r5, r0, lsr r4 │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ @ instruction: 0x010b9690 │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ tsteq fp, r8, asr r3 │ │ │ │ - tsteq fp, r0, ror #14 │ │ │ │ - orreq r7, sl, r8, ror #14 │ │ │ │ - @ instruction: 0x010b96b8 │ │ │ │ + @ instruction: 0x010b96b0 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ - tsteq fp, r8, asr #14 │ │ │ │ + @ instruction: 0x010b96b8 │ │ │ │ @ instruction: 0x018a7790 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlalbbeq lr, fp, r8, r6 │ │ │ │ smlabteq fp, r8, r6, r9 │ │ │ │ cmpeq r1, r8, lsl #16 │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ cmpeq r1, r8, lsl r8 │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ orreq sl, r1, r8, ror #1 │ │ │ │ smlatteq fp, r0, r6, r9 │ │ │ │ @@ -579142,28 +579142,28 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ tsteq fp, r0, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsl #14 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlalbbeq lr, fp, r8, r6 │ │ │ │ + tsteq fp, r0, ror #14 │ │ │ │ + smlatbeq fp, r8, r6, r9 │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ orreq r6, r5, r8, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ - tsteq fp, r8, ror #14 │ │ │ │ - @ instruction: 0x010b96b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a77b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatteq fp, r8, r5, r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsl #10 │ │ │ │ + qaddeq r0, r0, lr │ │ │ │ + orreq r2, sp, r0, asr r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq fp, r0, ror r7 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq r9, r0, r0, lsr fp │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ smlabbeq fp, r0, r7, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl ip │ │ │ │ smlatteq fp, r8, r7, r9 │ │ │ │ @@ -579194,16 +579194,16 @@ │ │ │ │ strdeq r9, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x0108f9b8 │ │ │ │ cmpeq fp, r8, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r9, [fp, -r0] │ │ │ │ + tsteq fp, r0, ror r9 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r3, r0, ror #20 │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ @ instruction: 0x010394b8 │ │ │ │ tsteq fp, r8, lsr r8 │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ @ instruction: 0x010b97b8 │ │ │ │ @@ -579280,22 +579280,22 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r2, r0, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ tsteq fp, r0, asr #18 │ │ │ │ tsteq fp, r8, ror r8 │ │ │ │ - smlabbeq fp, r0, r9, r9 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq fp, r8, ror #14 │ │ │ │ + orreq r7, sl, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ - tsteq fp, r0, ror r7 │ │ │ │ - orreq r7, sl, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, ror r9 │ │ │ │ + tsteq fp, r8, lsl r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r9, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r8, asr #9 │ │ │ │ @ instruction: 0x010b9990 │ │ │ │ andle r0, r0, r2 │ │ │ │ smlatbeq fp, r8, r9, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -579304,24 +579304,24 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ smlabteq fp, r8, r9, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010b99b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq fp, r8, lsl #24 │ │ │ │ + smlabbeq fp, r0, r9, r9 │ │ │ │ + tsteq fp, r0, ror r3 │ │ │ │ smlatteq fp, r0, r9, r9 │ │ │ │ cmpeq r1, r8, ror #16 │ │ │ │ smlatteq fp, r8, r9, r9 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r2, r0, lsr #4 │ │ │ │ - smlabbeq fp, r8, r9, r9 │ │ │ │ - smlatteq fp, r8, r3, r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq fp, r8, lsl #24 │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ @ instruction: 0x018089b0 │ │ │ │ tsteq fp, r0, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsl sl │ │ │ │ @@ -579616,15 +579616,15 @@ │ │ │ │ smlatbeq fp, r0, sp, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010b9e90 │ │ │ │ cmpeq sl, r8, asr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010b9eb0 │ │ │ │ orreq r7, sp, r8, lsr r2 │ │ │ │ - tsteq sl, r8, rrx │ │ │ │ + tsteq sl, r8, ror r0 │ │ │ │ strhle r0, [r0], -r4 │ │ │ │ smlabteq fp, r0, lr, r9 │ │ │ │ strdeq sp, [r1, r0] │ │ │ │ smlabteq fp, r8, fp, r9 │ │ │ │ orreq r2, r2, r8, asr #4 │ │ │ │ ldrdeq r9, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -579846,22 +579846,22 @@ │ │ │ │ tsteq fp, r0, lsl r2 │ │ │ │ tsteq fp, r8, lsr r2 │ │ │ │ orreq r6, r8, r0, asr #32 │ │ │ │ ldrdeq r0, [r6, -r8] │ │ │ │ strdeq r3, [r7, r8] │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - tsteq fp, r0, ror #4 │ │ │ │ + tsteq fp, r0, ror r7 │ │ │ │ @ instruction: 0x010baa98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r5, r0, lsr sp │ │ │ │ tsteq fp, r0, asr r2 │ │ │ │ cmpeq r9, r8, lsl r1 │ │ │ │ - tsteq fp, r8, asr #18 │ │ │ │ - hvceq 65256 @ 0xfee8 │ │ │ │ + ldrdeq r9, [fp, -r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq fp, r0, r4, sl │ │ │ │ orreq r5, r0, r8, lsr #6 │ │ │ │ smlabbeq fp, r0, r2, sl │ │ │ │ strheq fp, [r4, #-72] @ 0xffffffb8 │ │ │ │ smlabbeq fp, r8, r2, sl │ │ │ │ @@ -580024,15 +580024,15 @@ │ │ │ │ strdeq sp, [r1, r0] │ │ │ │ mrseq sl, R11_fiq │ │ │ │ @ instruction: 0x01822298 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - strdeq r9, [fp, -r0] │ │ │ │ + tsteq fp, r0, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r0, lsl r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -580041,19 +580041,19 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ smlatteq fp, r8, r6, sl │ │ │ │ tsteq fp, r0, lsr #8 │ │ │ │ @ instruction: 0x0110f2d0 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ tsteq fp, r8, lsr #10 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r8, r8, ror #6 │ │ │ │ - tsteq fp, r0, asr r5 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x010ba590 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, ror r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabbeq fp, r0, r5, sl │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ strdeq sl, [fp, -r0] │ │ │ │ @@ -580069,17 +580069,17 @@ │ │ │ │ tsteq sp, r8, lsl r8 │ │ │ │ orreq r2, r2, r0, asr #5 │ │ │ │ ldrdeq sl, [fp, -r0] │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r7, r8, lsl r3 │ │ │ │ smlabteq fp, r8, r5, sl │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq fp, r0, asr r5 │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ - tsteq fp, r0, ror #10 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ tstpeq r0, r0, lsr #9 @ p-variant is OBSOLETE │ │ │ │ cmpeq r9, r8, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sl, [fp, -r8] │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ smlatteq fp, r0, r5, sl │ │ │ │ @@ -580153,15 +580153,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq fp, r8, lsl #14 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r9, sl, r8, sl │ │ │ │ tsteq fp, r8, ror #14 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq pc, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ @@ -580174,34 +580174,34 @@ │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, ror r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ - tsteq fp, r0, ror r7 │ │ │ │ - andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r8, lsl #16 │ │ │ │ - tsteq r1, r8, lsl r5 │ │ │ │ - orrseq r1, r0, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r2 │ │ │ │ + tsteq fp, r8, asr #18 │ │ │ │ + hvceq 65256 @ 0xfee8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r7, [sl, r8] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r2 │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ + orrseq r1, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x010ba798 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smlatbeq fp, r8, r7, sl │ │ │ │ orreq lr, r7, r8, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, ror r9 │ │ │ │ ldrdeq sl, [fp, -r0] │ │ │ │ - tsteq fp, r8, ror r7 │ │ │ │ + smlabbeq fp, r8, r7, sl │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ @ instruction: 0x0190ced8 │ │ │ │ tsteq fp, r8, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr ip │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ @@ -580282,15 +580282,15 @@ │ │ │ │ @ instruction: 0x010ba9b0 │ │ │ │ smlabbeq fp, r8, r8, sl │ │ │ │ @ instruction: 0x0144b598 │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ smlalbbeq lr, r7, r8, r3 │ │ │ │ - smlatteq fp, r8, r5, r3 │ │ │ │ + tsteq fp, r0, lsr fp │ │ │ │ ldrbteq r6, [ip], #1592 @ 0x638 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sl, [fp, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010ba990 │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ smlaltbeq sl, r1, r8, r9 │ │ │ │ @@ -580539,15 +580539,15 @@ │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ orreq r2, r2, r0, lsl r3 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq r9, lr, r8, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, ror #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r3, [ip, -r8] │ │ │ │ + tsteq ip, r0, lsr #26 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ @ instruction: 0x01856890 │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ tsteq fp, r0, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq pc, r0, r8, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -589151,15 +589151,15 @@ │ │ │ │ smlabteq ip, r8, r3, r3 │ │ │ │ smlabbeq ip, r8, r3, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r3], #88 @ 0x58 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r7, r0, asr r3 │ │ │ │ @ instruction: 0x010c33b8 │ │ │ │ - tsteq ip, r8, ror #16 │ │ │ │ + tsteq ip, r8, lsl #24 │ │ │ │ smlatbeq ip, r0, r3, r3 │ │ │ │ andle r0, r0, r4 │ │ │ │ ldrdeq pc, [fp, -r0] │ │ │ │ ldrsbeq r8, [r2, #-232] @ 0xffffff18 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq sp, r0, r8, lsr #30 │ │ │ │ strdeq r3, [ip, -r8] │ │ │ │ @@ -589746,26 +589746,26 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ smlatteq ip, r8, ip, r3 │ │ │ │ cmpeq r6, r8, ror #24 │ │ │ │ strdeq r3, [ip, -r0] │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r6, r0, lsr ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq ip, r8, lsr #26 │ │ │ │ - tsteq ip, r0, lsr #26 │ │ │ │ + tsteq ip, r0, lsl #26 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlaltbeq lr, fp, r8, r6 │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ ldrdeq fp, [r1, #-88] @ 0xffffffa8 │ │ │ │ tsteq ip, r8, lsl sp │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r2, [r2, r0] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlaltbeq lr, fp, r8, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq ip, r8, lsr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ orreq r1, lr, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq ip, r8, lsr sp │ │ │ │ @@ -589836,15 +589836,15 @@ │ │ │ │ orreq ip, r1, r0, lsr r2 │ │ │ │ tsteq ip, r0, lsr #30 │ │ │ │ tsteq ip, r0, asr #28 │ │ │ │ tsteq ip, r8, asr lr │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq ip, r0, lsl #26 │ │ │ │ + tsteq ip, r8, lsr r8 │ │ │ │ tsteq ip, r0, lsr sp │ │ │ │ tstpeq r0, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r0, r0, asr #14 │ │ │ │ @ instruction: 0x0103f298 │ │ │ │ smlabteq r6, r8, r4, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -590506,16 +590506,16 @@ │ │ │ │ rsceq r6, r3, r8, lsl #15 │ │ │ │ smlabteq ip, r8, r8, r4 │ │ │ │ strdeq fp, [r1, #-104] @ 0xffffff98 │ │ │ │ ldrdeq r4, [ip, -r0] │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r2, r0, asr #25 │ │ │ │ - rsbseq r4, r2, #24, 24 @ 0x1800 │ │ │ │ - orrseq r8, r1, r8, asr sl │ │ │ │ + tsteq ip, r8, asr #22 │ │ │ │ + orreq r7, sl, r0, lsl #12 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq lr, r3, r8, lsl #11 │ │ │ │ @ instruction: 0x01017bb8 │ │ │ │ orreq r8, r1, r8, ror #15 │ │ │ │ tsteq ip, r0, lsr #18 │ │ │ │ smlatteq ip, r8, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -590663,15 +590663,15 @@ │ │ │ │ tsteq ip, r0, lsr #20 │ │ │ │ @ instruction: 0x01413998 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01413998 │ │ │ │ tsteq ip, r0, ror ip │ │ │ │ - orreq r7, sl, r0, lsl #12 │ │ │ │ + orreq sl, r0, r0, asr #18 │ │ │ │ tsteq ip, r0, lsr fp │ │ │ │ smlaltbeq r3, r1, r8, r9 │ │ │ │ tsteq ip, r0, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r8, ror #22 │ │ │ │ tsteq ip, r0, asr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -590736,26 +590736,26 @@ │ │ │ │ smlaltteq r7, fp, r8, r4 │ │ │ │ tsteq r5, r8, ror #30 │ │ │ │ ldrdeq fp, [r4, r8] │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ @ instruction: 0x010c4b90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r3, [r1, #-152] @ 0xffffff68 │ │ │ │ - @ instruction: 0x010c4c98 │ │ │ │ - orreq sl, r0, r0, asr #18 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, lsr #12 │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ @ instruction: 0x010c65b8 │ │ │ │ orreq ip, r8, r0, lsl ip │ │ │ │ @ instruction: 0x010c4c90 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, lsr #12 │ │ │ │ + rsbseq r4, r2, #24, 24 @ 0x1800 │ │ │ │ + orrseq r8, r1, r8, asr sl │ │ │ │ tsteq ip, r0, ror #24 │ │ │ │ orreq ip, r1, r0, lsl #15 │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ smlatbeq ip, r0, ip, r4 │ │ │ │ @ instruction: 0x010c4cb8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ ldrdeq r4, [ip, -r8] │ │ │ │ @@ -590772,16 +590772,16 @@ │ │ │ │ @ instruction: 0x01801390 │ │ │ │ strdeq r4, [ip, -r0] │ │ │ │ @ instruction: 0x010c4cb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r3, [r1, #-152] @ 0xffffff68 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, asr #4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq ip, r0, asr r6 │ │ │ │ + smlabbeq ip, r0, lr, r4 │ │ │ │ + ldrdeq ip, [r0, r0] │ │ │ │ smlatteq ip, r8, ip, r4 │ │ │ │ orreq ip, r1, r8, lsr #15 │ │ │ │ tsteq ip, r0, ror #26 │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ tsteq ip, r0, lsr #26 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq r9, r8, asr r0 │ │ │ │ @@ -590868,30 +590868,30 @@ │ │ │ │ orreq r2, r2, r8, lsr sp │ │ │ │ tsteq ip, r8, asr #28 │ │ │ │ smlatteq ip, r0, r9, r4 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ strdeq r4, [ip, -r8] │ │ │ │ tsteq ip, r0, ror lr │ │ │ │ - @ instruction: 0x010c4eb0 │ │ │ │ - ldrdeq ip, [r0, r0] │ │ │ │ + ldrdeq r5, [ip, -r8] │ │ │ │ + orreq r7, sl, r8, lsr #12 │ │ │ │ tsteq ip, r0, lsl r7 │ │ │ │ cmpeq r9, r8, ror #6 │ │ │ │ @ instruction: 0x010c4e98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlatbeq ip, r8, lr, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - smlatteq ip, r0, r1, r5 │ │ │ │ - orreq r7, sl, r8, lsr #12 │ │ │ │ - ldrdeq r5, [ip, -r0] │ │ │ │ + smlabteq ip, r8, r0, r5 │ │ │ │ @ instruction: 0x01802ab0 │ │ │ │ + tsteq ip, r8, rrx │ │ │ │ + orreq r2, r0, r8, ror #19 │ │ │ │ orreq r2, r0, r8, lsr #2 │ │ │ │ strdeq r8, [r3, #-216] @ 0xffffff28 │ │ │ │ tsteq ip, r0, lsl #30 │ │ │ │ smlabteq ip, r0, lr, r4 │ │ │ │ orreq r2, r0, r0, asr r1 │ │ │ │ strdeq fp, [r2, #-136] @ 0xffffff78 │ │ │ │ smlabbeq ip, r0, r7, r4 │ │ │ │ @@ -590958,16 +590958,16 @@ │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ tsteq ip, r0, lsr lr │ │ │ │ orreq r2, r2, r8, lsr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq ip, r0, pc, r4 @ │ │ │ │ @ instruction: 0x010c5fb0 │ │ │ │ @ instruction: 0x010c4fb8 │ │ │ │ - smlatbeq ip, r0, r0, r5 │ │ │ │ - orreq r2, r0, r8, ror #19 │ │ │ │ + tsteq ip, r0, rrx │ │ │ │ + strdeq ip, [r0, r0] │ │ │ │ tsteq ip, r0, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r8, lsl r0 │ │ │ │ tsteq ip, r0, asr ip │ │ │ │ tsteq ip, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -590988,42 +590988,42 @@ │ │ │ │ tsteq ip, r8, ror r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r7, r0] │ │ │ │ qaddeq r5, r0, ip │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq ip, r8, rrx │ │ │ │ - strdeq ip, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ + smlatbeq ip, r0, r0, r5 │ │ │ │ + smlatteq ip, r8, pc, r4 @ │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ strheq r5, [ip, -r0] │ │ │ │ tsteq ip, r0, ror r0 │ │ │ │ smlabbeq ip, r8, r0, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ swpeq r5, r8, [ip] │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r1, r0, lsl fp │ │ │ │ - smlabteq ip, r8, r0, r5 │ │ │ │ - tsteq ip, r0, rrx │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq r7, [sl, r8] │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ smlatteq ip, r0, r0, r5 │ │ │ │ smlatbeq ip, r8, r0, r5 │ │ │ │ smlabteq ip, r0, r0, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r7, [sl, r8] │ │ │ │ + ldrdeq r5, [ip, -r0] │ │ │ │ + @ instruction: 0x010c4eb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [ip, -r8] │ │ │ │ ldrdeq r5, [ip, -r0] │ │ │ │ @@ -591080,20 +591080,20 @@ │ │ │ │ orreq pc, r0, r0, lsr pc @ │ │ │ │ tsteq ip, r0, lsl r2 │ │ │ │ @ instruction: 0x010c51b0 │ │ │ │ smlatbeq ip, r8, r1, r5 │ │ │ │ andle r0, r0, r5 │ │ │ │ smlabteq ip, r0, r1, r5 │ │ │ │ rsceq r6, r3, r8, lsr #14 │ │ │ │ - ldrdeq r5, [ip, -r8] │ │ │ │ - smlatteq ip, r8, pc, r4 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r8, lsr #12 │ │ │ │ - tsteq ip, r0, lsr #10 │ │ │ │ - @ instruction: 0x010c4eb8 │ │ │ │ + smlabteq ip, r0, r4, r5 │ │ │ │ + @ instruction: 0x010c4eb0 │ │ │ │ + ldrdeq r5, [ip, -r0] │ │ │ │ + orreq r2, r0, r8, ror #19 │ │ │ │ @ instruction: 0x01116d90 │ │ │ │ orreq lr, r3, r8, lsr #27 │ │ │ │ tsteq ip, r8, lsr #4 │ │ │ │ smlatteq ip, r8, r1, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -591116,16 +591116,16 @@ │ │ │ │ tsteq ip, r8, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sp, [r7, r0] │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ orreq r8, r4, r0, lsr #8 │ │ │ │ @ instruction: 0x010c5290 │ │ │ │ tsteq ip, r0, asr r2 │ │ │ │ - tsteq ip, r8, ror r4 │ │ │ │ - orreq r2, r0, r8, ror #19 │ │ │ │ + @ instruction: 0x010c52b8 │ │ │ │ + strdeq ip, [r0, r0] │ │ │ │ @ instruction: 0x010c5298 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r0, r8, r8, pc @ │ │ │ │ orreq r7, r0, r8, lsl r7 │ │ │ │ @ instruction: 0x010c52b0 │ │ │ │ tsteq ip, r0, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -591138,22 +591138,22 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #25 │ │ │ │ tsteq r1, r0, asr #18 │ │ │ │ @ instruction: 0x0180b8b8 │ │ │ │ smlatteq ip, r0, r2, r5 │ │ │ │ smlatbeq ip, r8, r2, r5 │ │ │ │ - ldrdeq r5, [ip, -r0] │ │ │ │ - strdeq ip, [r0, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsl #12 │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ orreq lr, r3, r8, asr r8 │ │ │ │ tsteq ip, r8, lsl r3 │ │ │ │ smlabteq ip, r0, r2, r5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsl #12 │ │ │ │ + tsteq ip, r8, ror r4 │ │ │ │ + tsteq ip, r0, ror #4 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r5, r1, r8, lsl #8 │ │ │ │ tsteq ip, r0, lsl r3 │ │ │ │ ldrdeq r5, [ip, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq ip, r8, ror #6 │ │ │ │ @@ -591250,16 +591250,16 @@ │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ smlatbeq ip, r0, r4, r5 │ │ │ │ tsteq ip, r8, asr r4 │ │ │ │ tstpeq r0, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r0, r8, lsl #16 │ │ │ │ @ instruction: 0x010c54b0 │ │ │ │ tsteq ip, r8, ror #8 │ │ │ │ - smlabteq ip, r0, r4, r5 │ │ │ │ - @ instruction: 0x010c52b8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq r7, [sl, r8] │ │ │ │ smlabbeq ip, r8, r4, r5 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117d198 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tstpeq r0, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ @@ -591269,15 +591269,15 @@ │ │ │ │ @ instruction: 0x010c54b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r8, ror #10 │ │ │ │ @ instruction: 0x010c5498 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r7, [sl, r8] │ │ │ │ + smlatteq ip, r0, r1, r5 │ │ │ │ strdeq r5, [ip, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tsteq ip, r0, lsr r5 │ │ │ │ ldrdeq r5, [ip, -r0] │ │ │ │ smlatteq ip, r8, r4, r5 │ │ │ │ @@ -591293,15 +591293,15 @@ │ │ │ │ tsteq ip, r0, lsl r5 │ │ │ │ cmpeq r4, r8, lsr r1 │ │ │ │ tsteq ip, r8, lsl r5 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r4, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq ip, r0, ror #4 │ │ │ │ + tsteq ip, r0, lsl #26 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ smlabteq ip, r0, r5, r5 │ │ │ │ tsteq ip, r8, lsr #10 │ │ │ │ tsteq ip, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -591491,27 +591491,27 @@ │ │ │ │ tsteq ip, r8, lsr #16 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x010c5890 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabbeq ip, r0, lr, r4 │ │ │ │ + tsteq ip, r0, asr r6 │ │ │ │ tstpeq fp, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ cmpeq r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabteq ip, r0, ip, r5 │ │ │ │ + tsteq ip, r8, lsl sp │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq lr, lr, r8, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq ip, r8, asr r8 │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq ip, r8, lsl r5 │ │ │ │ - tsteq ip, r0, asr r8 │ │ │ │ + smlabteq ip, r0, fp, r5 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ @ instruction: 0x010c5898 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq ip, r0, r8, r5 │ │ │ │ smlaltbeq r9, r6, r8, ip │ │ │ │ smlabbeq ip, r8, r8, r5 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -591716,34 +591716,34 @@ │ │ │ │ orreq r5, r0, r0, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq ip, r0, fp, r5 │ │ │ │ smlabteq r0, r8, r8, pc @ │ │ │ │ orreq r7, r0, r8, lsl r7 │ │ │ │ strdeq r5, [ip, -r0] │ │ │ │ @ instruction: 0x010c5bb0 │ │ │ │ - smlabteq ip, r8, fp, r5 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ - tsteq ip, r8, lsr r8 │ │ │ │ + tsteq ip, r0, lsr #10 │ │ │ │ orreq r5, sl, r0, asr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq ip, r8, ror #16 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r5, r9, r8, sp │ │ │ │ tsteq r9, r8, asr #28 │ │ │ │ orreq r6, r9, r8, lsr #6 │ │ │ │ strdeq r5, [ip, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, asr #18 │ │ │ │ @ instruction: 0x0180b8b8 │ │ │ │ tsteq ip, r0, lsr #24 │ │ │ │ smlatteq ip, r8, fp, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ ldrdeq r2, [ip, -r0] │ │ │ │ smlaltbeq r5, r9, r8, sp │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabteq ip, r0, fp, r5 │ │ │ │ + tsteq ip, r8, lsl r5 │ │ │ │ + tsteq ip, r0, asr r8 │ │ │ │ tsteq ip, r8, ror ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r5, r1, r8, lsl #8 │ │ │ │ tsteq ip, r0, asr ip │ │ │ │ tsteq ip, r8, lsl ip │ │ │ │ tsteq ip, r0, lsr ip │ │ │ │ @@ -591780,16 +591780,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq ip, r8, lsr #28 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabteq ip, r8, r4, r6 │ │ │ │ + smlabteq ip, r8, fp, r5 │ │ │ │ + ldrdeq r4, [ip, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0188ccb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r2, r0, asr lr │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ @@ -591802,16 +591802,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r8, r0, asr #16 │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsl r4 │ │ │ │ - tsteq ip, r8, lsl #24 │ │ │ │ - tsteq ip, r8, asr #22 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabteq ip, r8, r4, r6 │ │ │ │ tsteq ip, r8, lsr #26 │ │ │ │ ldrdeq fp, [r1, #-168] @ 0xffffff58 │ │ │ │ strdeq r5, [ip, -r0] │ │ │ │ smlaltteq fp, r1, r8, sl │ │ │ │ tsteq ip, r0, asr #26 │ │ │ │ orreq r0, r0, r8, lsr #26 │ │ │ │ rsceq fp, r0, r8, lsl #23 │ │ │ │ @@ -592314,15 +592314,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sp, [r7, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [ip, -r8] │ │ │ │ smlabteq fp, r8, sp, r8 │ │ │ │ smlalbbeq ip, sl, r8, r0 │ │ │ │ - tsteq ip, r8, ror r6 │ │ │ │ + tsteq ip, r0, lsl sp │ │ │ │ ldrdeq r6, [ip, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq ip, sl, r0, lsl #15 │ │ │ │ smlatbeq fp, r0, r0, pc @ │ │ │ │ smlalbbeq ip, sl, r8, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ @@ -592402,16 +592402,16 @@ │ │ │ │ orreq fp, r4, r8, lsr r2 │ │ │ │ tsteq ip, r0, lsr r6 │ │ │ │ tsteq ip, r8, lsl #10 │ │ │ │ tsteq ip, r0, ror r6 │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ tsteq ip, r0, asr #12 │ │ │ │ smlabteq ip, r0, r4, r6 │ │ │ │ - tsteq ip, r8, ror sl │ │ │ │ - tsteq ip, r8, lsl r6 │ │ │ │ + smlabteq ip, r0, ip, r5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r8, ror r9 │ │ │ │ @ instruction: 0x010c6690 │ │ │ │ smlabbeq ip, r0, r6, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smlatbeq ip, r0, r6, r6 │ │ │ │ @@ -592478,30 +592478,30 @@ │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ @ instruction: 0x010c6798 │ │ │ │ tsteq r2, r8, lsl #12 │ │ │ │ tsteq ip, r0, lsr #14 │ │ │ │ smlaltbeq fp, r1, r8, ip │ │ │ │ strdeq r6, [ip, -r0] │ │ │ │ smlabbeq ip, r8, r7, r6 │ │ │ │ - tsteq ip, r8, lsl sp │ │ │ │ + tsteq ip, r8, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq ip, r8, r7, r6 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ orreq r1, r4, r0, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010c67b8 │ │ │ │ tsteq ip, r8, lsl r2 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smlatbeq ip, r8, r7, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ ldrdeq r6, [ip, -r0] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r0, lsl #29 │ │ │ │ smlatteq ip, r0, r4, r5 │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -593016,16 +593016,16 @@ │ │ │ │ orreq r5, r0, r0, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [ip, -r0] │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ tsteq ip, r0, ror r0 │ │ │ │ mrseq r7, (UNDEF: 12) │ │ │ │ - smlatteq ip, r0, r7, r6 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq ip, r8, lsl r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ swpeq r7, r0, [ip] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r8, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ @@ -593049,15 +593049,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r7, sl, r8, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r4, r8, lsl #20 │ │ │ │ tsteq ip, r0, ror #18 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlatteq ip, r0, r7, r6 │ │ │ │ tsteq ip, r0, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [ip, -r8] │ │ │ │ strdeq ip, [r1, r0] │ │ │ │ strheq r7, [ip, -r0] │ │ │ │ @ instruction: 0x01802498 │ │ │ │ ldrdeq r7, [ip, -r0] │ │ │ │ @@ -593613,15 +593613,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr #18 │ │ │ │ smlabbeq ip, r0, r9, r7 │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ @ instruction: 0x01195bb0 │ │ │ │ smlaltteq lr, r9, r8, r3 │ │ │ │ strdeq r7, [ip, -r8] │ │ │ │ - tsteq ip, r0, lsl r0 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r9, r8, r3 │ │ │ │ smlatbeq ip, r0, r9, r7 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq ip, [r1, r8] │ │ │ │ ldrdeq r7, [ip, -r0] │ │ │ │ @@ -593779,15 +593779,15 @@ │ │ │ │ strdeq r7, [ip, -r0] │ │ │ │ orreq r0, r0, r0, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r0, r0, asr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq ip, r8, fp, r7 │ │ │ │ strdeq r7, [ip, -r0] │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tsteq ip, r8, ror ip │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r8, r8, asr #20 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq ip, r8, ror #24 │ │ │ │ @@ -593840,24 +593840,24 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r1, r8, r0, r3 │ │ │ │ @ instruction: 0x01815098 │ │ │ │ tsteq ip, r0, lsr sp │ │ │ │ ldrdeq r7, [ip, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq ip, r0, lsl sp │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r5, sl, r0, asr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01883a98 │ │ │ │ tsteq ip, r8, lsl #26 │ │ │ │ @ instruction: 0x018225b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r0, r8, lsl #17 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r5, sl, r0, asr #13 │ │ │ │ + tsteq ip, r8, ror sl │ │ │ │ + tsteq ip, r8, lsl r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq ip, r8, lsr #4 │ │ │ │ tsteq ip, r8, lsr sp │ │ │ │ orreq r0, r8, r8, ror #2 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq ip, r1, r0, asr r5 │ │ │ │ smlabteq ip, r8, sp, r7 │ │ │ │ @@ -603730,15 +603730,15 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq sp, r0, ror r7 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ strdeq r1, [sp, -r0] │ │ │ │ cmpeq fp, r8, asr r5 │ │ │ │ - tsteq sp, r0, lsr #8 │ │ │ │ + tsteq sp, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq sp, r8, r7, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010d1790 │ │ │ │ @ instruction: 0x01805198 │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -604540,18 +604540,18 @@ │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsl #8 │ │ │ │ tsteq sp, r8, lsl r4 │ │ │ │ @ instruction: 0x014a8d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r9, sl, r8, r4 │ │ │ │ - tsteq ip, r0, lsl #16 │ │ │ │ - cmpeq r4, r8, asr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq lr, r8, lsl pc │ │ │ │ + tsteq ip, r0, lsl #16 │ │ │ │ + cmpeq r4, r8, asr r1 │ │ │ │ tsteq sp, r8, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, asr #8 │ │ │ │ smlabteq sp, r8, r2, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -612266,15 +612266,15 @@ │ │ │ │ orreq r1, r0, r0, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq ip, r3, r8, asr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq fp, r8, asr #6 │ │ │ │ + tsteq fp, r0, ror r3 │ │ │ │ orrseq r5, r1, r0, asr #19 │ │ │ │ strdeq sp, [sl, -r8] │ │ │ │ ldrdeq r0, [fp, #-104] @ 0xffffff98 │ │ │ │ tsteq sp, r8, asr lr │ │ │ │ orreq r9, r9, r8, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -627598,15 +627598,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror ip │ │ │ │ tsteq r5, r8, lsr #9 │ │ │ │ tsteq lr, r0, ror #24 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbeq r1, r3, #144, 2 @ 0x24 │ │ │ │ + rsbeq r1, r3, #136, 2 @ 0x22 │ │ │ │ orreq lr, r8, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r0, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ @ instruction: 0x01015598 │ │ │ │ @ instruction: 0x0183d6b0 │ │ │ │ @@ -632144,15 +632144,15 @@ │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ ldrdeq sp, [lr, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, fp │ │ │ │ smlaltteq lr, sl, r8, r7 │ │ │ │ - rsbeq r7, r8, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq r7, r8, #224, 16 @ 0xe00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r2, r0, r8, sl │ │ │ │ orreq sp, r3, r0, asr r2 │ │ │ │ smlatbeq lr, r8, r3, sp │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ @ instruction: 0x010ed390 │ │ │ │ smlabbeq lr, r8, r2, sp │ │ │ │ @@ -638402,15 +638402,15 @@ │ │ │ │ cmpeq r4, r8, asr #14 │ │ │ │ tsteq pc, r8, lsr #10 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r4, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq sl, sl, r8, sp @ │ │ │ │ - rsbeq lr, r5, #96 @ 0x60 │ │ │ │ + rsbeq lr, r5, #136 @ 0x88 │ │ │ │ rsceq pc, r4, r8, ror #10 │ │ │ │ rsbeq r7, fp, #248, 14 @ 0x3e00000 │ │ │ │ cmpeq r4, r8, lsr #25 │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @@ -639366,15 +639366,15 @@ │ │ │ │ tsteq pc, r8, asr #24 │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ strdeq r4, [pc, -r0] │ │ │ │ tsteq pc, r0, asr #20 │ │ │ │ @ instruction: 0x01811cb8 │ │ │ │ smlabteq pc, r0, r3, r4 @ │ │ │ │ cmppeq r7, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ - rsbeq r6, r3, #176, 4 │ │ │ │ + rsbeq r6, r3, #80, 6 @ 0x40000001 │ │ │ │ @ instruction: 0x014d4a98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl pc │ │ │ │ tsteq pc, r0, ror #8 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @@ -667128,20 +667128,20 @@ │ │ │ │ smlaltteq r2, r2, r8, fp @ │ │ │ │ tstpeq r0, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ tstpeq r0, r0, ror #11 @ p-variant is OBSOLETE │ │ │ │ ldrdeq fp, [pc, -r0] │ │ │ │ @ instruction: 0x0110f5d8 │ │ │ │ tstpeq r0, r8, ror #15 @ p-variant is OBSOLETE │ │ │ │ tstpeq r0, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r0, r8, lsl r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ orrseq r2, r1, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018d3d90 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, sl, r0, ror #23 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018d3d90 │ │ │ │ tstpeq r0, r0, ror r6 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r7, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r0, lsl #29 │ │ │ │ tstpeq r0, r8, lsr r6 @ p-variant is OBSOLETE │ │ │ │ @@ -669256,15 +669256,15 @@ │ │ │ │ orreq pc, ip, r8, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sl, [r7, r0] │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ tsteq r1, r0, lsr r7 │ │ │ │ tsteq r1, r8, lsr r7 │ │ │ │ andle r0, r0, fp │ │ │ │ - tsteq r0, r0, lsl r8 │ │ │ │ + tsteq r0, r8, lsr r8 │ │ │ │ orrseq r1, r2, r8, lsr #13 │ │ │ │ tsteq r1, r0, ror #14 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r1, r8, lsl #15 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ @@ -675308,15 +675308,15 @@ │ │ │ │ @ instruction: 0x011175b8 │ │ │ │ tsteq r1, r0, asr r5 │ │ │ │ hvceq 46296 @ 0xb4d8 │ │ │ │ @ instruction: 0x011175d8 │ │ │ │ orreq r2, r3, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r3, r0 │ │ │ │ - tsteq r1, r0, ror ip │ │ │ │ + @ instruction: 0x01117d90 │ │ │ │ @ instruction: 0x01116df0 │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ orreq r7, pc, r0, lsl #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r0, r8, ror #13 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ @@ -675374,47 +675374,47 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsceq r6, r8, r0, lsl lr │ │ │ │ + tsteq r1, r0, lsl #14 │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq pc, r3, r0, lsr #24 │ │ │ │ tsteq pc, r8, asr #28 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ - tsteq r1, r0, lsr r7 │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq r0, [ip, #-24] @ 0xffffffe8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r9, r0, ror #19 │ │ │ │ tsteq r1, r8, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r0, [ip, #-24] @ 0xffffffe8 │ │ │ │ + rsceq r6, r8, r0, lsl lr │ │ │ │ tsteq r1, r0, asr r7 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r7, r0, lsr #10 │ │ │ │ tsteq r1, r0, asr #14 │ │ │ │ andle r0, r0, r4 │ │ │ │ tsteq pc, r8, rrx │ │ │ │ smlalbbeq r6, r9, r8, r8 │ │ │ │ tsteq r1, r0, ror #14 │ │ │ │ cmpeq fp, r8, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r5, r3, r0, asr sl │ │ │ │ - tsteq r1, r8, ror #13 │ │ │ │ + tsteq r1, r0, lsr r7 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r6, r9, r8, r8 │ │ │ │ tsteq r1, r0, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @@ -675728,22 +675728,22 @@ │ │ │ │ ldrdeq r5, [r1, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, asr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-24] @ 0xffffffe8 │ │ │ │ - tsteq r1, r8, ror #12 │ │ │ │ - @ instruction: 0x01117690 │ │ │ │ - tsteq r1, r8, lsl #25 │ │ │ │ + tsteq r1, r8, ror ip │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ + tsteq r1, r8, lsl #25 │ │ │ │ + orreq sl, r0, r0, asr #18 │ │ │ │ tsteq r1, r8, lsr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01117d90 │ │ │ │ - orreq sl, r0, r0, asr #18 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, lsr #12 │ │ │ │ @ instruction: 0x01117c98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r7, r8, ror #12 │ │ │ │ tsteq r1, r0, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -675800,26 +675800,26 @@ │ │ │ │ cmpeq fp, r8, lsl #22 │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0184cdb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, lsr #12 │ │ │ │ - @ instruction: 0x01118bd0 │ │ │ │ - orrseq r9, r1, r0, lsl #19 │ │ │ │ + tsteq r1, r8, ror #12 │ │ │ │ + @ instruction: 0x01117690 │ │ │ │ + @ instruction: 0x01117db8 │ │ │ │ + ldrdeq ip, [r0, r0] │ │ │ │ @ instruction: 0x01117db0 │ │ │ │ orreq r7, r8, r0, lsr #2 │ │ │ │ tstpeq r6, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ strdeq pc, [r3, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ - tsteq r1, r0, lsl lr │ │ │ │ - ldrdeq ip, [r0, r0] │ │ │ │ + tsteq r1, r0, lsl r4 │ │ │ │ + orreq r7, sl, r8, lsr #12 │ │ │ │ @ instruction: 0x01117dd8 │ │ │ │ orreq r7, r8, r8, asr #2 │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ cmpeq fp, r8, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r1, r8, lsl #28 │ │ │ │ @@ -675832,16 +675832,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r6, [r1, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r2, r8, r8, r7 │ │ │ │ - tsteq r1, r0, ror r4 │ │ │ │ - orreq r7, sl, r8, lsr #12 │ │ │ │ + tsteq r1, r0, asr #7 │ │ │ │ + @ instruction: 0x01802ab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r4, r0, ror #27 │ │ │ │ tsteq r1, r8, lsl lr │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq r1, r8, lsr #28 │ │ │ │ @@ -676056,16 +676056,16 @@ │ │ │ │ tsteq r1, r8, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r2, r8, r8, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01118198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011183d8 │ │ │ │ - @ instruction: 0x01802ab0 │ │ │ │ + tsteq r1, r8, asr #5 │ │ │ │ + orreq r2, r0, r8, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01117c90 │ │ │ │ @ instruction: 0x011181f0 │ │ │ │ @ instruction: 0x01118098 │ │ │ │ @ instruction: 0x011181b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -676120,30 +676120,30 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq sl, r0, lsl #26 │ │ │ │ strdeq lr, [r3, r0] │ │ │ │ @ instruction: 0x011182b0 │ │ │ │ tsteq r1, r8, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r8, asr #5 │ │ │ │ - tsteq r1, r8, lsr r3 │ │ │ │ - orreq r2, r0, r8, ror #19 │ │ │ │ + tsteq r1, r0, asr #5 │ │ │ │ + strdeq ip, [r0, r0] │ │ │ │ tsteq r1, r0, lsr #5 │ │ │ │ orreq r7, r8, r8, asr #2 │ │ │ │ @ instruction: 0x011182b8 │ │ │ │ andle r0, r0, fp │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r3, r8 │ │ │ │ tsteq r1, r8, ror #5 │ │ │ │ tsteq r1, r8, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r2, r8, r8, r7 │ │ │ │ - tsteq r1, r8, asr #5 │ │ │ │ - strdeq ip, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ + tsteq r1, r8, lsr r3 │ │ │ │ + @ instruction: 0x01118290 │ │ │ │ @ instruction: 0x011182d8 │ │ │ │ @ instruction: 0x011181f8 │ │ │ │ tsteq r1, r0, ror #7 │ │ │ │ @ instruction: 0x01118298 │ │ │ │ smlabbeq pc, r0, pc, pc @ │ │ │ │ orreq r9, r0, r0, ror #11 │ │ │ │ tsteq r1, r0, lsr r3 │ │ │ │ @@ -676162,16 +676162,16 @@ │ │ │ │ tsteq r1, r0, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ orreq lr, r3, r8, asr r8 │ │ │ │ tsteq r1, r0, asr r4 │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ - tsteq r1, r0, asr #7 │ │ │ │ - tsteq r1, r0, asr #5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r8, sl, r0, ror #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r1, r0, asr #6 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq r1, r0, ror #6 │ │ │ │ @@ -676196,36 +676196,36 @@ │ │ │ │ orreq r7, r8, r8, asr #2 │ │ │ │ @ instruction: 0x011183b8 │ │ │ │ andle r0, r0, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r8, r8, lsr r8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r8, sl, r0, ror #23 │ │ │ │ + @ instruction: 0x011183d8 │ │ │ │ + @ instruction: 0x01118190 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r6, r1, r8, lsl #1 │ │ │ │ @ instruction: 0x011183f8 │ │ │ │ tsteq r1, r8, asr #7 │ │ │ │ - tsteq r1, r0, lsl r4 │ │ │ │ - @ instruction: 0x01118290 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, lsr #12 │ │ │ │ tsteq r1, r8, ror #7 │ │ │ │ tsteq r1, r8, lsl #6 │ │ │ │ tsteq r1, r0, lsl #9 │ │ │ │ tsteq r1, r0, lsr #7 │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ orreq r6, r1, r0, rrx │ │ │ │ tsteq r1, r8, lsr #8 │ │ │ │ @ instruction: 0x011183f0 │ │ │ │ tsteq r1, r8, lsl #8 │ │ │ │ orreq r7, r8, r0, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, lsr #12 │ │ │ │ + tsteq r1, r0, lsl sl │ │ │ │ + tsteq r1, r0, lsl lr │ │ │ │ tsteq r1, r0, lsr r4 │ │ │ │ orreq r7, r8, r8, asr #2 │ │ │ │ @ instruction: 0x01113df8 │ │ │ │ ldrdeq r5, [r1, r0] │ │ │ │ tsteq r1, r8, ror #8 │ │ │ │ tsteq r1, r0, lsr #8 │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ @@ -676240,32 +676240,32 @@ │ │ │ │ tsteq r1, r8, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ @ instruction: 0x01117bb8 │ │ │ │ orreq r6, r1, r0, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, ror #8 │ │ │ │ - tsteq r1, r8, lsl sl │ │ │ │ - @ instruction: 0x01118190 │ │ │ │ + @ instruction: 0x011187b8 │ │ │ │ + orreq r2, r0, r8, ror #19 │ │ │ │ @ instruction: 0x01118490 │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ tsteq r1, r8, lsl #9 │ │ │ │ tsteq r1, r0, lsl #8 │ │ │ │ @ instruction: 0x01118590 │ │ │ │ tsteq r1, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ tsteq r1, r0, lsr #9 │ │ │ │ smlalbteq r1, r9, r8, r2 │ │ │ │ tsteq r1, r8, lsr #9 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r9, r8, lsl r9 │ │ │ │ - @ instruction: 0x011188f0 │ │ │ │ - orreq r2, r0, r8, ror #19 │ │ │ │ + @ instruction: 0x011184f8 │ │ │ │ + strdeq ip, [r0, r0] │ │ │ │ tsteq r1, r0, ror #9 │ │ │ │ orreq r7, r8, r0, lsr #2 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ @ instruction: 0x011184f0 │ │ │ │ tsteq r1, r0, asr #9 │ │ │ │ @ instruction: 0x011184d8 │ │ │ │ @@ -676274,16 +676274,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0x01116d90 │ │ │ │ orreq lr, r3, r8, lsr #27 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ tsteq r1, r8, ror #9 │ │ │ │ - @ instruction: 0x011187b8 │ │ │ │ - strdeq ip, [r0, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsl #12 │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ orreq r7, r8, r8, asr #2 │ │ │ │ tsteq r1, r0, lsl r5 │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r2, r8, r8, r5 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @@ -676450,16 +676450,16 @@ │ │ │ │ orreq r0, r9, r8, lsl #27 │ │ │ │ @ instruction: 0x011187b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsl #12 │ │ │ │ + @ instruction: 0x011188f0 │ │ │ │ + @ instruction: 0x011184b0 │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ orreq r6, r9, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, asr #15 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ @ instruction: 0x011187d0 │ │ │ │ @@ -676528,16 +676528,16 @@ │ │ │ │ orreq lr, r3, r0, asr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r1, r0, lsr #17 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011069d8 │ │ │ │ smlalbteq pc, r9, r8, r2 @ │ │ │ │ - tsteq r1, r0, lsl sl │ │ │ │ - @ instruction: 0x011184f8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r8, sl, r0, ror #23 │ │ │ │ tsteq r1, r8, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsl #14 │ │ │ │ smlalbteq pc, r9, r8, r2 @ │ │ │ │ tsteq r1, r0, ror #17 │ │ │ │ cmpeq fp, r8, asr r7 │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ @@ -676601,17 +676601,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, ror #28 │ │ │ │ @ instruction: 0x011189f8 │ │ │ │ andle r0, r0, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r8, sl, r0, ror #23 │ │ │ │ + tsteq r1, r0, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011184b0 │ │ │ │ + @ instruction: 0x01117d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr #26 │ │ │ │ tsteq r1, r8, asr sl │ │ │ │ orreq r7, r8, r0, ror r1 │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ @@ -676688,16 +676688,16 @@ │ │ │ │ tsteq r1, r8, asr #22 │ │ │ │ tsteq r1, r0, lsr fp │ │ │ │ @ instruction: 0x011188d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r1, fp, r8, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r8, lsl #7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01117db8 │ │ │ │ + @ instruction: 0x01118bd0 │ │ │ │ + orrseq r9, r1, r0, lsl #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sl, [r2], #8 @ │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq pc, r3, r8, lsl r1 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsl #23 │ │ │ │ tsteq r1, r8, ror fp │ │ │ │ @@ -676717,15 +676717,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r1, r0, asr #25 │ │ │ │ - @ instruction: 0x01117d98 │ │ │ │ + tsteq r1, r0, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r7, r8, lsr #9 │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ @ instruction: 0x01118bb0 │ │ │ │ @ instruction: 0x01118bf0 │ │ │ │ @@ -676840,16 +676840,16 @@ │ │ │ │ tsteq r1, r8, lsr #27 │ │ │ │ tsteq r1, r0, lsr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01118db8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, asr #27 │ │ │ │ rsceq sl, r4, r8, lsl r9 │ │ │ │ - tsteq r1, r8, lsr #9 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ + tsteq r1, r8, lsr lr │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ tsteq r1, r0, lsl lr │ │ │ │ @ instruction: 0x01887198 │ │ │ │ tsteq r1, r8, ror #27 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -676866,16 +676866,16 @@ │ │ │ │ smlaltbeq r2, r8, r8, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr #28 │ │ │ │ - tsteq r1, r8, lsl r2 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq r1, r8, lsl sl │ │ │ │ + orreq r5, sl, r8, ror #13 │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsl #29 │ │ │ │ @ instruction: 0x01118dd8 │ │ │ │ tsteq r1, r8, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -677114,16 +677114,16 @@ │ │ │ │ smlalbteq r5, r4, r8, ip │ │ │ │ tsteq r1, r8, lsl #4 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r3, r0, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r1, r0, ror fp │ │ │ │ - orreq r5, sl, r8, ror #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x01118dd0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsr #4 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq lr, r0, lsl fp │ │ │ │ orreq r3, r8, r8, lsr r6 │ │ │ │ tsteq r1, r8, lsr #4 │ │ │ │ @@ -677182,16 +677182,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsl r3 │ │ │ │ rsceq sl, r4, r0, asr #19 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r1, r8, lsr lr │ │ │ │ + @ instruction: 0x011194b0 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ tsteq r1, r8, lsl #29 │ │ │ │ smlaltbeq ip, sl, r8, ip │ │ │ │ tsteq r1, r0, asr #6 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -677278,18 +677278,18 @@ │ │ │ │ @ instruction: 0x01805b98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsl #9 │ │ │ │ tsteq r1, r8, ror #8 │ │ │ │ cmpeq fp, r8, lsl #22 │ │ │ │ @ instruction: 0x01119498 │ │ │ │ cmpeq fp, r8, asr #14 │ │ │ │ + tsteq r1, r8, lsl r2 │ │ │ │ + tsteq r1, r0, ror ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r2, -r0] │ │ │ │ - tsteq r1, r8, lsr #6 │ │ │ │ - tsteq r1, r8, ror ip │ │ │ │ tsteq r1, r8, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, asr #9 │ │ │ │ cmpeq r8, r8, asr lr │ │ │ │ tsteq r1, r8, lsr #10 │ │ │ │ cmpeq r8, r8, ror #28 │ │ │ │ @ instruction: 0x011194d8 │ │ │ │ @@ -678004,19 +678004,19 @@ │ │ │ │ cmpeq r7, r8, asr #26 │ │ │ │ tsteq r1, r0, ror #31 │ │ │ │ andle r0, r0, r2, lsl r0 │ │ │ │ tsteq r1, r8, ror #31 │ │ │ │ strhteq r2, [r3], #112 @ 0x70 │ │ │ │ tsteq r1, r0 │ │ │ │ smlaltbeq fp, r2, r8, r8 │ │ │ │ - tsteq r1, r8 │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ smlaltbeq fp, r2, r8, r8 │ │ │ │ - tsteq r1, r8, ror #10 │ │ │ │ - cmpeq lr, r8, lsr r3 │ │ │ │ - @ instruction: 0x011194b0 │ │ │ │ + tsteq r1, r8, lsr #9 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r1, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r0, [r9, r0] │ │ │ │ tsteq r1, r8, lsr #32 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @@ -678033,15 +678033,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, rrx │ │ │ │ tsteq r1, r0, asr #32 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x0111a090 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -678058,16 +678058,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, asr #1 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ @ instruction: 0x011177b8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r1, r0, ror r0 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x0111a3f8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ ldrsheq sl, [r1, -r8] │ │ │ │ orreq r0, r1, r0, lsl #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -678287,23 +678287,23 @@ │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0111a3b0 │ │ │ │ hvceq 20424 @ 0x4fc8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, lsl #9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r1, r0, ror r0 │ │ │ │ tsteq r1, r8, ror r4 │ │ │ │ rsceq r0, r4, r0, lsr sl │ │ │ │ cmpeq fp, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, asr #6 │ │ │ │ tsteq r1, r0, lsl #10 │ │ │ │ - ldrsbeq sl, [r1, -r8] │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, sl, r8, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq lr, r3, r8, ror #11 │ │ │ │ tsteq r1, r0, lsr #9 │ │ │ │ @@ -678325,21 +678325,21 @@ │ │ │ │ tsteq r1, r8, lsr #9 │ │ │ │ hvceq 46296 @ 0xb4d8 │ │ │ │ tsteq r1, r8, ror #9 │ │ │ │ @ instruction: 0x0111a490 │ │ │ │ smlatbeq pc, r8, r9, r8 @ │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ - tsteq r1, r8, lsl r5 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r2 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, ror #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r2 │ │ │ │ + tsteq r1, r8, ror #10 │ │ │ │ + cmpeq lr, r8, lsr r3 │ │ │ │ tsteq r1, r0, asr r5 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r7, r0, lsr #10 │ │ │ │ tsteq r1, r8, lsr r5 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ @@ -736642,15 +736642,15 @@ │ │ │ │ rsceq sp, r2, r0, lsl #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, r6 │ │ │ │ tsteq r5, r8, lsl #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sp, r3, #24, 4 @ 0x80000001 │ │ │ │ + rsbeq sp, r3, #8, 4 @ 0x80000000 │ │ │ │ orreq r0, sl, r0, asr #28 │ │ │ │ tsteq r5, r0, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r0, asr #8 │ │ │ │ rsceq fp, r4, r0, lsr fp │ │ │ │ @ instruction: 0x011534d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -745926,16 +745926,16 @@ │ │ │ │ tsteq r5, r0, lsr #10 │ │ │ │ tsteq r6, r8, ror r5 │ │ │ │ @ instruction: 0x01156a90 │ │ │ │ tsteq r5, r0, asr #10 │ │ │ │ orreq r7, pc, r0, lsr sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ - tsteq r5, r0, lsl pc │ │ │ │ - tsteq r5, r8, lsr r5 │ │ │ │ + @ instruction: 0x0114d4f0 │ │ │ │ + strdeq r9, [sl, r0] │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ ldrdeq r1, [r4, r8] │ │ │ │ @ instruction: 0x0115c598 │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -745970,16 +745970,16 @@ │ │ │ │ @ instruction: 0x0115c5d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq ip, [sl, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ svcvc 0x00ffffff │ │ │ │ - @ instruction: 0x0114d4f0 │ │ │ │ - strdeq r9, [sl, r0] │ │ │ │ + tsteq r5, r0, lsl pc │ │ │ │ + tsteq r5, r8, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r4, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r5, r0, lsr #12 │ │ │ │ @@ -746036,22 +746036,22 @@ │ │ │ │ @ instruction: 0x0115c3f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r0, ror #13 │ │ │ │ @ instruction: 0x01165fd0 │ │ │ │ orreq r1, r4, r0, ror #14 │ │ │ │ tsteq r5, r0, lsr r7 │ │ │ │ @ instruction: 0x0115c6f0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlalbteq r4, sp, r8, sl │ │ │ │ + tsteq r3, r0, lsr ip │ │ │ │ + orreq r9, sl, r8, lsl r5 │ │ │ │ tsteq r5, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r3, r0, lsr ip │ │ │ │ - orreq r9, sl, r8, lsl r5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlalbteq r4, sp, r8, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, sl, r8, asr pc │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq lr, r3, r8, lsl #11 │ │ │ │ tsteq r5, r8, ror #14 │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ @@ -746066,15 +746066,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq r1, r3, r8, asr fp │ │ │ │ tsteq r5, r0, lsr #15 │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x0115c7f0 │ │ │ │ + tsteq r5, r8, lsr r8 │ │ │ │ orrseq sp, r0, r0, asr r9 │ │ │ │ @ instruction: 0x0115c790 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @@ -746096,16 +746096,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r5, r0, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr #26 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018d3d90 │ │ │ │ + tsteq r0, r8 │ │ │ │ + orreq r9, sl, r0, asr #10 │ │ │ │ tsteq r5, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r5, r0, lsr r8 │ │ │ │ @@ -746114,16 +746114,16 @@ │ │ │ │ @ instruction: 0x01015598 │ │ │ │ tsteq r5, r8, lsr #16 │ │ │ │ @ instruction: 0x0115c8b0 │ │ │ │ @ instruction: 0x0115c7b0 │ │ │ │ strdeq r2, [r7, #-136] @ 0xffffff78 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r0, r0, lsl r0 │ │ │ │ - orreq r9, sl, r0, asr #10 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018d3d90 │ │ │ │ tsteq r5, r8, asr r8 │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ tsteq r5, r0, ror r8 │ │ │ │ tsteq r5, r8, ror r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r0, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -746235,15 +746235,15 @@ │ │ │ │ @ instruction: 0x0115e1b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq ip, r4, r8, lsl #7 │ │ │ │ tsteq r3, r8, asr #20 │ │ │ │ strdeq r1, [r4, r0] │ │ │ │ tsteq r5, r8, asr #21 │ │ │ │ - tsteq r5, r0, lsl #14 │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ tsteq r5, r8, lsr sl │ │ │ │ smlalbbeq r9, pc, r8, pc @ │ │ │ │ tsteq r5, r0, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r5, r0, ror sl │ │ │ │ @@ -753118,18 +753118,18 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ - tsteq r6, r0, lsl #9 │ │ │ │ - tsteq r6, r8, lsl #10 │ │ │ │ - @ instruction: 0x011635f8 │ │ │ │ + @ instruction: 0x011635b0 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq ip, r8, ror #24 │ │ │ │ tsteq r6, r0, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r0, asr #2 │ │ │ │ ldrdeq r0, [fp, #-216] @ 0xffffff28 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ @@ -753138,16 +753138,16 @@ │ │ │ │ @ instruction: 0x011635d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r9, r0, lsl #31 │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ orreq r4, r8, r8, ror fp │ │ │ │ tsteq r6, r8 │ │ │ │ tsteq r6, r8, ror #11 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - cmpeq ip, r8, ror #24 │ │ │ │ + tsteq r6, r0, lsl #9 │ │ │ │ + tsteq r6, r8, lsl #10 │ │ │ │ tsteq r6, r8, lsr #12 │ │ │ │ orrseq r9, r1, r8, lsr #19 │ │ │ │ tsteq r6, r0, lsl r6 │ │ │ │ ldrdeq ip, [r2, #-56] @ 0xffffffc8 │ │ │ │ tsteq r6, r8, lsl r6 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -753210,15 +753210,15 @@ │ │ │ │ cmpeq r2, r8, lsl #8 │ │ │ │ tsteq r6, r8, lsl #14 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ @ instruction: 0x01163398 │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ - tsteq r6, r0, ror #14 │ │ │ │ + @ instruction: 0x01163798 │ │ │ │ rsceq r4, r5, r8, lsl #6 │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ cmpeq sl, r8, lsr #16 │ │ │ │ tsteq r6, r0, lsr r7 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r6, r8, lsr r7 │ │ │ │ tstpeq r0, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ @@ -753228,30 +753228,30 @@ │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ tsteq r6, r0, asr r7 │ │ │ │ cmpeq r9, r8, lsr #22 │ │ │ │ tsteq r6, r8, asr r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r9, r0, lsl #31 │ │ │ │ - tsteq r6, r8, lsl r8 │ │ │ │ - rsceq r4, r5, r8, lsr #14 │ │ │ │ + tsteq r6, r0, lsl #15 │ │ │ │ + orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, ror r7 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ smlabteq r9, r8, r6, r7 │ │ │ │ smlalbbeq r0, sl, r8, r5 │ │ │ │ @ instruction: 0x01163790 │ │ │ │ - orreq r7, sl, r0, lsl #12 │ │ │ │ + orreq sl, r0, r0, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r0, sl, r8, r5 │ │ │ │ - @ instruction: 0x01163798 │ │ │ │ - orreq sl, r0, r0, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r8, lsr #12 │ │ │ │ + tsteq r6, r0, lsl #4 │ │ │ │ + rsceq r4, r5, r8, lsr #14 │ │ │ │ tsteq ip, r0, asr r0 │ │ │ │ smlalbbeq r0, sl, r8, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, lsl r1 │ │ │ │ @ instruction: 0x011637b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -753274,56 +753274,56 @@ │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r6, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, asr #15 │ │ │ │ cmpeq r2, r8, lsl r4 │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ @ instruction: 0x011637f8 │ │ │ │ - @ instruction: 0x01164290 │ │ │ │ - rsceq r4, r5, r0, asr #14 │ │ │ │ - tsteq r6, r0, asr r8 │ │ │ │ + tsteq r6, r0, lsr #16 │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ + @ instruction: 0x01163af8 │ │ │ │ + orreq r7, sl, r8, lsr #12 │ │ │ │ tsteq r6, r8, asr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, lsr r8 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ tsteq r6, r0, asr #16 │ │ │ │ orreq r0, r0, r0, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r6, r8, lsl sp │ │ │ │ - orreq r7, sl, r8, lsr #12 │ │ │ │ - tsteq r6, r8, lsl #18 │ │ │ │ + @ instruction: 0x011638b8 │ │ │ │ @ instruction: 0x01802ab0 │ │ │ │ + @ instruction: 0x01163890 │ │ │ │ + orreq r2, r0, r8, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014b0d98 │ │ │ │ @ instruction: 0x01013190 │ │ │ │ orreq r9, r2, r0, lsr r9 │ │ │ │ tsteq r6, r0, ror #16 │ │ │ │ ldrdeq r0, [fp, #-216] @ 0xffffff28 │ │ │ │ - @ instruction: 0x011638b0 │ │ │ │ - orreq r2, r0, r8, ror #19 │ │ │ │ + tsteq r6, r8, lsl #17 │ │ │ │ + strdeq ip, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r8, lsr #13 │ │ │ │ - @ instruction: 0x01163890 │ │ │ │ - strdeq ip, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ + @ instruction: 0x011638b0 │ │ │ │ + tsteq r6, r8, ror r8 │ │ │ │ tsteq r6, r0, lsr #17 │ │ │ │ cmpeq r2, r8, asr #8 │ │ │ │ tsteq r6, r8, lsr #17 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ - @ instruction: 0x011638b8 │ │ │ │ - tsteq r6, r8, lsl #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, sl, r0, asr #10 │ │ │ │ + tsteq r6, r8, lsl #18 │ │ │ │ + tsteq r6, r8, asr r8 │ │ │ │ tsteq r6, r0, lsl #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011638d0 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011638d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01163898 │ │ │ │ @@ -753334,16 +753334,16 @@ │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011638f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x01163af8 │ │ │ │ - tsteq r6, r8, ror r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r8, lsr #12 │ │ │ │ tsteq r6, r8, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01163ad8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, lsr #18 │ │ │ │ tsteq r6, r0, ror r8 │ │ │ │ tsteq r6, r0, lsr r9 │ │ │ │ @@ -753458,16 +753458,16 @@ │ │ │ │ @ instruction: 0x01163ab8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsl #24 │ │ │ │ @ instruction: 0x01163af0 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, ror #17 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r8, lsr #12 │ │ │ │ + tsteq r6, r0, asr #31 │ │ │ │ + tsteq r6, r0, asr r8 │ │ │ │ tsteq r6, r8, lsl #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, lsr #22 │ │ │ │ @@ -753594,32 +753594,32 @@ │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r6, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, asr #25 │ │ │ │ smlaltteq ip, r2, r8, r4 │ │ │ │ tsteq r6, r0, asr #24 │ │ │ │ @ instruction: 0x01163cf8 │ │ │ │ - @ instruction: 0x01163ff0 │ │ │ │ - tsteq r6, r8, asr r8 │ │ │ │ - tsteq r6, r8, lsl #31 │ │ │ │ + tsteq r6, r8, asr sp │ │ │ │ orreq r2, r0, r8, ror #19 │ │ │ │ + tsteq r6, r0, asr sp │ │ │ │ + strdeq ip, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01163cf0 │ │ │ │ tsteq r6, r0, asr #26 │ │ │ │ rsceq r7, r4, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r2, r0, lsr #7 │ │ │ │ strdeq r0, [fp, #-216] @ 0xffffff28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01162890 │ │ │ │ cmpeq fp, r8, lsl #24 │ │ │ │ - tsteq r6, r8, asr sp │ │ │ │ - strdeq ip, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ + tsteq r6, r8, lsl #31 │ │ │ │ + tsteq r6, r0, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, ror #26 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq r6, r0, ror sp │ │ │ │ @@ -753750,42 +753750,42 @@ │ │ │ │ tsteq r6, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r4, [r9, #-184] @ 0xffffff48 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0114ddd8 │ │ │ │ - tsteq r6, r0, asr #31 │ │ │ │ - tsteq r6, r0, asr sp │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r9, sl, r0, asr #10 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ tsteq r6, r8, ror #31 │ │ │ │ @ instruction: 0x01163f90 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ @ instruction: 0x01163fd8 │ │ │ │ tsteq r6, r0, lsr #31 │ │ │ │ @ instruction: 0x01163fb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r9, sl, r0, asr #10 │ │ │ │ + tsteq r6, r8, lsl sp │ │ │ │ ldrdeq r0, [sp, -r8] │ │ │ │ smlaltbeq r7, fp, r8, fp │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ orreq r9, r2, r0, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01163fd0 │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ orreq sp, r0, r0, ror #18 │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ tsteq r6, r0, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r6, r0, lsr #26 │ │ │ │ + tsteq r6, r8, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr #22 │ │ │ │ tsteq r3, r0, lsr #16 │ │ │ │ orreq r4, r8, r8, lsl ip │ │ │ │ tsteq r6, r8, ror fp │ │ │ │ tsteq r6, r0 │ │ │ │ @ instruction: 0x01163ff8 │ │ │ │ @@ -753908,16 +753908,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r5, r8, asr r7 │ │ │ │ @ instruction: 0x011641f0 │ │ │ │ cmpeq sl, r8, lsr r6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r6, r0, lsr #16 │ │ │ │ + @ instruction: 0x01164290 │ │ │ │ + rsceq r4, r5, r0, asr #14 │ │ │ │ tsteq r6, r0, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, lsl r2 │ │ │ │ smlalbteq sp, r2, r8, r0 │ │ │ │ tsteq r6, r0, lsr #4 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -753944,44 +753944,44 @@ │ │ │ │ tsteq r6, r8, ror #4 │ │ │ │ tsteq r6, r0, lsl #5 │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ tsteq r6, r8, lsl #5 │ │ │ │ tsteq r6, r0, ror #5 │ │ │ │ tsteq r6, r0, lsl r2 │ │ │ │ strheq sp, [r2, #-8] │ │ │ │ - tsteq r6, r0, asr #5 │ │ │ │ + tsteq r6, r0, lsl #6 │ │ │ │ rsceq r4, r5, r8, asr r7 │ │ │ │ tsteq r6, r0, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011642b0 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsl sp │ │ │ │ - tsteq r6, r8, asr #6 │ │ │ │ - rsceq r4, r5, r8, lsl #15 │ │ │ │ + @ instruction: 0x011642f0 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq lr, sl, r8, r8 │ │ │ │ tsteq r6, r0, ror #6 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011642d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr #22 │ │ │ │ - @ instruction: 0x011642f8 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ - tsteq r6, r0, lsl #4 │ │ │ │ + @ instruction: 0x01163ff0 │ │ │ │ orreq r5, sl, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011642f0 │ │ │ │ + tsteq r6, r0, asr #5 │ │ │ │ + tsteq r6, r0, asr r3 │ │ │ │ + rsceq r4, r5, r8, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, ror #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r3, r8, ror #18 │ │ │ │ tsteq r6, r0, lsl r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r6, r8, lsl r3 │ │ │ │ @@ -753990,18 +753990,18 @@ │ │ │ │ tsteq r6, r8, lsl #6 │ │ │ │ rsceq sl, r3, r8, lsl r4 │ │ │ │ tsteq r6, r0, lsr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, lsr r3 │ │ │ │ tsteq r6, r8, ror #24 │ │ │ │ orreq r9, r2, r8, lsr #19 │ │ │ │ + @ instruction: 0x011642f8 │ │ │ │ + tsteq r6, r0, ror #14 │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ ldrdeq r4, [r5], #112 @ 0x70 @ │ │ │ │ - tsteq r6, r0, lsl #6 │ │ │ │ - tsteq r6, r0, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, ip, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r6, r0, lsl #7 │ │ │ │ rsceq r4, r5, r8, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -754044,15 +754044,15 @@ │ │ │ │ cmpeq r2, r8, lsl #2 │ │ │ │ tsteq r6, r0, lsl r4 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r2, r8, lsr #19 │ │ │ │ tsteq r6, r8, asr r4 │ │ │ │ @ instruction: 0x011643f8 │ │ │ │ - tsteq r6, r0, lsr #9 │ │ │ │ + @ instruction: 0x01164cf0 │ │ │ │ rsceq r4, r5, r0, asr r9 │ │ │ │ smlabbeq ip, r0, r9, ip │ │ │ │ orreq r7, r0, r0, lsl #12 │ │ │ │ tsteq r6, r0, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [r9, #-200] @ 0xffffff38 │ │ │ │ @@ -754076,16 +754076,16 @@ │ │ │ │ tsteq r6, r8, ror r4 │ │ │ │ @ instruction: 0x01164490 │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ @ instruction: 0x01164498 │ │ │ │ @ instruction: 0x011644f0 │ │ │ │ tsteq r6, r0, lsl #8 │ │ │ │ strdeq sp, [r2, #-8] │ │ │ │ - @ instruction: 0x01164cf8 │ │ │ │ - rsceq r4, r5, r8, ror #18 │ │ │ │ + tsteq r6, r8, asr #6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011644b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01161cd0 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -754098,15 +754098,15 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ tsteq r6, r0, lsr #10 │ │ │ │ tsteq r6, r8, ror #9 │ │ │ │ - tsteq r6, r0, asr r3 │ │ │ │ + tsteq r6, r0, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011644f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r8, ror r4 │ │ │ │ orreq ip, r1, r0, ror #13 │ │ │ │ tsteq r6, r8, asr #10 │ │ │ │ tsteq r6, r8, lsl #10 │ │ │ │ @@ -754427,15 +754427,15 @@ │ │ │ │ tsteq r6, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, lsl #20 │ │ │ │ rsceq r4, r4, r0, lsl #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011644b8 │ │ │ │ tsteq r6, r0, lsl #10 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq r6, r8, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, lsr sl │ │ │ │ ldrdeq r0, [fp, #-24] @ 0xffffffe8 │ │ │ │ tsteq r6, r0, asr sl │ │ │ │ @@ -754592,32 +754592,32 @@ │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ tsteq r6, r0, lsl #25 │ │ │ │ tsteq r6, r8, lsr #21 │ │ │ │ tsteq r6, r8, ror #24 │ │ │ │ smlaltbeq r7, fp, r8, fp │ │ │ │ tsteq r6, r0, lsr #25 │ │ │ │ tsteq r6, r8, asr #24 │ │ │ │ - tsteq r6, r8, lsl sl │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x01164cb8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01164cd0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01164cd8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r6, r8, lsl sl │ │ │ │ tsteq r6, r0, ror #25 │ │ │ │ - @ instruction: 0x01164cb0 │ │ │ │ - tsteq r6, r8, ror #25 │ │ │ │ lsleq r1, r8, #7 │ │ │ │ - @ instruction: 0x01164cf0 │ │ │ │ + tsteq r6, r8, ror #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsl r7 │ │ │ │ + @ instruction: 0x01164cf8 │ │ │ │ + rsceq r4, r5, r8, ror #18 │ │ │ │ tsteq r6, r0, lsr #26 │ │ │ │ rsceq r4, r5, r0, lsl #19 │ │ │ │ tsteq r6, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011da8b8 │ │ │ │ @@ -760022,42 +760022,42 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r0, lsl #3 │ │ │ │ orreq sl, r7, r0, lsl #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - @ instruction: 0x0116a1b8 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ tsteq r4, r8, lsl #4 │ │ │ │ orreq r9, sl, r0, asr #15 │ │ │ │ + @ instruction: 0x0116a1f0 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ @ instruction: 0x0116a1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, lsr #3 │ │ │ │ ldrdeq r9, [r7, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r9, r0, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r8, lsr #1 │ │ │ │ + orreq r9, sl, r8, ror #15 │ │ │ │ tsteq r6, r8, asr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r4, r9, r0, asr #27 │ │ │ │ tsteq r6, r0, lsl #4 │ │ │ │ @ instruction: 0x0116a1d0 │ │ │ │ tsteq r6, r8, ror #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r9, sl, r8, ror #15 │ │ │ │ + tsteq fp, r8, lsr #1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r8, lsr r7 │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ @ instruction: 0x0116a1f8 │ │ │ │ tsteq r6, r0, lsl r2 │ │ │ │ orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -760262,26 +760262,26 @@ │ │ │ │ orreq r5, r7, r0, asr #9 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq r6, r8, ror #10 │ │ │ │ tsteq r6, r0, lsr r5 │ │ │ │ tsteq r6, r0, asr r1 │ │ │ │ tsteq r6, r0, lsr #9 │ │ │ │ - tsteq r6, r0, ror r5 │ │ │ │ + tsteq r6, r8, lsl #12 │ │ │ │ orrseq r2, r1, r8, lsr #8 │ │ │ │ tsteq r6, r8, asr r5 │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ orreq pc, r7, r8, asr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018d3d90 │ │ │ │ + tstpeq r0, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ + orreq r9, sl, r0, lsl r8 │ │ │ │ tsteq r5, r0, lsl r3 │ │ │ │ orreq r6, r4, r0, lsl #1 │ │ │ │ tsteq r6, r8, lsr #11 │ │ │ │ tsteq r6, r8, ror r5 │ │ │ │ @ instruction: 0x0116a590 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -760310,16 +760310,16 @@ │ │ │ │ @ instruction: 0x0116a5d8 │ │ │ │ @ instruction: 0x0116a598 │ │ │ │ tsteq r6, r0, ror #4 │ │ │ │ tsteq pc, r8, ror pc @ │ │ │ │ orreq r2, r4, r8, lsr r6 │ │ │ │ tsteq r6, r8, lsr #12 │ │ │ │ @ instruction: 0x0116a5f8 │ │ │ │ - tstpeq r0, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ - orreq r9, sl, r0, lsl r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018d3d90 │ │ │ │ tsteq r6, r8, lsl r6 │ │ │ │ strdeq r6, [r0, -r8] │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ tsteq r6, r0, lsl #30 │ │ │ │ smlabteq r3, r0, sp, r4 │ │ │ │ @ instruction: 0x01842d90 │ │ │ │ tsteq r6, r0, asr r6 │ │ │ │ @@ -761203,15 +761203,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq ip, r4, r0, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r6, r8, lsr #11 │ │ │ │ + @ instruction: 0x011635f8 │ │ │ │ tsteq r6, r0, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq sp, r8, r0, r9 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r0, lsr r4 │ │ │ │ @@ -761299,15 +761299,15 @@ │ │ │ │ tsteq r6, r8, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r0, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r5, r8, asr #10 │ │ │ │ + @ instruction: 0x0115c5f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq r3, [r4], #176 @ 0xb0 │ │ │ │ tsteq r6, r8, lsl #11 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x0116b590 │ │ │ │ @@ -771258,15 +771258,15 @@ │ │ │ │ ldrsheq r5, [r7, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ - @ instruction: 0x011754b0 │ │ │ │ + @ instruction: 0x01175e98 │ │ │ │ tsteq r7, r0, lsl #1 │ │ │ │ tsteq r7, r8, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ @ instruction: 0x018b9990 │ │ │ │ @@ -771450,58 +771450,58 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, sl, r8, ror #7 │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ strheq fp, [r0, #-232] @ 0xffffff18 │ │ │ │ - tsteq r7, r0, lsr r4 │ │ │ │ + tsteq r7, r8, asr r4 │ │ │ │ @ instruction: 0x0140be98 │ │ │ │ tsteq r7, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r7, r8, ror #8 │ │ │ │ - cmpeq r0, r8, asr sl │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, ror #14 │ │ │ │ tsteq r7, r0, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01171b98 │ │ │ │ strdeq r1, [r5, r8] │ │ │ │ tsteq r7, r8, ror sl │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, ror #14 │ │ │ │ + tsteq r7, r0, lsl #9 │ │ │ │ + cmpeq r0, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r7, r0, lsr sp │ │ │ │ - tsteq r7, r0, lsl #21 │ │ │ │ - cmpeq r0, r8, lsl #28 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsl #12 │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsl #12 │ │ │ │ + tsteq r7, r0, lsl #21 │ │ │ │ + cmpeq r0, r8, lsl #28 │ │ │ │ @ instruction: 0x01175490 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r7, r0, lsr #9 │ │ │ │ cmpeq r2, r8, lsl r2 │ │ │ │ tsteq r7, r8, lsr #9 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r1, r8, ror ip │ │ │ │ - @ instruction: 0x01176f98 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - tsteq r7, r8, asr r5 │ │ │ │ - ldrdeq ip, [r0, r0] │ │ │ │ tsteq r7, r0, lsr r5 │ │ │ │ + ldrdeq ip, [r0, r0] │ │ │ │ + tsteq r7, r0, asr #9 │ │ │ │ @ instruction: 0x018022b8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsl #12 │ │ │ │ tsteq r7, r0, ror #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011754f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r9, r0, r3, sp │ │ │ │ orreq r2, r9, r8, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -771520,26 +771520,26 @@ │ │ │ │ cmpeq r2, r8, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tstpeq ip, r0, ror #8 @ p-variant is OBSOLETE │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsl #12 │ │ │ │ + tsteq r7, r0, lsl #12 │ │ │ │ + @ instruction: 0x011754b8 │ │ │ │ tsteq r7, r0, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, asr #10 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r0, r8, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r7, r8, lsr #12 │ │ │ │ - tsteq r7, r0, asr #9 │ │ │ │ + @ instruction: 0x011755d0 │ │ │ │ + strdeq ip, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [r9, r8] │ │ │ │ tsteq r7, r0, ror r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01175590 │ │ │ │ @@ -771560,48 +771560,48 @@ │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ @ instruction: 0x011755f0 │ │ │ │ @ instruction: 0x011755b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r8, r9, r8, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r7, r0, lsl #12 │ │ │ │ - strdeq ip, [r0, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsl #12 │ │ │ │ tsteq r7, r0, lsl #15 │ │ │ │ smlaltbeq r8, r9, r8, r6 │ │ │ │ @ instruction: 0x011755f8 │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ @ instruction: 0x01175e90 │ │ │ │ tsteq r7, r8, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsl #12 │ │ │ │ + @ instruction: 0x011756b8 │ │ │ │ + tsteq r7, r8, asr r5 │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, asr #20 │ │ │ │ smlaltbeq r8, r9, r8, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ - tsteq r7, r0, asr #13 │ │ │ │ - @ instruction: 0x011755d0 │ │ │ │ + tsteq r7, r0, asr r6 │ │ │ │ + strdeq ip, [r0, r0] │ │ │ │ tsteq r4, r8, lsr r1 │ │ │ │ orreq r1, r5, r0, lsr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r7, r8, asr sp │ │ │ │ - @ instruction: 0x011756b8 │ │ │ │ - strdeq ip, [r0, r0] │ │ │ │ - tsteq r7, r0, asr r6 │ │ │ │ + tsteq r7, r8, asr #12 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r7, r0, asr #12 │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, lsl #13 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ @@ -771619,17 +771619,17 @@ │ │ │ │ ldrdeq r8, [r9, #-104] @ 0xffffff98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011756b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r7, r8, asr #12 │ │ │ │ + tsteq r7, r8, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r7, r0, asr #12 │ │ │ │ + @ instruction: 0x011754b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq r7, r8, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -772122,16 +772122,16 @@ │ │ │ │ tsteq r7, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr sl │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ @ instruction: 0x01175ed0 │ │ │ │ tsteq r7, r8, lsl #29 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011754b8 │ │ │ │ + @ instruction: 0x01176f98 │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq r7, r8, ror r0 │ │ │ │ orreq r7, pc, r0, lsr sp @ │ │ │ │ @ instruction: 0x01175eb8 │ │ │ │ ldrdeq r4, [r7, #-104] @ 0xffffff98 │ │ │ │ tsteq r7, r8, lsr #31 │ │ │ │ tsteq r7, r0, lsr #31 │ │ │ │ tsteq r7, r0, asr #29 │ │ │ │ @@ -772260,15 +772260,15 @@ │ │ │ │ cmpeq r2, r8, asr #24 │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ ldrheq r6, [r7, -r8] │ │ │ │ orreq r7, r9, r0, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r9, r8, lsr #14 │ │ │ │ - tsteq r7, r8, ror r2 │ │ │ │ + tsteq r7, r0, lsr #9 │ │ │ │ tsteq r7, r0, lsr #29 │ │ │ │ ldrsbeq r6, [r7, -r0] │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ qaddeq pc, r8, ip @ │ │ │ │ strdeq r8, [r9, #-104] @ 0xffffff98 │ │ │ │ tsteq r7, r0, lsl #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -772370,16 +772370,16 @@ │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq r7, r8, asr #4 │ │ │ │ @ instruction: 0x018101b0 │ │ │ │ tsteq r7, r0, ror r2 │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r8, [sl, #-40] @ 0xffffffd8 │ │ │ │ - tsteq r7, r0, ror #29 │ │ │ │ - svcgt 0x00ffffff │ │ │ │ + @ instruction: 0x01176490 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ @ instruction: 0x011762b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01176290 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, ror #17 │ │ │ │ tsteq r7, r0, lsr #5 │ │ │ │ @@ -772504,38 +772504,38 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ tsteq r7, r0, ror #9 │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x01176498 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ - @ instruction: 0x01175e98 │ │ │ │ + tsteq r7, r0, asr #13 │ │ │ │ orreq sl, sl, r0, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01176490 │ │ │ │ - @ instruction: 0x011764f0 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + tsteq r7, r8, ror r2 │ │ │ │ + tsteq r7, r0, ror #29 │ │ │ │ + svcgt 0x00ffffff │ │ │ │ + @ instruction: 0x01176498 │ │ │ │ + tsteq r7, r8, ror #8 │ │ │ │ tsteq r7, r0, asr #9 │ │ │ │ rsceq sl, r4, r0, asr #10 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andne r0, r0, r0 │ │ │ │ strheq r2, [fp, #-168] @ 0xffffff58 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011764d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ orreq r7, r9, r8, lsl r3 │ │ │ │ tsteq r7, r0, asr r5 │ │ │ │ @ instruction: 0x011764d8 │ │ │ │ - tsteq r7, r0, lsr #9 │ │ │ │ - tsteq r7, r0, lsl #9 │ │ │ │ + @ instruction: 0x011764f0 │ │ │ │ + andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r9, r0, rrx │ │ │ │ tsteq r7, r8, lsl #10 │ │ │ │ orreq r0, r0, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -772632,24 +772632,24 @@ │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, lr, r8, lsr #10 │ │ │ │ tsteq r7, r8, lsl #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x011766b0 │ │ │ │ + tsteq r7, r0, ror #25 │ │ │ │ tsteq pc, r8, lsl #22 │ │ │ │ tsteq r7, r0, lsr #13 │ │ │ │ orreq r0, r0, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r8, r8, lsr #19 │ │ │ │ ldrsheq r6, [r7, -r0] │ │ │ │ @ instruction: 0x01176698 │ │ │ │ - tsteq r7, r8, ror #25 │ │ │ │ - tsteq r7, r0, lsr #12 │ │ │ │ + tsteq r7, r8, lsr #9 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, asr #13 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, ror #28 │ │ │ │ @ instruction: 0x01014898 │ │ │ │ orreq r7, r0, r0, asr r6 │ │ │ │ @ instruction: 0x011766f8 │ │ │ │ @@ -772720,15 +772720,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01801890 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r0, r8, r8, asr #31 │ │ │ │ tsteq r7, r8, lsl r8 │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ - tsteq r7, r8, ror #9 │ │ │ │ + @ instruction: 0x011766b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r8, r0] │ │ │ │ @@ -772767,17 +772767,17 @@ │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ @ instruction: 0x0189de98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r7, r8, lsr #17 │ │ │ │ orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq r7, r0, asr #19 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, lsl #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, asr #17 │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ @ instruction: 0x011769d0 │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ @@ -772885,17 +772885,17 @@ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ @ instruction: 0x01457598 │ │ │ │ tsteq r7, r8, ror sl │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r4, r8, ror #11 │ │ │ │ tsteq r7, r8, lsl #21 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r7, r8, lsr #17 │ │ │ │ tsteq r7, r8, ror #21 │ │ │ │ - @ instruction: 0x011768b0 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ tsteq r7, r8, lsr #21 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01176a98 │ │ │ │ tsteq ip, r8, ror r7 │ │ │ │ @@ -772911,15 +772911,15 @@ │ │ │ │ @ instruction: 0x01176ad8 │ │ │ │ tsteq r5, r0, ror #12 │ │ │ │ tsteq r7, r0, ror #21 │ │ │ │ tsteq r7, r0, lsr #24 │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ smlalbbeq r7, r5, r8, r5 │ │ │ │ tsteq r7, r0, lsr #25 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, asr #14 │ │ │ │ tsteq r7, r0, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, lsr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, lsr #3 │ │ │ │ @@ -773020,48 +773020,48 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01176af8 │ │ │ │ @ instruction: 0x01176c98 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr #28 │ │ │ │ - tsteq r7, r0, ror #25 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, ror #14 │ │ │ │ @ instruction: 0x01176cd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011794d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r8, lsl #14 │ │ │ │ tsteq lr, r8, asr #30 │ │ │ │ orreq fp, r4, r8, lsr #16 │ │ │ │ tsteq r7, r8, lsl sp │ │ │ │ tsteq r7, r0, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq r8, [r3], #160 @ 0xa0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ + tsteq r7, r0, lsr #26 │ │ │ │ + tsteq r7, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, ror #14 │ │ │ │ - tsteq r7, r0, ror #10 │ │ │ │ - smlalbteq ip, pc, r8, sp @ │ │ │ │ + orreq sl, sl, r8, lsl #15 │ │ │ │ tsteq r7, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r7, r8, lsr lr │ │ │ │ orreq r1, r5, r8, asr #30 │ │ │ │ tsteq r7, r8, asr sp │ │ │ │ tsteq r7, r0, lsl sp │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, lsl #15 │ │ │ │ + tsteq r7, r0, ror #10 │ │ │ │ + smlalbteq ip, pc, r8, sp @ │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ tsteq r7, r8, ror #26 │ │ │ │ tsteq r7, r8, lsr #26 │ │ │ │ tsteq r6, r8, asr #10 │ │ │ │ orreq r7, r9, r0, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -778086,15 +778086,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117bbb8 │ │ │ │ - tsteq r7, r0, ror sp │ │ │ │ + tsteq r7, r8, asr #28 │ │ │ │ orrseq fp, r0, r0, lsr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq r7, r8, ror #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r0, lsr #3 │ │ │ │ orreq r4, r9, r0, ror #18 │ │ │ │ @@ -778192,16 +778192,16 @@ │ │ │ │ tsteq r7, r8, lsl sp │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r6, r7, r8, r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r2 │ │ │ │ + tsteq r7, r0, asr #27 │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ tsteq ip, r0, lsr #4 │ │ │ │ orreq r4, sl, r8, ror #5 │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ cmpeq r5, r8, asr #28 │ │ │ │ @ instruction: 0x0117bd90 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -778212,16 +778212,16 @@ │ │ │ │ orreq r5, r8, r8, asr #16 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r3, r7, r8, lsr #6 │ │ │ │ @ instruction: 0x0117bdd8 │ │ │ │ tsteq r7, r8, lsr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq r7, r8, asr #28 │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq ip, r8, lsl r4 │ │ │ │ tsteq r7, r0, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ strdeq r3, [r7, r8] │ │ │ │ tsteq r7, r8, asr lr │ │ │ │ @ instruction: 0x0117bdd0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -778247,15 +778247,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, asr ip │ │ │ │ @ instruction: 0x01170dd8 │ │ │ │ smlaltbeq sl, fp, r8, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - cmpeq ip, r8, lsl r4 │ │ │ │ + andle r0, r0, r2 │ │ │ │ tsteq r3, r0, lsl r8 │ │ │ │ orreq r0, r8, r8, asr #26 │ │ │ │ @ instruction: 0x0117be98 │ │ │ │ tsteq r7, r0, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ tsteq r7, r0, ror lr │ │ │ │ @@ -778362,15 +778362,15 @@ │ │ │ │ orreq ip, r7, r0, lsr r1 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ ldrdeq sl, [r0, r0] │ │ │ │ tsteq r7, r0, asr #32 │ │ │ │ tsteq r7, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r7, r0, asr #2 │ │ │ │ + tsteq r7, r0, asr r3 │ │ │ │ @ instruction: 0x0117aa98 │ │ │ │ tsteq r7, r8, asr #32 │ │ │ │ orreq ip, r0, r8, asr #18 │ │ │ │ tsteq r7, r0, lsr r0 │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, ror #3 │ │ │ │ @@ -778390,16 +778390,16 @@ │ │ │ │ strdeq r2, [ip, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ - tsteq r7, r8, lsl r1 │ │ │ │ - tsteq r7, r8, rrx │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, lsr #17 │ │ │ │ tsteq r4, r0, asr #14 │ │ │ │ orreq r9, r2, r0, lsr #5 │ │ │ │ ldrsbeq ip, [r7, -r0] │ │ │ │ @ instruction: 0x0117c090 │ │ │ │ tsteq r7, r0, ror #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -778422,42 +778422,42 @@ │ │ │ │ @ instruction: 0x014b5e98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 41192 @ 0xa0e8 │ │ │ │ tsteq ip, r0, ror #4 │ │ │ │ orreq r4, sl, r0, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, lsl #4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, lsr #17 │ │ │ │ + tsteq r7, r8, lsr #2 │ │ │ │ + tsteq r7, r8, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, ror r8 │ │ │ │ - tsteq r7, r0, lsr r1 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r4, sl, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r4, sl, r8, lsr r3 │ │ │ │ + tsteq r7, r0, lsr r1 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r7, r8, lsl #1 │ │ │ │ - tsteq r7, r0, lsr r3 │ │ │ │ + tsteq r7, r0, ror r1 │ │ │ │ orreq r2, r0, r8, ror #19 │ │ │ │ + tsteq r7, r0, ror #2 │ │ │ │ + orreq sl, sl, r0, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01885898 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq r7, r0, ror r1 │ │ │ │ - orreq sl, sl, r0, ror #14 │ │ │ │ - tsteq r7, r8, lsr #1 │ │ │ │ - @ instruction: 0x014a0e98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ + tsteq r7, r8, lsr #1 │ │ │ │ + @ instruction: 0x014a0e98 │ │ │ │ + tsteq r7, r0, lsr r3 │ │ │ │ + tsteq r7, r8, asr #2 │ │ │ │ tsteq r7, r8, lsr #3 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ @ instruction: 0x014a0e98 │ │ │ │ @ instruction: 0x0117c198 │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ strdeq r6, [r5, -r8] │ │ │ │ @@ -778560,24 +778560,24 @@ │ │ │ │ cmpeq r9, r8, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r7, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r7, r8, lsr r3 │ │ │ │ - tsteq r7, r0, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, lsl #15 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r7, r0, asr #2 │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ smlaltteq lr, sl, r8, r8 │ │ │ │ ldrdeq r3, [r9, -r8] │ │ │ │ orreq r3, sl, r0, lsr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r7, r8, asr #2 │ │ │ │ + tsteq r7, r8, lsl #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117a6f0 │ │ │ │ tsteq sp, r8, lsl #11 │ │ │ │ tsteq r7, r8, asr #3 │ │ │ │ tsteq r7, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -778621,15 +778621,15 @@ │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ tsteq r7, r0, ror #7 │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ tsteq r7, r0, lsr #8 │ │ │ │ @ instruction: 0x01024190 │ │ │ │ tsteq r7, r8, asr #10 │ │ │ │ - tsteq r7, r8, asr #19 │ │ │ │ + tsteq r7, r0, asr #20 │ │ │ │ tsteq r7, r0, lsr r4 │ │ │ │ orreq r5, r8, r8, lsl fp │ │ │ │ tsteq r7, r8, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, asr #8 │ │ │ │ @@ -778982,20 +778982,20 @@ │ │ │ │ orreq r1, lr, r0, asr r3 │ │ │ │ @ instruction: 0x0117c9b8 │ │ │ │ smlalbteq r4, r7, r8, ip │ │ │ │ tsteq r7, r0, asr #19 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, lsl #5 │ │ │ │ - tsteq r7, r8, asr fp │ │ │ │ - tsteq r7, r8, lsr #19 │ │ │ │ - @ instruction: 0x0117c9d8 │ │ │ │ + @ instruction: 0x0117c9d0 │ │ │ │ orreq ip, r0, r0, asr r6 │ │ │ │ - tsteq r7, r0, asr r3 │ │ │ │ + tsteq r7, r8, lsr r3 │ │ │ │ orreq sl, sl, r0, lsr #17 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r7, r8, asr #19 │ │ │ │ tsteq r7, r0, asr sp │ │ │ │ andle r0, r0, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r8, asr #9 │ │ │ │ @ instruction: 0x0117c9f8 │ │ │ │ tsteq r8, r8, asr r6 │ │ │ │ tsteq r7, r0, lsl #20 │ │ │ │ @@ -779012,23 +779012,23 @@ │ │ │ │ tsteq r7, r0, ror sl │ │ │ │ @ instruction: 0x0117c9b0 │ │ │ │ strheq r4, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r7, r8, lsl #19 │ │ │ │ cmpeq r8, r8, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ + tsteq r7, r8, asr fp │ │ │ │ + tsteq r7, r8, lsr #19 │ │ │ │ + @ instruction: 0x0117c9d8 │ │ │ │ + tsteq r7, r8, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0117c9d0 │ │ │ │ + andle r0, r0, r6 │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ orreq r7, pc, r0, lsr sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r6 │ │ │ │ - tsteq r7, r0, asr #20 │ │ │ │ - tsteq r7, r8, lsr #2 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x0117ca98 │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ tsteq r7, r0, lsr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -779067,15 +779067,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117caf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018106b0 │ │ │ │ tsteq r7, r0, lsr #23 │ │ │ │ - tsteq r7, r8, asr #20 │ │ │ │ + tsteq r7, r8, asr sl │ │ │ │ tsteq r7, r8, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r7, r8, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -779178,15 +779178,15 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r7, r8, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r2, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x0117cf90 │ │ │ │ + tsteq r7, r8, asr #7 │ │ │ │ @ instruction: 0x0117ccd0 │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ tsteq r7, r8, lsr #25 │ │ │ │ @ instruction: 0x0117ccf0 │ │ │ │ hvceq 33480 @ 0x82c8 │ │ │ │ @ instruction: 0x0117ccf8 │ │ │ │ andle r0, r0, r3 │ │ │ │ @@ -779196,15 +779196,15 @@ │ │ │ │ strheq lr, [sl, #-152] @ 0xffffff68 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ tsteq r7, r8, lsl #26 │ │ │ │ orreq r5, r9, r0, lsl #18 │ │ │ │ - tsteq r7, r0, lsl #27 │ │ │ │ + tsteq r7, r8, lsl #28 │ │ │ │ smlabteq r1, r8, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r8, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ tsteq r7, r0, asr #26 │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ @@ -779220,28 +779220,28 @@ │ │ │ │ cmpeq r8, r8, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r6, r9, r8, r6 │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ tsteq r7, r8, asr #27 │ │ │ │ tsteq r7, r0, ror sp │ │ │ │ - tsteq r7, r0, ror #29 │ │ │ │ - @ instruction: 0x0117e7d0 │ │ │ │ + @ instruction: 0x0117cdb0 │ │ │ │ + orreq r5, r0, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x0117cd98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r7, r8, lsr #27 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r4, [sl, #-248] @ 0xffffff08 │ │ │ │ - tsteq r7, r8, lsl #28 │ │ │ │ - orreq r5, r0, r8, ror r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq ip, r8, asr #10 │ │ │ │ @ instruction: 0x0117cdd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r0, lsr lr │ │ │ │ orreq ip, r1, r8, asr r2 │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ tsteq r7, r0, asr #27 │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ @@ -779254,16 +779254,16 @@ │ │ │ │ orreq r8, r8, r0, asr #16 │ │ │ │ tsteq r7, r8, asr r8 │ │ │ │ tsteq r7, r0, ror #27 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tsteq r7, r0, asr #28 │ │ │ │ @ instruction: 0x0117cdf8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - cmpeq ip, r8, asr #10 │ │ │ │ + tsteq r7, r0, ror #29 │ │ │ │ + @ instruction: 0x0117e7d0 │ │ │ │ tsteq r7, r8, lsl lr │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, ror #18 │ │ │ │ tsteq r7, r0, lsr lr │ │ │ │ @@ -779352,32 +779352,32 @@ │ │ │ │ orreq r4, sl, r8, ror r4 │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ orreq r4, sp, r0, lsl r5 │ │ │ │ tsteq r7, r8, lsl #31 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r4, [sl, #-248] @ 0xffffff08 │ │ │ │ - @ instruction: 0x0117da90 │ │ │ │ - tsteq r7, r8, ror pc │ │ │ │ - tsteq r7, r8, asr sl │ │ │ │ + tsteq r7, r8, asr #20 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0117cf90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr #13 │ │ │ │ @ instruction: 0x0117cf98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117cfb8 │ │ │ │ cmpeq r8, r8, lsl #26 │ │ │ │ tsteq r7, r0, asr #31 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r8, lsl #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r6, sl, r8, fp │ │ │ │ tsteq r7, r8, lsr #31 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq r7, r0, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl ip │ │ │ │ tsteq r7, r0, asr r6 │ │ │ │ @@ -779460,16 +779460,16 @@ │ │ │ │ tsteq r7, r8, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sp, r4, r0, lsr pc │ │ │ │ - @ instruction: 0x0117cfd0 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq r7, r8, ror #2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r8, r0, r3, r1 │ │ │ │ orreq r5, r8, r0, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, asr #2 │ │ │ │ tsteq r7, r0, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -779501,29 +779501,29 @@ │ │ │ │ @ instruction: 0x0117d1d0 │ │ │ │ @ instruction: 0x0117d1b8 │ │ │ │ @ instruction: 0x0117d1d8 │ │ │ │ orreq r0, r0, r0, lsr #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0181d298 │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0117cfd0 │ │ │ │ @ instruction: 0x0117d1f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r6, sl, r8, ip │ │ │ │ tsteq r7, r0, lsl r2 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq r7, r8, ror r7 │ │ │ │ orreq r7, r9, r0, asr #16 │ │ │ │ smlabbeq ip, r0, r7, r5 │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ @ instruction: 0x0117d290 │ │ │ │ - tsteq r7, r0, asr #2 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, lsr #24 │ │ │ │ ldrdeq r3, [r9, r0] │ │ │ │ tsteq r7, r8, lsr r2 │ │ │ │ orreq r0, r1, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -779545,15 +779545,15 @@ │ │ │ │ tsteq r7, r0, ror #4 │ │ │ │ @ instruction: 0x0117d1f8 │ │ │ │ tsteq r7, r0, lsl #3 │ │ │ │ smlaltteq r0, sl, r8, lr │ │ │ │ tsteq r7, r8, ror #19 │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ tsteq r7, r0, lsl #3 │ │ │ │ smlaltteq r0, sl, r8, lr │ │ │ │ @ instruction: 0x0117d2b8 │ │ │ │ @@ -779580,16 +779580,16 @@ │ │ │ │ cmpeq r8, r8, lsr sp │ │ │ │ tsteq r7, r0, lsl r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r7, r8, asr #7 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, lsr #17 │ │ │ │ tsteq r7, r8, asr #1 │ │ │ │ strdeq r6, [sl, #-200] @ 0xffffff38 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r7, r0, lsr #10 │ │ │ │ tsteq r7, r0, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -779622,16 +779622,16 @@ │ │ │ │ cmpeq r5, r8, ror #30 │ │ │ │ @ instruction: 0x0117d3b8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r5, r8, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, lsr #17 │ │ │ │ + @ instruction: 0x0117da90 │ │ │ │ + tsteq r7, r8, ror pc │ │ │ │ @ instruction: 0x0117d3d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r7, r8] │ │ │ │ tsteq r7, r8, asr #8 │ │ │ │ @@ -779814,18 +779814,18 @@ │ │ │ │ tsteq r7, r0, lsr r4 │ │ │ │ @ instruction: 0x0117d6b8 │ │ │ │ tsteq r7, r0, lsl r7 │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ hvceq 22520 @ 0x57f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r7, r0, lsr #16 │ │ │ │ + tsteq r7, r8, asr r8 │ │ │ │ cmpeq r0, r8, ror #19 │ │ │ │ - tsteq r7, r0, ror #22 │ │ │ │ - orreq r8, r2, r0, lsl r7 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r7, r0, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117d6f0 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -779886,44 +779886,44 @@ │ │ │ │ strdeq r4, [r7, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x0117d7d8 │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsl #12 │ │ │ │ + tsteq r7, r0, ror #22 │ │ │ │ + orreq r8, r2, r0, lsl r7 │ │ │ │ tsteq r7, r8, lsl r0 │ │ │ │ strdeq r3, [r9, r8] │ │ │ │ tsteq r7, r0, lsl #16 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r7, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, asr #15 │ │ │ │ smlaltteq r4, r7, r8, ip │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r9, r7, r8, ror #11 │ │ │ │ tsteq r7, r0, asr #16 │ │ │ │ tsteq r7, r0, lsl r8 │ │ │ │ - tsteq r7, r0, lsr #20 │ │ │ │ - andle r0, r0, r2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, asr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, asr #17 │ │ │ │ tsteq r7, r0, asr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r0, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, asr #17 │ │ │ │ + tsteq r7, r0, lsr #20 │ │ │ │ + andle r0, r0, r2 │ │ │ │ tsteq r7, r8, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [r8, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -780504,16 +780504,16 @@ │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r7, r8, lsr #3 │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ tsteq r2, r8, lsl #20 │ │ │ │ @ instruction: 0x014b1398 │ │ │ │ strdeq sl, [fp, #-248] @ 0xffffff08 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r1, r8, lsl r5 │ │ │ │ - orrseq r0, r0, r8, lsl #28 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014b1398 │ │ │ │ smlatteq r1, r8, r6, r3 │ │ │ │ orreq r9, r0, r8, ror r4 │ │ │ │ tsteq r7, r8, lsl #20 │ │ │ │ tsteq r7, r0, lsr #3 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ @@ -780527,21 +780527,21 @@ │ │ │ │ ldrheq lr, [r7, -r0] │ │ │ │ cmpeq r8, r8, lsr #28 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r7, r0, lsl r2 │ │ │ │ @ instruction: 0x0117e1d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, sl, r0, lsl #12 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, ror #14 │ │ │ │ - @ instruction: 0x0117e1f0 │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ tsteq r7, r8, ror #3 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ + @ instruction: 0x0117e190 │ │ │ │ + @ instruction: 0x0117e1f0 │ │ │ │ @ instruction: 0x0117e1f8 │ │ │ │ + orreq r0, r0, r8, lsr #6 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ tsteq r7, r8, lsl #4 │ │ │ │ tsteq r7, r0, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -780558,16 +780558,16 @@ │ │ │ │ orreq fp, r1, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, asr #4 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ tsteq r7, r8, lsl #5 │ │ │ │ tsteq r7, r8, asr r2 │ │ │ │ - tsteq r7, r0, lsl #4 │ │ │ │ - orreq r0, r0, r8, lsr #6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsl #15 │ │ │ │ @ instruction: 0x0117e290 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, sl, r8, ror #10 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r0, asr r3 │ │ │ │ @ instruction: 0x0117e2b0 │ │ │ │ @@ -780582,16 +780582,16 @@ │ │ │ │ strdeq r8, [r7, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, lsr #5 │ │ │ │ tsteq ip, r8, asr lr │ │ │ │ smlalbbeq r8, r9, r8, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, lsl #15 │ │ │ │ + tsteq r7, r8, ror #4 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r7, r8, ror #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r8, r9, r8, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -780794,44 +780794,44 @@ │ │ │ │ orreq r6, r7, r8, ror #7 │ │ │ │ tsteq r7, r8, lsl #12 │ │ │ │ tsteq r7, r0, lsr r4 │ │ │ │ tsteq r7, r0, lsl r6 │ │ │ │ tsteq r7, r8, ror #12 │ │ │ │ @ instruction: 0x0117e598 │ │ │ │ cmpeq r5, r8, lsr r0 │ │ │ │ + tsteq r7, r0, lsr #12 │ │ │ │ + tsteq r7, r0, lsl #4 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, asr #5 │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ - tsteq r7, r0, lsr r6 │ │ │ │ - tsteq r7, r8, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r2, r8, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r7, r8, lsl r6 │ │ │ │ + orreq r2, r0, r8, ror #19 │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r2, r0, r8, ror #19 │ │ │ │ + tsteq r7, r0, lsr r6 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ @ instruction: 0x0117fcb0 │ │ │ │ ldrdeq r5, [fp, #-232] @ 0xffffff18 │ │ │ │ + tsteq r7, r8, lsl r6 │ │ │ │ tsteq r7, r8, asr #12 │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ @ instruction: 0x0117e698 │ │ │ │ tsteq r7, r0, ror #12 │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r7, r0, lsr #12 │ │ │ │ tsteq r7, r8, asr r6 │ │ │ │ - tsteq r7, r0, lsl #13 │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, asr #17 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ @ instruction: 0x0117e6d8 │ │ │ │ @ instruction: 0x0117e690 │ │ │ │ @ instruction: 0x0117e6b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117e6b0 │ │ │ │ @@ -780844,60 +780844,60 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq ip, r8, r4, r3 │ │ │ │ orreq fp, r1, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117e6d0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, asr #17 │ │ │ │ - tsteq r7, r0, ror #13 │ │ │ │ tsteq r7, r8, lsl #13 │ │ │ │ + tsteq r7, r0, lsl #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x01802ab0 │ │ │ │ @ instruction: 0x0117e6f8 │ │ │ │ cmpeq r7, r8, asr lr │ │ │ │ tsteq r7, r0, lsl #14 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, ror #7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01802ab0 │ │ │ │ + tsteq r7, r8, ror #13 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl pc │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r2, r8, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ + tsteq r7, r0, ror #13 │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ - tsteq r7, r8, ror #13 │ │ │ │ tsteq r7, r0, asr #14 │ │ │ │ + orreq r0, r0, r8, lsr #6 │ │ │ │ tsteq r7, r8, asr r7 │ │ │ │ cmpeq r8, r8, ror #28 │ │ │ │ tsteq r7, r8, ror r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r7, r8, ror #14 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ tsteq r7, r0, ror r7 │ │ │ │ tsteq r7, r0, asr #15 │ │ │ │ @ instruction: 0x0117e6f0 │ │ │ │ cmpeq r7, r8, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r7, r0, lsr #15 │ │ │ │ tsteq r7, r0, ror #1 │ │ │ │ @ instruction: 0x01893498 │ │ │ │ - tsteq r7, r8, asr #14 │ │ │ │ - orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r7, r8, lsl #15 │ │ │ │ + tsteq r7, r8, asr #14 │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ + orrseq r0, r0, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, sl, r0, ror #8 │ │ │ │ @ instruction: 0x0117e7b0 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -780905,15 +780905,15 @@ │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117e7b8 │ │ │ │ tsteq r7, r0, lsl r7 │ │ │ │ cmpeq sl, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0117e190 │ │ │ │ + @ instruction: 0x0117e790 │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ cmpeq r5, r8, rrx │ │ │ │ tsteq r7, r8, ror #15 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r5, r8, asr r3 │ │ │ │ tsteq r7, r8, lsl r8 │ │ │ │ @@ -780954,26 +780954,26 @@ │ │ │ │ orreq r9, r7, r0, asr #11 │ │ │ │ tsteq r7, r8, ror #17 │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r6 │ │ │ │ cmpeq sl, r8, asr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0117e9d8 │ │ │ │ - smlabbeq ip, r8, fp, sp │ │ │ │ + @ instruction: 0x0117e8b0 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ @ instruction: 0x0117e8d8 │ │ │ │ tsteq r7, r0, lsr #17 │ │ │ │ - @ instruction: 0x0117e8b8 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ - @ instruction: 0x0117e790 │ │ │ │ + tsteq r7, r8, lsl #15 │ │ │ │ orreq sl, sl, r0, lsr #17 │ │ │ │ - tsteq r7, r0, ror #18 │ │ │ │ + tsteq r7, r0, asr #17 │ │ │ │ orreq r0, r0, r8 │ │ │ │ + tsteq r7, r0, ror #18 │ │ │ │ + tsteq r7, r8, lsr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r2, r8, ror #11 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tsteq r7, r8, lsl r9 │ │ │ │ @ instruction: 0x0117e8d0 │ │ │ │ @ instruction: 0x01109498 │ │ │ │ @@ -781004,26 +781004,26 @@ │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, lsr #6 │ │ │ │ tsteq r7, r8, asr r9 │ │ │ │ tsteq r7, r0, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r7, r8, lsl #19 │ │ │ │ - tsteq r7, r8, asr r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0117e898 │ │ │ │ tsteq r7, r8, lsr #10 │ │ │ │ orreq r5, r8, r0, lsl r9 │ │ │ │ tsteq r7, r8, ror r9 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq r7, r0, ror #9 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r7, r8, ror #19 │ │ │ │ tsteq r7, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0117e8b0 │ │ │ │ + @ instruction: 0x0117e8b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r7, r8, lsr #5 @ p-variant is OBSOLETE │ │ │ │ tsteq r7, r0, lsl r3 │ │ │ │ orreq r3, r9, r0, asr #9 │ │ │ │ @ instruction: 0x0117e9b0 │ │ │ │ orreq sp, r0, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -781032,24 +781032,24 @@ │ │ │ │ orreq r3, r9, r0, asr #9 │ │ │ │ tsteq r7, r0, asr #19 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq r7, r0, lsr #10 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r7, r8, lsr #6 │ │ │ │ tsteq r7, r0, lsr #19 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r7, r0, asr #17 │ │ │ │ - tsteq r7, r8, lsl sl │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0117e9f0 │ │ │ │ + smlabbeq ip, r8, fp, sp │ │ │ │ + tsteq r7, r8, lsl #19 │ │ │ │ + @ instruction: 0x0117d6d0 │ │ │ │ tsteq r7, r8, ror r0 │ │ │ │ @ instruction: 0x018859b0 │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ tsteq r7, r0, ror #19 │ │ │ │ - @ instruction: 0x0117e9d0 │ │ │ │ - tsteq r7, r8, ror #15 │ │ │ │ + tsteq r7, r8, lsl sl │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ tsteq r7, r0, asr #20 │ │ │ │ tsteq r7, r0, lsl #20 │ │ │ │ tsteq r7, r0, ror #10 │ │ │ │ @@ -782172,15 +782172,15 @@ │ │ │ │ orreq lr, lr, r8, asr #31 │ │ │ │ @ instruction: 0x0117fb90 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ - tstpeq r7, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011803b8 │ │ │ │ tstpeq r7, r0, lsl #23 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0117fbf8 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r2, r8, ror #11 │ │ │ │ tstpeq r7, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r9, r0, ror #10 │ │ │ │ @@ -782218,15 +782218,15 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq ip, r0, sl, r3 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ tstpeq r7, r0, asr ip @ p-variant is OBSOLETE │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #25 │ │ │ │ - @ instruction: 0x011864f8 │ │ │ │ + tsteq r8, r0, asr r6 │ │ │ │ tstpeq r7, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011803d0 │ │ │ │ orreq r7, pc, r0, lsr sp @ │ │ │ │ tstpeq r7, r0, ror ip @ p-variant is OBSOLETE │ │ │ │ smlabteq ip, r8, r4, r3 │ │ │ │ tstpeq r7, r8, ror ip @ p-variant is OBSOLETE │ │ │ │ tstpeq r7, r0, lsl #26 @ p-variant is OBSOLETE │ │ │ │ @@ -782266,27 +782266,27 @@ │ │ │ │ @ instruction: 0x018851b8 │ │ │ │ tstpeq r7, r8, lsr #26 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0117fcf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0117f3b0 │ │ │ │ cmpeq r9, r8, asr #22 │ │ │ │ - @ instruction: 0x011806b8 │ │ │ │ - tstpeq r7, r0, ror #25 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117e9d8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r5, r8, r8, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r7, r0, lsr #26 @ p-variant is OBSOLETE │ │ │ │ tstpeq r7, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ - @ instruction: 0x0117e9f0 │ │ │ │ + tstpeq r7, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r7, r0, ror sp @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r7, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r0, r8, lsl #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01888890 │ │ │ │ @@ -782397,31 +782397,31 @@ │ │ │ │ tstpeq r7, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ ldrdeq r2, [r8, #-248] @ 0xffffff08 │ │ │ │ tstpeq r7, r8, lsl pc @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ tstpeq r7, r0, ror #29 @ p-variant is OBSOLETE │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r2, r8, ror #11 │ │ │ │ tstpeq r7, r0, asr pc @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r7, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ tsteq r3, r8, asr r3 │ │ │ │ tstpeq r7, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ tstpeq r7, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ tstpeq r7, r8, lsl #30 @ p-variant is OBSOLETE │ │ │ │ smlalbteq r2, r8, r8, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ - tstpeq r7, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x0117ffb0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r7, r8, lsl #31 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r7, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ smlalbteq r8, r5, r8, r4 │ │ │ │ tstpeq r7, r0, lsl #31 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -782435,21 +782435,21 @@ │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq pc, r0, r8, asr sl @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r7, r0, lsr #31 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0117ffb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r7, r0, asr #31 @ p-variant is OBSOLETE │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tstpeq r7, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0117ffd0 │ │ │ │ - tstpeq r7, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r7, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ smlalbbeq r0, sl, r8, pc @ │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r0 │ │ │ │ tstpeq r7, r0, ror #31 @ p-variant is OBSOLETE │ │ │ │ smlabbeq ip, r0, r9, ip │ │ │ │ tstpeq r7, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r0, asr r0 │ │ │ │ tstpeq r7, r0, ror pc @ p-variant is OBSOLETE │ │ │ │ strheq r8, [r5, #-72] @ 0xffffffb8 │ │ │ │ tsteq r8, r8, asr r0 │ │ │ │ @@ -782590,34 +782590,34 @@ │ │ │ │ orreq r7, r9, r0, ror #17 │ │ │ │ tsteq r8, r0, lsl #4 │ │ │ │ cmpeq sl, r8, lsl #14 │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ cmpeq fp, r8, lsr pc │ │ │ │ tsteq r8, r8, lsl r2 │ │ │ │ ldrdeq r0, [fp, #-24] @ 0xffffffe8 │ │ │ │ - tsteq r8, r8, asr r2 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ smlaltteq r8, r5, r8, r4 │ │ │ │ tsteq r8, r0, asr r2 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01840590 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, ror r2 │ │ │ │ + tsteq r8, r0, ror #4 │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ + tsteq r7, r0, lsl #27 │ │ │ │ + rsceq ip, r4, r8, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r2, r8, ror #11 │ │ │ │ - @ instruction: 0x0117cdb0 │ │ │ │ - rsceq ip, r4, r8, lsr r2 │ │ │ │ + @ instruction: 0x011803b0 │ │ │ │ + orreq r7, r1, r0, asr #22 │ │ │ │ tsteq r8, r8, lsl #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #4 │ │ │ │ strheq pc, [sl, #-152] @ 0xffffff68 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01180298 │ │ │ │ @@ -782688,18 +782688,18 @@ │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ tsteq r8, r0, lsr #7 │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ tsteq r8, r8, lsr #6 │ │ │ │ cmpeq r8, r8, lsr r0 │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ swpbeq r9, r8, [sl] │ │ │ │ - @ instruction: 0x011803b8 │ │ │ │ - orreq r7, r1, r0, asr #22 │ │ │ │ - tsteq r8, r0, ror #4 │ │ │ │ + tsteq r8, r8, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011806b8 │ │ │ │ + tstpeq r7, r0, ror #25 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ tsteq r8, r0, asr #7 │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ tsteq r8, r0, ror #7 │ │ │ │ @@ -782828,32 +782828,32 @@ │ │ │ │ strdeq r5, [r8, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x01180d90 │ │ │ │ - tstpeq r7, r0, ror #24 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ - @ instruction: 0x011805f8 │ │ │ │ + @ instruction: 0x01180d90 │ │ │ │ + tstpeq r7, r0, ror #24 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r8, ror #12 │ │ │ │ orreq r7, pc, r0, lsl #27 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018d3d90 │ │ │ │ - tsteq r8, r8, lsl r6 │ │ │ │ - @ instruction: 0x01802ab0 │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ + @ instruction: 0x01802ab0 │ │ │ │ + tsteq r8, r8, lsl #12 │ │ │ │ orreq sl, sl, r0, lsr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ - tsteq r8, r0, lsr #12 │ │ │ │ - tsteq r8, r8, lsl #12 │ │ │ │ + tsteq r8, r8, lsl r6 │ │ │ │ + tsteq r8, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011805f8 │ │ │ │ tsteq r8, r0, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr #12 │ │ │ │ @@ -782863,15 +782863,15 @@ │ │ │ │ tsteq r8, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsl #12 │ │ │ │ + @ instruction: 0x018d3d90 │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ cmpeq r8, r8, rrx │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @@ -783100,15 +783100,15 @@ │ │ │ │ orreq r6, pc, r0, asr #21 │ │ │ │ tsteq r7, r8, lsl #9 │ │ │ │ smlalbteq r7, fp, r8, r8 │ │ │ │ tsteq r8, r8, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x01180bf8 │ │ │ │ + tsteq r8, r0, asr #24 │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ tsteq r8, r0, lsr sl │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r8, lsr sl │ │ │ │ tsteq r8, r8, lsl #21 │ │ │ │ tsteq r8, r0, asr #19 │ │ │ │ smlalbteq r8, r5, r8, r5 │ │ │ │ @@ -783218,50 +783218,50 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ orreq r1, lr, r8, lsl #5 │ │ │ │ @ instruction: 0x01180bf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, lsl lr │ │ │ │ - tsteq r8, r0, ror #23 │ │ │ │ - tsteq r8, r8, lsr ip │ │ │ │ + tsteq r8, r0, lsl #24 │ │ │ │ orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq r8, r0, lsr #12 │ │ │ │ + @ instruction: 0x018a57b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, lsl #9 │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, lsr #24 │ │ │ │ @ instruction: 0x0105f398 │ │ │ │ tsteq r8, r0, lsr ip │ │ │ │ tsteq r8, r0, asr #25 │ │ │ │ @ instruction: 0x01180bb8 │ │ │ │ ldrdeq r3, [r8, #-8] │ │ │ │ - tsteq r8, r8, ror #12 │ │ │ │ - @ instruction: 0x018a57b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsl #24 │ │ │ │ + @ instruction: 0x01180bf8 │ │ │ │ + tsteq r8, r0, lsl lr │ │ │ │ + tsteq r8, r0, ror #23 │ │ │ │ tsteq r8, r0, asr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, ror ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ cmpeq r5, r8, lsr r6 │ │ │ │ tsteq r8, r0, ror ip │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01852c90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r4, fp, #168, 8 @ 0xa8000000 │ │ │ │ - orreq pc, fp, r0, lsl #24 │ │ │ │ + tsteq r8, r8, lsr ip │ │ │ │ + tsteq r8, r0, ror #11 │ │ │ │ @ instruction: 0x01180c90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, lsr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -783300,22 +783300,22 @@ │ │ │ │ tsteq r8, r8, lsl sp │ │ │ │ tsteq r8, r0, lsr sp │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r7, r8, lsr #26 │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ - tsteq r8, r0, asr #24 │ │ │ │ - tsteq r8, r8, ror #11 │ │ │ │ + rsbseq r4, fp, #168, 8 @ 0xa8000000 │ │ │ │ + orreq pc, fp, r0, lsl #24 │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ orreq pc, r3, r8, ror r5 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr #26 │ │ │ │ @ instruction: 0x011814f8 │ │ │ │ - tsteq r8, r0, lsl #25 │ │ │ │ + tsteq r8, r0, asr #26 │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ @ instruction: 0x0187edb8 │ │ │ │ tsteq r8, r8, lsr #27 │ │ │ │ tsteq r8, r0, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r7, fp, r8, r8 │ │ │ │ tsteq r8, r8, asr #9 │ │ │ │ @@ -783740,16 +783740,16 @@ │ │ │ │ orreq fp, r4, r0, lsl #21 │ │ │ │ tsteq r8, r0, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, lr, r8, ror #5 │ │ │ │ - tsteq r8, r0, asr #11 │ │ │ │ - orreq r7, pc, r0, lsr sp @ │ │ │ │ + @ instruction: 0x011814b0 │ │ │ │ + orreq r5, r0, r8, ror r3 │ │ │ │ tsteq r8, r8, asr #8 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r8, r8, lsr r4 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ tsteq r8, r0, asr #8 │ │ │ │ tsteq r8, r0, lsl #9 │ │ │ │ @ instruction: 0x011813b8 │ │ │ │ @@ -783776,24 +783776,24 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01181490 │ │ │ │ @ instruction: 0x0147dd98 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq lr, r7, r0, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #9 │ │ │ │ - @ instruction: 0x011814d0 │ │ │ │ - orreq r5, r0, r8, ror r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlalbbeq r1, ip, r8, r5 │ │ │ │ @ instruction: 0x01026ab8 │ │ │ │ orreq r2, r5, r0, ror #25 │ │ │ │ @ instruction: 0x01181498 │ │ │ │ rsceq ip, r2, r8, asr #6 │ │ │ │ tsteq r8, r0, ror ip │ │ │ │ cmpeq fp, r8, lsl #10 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlalbbeq r1, ip, r8, r5 │ │ │ │ + tsteq r8, r0, asr #11 │ │ │ │ + orreq r7, pc, r0, lsr sp @ │ │ │ │ rsbeq r2, r0, #152, 26 @ 0x2600 │ │ │ │ orreq r4, sp, r8, asr #3 │ │ │ │ tsteq r8, r8, ror #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -783852,16 +783852,16 @@ │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, asr #2 │ │ │ │ tsteq r8, r0, asr #9 │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ @ instruction: 0x011815d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, ror r6 │ │ │ │ - tsteq r8, r0, lsr #8 │ │ │ │ + tsteq r8, r8, lsl #16 │ │ │ │ + @ instruction: 0x011814d0 │ │ │ │ @ instruction: 0x011815f0 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011815f8 │ │ │ │ tsteq r8, r8, lsr r6 │ │ │ │ tsteq r8, r0, lsl #11 │ │ │ │ @ instruction: 0x01458698 │ │ │ │ tsteq r8, r0, asr #12 │ │ │ │ @@ -783888,17 +783888,17 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ smlabteq sp, r0, r0, r0 │ │ │ │ orreq fp, r4, r8, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r9, r8, lsl #18 │ │ │ │ - tsteq r8, r8, lsr r5 │ │ │ │ - svcgt 0x00ffffff │ │ │ │ - tsteq r8, r0, asr #26 │ │ │ │ + tsteq r8, r0, lsl #25 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r8, r0, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsl #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ ldrdeq sp, [r7, -r0] │ │ │ │ orreq r2, r5, r8, lsl #26 │ │ │ │ @@ -783915,15 +783915,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ @ instruction: 0x011816d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01181698 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq r8, r8, ror #13 │ │ │ │ @ instruction: 0x011b8cd0 │ │ │ │ @ instruction: 0x011816f0 │ │ │ │ tsteq r8, r0, ror r7 │ │ │ │ tsteq r8, r8, asr #12 │ │ │ │ cmpeq r9, r8, lsr lr │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ @@ -783942,16 +783942,16 @@ │ │ │ │ cmpeq r2, r8, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r0, r0, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x011816d8 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq r8, r8, lsl #15 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, ror r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ @@ -783963,15 +783963,15 @@ │ │ │ │ tsteq r8, r8, asr #3 │ │ │ │ orreq r3, r9, r8, lsr #12 │ │ │ │ @ instruction: 0x01181798 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r8, r0, ror #15 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011816d8 │ │ │ │ @ instruction: 0x011817b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ tsteq r8, r0, lsl #16 │ │ │ │ tsteq r8, r8, lsr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -783981,25 +783981,25 @@ │ │ │ │ @ instruction: 0x011817d0 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r8, r0, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r8, r8, ror #15 │ │ │ │ - tsteq r8, r8, asr #14 │ │ │ │ - @ instruction: 0x011817f0 │ │ │ │ lsleq r1, r8, #7 │ │ │ │ - tsteq r8, r8, lsl #16 │ │ │ │ + @ instruction: 0x011817f0 │ │ │ │ andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018a57b0 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r9, r8, r8, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011817f8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018a57b0 │ │ │ │ + tsteq r8, r8, lsr r5 │ │ │ │ + svcgt 0x00ffffff │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r3, r0, lsr #5 │ │ │ │ orreq r2, r5, r0, lsr sp │ │ │ │ tsteq r8, r0, asr r8 │ │ │ │ @@ -784036,16 +784036,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r0, r8, r8, lsr #10 │ │ │ │ @ instruction: 0x011818d8 │ │ │ │ tsteq r8, r8, lsr #17 │ │ │ │ tsteq r8, r0, asr #8 │ │ │ │ cmpeq fp, r8, lsl sp │ │ │ │ - @ instruction: 0x011824d0 │ │ │ │ - tsteq r8, r8, lsr #16 │ │ │ │ + tsteq r8, r8, lsl #20 │ │ │ │ + orreq ip, r0, r8, ror fp │ │ │ │ tsteq r8, r0, ror #17 │ │ │ │ orreq lr, r7, r8, lsl r3 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r8, r0, asr #27 │ │ │ │ tsteq r8, r8, lsl r9 │ │ │ │ @ instruction: 0x011818d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -784086,18 +784086,18 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r3, r7, r8, lsl r4 │ │ │ │ tsteq r8, r0, asr #19 │ │ │ │ tsteq r8, r0, ror r9 │ │ │ │ @ instruction: 0x01182390 │ │ │ │ cmpeq fp, r8, lsr #28 │ │ │ │ - tsteq r8, r0, lsl sl │ │ │ │ - orreq ip, r0, r8, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sl, [sl, r0] │ │ │ │ + @ instruction: 0x011819d8 │ │ │ │ + strdeq sl, [sl, r0] │ │ │ │ tsteq r8, r8, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119cff0 │ │ │ │ orreq r3, r7, r8, ror #18 │ │ │ │ tsteq r1, r0, lsl r2 │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ @ instruction: 0x011819b8 │ │ │ │ @@ -784106,54 +784106,54 @@ │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ @ instruction: 0x011819f8 │ │ │ │ tsteq r8, r0, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r8, lsr r1 │ │ │ │ - tsteq r8, r0, lsl #20 │ │ │ │ - strdeq sl, [sl, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #19 │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ ldrdeq sl, [r7, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011819f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011819d8 │ │ │ │ - tsteq r8, r8, lsr #8 │ │ │ │ - tsteq r8, r8, lsl #20 │ │ │ │ - tsteq r8, r8, asr #6 │ │ │ │ + @ instruction: 0x01181990 │ │ │ │ + tsteq r8, r8, lsr #7 │ │ │ │ + tsteq r8, r0, lsl #20 │ │ │ │ + tsteq r8, r8, lsr r3 │ │ │ │ @ instruction: 0x0180f9b8 │ │ │ │ + tsteq r8, r0, ror sl │ │ │ │ + orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, ror #23 │ │ │ │ - tsteq r8, r8, ror #23 │ │ │ │ - orreq r0, r0, r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsl r9 │ │ │ │ tsteq r8, r8, lsr sl │ │ │ │ smlaltbeq lr, r2, r8, sp │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sl, [r0, r0] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r8, r8, ror #20 │ │ │ │ orreq sl, sl, r8, lsl r9 │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r7, r0, lsr lr @ p-variant is OBSOLETE │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ - tsteq r8, r0, ror sl │ │ │ │ - orreq sl, sl, r8, lsl r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, asr #17 │ │ │ │ + ldrsbeq r2, [r8, -r0] │ │ │ │ + tsteq r8, r8, asr #20 │ │ │ │ smlabbeq r7, r0, r3, pc @ │ │ │ │ @ instruction: 0x0189e898 │ │ │ │ @ instruction: 0x01181a90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -784238,16 +784238,16 @@ │ │ │ │ tsteq r7, r8, lsr #4 │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r4, r8, lsl r5 │ │ │ │ tsteq r8, r0, lsl #24 │ │ │ │ @ instruction: 0x01181bd0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #20 │ │ │ │ - tsteq r8, r0, lsl #2 │ │ │ │ - tsteq r8, r8, ror #20 │ │ │ │ + tsteq r8, r8 │ │ │ │ + orreq r5, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, lsr ip │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r5, r0, ror #25 │ │ │ │ tsteq r8, r8, lsr #24 │ │ │ │ @ instruction: 0x01181bf8 │ │ │ │ @ instruction: 0x01181c90 │ │ │ │ @@ -784478,16 +784478,16 @@ │ │ │ │ smlalbteq r6, fp, r8, ip │ │ │ │ @ instruction: 0x01181f98 │ │ │ │ @ instruction: 0x01024190 │ │ │ │ tsteq r8, r0, lsr #31 │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ @ instruction: 0x01181ef8 │ │ │ │ cmpeq r8, r8, lsl r2 │ │ │ │ - ldrsbeq r2, [r8, -r0] │ │ │ │ - orreq r5, r0, r8, lsr #6 │ │ │ │ + @ instruction: 0x01181ff0 │ │ │ │ + orreq pc, r0, r8, asr r0 @ │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ orreq r2, r0, r8, ror #19 │ │ │ │ tsteq r8, r0 │ │ │ │ @ instruction: 0x01181fb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r6, r8, r8, pc @ │ │ │ │ @ instruction: 0x01181fd8 │ │ │ │ @@ -784496,22 +784496,22 @@ │ │ │ │ strheq lr, [r2, #-216] @ 0xffffff28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, ror #31 │ │ │ │ tsteq r8, r0, asr #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r2, #-216] @ 0xffffff28 │ │ │ │ - tsteq r8, r8 │ │ │ │ - orreq pc, r0, r8, asr r0 @ │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsl r9 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r6, r7, r8, lsr r4 │ │ │ │ tsteq r8, r0, asr #32 │ │ │ │ @ instruction: 0x01181ff8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, lsl r9 │ │ │ │ + tsteq r8, r8, lsr #31 │ │ │ │ tsteq r8, r0, lsl #1 │ │ │ │ orreq lr, r0, r8, lsr #3 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r8, r8, ror #27 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r9, r2, r0, lsr #25 │ │ │ │ tsteq r8, r0, ror r0 │ │ │ │ @@ -784552,28 +784552,28 @@ │ │ │ │ smlaltbeq r8, r5, r8, r7 │ │ │ │ tsteq r8, r0, asr #1 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r4, r0, ror lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r8, [sl, #-40] @ 0xffffffd8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01181ff0 │ │ │ │ + @ instruction: 0x011821b0 │ │ │ │ + tsteq r8, r8, ror #23 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r0, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrsbeq r2, [r8, -r8] │ │ │ │ smlatteq r2, r0, r6, sp │ │ │ │ orreq r6, r7, r8, lsl #9 │ │ │ │ ldrsheq r2, [r8, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, lsl #4 │ │ │ │ - tsteq r8, r8, lsr #31 │ │ │ │ + tsteq r8, r0, ror r1 │ │ │ │ + orreq r2, r0, r0, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, lsl #25 │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ @@ -784593,31 +784593,31 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, ror #2 │ │ │ │ cmpeq sl, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r4, r0, lsr #9 │ │ │ │ tsteq r8, r8, ror r1 │ │ │ │ - orreq r2, r0, r0, ror #20 │ │ │ │ - @ instruction: 0x011821b0 │ │ │ │ orreq sl, sl, r8, asr #17 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq sl, [sl, r0] │ │ │ │ tsteq r8, r0, lsr #3 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ @ instruction: 0x01182190 │ │ │ │ orreq fp, r0, r8, lsl #18 │ │ │ │ @ instruction: 0x01182198 │ │ │ │ strheq r8, [r5, #-120] @ 0xffffff88 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r4, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmppeq sl, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011823b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sl, [sl, r0] │ │ │ │ + tsteq r8, r0, lsl #2 │ │ │ │ tsteq r8, r8, lsl #2 │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r8, lsr #25 │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ @ instruction: 0x018764b0 │ │ │ │ tsteq r8, r8, ror #3 │ │ │ │ @@ -784628,26 +784628,26 @@ │ │ │ │ cmpeq sl, r8, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r6, fp, r8, ip │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, ror r1 │ │ │ │ + tsteq r8, r8, lsr #4 │ │ │ │ + orreq r0, r0, r8, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r6, r5, r8, lsr #13 │ │ │ │ tsteq r8, r0, lsr #4 │ │ │ │ rsceq r3, r4, r8, lsl #31 │ │ │ │ cmpeq sl, r8, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsr r3 │ │ │ │ - orreq r0, r0, r8, lsl #10 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r8, r8, lsl sl │ │ │ │ tsteq r7, r0, lsr #15 │ │ │ │ smlalbteq r6, fp, r8, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r8, r0, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr r2 │ │ │ │ @@ -784706,20 +784706,20 @@ │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r5, r8, lsr #27 │ │ │ │ tsteq r8, r0, lsr r3 │ │ │ │ tsteq r8, r0, ror r3 │ │ │ │ @ instruction: 0x01182290 │ │ │ │ hvceq 33576 @ 0x8328 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsr #20 │ │ │ │ + tsteq r8, r8, asr #6 │ │ │ │ + tsteq r8, r0, lsl #4 │ │ │ │ @ instruction: 0x01190dd0 │ │ │ │ orreq r6, r7, r0, lsl #10 │ │ │ │ - tsteq r8, r8, lsr #7 │ │ │ │ - tsteq r8, r8, lsr #4 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r2, r8, lsl #28 │ │ │ │ tsteq r8, r0, ror #6 │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq fp, r2, r8, r8 │ │ │ │ tsteq r8, r8, asr r3 │ │ │ │ @@ -784734,16 +784734,16 @@ │ │ │ │ @ instruction: 0x01182398 │ │ │ │ @ instruction: 0x01182d98 │ │ │ │ cmpeq fp, r8, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq fp, [r2, #-152] @ 0xffffff68 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011823b0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, lsl #15 │ │ │ │ + tsteq r8, r8, lsr #8 │ │ │ │ + tsteq r8, r0, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq fp, r2, r8, r9 │ │ │ │ tsteq r8, r8, lsl #7 │ │ │ │ smlalbteq fp, r2, r8, r9 │ │ │ │ tsteq r8, r8, lsr #3 │ │ │ │ ldrdeq fp, [r2, #-152] @ 0xffffff68 │ │ │ │ tsteq r8, r0, asr #29 │ │ │ │ @@ -784766,16 +784766,16 @@ │ │ │ │ cmpeq r2, r8, lsl sp │ │ │ │ tsteq r7, r0, lsl #8 │ │ │ │ @ instruction: 0x011a1df8 │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, ror #8 │ │ │ │ - tsteq r8, r8, lsl sl │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq sl, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, lsl r1 │ │ │ │ tsteq r7, r8, lsr #11 │ │ │ │ orreq ip, r1, r8, lsr #5 │ │ │ │ tsteq r8, r8, lsr #28 │ │ │ │ cmpeq fp, r8, lsr sp │ │ │ │ rsbsle r3, sl, ip, lsl fp │ │ │ │ @@ -784783,32 +784783,32 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr #8 │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sl, [sl, r0] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsl #19 │ │ │ │ + tsteq r8, r0, asr #17 │ │ │ │ + @ instruction: 0x011824d0 │ │ │ │ + tsteq r8, r8, lsr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r8, r0, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01182490 │ │ │ │ smlaltbeq r4, r7, r8, pc @ │ │ │ │ @ instruction: 0x01182498 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, lsl #22 │ │ │ │ orreq r2, ip, r8, lsr #13 │ │ │ │ - tsteq r8, r8, lsr #14 │ │ │ │ + tsteq r8, r8, ror r7 │ │ │ │ tsteq r8, r8, lsr #9 │ │ │ │ tsteq r8, r8, asr #9 │ │ │ │ strheq r6, [r8, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r6 │ │ │ │ tsteq r8, r8, asr #22 │ │ │ │ ldrdeq r3, [r7, r0] │ │ │ │ @@ -784835,15 +784835,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [r8, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, asr #17 │ │ │ │ + tsteq r8, r0, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr #10 │ │ │ │ tsteq r8, r8, lsr #11 │ │ │ │ smlabteq r1, r8, r0, r3 │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ orreq r0, r0, r8, lsl #25 │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ @@ -784916,26 +784916,26 @@ │ │ │ │ orreq r6, r7, r8, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r8 │ │ │ │ - rsbseq sl, r4, #224, 26 @ 0x3800 │ │ │ │ - orreq r3, ip, r8, ror sp │ │ │ │ + tsteq r8, r8, lsr #13 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ @ instruction: 0x01182690 │ │ │ │ tsteq r8, r0, asr #13 │ │ │ │ @ instruction: 0x01182698 │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ tsteq r8, r0, lsr #12 │ │ │ │ cmpeq r2, r8, lsr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq fp, r2, r8, sp │ │ │ │ - tsteq r8, r8, lsl #14 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq r8, r8, ror #8 │ │ │ │ + ldrdeq r5, [sl, r8] │ │ │ │ smlabbeq ip, r8, r7, sl │ │ │ │ smlalbteq lr, r2, r8, lr │ │ │ │ @ instruction: 0x011826d0 │ │ │ │ smlalbteq r3, r8, r8, r2 │ │ │ │ tsteq r8, r8, asr #13 │ │ │ │ tsteq r8, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -784950,24 +784950,24 @@ │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ @ instruction: 0x011826f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01170998 │ │ │ │ cmppeq sl, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r0, ror r4 │ │ │ │ - ldrdeq r5, [sl, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsr #13 │ │ │ │ + tsteq r8, r0, lsl #13 │ │ │ │ + rsbseq sl, r4, #224, 26 @ 0x3800 │ │ │ │ + orreq r3, ip, r8, ror sp │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r8, r8, asr #14 │ │ │ │ tsteq r8, r8, lsl r7 │ │ │ │ - tsteq r8, r8, lsr #22 │ │ │ │ - tsteq r8, r0, lsl #13 │ │ │ │ + tsteq r8, r8, lsl #14 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr r7 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq ip, r0, asr r5 │ │ │ │ ldrdeq r8, [r9, #-200] @ 0xffffff38 │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ orreq r9, r2, r0, asr #26 │ │ │ │ tsteq r8, r0, ror r7 │ │ │ │ @@ -784978,16 +784978,16 @@ │ │ │ │ tsteq r8, r8, asr #15 │ │ │ │ @ instruction: 0x011826b8 │ │ │ │ strheq r3, [r8, #-40] @ 0xffffffd8 │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ orreq r6, r0, r0, asr ip │ │ │ │ tsteq r8, r8, lsr #15 │ │ │ │ tsteq r8, r8, ror #14 │ │ │ │ + tsteq r8, r8, lsr #22 │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011827f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmppeq sl, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r8, [r9, #-200] @ 0xffffff38 │ │ │ │ tsteq r7, r8, lsr #24 │ │ │ │ @@ -785240,22 +785240,22 @@ │ │ │ │ orreq r2, lr, r8, ror r2 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ @ instruction: 0x01182bb8 │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r7, r4, r0, asr r4 │ │ │ │ - @ instruction: 0x01182b98 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq pc, ip, r0, lsr #18 │ │ │ │ tsteq r8, r8, lsr #23 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + tsteq r8, r0, lsr #23 │ │ │ │ orreq r5, r0, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r1, ip, r8, r5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq pc, ip, r0, lsr #18 │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ tsteq r8, r8, ror #23 │ │ │ │ @ instruction: 0x01182bb0 │ │ │ │ tsteq r8, r8, asr lr │ │ │ │ tsteq r8, r8, asr #12 │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ @@ -785300,39 +785300,39 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, ror ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, asr #25 │ │ │ │ + tsteq r8, r8, ror pc │ │ │ │ rsbseq r7, fp, #208, 20 @ 0xd0000 │ │ │ │ @ instruction: 0x011c5698 │ │ │ │ orreq r6, sl, r0, lsl r6 │ │ │ │ - @ instruction: 0x011833b0 │ │ │ │ + tsteq r8, r8, ror sp │ │ │ │ tsteq r8, r8, lsl #25 │ │ │ │ tsteq r8, r0, lsr #25 │ │ │ │ qdaddeq r5, r8, r7 │ │ │ │ tsteq r8, r8, lsr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, ror r5 │ │ │ │ tsteq r8, r0, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011825b0 │ │ │ │ orreq r3, r9, r8, asr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, ror #31 │ │ │ │ - tsteq r8, r0, asr #6 │ │ │ │ + tsteq r8, r8, lsr #14 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01182cd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, ror r7 │ │ │ │ + tsteq r8, r8, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, ip │ │ │ │ tsteq r8, r0, lsl #26 │ │ │ │ qdaddeq pc, r8, r2 @ │ │ │ │ @@ -785347,19 +785347,19 @@ │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ @ instruction: 0x01182db8 │ │ │ │ @ instruction: 0x01182c98 │ │ │ │ cmpeq r7, r8, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, ror #25 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x011841d8 │ │ │ │ cmpeq fp, r8, asr pc │ │ │ │ - tsteq r8, r8, lsr sp │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq r8, r0, ror #27 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr sp │ │ │ │ @ instruction: 0x01483398 │ │ │ │ tsteq r8, r0, lsl #27 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ tsteq r8, r8, lsl #27 │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ @@ -785409,15 +785409,15 @@ │ │ │ │ tsteq r8, r0, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, lsr fp │ │ │ │ cmpeq fp, r8, asr sp │ │ │ │ tsteq r8, r8, ror lr │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r8, r8, lsr sp │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r7, r4, r8, asr #24 │ │ │ │ tsteq r8, r8, asr r3 │ │ │ │ @@ -785427,19 +785427,19 @@ │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ hvceq 29960 @ 0x7508 │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, lsr r4 │ │ │ │ tsteq r8, r0, lsl #29 │ │ │ │ - tsteq r8, r8, asr #26 │ │ │ │ - tsteq r8, r8, lsl #29 │ │ │ │ lsleq r1, r8, #7 │ │ │ │ - tsteq r8, r8, ror pc │ │ │ │ + tsteq r8, r8, lsl #29 │ │ │ │ andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq r5, [sl, r8] │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r8, r0, ror #30 │ │ │ │ @ instruction: 0x01182e90 │ │ │ │ tsteq r8, r8, lsr #29 │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ @ instruction: 0x01182eb0 │ │ │ │ @@ -785490,16 +785490,16 @@ │ │ │ │ strheq fp, [r2, #-136] @ 0xffffff78 │ │ │ │ tsteq r8, r8, lsl #31 │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r5, [sl, r8] │ │ │ │ + tsteq r8, r8, ror #31 │ │ │ │ + tsteq r8, r0, asr #6 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ ldrdeq sl, [r0, r0] │ │ │ │ tsteq r8, r8, asr #31 │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ @ instruction: 0x01182f98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -785516,42 +785516,42 @@ │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ @ instruction: 0x01182ff8 │ │ │ │ tsteq r8, r0, asr #31 │ │ │ │ tsteq r8, r8 │ │ │ │ @ instruction: 0x01182fb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, asr #22 │ │ │ │ - cmpeq r0, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, asr #18 │ │ │ │ + tsteq r8, r0, asr #22 │ │ │ │ + cmpeq r0, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq r3, r0, r8, asr #1 │ │ │ │ tsteq r8, r0, asr #32 │ │ │ │ @ instruction: 0x01182ff0 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq pc, r8, r0, lsr #16 │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ tsteq r8, r0 │ │ │ │ - tsteq r2, r0, lsl ip │ │ │ │ - @ instruction: 0x018089b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, ror #18 │ │ │ │ + tsteq r8, r0, asr r0 │ │ │ │ + orreq sl, sl, r8, ror #18 │ │ │ │ @ instruction: 0x011813f8 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq pc, r8, r8, asr #16 │ │ │ │ ldrsbeq r3, [r8, -r0] │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ tsteq r4, r0, asr #14 │ │ │ │ orreq r9, r2, r0, lsr #5 │ │ │ │ tsteq r8, r0, asr #1 │ │ │ │ tsteq r8, r8, lsr r0 │ │ │ │ - @ instruction: 0x011832b8 │ │ │ │ - orreq sl, sl, r8, ror #18 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018aa990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018aa990 │ │ │ │ tsteq ip, r0, lsl #6 │ │ │ │ @ instruction: 0x018a34b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01183098 │ │ │ │ @@ -785698,16 +785698,16 @@ │ │ │ │ tsteq sp, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r8, r8, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018aa990 │ │ │ │ + tsteq r2, r0, lsl ip │ │ │ │ + @ instruction: 0x018089b0 │ │ │ │ @ instruction: 0x010bfbb8 │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ @ instruction: 0x011832d8 │ │ │ │ orreq r3, r7, r8, lsr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -785760,16 +785760,16 @@ │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r6, r5, r0, lsr r6 │ │ │ │ tsteq r8, r8, lsr #7 │ │ │ │ rsceq r3, r4, r0, lsr #31 │ │ │ │ swpbeq r1, r8, [sl] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrsbeq r6, [r8, -r8] │ │ │ │ - tsteq r8, r0, lsl r0 │ │ │ │ + @ instruction: 0x01183b98 │ │ │ │ + @ instruction: 0x01802ab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r8, r8, asr #7 │ │ │ │ cmppeq r2, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011833d0 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -786266,38 +786266,38 @@ │ │ │ │ cmpeq fp, r8, rrx │ │ │ │ tsteq r8, r8, lsl #23 │ │ │ │ @ instruction: 0x010d51b8 │ │ │ │ @ instruction: 0x01183b90 │ │ │ │ @ instruction: 0x01183bd8 │ │ │ │ tsteq r8, r8, lsl #22 │ │ │ │ hvceq 29976 @ 0x7518 │ │ │ │ - tsteq r8, r0, lsr #23 │ │ │ │ - @ instruction: 0x01802ab0 │ │ │ │ - tsteq r8, r0, lsr sp │ │ │ │ + tsteq r8, r0, lsl #26 │ │ │ │ orreq sl, sl, r8, ror #18 │ │ │ │ + tsteq r8, r8, asr #23 │ │ │ │ + orreq r0, r0, r0, asr #28 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr #23 │ │ │ │ tsteq r8, r0, asr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01183bf0 │ │ │ │ - orreq r0, r0, r0, asr #28 │ │ │ │ + orreq sl, sl, r8, ror #18 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r6, r7, r8, lsr r4 │ │ │ │ tsteq r8, r0, lsl #24 │ │ │ │ @ instruction: 0x01183bd0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018949b0 │ │ │ │ - tsteq r8, r0, lsl #26 │ │ │ │ - orreq sl, sl, r8, ror #18 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strheq r1, [ip, #-136] @ 0xffffff78 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r1, r0, r8, asr #30 │ │ │ │ tsteq r8, r0, asr #24 │ │ │ │ @ instruction: 0x01183bf8 │ │ │ │ tsteq r8, r0, lsl ip │ │ │ │ smlaltbeq pc, r2, r8, r1 @ │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ @@ -786356,56 +786356,56 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 42872 @ 0xa778 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - strheq r1, [ip, #-136] @ 0xffffff78 │ │ │ │ + tsteq r8, r0, lsr sp │ │ │ │ + tsteq r8, r0, lsr #23 │ │ │ │ tsteq r8, r0, lsr #26 │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ tsteq r8, r8, lsl sp │ │ │ │ orreq r4, r1, r0, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r0, asr #3 │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ tsteq r8, r8, asr #25 │ │ │ │ cmpeq r8, r8, ror #8 │ │ │ │ - tsteq r8, r8, lsr sp │ │ │ │ - tsteq r8, r8, asr #23 │ │ │ │ - tsteq r8, r0, lsl #30 │ │ │ │ + tsteq r8, r8, lsl #29 │ │ │ │ @ instruction: 0x018aa990 │ │ │ │ + tsteq r8, r0, ror #26 │ │ │ │ + orreq r0, r0, r0, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r9, r8, ror #17 │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ @ instruction: 0x01876690 │ │ │ │ tsteq r8, r8, asr sp │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #27 │ │ │ │ - orreq r0, r0, r0, asr #28 │ │ │ │ + @ instruction: 0x018aa990 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r8, r8, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, rrx │ │ │ │ @ instruction: 0x01183d90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018766b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, lsr #17 │ │ │ │ orreq r3, r9, r8, lsr r0 │ │ │ │ - tsteq r8, r8, lsl #29 │ │ │ │ - @ instruction: 0x018aa990 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlalbteq r1, ip, r8, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01183db8 │ │ │ │ smlalbteq pc, r2, r8, r1 @ │ │ │ │ tsteq r8, r0, asr #27 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -786455,15 +786455,15 @@ │ │ │ │ tsteq r8, r0, lsl #29 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ orreq r6, r7, r0, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlalbteq r1, ip, r8, r8 │ │ │ │ + tsteq r8, r8, lsr sp │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01183e90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -786484,16 +786484,16 @@ │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r8, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #29 │ │ │ │ @ instruction: 0x01183ef8 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119d3f8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, ror #26 │ │ │ │ + @ instruction: 0x0118cfb8 │ │ │ │ + @ instruction: 0x011833b0 │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tsteq r8, r8, asr pc │ │ │ │ tsteq r8, r0, lsl pc │ │ │ │ tsteq r8, r0, lsr pc │ │ │ │ @@ -786516,16 +786516,16 @@ │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ tsteq r8, r0, ror pc │ │ │ │ tsteq r8, r8, asr #31 │ │ │ │ @ instruction: 0x01183eb0 │ │ │ │ @ instruction: 0x01483498 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, asr #31 │ │ │ │ - @ instruction: 0x01183b98 │ │ │ │ + tsteq r8, r8, asr #20 │ │ │ │ + orreq ip, r0, r0, lsr #23 │ │ │ │ tsteq r7, r8, lsr lr │ │ │ │ cmpeq fp, r8, rrx │ │ │ │ @ instruction: 0x01183f98 │ │ │ │ orreq fp, r0, r8, lsl #18 │ │ │ │ tsteq r8, r0, lsr #31 │ │ │ │ @ instruction: 0x01458898 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -786590,16 +786590,16 @@ │ │ │ │ tsteq r8, r0, lsl #2 │ │ │ │ tsteq r8, r8, lsl r0 │ │ │ │ smlaltteq pc, r2, r8, r1 @ │ │ │ │ andle r0, r0, r2 │ │ │ │ strdeq r6, [r9, #-232] @ 0xffffff18 │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ @ instruction: 0x01184098 │ │ │ │ - tsteq r8, r0, asr sl │ │ │ │ - orreq ip, r0, r0, lsr #23 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018aa9b8 │ │ │ │ ldrheq r4, [r8, -r8] │ │ │ │ cmpeq r7, r8, asr #4 │ │ │ │ ldrsheq r4, [r8, -r0] │ │ │ │ cmpeq r7, r8, asr r2 │ │ │ │ tsteq r8, r8, asr #1 │ │ │ │ orreq r0, r0, r0, lsr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -786614,15 +786614,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrsbeq r4, [r8, -r8] │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r8, r8, lsr r1 │ │ │ │ ldrsheq r4, [r8, -r8] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r8, r0, lsr #3 │ │ │ │ @ instruction: 0x018aa9b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r8, r8, lsl #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ orreq r0, r8, r8, ror #2 │ │ │ │ @@ -786648,47 +786648,47 @@ │ │ │ │ tsteq r8, r8, ror #2 │ │ │ │ tsteq r8, r0, lsl #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, lsr #3 │ │ │ │ - @ instruction: 0x018aa9b8 │ │ │ │ - tsteq r8, r0, lsr #3 │ │ │ │ + @ instruction: 0x01184198 │ │ │ │ orreq r0, r0, r0, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01184198 │ │ │ │ - @ instruction: 0x011845d8 │ │ │ │ @ instruction: 0x01184190 │ │ │ │ - tsteq r0, r0, asr ip │ │ │ │ + tsteq r8, r8, lsr #11 │ │ │ │ + tsteq r8, r8, lsl #2 │ │ │ │ + tsteq r0, r8, asr #24 │ │ │ │ + orreq sl, sl, r0, ror #19 │ │ │ │ + tsteq r8, r8, lsl #4 │ │ │ │ orreq sl, sl, r0, ror #19 │ │ │ │ tsteq r8, r8, asr #3 │ │ │ │ hvceq 29992 @ 0x7528 │ │ │ │ @ instruction: 0x011841d0 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, asr r7 │ │ │ │ tsteq r8, r0, ror #12 │ │ │ │ hvceq 46584 @ 0xb5f8 │ │ │ │ - tsteq r8, r8, lsr #11 │ │ │ │ - orreq sl, sl, r0, ror #19 │ │ │ │ + tsteq r8, r0, lsl #4 │ │ │ │ + orreq r0, r0, r0, lsl #11 │ │ │ │ @ instruction: 0x011841f0 │ │ │ │ smlaltteq r8, r5, r8, r8 │ │ │ │ @ instruction: 0x011841f8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r4, r0, lsr #28 │ │ │ │ - tsteq r8, r8, lsl #4 │ │ │ │ - orreq r0, r0, r0, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018aa990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r8, r0, ror #3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #4 │ │ │ │ orreq pc, r7, r8, ror r1 @ │ │ │ │ tsteq r8, r8, asr r1 │ │ │ │ orreq r7, r9, r8, asr r9 │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ @@ -786910,28 +786910,28 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01184590 │ │ │ │ rsceq r7, r4, r8, lsr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsl #4 │ │ │ │ + tsteq r8, r0, ror #12 │ │ │ │ + @ instruction: 0x011841b8 │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011845d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, ror r6 │ │ │ │ - tsteq r8, r0, ror #3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r4, r8, lsr r3 │ │ │ │ tsteq r8, r8, ror #11 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011845f0 │ │ │ │ @@ -786940,36 +786940,36 @@ │ │ │ │ tsteq r8, r0, ror #11 │ │ │ │ tsteq r8, r0, lsl #28 │ │ │ │ cmpeq sl, r8, lsl #2 │ │ │ │ rsceq r8, r4, r0, lsr r8 │ │ │ │ tsteq r8, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, lsl #20 │ │ │ │ - tsteq r8, r0, ror #12 │ │ │ │ + tsteq r8, r8, asr r6 │ │ │ │ orreq sl, sl, r8, lsl #20 │ │ │ │ + tsteq r8, r0, asr r6 │ │ │ │ + orreq pc, r0, r0, ror #24 │ │ │ │ tsteq r8, r8, lsr r6 │ │ │ │ smlalbbeq pc, r2, r8, r2 @ │ │ │ │ tsteq r8, r0, asr #12 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r0, r8, lsl #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r1, r0, asr #12 │ │ │ │ - tsteq r8, r8, asr r6 │ │ │ │ - orreq pc, r0, r0, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018aa9b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, asr r6 │ │ │ │ + tsteq r8, r8, lsr #12 │ │ │ │ + tsteq r8, r8, asr #20 │ │ │ │ + tsteq r8, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ - tsteq r8, r0, ror sl │ │ │ │ - tsteq r8, r8, lsr #12 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, lsr sl │ │ │ │ tsteq r8, r8, lsl #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsl #5 │ │ │ │ strheq r3, [r9, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011846b0 │ │ │ │ @@ -787054,30 +787054,30 @@ │ │ │ │ strdeq r6, [r5], #24 @ │ │ │ │ @ instruction: 0x011847d8 │ │ │ │ smlaltbeq pc, r2, r8, r2 @ │ │ │ │ tsteq r8, r0, ror #15 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0180acb0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r8, r8, lsr sl │ │ │ │ orreq sl, sl, r0, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, lsl #15 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r6, r7, r0, asr r5 │ │ │ │ tsteq r8, r8, asr r8 │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r8, r8, asr #20 │ │ │ │ - orreq sl, sl, r0, lsr sl │ │ │ │ + tsteq r8, r8, lsl #17 │ │ │ │ + ldrdeq ip, [r0, r0] │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ orreq sl, r9, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r8, r0, asr #16 │ │ │ │ tsteq r8, r0, lsl r5 │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ @@ -787086,24 +787086,24 @@ │ │ │ │ @ instruction: 0x0142f298 │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ orreq r6, r7, r0, ror #8 │ │ │ │ tsteq r8, r0, lsl #17 │ │ │ │ tsteq r8, r0, asr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr r7 │ │ │ │ - tsteq r8, r8, lsr #18 │ │ │ │ - ldrdeq ip, [r0, r0] │ │ │ │ - tsteq r8, r8, lsl #17 │ │ │ │ + tsteq r8, r0, ror r8 │ │ │ │ orreq r7, sl, r0, lsl #17 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, ror #18 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r0, asr r3 │ │ │ │ tsteq r8, r0, asr #17 │ │ │ │ tsteq r8, r8, ror r8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, ror #18 │ │ │ │ + tsteq r8, r8, asr #19 │ │ │ │ + tsteq r8, r8, ror #16 │ │ │ │ tsteq r8, r8, asr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #17 │ │ │ │ orreq ip, r7, r0, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ @@ -787134,16 +787134,16 @@ │ │ │ │ smlalbteq r5, r7, r8, r2 │ │ │ │ tsteq r8, r8, lsl r9 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x011849d0 │ │ │ │ - tsteq r8, r0, ror r8 │ │ │ │ + tsteq r8, r0, asr #19 │ │ │ │ + orreq pc, r0, r8, ror #23 │ │ │ │ tsteq r8, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror #18 │ │ │ │ @@ -787172,62 +787172,62 @@ │ │ │ │ orreq r5, r8, r8, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011849b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, asr #19 │ │ │ │ - orreq pc, r0, r8, ror #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, ror #19 │ │ │ │ - tsteq r8, r8, lsr sl │ │ │ │ - tsteq r8, r0, asr #19 │ │ │ │ + tsteq r8, r8, lsl #20 │ │ │ │ + tsteq r8, r8, lsr #18 │ │ │ │ + tsteq r8, r8, ror #19 │ │ │ │ + orreq pc, r0, r8, ror #23 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r6, r7, r8, lsr r4 │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ @ instruction: 0x011849d8 │ │ │ │ - tsteq r8, r8, lsl #20 │ │ │ │ - orreq pc, r0, r8, ror #23 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018aa9b8 │ │ │ │ @ instruction: 0x011849f8 │ │ │ │ tsteq sp, r8, ror r6 │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ tsteq r8, r8, lsl #19 │ │ │ │ smlalbteq pc, r2, r8, r2 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018aa9b8 │ │ │ │ + @ instruction: 0x011849d0 │ │ │ │ tsteq r8, r0, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ orreq r6, r7, r0, ror #8 │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ tsteq r8, r0, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, ror #19 │ │ │ │ + tsteq r8, r0, lsr #16 │ │ │ │ tsteq r8, r0, asr #17 │ │ │ │ cmppeq sl, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, ror #16 │ │ │ │ + @ instruction: 0x01184bb8 │ │ │ │ + tsteq r8, r8, ror #15 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr sl │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #20 │ │ │ │ - tsteq r8, r0, ror #25 │ │ │ │ - tsteq r8, r0, lsr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, asr sl │ │ │ │ + tsteq r8, r0, lsl #23 │ │ │ │ + orreq sl, sl, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r8, r8, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r8, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -787248,28 +787248,28 @@ │ │ │ │ orreq r5, r8, r8, ror #27 │ │ │ │ tsteq r8, r0, ror #21 │ │ │ │ tsteq r8, r0, lsr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x01184bb8 │ │ │ │ - orreq sl, sl, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, lsl #21 │ │ │ │ - tsteq r8, r0, lsl #23 │ │ │ │ + tsteq r8, r8, ror fp │ │ │ │ orreq sl, sl, r0, lsl #21 │ │ │ │ + tsteq r8, r0, lsr #22 │ │ │ │ + orreq pc, r0, r0, lsl ip @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r6, [r7, r0] │ │ │ │ tsteq r8, r8, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, ror fp │ │ │ │ - orreq pc, r0, r0, lsl ip @ │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018aa9b8 │ │ │ │ tsteq r8, r0, lsr fp │ │ │ │ strdeq pc, [r2, #-40] @ 0xffffffd8 │ │ │ │ tsteq r8, r8, lsr fp │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r0, r0, lsl #31 │ │ │ │ tsteq r8, r0, ror fp │ │ │ │ @@ -787283,31 +787283,31 @@ │ │ │ │ tsteq r8, r8, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018aa9b8 │ │ │ │ + tsteq r8, r0, lsl #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsr #22 │ │ │ │ + @ instruction: 0x01184af8 │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ ldrdeq r3, [r9, r8] │ │ │ │ @ instruction: 0x01184b98 │ │ │ │ tsteq sp, r8, ror r6 │ │ │ │ tsteq r8, r0, lsr #23 │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ tsteq r8, r8, lsr #22 │ │ │ │ smlaltteq pc, r2, r8, r2 @ │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r1, r0, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr #23 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsl #22 │ │ │ │ + @ instruction: 0x01184eb8 │ │ │ │ + tsteq r8, r8, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr #23 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq r8, r8, asr #23 │ │ │ │ smlaltteq r3, r9, r8, sp │ │ │ │ @ instruction: 0x01184bd0 │ │ │ │ @@ -787372,24 +787372,24 @@ │ │ │ │ @ instruction: 0x01184cb8 │ │ │ │ @ instruction: 0x01184cd0 │ │ │ │ cmppeq r2, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01184cd8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r0, r0, lsl #26 │ │ │ │ - @ instruction: 0x01184ef8 │ │ │ │ - @ instruction: 0x01184af0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsr #21 │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ tsteq r8, r8, lsl sp │ │ │ │ tsteq r8, r8, ror #25 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, lsr #21 │ │ │ │ - @ instruction: 0x01184eb8 │ │ │ │ + @ instruction: 0x01184e98 │ │ │ │ orreq sl, sl, r8, lsr #21 │ │ │ │ + tsteq r8, r0, asr #28 │ │ │ │ + orreq ip, r0, r8, asr #18 │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r8, r0, ror #26 │ │ │ │ tsteq r8, r0, lsl sp │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ @@ -787414,16 +787414,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r7, r8] │ │ │ │ - tsteq r8, r8, asr lr │ │ │ │ - orreq ip, r0, r8, asr #18 │ │ │ │ + tsteq r8, r8, lsl lr │ │ │ │ + orreq r8, r0, r0, asr sl │ │ │ │ @ instruction: 0x01184db8 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -787436,102 +787436,102 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, lsl lr │ │ │ │ - tsteq r8, r0, asr #28 │ │ │ │ - orreq r8, r0, r0, asr sl │ │ │ │ + @ instruction: 0x01184df0 │ │ │ │ + ldrdeq r2, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq r8, r8, lsl lr │ │ │ │ - ldrdeq r2, [r0, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, asr sl │ │ │ │ tsteq r8, r0, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror #13 │ │ │ │ cmpeq sl, r8, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, asr sl │ │ │ │ + tsteq r8, r0, ror #27 │ │ │ │ tsteq r8, r8, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, lsr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01184df0 │ │ │ │ + @ instruction: 0x01184e90 │ │ │ │ + tsteq r8, r8, lsl #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r0, r8, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0180d690 │ │ │ │ - @ instruction: 0x01184e98 │ │ │ │ - tsteq r8, r0, ror #27 │ │ │ │ - @ instruction: 0x01184e90 │ │ │ │ + tsteq r8, r0, ror #28 │ │ │ │ orreq r2, r0, r8, lsr sl │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, asr sl │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ cmppeq r2, r8, lsr r3 @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r8, ror lr │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r0, r8, lsr ip │ │ │ │ tsteq r8, r8, lsl #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, asr sl │ │ │ │ + tsteq r8, r8, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, ror #28 │ │ │ │ + tsteq r8, r0, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ @ instruction: 0x01184eb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsl #27 │ │ │ │ + tsteq r8, r0, ror #7 │ │ │ │ + @ instruction: 0x01184cf8 │ │ │ │ smlabteq r1, r0, r0, fp │ │ │ │ orreq r5, r1, r8, lsr #9 │ │ │ │ @ instruction: 0x0115dcb0 │ │ │ │ orreq r6, r1, r0, asr #24 │ │ │ │ @ instruction: 0x01184ed8 │ │ │ │ tsteq r8, r0, lsl r5 │ │ │ │ tsteq r8, r0, ror #29 │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ cmppeq r2, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r1, r8, ror #24 │ │ │ │ tsteq r1, r0, lsr r8 │ │ │ │ @ instruction: 0x01816c90 │ │ │ │ - tsteq r8, r8, ror r4 │ │ │ │ - tsteq r8, r0, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sl, [sl, r0] │ │ │ │ + @ instruction: 0x011852f8 │ │ │ │ + ldrdeq sl, [sl, r0] │ │ │ │ tsteq r8, r0, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, ror #7 │ │ │ │ - ldrdeq sl, [sl, r0] │ │ │ │ - @ instruction: 0x011852f8 │ │ │ │ - orreq pc, r0, r8, lsr #1 │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ + orreq pc, r0, r8, lsr #1 │ │ │ │ + tsteq r8, r8, lsr #30 │ │ │ │ orreq lr, r0, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018aa9b8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sp, [r4], #248 @ 0xf8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018aa9b8 │ │ │ │ + tsteq r8, r0, lsr #30 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr #30 │ │ │ │ tsteq fp, r0, asr #20 │ │ │ │ orreq r6, r7, r8, asr #16 │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ @@ -787763,15 +787763,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r8, lsr lr │ │ │ │ @ instruction: 0x011852d8 │ │ │ │ orreq r0, r7, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsr #30 │ │ │ │ + tsteq r8, r8, lsl pc │ │ │ │ tsteq r8, r8, lsl #6 │ │ │ │ orreq r0, r7, r8, lsl #26 │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ orreq r8, r7, r8, lsl #10 │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ tsteq r8, r0, lsr #6 │ │ │ │ @@ -787820,16 +787820,16 @@ │ │ │ │ smlalbteq pc, r2, r8, r3 @ │ │ │ │ @ instruction: 0x011853d0 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r0, r8, lsr #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsr #30 │ │ │ │ + tsteq r8, r8, ror #17 │ │ │ │ + tsteq r8, r0, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, asr #17 │ │ │ │ tsteq r8, r8, lsl #8 │ │ │ │ orreq r6, r7, r0, asr #17 │ │ │ │ tsteq r8, r0, lsl #8 │ │ │ │ ldrdeq pc, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -787858,16 +787858,16 @@ │ │ │ │ tsteq r8, r0, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r2, #-216] @ 0xffffff28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014aed98 │ │ │ │ - tsteq r8, r8, lsl #19 │ │ │ │ - tsteq r8, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq sl, [sl, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ @ instruction: 0x01185490 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01155ff0 │ │ │ │ @@ -787960,42 +787960,42 @@ │ │ │ │ ldrdeq pc, [r2, #-56] @ 0xffffffc8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ tstpeq fp, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ smlaltteq r8, r9, r8, sp │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011858d8 │ │ │ │ strdeq sl, [sl, r8] │ │ │ │ tsteq r8, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, ror #17 │ │ │ │ - strdeq sl, [sl, r8] │ │ │ │ - @ instruction: 0x011858d8 │ │ │ │ + tsteq r8, r8, ror r6 │ │ │ │ orreq sl, sl, r0, lsl #21 │ │ │ │ + tsteq r8, r0, asr #12 │ │ │ │ + orreq pc, r0, r0, lsl ip @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, lsl r9 │ │ │ │ - tsteq r8, r8, ror r6 │ │ │ │ - orreq pc, r0, r0, lsl ip @ │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, ror #19 │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ @ instruction: 0x011868f8 │ │ │ │ @ instruction: 0x014b5f98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r8, asr #2 │ │ │ │ orreq ip, r9, r8, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, ror #19 │ │ │ │ + tsteq r8, r0, lsr r6 │ │ │ │ tsteq r8, r8, asr #17 │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x01185690 │ │ │ │ @@ -788139,19 +788139,19 @@ │ │ │ │ tsteq r8, r8, lsr r1 │ │ │ │ cmppeq sl, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, asr #12 │ │ │ │ + tsteq r8, r8, lsr #12 │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ strheq r7, [fp, #-216] @ 0xffffff28 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsr r6 │ │ │ │ + tsteq r8, r8, ror #26 │ │ │ │ + tsteq r8, r0, lsl r6 │ │ │ │ @ instruction: 0x011858f8 │ │ │ │ cmppeq r2, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r0, lsl #18 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -788182,18 +788182,18 @@ │ │ │ │ cmppeq r2, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r8, ror r9 │ │ │ │ @ instruction: 0x01496f98 │ │ │ │ tsteq r8, r0, lsl #19 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r9, r0, lsl #19 │ │ │ │ - tsteq r8, r8, ror sp │ │ │ │ - tsteq r8, r8, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, lsr #22 │ │ │ │ + tsteq r8, r8, lsr sp │ │ │ │ + orreq sl, sl, r0, lsr #22 │ │ │ │ tsteq r8, r8, lsr #19 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ @ instruction: 0x011859b8 │ │ │ │ @@ -788216,16 +788216,16 @@ │ │ │ │ orreq r6, r7, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, ror r7 │ │ │ │ - tsteq r8, r8, ror #26 │ │ │ │ - orreq sl, sl, r0, lsr #22 │ │ │ │ + tsteq r8, r0, lsl fp │ │ │ │ + orreq ip, r0, r8, asr #18 │ │ │ │ tsteq r8, r0, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ orreq r1, r8, r8, lsr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -788236,30 +788236,30 @@ │ │ │ │ orreq r6, r7, r0, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r4, r0, lsl #4 │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ tsteq r8, r0, ror #21 │ │ │ │ tsteq r8, r0, asr sp │ │ │ │ - tsteq r8, r0, lsl ip │ │ │ │ - orreq ip, r0, r8, asr #18 │ │ │ │ + @ instruction: 0x01185af8 │ │ │ │ + orreq r8, r0, r0, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r8, r8, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, lsl #21 │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, lsr r9 │ │ │ │ - tsteq r8, r0, lsl fp │ │ │ │ - orreq r8, r0, r0, asr sl │ │ │ │ - @ instruction: 0x01185af8 │ │ │ │ + @ instruction: 0x01185a98 │ │ │ │ ldrdeq r2, [r0, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq sl, [sl, r8] │ │ │ │ @ instruction: 0x01185ad8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01185ab8 │ │ │ │ tsteq r8, r8, ror #19 │ │ │ │ tsteq r8, r0, asr #21 │ │ │ │ @@ -788275,21 +788275,21 @@ │ │ │ │ tsteq r8, r0, ror r9 │ │ │ │ smlalbbeq r6, r9, r8, pc @ │ │ │ │ tsteq r8, r8, asr #20 │ │ │ │ cmpeq r9, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sl, [sl, r8] │ │ │ │ + @ instruction: 0x01185a90 │ │ │ │ tsteq r8, r8, lsl #22 │ │ │ │ ldrdeq r2, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, asr r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01185a98 │ │ │ │ + tsteq r8, r0, lsr sp │ │ │ │ + tsteq r8, r0, ror #20 │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01185bf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ orreq r3, r9, r0, asr r1 │ │ │ │ @ instruction: 0x01185af0 │ │ │ │ @@ -788344,30 +788344,30 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, lsl #24 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, lsr sp │ │ │ │ - @ instruction: 0x01185a90 │ │ │ │ + tsteq r8, r8, asr #24 │ │ │ │ + orreq r2, r0, r8, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ orreq r2, r7, r8, ror r9 │ │ │ │ tsteq r8, r0, lsr ip │ │ │ │ cmpeq r7, r8, lsr #8 │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, ror #18 │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ - tsteq r8, r0, lsr sp │ │ │ │ - orreq r2, r0, r8, lsr sl │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq sl, [sl, r8] │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ rsceq r6, r3, r8, lsl #21 │ │ │ │ cmpeq r9, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ orreq r1, r8, r8, lsr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -788417,33 +788417,33 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq lr, r4, r8, asr r7 │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sl, [sl, r8] │ │ │ │ + tsteq r8, r0, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, asr #24 │ │ │ │ + tsteq r8, r0, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr #26 │ │ │ │ tsteq r8, r0, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, ror #20 │ │ │ │ + @ instruction: 0x011865f0 │ │ │ │ + @ instruction: 0x01185990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, ror #28 │ │ │ │ - tsteq r8, r0, asr r6 │ │ │ │ - tsteq r8, r0, lsl sl │ │ │ │ + ldrsbeq r6, [r8, -r8] │ │ │ │ + @ instruction: 0x011832b8 │ │ │ │ tsteq r8, r8, lsl #27 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, ror r7 │ │ │ │ @ instruction: 0x01185d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -788914,20 +788914,20 @@ │ │ │ │ orreq lr, pc, r0, lsr r1 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011864d8 │ │ │ │ @ instruction: 0x011864f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, ror #11 │ │ │ │ - smlabteq sl, r0, r7, lr │ │ │ │ + smlatbeq sl, r8, r7, lr │ │ │ │ orreq sl, sl, r8, asr #22 │ │ │ │ - @ instruction: 0x011865f0 │ │ │ │ + tsteq r8, r8, ror #11 │ │ │ │ orreq sl, sl, r8, asr #22 │ │ │ │ + tsteq r8, r0, asr #11 │ │ │ │ + orreq pc, r0, r0, lsl #26 │ │ │ │ tsteq r8, r8, lsl r5 │ │ │ │ orreq ip, r9, r8, asr #32 │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ @ instruction: 0x01801098 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r8, lsl #13 │ │ │ │ tsteq r8, r0, asr #10 │ │ │ │ @@ -788964,28 +788964,28 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, ror #11 │ │ │ │ - orreq pc, r0, r0, lsl #26 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, ror #19 │ │ │ │ @ instruction: 0x01186eb0 │ │ │ │ ldrdeq r7, [fp, #-216] @ 0xffffff28 │ │ │ │ @ instruction: 0x011865d8 │ │ │ │ @ instruction: 0x01010d90 │ │ │ │ tsteq r8, r0, ror #11 │ │ │ │ tsteq r8, r0, lsr r6 │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ strheq r5, [r7, #-72] @ 0xffffffb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, ror #19 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, asr #11 │ │ │ │ + tsteq r8, r8, lsl #10 │ │ │ │ + @ instruction: 0x011869d0 │ │ │ │ + tsteq r8, r0, lsl #10 │ │ │ │ tsteq r8, r8, lsl r6 │ │ │ │ ldrdeq lr, [r4], #64 @ 0x40 @ │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -789000,68 +789000,68 @@ │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x011869d8 │ │ │ │ - tsteq r8, r8, lsl #10 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r8, r8, ror #11 │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, lsr #20 │ │ │ │ tsteq r8, r0, ror r6 │ │ │ │ cmppeq r2, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r0, r8, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, asr #13 │ │ │ │ + tsteq r8, r0, asr sl │ │ │ │ rsbeq sp, r1, #200, 6 @ 0x20000003 │ │ │ │ @ instruction: 0x010112b0 │ │ │ │ orreq r8, r0, r0, asr #17 │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ @ instruction: 0x01186690 │ │ │ │ @ instruction: 0x011866b8 │ │ │ │ tstpeq r7, r8, asr ip @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011866b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r5, r1, r0, rrx │ │ │ │ - @ instruction: 0x01186a90 │ │ │ │ - tsteq r8, r0, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, ror fp │ │ │ │ + tsteq r8, r0, lsr #14 │ │ │ │ + orreq sl, sl, r0, ror fp │ │ │ │ @ instruction: 0x011866d8 │ │ │ │ @ instruction: 0x011866f8 │ │ │ │ tsteq r8, r0, ror #13 │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ cmppeq r2, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011866f0 │ │ │ │ cmpeq r2, r8, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r0, lsr pc │ │ │ │ tsteq r8, r0, lsl #14 │ │ │ │ tsteq r8, r8, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r2, r8, asr r9 │ │ │ │ - @ instruction: 0x011869d0 │ │ │ │ - orreq sl, sl, r0, ror fp │ │ │ │ - tsteq r8, r0, lsr #14 │ │ │ │ + tsteq r8, r0, lsl r7 │ │ │ │ orreq pc, r0, r0, asr sp @ │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, ror #19 │ │ │ │ tsteq r8, r0, lsr r3 │ │ │ │ orreq r3, r9, r8, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, ror #19 │ │ │ │ + tsteq r8, r8, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr #14 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq r8, r0, lsr r7 │ │ │ │ cmpeq r9, r8, ror #30 │ │ │ │ tsteq r8, r8, lsr r7 │ │ │ │ @@ -789224,48 +789224,48 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ tsteq r8, r0, asr #19 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsl r7 │ │ │ │ - tsteq r8, r8, asr #20 │ │ │ │ - tsteq r8, r8, lsl #14 │ │ │ │ + tsteq r8, r0, lsr #20 │ │ │ │ + tsteq r8, r8, asr #13 │ │ │ │ + tsteq r8, r8, lsl #20 │ │ │ │ + orreq lr, r0, r0, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, asr sl │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r8, r0, lsr sl │ │ │ │ @ instruction: 0x011869f0 │ │ │ │ tsteq r8, r0, ror #19 │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq r8, r0, lsr #20 │ │ │ │ - orreq lr, r0, r0, lsl r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ orreq r6, r7, r0, ror #8 │ │ │ │ tsteq r8, r8, lsl #21 │ │ │ │ tsteq r8, r0, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011869d8 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ smlabbeq ip, r0, r7, r4 │ │ │ │ orreq r7, r0, r0, ror #20 │ │ │ │ tsteq r8, r8, ror sl │ │ │ │ tsteq r8, r8, lsr sl │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsl #20 │ │ │ │ - tsteq r8, r8, ror #23 │ │ │ │ - @ instruction: 0x011841b0 │ │ │ │ + @ instruction: 0x01189bd8 │ │ │ │ + tsteq r8, r8, lsr #3 │ │ │ │ + @ instruction: 0x01186a90 │ │ │ │ + tsteq r8, r0, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, ror sl │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ orreq r6, r7, r8, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, asr sl │ │ │ │ ldrdeq r4, [ip, -r8] │ │ │ │ @@ -790794,22 +790794,22 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r8, r8, asr r2 │ │ │ │ smlaleq r7, r7, r0, r6 @ │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r8, r8, lsl #5 │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ - tsteq r8, r0, ror #4 │ │ │ │ + tsteq r8, r0, ror #22 │ │ │ │ rsceq r7, r7, r8, lsr #13 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsceq r7, r7, r0, asr #13 │ │ │ │ - tsteq r8, r8, lsl #7 │ │ │ │ + tsteq r8, r0, lsl #7 │ │ │ │ orreq ip, r0, r8, asr #18 │ │ │ │ - @ instruction: 0x011882d0 │ │ │ │ + tsteq r8, r0, ror r2 │ │ │ │ orreq r0, r0, r8, ror #28 │ │ │ │ + tsteq r8, r8, ror r3 │ │ │ │ + ldrdeq sl, [sl, r0] │ │ │ │ @ instruction: 0x01188298 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsl #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -790824,30 +790824,30 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011882b0 │ │ │ │ rsceq sl, r3, r0, lsl r6 │ │ │ │ @ instruction: 0x011882b8 │ │ │ │ tsteq r8, r0, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, lsl #7 │ │ │ │ - ldrdeq sl, [sl, r0] │ │ │ │ + tsteq r8, r0, ror r3 │ │ │ │ + orreq r0, r0, r8, lsl lr │ │ │ │ tsteq r8, r0, ror #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ strdeq r7, [sl, #-184] @ 0xffffff48 │ │ │ │ tsteq r8, r0, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, ror r3 │ │ │ │ - orreq r0, r0, r8, lsl lr │ │ │ │ + tsteq r8, r0, ror #6 │ │ │ │ + orreq r7, sl, r0, lsl #17 │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ cmpeq r5, r8, ror #30 │ │ │ │ tsteq r8, r0, lsr #6 │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq r8, r0, lsr r3 │ │ │ │ @@ -790860,26 +790860,26 @@ │ │ │ │ smlabbeq r1, r0, r5, sl │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ cmpeq r5, r8, asr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, ror r3 │ │ │ │ - orreq r7, sl, r0, lsl #17 │ │ │ │ - tsteq r8, r0, lsl #8 │ │ │ │ - cmpeq fp, r8, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sl, [sl, r0] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, ror #6 │ │ │ │ + tsteq r8, r0, lsl #8 │ │ │ │ + cmpeq fp, r8, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsl #6 │ │ │ │ - @ instruction: 0x01189bd8 │ │ │ │ - tsteq r8, r0, ror r2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011882d0 │ │ │ │ + @ instruction: 0x01189bd0 │ │ │ │ + tsteq r8, r8, ror #4 │ │ │ │ + tsteq r8, r8, ror #13 │ │ │ │ + strdeq ip, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #7 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ @ instruction: 0x011883d0 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ @ instruction: 0x011883b0 │ │ │ │ @@ -790992,16 +790992,16 @@ │ │ │ │ tsteq r8, r8, lsr r5 │ │ │ │ tsteq r8, r0, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ rsceq r6, r5, r8, lsl #17 │ │ │ │ - tsteq r8, r0, lsl r7 │ │ │ │ - strdeq ip, [r0, r8] │ │ │ │ + @ instruction: 0x01188af8 │ │ │ │ + orreq r0, r0, r8, ror #28 │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x011885b0 │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ tsteq r8, r0, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ @@ -791082,16 +791082,16 @@ │ │ │ │ orreq r3, r5, r8, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011886b8 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr #13 │ │ │ │ - tsteq r8, r0, lsl #22 │ │ │ │ - orreq r0, r0, r8, ror #28 │ │ │ │ + @ instruction: 0x01188af0 │ │ │ │ + ldrdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsl #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -791344,44 +791344,44 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01188a98 │ │ │ │ strdeq lr, [r4], #152 @ 0x98 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - @ instruction: 0x01188af8 │ │ │ │ - ldrdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, asr sl │ │ │ │ - tsteq r8, r0, asr fp │ │ │ │ - @ instruction: 0x01188af0 │ │ │ │ + tsteq r8, r8, lsr fp │ │ │ │ + @ instruction: 0x011886d8 │ │ │ │ + tsteq r8, r0, lsr fp │ │ │ │ + ldrdeq r0, [r0, r8] │ │ │ │ tsteq r8, r0, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, lsr #22 │ │ │ │ @ instruction: 0x0142f798 │ │ │ │ tsteq r8, r8, lsr #22 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq ip, [r0, r0] │ │ │ │ - tsteq r8, r8, lsr fp │ │ │ │ - ldrdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, lsr #21 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r8, r0, lsl #22 │ │ │ │ tsteq r8, r8, asr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsr fp │ │ │ │ + @ instruction: 0x011895d8 │ │ │ │ + tsteq r8, r0, ror r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r7, r4, r8, lsr sp │ │ │ │ - tsteq r8, r0, lsl #12 │ │ │ │ - @ instruction: 0x011886d8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsceq r7, r7, r0, asr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, lsl #23 │ │ │ │ @@ -791402,15 +791402,15 @@ │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x01188bb8 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ - tsteq r8, r8, lsr #11 │ │ │ │ + @ instruction: 0x0118bbd0 │ │ │ │ tsteq r8, r0, ror #18 │ │ │ │ tsteq r8, r8, ror #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01188bf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -791588,16 +791588,16 @@ │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r2, r8, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror lr │ │ │ │ - smlatbeq r1, r0, r0, r1 │ │ │ │ - orreq ip, sp, r0, ror #19 │ │ │ │ + tsteq r8, r0, ror #2 │ │ │ │ + @ instruction: 0x01802ab0 │ │ │ │ @ instruction: 0x01188ed0 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ @ instruction: 0x01188ed8 │ │ │ │ tsteq r8, r8, asr pc │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ cmpeq r7, r8, asr r8 │ │ │ │ tsteq r8, r0, lsl #30 │ │ │ │ @@ -791756,16 +791756,16 @@ │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq r8, r0, lsr r1 │ │ │ │ cmpeq sl, r8, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ - tsteq r8, r8, lsr #3 │ │ │ │ - @ instruction: 0x01802ab0 │ │ │ │ + @ instruction: 0x011895b8 │ │ │ │ + orreq sl, sl, r8, lsr #21 │ │ │ │ tsteq r8, r0, lsr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r6, r5, r0, asr #10 │ │ │ │ tsteq r8, r0, lsl #3 │ │ │ │ rsceq r3, r4, r8, ror #31 │ │ │ │ cmpeq sl, r8, lsr r1 │ │ │ │ @@ -791774,16 +791774,16 @@ │ │ │ │ strheq r5, [r7, #-136] @ 0xffffff78 │ │ │ │ @ instruction: 0x01189198 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x011895d8 │ │ │ │ - orreq sl, sl, r8, lsr #21 │ │ │ │ + @ instruction: 0x01189490 │ │ │ │ + ldrdeq r2, [r0, r0] │ │ │ │ @ instruction: 0x011891b8 │ │ │ │ smlaltbeq r3, r8, r8, r8 │ │ │ │ tsteq r8, r0, asr #3 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, lsl #30 │ │ │ │ @ instruction: 0x011891d0 │ │ │ │ @@ -791930,20 +791930,20 @@ │ │ │ │ @ instruction: 0x01876eb0 │ │ │ │ @ instruction: 0x0118a2b0 │ │ │ │ cmpeq fp, r8, asr lr │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsl #8 │ │ │ │ - @ instruction: 0x011895b8 │ │ │ │ - ldrdeq r2, [r0, r0] │ │ │ │ + tsteq r8, r8, lsr #8 │ │ │ │ + orreq pc, r0, r0, lsl ip @ │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ cmpeq sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01189490 │ │ │ │ - orreq pc, r0, r0, lsl ip @ │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + hvceq 49624 @ 0xc1d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r8, [r4], #104 @ 0x68 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, asr #30 │ │ │ │ tsteq r8, r0, asr #27 │ │ │ │ orreq r5, r8, r8, lsr #30 │ │ │ │ tsteq sl, r8, lsl r0 │ │ │ │ @@ -791961,15 +791961,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - hvceq 49624 @ 0xc1d8 │ │ │ │ + tsteq r8, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, asr pc │ │ │ │ @ instruction: 0x011894b8 │ │ │ │ orreq r5, r8, r0, asr pc │ │ │ │ tstpeq r3, r8, lsr #23 @ p-variant is OBSOLETE │ │ │ │ orreq r6, r7, r8, lsr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -792035,43 +792035,43 @@ │ │ │ │ tsteq r8, r8, lsr #11 │ │ │ │ strheq r6, [r8, r8] │ │ │ │ @ instruction: 0x011895b0 │ │ │ │ orreq r6, r7, r0, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsr #8 │ │ │ │ + tsteq r8, r8, lsr #3 │ │ │ │ tsteq r8, r8, asr #11 │ │ │ │ @ instruction: 0x011873b0 │ │ │ │ @ instruction: 0x011895d0 │ │ │ │ tsteq r8, r0, ror #12 │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ cmppeq r2, r8, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsl r4 │ │ │ │ + @ instruction: 0x011896b0 │ │ │ │ + tsteq r8, r0, asr #29 │ │ │ │ tsteq r8, r8, ror #11 │ │ │ │ orreq ip, r2, r8, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r1, r0, lsl #10 │ │ │ │ @ instruction: 0x011895f8 │ │ │ │ orreq sp, r1, r8, asr #14 │ │ │ │ tsteq r8, r0, ror #11 │ │ │ │ orreq r7, r1, r0, lsl #10 │ │ │ │ - tsteq r8, r8, ror #13 │ │ │ │ - tsteq r8, r0, ror #2 │ │ │ │ - tsteq r8, r0, lsl r6 │ │ │ │ + tsteq r8, r8, lsl #12 │ │ │ │ @ instruction: 0x01802ab0 │ │ │ │ - @ instruction: 0x011896b0 │ │ │ │ + tsteq r8, r8, lsl #13 │ │ │ │ orreq sl, sl, r8, asr sl │ │ │ │ + tsteq r8, r8, lsr #12 │ │ │ │ + orreq r0, r0, r8, lsr #6 │ │ │ │ tsteq r8, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, lsl #13 │ │ │ │ - orreq r0, r0, r8, lsr #6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq sl, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r8, r0, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -792087,55 +792087,55 @@ │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq sl, [sl, r0] │ │ │ │ + tsteq r8, r0, lsl r6 │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ tsteq r8, r8, asr #13 │ │ │ │ @ instruction: 0x01189690 │ │ │ │ tsteq r8, r8, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsr #12 │ │ │ │ + tsteq r8, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r8, r0, lsl #14 │ │ │ │ tsteq r8, r0, asr #13 │ │ │ │ @ instruction: 0x011896d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r8, r8, ip, r9 │ │ │ │ orreq r6, r7, r0, lsr #31 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsl #12 │ │ │ │ + tsteq r8, r8, lsr #19 │ │ │ │ + tsteq r8, r0, asr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r4, r0, lsr #9 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011896f8 │ │ │ │ tsteq fp, r0, lsl r2 │ │ │ │ orreq ip, r8, r8 │ │ │ │ - @ instruction: 0x01189bd0 │ │ │ │ - tsteq r8, r0, ror #22 │ │ │ │ + tsteq r8, r0, lsr #19 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, lsr #19 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + tsteq r8, r8, lsr #16 │ │ │ │ + @ instruction: 0x01802ab0 │ │ │ │ @ instruction: 0x01147398 │ │ │ │ orreq r6, r7, r8, asr #31 │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -792190,16 +792190,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, ror r7 │ │ │ │ tsteq r8, r8, asr r7 │ │ │ │ - tsteq r8, r8, lsr #18 │ │ │ │ - @ instruction: 0x01802ab0 │ │ │ │ + tsteq r8, r0, ror r9 │ │ │ │ + orreq sl, sl, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ tsteq r8, r0, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ tsteq r8, r0, asr r7 │ │ │ │ tsteq r8, r8, lsl #18 │ │ │ │ @@ -792254,48 +792254,48 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsr #19 │ │ │ │ - orreq sl, sl, r8, asr sl │ │ │ │ - tsteq r8, r8, lsr r9 │ │ │ │ + tsteq r8, r0, lsr r9 │ │ │ │ orreq r5, r0, r0, lsr r5 │ │ │ │ - tsteq r8, r0, ror r9 │ │ │ │ + tsteq r8, r8, asr r9 │ │ │ │ orreq sl, sl, r8, asr sl │ │ │ │ + tsteq r8, r0, asr r9 │ │ │ │ + orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r8, r9, r8, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq ip, [r3], #184 @ 0xb8 @ │ │ │ │ - tsteq r8, r8, asr r9 │ │ │ │ - orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sl, [sl, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r8, r8, lsr r9 │ │ │ │ tsteq r8, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, asr r9 │ │ │ │ + tsteq r8, r8, lsr #18 │ │ │ │ tsteq r8, r0, lsl #19 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r5, [r0, r0] │ │ │ │ @ instruction: 0x01189990 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [sl, #-232] @ 0xffffff18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sp, [sl, #-232] @ 0xffffff18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsr r9 │ │ │ │ + tsteq r8, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsr #16 │ │ │ │ + tsteq r8, r0, lsl r7 │ │ │ │ tsteq r8, r8, lsl #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01189998 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -792425,45 +792425,45 @@ │ │ │ │ tsteq r8, r0, asr #23 │ │ │ │ rsceq ip, r3, r0, lsr #21 │ │ │ │ hvceq 42280 @ 0xa528 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [sl, #-232] @ 0xffffff18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsr #14 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, ror r5 │ │ │ │ + tsteq r8, r8, lsl #7 │ │ │ │ + tsteq r8, r8, lsr #11 │ │ │ │ + tsteq r8, r0, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsl #13 │ │ │ │ - tsteq r8, r0, asr #11 │ │ │ │ - tsteq r8, r8, ror #4 │ │ │ │ + tsteq r8, r0, ror #3 │ │ │ │ + orreq ip, r0, r8, asr #18 │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ rsceq r8, r4, r0, asr r3 │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ tsteq r8, r8, lsr #13 │ │ │ │ tsteq r8, r0, lsl ip │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ @ instruction: 0x01189b90 │ │ │ │ smlaltteq r9, r5, r8, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ cmpeq fp, r8, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, ror #3 │ │ │ │ - orreq ip, r0, r8, asr #18 │ │ │ │ + @ instruction: 0x01189cf0 │ │ │ │ + orreq r0, r0, r8, ror #28 │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x01189cf8 │ │ │ │ - orreq r0, r0, r8, ror #28 │ │ │ │ - @ instruction: 0x01189cf0 │ │ │ │ + tsteq r8, r8, asr #24 │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, asr sl │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ ldrdeq ip, [r1, r0] │ │ │ │ tsteq r8, r8, ror ip │ │ │ │ tsteq r8, r0, asr ip │ │ │ │ tsteq r8, r8, ror #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #26 │ │ │ │ @@ -792496,24 +792496,24 @@ │ │ │ │ strheq r3, [r1, #-168] @ 0xffffff58 │ │ │ │ tsteq r8, r8, asr #25 │ │ │ │ strdeq r3, [r5, r0] │ │ │ │ tsteq r8, r8, lsl #26 │ │ │ │ @ instruction: 0x01189cd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, asr sl │ │ │ │ - tsteq r8, r8, lsl r0 │ │ │ │ - tsteq r8, r8, asr #24 │ │ │ │ + tsteq r8, r0, lsl r0 │ │ │ │ + tsteq r8, r0, asr #24 │ │ │ │ + @ instruction: 0x01189eb8 │ │ │ │ + orreq r0, r0, r0, asr #28 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq fp, r0, r0, asr ip │ │ │ │ tsteq r8, r8, lsr sp │ │ │ │ tsteq r8, r0, lsl #26 │ │ │ │ - tsteq r8, r0, lsr pc │ │ │ │ - orreq r0, r0, r0, asr #28 │ │ │ │ + @ instruction: 0x01189e98 │ │ │ │ + ldrdeq r0, [r0, r8] │ │ │ │ tsteq r8, r0, asr r8 │ │ │ │ @ instruction: 0x018935b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010c5190 │ │ │ │ @@ -792602,24 +792602,24 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror lr │ │ │ │ rsceq r6, r5, r0, ror #21 │ │ │ │ smlatteq ip, r0, r6, r4 │ │ │ │ orreq ip, r1, r0, ror r8 │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ tsteq r8, r8, lsl #29 │ │ │ │ - @ instruction: 0x01189eb8 │ │ │ │ - ldrdeq r0, [r0, r8] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsr #21 │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x01189ed8 │ │ │ │ tsteq r8, r0, lsr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01884ab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, lsr #21 │ │ │ │ + tsteq r8, r0, lsl sp │ │ │ │ tsteq r8, r8, asr #29 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r8, r0, lsl pc │ │ │ │ @@ -792640,18 +792640,18 @@ │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ tsteq r8, r8, ror pc │ │ │ │ tsteq r8, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r5, r7, r8, r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01189e98 │ │ │ │ + smlatbeq r1, r0, r0, r1 │ │ │ │ + orreq ip, sp, r0, ror #19 │ │ │ │ tsteq r8, r0, lsr #5 │ │ │ │ - tsteq r8, r0, asr #29 │ │ │ │ + tsteq r8, r0, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ @ instruction: 0x010c96b8 │ │ │ │ @ instruction: 0x01894b90 │ │ │ │ tsteq r8, r8, asr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -792677,15 +792677,15 @@ │ │ │ │ ldrdeq r4, [ip, -r8] │ │ │ │ @ instruction: 0x0181c898 │ │ │ │ @ instruction: 0x01189fd8 │ │ │ │ tsteq r8, r8, lsr #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r8, r0, lsl r0 │ │ │ │ + tsteq r8, r8, ror #3 │ │ │ │ tsteq r8, r0, ror #31 │ │ │ │ orreq r6, r7, r8, lsl #29 │ │ │ │ tsteq ip, r8, lsr r8 │ │ │ │ orreq ip, r1, r0, asr #17 │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ @ instruction: 0x01189fd0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -792696,18 +792696,18 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8 │ │ │ │ rsceq r8, r4, r0, lsl #22 │ │ │ │ cmpeq sl, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r8, r8, ror #23 │ │ │ │ - tsteq r8, r0, ror #3 │ │ │ │ - tsteq r8, r0, lsl sp │ │ │ │ + tsteq r8, r8, lsl r0 │ │ │ │ + @ instruction: 0x01189cf8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, lsr #22 │ │ │ │ @ instruction: 0x011167f0 │ │ │ │ strdeq sp, [r0, r0] │ │ │ │ tsteq r8, r8, rrx │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ @ instruction: 0x0118a1d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr #32 │ │ │ │ @@ -792812,18 +792812,18 @@ │ │ │ │ rsceq ip, r3, r8, ror #24 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ @ instruction: 0x0118a1f8 │ │ │ │ tsteq r8, r8, asr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, lsr #22 │ │ │ │ - tsteq r8, r0, lsl #4 │ │ │ │ - tsteq r8, r0, asr #24 │ │ │ │ + @ instruction: 0x0118b1f0 │ │ │ │ + tsteq r8, r8, lsr #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r8, r8, ror #23 │ │ │ │ tsteq lr, r0, lsr sp │ │ │ │ orreq r0, r1, r0, lsr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118a1f0 │ │ │ │ tsteq r8, r8, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -792840,18 +792840,18 @@ │ │ │ │ @ instruction: 0x0118b098 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r7, r0, r0, lsr #26 │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - strdeq r6, [r1, -r8] │ │ │ │ - @ instruction: 0x01804a90 │ │ │ │ - tsteq r8, r0, lsr r5 │ │ │ │ + @ instruction: 0x0118a4d0 │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ + tsteq r8, r0, asr #5 │ │ │ │ + orreq r5, r0, r8, lsl r4 │ │ │ │ tsteq r8, r8, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, lsr #19 │ │ │ │ @@ -792868,16 +792868,16 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0118bbb8 │ │ │ │ hvceq 47080 @ 0xb7e8 │ │ │ │ tsteq r7, r0, asr #19 │ │ │ │ strdeq lr, [sl, #-232] @ 0xffffff18 │ │ │ │ - @ instruction: 0x0118a3f8 │ │ │ │ - orreq r5, r0, r8, lsl r4 │ │ │ │ + tsteq r8, r8, ror r4 │ │ │ │ + @ instruction: 0x018aa9b8 │ │ │ │ tsteq r8, r8, lsl pc │ │ │ │ orreq ip, r1, r8, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbsle r3, sl, r4, lsl #16 │ │ │ │ orreq ip, r1, r8, lsr #5 │ │ │ │ tsteq r8, r0, lsr pc │ │ │ │ @@ -792946,48 +792946,48 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ tsteq r8, r8, lsl r4 │ │ │ │ tsteq r8, r0, ror #7 │ │ │ │ @ instruction: 0x0118a3d8 │ │ │ │ rsceq r6, r5, r8, asr fp │ │ │ │ - @ instruction: 0x0118a4d0 │ │ │ │ - @ instruction: 0x018aa9b8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [sl, #-232] @ 0xffffff18 │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq ip, r0, lsl #30 │ │ │ │ orreq r9, r0, r0, asr #10 │ │ │ │ tsteq r8, r8, asr r4 │ │ │ │ tsteq r8, r0, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r8, r0, lsr r4 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq r8, r8, lsl #10 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r0, [r0, r8] │ │ │ │ + @ instruction: 0x0118a3f8 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, ror r4 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr r4 │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ tsteq r8, r8, lsl #9 │ │ │ │ smlaltbeq r9, r5, r8, r2 │ │ │ │ @ instruction: 0x0118a490 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r5, r8, lsl r1 │ │ │ │ tsteq r6, r8, lsl #19 │ │ │ │ @@ -793000,16 +793000,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r3, r0, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r8, r0, lsl #3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, ror r4 │ │ │ │ + tsteq r8, r8, ror #31 │ │ │ │ + tsteq r8, r8, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r3, r8, ror #10 │ │ │ │ orreq r2, sl, r8, ror #9 │ │ │ │ @ instruction: 0x0118a4f0 │ │ │ │ tsteq r4, r0, lsl r7 │ │ │ │ @ instruction: 0x0118a4f8 │ │ │ │ @@ -793024,16 +793024,16 @@ │ │ │ │ @ instruction: 0x01801390 │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ @ instruction: 0x01805198 │ │ │ │ tsteq r8, r0, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118a4b8 │ │ │ │ - tsteq r8, r0 │ │ │ │ - tsteq r8, r0, asr #5 │ │ │ │ + tsteq r8, r8, ror pc │ │ │ │ + @ instruction: 0x01802ab0 │ │ │ │ tsteq r8, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, asr r5 │ │ │ │ orreq r5, r7, r0, lsl pc │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ @@ -793683,17 +793683,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ tsteq ip, r0, ror #24 │ │ │ │ orreq ip, r1, r0, lsl #15 │ │ │ │ tsteq r8, r8, lsr #31 │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ - @ instruction: 0x01802ab0 │ │ │ │ - tsteq r8, r8, ror #31 │ │ │ │ orreq sl, sl, r8, lsr #21 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sp, r2, r0, lsl #26 │ │ │ │ @ instruction: 0x0118af90 │ │ │ │ cmpeq r7, r8, lsr fp │ │ │ │ @ instruction: 0x0118af98 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r0, asr #32 │ │ │ │ smlatteq ip, r8, ip, r4 │ │ │ │ @@ -793710,22 +793710,22 @@ │ │ │ │ orreq ip, r1, r0, lsr #16 │ │ │ │ @ instruction: 0x0118aff8 │ │ │ │ tsteq r8, r8, asr #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118afb8 │ │ │ │ tsteq sl, r0, ror #7 │ │ │ │ orreq r6, r8, r8, lsl #12 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sp, r2, r0, lsl #26 │ │ │ │ + tsteq r8, r8, ror #3 │ │ │ │ + tsteq r8, r0, lsr r5 │ │ │ │ smlabbeq ip, r8, sp, r4 │ │ │ │ orreq ip, r1, r8, asr #16 │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ @ instruction: 0x0118aff0 │ │ │ │ - @ instruction: 0x0118b1f0 │ │ │ │ - tsteq r8, r8, ror pc │ │ │ │ + ldrsbeq fp, [r8, -r0] │ │ │ │ + @ instruction: 0x01802ab0 │ │ │ │ tsteq r7, r0, lsr r0 │ │ │ │ cmpeq fp, r8, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ smlatteq ip, r0, r6, r4 │ │ │ │ orreq ip, r1, r0, ror r8 │ │ │ │ tsteq r8, r8, ror #1 │ │ │ │ @@ -793769,15 +793769,15 @@ │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ cmpeq r2, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118e1d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0118b1d8 │ │ │ │ - @ instruction: 0x01802ab0 │ │ │ │ + orreq sl, sl, r8, lsr #21 │ │ │ │ ldrsheq fp, [r8, -r0] │ │ │ │ @ instruction: 0x01805198 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ tsteq r8, r0, asr #2 │ │ │ │ tsteq r8, r0, ror #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -793834,32 +793834,32 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr #3 │ │ │ │ - tsteq r8, r8, ror #3 │ │ │ │ - orreq sl, sl, r8, lsr #21 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, lsr #22 │ │ │ │ tsteq r8, r8, lsl #4 │ │ │ │ hvceq 38664 @ 0x9708 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, lsr #22 │ │ │ │ + tsteq r8, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrsbeq fp, [r8, -r0] │ │ │ │ + tsteq r8, r0, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, asr r2 │ │ │ │ + strdeq r6, [r1, -r8] │ │ │ │ + @ instruction: 0x01804a90 │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [r9, r0] │ │ │ │ @ instruction: 0x0118c9f0 │ │ │ │ - tsteq r8, r0, asr r2 │ │ │ │ + tsteq r8, r0, lsl #4 │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, lsr r2 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ tsteq r8, r0, asr #4 │ │ │ │ @@ -794078,24 +794078,24 @@ │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r9, r8] │ │ │ │ @ instruction: 0x0119cc90 │ │ │ │ @ instruction: 0x01886798 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ - tstpeq r8, r8, ror r5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0118b2b8 │ │ │ │ + tsteq r8, r0, ror #12 │ │ │ │ + tsteq r8, r8, ror #23 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ strdeq lr, [r8, r8] │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ @ instruction: 0x0118b5b0 │ │ │ │ - tsteq r8, r8, ror #12 │ │ │ │ - tsteq r8, r8, lsr #24 │ │ │ │ - tsteq r8, r8, lsl r6 │ │ │ │ + tsteq r8, r8, asr #11 │ │ │ │ @ instruction: 0x01802ab0 │ │ │ │ + tsteq r8, r8, asr r6 │ │ │ │ + orreq lr, r0, r0, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ @ instruction: 0x010a51b0 │ │ │ │ orreq r6, r8, r0, asr #15 │ │ │ │ @ instruction: 0x0118b5f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -794106,36 +794106,36 @@ │ │ │ │ smlalbbeq sp, sl, r8, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018531b8 │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r8, ror #16 │ │ │ │ - tsteq r8, r0, ror #12 │ │ │ │ - orreq lr, r0, r0, lsl r8 │ │ │ │ - tsteq r8, r0, asr #12 │ │ │ │ + tsteq r8, r0, lsr #12 │ │ │ │ orreq r5, r0, r0, lsr r5 │ │ │ │ + tsteq r8, r0, asr #12 │ │ │ │ + orreq sl, sl, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r0, ror #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r8, r8, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r8, lsr r1 │ │ │ │ - tsteq r8, r8, asr r6 │ │ │ │ - orreq sl, sl, r8, asr sl │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq sl, [sl, r8] │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sl, [sl, r8] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsr #12 │ │ │ │ - @ instruction: 0x0118bbd0 │ │ │ │ - tsteq r8, r8, asr #11 │ │ │ │ + tsteq r8, r8, lsl r6 │ │ │ │ + tsteq r8, r0, asr #23 │ │ │ │ + tsteq r8, r0, asr #11 │ │ │ │ + tsteq r8, r8, ror #18 │ │ │ │ + orreq ip, r0, r8, asr #18 │ │ │ │ tsteq r8, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ @ instruction: 0x0118b690 │ │ │ │ @@ -794318,16 +794318,16 @@ │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ smlatbeq r9, r0, r7, r2 │ │ │ │ orreq pc, r7, r8, lsl r7 @ │ │ │ │ tsteq r8, r0, asr #19 │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ smlatbeq fp, r8, sl, sp │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ - tsteq r8, r0, lsr #20 │ │ │ │ - orreq ip, r0, r8, asr #18 │ │ │ │ + @ instruction: 0x0118bbb0 │ │ │ │ + orreq sl, sl, r8, lsr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r1, r8, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r5, sl, r8, r2 │ │ │ │ tsteq r8, r8, lsl #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -794364,24 +794364,24 @@ │ │ │ │ orreq pc, r7, r8, asr #13 │ │ │ │ tsteq r8, r8, lsr fp │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ - tsteq r8, r0, asr #23 │ │ │ │ - orreq sl, sl, r8, lsr #21 │ │ │ │ + tsteq r8, r0, lsr sl │ │ │ │ + @ instruction: 0x01802ab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ - tsteq r8, r8, lsr sl │ │ │ │ - @ instruction: 0x01802ab0 │ │ │ │ - @ instruction: 0x0118bbb0 │ │ │ │ + tsteq r8, r8, lsr #23 │ │ │ │ orreq lr, r0, r0, lsl r8 │ │ │ │ - tsteq r8, r0, lsl fp │ │ │ │ + tsteq r8, r0, asr #20 │ │ │ │ orreq r0, r0, r0, lsl #6 │ │ │ │ + tsteq r8, r0, lsl fp │ │ │ │ + orreq sl, sl, r8, lsr #21 │ │ │ │ @ instruction: 0x0118b6b0 │ │ │ │ orreq r3, r9, r8, ror r6 │ │ │ │ tsteq r8, r8, asr sl │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ tsteq r8, r0, ror #20 │ │ │ │ @ instruction: 0x0118bab0 │ │ │ │ tsteq r8, r0, ror #19 │ │ │ │ @@ -794424,16 +794424,16 @@ │ │ │ │ @ instruction: 0x018863b0 │ │ │ │ @ instruction: 0x0118bad8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118baf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsl #22 │ │ │ │ rsceq r6, r5, r8, lsr sp │ │ │ │ - tsteq r8, r8, lsr #23 │ │ │ │ - orreq sl, sl, r8, lsr #21 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq lr, r0, r0, lsl r8 │ │ │ │ tsteq r8, r0, ror fp │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq r8, r8, lsr #22 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ @@ -794463,25 +794463,25 @@ │ │ │ │ tsteq r8, r0, lsr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r8, [r9, #-232] @ 0xffffff18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq lr, r0, r0, lsl r8 │ │ │ │ + tsteq r8, r8, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, asr #20 │ │ │ │ + tsteq r8, r0, lsr #20 │ │ │ │ tsteq r8, r0, lsr r9 │ │ │ │ @ instruction: 0x014b7e98 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsr sl │ │ │ │ + tsteq r8, r8, lsr ip │ │ │ │ + tsteq r8, r8, ror #12 │ │ │ │ smlatbeq r6, r8, r2, r3 │ │ │ │ orreq r7, r7, r0, lsr r1 │ │ │ │ - @ instruction: 0x0118cfb8 │ │ │ │ - tsteq r8, r8, ror #18 │ │ │ │ + tstpeq r8, r8, lsr #19 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0118b2b8 │ │ │ │ tsteq r8, r0, ror #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r8, r0, ror r4 │ │ │ │ @ instruction: 0x0118bbf8 │ │ │ │ @@ -794574,28 +794574,28 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0118bd98 │ │ │ │ tsteq r5, r8, lsr pc │ │ │ │ rsbseq lr, r6, #48, 8 @ 0x30000000 │ │ │ │ ldrdeq r1, [lr, r0] │ │ │ │ - tsteq r8, r8, lsl #5 │ │ │ │ + @ instruction: 0x0118d290 │ │ │ │ tsteq r8, r0, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r1, [r4], #240 @ 0xf0 @ │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ @ instruction: 0x0118bd90 │ │ │ │ rsceq r6, r3, r8, lsr #23 │ │ │ │ strdeq r8, [r9, #-232] @ 0xffffff18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #13 │ │ │ │ - @ instruction: 0x0118e398 │ │ │ │ + tsteq r8, r0, lsr #7 │ │ │ │ @ instruction: 0x0118bdb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118bbf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, asr #20 │ │ │ │ @@ -794872,34 +794872,34 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, lsl #4 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ smlatteq r7, r8, r1, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ rsceq r7, r7, r8, asr #15 │ │ │ │ - tsteq r8, r8, lsl r2 │ │ │ │ + tsteq r8, r0, lsr #8 │ │ │ │ rsceq r7, r7, r0, ror #15 │ │ │ │ - tsteq r8, r0, asr r4 │ │ │ │ - strdeq r7, [r7], #120 @ 0x78 @ │ │ │ │ - tsteq r8, r8, lsr ip │ │ │ │ + tsteq r8, r0, lsr #24 │ │ │ │ orreq pc, r0, r8, ror #18 │ │ │ │ + tsteq r8, r0, lsr r2 │ │ │ │ + orreq pc, r0, r0, asr r8 @ │ │ │ │ tsteq r9, r0, lsl #4 │ │ │ │ orreq r2, sl, r0, lsl r5 │ │ │ │ tsteq r8, r8, lsr r2 │ │ │ │ - orreq pc, r0, r0, asr r8 @ │ │ │ │ - tsteq r8, r0, asr #4 │ │ │ │ orreq r6, r0, r8, asr #30 │ │ │ │ - tsteq r8, r8, asr r2 │ │ │ │ + tsteq r8, r0, asr #4 │ │ │ │ orreq sl, sl, r8, lsl #20 │ │ │ │ + tsteq r8, r8, asr r2 │ │ │ │ + orreq sp, r2, r0, lsr #27 │ │ │ │ tsteq r8, r0, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0118c2f0 │ │ │ │ - orreq sp, r2, r0, lsr #27 │ │ │ │ + orreq sl, sl, r0, lsr sl │ │ │ │ tsteq r8, r8, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -794929,15 +794929,15 @@ │ │ │ │ tsteq r8, r0, ror #5 │ │ │ │ tsteq r8, r0, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrheq r4, [r8, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr pc │ │ │ │ @ instruction: 0x0118c3d8 │ │ │ │ - orreq sl, sl, r0, lsr sl │ │ │ │ + orreq r5, r0, r0, asr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118c2f8 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ @@ -794987,33 +794987,33 @@ │ │ │ │ @ instruction: 0x0118c3b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr #7 │ │ │ │ rsceq ip, r3, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x0118c3f0 │ │ │ │ - orreq r5, r0, r0, asr #13 │ │ │ │ + orreq lr, r0, r0, lsl r8 │ │ │ │ tsteq r8, r8, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, lsr #8 │ │ │ │ - orreq lr, r0, r0, lsl r8 │ │ │ │ + @ instruction: 0x0118c9f8 │ │ │ │ + @ instruction: 0x01801390 │ │ │ │ tsteq r8, r0, lsl #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r8, r8, lsl r4 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r8, r0, lsr #20 │ │ │ │ - @ instruction: 0x01801390 │ │ │ │ + tsteq r8, r0, asr r4 │ │ │ │ + strdeq r7, [r7], #120 @ 0x78 @ │ │ │ │ tsteq r8, r0, lsr r4 │ │ │ │ smlalbteq pc, r2, r8, r9 @ │ │ │ │ tsteq r8, r8, lsr r4 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018025b0 │ │ │ │ tsteq r8, r8, asr #8 │ │ │ │ @@ -795378,26 +795378,26 @@ │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ tsteq r8, r8, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror r9 │ │ │ │ cmppeq r2, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr #18 │ │ │ │ - tsteq r8, r8, lsr #20 │ │ │ │ - strdeq r9, [r7], #88 @ 0x58 @ │ │ │ │ + @ instruction: 0x0118ca98 │ │ │ │ + orreq sl, sl, r8, asr #22 │ │ │ │ tsteq r8, r8, lsl #20 │ │ │ │ cmpeq sl, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r8, r8, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r0, asr #21 │ │ │ │ - orreq sl, sl, r8, asr #22 │ │ │ │ + tsteq r8, r8, lsr #20 │ │ │ │ + strdeq r9, [r7], #88 @ 0x58 @ │ │ │ │ tsteq r8, r0, lsr sl │ │ │ │ rsceq r9, r7, r0, lsl r6 │ │ │ │ tsteq r8, r8, ror #20 │ │ │ │ rsceq r9, r7, r8, lsr #12 │ │ │ │ tsteq r8, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -795414,30 +795414,30 @@ │ │ │ │ rsceq r9, r7, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ tsteq r8, r8, lsl #21 │ │ │ │ strhteq r9, [r7], #104 @ 0x68 │ │ │ │ @ instruction: 0x0118a498 │ │ │ │ orreq r7, r9, r0, lsr #20 │ │ │ │ - @ instruction: 0x0118ca98 │ │ │ │ + tsteq r8, r0, asr #21 │ │ │ │ ldrdeq r9, [r7], #96 @ 0x60 @ │ │ │ │ tsteq r9, r0, lsl fp │ │ │ │ orreq r7, r7, r8, asr #4 │ │ │ │ - tsteq r8, r8, asr #21 │ │ │ │ - rsceq r9, r7, r8, ror #13 │ │ │ │ + tsteq r8, r0, lsl #24 │ │ │ │ + orreq sl, r2, r8, ror r1 │ │ │ │ tsteq r8, r8, lsr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0118cab8 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r8, r0, lsr #24 │ │ │ │ - orreq sl, r2, r8, ror r1 │ │ │ │ + tsteq r8, r8, asr #21 │ │ │ │ + rsceq r9, r7, r8, ror #13 │ │ │ │ tsteq r8, r0, lsl #22 │ │ │ │ rsceq r9, r7, r0, lsl #14 │ │ │ │ @ instruction: 0x0118caf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -795490,15 +795490,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r8, r8, ror #12 │ │ │ │ @ instruction: 0x0118cbb8 │ │ │ │ rsceq r9, r7, r8, asr #14 │ │ │ │ - tsteq r8, r0, lsl #24 │ │ │ │ + tsteq r8, r8, asr #31 │ │ │ │ rsceq r9, r7, r8, lsr r8 │ │ │ │ @ instruction: 0x0118cbf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118cbd8 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andne r0, r0, r0 │ │ │ │ @@ -795508,30 +795508,30 @@ │ │ │ │ cmpeq r7, r8, lsr sp │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ - @ instruction: 0x0118d298 │ │ │ │ - rsceq r9, r7, r0, asr r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, ror fp │ │ │ │ tsteq r8, r0, lsl ip │ │ │ │ @ instruction: 0x01015598 │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ tsteq r8, r0, lsl #25 │ │ │ │ tsteq r8, r0, lsl #23 │ │ │ │ strdeq r7, [r9, #-8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, ror fp │ │ │ │ + tsteq r8, r0, lsr #4 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsr r2 │ │ │ │ + tsteq r8, r8, lsl r2 │ │ │ │ tsteq r8, r8, asr #24 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ strdeq sp, [fp, -r0] │ │ │ │ cmpeq r9, r8, lsr pc │ │ │ │ tsteq r8, r0, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -795747,19 +795747,19 @@ │ │ │ │ @ instruction: 0x0118cfb0 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r2, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r0, lsr #4 │ │ │ │ + tsteq r8, r0, lsl #31 │ │ │ │ ldrdeq sp, [r6, -r0] │ │ │ │ orreq r3, r5, r0, lsl #5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, lsr #1 │ │ │ │ + @ instruction: 0x0118d298 │ │ │ │ + rsceq r9, r7, r0, asr r8 │ │ │ │ @ instruction: 0x0118cfd8 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118cff0 │ │ │ │ @@ -795882,23 +795882,23 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr #3 │ │ │ │ rsceq r5, r3, r8, lsr #4 │ │ │ │ @ instruction: 0x0118d1d0 │ │ │ │ @ instruction: 0x0118d1f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #2 │ │ │ │ - rsbseq r0, r8, #48, 28 @ 0x300 │ │ │ │ - orreq ip, ip, r8, lsl #22 │ │ │ │ + tsteq r8, r8, ror #3 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ ldrdeq r8, [r0, -r8] │ │ │ │ orreq r9, r2, r0, lsr lr │ │ │ │ - @ instruction: 0x0118d1f0 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ - tsteq r8, r0, lsl #31 │ │ │ │ + tsteq r8, r0, lsl #30 │ │ │ │ orreq sl, sl, r0, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0118d1d8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsr r1 │ │ │ │ tsteq r8, r8, lsl #4 │ │ │ │ orreq r6, r8, r8, lsl r0 │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ orreq r0, r1, r0, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ @@ -795924,20 +795924,20 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, asr #14 │ │ │ │ cmpeq sl, r8, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, ror #3 │ │ │ │ - tsteq r8, r0, lsr #13 │ │ │ │ - @ instruction: 0x0118d1d8 │ │ │ │ + rsbseq r0, r8, #48, 28 @ 0x300 │ │ │ │ + orreq ip, ip, r8, lsl #22 │ │ │ │ + @ instruction: 0x0118d1f0 │ │ │ │ + tsteq r8, r8, lsl r0 │ │ │ │ + @ instruction: 0x0118e290 │ │ │ │ tsteq r8, r0, lsl #5 │ │ │ │ - tsteq r8, r8, asr #32 │ │ │ │ tsteq r8, r0, lsr #5 │ │ │ │ rsceq r9, r7, r8, ror #16 │ │ │ │ tsteq r8, r0, asr #5 │ │ │ │ rsceq r9, r7, r0, lsl #17 │ │ │ │ @ instruction: 0x0118d2b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -796050,15 +796050,15 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ orreq r7, r7, r8, lsl #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0118f9f0 │ │ │ │ - tsteq r8, r0, ror #7 │ │ │ │ + @ instruction: 0x0118edf0 │ │ │ │ cmpeq r3, r8, lsl r4 │ │ │ │ tsteq fp, r0, ror sl │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #22 │ │ │ │ tsteq r8, r0, lsl #8 │ │ │ │ strheq r1, [sl, #-24] @ 0xffffffe8 │ │ │ │ @@ -796188,46 +796188,46 @@ │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ - tsteq r9, r0, ror #23 │ │ │ │ - tsteq r8, r8, lsr r5 │ │ │ │ + tsteq r8, r8, lsl #5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118d6b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, asr #13 │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrheq r4, [r8, -r0] │ │ │ │ @ instruction: 0x0118d6d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x0118d290 │ │ │ │ + tsteq r8, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, ror #13 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r8, r8, lsr #14 │ │ │ │ @ instruction: 0x0118d6f8 │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x0118d6f0 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq r8, r0, lsr r7 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r5, r0, r0, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ tsteq r8, r0, ror r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ @@ -796241,17 +796241,17 @@ │ │ │ │ tsteq r8, r0, ror #14 │ │ │ │ cmpeq sl, r8, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr lr │ │ │ │ tsteq r8, r8, ror r7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0118d6f0 │ │ │ │ tsteq r8, r8, lsr #19 │ │ │ │ - tsteq r8, r8, lsl r7 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ tsteq r8, r8, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118d798 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -796383,15 +796383,15 @@ │ │ │ │ tsteq r8, r8, lsl #19 │ │ │ │ smlaltteq sp, sl, r8, r4 │ │ │ │ tsteq r8, r0, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r8, asr #23 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118d990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r5, r8, asr #29 │ │ │ │ @ instruction: 0x0118d9b8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r8, r0, asr #19 │ │ │ │ @@ -796518,16 +796518,16 @@ │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r2, r8, lsl r8 │ │ │ │ tsteq r8, r0, asr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x0118e290 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, asr #18 │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x0118dbf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r8, r8, ror #13 @ p-variant is OBSOLETE │ │ │ │ @@ -796952,16 +796952,16 @@ │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq r7, r0, asr lr │ │ │ │ cmpeq fp, r8, lsr #2 │ │ │ │ tsteq r8, r8, lsr r2 │ │ │ │ cmpeq fp, r8, lsr r1 │ │ │ │ tsteq r4, r8, lsr #6 │ │ │ │ orreq r7, r7, r8, lsl r5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, asr #18 │ │ │ │ + tsteq r9, r0, ror #23 │ │ │ │ + tsteq r8, r8, lsr r5 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r8, r0, ror #5 │ │ │ │ @ instruction: 0x0118e298 │ │ │ │ tsteq r8, r8 │ │ │ │ cmpeq fp, r8, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -797018,46 +797018,46 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ tsteq r8, r8, asr #7 │ │ │ │ tsteq r8, r0, lsl #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r9, r8] │ │ │ │ - tsteq r8, r8, asr #29 │ │ │ │ - tsteq r8, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r0, lsl r8 │ │ │ │ + tsteq r8, r8, asr #29 │ │ │ │ + tsteq r8, r8, lsr #6 │ │ │ │ @ instruction: 0x0118e3d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118e3b8 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq fp, r0, rrx │ │ │ │ qdaddeq r9, r8, r9 │ │ │ │ smlatbeq r2, r0, r8, sl │ │ │ │ @ instruction: 0x0180e090 │ │ │ │ tsteq r8, r0, lsl #8 │ │ │ │ tsteq r8, r0, asr #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r0, asr #10 │ │ │ │ - tstpeq r8, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - andle r0, r0, r1 │ │ │ │ - tsteq r8, r0, asr #18 │ │ │ │ + @ instruction: 0x0118e498 │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ + tsteq r8, r0, lsl r4 │ │ │ │ + orreq r2, r0, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ qdaddeq r9, r8, r9 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq r8, r0, asr #8 │ │ │ │ @ instruction: 0x0118e3f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ - tsteq r8, r0, lsl #9 │ │ │ │ - orreq r2, r0, r8, ror r1 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq lr, r0, r0, lsl r8 │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ cmpeq r9, r8, ror #4 │ │ │ │ tsteq r8, r8, lsr #8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r9, r0, asr #21 │ │ │ │ tsteq r8, r8, ror #8 │ │ │ │ @@ -797076,22 +797076,22 @@ │ │ │ │ qdaddeq r9, r8, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, lsl #13 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r8, r0, ror #26 │ │ │ │ qdaddeq r9, r8, r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq lr, r0, r0, lsl r8 │ │ │ │ + @ instruction: 0x0118e490 │ │ │ │ + tsteq r8, r8, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsr r1 │ │ │ │ - @ instruction: 0x0118e498 │ │ │ │ - tsteq r8, r0, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r0, lsl r8 │ │ │ │ + @ instruction: 0x0118f6d8 │ │ │ │ + tsteq r8, r0, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r4, [r9, r0] │ │ │ │ tsteq r8, r8, asr #9 │ │ │ │ @ instruction: 0x011b8cd0 │ │ │ │ @ instruction: 0x0118e4b8 │ │ │ │ tsteq r8, r8, lsr #25 │ │ │ │ tsteq r8, r0, asr #9 │ │ │ │ @@ -797380,22 +797380,22 @@ │ │ │ │ cmppeq r2, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ tsteq r8, r8, lsl #18 │ │ │ │ cmpeq fp, r8, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ - tstpeq r8, r0, ror #13 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0118e490 │ │ │ │ + tsteq r8, r8, asr r9 │ │ │ │ + @ instruction: 0x018022b8 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq fp, r0, r0, ror #22 │ │ │ │ tsteq r8, r8, lsl #19 │ │ │ │ tsteq r8, r8, asr #18 │ │ │ │ - tsteq r8, r8, asr #21 │ │ │ │ - @ instruction: 0x018022b8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq lr, r0, r0, lsl r8 │ │ │ │ tsteq r8, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ @@ -797478,38 +797478,38 @@ │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ ldrdeq ip, [r1, r0] │ │ │ │ tsteq r8, r8, asr fp │ │ │ │ @ instruction: 0x0118eab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq lr, r0, r0, lsl r8 │ │ │ │ + tstpeq r8, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r0, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r8, asr #9 │ │ │ │ @ instruction: 0x0118ead0 │ │ │ │ andle r0, r0, r0 │ │ │ │ - @ instruction: 0x0118f6d8 │ │ │ │ - tsteq r8, r8, asr r9 │ │ │ │ - @ instruction: 0x0118edf0 │ │ │ │ + tsteq r8, r0, ror #26 │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ - @ instruction: 0x0118eaf8 │ │ │ │ + @ instruction: 0x0118eaf0 │ │ │ │ ldrdeq lr, [r0, r0] │ │ │ │ - tsteq r8, r0, lsr #22 │ │ │ │ + @ instruction: 0x0118eaf8 │ │ │ │ rsbseq ip, sl, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq lr, r0, r0, lsl r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r8 │ │ │ │ smlatbeq r9, r0, lr, r2 │ │ │ │ strdeq sl, [r9, r8] │ │ │ │ tsteq r8, r8, lsl fp │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq lr, r0, r0, lsl r8 │ │ │ │ + tsteq r8, r8, asr #26 │ │ │ │ + tsteq r8, r8, ror #21 │ │ │ │ tsteq r8, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r8, r0, lsr #23 │ │ │ │ @@ -797536,21 +797536,21 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r2, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ - tsteq r8, r0, ror #26 │ │ │ │ - @ instruction: 0x0118eaf0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018aab98 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ @ instruction: 0x0180bbb0 │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ @ instruction: 0x0118ebb8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0118ec98 │ │ │ │ @ instruction: 0x018aab98 │ │ │ │ tsteq r8, r0, lsl #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r0, asr #3 │ │ │ │ @@ -797594,30 +797594,30 @@ │ │ │ │ cmpeq r7, r8, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r1, r0, r8, asr #30 │ │ │ │ tsteq r8, r0, asr #25 │ │ │ │ tsteq r8, r8, lsl #25 │ │ │ │ - @ instruction: 0x0118ecb0 │ │ │ │ - @ instruction: 0x018aab98 │ │ │ │ + tsteq r8, r8, asr #25 │ │ │ │ + orreq lr, r0, r0, lsl r8 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ ldrdeq r3, [r5, r0] │ │ │ │ tsteq r8, r8, ror #25 │ │ │ │ tsteq r8, r0, lsr #25 │ │ │ │ - @ instruction: 0x0118ecd0 │ │ │ │ - orreq lr, r0, r0, lsl r8 │ │ │ │ + tsteq r0, r0, lsr #28 │ │ │ │ + orreq sl, sl, r0, asr #23 │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ orreq r8, r0, r0, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118ecb8 │ │ │ │ - tsteq r0, r0, lsr #28 │ │ │ │ - orreq sl, sl, r0, asr #23 │ │ │ │ - tsteq r8, r8, asr #26 │ │ │ │ + @ instruction: 0x0118ecd0 │ │ │ │ orreq sl, sl, r0, asr #23 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq ip, sl, r0, asr #14 │ │ │ │ tsteq r8, r0, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ orreq r7, r4, r0, ror r5 │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ tsteq r8, r0, ror #25 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ @@ -797639,21 +797639,21 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, lsr sp │ │ │ │ @ instruction: 0x018101b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq ip, sl, r0, asr #14 │ │ │ │ + tsteq r8, r8, asr #23 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ strdeq r3, [r5, r8] │ │ │ │ tsteq r8, r0, lsr #27 │ │ │ │ tsteq r8, r0, asr sp │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0118ec98 │ │ │ │ + tstpeq r8, r0, ror #12 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r0, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsl #20 │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ tsteq r8, r8, ror #26 │ │ │ │ @ instruction: 0x018101b0 │ │ │ │ tsteq r8, r8, lsl #27 │ │ │ │ @@ -797680,16 +797680,16 @@ │ │ │ │ tsteq r8, r8, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01496a98 │ │ │ │ tsteq ip, r8, asr #20 │ │ │ │ orreq r5, r0, r0, lsr #7 │ │ │ │ tsteq r8, r8, lsl #28 │ │ │ │ tsteq r8, r0, ror #27 │ │ │ │ - tstpeq r8, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0118ebb0 │ │ │ │ + tstpeq r8, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ orreq r3, r5, r8, asr #6 │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ tsteq r8, r0, lsl #28 │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ @@ -798162,34 +798162,34 @@ │ │ │ │ cmpeq sl, r8, asr r2 │ │ │ │ tstpeq r8, r8, ror #10 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r8, r0, asr #1 │ │ │ │ cmpeq sl, r8, asr r2 │ │ │ │ - tsteq r9, r8, lsr r0 │ │ │ │ - tstpeq r8, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, lsl r6 @ p-variant is OBSOLETE │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r8, lsl #12 │ │ │ │ - tstpeq r8, r0, ror #12 @ p-variant is OBSOLETE │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - tstpeq r8, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0118f590 │ │ │ │ @ instruction: 0x018aab98 │ │ │ │ + tstpeq r8, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ + orreq lr, r0, r0, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r6, r5, r0, ror #6 │ │ │ │ @ instruction: 0x010c8fb8 │ │ │ │ orreq r3, r5, r0, ror r3 │ │ │ │ @ instruction: 0x0118f5b8 │ │ │ │ rsceq r4, r4, r0, rrx │ │ │ │ hvceq 41256 @ 0xa128 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r8, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ - orreq lr, r0, r0, lsl r8 │ │ │ │ + orreq sl, sl, r0, asr #23 │ │ │ │ @ instruction: 0x0118f5d8 │ │ │ │ @ instruction: 0x0180ce98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r0, r0, lsr #7 │ │ │ │ tstpeq r8, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0118f5d0 │ │ │ │ @ instruction: 0x0118f5f8 │ │ │ │ @@ -798198,18 +798198,18 @@ │ │ │ │ orreq ip, r1, r8, lsl r6 │ │ │ │ tstpeq r8, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, ror #11 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r8, r0, ror #11 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r0, lsl r6 @ p-variant is OBSOLETE │ │ │ │ - orreq sl, sl, r0, asr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq ip, sl, r0, asr #11 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tstpeq r8, r8, lsl #11 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r1, r0, r8, asr #30 │ │ │ │ tstpeq r8, r0, asr r6 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, lsl r6 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r0, lsr r6 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ tstpeq r8, r8, lsr r6 @ p-variant is OBSOLETE │ │ │ │ @@ -798221,17 +798221,17 @@ │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ orreq r8, r0, r0, asr #12 │ │ │ │ @ instruction: 0x0118f690 │ │ │ │ tstpeq r8, r8, asr #12 @ p-variant is OBSOLETE │ │ │ │ tsteq r3, r0, lsl #14 │ │ │ │ orreq r7, r7, r0, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0118f590 │ │ │ │ + tstpeq r8, r8, ror r5 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r8, r8, lsl #11 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r0, ror #21 │ │ │ │ tstpeq r8, r8, lsr #13 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r8, r0, lsl #13 @ p-variant is OBSOLETE │ │ │ │ cmpeq r5, r8, lsr r9 │ │ │ │ @ instruction: 0x0118f698 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ @@ -798250,18 +798250,18 @@ │ │ │ │ rsceq r9, r3, r8, lsr #17 │ │ │ │ hvceq 46616 @ 0xb618 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r2, r0, r8, sl │ │ │ │ @ instruction: 0x0180e090 │ │ │ │ tstpeq r8, r0, lsl #14 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, asr #13 @ p-variant is OBSOLETE │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, ror #21 │ │ │ │ - @ instruction: 0x0118f990 │ │ │ │ - tsteq r8, r0, ror #21 │ │ │ │ + tstpeq r8, r8, lsl #19 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r8, asr #21 │ │ │ │ + tstpeq r8, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r0, asr #24 │ │ │ │ cmpeq fp, r8, asr #16 │ │ │ │ tstpeq r8, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -798270,18 +798270,18 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r8, r8, lsl r7 @ p-variant is OBSOLETE │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ tstpeq r8, r0, lsr #14 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, ror #14 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, ror r6 @ p-variant is OBSOLETE │ │ │ │ cmpeq r5, r8, lsr #18 │ │ │ │ - tstpeq r8, r8, lsl #19 @ p-variant is OBSOLETE │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - @ instruction: 0x0118f798 │ │ │ │ + tstpeq r8, r0, lsr r7 @ p-variant is OBSOLETE │ │ │ │ orreq sp, r0, r8, lsr #30 │ │ │ │ + tstpeq r8, r8, ror #17 @ p-variant is OBSOLETE │ │ │ │ + orreq lr, r0, r0, lsl r8 │ │ │ │ tsteq r8, r8, lsl #1 │ │ │ │ orreq r7, r9, r0, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 42984 @ 0xa7e8 │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ strdeq r7, [fp, #-232] @ 0xffffff18 │ │ │ │ tstpeq r8, r8, asr r7 @ p-variant is OBSOLETE │ │ │ │ @@ -798298,16 +798298,16 @@ │ │ │ │ cmpeq r7, r8, lsl r1 │ │ │ │ tstpeq r8, r8, lsl #15 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r0, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tstpeq r8, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ - orreq lr, r0, r0, lsl r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r2, r0] │ │ │ │ @ instruction: 0x0118f8d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118f7b0 │ │ │ │ @@ -798380,30 +798380,30 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0x0118f8d0 │ │ │ │ tstpeq r8, r0, ror r8 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r8, [sl, #-40] @ 0xffffffd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ + @ instruction: 0x0118f798 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r8, lsr #6 │ │ │ │ tstpeq r8, r0, ror #17 @ p-variant is OBSOLETE │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ tstpeq r8, r0, lsl #18 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ cmpeq r7, r8, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r8, r0, lsl r9 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r8, r8, ror #17 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, lsr #18 @ p-variant is OBSOLETE │ │ │ │ smlaltbeq r1, fp, r8, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq lr, r4, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ tstpeq r8, r0, asr #18 @ p-variant is OBSOLETE │ │ │ │ @@ -798423,23 +798423,23 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [r4], #152 @ 0x98 @ │ │ │ │ tstpeq r8, r0, lsl #19 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r8, r0, lsr r7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, ror #13 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r8, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r0, ror #7 │ │ │ │ tstpeq r8, r0, lsr #19 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r8, r8, ror #7 │ │ │ │ + tsteq r9, r8, lsr r0 │ │ │ │ + tstpeq r8, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0118f9b8 │ │ │ │ smlatbeq r2, r0, r8, sl │ │ │ │ tstpeq r8, r0, asr #19 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r8, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ cmpeq r7, r8, asr #2 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ @@ -798450,54 +798450,54 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01853398 │ │ │ │ tstpeq r8, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, asr #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r8, r0, asr ip @ p-variant is OBSOLETE │ │ │ │ - tsteq r1, r8, lsr #18 │ │ │ │ - ldrdeq r3, [lr, r8] │ │ │ │ + tstpeq r8, r0, lsr sl @ p-variant is OBSOLETE │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ tstpeq r8, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ cmpeq r9, r8, lsr r3 │ │ │ │ tstpeq r8, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r9, r0, lsl fp │ │ │ │ tstpeq r8, r0, lsr #20 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01089690 │ │ │ │ orreq r7, r7, r0, lsl #13 │ │ │ │ - tstpeq r8, r0, ror sl @ p-variant is OBSOLETE │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + @ instruction: 0x0118f990 │ │ │ │ + orreq sl, sl, r0, lsl #21 │ │ │ │ tstpeq r8, r0, asr #20 @ p-variant is OBSOLETE │ │ │ │ strheq pc, [r2, #-232] @ 0xffffff18 @ │ │ │ │ tstpeq r8, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r0, r8, ror #27 │ │ │ │ tstpeq r8, r8, asr sl @ p-variant is OBSOLETE │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ tstpeq r8, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r0, lsr #21 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0118f9d0 │ │ │ │ strheq r9, [r5, #-152] @ 0xffffff68 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r5 │ │ │ │ - tstpeq r8, r8, lsr #19 @ p-variant is OBSOLETE │ │ │ │ - orreq sl, sl, r0, lsl #21 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0118f9f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r8, r8, lsr #29 │ │ │ │ smlalbbeq r2, fp, r8, pc @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r8, r0, lsr sl @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01010ab8 │ │ │ │ - orreq r5, sl, r0, lsl ip │ │ │ │ + tsteq r1, r8, lsr #18 │ │ │ │ + ldrdeq r3, [lr, r8] │ │ │ │ + tstpeq r8, r0, ror sl @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0118e398 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r0, r0, asr r6 │ │ │ │ tstpeq r8, r0, ror #21 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0118fa98 │ │ │ │ @ instruction: 0x0118fab0 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ @ instruction: 0x0118fab8 │ │ │ │ @@ -798572,28 +798572,28 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r8, r0, lsr fp @ p-variant is OBSOLETE │ │ │ │ hvceq 30232 @ 0x7618 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r6 │ │ │ │ - tstpeq r8, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r0, lsr #7 │ │ │ │ + @ instruction: 0x01010ab8 │ │ │ │ + orreq r5, sl, r0, lsl ip │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r8, lsr #16 │ │ │ │ tstpeq r8, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, ror #23 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq fp, r8, lsr #20 │ │ │ │ cmpeq r9, r8, lsl r1 │ │ │ │ - @ instruction: 0x011912f8 │ │ │ │ - @ instruction: 0x0118fa90 │ │ │ │ + tsteq r9, r0, lsl #6 │ │ │ │ + tstpeq r8, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r0, lsl r3 │ │ │ │ - @ instruction: 0x0118f9f8 │ │ │ │ + tstpeq r8, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ tsteq r4, r0, lsl #15 │ │ │ │ orreq r6, r7, r0, lsl #5 │ │ │ │ tstpeq r8, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, lsr ip @ p-variant is OBSOLETE │ │ │ │ strdeq r7, [fp, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -798664,15 +798664,15 @@ │ │ │ │ rsceq lr, r4, r8, lsl lr │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq sp, r7, r0, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r8, lsr #13 │ │ │ │ tstpeq r8, r0, ror sp @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, r0, lsl #24 │ │ │ │ + @ instruction: 0x01192fb8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq r1, [r4], #160 @ 0xa0 │ │ │ │ tstpeq r8, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ cmpeq r9, r8, lsr r1 │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ orreq r1, r8, r0, lsr r1 │ │ │ │ @@ -798756,15 +798756,15 @@ │ │ │ │ rsceq ip, r4, r8, asr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r8, r0, asr #29 @ p-variant is OBSOLETE │ │ │ │ cmpeq r0, r8, asr #17 │ │ │ │ - tstpeq r8, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011912d8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r7, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r8, r8, ror #29 @ p-variant is OBSOLETE │ │ │ │ strdeq r7, [r7, r8] │ │ │ │ @@ -798786,16 +798786,16 @@ │ │ │ │ @ instruction: 0x0118fef0 │ │ │ │ tstpeq r8, r0, lsr pc @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01872fb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r8, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + @ instruction: 0x0118fa90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r5, sp, r8, ror #7 │ │ │ │ tstpeq r8, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ cmpeq r5, r8, lsr sl │ │ │ │ tstpeq r8, r0, asr pc @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r5, r8, ror #7 │ │ │ │ tsteq r8, r8, asr #27 │ │ │ │ @@ -798834,15 +798834,15 @@ │ │ │ │ @ instruction: 0x01800e90 │ │ │ │ tstpeq r8, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r0, asr #31 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118ffd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r8, asr #9 │ │ │ │ - tstpeq r8, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118fff8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r0, r0, asr r6 │ │ │ │ tsteq r9, r8, lsr r0 │ │ │ │ tsteq r9, r8 │ │ │ │ @@ -798965,15 +798965,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r8, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq r9, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r8, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r0, lsr #4 │ │ │ │ ldrdeq r4, [r9, #-72] @ 0xffffffb8 │ │ │ │ tsteq r9, r0, asr r2 │ │ │ │ @@ -799332,16 +799332,16 @@ │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ @ instruction: 0x011907b8 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq r9, r0, lsl #15 │ │ │ │ smlalbbeq r7, fp, r8, r3 │ │ │ │ - tsteq r9, r0, lsl #4 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq r9, r8, ror #15 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011907d0 │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ tsteq r9, r0, ror #15 │ │ │ │ tsteq r9, r0, ror #16 │ │ │ │ ldrdeq r7, [ip, -r0] │ │ │ │ orreq r9, r2, r8, ror #31 │ │ │ │ tsteq r9, r8, lsr r7 │ │ │ │ @@ -799555,15 +799555,15 @@ │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ tstpeq r8, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq r9, r8, lsl fp │ │ │ │ hvceq 43320 @ 0xa938 │ │ │ │ tsteq r9, r0, lsl #30 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r0, lsl #4 │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01190cb0 │ │ │ │ orreq sl, r9, r8, asr #9 │ │ │ │ tsteq r8, r8, asr #1 │ │ │ │ @@ -799797,17 +799797,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r7, fp, r8, r3 │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ - tsteq r9, r0, asr #15 │ │ │ │ - tsteq r9, r0, asr #5 │ │ │ │ lsleq r1, r8, #7 │ │ │ │ + tsteq r9, r0, asr #5 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tstpeq pc, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ tsteq r9, r8, asr pc │ │ │ │ tsteq r9, r0, lsl pc │ │ │ │ tsteq r9, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr pc │ │ │ │ @@ -800036,32 +800036,32 @@ │ │ │ │ tsteq fp, r0, asr #21 │ │ │ │ @ instruction: 0x011912b0 │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ @ instruction: 0x01191290 │ │ │ │ tsteq r9, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x011912d8 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, lsl #21 │ │ │ │ @ instruction: 0x011912d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, lsl #21 │ │ │ │ + orreq r5, sp, r8, ror #7 │ │ │ │ tsteq r9, r8, ror #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01893790 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r8, r0, lsr lr @ p-variant is OBSOLETE │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, ror #23 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tstpeq r8, r0, lsr lr @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0118faf0 │ │ │ │ smlaltbeq pc, sl, r8, fp @ │ │ │ │ tsteq r9, r0, lsr #6 │ │ │ │ orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r3, r0, ror #16 │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ @@ -800628,44 +800628,44 @@ │ │ │ │ @ instruction: 0x0180a990 │ │ │ │ @ instruction: 0x01191bf0 │ │ │ │ @ instruction: 0x0180a9b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r0, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq pc, sl, r8, fp @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r3, sp, r0, asr #16 │ │ │ │ - tsteq r9, r8, lsl ip │ │ │ │ + tsteq r9, r8, lsl #24 │ │ │ │ cmpeq ip, r8, asr lr │ │ │ │ + tsteq r9, r8, lsl ip │ │ │ │ + cmpeq ip, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq ip, r3, r0, lsl #4 │ │ │ │ tsteq r9, r0, asr ip │ │ │ │ - cmpeq ip, r8, lsl #30 │ │ │ │ + cmpeq ip, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r9, r0, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, ror ip │ │ │ │ - cmpeq ip, r8, lsl pc │ │ │ │ + ldrdeq r1, [ip, #-248] @ 0xffffff08 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r9, r8, ror #24 │ │ │ │ rsceq lr, r4, r8, ror #24 │ │ │ │ smlalbbeq fp, fp, r8, r1 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #26 │ │ │ │ - ldrdeq r1, [ip, #-248] @ 0xffffff08 │ │ │ │ + cmpeq ip, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r3, r8, asr #27 │ │ │ │ tsteq r9, r8, lsl #25 │ │ │ │ @@ -800703,15 +800703,15 @@ │ │ │ │ tsteq r9, r8, lsl sp │ │ │ │ tsteq r9, r8, lsl #24 │ │ │ │ tsteq r9, r0, lsr #25 │ │ │ │ @ instruction: 0x01483e98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, lsl #27 │ │ │ │ - cmpeq ip, r8, lsl r0 │ │ │ │ + qdaddeq r2, r8, ip │ │ │ │ tsteq r9, r8, lsr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r8, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r9, r8, lsl #23 │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ @@ -800727,17 +800727,17 @@ │ │ │ │ smlalbteq r9, sl, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018778b0 │ │ │ │ @ instruction: 0x01191d90 │ │ │ │ - qdaddeq r2, r8, ip │ │ │ │ - tsteq r9, r8, ror #29 │ │ │ │ cmpeq ip, r8, rrx │ │ │ │ + tsteq r9, r8, ror #29 │ │ │ │ + hvceq 49672 @ 0xc208 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq r8, [r4], #192 @ 0xc0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r6 │ │ │ │ tsteq r9, r0, ror #29 │ │ │ │ @@ -800815,27 +800815,27 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r9, r8, lsl #23 │ │ │ │ @ instruction: 0x01191e98 │ │ │ │ smlaltbeq pc, sl, r8, fp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, lsl pc │ │ │ │ - hvceq 49672 @ 0xc208 │ │ │ │ + smlalbbeq r2, ip, r8, r0 │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsl sl │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r9, r8 │ │ │ │ - smlalbbeq r2, ip, r8, r0 │ │ │ │ + swpbeq r2, r8, [ip] │ │ │ │ @ instruction: 0x01191f98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr pc │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ tsteq r9, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, asr #29 │ │ │ │ @@ -800887,15 +800887,15 @@ │ │ │ │ @ instruction: 0x01191fd0 │ │ │ │ orreq pc, r0, r0, lsl #21 │ │ │ │ tsteq r9, r0 │ │ │ │ @ instruction: 0x01191fd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 31272 @ 0x7a28 │ │ │ │ tsteq r9, r0, ror r0 │ │ │ │ - swpbeq r2, r8, [ip] │ │ │ │ + smlaltbeq r2, ip, r8, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r9, r0, asr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r9, #-24] @ 0xffffffe8 │ │ │ │ tsteq r9, r0, lsr r0 │ │ │ │ @@ -800913,23 +800913,23 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r8, asr #17 │ │ │ │ ldrdeq r9, [r9, #-24] @ 0xffffffe8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01192090 │ │ │ │ - smlaltbeq r2, ip, r8, r0 │ │ │ │ + strheq r2, [ip, #-8] │ │ │ │ tsteq r9, r0, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, sl, r8, lsr #16 │ │ │ │ @ instruction: 0x011927b8 │ │ │ │ - strheq r2, [ip, #-8] │ │ │ │ + smlalbteq r2, ip, r8, r0 │ │ │ │ ldrheq r2, [r9, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #1 │ │ │ │ @ instruction: 0x01430298 │ │ │ │ ldrheq r2, [r9, -r0] │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -801379,21 +801379,21 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r8 │ │ │ │ @ instruction: 0x011927b0 │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r7, r8, ror fp │ │ │ │ tsteq r9, r0, asr #15 │ │ │ │ - smlalbteq r2, ip, r8, r0 │ │ │ │ - @ instruction: 0x011927d0 │ │ │ │ ldrdeq r2, [ip, #-8] │ │ │ │ + @ instruction: 0x011927d0 │ │ │ │ + smlaltteq r2, ip, r8, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmppeq sl, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r8, ror #22 │ │ │ │ - smlaltteq r2, ip, r8, r0 │ │ │ │ + strdeq r2, [ip, #-8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011927d8 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq r9, r0, ror #15 │ │ │ │ smlaltteq r9, sl, r8, r3 │ │ │ │ tsteq r9, r8, asr #18 │ │ │ │ @@ -801615,17 +801615,17 @@ │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ tsteq r9, r0, lsl #23 │ │ │ │ tsteq r9, r0, asr fp │ │ │ │ tsteq r9, r0, asr r3 │ │ │ │ orreq r7, r7, r0, asr r9 │ │ │ │ tsteq r9, r0, ror fp │ │ │ │ - strdeq r2, [ip, #-8] │ │ │ │ - @ instruction: 0x01192c90 │ │ │ │ cmpeq ip, r8, lsl #2 │ │ │ │ + @ instruction: 0x01192c90 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ orreq r8, r0, r0, asr #12 │ │ │ │ tsteq r9, r8, lsr #23 │ │ │ │ tsteq r9, r8, ror fp │ │ │ │ @ instruction: 0x011906b8 │ │ │ │ strdeq r1, [sl, #-40] @ 0xffffffd8 │ │ │ │ @ instruction: 0x01192b98 │ │ │ │ @@ -801689,15 +801689,15 @@ │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r2, r9, r8, lr │ │ │ │ tsteq r9, r8, asr lr │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq ip, r8, lsl r1 │ │ │ │ @ instruction: 0x01192cb8 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq r9, r8, lsr #25 │ │ │ │ cmpeq r9, r8, asr r6 │ │ │ │ @ instruction: 0x01192cb0 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -801803,17 +801803,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr sp │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq r9, r8, lsl #29 │ │ │ │ tsteq r9, r8, asr #28 │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ - cmpeq ip, r8, lsl r1 │ │ │ │ - tsteq r9, r8, lsr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r8, lsr #29 │ │ │ │ + cmpeq ip, r8, lsr #2 │ │ │ │ tsteq r9, r0, ror lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlatbeq r2, r0, r8, sl │ │ │ │ @ instruction: 0x0180e090 │ │ │ │ smlabteq r1, r8, r0, r3 │ │ │ │ @@ -801823,33 +801823,33 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror lr │ │ │ │ tsteq r9, r0, lsr #29 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x01192eb0 │ │ │ │ - cmpeq ip, r8, lsr #2 │ │ │ │ - tsteq r9, r0, asr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r0, asr #29 │ │ │ │ + cmpeq ip, r8, lsr r1 │ │ │ │ tsteq r9, r8, asr #29 │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ @ instruction: 0x01192ed0 │ │ │ │ - cmpeq ip, r8, lsr r1 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r8, ror #29 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq ip, r8, asr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r0, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01194bd0 │ │ │ │ @ instruction: 0x01192ef0 │ │ │ │ - cmpeq ip, r8, asr #2 │ │ │ │ - tsteq r9, r0, asr pc │ │ │ │ cmpeq ip, r8, asr r1 │ │ │ │ + tsteq r9, r0, asr pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r2, r8, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -801865,41 +801865,41 @@ │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ orreq pc, r0, r0, asr #3 │ │ │ │ tsteq r9, r8, asr #30 │ │ │ │ orreq sl, r0, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r7, r8, lsr #32 │ │ │ │ tsteq r9, r8, asr pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ cmpeq ip, r8, ror #2 │ │ │ │ + tsteq r9, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, ror pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01192f98 │ │ │ │ hvceq 49688 @ 0xc218 │ │ │ │ + @ instruction: 0x01192f98 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r2, r0, asr #4 │ │ │ │ - @ instruction: 0x01192fb8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #31 │ │ │ │ rsceq r9, r4, r8, asr #8 │ │ │ │ smlalbteq pc, sl, r8, fp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, asr #26 │ │ │ │ @ instruction: 0x01897bb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r3, sp, r0, asr #16 │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01192fd0 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ @ instruction: 0x01192fd8 │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -802054,15 +802054,15 @@ │ │ │ │ tsteq r9, r0, lsl r2 │ │ │ │ tsteq r8, r8, ror r4 │ │ │ │ cmpeq r3, r8, asr #3 │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ tsteq r9, r0, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011951b8 │ │ │ │ + tsteq r9, r0, asr #5 │ │ │ │ cmpeq r4, r8, lsl #1 │ │ │ │ tsteq r9, r8, ror #1 │ │ │ │ strheq r7, [r9, #-72] @ 0xffffffb8 │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ strheq pc, [sl, #-8] @ │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ @@ -802362,16 +802362,16 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, lsl #30 │ │ │ │ - tsteq ip, r0, asr pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, lsl ip │ │ │ │ tsteq r9, r0, asr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r0, lsr r8 │ │ │ │ orreq r4, r0, r8, lsr #23 │ │ │ │ @ instruction: 0x01193798 │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ @@ -802412,16 +802412,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq r9, r0, lsl #16 │ │ │ │ tsteq r9, r8, asr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, lsl ip │ │ │ │ + tsteq r9, r8, lsl #30 │ │ │ │ + tsteq ip, r0, asr pc │ │ │ │ tsteq r8, r0, ror pc │ │ │ │ @ instruction: 0x014a5598 │ │ │ │ tsteq r9, r8, lsr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r9, r8, lsr r8 │ │ │ │ @@ -802568,18 +802568,18 @@ │ │ │ │ hvceq 31272 @ 0x7a28 │ │ │ │ tsteq r9, r8, asr #20 │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ tsteq r9, r0, ror #2 │ │ │ │ cmpeq fp, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - @ instruction: 0x01193cd8 │ │ │ │ - @ instruction: 0x010131b8 │ │ │ │ - @ instruction: 0x01193cd0 │ │ │ │ + tsteq r9, r8, asr #25 │ │ │ │ orreq sl, r0, r0, asr #18 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsr ip │ │ │ │ tsteq r9, r8, lsr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ tsteq r9, r8, lsl #4 │ │ │ │ tsteq r9, r0, lsl #21 │ │ │ │ @@ -802596,15 +802596,15 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01193ab8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r8, ror #24 │ │ │ │ orreq sl, sl, r8, lsr ip │ │ │ │ @ instruction: 0x01193ad0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, ror #2 │ │ │ │ orreq r3, r9, r0, ror #15 │ │ │ │ @@ -802702,16 +802702,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r7, r0, asr fp │ │ │ │ tsteq r9, r0, ror #24 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r9, r8, asr #25 │ │ │ │ - orreq sl, sl, r8, lsr ip │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, ror #23 │ │ │ │ tsteq r9, r8, ror ip │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ tsteq r9, r8, lsl #25 │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ tsteq r9, r0, ror ip │ │ │ │ @@ -802727,23 +802727,23 @@ │ │ │ │ @ instruction: 0x01193cb8 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ tsteq r9, r0, asr #25 │ │ │ │ tsteq r9, r0, lsl sp │ │ │ │ tsteq r9, r0, asr #24 │ │ │ │ cmpeq r7, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, ror #23 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, ror #24 │ │ │ │ - tsteq r9, r0, lsl #30 │ │ │ │ - tsteq r9, r8, lsl #6 │ │ │ │ - tsteq r9, r8, lsl #14 │ │ │ │ + tsteq r9, r0, asr #21 │ │ │ │ + tsteq r9, r0, ror #29 │ │ │ │ + @ instruction: 0x010131b8 │ │ │ │ + tsteq r9, r0, lsl #14 │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, ror #24 │ │ │ │ + tsteq r9, r8, lsl #27 │ │ │ │ + orreq sl, sl, r0, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r9, r0, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq lr, [r4], #216 @ 0xd8 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ @@ -802774,16 +802774,16 @@ │ │ │ │ rsceq sp, r3, r0, asr #21 │ │ │ │ tsteq r9, r0, lsl #27 │ │ │ │ ldrdeq sp, [r3], #168 @ 0xa8 @ │ │ │ │ @ instruction: 0x01192fb0 │ │ │ │ ldrdeq r7, [r9, r8] │ │ │ │ ldrdeq r5, [sl, #-88] @ 0xffffffa8 │ │ │ │ smlalbteq r1, r9, r8, r8 │ │ │ │ - tsteq r9, r8, lsl #5 │ │ │ │ - orreq sl, sl, r0, ror #24 │ │ │ │ + tsteq r9, r0, lsl #6 │ │ │ │ + orreq sl, sl, r8, lsr ip │ │ │ │ tsteq sl, r8, lsr #24 │ │ │ │ orreq r2, sl, r0, lsl #12 │ │ │ │ tsteq r9, r8, asr #27 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq r9, r8, lsr #27 │ │ │ │ orreq lr, r0, r8, lsr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -803094,16 +803094,16 @@ │ │ │ │ @ instruction: 0x01499298 │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ smlalbteq r6, r7, r8, r6 │ │ │ │ tsteq r9, r0, lsl #5 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, asr #26 │ │ │ │ - tsteq r9, r0, ror #6 │ │ │ │ - orreq sl, sl, r8, lsr ip │ │ │ │ + tsteq r9, r0, ror #5 │ │ │ │ + @ instruction: 0x01809090 │ │ │ │ @ instruction: 0x011942b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011942b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01194bb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -803116,24 +803116,24 @@ │ │ │ │ @ instruction: 0x01499298 │ │ │ │ @ instruction: 0x011942d0 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [fp, #-24] @ 0xffffffe8 │ │ │ │ - tsteq r9, r0, lsl #6 │ │ │ │ - @ instruction: 0x01809090 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, ror #24 │ │ │ │ @ instruction: 0x011942f0 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ @ instruction: 0x011942f8 │ │ │ │ tsteq r9, r8, asr #6 │ │ │ │ tsteq r9, r0, ror r2 │ │ │ │ strheq r6, [r7, #-104] @ 0xffffff98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, ror #24 │ │ │ │ + tsteq r9, r8, lsl #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl r3 │ │ │ │ tsteq r8, r8, lsr #5 │ │ │ │ @@ -803148,16 +803148,16 @@ │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, asr #6 │ │ │ │ tsteq r9, r8, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, ror #5 │ │ │ │ + tsteq r9, r8, ror r5 │ │ │ │ + tsteq r9, r8, ror #25 │ │ │ │ tsteq r9, r0, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr #3 │ │ │ │ @ instruction: 0x01194390 │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -803186,50 +803186,50 @@ │ │ │ │ @ instruction: 0x01496a98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011943f0 │ │ │ │ rsceq r7, r3, r8, asr r3 │ │ │ │ strheq r9, [r9, #-40] @ 0xffffffd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, asr #11 │ │ │ │ - tsteq r9, r8, lsl #27 │ │ │ │ + tsteq r9, r0, ror r4 │ │ │ │ + @ instruction: 0x018aa9b8 │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r5 │ │ │ │ tsteq r9, r0, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r8, ror r4 │ │ │ │ - @ instruction: 0x018aa9b8 │ │ │ │ + tsteq r9, r8, ror #8 │ │ │ │ + ldrdeq r2, [r0, r0] │ │ │ │ tsteq r9, r0, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, asr #8 │ │ │ │ strdeq r6, [r7, #-104] @ 0xffffff98 │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r0, ror r4 │ │ │ │ - ldrdeq r2, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, ror #24 │ │ │ │ - tsteq r9, r8, ror r5 │ │ │ │ - tsteq r9, r8, ror #8 │ │ │ │ tsteq r9, r0, asr r5 │ │ │ │ + tsteq r9, r8, lsr #8 │ │ │ │ + tsteq r9, r0, lsl #9 │ │ │ │ ldrdeq r2, [r0, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, ror #24 │ │ │ │ @ instruction: 0x01194490 │ │ │ │ orreq sl, r7, r8, lsr #7 │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ @ instruction: 0x011943d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0180b098 │ │ │ │ tsteq r9, r8, lsr #9 │ │ │ │ @@ -803273,25 +803273,25 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0117fef0 │ │ │ │ @ instruction: 0x0189f8b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, ror #24 │ │ │ │ + tsteq r9, r8, ror r4 │ │ │ │ tsteq r9, r0, ror #10 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r0, ror r5 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010ca1b8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsl #9 │ │ │ │ + tsteq r9, r0, lsr #13 │ │ │ │ + @ instruction: 0x011943f8 │ │ │ │ tsteq r9, r8, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01194598 │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ tsteq r9, r8, ror #10 │ │ │ │ @@ -803302,52 +803302,52 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011945b8 │ │ │ │ tsteq r9, r8, asr #3 │ │ │ │ tsteq r9, r0, asr #11 │ │ │ │ tsteq r9, r0, lsr #3 │ │ │ │ tsteq r9, r8, ror #11 │ │ │ │ tsteq r9, r8, lsl #9 │ │ │ │ - tsteq r9, r0, lsl #14 │ │ │ │ - tsteq r9, r8, lsr #8 │ │ │ │ + tsteq r9, r8, lsr #12 │ │ │ │ + orreq sl, sl, r0, ror #19 │ │ │ │ @ instruction: 0x011945d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r0, lsr r6 │ │ │ │ - orreq sl, sl, r0, ror #19 │ │ │ │ + tsteq r9, r0, lsr #12 │ │ │ │ + orreq r9, r0, r0, asr #32 │ │ │ │ @ instruction: 0x011945f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl #12 │ │ │ │ orreq r0, r8, r8, lsr #30 │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl r6 │ │ │ │ rsceq r5, r3, r0, ror #12 │ │ │ │ tsteq r9, r8, lsl r6 │ │ │ │ tsteq r9, r0, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr #11 │ │ │ │ - tsteq r9, r8, lsr #12 │ │ │ │ - orreq r9, r0, r0, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, ror #24 │ │ │ │ - tsteq r9, r0, lsr #13 │ │ │ │ - tsteq r9, r0, lsr #12 │ │ │ │ + @ instruction: 0x01194698 │ │ │ │ + tsteq r9, r0, ror #11 │ │ │ │ + tsteq r9, r8, asr r6 │ │ │ │ + orreq r9, r0, r0, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq ip, [r3], #104 @ 0x68 @ │ │ │ │ tsteq r9, r8, asr #12 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ - @ instruction: 0x01194698 │ │ │ │ - orreq r9, r0, r0, asr #32 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, ror #24 │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ tsteq r9, r8, lsl #4 │ │ │ │ strdeq pc, [sl, #-8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r0, lsl #13 │ │ │ │ @@ -803355,17 +803355,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq pc, [sl, #-8] │ │ │ │ tsteq sl, r0, asr #23 │ │ │ │ orreq pc, r9, r8, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, ror #24 │ │ │ │ + tsteq r9, r0, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, asr r6 │ │ │ │ + tsteq r9, r8, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01194bb0 │ │ │ │ @ instruction: 0x011946f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, asr #13 │ │ │ │ @@ -803380,27 +803380,27 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ cmpeq sl, r8, lsr r4 │ │ │ │ tsteq r9, r8, ror #13 │ │ │ │ @ instruction: 0x011946d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, ror #11 │ │ │ │ - @ instruction: 0x011947f8 │ │ │ │ - @ instruction: 0x011943f8 │ │ │ │ - tsteq r9, r8, lsl r7 │ │ │ │ + @ instruction: 0x011947d8 │ │ │ │ + tsteq r9, r0, ror #6 │ │ │ │ + tsteq r9, r0, lsl r7 │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, ror #24 │ │ │ │ - @ instruction: 0x011947d8 │ │ │ │ - tsteq r9, r0, lsl r7 │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ + tsteq r9, r8, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01800e90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r0, lsr #14 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r8 │ │ │ │ tsteq r9, r0, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r3, r8, asr #2 │ │ │ │ @@ -803434,38 +803434,38 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011947d0 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r1, fp, r8, r7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, lsr #14 │ │ │ │ + tsteq r9, r0, lsr sl │ │ │ │ + tsteq r9, r8, lsl r7 │ │ │ │ @ instruction: 0x011947f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r8, lsl #29 │ │ │ │ - tsteq r9, r0, lsr #14 │ │ │ │ + tsteq r9, r0, lsr r8 │ │ │ │ + orreq r5, r0, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r4, r8, lsl #31 │ │ │ │ tsteq r9, r8, lsl r8 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ orreq r7, r9, r0, lsl #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r1, fp, r8, r7 │ │ │ │ tsteq r9, r8, lsr #16 │ │ │ │ ldrdeq r2, [r0, r8] │ │ │ │ tsteq r8, r8, asr #21 │ │ │ │ rsceq r8, r2, r8, asr #17 │ │ │ │ tsteq r9, r0, lsl #17 │ │ │ │ - orreq r5, r0, r0, lsr #12 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011a2990 │ │ │ │ tsteq r9, r0, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -803477,17 +803477,17 @@ │ │ │ │ tsteq r9, r0, ror #16 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, lsl #17 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - @ instruction: 0x011948d8 │ │ │ │ strheq r2, [ip, #-24] @ 0xffffffe8 │ │ │ │ + @ instruction: 0x011948d8 │ │ │ │ + @ instruction: 0x018aa9b8 │ │ │ │ smlabbeq r7, r0, pc, r8 @ │ │ │ │ orreq sl, r9, r8, lsl #17 │ │ │ │ strdeq pc, [r0, -r8] │ │ │ │ orreq r4, r9, r0, ror sp │ │ │ │ @ instruction: 0x011948d0 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ @@ -803498,42 +803498,42 @@ │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ @ instruction: 0x011948b8 │ │ │ │ orreq r3, r7, r0, lsr #2 │ │ │ │ tsteq r5, r8, asr #32 │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r9, r8, ror #17 │ │ │ │ - @ instruction: 0x018aa9b8 │ │ │ │ + tsteq r9, r8, ror #19 │ │ │ │ + orreq sl, sl, r0, ror #19 │ │ │ │ @ instruction: 0x01194af0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsr sl │ │ │ │ - orreq sl, sl, r0, ror #19 │ │ │ │ + tsteq r9, r8, lsl r9 │ │ │ │ + orreq sl, sl, r0, asr #18 │ │ │ │ @ instruction: 0x011948f8 │ │ │ │ tsteq r9, r0, ror #14 │ │ │ │ tsteq r9, r0, lsl #18 │ │ │ │ orreq r5, r8, r8, lsl fp │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl r9 │ │ │ │ tsteq r9, r0, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, asr #18 │ │ │ │ - orreq sl, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x018aa9b8 │ │ │ │ tsteq r9, r0, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01148af8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r3, r8, lsr #27 │ │ │ │ - tsteq r9, r8, ror #19 │ │ │ │ - @ instruction: 0x018aa9b8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq lr, r4, r0, asr ip │ │ │ │ tsteq r9, r0, asr r9 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -803567,15 +803567,15 @@ │ │ │ │ @ instruction: 0x011949d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r4, r0, ror ip │ │ │ │ @ instruction: 0x01877ab8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, ror #19 │ │ │ │ + tsteq r9, r8, ror #17 │ │ │ │ tsteq r9, r0, lsl sl │ │ │ │ ldrdeq r7, [r9, #-88] @ 0xffffffa8 │ │ │ │ tsteq r9, r0, lsl #20 │ │ │ │ @ instruction: 0x0118dff0 │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ tsteq r9, r8, asr #4 │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ @@ -803585,15 +803585,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r9, r0, lsl #24 │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ tsteq r4, r0, lsl #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01148af8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, lsl r9 │ │ │ │ + @ instruction: 0x011947f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, lsr sl │ │ │ │ @@ -803863,15 +803863,15 @@ │ │ │ │ @ instruction: 0x01194db8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #2 │ │ │ │ @ instruction: 0x014a1398 │ │ │ │ tsteq r9, r0, ror lr │ │ │ │ rsceq r9, r4, r0, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsr r8 │ │ │ │ + @ instruction: 0x01193cd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01194cb8 │ │ │ │ tsteq r9, r0, lsr #29 │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ @ instruction: 0x01194e90 │ │ │ │ orreq r5, r9, r0, ror r7 │ │ │ │ @ instruction: 0x01194eb0 │ │ │ │ @@ -803884,25 +803884,25 @@ │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r6, r5, r0, lsl #3 │ │ │ │ @ instruction: 0x01194ed8 │ │ │ │ strdeq r4, [r4], #0 @ │ │ │ │ strheq r1, [sl, #-56] @ 0xffffffc8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, ror #25 │ │ │ │ + tsteq r9, r0, lsl #30 │ │ │ │ + tsteq r9, r8, lsl #6 │ │ │ │ @ instruction: 0x01194ef0 │ │ │ │ cmpeq r7, r8, lsr r8 │ │ │ │ @ instruction: 0x01194ef8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r8, asr fp │ │ │ │ ldrheq r3, [r9, -r8] │ │ │ │ smlaltbeq r4, sp, r8, r5 │ │ │ │ - @ instruction: 0x01194ff8 │ │ │ │ + tsteq r9, r8, ror r1 │ │ │ │ tsteq r9, r8, lsr r7 │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sl, [r9, r8] │ │ │ │ tsteq r9, r8, lsr #30 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ @@ -803954,16 +803954,16 @@ │ │ │ │ cmpeq r5, r8, lsr #30 │ │ │ │ @ instruction: 0x010112b0 │ │ │ │ orreq r8, r0, r0, asr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ - tstpeq r8, r8, ror ip @ p-variant is OBSOLETE │ │ │ │ - cmpeq r2, r8, lsl #22 │ │ │ │ + ldrsheq r5, [r9, -r0] │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ tsteq r9, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -804016,16 +804016,16 @@ │ │ │ │ orreq r7, r7, r0, lsl #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, rrx │ │ │ │ tsteq r9, r8, lsr #32 │ │ │ │ rsceq sl, r3, r0, asr #24 │ │ │ │ tsteq r9, r0, ror #1 │ │ │ │ tsteq r9, r8, lsl r0 │ │ │ │ - tsteq r9, r0, ror r1 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq r9, r8, lsl #29 │ │ │ │ + orreq sl, sl, r0, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r9, r8, lsl #2 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -804048,34 +804048,34 @@ │ │ │ │ strdeq sl, [r4], #72 @ 0x48 @ │ │ │ │ cmppeq sl, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, asr r2 │ │ │ │ cmpeq fp, r8, asr pc │ │ │ │ tsteq r9, r8, asr #28 │ │ │ │ smlalbteq r7, sl, r8, pc @ │ │ │ │ - tsteq r9, r0, ror #29 │ │ │ │ - orreq sl, sl, r0, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrsheq r5, [r9, -r0] │ │ │ │ + @ instruction: 0x01194ff8 │ │ │ │ + tstpeq r8, r8, ror ip @ p-variant is OBSOLETE │ │ │ │ + cmpeq r2, r8, lsl #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r8, lsr #23 │ │ │ │ @ instruction: 0x01195198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, lsr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #27 │ │ │ │ - tsteq r9, r8, asr #5 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + tsteq r9, r0, ror r1 │ │ │ │ + tsteq r9, r0, asr sl │ │ │ │ @ instruction: 0x011951b0 │ │ │ │ orreq r3, r7, r0, asr r8 │ │ │ │ @ instruction: 0x011951d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -804132,16 +804132,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011952b8 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r9, r8, ror r1 │ │ │ │ - tsteq r9, r8, asr sl │ │ │ │ + tsteq r9, r8, asr #5 │ │ │ │ + andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq r9, r0, lsr r2 │ │ │ │ ldrdeq r7, [r7, r0] │ │ │ │ smlabteq r1, r8, r0, r3 │ │ │ │ orreq pc, lr, r0, ror #26 │ │ │ │ smlabbeq fp, r0, fp, r7 │ │ │ │ @@ -804466,17 +804466,17 @@ │ │ │ │ tsteq r9, r0, ror r8 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq r7, r7, r0, lsr #24 │ │ │ │ tsteq r9, r0, lsl r8 │ │ │ │ tsteq r9, r0, ror #15 │ │ │ │ tsteq r9, r0, lsl #15 │ │ │ │ @ instruction: 0x018101b0 │ │ │ │ - tsteq r1, r8, lsl r5 │ │ │ │ - orreq fp, pc, r8, ror #11 │ │ │ │ - tsteq r9, r0, asr #5 │ │ │ │ + @ instruction: 0x011951b8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011957f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0102a5b0 │ │ │ │ orreq r7, r7, r8, asr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsl #16 │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ @@ -804543,15 +804543,15 @@ │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, ror #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, lsl #17 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq r9, r0, lsl #22 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r9, r8, asr r9 │ │ │ │ orreq r0, r8, r8, ror #2 │ │ │ │ tsteq r9, r8, asr #18 │ │ │ │ smlaltbeq r6, r7, r8, r9 │ │ │ │ tsteq r9, r0, asr r9 │ │ │ │ @@ -804664,30 +804664,30 @@ │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ - tsteq r9, r8, lsr #18 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq r9, r0, lsr #22 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq r9, r8, asr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, asr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr fp │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ smlabbeq fp, r8, r7, r7 │ │ │ │ @ instruction: 0x01499398 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, lsr #25 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r8, lsr #18 │ │ │ │ tsteq r9, r0, lsl #21 │ │ │ │ smlaltteq r1, sl, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01499398 │ │ │ │ tsteq r9, r8, ror #22 │ │ │ │ orreq lr, r0, r8, lsr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -804765,15 +804765,15 @@ │ │ │ │ tsteq r9, r8, ror lr │ │ │ │ smlaltteq r1, sl, r8, r3 │ │ │ │ @ instruction: 0x011959d0 │ │ │ │ @ instruction: 0x01877c98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01195c90 │ │ │ │ @ instruction: 0x01195dd8 │ │ │ │ - tsteq r9, r0, lsl fp │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ @ instruction: 0x01195cb0 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x01195cd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -804843,42 +804843,42 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0147de98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, ror #27 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ - @ instruction: 0x01195df8 │ │ │ │ andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r0, lsl ip │ │ │ │ @ instruction: 0x01195df0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r0, lsl ip │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ + orreq fp, pc, r8, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ tsteq r9, r0, lsl lr │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ - tsteq r1, r8, lsr r0 │ │ │ │ - orreq r1, fp, r8, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, lsl #25 │ │ │ │ + tsteq r1, r8, lsr r0 │ │ │ │ + orreq r1, fp, r8, lsl r7 │ │ │ │ tsteq r9, r0, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018806b8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r8, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, r0, lsl #10 │ │ │ │ + strdeq r9, [r0, -r8] │ │ │ │ + @ instruction: 0x018aacb0 │ │ │ │ + @ instruction: 0x01195eb8 │ │ │ │ @ instruction: 0x018aacb0 │ │ │ │ tsteq r9, r8, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ @@ -804886,16 +804886,16 @@ │ │ │ │ rsceq sp, r3, r8, ror #25 │ │ │ │ tsteq r9, r8, ror lr │ │ │ │ cmpeq r7, r8, asr sl │ │ │ │ tsteq r9, r0, lsl #29 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, lsr #30 │ │ │ │ - tsteq r9, r8, asr #30 │ │ │ │ - @ instruction: 0x018aacb0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq sl, [sl, r8] │ │ │ │ @ instruction: 0x01195e98 │ │ │ │ strheq fp, [sl, #-72] @ 0xffffffb8 │ │ │ │ tsteq r9, r0, lsr #29 │ │ │ │ strdeq r9, [sl, #-8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl #28 │ │ │ │ @ instruction: 0x01195eb0 │ │ │ │ @@ -804935,49 +804935,49 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01195ef0 │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq sl, [sl, r8] │ │ │ │ + tstpeq r8, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r8, asr pc │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r8, asr r2 │ │ │ │ orreq r7, r9, r0, asr ip │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ + tsteq r9, r0, ror #11 │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ - tsteq r9, r0, asr #28 │ │ │ │ - @ instruction: 0x018101b0 │ │ │ │ + @ instruction: 0x01195fd0 │ │ │ │ + orreq ip, r0, r8, asr #18 │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ cmpeq r9, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018806b8 │ │ │ │ - tsteq r9, r8, lsl r0 │ │ │ │ - orreq ip, r0, r8, asr #18 │ │ │ │ + @ instruction: 0x01195fb8 │ │ │ │ + orreq r0, r0, r0, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r2, r8, lsl r8 │ │ │ │ @ instruction: 0x01195fb0 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq r9, r0, asr #31 │ │ │ │ - orreq r0, r0, r0, asr #28 │ │ │ │ - @ instruction: 0x01195fd0 │ │ │ │ @ instruction: 0x018aacb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r2 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sl, [sl, r8] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r2 │ │ │ │ + tsteq r9, r8, lsl #17 │ │ │ │ + @ instruction: 0x01195f90 │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ cmpeq r9, r8, lsr #14 │ │ │ │ tsteq r9, r8, ror r0 │ │ │ │ cmpeq r9, r8, lsr r7 │ │ │ │ @ instruction: 0x01195ff0 │ │ │ │ orreq sp, r1, r0, ror #6 │ │ │ │ @ instruction: 0x01195ff8 │ │ │ │ @@ -804986,16 +804986,16 @@ │ │ │ │ cmpeq r9, r8, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01197cf0 │ │ │ │ tsteq r9, r0, lsl r0 │ │ │ │ cmpeq r9, r8, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r7, r9, r8, r7 │ │ │ │ - tsteq r9, r0, lsr #17 │ │ │ │ - @ instruction: 0x01195fb8 │ │ │ │ + @ instruction: 0x01196598 │ │ │ │ + strdeq ip, [r0, r8] │ │ │ │ tsteq r9, r8, lsr #32 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, asr #32 │ │ │ │ tsteq r9, r8, ror #31 │ │ │ │ tsteq r9, r0, lsl lr │ │ │ │ @@ -805012,22 +805012,22 @@ │ │ │ │ tsteq r9, r0, lsr r0 │ │ │ │ tsteq r9, r0, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, rrx │ │ │ │ - tsteq r9, r0, lsr #11 │ │ │ │ - strdeq ip, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, lsl #26 │ │ │ │ - @ instruction: 0x01196098 │ │ │ │ + @ instruction: 0x01196090 │ │ │ │ orreq sl, sl, r0, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018aacb0 │ │ │ │ + tsteq r9, r0, asr r5 │ │ │ │ + tsteq r9, r8, lsl #1 │ │ │ │ tsteq r9, r8, lsr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r2, r8, lsl r8 │ │ │ │ ldrheq r6, [r9, -r8] │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r0, asr #1 │ │ │ │ @@ -805056,21 +805056,21 @@ │ │ │ │ smlalbteq r7, r9, r8, r7 │ │ │ │ tsteq r9, r0, lsr #2 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r9, r0, asr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr #1 │ │ │ │ - @ instruction: 0x01196598 │ │ │ │ - @ instruction: 0x01196090 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sp, r3, r0, ror #26 │ │ │ │ tsteq r6, r0, lsl r2 │ │ │ │ ldrdeq lr, [r9, r0] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r0, asr r2 │ │ │ │ orreq sl, sl, r8, lsr #26 │ │ │ │ tsteq r9, r8, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @@ -805129,27 +805129,27 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r9, r8, lsr r2 │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ cmpeq r7, r8, ror #18 │ │ │ │ tsteq r9, r0, lsl #5 │ │ │ │ - orreq sl, sl, r8, lsr #26 │ │ │ │ + @ instruction: 0x018aacb0 │ │ │ │ @ instruction: 0x011974d0 │ │ │ │ hvceq 47096 @ 0xb7f8 │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r9, r0, asr r5 │ │ │ │ - @ instruction: 0x018aacb0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq sl, [sl, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r9, r8, asr #4 │ │ │ │ cmpeq sl, r8, asr r3 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ cmpeq r9, r8, lsr lr │ │ │ │ @ instruction: 0x01196290 │ │ │ │ @@ -805321,15 +805321,15 @@ │ │ │ │ tstpeq r7, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x014a8a98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tstpeq r7, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x014a8a98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq sl, [sl, r8] │ │ │ │ + tsteq r9, r8, asr #2 │ │ │ │ @ instruction: 0x01196590 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ cmpeq r9, r8, lsr lr │ │ │ │ tsteq r9, r8, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr fp │ │ │ │ @@ -805338,44 +805338,44 @@ │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r2, r8, lsl r8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ - @ instruction: 0x011969b8 │ │ │ │ - tsteq r9, r0, lsr r1 │ │ │ │ + @ instruction: 0x01196990 │ │ │ │ + @ instruction: 0x01196098 │ │ │ │ + tsteq r9, r8, lsl #19 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011965b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, asr #11 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ @ instruction: 0x011965d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ - @ instruction: 0x01196990 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + tsteq r9, r8, asr #30 │ │ │ │ + @ instruction: 0x018101b0 │ │ │ │ @ instruction: 0x011965f0 │ │ │ │ tsteq r9, r8, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r5, r8, #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, lsl lr │ │ │ │ + tsteq r9, r0, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrsbeq r4, [r2, #-24] @ 0xffffffe8 │ │ │ │ ldrsbeq r7, [r9, -r8] │ │ │ │ - @ instruction: 0x011957f8 │ │ │ │ + @ instruction: 0x01195df8 │ │ │ │ tsteq r9, r8, lsl r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r8, sp, r8, ror r7 │ │ │ │ tsteq r9, r8, lsr r6 │ │ │ │ @@ -805398,18 +805398,18 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, pc, r0, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ - @ instruction: 0x01196690 │ │ │ │ + @ instruction: 0x011966f8 │ │ │ │ hvceq 64808 @ 0xfd28 │ │ │ │ - tsteq r9, r8, lsr #14 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + tsteq r9, r0, lsr #18 │ │ │ │ + orreq sl, sl, r0, asr sp │ │ │ │ @ instruction: 0x011966b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #13 │ │ │ │ cmpeq r7, r8, asr #22 │ │ │ │ @ instruction: 0x011966b0 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -805426,16 +805426,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r5, r4, r8, ror #6 │ │ │ │ tsteq r9, r8, ror #13 │ │ │ │ cmpeq sl, r8, lsl r7 │ │ │ │ - tsteq r9, r0, lsr #18 │ │ │ │ - orreq sl, sl, r0, asr sp │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tsteq r9, r0, ror #12 │ │ │ │ cmpeq sl, r8, lsr r4 │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ smlabteq r1, r8, r0, r3 │ │ │ │ tsteq r9, r8, lsl r7 │ │ │ │ tsteq r9, r8, ror #14 │ │ │ │ tsteq r9, r0, lsr #13 │ │ │ │ @@ -805544,28 +805544,28 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r8, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01196a98 │ │ │ │ cmpeq r2, r8, ror #20 │ │ │ │ - tsteq r9, r8, ror #19 │ │ │ │ - strdeq r4, [sp, #-88] @ 0xffffffa8 │ │ │ │ + tsteq r9, r0, lsl #18 │ │ │ │ + orreq sl, sl, r0, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ tsteq r9, r8, ror #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011968f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, ror #18 │ │ │ │ - orreq sl, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x018aacb0 │ │ │ │ tsteq fp, r8, ror r5 │ │ │ │ orreq ip, r8, r8 │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ tsteq r9, r0, lsl #6 │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #17 │ │ │ │ @@ -805580,38 +805580,38 @@ │ │ │ │ cmpeq sl, r8, lsr r5 │ │ │ │ tsteq r9, r0, asr #18 │ │ │ │ tsteq r9, r8, lsr #18 │ │ │ │ tsteq r9, r8, asr r9 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq fp, r8, asr #14 │ │ │ │ cmpeq r9, r8, lsr #8 │ │ │ │ - tsteq r9, r8, lsl #19 │ │ │ │ - @ instruction: 0x018aacb0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq sl, [sl, r8] │ │ │ │ tsteq r9, r0, ror r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq sl, [sl, r8] │ │ │ │ + @ instruction: 0x011968d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsl #18 │ │ │ │ + tsteq r9, r0, lsr #11 │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ cmpeq r9, r8, lsr #8 │ │ │ │ tsteq r9, r8, ror #14 │ │ │ │ @ instruction: 0x01195fd8 │ │ │ │ @ instruction: 0x011969b0 │ │ │ │ tsteq r9, r8, lsr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01195fd8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, ror #11 │ │ │ │ + tsteq r9, r8, ror #19 │ │ │ │ + strdeq r4, [sp, #-88] @ 0xffffffa8 │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011969d8 │ │ │ │ @ instruction: 0x01476b98 │ │ │ │ tsteq r9, r0, ror #19 │ │ │ │ @@ -805978,15 +805978,15 @@ │ │ │ │ tsteq r9, r8, asr #1 │ │ │ │ tsteq r9, r0, lsr #29 │ │ │ │ cmpeq sl, r8, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01196f98 │ │ │ │ tsteq r9, r0, asr #2 │ │ │ │ - @ instruction: 0x011968d0 │ │ │ │ + @ instruction: 0x011969b8 │ │ │ │ smlaltteq r4, sp, r8, r5 │ │ │ │ @ instruction: 0x01193ad8 │ │ │ │ orreq r3, r9, r0, ror r9 │ │ │ │ @ instruction: 0x01197090 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01196fb8 │ │ │ │ smlaltbeq r3, r8, r8, pc @ │ │ │ │ @@ -807572,30 +807572,30 @@ │ │ │ │ orreq r2, r7, r0, ror r7 │ │ │ │ tsteq r9, r0, ror r8 │ │ │ │ @ instruction: 0x01872798 │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ orreq r2, r7, r0, asr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r7, r8, lsl #25 │ │ │ │ - tsteq r9, r8, lsl #17 │ │ │ │ + @ instruction: 0x011988b8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r4, ip, r0, lsl #24 │ │ │ │ + tsteq r9, r8, lsl r0 │ │ │ │ @ instruction: 0x01198898 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ ldrsheq r0, [r5, -r0] │ │ │ │ hvceq 39256 @ 0x9958 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsl #1 │ │ │ │ + tsteq r9, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 39256 @ 0x9958 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x01195f90 │ │ │ │ + orreq r4, ip, r0, lsl #24 │ │ │ │ tsteq r9, r8, asr #20 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x0109da90 │ │ │ │ hvceq 39256 @ 0x9958 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, fp, r0, lsl #13 │ │ │ │ tsteq r9, r8, ror #18 │ │ │ │ @@ -807945,15 +807945,15 @@ │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ cmpeq sl, r8, lsl r8 │ │ │ │ tsteq r9, r8, ror #2 │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r1, [r9, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01198ed8 │ │ │ │ + tsteq r9, r0, lsr #30 │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, ror lr │ │ │ │ orreq r7, sp, r8, lsr r2 │ │ │ │ tsteq r9, r8, lsr #15 │ │ │ │ @@ -807978,54 +807978,54 @@ │ │ │ │ orreq r4, r9, r8, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01198eb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r9, r8, lsl r0 │ │ │ │ - @ instruction: 0x01198ef0 │ │ │ │ + tsteq r9, r0, ror #29 │ │ │ │ orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq r9, r0, lsr #17 │ │ │ │ + orreq sl, sl, r8, lsl #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ - @ instruction: 0x011988b8 │ │ │ │ - orreq sl, sl, r8, lsl #25 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x01198ed8 │ │ │ │ tsteq r9, r0, lsl #30 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ tsteq r9, r0, lsl pc │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, ror #29 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r9, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr r5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r2, sp, r8, lsr r7 │ │ │ │ + @ instruction: 0x01198ef0 │ │ │ │ + tsteq r9, r8, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #27 │ │ │ │ tsteq r9, r8, ror #30 │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ tsteq r9, r0, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011c16f8 │ │ │ │ cmpeq sl, r8, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ orreq r5, r9, r0, lsl r8 │ │ │ │ - tsteq r9, r0, lsr #30 │ │ │ │ - tsteq r9, r8, lsl #29 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r2, sp, r8, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r4, [r9, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #27 │ │ │ │ @ instruction: 0x01198f90 │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ tsteq r9, r0, lsl #31 │ │ │ │ @@ -808172,30 +808172,30 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [sp, #-40] @ 0xffffffd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, pc, r0, lsl #27 │ │ │ │ - tsteq r9, r8, ror #3 │ │ │ │ + tsteq r9, r8, lsl r2 │ │ │ │ smlabteq r1, r8, r0, r3 │ │ │ │ - tsteq r9, r0, lsr #4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r0, lsl r2 │ │ │ │ + orreq r5, r0, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ @ instruction: 0x011991f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl #4 │ │ │ │ - tsteq r9, r8, lsl r2 │ │ │ │ - orreq r5, r0, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r2, [ip, #-24] @ 0xffffffe8 │ │ │ │ + tsteq r9, r0, lsr #4 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01198fd0 │ │ │ │ cmpeq sp, r8, lsr r6 │ │ │ │ tsteq r9, r0, lsl #31 │ │ │ │ tsteq r9, r8, lsr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r4, r0, asr r5 │ │ │ │ tsteq r9, r0, asr #4 │ │ │ │ @@ -808262,32 +808262,32 @@ │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ smlatteq r7, r0, pc, r0 @ │ │ │ │ @ instruction: 0x01499698 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01499698 │ │ │ │ - tsteq r9, r8, ror sp │ │ │ │ - tsteq r1, r8, lsr r0 │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ + tsteq r9, r0, lsr pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r8, asr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror r5 │ │ │ │ @ instruction: 0x01499698 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r8, r0, ror #13 │ │ │ │ tsteq r9, r0, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, ror #17 │ │ │ │ @ instruction: 0x01499698 │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq r9, r8, ror r3 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x011993b0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -808301,21 +808301,21 @@ │ │ │ │ @ instruction: 0x011993d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r8, r0, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, asr #7 │ │ │ │ @ instruction: 0x011993f0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ @ instruction: 0x011993f8 │ │ │ │ - tsteq r9, r8, lsl #7 │ │ │ │ - tsteq r9, r8, ror #9 │ │ │ │ lsleq r1, r8, #7 │ │ │ │ + tsteq r9, r8, ror #9 │ │ │ │ + andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r9, r0, lsl #8 │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ cmpeq r7, r8, ror #18 │ │ │ │ tsteq r9, r0, lsl r4 │ │ │ │ @@ -808366,18 +808366,18 @@ │ │ │ │ cmpeq sl, r8, lsl #28 │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ smlaltteq sp, sl, r8, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq r7, [r3], #128 @ 0x80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ - @ instruction: 0x011994f0 │ │ │ │ - andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, lsl #25 │ │ │ │ + smlatteq r0, r0, sl, r4 │ │ │ │ + orreq sl, sl, r8, ror sp │ │ │ │ tsteq r9, r8, lsr #10 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq lr, r2, r8, lsl #16 │ │ │ │ tsteq r9, r8, lsl #10 │ │ │ │ @@ -808386,16 +808386,16 @@ │ │ │ │ @ instruction: 0x01499698 │ │ │ │ tsteq r9, r8, lsl r5 │ │ │ │ tsteq r9, r0, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r8, r0, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq lr, [r4], #232 @ 0xe8 @ │ │ │ │ - smlatteq r0, r8, sl, r4 │ │ │ │ - orreq sl, sl, r8, ror sp │ │ │ │ + tsteq r9, r8, ror sp │ │ │ │ + tsteq r1, r8, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ @ instruction: 0x01199598 │ │ │ │ orreq r7, sp, r0, lsl r2 │ │ │ │ tsteq r9, r0, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -809013,15 +809013,15 @@ │ │ │ │ @ instruction: 0x01199ef0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r0, lsl #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r9, r8, rrx │ │ │ │ + tsteq r9, r8, lsr r2 │ │ │ │ @ instruction: 0x011994f8 │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr #30 │ │ │ │ cmpeq r7, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -809435,15 +809435,15 @@ │ │ │ │ @ instruction: 0x0119a598 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r0, lsl #11 │ │ │ │ tsteq r9, r8, lsl #11 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r9, r0, lsr r7 │ │ │ │ - @ instruction: 0x0119bcf0 │ │ │ │ + @ instruction: 0x0119bdd0 │ │ │ │ tstpeq sl, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ orreq r3, sl, r8, asr #26 │ │ │ │ tsteq r9, r8, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl #14 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r9, r0, asr r5 │ │ │ │ @@ -809542,15 +809542,15 @@ │ │ │ │ orreq r3, sl, r0, ror sp │ │ │ │ @ instruction: 0x01199690 │ │ │ │ cmpeq r0, r8, lsr #20 │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl #18 │ │ │ │ - @ instruction: 0x0119c998 │ │ │ │ + tsteq r9, r8, ror ip │ │ │ │ tsteq r9, r8, asr #30 │ │ │ │ tsteq r9, r8, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr #3 │ │ │ │ @@ -809900,22 +809900,22 @@ │ │ │ │ tsteq r9, r8, lsl fp │ │ │ │ tsteq r9, r0, ror #25 │ │ │ │ smlaltbeq fp, r2, r8, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ - @ instruction: 0x0119acf0 │ │ │ │ + @ instruction: 0x0119acf8 │ │ │ │ cmpeq lr, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r4, [r9, r0] │ │ │ │ - tsteq r9, r8, asr #27 │ │ │ │ - smlaltbeq fp, r2, r8, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, lsr #27 │ │ │ │ + @ instruction: 0x0119adf0 │ │ │ │ + smlaltbeq fp, r2, r8, r8 │ │ │ │ @ instruction: 0x0119adb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r9, r0, asr sl │ │ │ │ tsteq r9, r0, lsr sp │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -809958,26 +809958,26 @@ │ │ │ │ tsteq r9, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ - tsteq r9, r8, ror lr │ │ │ │ - smlaltbeq fp, r2, r8, r8 │ │ │ │ + tsteq r8, r0, ror #31 │ │ │ │ + orreq sl, sl, r8, asr #27 │ │ │ │ @ instruction: 0x0119add8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119add0 │ │ │ │ - tsteq r8, r8, ror #31 │ │ │ │ - orreq sl, sl, r8, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, asr #27 │ │ │ │ + tsteq r9, r8, lsr #29 │ │ │ │ + smlaltbeq fp, r2, r8, r8 │ │ │ │ tsteq r9, r8, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, pc │ │ │ │ tsteq r9, r0, lsl lr │ │ │ │ cmpeq r7, r8, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -810002,28 +810002,28 @@ │ │ │ │ smlalbbeq r6, fp, r8, r3 │ │ │ │ tsteq r9, r8, ror #28 │ │ │ │ orreq r6, r7, r0, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, lsl #29 │ │ │ │ tsteq r9, r8, asr lr │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ - @ instruction: 0x0119aeb0 │ │ │ │ - smlaltbeq fp, r2, r8, r8 │ │ │ │ - @ instruction: 0x0119ae90 │ │ │ │ + tsteq r9, r0, lsl #29 │ │ │ │ orreq r1, r1, r0, lsl #2 │ │ │ │ + tsteq r9, r0, lsr #29 │ │ │ │ + orreq sl, sl, r8, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq r9, r8, lsr #29 │ │ │ │ - orreq sl, sl, r8, asr #27 │ │ │ │ - tsteq r9, r0, lsr #29 │ │ │ │ + @ instruction: 0x0119ae98 │ │ │ │ strdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - @ instruction: 0x0119b9b0 │ │ │ │ - @ instruction: 0x0119ae98 │ │ │ │ + tsteq r9, r0, lsr r1 │ │ │ │ + @ instruction: 0x0119ae90 │ │ │ │ + @ instruction: 0x0119aeb0 │ │ │ │ + smlaltbeq fp, r2, r8, r8 │ │ │ │ tsteq r9, r0, asr #29 │ │ │ │ cmpeq lr, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r3, fp, r8, ip │ │ │ │ tsteq r9, r8, asr #29 │ │ │ │ cmpeq lr, r8, lsr r3 │ │ │ │ tsteq sl, r8, ror #31 │ │ │ │ @@ -810042,38 +810042,38 @@ │ │ │ │ rsceq ip, r3, r8, lsl #9 │ │ │ │ ldrdeq r6, [fp, #-56] @ 0xffffffc8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ orrseq r4, r0, r8, lsr ip │ │ │ │ @ instruction: 0x0119cd90 │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ - tsteq r9, r0, lsl lr │ │ │ │ - orrseq r6, r1, r8, ror #22 │ │ │ │ + tsteq r9, r8, lsr #2 │ │ │ │ + orreq r0, r0, r8, lsl r4 │ │ │ │ tsteq r9, r8, lsr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ orreq r7, r9, r0, asr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r9, r0, lsl #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, sl, r0, asr r5 │ │ │ │ - tsteq r9, r0, lsr r1 │ │ │ │ - orreq r0, r0, r8, lsl r4 │ │ │ │ + ldrheq fp, [r9, -r0] │ │ │ │ + orreq r0, r0, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #25 │ │ │ │ tsteq r9, r8, lsr r6 │ │ │ │ hvceq 45864 @ 0xb328 │ │ │ │ tsteq r9, r0, asr pc │ │ │ │ orreq sp, r7, r0, lsl #11 │ │ │ │ - ldrheq fp, [r9, -r8] │ │ │ │ - orreq r0, r0, r8, ror #28 │ │ │ │ - @ instruction: 0x0119afb8 │ │ │ │ + tsteq r9, r0, ror pc │ │ │ │ orreq r9, r0, r0, lsr #19 │ │ │ │ + tsteq r9, r8, lsr #1 │ │ │ │ + andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #25 │ │ │ │ @ instruction: 0x0119af90 │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ tsteq r9, r0, lsl #31 │ │ │ │ @@ -810082,18 +810082,18 @@ │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, asr r3 │ │ │ │ @ instruction: 0x0118dff0 │ │ │ │ strdeq r6, [r8, r0] │ │ │ │ tsteq r9, r8, ror #13 │ │ │ │ tsteq r9, r8, lsr #31 │ │ │ │ - ldrheq fp, [r9, -r0] │ │ │ │ - andle r0, r0, r1 │ │ │ │ - tsteq r9, r0, lsr #1 │ │ │ │ + tsteq r9, r0, asr #31 │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ + tsteq r9, r0, lsr #1 │ │ │ │ + rsbseq ip, sl, r0, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r2, r0, lsr #7 │ │ │ │ tsteq r8, r0, ror r6 │ │ │ │ orreq ip, r9, r0, lsr #20 │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -810140,52 +810140,52 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119b090 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r8, lsr #1 │ │ │ │ - rsbseq ip, sl, r0, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, asr #31 │ │ │ │ - tsteq r9, r0, lsr #2 │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ + @ instruction: 0x0119afb8 │ │ │ │ tsteq r9, r8, lsl r1 │ │ │ │ + tsteq r9, r8, ror #30 │ │ │ │ + tsteq r9, r0, ror #1 │ │ │ │ orreq pc, r0, r8, lsr #1 │ │ │ │ + ldrsbeq fp, [r9, -r0] │ │ │ │ + orreq r0, r1, r8, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01801390 │ │ │ │ - tsteq r9, r0, ror #1 │ │ │ │ - orreq r0, r1, r8, asr lr │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, asr #27 │ │ │ │ @ instruction: 0x011a19d8 │ │ │ │ orreq r2, sl, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, asr #27 │ │ │ │ + tsteq r9, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq pc, [sl, #-56] @ 0xffffffc8 @ │ │ │ │ tsteq r9, r0, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrsbeq fp, [r9, -r0] │ │ │ │ - tsteq r9, r8, lsr #2 │ │ │ │ - tsteq r9, r0, asr #1 │ │ │ │ + tsteq r9, r0, lsr #2 │ │ │ │ + ldrheq fp, [r9, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, ror #30 │ │ │ │ + tsteq r9, r8, asr #30 │ │ │ │ + tsteq r9, r8, ror #24 │ │ │ │ + tsteq r9, r8, lsl pc │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r4, [sl, #-248] @ 0xffffff08 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, asr r1 │ │ │ │ @@ -810720,16 +810720,16 @@ │ │ │ │ tsteq r9, r8, asr #21 │ │ │ │ @ instruction: 0x0119b9b8 │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ tsteq r9, r8, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r8, ror ip │ │ │ │ - tsteq r9, r8, asr #30 │ │ │ │ + tsteq r9, r0, lsr #21 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tsteq r9, r8, lsl #19 │ │ │ │ tsteq r9, r8, lsl r7 │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ orreq r0, r1, r8, lsr fp │ │ │ │ @ instruction: 0x0119b9d0 │ │ │ │ tsteq r9, r0, ror r5 │ │ │ │ @ instruction: 0x0119b9d8 │ │ │ │ @@ -810780,16 +810780,16 @@ │ │ │ │ tsteq r9, r8, lsl sl │ │ │ │ @ instruction: 0x0119ba90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq r9, r8, ror #24 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r8, lsr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, ip │ │ │ │ tsteq r9, r8, lsr #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x0119bad0 │ │ │ │ @@ -810895,21 +810895,21 @@ │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ cmpeq sl, r8, ror #12 │ │ │ │ tsteq r9, r0, asr ip │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r9, r8, asr ip │ │ │ │ strdeq sp, [r3], #232 @ 0xe8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0119b9b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r8, r0, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsr #21 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsl #29 │ │ │ │ + tsteq r9, r8, ror lr │ │ │ │ + tsteq r9, r8, lsl lr │ │ │ │ + orrseq r6, r1, r8, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ @ instruction: 0x018f1d90 │ │ │ │ rsbeq fp, r1, #136, 14 @ 0x2200000 │ │ │ │ orreq r8, pc, r8, ror r0 @ │ │ │ │ tsteq r5, r0, asr #3 │ │ │ │ @@ -810928,16 +810928,16 @@ │ │ │ │ hvceq 41320 @ 0xa168 │ │ │ │ tsteq r9, r8, asr #25 │ │ │ │ cmpeq r7, r8, lsr r7 │ │ │ │ @ instruction: 0x0119bcd8 │ │ │ │ @ instruction: 0x0119bcb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 41320 @ 0xa168 │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ - @ instruction: 0x0119bc90 │ │ │ │ + tsteq r9, r0, lsr #27 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ tsteq r9, r0, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, lsl sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -810972,46 +810972,46 @@ │ │ │ │ strhteq pc, [r4], #200 @ 0xc8 @ │ │ │ │ @ instruction: 0x0119bd90 │ │ │ │ rsceq r4, r4, r0, asr #4 │ │ │ │ strheq r1, [sl, #-104] @ 0xffffff98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsl #26 │ │ │ │ - tsteq r9, r0, asr #27 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq r9, r8, ror ip │ │ │ │ + orreq sl, sl, r0, lsr #27 │ │ │ │ @ instruction: 0x0119bdb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq r9, r0, lsl #25 │ │ │ │ - orreq sl, sl, r0, lsr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0x0119bcf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsr #27 │ │ │ │ + andle r0, r0, r0, lsl r0 │ │ │ │ + tsteq r9, r0, ror pc │ │ │ │ + @ instruction: 0x0119bc90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsr #16 │ │ │ │ @ instruction: 0x0119bdf8 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ @ instruction: 0x0119bdf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r8, r0, ror #13 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ ldrdeq fp, [r8, #-88] @ 0xffffffa8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014ae998 │ │ │ │ + tsteq r9, r0, asr #27 │ │ │ │ + tsteq r9, r8, ror #27 │ │ │ │ rsbeq r6, lr, #248, 12 @ 0xf800000 │ │ │ │ strheq pc, [ip, r0] @ │ │ │ │ - @ instruction: 0x0119bdd0 │ │ │ │ - @ instruction: 0x0119adf0 │ │ │ │ tsteq r9, r8, lsr #28 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq r9, r8, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -811098,15 +811098,15 @@ │ │ │ │ strdeq ip, [pc, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01801098 │ │ │ │ smlabbeq r1, r8, pc, r8 @ │ │ │ │ orreq r0, r0, r8, ror #3 │ │ │ │ - tsteq sl, r0, lsl #22 │ │ │ │ + @ instruction: 0x011a2d98 │ │ │ │ @ instruction: 0x0119bf90 │ │ │ │ tsteq r9, r0, asr #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r8, asr #9 │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ orreq r2, r0, r8, ror #19 │ │ │ │ @@ -811150,16 +811150,16 @@ │ │ │ │ strheq r8, [fp, #-184] @ 0xffffff48 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r0, asr #30 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r6, [r2, r0] │ │ │ │ @ instruction: 0x0119c098 │ │ │ │ tsteq r9, r8, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r9, r0, lsr #27 │ │ │ │ + tsteq r9, r0, lsl lr │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r4, r4, r8, asr r5 │ │ │ │ tsteq r9, r0, lsl #1 │ │ │ │ @@ -811230,58 +811230,58 @@ │ │ │ │ cmpeq fp, r8, lsl #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r9, [sl, #-8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r8, lsl lr │ │ │ │ + tsteq r9, r8, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ @ instruction: 0x0119c1b0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq r9, r0, asr #3 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x0119c1d8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119c1f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01884498 │ │ │ │ tsteq r9, r0, lsl #4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r0, asr #3 │ │ │ │ tsteq r9, r0, lsr #4 │ │ │ │ - @ instruction: 0x0119c1d0 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, lsr r2 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r5 │ │ │ │ - tsteq r9, r8, lsr r2 │ │ │ │ - andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, lsr #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r9, r0, lsr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ @ instruction: 0x01902398 │ │ │ │ - tsteq r9, r8, lsl #19 │ │ │ │ - cmpeq r2, r8, lsr #24 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq pc, r0, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01884498 │ │ │ │ tsteq r9, r0, lsl #5 │ │ │ │ @@ -811422,76 +811422,76 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, asr #13 │ │ │ │ cmpeq fp, r8, lsr r0 │ │ │ │ @ instruction: 0x0119c490 │ │ │ │ rsceq pc, r4, r0, lsl r6 @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq pc, r0, r8, ror #18 │ │ │ │ + tsteq r9, r8, lsl #19 │ │ │ │ + cmpeq r2, r8, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ - smlatbeq r1, r0, r0, r1 │ │ │ │ - orreq r5, sp, r8, ror #7 │ │ │ │ + tsteq r9, r0, lsl #10 │ │ │ │ + orreq r0, r0, r8, ror #28 │ │ │ │ tsteq r8, r0, ror #27 │ │ │ │ orreq ip, r1, r8, asr #11 │ │ │ │ - tsteq r9, r8, lsl #10 │ │ │ │ - orreq r0, r0, r8, ror #28 │ │ │ │ + @ instruction: 0x0119c4f0 │ │ │ │ + @ instruction: 0x018022b8 │ │ │ │ rsbsle r3, sl, r4, ror #16 │ │ │ │ orreq ip, r1, r8, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119c4d0 │ │ │ │ tsteq r9, r8, ror #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r0, lsl #10 │ │ │ │ - @ instruction: 0x018022b8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r9, [r2, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, ror #18 │ │ │ │ - tsteq r9, r0, lsl #11 │ │ │ │ - @ instruction: 0x0119c4f0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq r9, [r2, r0] │ │ │ │ + tsteq r9, r0, ror #10 │ │ │ │ + tsteq r9, r8, asr #9 │ │ │ │ + tsteq r9, r0, lsr #10 │ │ │ │ + ldrdeq lr, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r9 │ │ │ │ tsteq r9, r8, lsr #10 │ │ │ │ - ldrdeq lr, [r0, r0] │ │ │ │ - tsteq r9, r0, ror #10 │ │ │ │ rsbseq ip, sl, r0, asr #14 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq pc, r0, r8, ror #18 │ │ │ │ tsteq r9, r8, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ tsteq r9, r8, asr #10 │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq pc, r0, r8, ror #18 │ │ │ │ + tsteq r9, r8, lsl #10 │ │ │ │ tsteq r9, r0, ror r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsr #10 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, asr #9 │ │ │ │ + @ instruction: 0x0119c4b8 │ │ │ │ + smlatbeq r1, r0, r0, r1 │ │ │ │ + orreq r5, sp, r8, ror #7 │ │ │ │ tsteq r9, r0, ror #27 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ tsteq r9, r0, lsr #26 │ │ │ │ - @ instruction: 0x0119c4b8 │ │ │ │ + tsteq r9, r8, lsl #11 │ │ │ │ tsteq r9, r8, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r1, sl, r8, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a2790 │ │ │ │ @ instruction: 0x0119c5d0 │ │ │ │ @@ -811738,32 +811738,32 @@ │ │ │ │ orreq r3, r1, r8, asr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x0119c990 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, sp, r0, lsl #6 │ │ │ │ - tsteq sl, r0, asr #2 │ │ │ │ - tsteq r9, r8, asr #4 │ │ │ │ + @ instruction: 0x0119c9d8 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr #8 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ @ instruction: 0x0180d898 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119c9b0 │ │ │ │ tsteq r9, r8, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ ldrheq r7, [r9, -r0] │ │ │ │ cmpeq fp, r8, asr #8 │ │ │ │ - tsteq r9, r0, lsl #23 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq r9, r0, lsl #11 │ │ │ │ + orreq sl, sl, r0, lsl #26 │ │ │ │ tsteq r9, r8, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119a3b8 │ │ │ │ @@ -811860,16 +811860,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r9, r0, ror #22 │ │ │ │ strdeq sp, [r3], #232 @ 0xe8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r8, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, lsl r3 │ │ │ │ - tsteq r9, r8, lsl #11 │ │ │ │ - orreq sl, sl, r0, lsl #26 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0119c998 │ │ │ │ @ instruction: 0x0119cb90 │ │ │ │ rsceq sp, r3, r0, lsl pc │ │ │ │ cmpeq sl, r8, asr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -811922,24 +811922,24 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x011158b0 │ │ │ │ @ instruction: 0x0182c3b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0119c9d8 │ │ │ │ + tsteq sl, r0, asr #2 │ │ │ │ + tsteq r9, r8, asr #4 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r4, r9, r0, lsl #20 │ │ │ │ @ instruction: 0x0119ccb8 │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq ip, [r2, r8] │ │ │ │ - tsteq r5, r0, lsr #25 │ │ │ │ - orreq r4, ip, r0, ror r0 │ │ │ │ + tsteq r9, r0, lsl #23 │ │ │ │ + tsteq r9, r0, asr r2 │ │ │ │ tsteq r9, r8, lsr #25 │ │ │ │ strdeq lr, [r7, #-56] @ 0xffffffc8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq lr, r7, r0, lsr #15 │ │ │ │ tsteq r9, r8, ror #25 │ │ │ │ @@ -811956,16 +811956,16 @@ │ │ │ │ @ instruction: 0x018732b0 │ │ │ │ tsteq r9, r8, lsl sp │ │ │ │ tsteq r9, r0, ror #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq r9, r8, ror ip │ │ │ │ - tsteq r9, r8, lsr #9 │ │ │ │ + tsteq r5, r0, lsr #25 │ │ │ │ + orreq r4, ip, r0, ror r0 │ │ │ │ smlabteq r1, r8, r0, r3 │ │ │ │ orreq pc, lr, r0, ror #26 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r9, r0, ror sp │ │ │ │ tsteq r9, r0, lsl sp │ │ │ │ tsteq r9, r8, ror #29 │ │ │ │ @@ -811993,15 +811993,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r8, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, pc, r8, lsl #20 │ │ │ │ tstpeq r9, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0119cc98 │ │ │ │ + tsteq r9, r0, lsl #26 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq sp, r8, r0, lsr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0119cef0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, lsr #9 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ @@ -812081,17 +812081,17 @@ │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119ced8 │ │ │ │ tstpeq r9, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r8, asr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0119cef8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011a2db0 │ │ │ │ + @ instruction: 0x0119d6d0 │ │ │ │ + @ instruction: 0x0119cc98 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0189ca98 │ │ │ │ tsteq r9, r0, lsl pc │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x0118dff0 │ │ │ │ @@ -812110,26 +812110,26 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r8, asr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r8, r8, asr r4 │ │ │ │ - tsteq r9, r0, lsl #26 │ │ │ │ + @ instruction: 0x0119cef8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl #31 │ │ │ │ @ instruction: 0x01432298 │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq r9, r0, ror pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq r9, r0, lsr #31 │ │ │ │ @ instruction: 0x01872fb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x0119cfb8 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -812190,16 +812190,16 @@ │ │ │ │ orreq r7, r7, r8, lsr sp │ │ │ │ tsteq r9, r0, asr #1 │ │ │ │ tsteq r9, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x0119cf90 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq r9, r8, asr #1 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119e3b8 │ │ │ │ ldrdeq r8, [fp, #-184] @ 0xffffff48 │ │ │ │ @ instruction: 0x0119cff0 │ │ │ │ orreq r3, r7, r8, ror #18 │ │ │ │ tsteq r9, r8, ror #1 │ │ │ │ ldrheq sp, [r9, -r8] │ │ │ │ tsteq r9, r0, ror #2 │ │ │ │ @@ -812237,15 +812237,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #2 │ │ │ │ tsteq r9, r0, lsr #13 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0119cf90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl r7 │ │ │ │ @ instruction: 0x0119d1d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, sl, r0, asr #12 │ │ │ │ tsteq r8, r0, lsr r5 │ │ │ │ @@ -812573,41 +812573,41 @@ │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsl #13 │ │ │ │ tsteq r9, r0, asr #12 │ │ │ │ cmpeq fp, r8, lsr r9 │ │ │ │ tsteq r9, r8, lsr #13 │ │ │ │ - tsteq r9, r8, lsr #1 │ │ │ │ - tsteq r9, r0, asr #13 │ │ │ │ lsleq r1, r8, #7 │ │ │ │ + tsteq r9, r0, asr #13 │ │ │ │ + andle r0, r0, r0 │ │ │ │ @ instruction: 0x0119d6b8 │ │ │ │ rsceq ip, r3, r0, ror #31 │ │ │ │ @ instruction: 0x014b6498 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0119d6d0 │ │ │ │ - andle r0, r0, r0 │ │ │ │ - @ instruction: 0x0119e7b0 │ │ │ │ - qdaddeq r8, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r0, lsl #26 │ │ │ │ - tsteq r9, r0, ror #13 │ │ │ │ + @ instruction: 0x0119e7b0 │ │ │ │ + qdaddeq r8, r8, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011a2dd8 │ │ │ │ + tsteq r9, r8, lsl #14 │ │ │ │ orreq r7, sp, r8, lsr r2 │ │ │ │ - tsteq r9, r8, lsl pc │ │ │ │ - andle r0, r0, r2, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sl, [sl, r0] │ │ │ │ - tsteq r9, r8, lsl #14 │ │ │ │ + tsteq r9, r0, lsl #14 │ │ │ │ strdeq sl, [sl, r0] │ │ │ │ + @ instruction: 0x0115c7f0 │ │ │ │ + orreq sl, sl, r8, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsr r9 │ │ │ │ - tsteq r5, r8, lsr r8 │ │ │ │ - orreq sl, sl, r8, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, lsl lr │ │ │ │ + tsteq r9, r0, lsl #25 │ │ │ │ + andle r0, r0, r2, lsl #1 │ │ │ │ tsteq r6, r8, asr #32 │ │ │ │ cmpeq fp, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ orreq ip, r9, r8, ror #21 │ │ │ │ tsteq r9, r0, lsr r7 │ │ │ │ @@ -812616,48 +812616,48 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ ldrdeq r7, [r7, #-104] @ 0xffffff98 │ │ │ │ tsteq r9, r8, asr #14 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ - @ instruction: 0x0119d8f8 │ │ │ │ - smlabteq r0, r0, r9, pc @ │ │ │ │ - @ instruction: 0x0119d8f0 │ │ │ │ + @ instruction: 0x0119d8d8 │ │ │ │ orreq r5, r0, r8, lsr #6 │ │ │ │ - @ instruction: 0x0119d7d0 │ │ │ │ + @ instruction: 0x0119d7b8 │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ + tsteq r9, r0, lsl #15 │ │ │ │ + orreq r0, r0, r0, asr #28 │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ tsteq r9, r8, ror r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr r7 │ │ │ │ smlalbteq r7, r7, r8, r6 @ │ │ │ │ tsteq r9, r8, lsl #15 │ │ │ │ - orreq r0, r0, r0, asr #28 │ │ │ │ - @ instruction: 0x0119d7b0 │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ + @ instruction: 0x0119d7b0 │ │ │ │ + orreq r0, r0, r8, lsl r4 │ │ │ │ tsteq r9, r0, lsr #15 │ │ │ │ strdeq r2, [r3, #-56] @ 0xffffffc8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119ec98 │ │ │ │ tsteq r9, r8, lsr #15 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0182c590 │ │ │ │ - @ instruction: 0x0119d7b8 │ │ │ │ - orreq r0, r0, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r0, lsl #11 │ │ │ │ + @ instruction: 0x0119d7d0 │ │ │ │ + tsteq r9, r0, ror #14 │ │ │ │ @ instruction: 0x0118dff0 │ │ │ │ @ instruction: 0x018865b8 │ │ │ │ tsteq r9, r8, ror r1 │ │ │ │ tsteq r9, r0, asr #15 │ │ │ │ tsteq r9, r0, asr #17 │ │ │ │ - tsteq r9, r0, lsl #15 │ │ │ │ + strdeq sl, [sl, r0] │ │ │ │ tsteq r9, r0, lsr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #15 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ @ instruction: 0x0119d7f0 │ │ │ │ orreq r7, r7, r8, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -812708,46 +812708,46 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ @ instruction: 0x0119d8b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x0119d8d8 │ │ │ │ - strdeq sl, [sl, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsl lr │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r9, r0, ror #18 │ │ │ │ tsteq r9, r8, asr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, lsl lr │ │ │ │ + tsteq r9, r8, asr r7 │ │ │ │ tsteq r9, r8, ror #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, ror #14 │ │ │ │ - tstpeq r9, r0, lsl r5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0119fbb8 │ │ │ │ + tstpeq r9, r8, asr #9 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r0, r0, r9, pc @ │ │ │ │ + tsteq r9, r8, asr r6 │ │ │ │ + orreq ip, r0, r8, ror fp │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl r9 │ │ │ │ cmpeq r7, r8, lsl #14 │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01877fb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ - tsteq r9, r0, ror #12 │ │ │ │ - orreq ip, r0, r8, ror fp │ │ │ │ - @ instruction: 0x0119def8 │ │ │ │ + @ instruction: 0x0119deb8 │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ + @ instruction: 0x0119d9f8 │ │ │ │ + ldrdeq ip, [r0, r0] │ │ │ │ @ instruction: 0x0119d9f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, ror r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01190c98 │ │ │ │ @@ -812786,16 +812786,16 @@ │ │ │ │ smlalbbeq r7, r9, r8, fp │ │ │ │ tsteq r9, r8, ror #19 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r9, r0, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r0, asr #20 │ │ │ │ - ldrdeq ip, [r0, r0] │ │ │ │ + tsteq r9, r8, ror #21 │ │ │ │ + strdeq sl, [sl, r0] │ │ │ │ @ instruction: 0x0119d9d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl sl │ │ │ │ @@ -812804,16 +812804,16 @@ │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ tsteq r9, r8, ror #20 │ │ │ │ tsteq r9, r0, lsr #20 │ │ │ │ tsteq r9, r8, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r4, r8, lsr #21 │ │ │ │ - tsteq r9, r0, lsl #22 │ │ │ │ - strdeq sl, [sl, r0] │ │ │ │ + tsteq r9, r8, asr #21 │ │ │ │ + orreq r0, r0, r0, lsl #11 │ │ │ │ tsteq r9, r0, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, asr sl │ │ │ │ @ instruction: 0x01015598 │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ @ instruction: 0x0119daf8 │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ @@ -812838,48 +812838,48 @@ │ │ │ │ @ instruction: 0x0119d498 │ │ │ │ tsteq r9, r0, lsr #21 │ │ │ │ rsceq fp, r4, r8, lsr #8 │ │ │ │ tsteq r9, r0, asr #21 │ │ │ │ tsteq r9, r0, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119d498 │ │ │ │ - tsteq r9, r8, ror #21 │ │ │ │ - orreq r0, r0, r0, lsl #11 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq sl, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x0119dab8 │ │ │ │ orreq ip, r2, r0, asr #5 │ │ │ │ tsteq r9, r8, lsr #22 │ │ │ │ @ instruction: 0x0119dad8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sl, [sl, r0] │ │ │ │ + tsteq r9, r8, lsr #26 │ │ │ │ + tsteq r9, r0, asr #20 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ @ instruction: 0x01876b90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119daf0 │ │ │ │ - @ instruction: 0x0119deb8 │ │ │ │ - tsteq r9, r8, asr #21 │ │ │ │ - tsteq r9, r8, lsr fp │ │ │ │ + tsteq r9, r8, lsl #22 │ │ │ │ orreq pc, r0, r0, asr r8 @ │ │ │ │ + tsteq r9, r8, asr #22 │ │ │ │ + orreq r5, r0, r0, asr #13 │ │ │ │ tsteq r9, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r7, r0, lsr r0 │ │ │ │ @ instruction: 0x011936b0 │ │ │ │ orreq sl, r2, r8, ror #4 │ │ │ │ tsteq r9, r8, ror #22 │ │ │ │ tsteq r9, r0, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x0119dbb8 │ │ │ │ - orreq r5, r0, r0, asr #13 │ │ │ │ - tsteq r9, r8, asr #22 │ │ │ │ + tsteq r9, r0, asr #22 │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r2, r0, lsl #26 │ │ │ │ + @ instruction: 0x0119dbb8 │ │ │ │ + tsteq r9, r8, lsr fp │ │ │ │ tsteq r9, r8, asr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r4, r8, lsr #21 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq ip, r1, r0, asr r5 │ │ │ │ @ instruction: 0x0119dbf8 │ │ │ │ @@ -812899,25 +812899,25 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r1, r8, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r4, [r9, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, ror #23 │ │ │ │ - tsteq r9, r0, asr #22 │ │ │ │ + @ instruction: 0x01801390 │ │ │ │ tsteq r9, r8, asr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ strdeq ip, [r5, -r8] │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ tsteq r9, r0, asr #24 │ │ │ │ - @ instruction: 0x01801390 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl #24 │ │ │ │ cmpeq r7, r8, lsr r7 │ │ │ │ tsteq r2, r0, lsr r2 │ │ │ │ orreq ip, r1, r8, lsl r6 │ │ │ │ tsteq r9, r8, lsr #24 │ │ │ │ @ instruction: 0x0119dbf0 │ │ │ │ tsteq r9, r8, lsl #24 │ │ │ │ @@ -812933,15 +812933,15 @@ │ │ │ │ tsteq r9, r0, ror ip │ │ │ │ tsteq r9, r0, lsr #24 │ │ │ │ smlabbeq r5, r0, pc, ip @ │ │ │ │ hvceq 37208 @ 0x9158 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, lsr #26 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, r2, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r9, r8] │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r9, r0, ror #24 │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ tsteq r9, r8, ror ip │ │ │ │ @@ -812988,18 +812988,18 @@ │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl #26 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq r9, r8, asr sp │ │ │ │ tsteq r9, r0, lsl sp │ │ │ │ - tsteq r9, r8, lsr #26 │ │ │ │ - orreq sl, r2, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r0, lsl #22 │ │ │ │ tsteq r9, r0, ror #27 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ tsteq r9, r0, asr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r6, r8, lsl r8 │ │ │ │ @@ -813091,31 +813091,31 @@ │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r8, lsr #16 │ │ │ │ tsteq r9, r8, ror #29 │ │ │ │ tsteq r9, r0, lsr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, lsl #22 │ │ │ │ + tsteq r9, r8, lsr r9 │ │ │ │ tsteq r9, r8, asr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0119ded8 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r0, ror #28 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq r0, r1, r8, lsl #8 │ │ │ │ tsteq r9, r0, ror #30 │ │ │ │ tsteq r9, r0, ror #29 │ │ │ │ tsteq r9, r0, lsr #30 │ │ │ │ orreq sl, r7, r8, lsr #7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0119d9f8 │ │ │ │ + tsteq r9, r0, asr r6 │ │ │ │ + tsteq r9, r0, lsr r9 │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r7, r0, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -813134,16 +813134,16 @@ │ │ │ │ orreq pc, r7, r0, asr r1 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ @ instruction: 0x0180d898 │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ tsteq r9, r8, asr pc │ │ │ │ - tsteq r9, r8, asr r6 │ │ │ │ - tsteq r9, r8, lsr r9 │ │ │ │ + tsteq r8, r8, lsr #1 │ │ │ │ + orreq sl, sl, r0, asr #28 │ │ │ │ tsteq r9, r8, ror pc │ │ │ │ strheq r9, [sl, #-136] @ 0xffffff78 │ │ │ │ @ instruction: 0x0119df90 │ │ │ │ andle r0, r0, r1 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq r4, r9, r8, lsl fp │ │ │ │ ldrheq lr, [r9, -r0] │ │ │ │ @@ -813210,46 +813210,46 @@ │ │ │ │ tsteq r9, r0, ror #1 │ │ │ │ tsteq r9, r8 │ │ │ │ cmpeq r3, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, lsl #2 │ │ │ │ + @ instruction: 0x0119e4b0 │ │ │ │ orreq sl, sl, r0, asr #28 │ │ │ │ smlatteq r9, r8, fp, r4 │ │ │ │ orreq r2, r8, r0, asr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ tsteq r9, r0, lsl #2 │ │ │ │ tsteq r9, r0, lsr #1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrheq lr, [r9, -r8] │ │ │ │ - tsteq r9, r0, asr r6 │ │ │ │ - orreq sl, sl, r0, asr #28 │ │ │ │ + tsteq r9, r8, lsl #2 │ │ │ │ + ldrdeq ip, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq fp, r0, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrsbeq lr, [r9, -r8] │ │ │ │ ldrsheq lr, [r9, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ ldrsheq lr, [r9, -r8] │ │ │ │ - tsteq r9, r0, lsl r1 │ │ │ │ - ldrdeq ip, [r0, r0] │ │ │ │ - tsteq r9, r0, ror #4 │ │ │ │ + tsteq r9, r8, asr r2 │ │ │ │ orreq sl, sl, r8, lsl lr │ │ │ │ + tsteq r9, r0, asr #4 │ │ │ │ + orreq r0, r0, r0, lsl #11 │ │ │ │ tsteq r0, r0, asr #24 │ │ │ │ @ instruction: 0x0182c5b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, ror #14 │ │ │ │ @ instruction: 0x0119e1d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119e1d0 │ │ │ │ @@ -813316,48 +813316,48 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r4, r4, r8, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsl #14 │ │ │ │ - tsteq r9, r8, asr r2 │ │ │ │ - orreq r0, r0, r0, lsl #11 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsl lr │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq r9, r0, lsl #5 │ │ │ │ tsteq r9, r8, asr #4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, lsl lr │ │ │ │ - @ instruction: 0x0119e4b0 │ │ │ │ - tsteq r9, r0, asr #4 │ │ │ │ + tsteq r9, r0, asr r4 │ │ │ │ + tsteq r9, r0, lsl r1 │ │ │ │ + @ instruction: 0x0119e290 │ │ │ │ + orreq pc, r0, r0, asr r8 @ │ │ │ │ tsteq r9, r8, lsl #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011a4cd0 │ │ │ │ orreq r2, sl, r0, ror #15 │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ orreq pc, r7, r8, asr #13 │ │ │ │ @ instruction: 0x0119e2d0 │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x0119e2b0 │ │ │ │ - orreq pc, r0, r0, asr r8 @ │ │ │ │ + tsteq r9, r0, asr #5 │ │ │ │ + orreq r5, r0, r0, asr #13 │ │ │ │ tsteq r9, r0, lsr #5 │ │ │ │ @ instruction: 0x01477798 │ │ │ │ tsteq r9, r8, lsr #5 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r7, [r7, r8] │ │ │ │ - tsteq r9, r0, lsl #6 │ │ │ │ - orreq r5, r0, r0, asr #13 │ │ │ │ - tsteq r9, r0, asr #5 │ │ │ │ + @ instruction: 0x0119e2b8 │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r1, r0, ror #31 │ │ │ │ + tsteq r9, r0, lsl #6 │ │ │ │ + @ instruction: 0x0119e2b0 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ @ instruction: 0x0119e2f8 │ │ │ │ tsteq r9, r8, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r8, asr #9 │ │ │ │ @ instruction: 0x0119e2d8 │ │ │ │ @@ -813365,15 +813365,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [r1, r8] │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ @ instruction: 0x0119e2f0 │ │ │ │ tsteq r9, r0, asr #6 │ │ │ │ - @ instruction: 0x0119e2b8 │ │ │ │ + @ instruction: 0x01801390 │ │ │ │ tsteq r9, r0, lsl r3 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ tsteq r9, r8, lsl r3 │ │ │ │ tsteq r9, r8, ror r3 │ │ │ │ @ instruction: 0x0119e298 │ │ │ │ smlalbbeq r7, r7, r8, r7 @ │ │ │ │ tsteq r9, r8, lsr #6 │ │ │ │ @@ -813381,15 +813381,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x018106b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr r3 │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ - @ instruction: 0x01801390 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0189c890 │ │ │ │ tsteq r0, r8, ror r4 │ │ │ │ orreq ip, r2, r0, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -813431,34 +813431,34 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, asr #7 │ │ │ │ tsteq r9, r0, lsl #8 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq r5, r0, lsl pc │ │ │ │ smlaltbeq r1, r9, r8, r6 │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, r2, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 37208 @ 0x9158 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, lsr r6 │ │ │ │ tsteq r9, r8, lsr #8 │ │ │ │ orreq r9, r9, r8, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #25 │ │ │ │ tsteq r9, r0, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r8, lsr #3 │ │ │ │ hvceq 37208 @ 0x9158 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r0, asr r4 │ │ │ │ - orreq sl, r2, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r0, ror #4 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r8, asr r6 │ │ │ │ tsteq r9, r0, lsl #9 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, lsl #29 │ │ │ │ @@ -813473,15 +813473,15 @@ │ │ │ │ tsteq r9, r8, lsl #9 │ │ │ │ andle r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #15 │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0119e290 │ │ │ │ + tsteq r9, r8, asr #1 │ │ │ │ tsteq r9, r0, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, asr #9 │ │ │ │ @@ -813577,55 +813577,55 @@ │ │ │ │ tsteq r9, r0, lsl r6 │ │ │ │ @ instruction: 0x018101b0 │ │ │ │ tsteq r9, r8, asr #12 │ │ │ │ tsteq r9, r0, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r8, [sl, #-40] @ 0xffffffd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, lsl #2 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, asr #1 │ │ │ │ - @ instruction: 0x0119f490 │ │ │ │ - tsteq r9, r8, ror #30 │ │ │ │ + @ instruction: 0x0119e098 │ │ │ │ + tstpeq r9, r8, lsl #9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0119def8 │ │ │ │ + tsteq r9, r8, ror r6 │ │ │ │ + orreq lr, r0, r8, ror #15 │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ cmpeq r9, r8, lsr #24 │ │ │ │ tsteq r9, r8, lsl #13 │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq r9, r0, lsl #13 │ │ │ │ - orreq lr, r0, r8, ror #15 │ │ │ │ - @ instruction: 0x0119f398 │ │ │ │ + @ instruction: 0x0119f290 │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ + tstpeq r9, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ + strdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r9, r8, lsl #28 │ │ │ │ - @ instruction: 0x0119f290 │ │ │ │ - strdeq r0, [r0, r8] │ │ │ │ + @ instruction: 0x0119e6b0 │ │ │ │ + orreq lr, r0, r8, ror #15 │ │ │ │ tsteq r9, r8, lsr #13 │ │ │ │ smlaleq r3, r4, r8, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ smlalbbeq r9, fp, r8, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0119e6d8 │ │ │ │ - orreq lr, r0, r8, ror #15 │ │ │ │ + @ instruction: 0x0119efb0 │ │ │ │ + orreq sl, sl, r0, asr #28 │ │ │ │ tsteq r9, r8, asr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r8, lsr #13 │ │ │ │ - @ instruction: 0x0119efb8 │ │ │ │ - orreq sl, sl, r0, asr #28 │ │ │ │ - @ instruction: 0x0119efb0 │ │ │ │ - strdeq r0, [r0, r8] │ │ │ │ tsteq r9, r8, lsr #31 │ │ │ │ + strdeq r0, [r0, r8] │ │ │ │ + @ instruction: 0x0119e790 │ │ │ │ orreq pc, r0, r8, ror #18 │ │ │ │ - tsteq r9, r0, ror r7 │ │ │ │ + @ instruction: 0x0119e6f0 │ │ │ │ orreq pc, r0, r0, lsr #12 │ │ │ │ + tsteq r9, r0, ror r7 │ │ │ │ + orreq sl, sl, r0, asr #28 │ │ │ │ tsteq r9, r0, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ @ instruction: 0x011b8cd0 │ │ │ │ tsteq r9, r8, lsl r7 │ │ │ │ @@ -813648,24 +813648,24 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, asr sl │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ tsteq r9, r8, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x0119e790 │ │ │ │ - orreq sl, sl, r0, asr #28 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq sp, [r0, r8] │ │ │ │ smlatbeq r2, r0, r8, sl │ │ │ │ @ instruction: 0x01897890 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsl #25 │ │ │ │ @ instruction: 0x0119e7d0 │ │ │ │ tsteq r9, r8, ror r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sp, [r0, r8] │ │ │ │ + tsteq r9, r8, ror #13 │ │ │ │ tsteq r8, r8, ror sl │ │ │ │ orreq pc, r9, r8, ror r9 @ │ │ │ │ tsteq r9, r8, lsr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -814175,41 +814175,41 @@ │ │ │ │ tsteq r9, r8, lsl #31 │ │ │ │ rsceq fp, r3, r8, ror #8 │ │ │ │ @ instruction: 0x0119ef90 │ │ │ │ tsteq r9, r0, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0119e6f0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, ror #13 │ │ │ │ - tstpeq r9, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r0, ror #13 │ │ │ │ + tstpeq r9, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0119e6d8 │ │ │ │ + tstpeq r9, r0, lsr r2 @ p-variant is OBSOLETE │ │ │ │ + orreq r0, r0, r0, lsl #11 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, asr #31 │ │ │ │ tsteq r9, r8, asr #27 │ │ │ │ strdeq r8, [sl, #-24] @ 0xffffffe8 │ │ │ │ - tstpeq r9, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ - orreq r0, r0, r0, lsl #11 │ │ │ │ + tstpeq r9, r8, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + orreq pc, r0, r8, ror #18 │ │ │ │ tsteq r9, r8, ror #31 │ │ │ │ orreq r5, r0, r0, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ - tstpeq r9, r0, lsr r2 @ p-variant is OBSOLETE │ │ │ │ - orreq pc, r0, r8, ror #18 │ │ │ │ + tstpeq r9, r0, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + orreq pc, r0, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, sl, r0, lsr r1 │ │ │ │ - tstpeq r9, r8, ror #2 @ p-variant is OBSOLETE │ │ │ │ - orreq pc, r0, r0, lsr #12 │ │ │ │ + @ instruction: 0x0119f1d0 │ │ │ │ + orreq sl, sl, r0, asr #28 │ │ │ │ tstpeq r6, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ cmpeq sl, r8, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tstpeq r9, r0, lsr r0 @ p-variant is OBSOLETE │ │ │ │ orreq r9, r0, r8, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -814286,20 +814286,20 @@ │ │ │ │ orreq r7, r9, r8, lsr #29 │ │ │ │ tstpeq r9, r8, asr r1 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ - tstpeq r9, r8, lsr #4 @ p-variant is OBSOLETE │ │ │ │ - orreq sl, sl, r0, asr #28 │ │ │ │ + tstpeq r9, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ + orreq r0, r1, r8, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl r5 │ │ │ │ - @ instruction: 0x0119f1d0 │ │ │ │ - orreq r0, r1, r8, asr lr │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq sp, [r0, r8] │ │ │ │ tstpeq r9, r8, lsl #3 @ p-variant is OBSOLETE │ │ │ │ strdeq sp, [r7, r0] │ │ │ │ @ instruction: 0x0119f198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118a9b0 │ │ │ │ ldrdeq r7, [r9, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -814313,15 +814313,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119f1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r9, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sp, [r0, r8] │ │ │ │ + tstpeq r9, r8, ror #2 @ p-variant is OBSOLETE │ │ │ │ tsteq r9, r8, asr r7 │ │ │ │ cmpeq fp, r8, lsl r5 │ │ │ │ @ instruction: 0x0119f1f0 │ │ │ │ strheq r4, [r8, #-8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r7, r8, asr #2 │ │ │ │ @ instruction: 0x0119f1f8 │ │ │ │ @@ -814335,23 +814335,23 @@ │ │ │ │ tstpeq r9, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r7, [r9, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r7, [r9, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r9, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0119eff0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r9, r0, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0119efd8 │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ tstpeq r9, r0, lsl #5 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r8, lsr r2 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0119eff0 │ │ │ │ + @ instruction: 0x0119efb8 │ │ │ │ tstpeq r9, r0, ror r2 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r9, r0, ror #4 @ p-variant is OBSOLETE │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ tstpeq r9, r8, ror #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0119f2f0 │ │ │ │ tstpeq r9, r0, ror #3 @ p-variant is OBSOLETE │ │ │ │ @@ -814359,17 +814359,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ orreq ip, r1, r0, lsr r2 │ │ │ │ tstpeq r9, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0119efd8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x0119e6b0 │ │ │ │ + @ instruction: 0x0119e690 │ │ │ │ + tstpeq r9, r0, lsl #9 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r0, lsl #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119f298 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tstpeq r9, r0, lsr #5 @ p-variant is OBSOLETE │ │ │ │ smlaltteq pc, sl, r8, lr @ │ │ │ │ @ instruction: 0x0119f2b8 │ │ │ │ @@ -814426,39 +814426,39 @@ │ │ │ │ strdeq fp, [r4], #8 @ │ │ │ │ tstpeq r9, r8, lsl #7 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01477998 │ │ │ │ @ instruction: 0x0119f390 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, lsr #3 │ │ │ │ - tstpeq r9, r8, lsl #9 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0119e690 │ │ │ │ + tstpeq r9, r8, ror r4 @ p-variant is OBSOLETE │ │ │ │ + orreq r0, r0, r0, lsl #11 │ │ │ │ tsteq r9, r0, lsr #17 │ │ │ │ smlalbteq r9, sl, r8, r8 │ │ │ │ @ instruction: 0x0119f3b0 │ │ │ │ strdeq r0, [r0, r0] │ │ │ │ @ instruction: 0x0119f3b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r9, r0, asr #7 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, asr #7 │ │ │ │ - tstpeq r9, r0, lsl #9 @ p-variant is OBSOLETE │ │ │ │ - orreq r0, r0, r0, lsl #11 │ │ │ │ - tstpeq r9, r8, ror r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ orreq pc, r0, r8, ror #18 │ │ │ │ + tstpeq r9, r8, ror #7 @ p-variant is OBSOLETE │ │ │ │ + orreq pc, r0, r0, lsr #12 │ │ │ │ tsteq r9, r0, asr #5 │ │ │ │ smlalbteq r9, sl, r8, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ @ instruction: 0x0119f3f0 │ │ │ │ - orreq pc, r0, r0, lsr #12 │ │ │ │ - tstpeq r9, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ orreq sl, sl, r0, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq sp, [r0, r8] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r8, r8, lsl #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ tstpeq r9, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a45b8 │ │ │ │ @@ -814481,37 +814481,37 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r9, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r9, r8, asr #8 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sp, [r0, r8] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r9, r8, ror #7 @ p-variant is OBSOLETE │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0119f3d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r9, r8, asr #7 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, ror r6 │ │ │ │ + @ instruction: 0x0119f398 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r9, r0, ror #12 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0119d8f8 │ │ │ │ @ instruction: 0x0119f4b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tstpeq r9, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r0, lsr #9 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r9, r0, asr #9 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r0, lsr r9 │ │ │ │ + tstpeq r9, r0, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0119fbb8 │ │ │ │ @ instruction: 0x0119f4d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0119f4f8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x0119f4f0 │ │ │ │ @@ -814570,28 +814570,28 @@ │ │ │ │ ldrdeq r4, [r8, #-8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq lr, r8, r0, r6 │ │ │ │ @ instruction: 0x0119f5d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tstpeq r9, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r8, ror #19 @ p-variant is OBSOLETE │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ tstpeq r9, r8, ror #11 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r0, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ tstpeq r9, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq pc, r0, r1, lr │ │ │ │ orreq r8, r7, r0, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ - ldrsheq r9, [r2, #-184] @ 0xffffff48 │ │ │ │ + tstpeq r9, r0, ror r7 @ p-variant is OBSOLETE │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ tstpeq r9, r8, ror #14 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r9, r8, lsl r6 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r0, lsr r6 @ p-variant is OBSOLETE │ │ │ │ @@ -814672,19 +814672,19 @@ │ │ │ │ tstpeq r9, r0, asr #14 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r9, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r8, lsl #13 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tstpeq r9, r8, ror r7 @ p-variant is OBSOLETE │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ - tstpeq r9, r8, asr #9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0119f490 │ │ │ │ orreq sl, sl, r8, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tstpeq r9, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #27 │ │ │ │ @ instruction: 0x010992b8 │ │ │ │ orreq r8, r7, r8, ror #3 │ │ │ │ @ instruction: 0x0119f798 │ │ │ │ rsceq fp, r4, r8, asr #13 │ │ │ │ strheq lr, [sl, #-168] @ 0xffffff58 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -814816,42 +814816,42 @@ │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tstpeq r9, r8, lsr #19 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r9, r0, ror r7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r8, ror r7 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r0, asr r7 │ │ │ │ @ instruction: 0x0119f9d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl #16 │ │ │ │ tsteq pc, r8, lsl #15 │ │ │ │ orreq ip, r9, r0, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r3, r8, lsr #5 │ │ │ │ cmpeq sl, r8, lsl #16 │ │ │ │ smlabbeq fp, r0, fp, r8 │ │ │ │ orreq r8, r7, r8, lsl #5 │ │ │ │ + tsteq r9, r8, lsr #9 │ │ │ │ + ldrsheq r9, [r2, #-184] @ 0xffffff48 │ │ │ │ @ instruction: 0x0119f9b0 │ │ │ │ - tsteq r9, r8, asr r7 │ │ │ │ - tsteq r1, r0, ror #30 │ │ │ │ - strdeq r2, [ip, r8] │ │ │ │ + tsteq r9, r8, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r9, r8, rrx │ │ │ │ tstpeq r9, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tstpeq r9, r8, ror #19 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0119d6f0 │ │ │ │ + tsteq r1, r0, ror #30 │ │ │ │ + strdeq r2, [ip, r8] │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ @ instruction: 0x018782b0 │ │ │ │ rsbeq r0, r0, #112, 18 @ 0x1c0000 │ │ │ │ strdeq r0, [sp, #-56] @ 0xffffffc8 │ │ │ │ tstpeq r9, r0, asr #20 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r9, r0, asr #19 @ p-variant is OBSOLETE │ │ │ │ @@ -814870,15 +814870,15 @@ │ │ │ │ orrseq r4, r0, r8, lsr #11 │ │ │ │ tstpeq r9, r0, lsl #21 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ - tsteq sl, r0, ror #11 │ │ │ │ + tsteq sl, r8, lsl r6 │ │ │ │ tstpeq r9, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0119fa98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ orreq r5, pc, r8, lsl #20 │ │ │ │ @@ -816126,17 +816126,17 @@ │ │ │ │ orreq r5, r7, r8, ror #24 │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - ldrdeq r1, [r0, -r0] │ │ │ │ - orreq r8, r2, r0, lsr pc │ │ │ │ - tstpeq r9, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0119f9f0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r8, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq r2, r8, r0, lsl r7 │ │ │ │ tsteq sl, r8, lsl #29 │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ @@ -816145,15 +816145,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r7, r0, lsl pc │ │ │ │ ldrsheq r1, [sl, -r0] │ │ │ │ orreq r6, r8, r8, ror r9 │ │ │ │ tsteq sl, r0, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, ror #28 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsl #29 │ │ │ │ @ instruction: 0x011a0e98 │ │ │ │ @@ -816164,16 +816164,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011a0eb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sl, r0, ror lr │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq sl, r8, asr #32 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011a0ed8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r7, r0, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -816265,19 +816265,19 @@ │ │ │ │ tsteq sl, r0, asr #32 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r7, r0, lsl pc │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, rrx │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, ror lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ ldrheq r1, [sl, -r0] │ │ │ │ - tsteq sl, r0, asr #29 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ tsteq sl, r8, lsr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r4], #8 @ │ │ │ │ tsteq sl, r8, ror r0 │ │ │ │ @@ -816289,29 +816289,29 @@ │ │ │ │ rsceq fp, r4, r8, lsr r6 │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011a1098 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r8, ror #1 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tsteq sl, r0, ror #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sp, r3, r0, lsr sl │ │ │ │ ldrsbeq r1, [sl, -r0] │ │ │ │ @ instruction: 0x01477b98 │ │ │ │ ldrsbeq r1, [sl, -r8] │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r7, r0, lsr #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sl, r8, asr #2 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq sl, sl, r8, lsr #26 │ │ │ │ @ instruction: 0x011a6fb0 │ │ │ │ orreq r6, r8, r0, lsr #19 │ │ │ │ tsteq sl, r8, lsr r1 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ tsteq sl, r8, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsl #2 │ │ │ │ @@ -816326,16 +816326,16 @@ │ │ │ │ tsteq sl, r0, lsr #2 │ │ │ │ tsteq sl, r8, lsr r1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq sl, r0, asr #2 │ │ │ │ tsteq sl, r0, lsl #3 │ │ │ │ tsteq sl, r8, asr #1 │ │ │ │ smlalbbeq r7, r7, r8, fp @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, lsr #26 │ │ │ │ + ldrdeq r1, [r0, -r0] │ │ │ │ + orreq r8, r2, r0, lsr pc │ │ │ │ tsteq sl, r8, asr r1 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ tsteq sl, r0, lsr #3 │ │ │ │ orreq sp, r7, r8, ror r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -816371,15 +816371,15 @@ │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ @ instruction: 0x018089b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, ror #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r7, [pc, r8] │ │ │ │ + orreq sl, sl, r8, ror #28 │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ cmpeq r8, r8, lsr r2 │ │ │ │ tsteq sl, r0, lsl r2 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r8, r0, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -816505,15 +816505,15 @@ │ │ │ │ tsteq sl, r0, lsl #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq sl, sl, r8, ror #28 │ │ │ │ + strdeq r7, [pc, r8] │ │ │ │ tsteq sl, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0118d3b0 │ │ │ │ cmpeq sl, r8, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r8, lsr r4 │ │ │ │ @@ -816620,58 +816620,58 @@ │ │ │ │ @ instruction: 0x011a15b8 │ │ │ │ @ instruction: 0x011a15d0 │ │ │ │ orreq pc, r7, r8, ror r1 @ │ │ │ │ tsteq sl, r8, lsr #11 │ │ │ │ orreq r7, r9, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sl, r0, ror #24 │ │ │ │ - tsteq sl, r8, asr #27 │ │ │ │ + tsteq sl, r0, lsl r6 │ │ │ │ + orreq r0, r0, r0, lsl #11 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq lr, r3, r8, lsl #2 │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sl, r8, lsl r6 │ │ │ │ - orreq r0, r0, r0, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ + tsteq sl, r0, ror #24 │ │ │ │ + tsteq sl, r8, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r8, r0] │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - adcle r9, r3, #160, 18 @ 0x280000 │ │ │ │ - orreq r8, r2, r0, lsr pc │ │ │ │ + tsteq sl, r8, asr #12 │ │ │ │ + orreq pc, r0, r0, asr r8 @ │ │ │ │ tsteq r7, r0, lsl #20 │ │ │ │ @ instruction: 0x01878490 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ - orreq pc, r0, r0, asr r8 @ │ │ │ │ + orreq sl, r2, r8, ror r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 41352 @ 0xa188 │ │ │ │ tsteq sl, r0, ror #12 │ │ │ │ - orreq sl, r2, r8, ror r1 │ │ │ │ - tsteq sl, r8, ror r6 │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ + tsteq sl, r8, ror r6 │ │ │ │ + strdeq sp, [r2, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018784b8 │ │ │ │ tsteq r6, r0, lsr #15 │ │ │ │ hvceq 41352 @ 0xa188 │ │ │ │ - tsteq sl, r8, lsl #13 │ │ │ │ - strdeq sp, [r2, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r0, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmppeq sl, r8, ror #8 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r0, lsl #11 │ │ │ │ + tsteq sl, r0, lsr r6 │ │ │ │ tsteq r9, r0, lsr sp │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ tsteq sl, r0, lsr #13 │ │ │ │ cmpeq r3, r8, asr sl │ │ │ │ tsteq sl, r8, lsr #13 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -816760,16 +816760,16 @@ │ │ │ │ cmpeq fp, r8, lsl r5 │ │ │ │ @ instruction: 0x011a17f0 │ │ │ │ tsteq sl, r8, lsr #15 │ │ │ │ tsteq sl, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r8, asr #12 │ │ │ │ + adcle r9, r3, #160, 18 @ 0x280000 │ │ │ │ + orreq r8, r2, r0, lsr pc │ │ │ │ tsteq sl, r0, lsr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r8, asr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ @@ -816791,15 +816791,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, lsr r6 │ │ │ │ + tsteq sl, r0, lsl r8 │ │ │ │ @ instruction: 0x011a1898 │ │ │ │ smlalbbeq r2, r3, r8, sl │ │ │ │ tsteq sl, r8, lsr #17 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -817972,16 +817972,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, asr #20 │ │ │ │ @ instruction: 0x011a2af8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #21 │ │ │ │ - tsteq sl, r8, lsl r2 │ │ │ │ - @ instruction: 0x0119f9f0 │ │ │ │ + @ instruction: 0x011a2bb8 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r9, [fp, #-152] @ 0xffffff68 │ │ │ │ tsteq sl, r8, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01166cb8 │ │ │ │ @@ -818018,16 +818018,16 @@ │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r9, r8] │ │ │ │ @ instruction: 0x011a2bb0 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r8, r8, lsl #14 │ │ │ │ - @ instruction: 0x011a2d90 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq sl, r8, lsl #13 │ │ │ │ + orreq sl, sl, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r9, r0, lsr #19 │ │ │ │ @ instruction: 0x011a2bd0 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq sl, r0, lsl ip │ │ │ │ @@ -818136,34 +818136,34 @@ │ │ │ │ cmpeq r9, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl sl │ │ │ │ tsteq sl, r0, asr sp │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ cmpeq r9, r8, lsl #20 │ │ │ │ - tsteq sl, r0, lsl r8 │ │ │ │ - orreq sl, sl, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011a2bb8 │ │ │ │ + tsteq sl, r0, lsl #22 │ │ │ │ + tsteq sl, r8, lsl r2 │ │ │ │ + tstpeq r9, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ tsteq sl, r8, ror sp │ │ │ │ cmpeq fp, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r7, r8, ror #13 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sl, r0, ror lr │ │ │ │ + @ instruction: 0x011a2d90 │ │ │ │ + tsteq sl, r0, ror #11 │ │ │ │ @ instruction: 0x011a2dd0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x011a2d98 │ │ │ │ - tsteq sl, r0, lsl r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sl, r0, ror lr │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ ldrdeq pc, [pc, r0] │ │ │ │ @ instruction: 0x011a2df0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r0, lsr #24 │ │ │ │ @@ -818500,16 +818500,16 @@ │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ @ instruction: 0x011a32f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl r9 │ │ │ │ tsteq sl, r8, lsr #6 │ │ │ │ rsceq sl, r4, r0, ror #15 │ │ │ │ - tsteq sl, r8, lsr #14 │ │ │ │ - @ instruction: 0x0119a8d0 │ │ │ │ + @ instruction: 0x011a2db0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #6 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ @ instruction: 0x011a33b0 │ │ │ │ @@ -818606,34 +818606,34 @@ │ │ │ │ orreq lr, r9, r8, lsl #9 │ │ │ │ tsteq sl, r0, ror #9 │ │ │ │ @ instruction: 0x011a34b8 │ │ │ │ tsteq sl, r0, ror #4 │ │ │ │ smlalbteq r9, r9, r8, fp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r8, [sl, #-40] @ 0xffffffd8 │ │ │ │ - @ instruction: 0x011a2dd8 │ │ │ │ + tsteq sl, r0, asr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, r5 │ │ │ │ tsteq sl, r8, lsl #10 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsl r5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ - tsteq sl, r8, lsl r5 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq sl, r8, lsr r5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ cmppeq sl, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sp, r4, r0, lsl r8 │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ @@ -818679,45 +818679,45 @@ │ │ │ │ @ instruction: 0x011a35f8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsl #11 │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r8, lsl r5 │ │ │ │ tsteq sl, r8, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq sl, r8, asr #12 │ │ │ │ tsteq sl, r8, lsl r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ - tsteq sl, r0, lsr r5 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ tsteq sl, r8, lsr #9 │ │ │ │ smlaltteq r9, r9, r8, fp @ │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r8, r7, r0, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ tsteq sl, r0, asr fp │ │ │ │ tsteq sl, r0, ror #12 │ │ │ │ tsteq sl, r0, lsl #14 │ │ │ │ tsteq sl, r8, ror #11 │ │ │ │ cmpeq r3, r8, asr ip │ │ │ │ tsteq sl, r0, ror r6 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ - tsteq sl, r0, lsl #13 │ │ │ │ andle r0, r0, r0 │ │ │ │ - @ instruction: 0x010b0298 │ │ │ │ - smlaltteq r9, r9, r8, fp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, sl, r8, ror #28 │ │ │ │ + @ instruction: 0x010b0298 │ │ │ │ + smlaltteq r9, r9, r8, fp @ │ │ │ │ + tsteq sl, r8, lsr #14 │ │ │ │ + @ instruction: 0x0119a8d0 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ mrseq r0, (UNDEF: 14) │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018787b0 │ │ │ │ tsteq sl, r0, lsr #13 │ │ │ │ tsteq sl, r8, lsl r7 │ │ │ │ @ instruction: 0x011a3598 │ │ │ │ @@ -818761,15 +818761,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r8, r7, r8, lsr ip │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ + tsteq sl, r0, lsl #13 │ │ │ │ tsteq sl, r8, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r4, r8, asr sp │ │ │ │ tsteq r4, r8, lsl #30 │ │ │ │ orreq r6, r7, r0, ror #23 │ │ │ │ @ instruction: 0x011a3798 │ │ │ │ @@ -818804,15 +818804,15 @@ │ │ │ │ ldrdeq lr, [sl, #-184] @ 0xffffff48 │ │ │ │ tsteq sl, r0, ror #15 │ │ │ │ cmpeq sl, r8, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq sl, r8, asr ip │ │ │ │ orreq r7, sp, r0, lsl r2 │ │ │ │ - tsteq sl, r8, lsr #28 │ │ │ │ + tsteq sl, r8, asr #2 │ │ │ │ orreq r8, r2, r8, lsr #26 │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ orreq r3, r7, r8, asr r5 │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @@ -821972,30 +821972,30 @@ │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ tsteq sl, r0, ror r9 │ │ │ │ orreq lr, r9, r8, lsr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r9, r0, lsl r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018d3d90 │ │ │ │ - tsteq sl, r0, asr #19 │ │ │ │ - cmpeq sp, r8, asr r7 │ │ │ │ + tsteq sl, r0, lsr #19 │ │ │ │ + orreq r0, r1, r0, ror pc │ │ │ │ @ instruction: 0x011a6990 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011a6998 │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ tsteq sl, r0, lsl r9 │ │ │ │ smlaltbeq r8, r7, r8, r4 │ │ │ │ - @ instruction: 0x011a69b8 │ │ │ │ - orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlaltbeq r2, ip, r8, r3 │ │ │ │ @ instruction: 0x011a4dd0 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq lr, r3, r8, lsr #28 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlaltbeq r2, ip, r8, r3 │ │ │ │ + tsteq sl, r0, asr #19 │ │ │ │ + cmpeq sp, r8, asr r7 │ │ │ │ tsteq sl, r0, asr #21 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x011a69d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ @@ -822406,15 +822406,15 @@ │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r9, #-232] @ 0xffffff18 │ │ │ │ tsteq sl, r8, asr #32 │ │ │ │ @ instruction: 0x011a76d8 │ │ │ │ tstpeq r4, r0, rrx @ p-variant is OBSOLETE │ │ │ │ orreq r8, r9, r8, lsr r0 │ │ │ │ - tsteq sl, r0, lsl #19 │ │ │ │ + @ instruction: 0x011a69b8 │ │ │ │ cmpeq sp, r8, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr r0 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq sl, r8, asr r0 │ │ │ │ cmpeq fp, r8, lsl r7 │ │ │ │ @@ -826222,15 +826222,15 @@ │ │ │ │ @ instruction: 0x01801390 │ │ │ │ @ instruction: 0x011aabd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr #14 │ │ │ │ - @ instruction: 0x011ac198 │ │ │ │ + tsteq sl, r8, lsr #3 │ │ │ │ strdeq r2, [ip, r8] │ │ │ │ @ instruction: 0x011aabf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011aacf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -827066,16 +827066,16 @@ │ │ │ │ orreq r9, r7, r8, lsl #13 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0x011ab8f0 │ │ │ │ tsteq sl, r0, lsl #18 │ │ │ │ tsteq sl, r8, asr #18 │ │ │ │ tsteq sl, r8, lsr #17 │ │ │ │ - tsteq sl, r8, ror #19 │ │ │ │ - @ instruction: 0x011ac298 │ │ │ │ + tsteq sl, r0, lsr #20 │ │ │ │ + tsteq sl, r0, lsr #5 │ │ │ │ tsteq sl, r8, asr #20 │ │ │ │ cmpeq sl, r8, asr #24 │ │ │ │ tsteq sl, r0, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011ab9b0 │ │ │ │ @@ -827118,30 +827118,30 @@ │ │ │ │ rsceq r5, r4, r0, asr r3 │ │ │ │ smlalbbeq r1, sl, r8, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl #28 │ │ │ │ tsteq fp, r8, lsl #25 │ │ │ │ orreq r4, sl, r8, asr #14 │ │ │ │ - tsteq sl, r0, lsr r0 │ │ │ │ - strheq r4, [sp, #-120] @ 0xffffff88 │ │ │ │ - tsteq sl, r0, lsr #20 │ │ │ │ + @ instruction: 0x011ab9f0 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + cmpeq ip, r8, lsl #10 │ │ │ │ tsteq sl, r8, ror #13 │ │ │ │ cmpeq fp, r8, lsl #28 │ │ │ │ tsteq sl, r8, lsl #20 │ │ │ │ smlalbteq sl, sl, r8, r1 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r0, r4, r8, asr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - cmpeq ip, r8, lsl #10 │ │ │ │ + tsteq sl, r0, lsr r0 │ │ │ │ + strheq r4, [sp, #-120] @ 0xffffff88 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x019031f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq sl, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -827320,18 +827320,18 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011abcf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011abcf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsl #26 │ │ │ │ rsceq r9, r3, r8, ror lr │ │ │ │ - tsteq r1, r0, lsr #10 │ │ │ │ - orreq r5, r0, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r0, lsr #32 │ │ │ │ + tsteq r1, r0, lsr #10 │ │ │ │ + orreq r5, r0, r0, lsr #12 │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr sp │ │ │ │ @@ -827571,15 +827571,15 @@ │ │ │ │ tsteq sl, r8, lsl #1 │ │ │ │ ldrdeq fp, [r4], #40 @ 0x28 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r0, lsl #29 │ │ │ │ tsteq sl, r8, ror #1 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ - tsteq sl, r0, lsl sp │ │ │ │ + tsteq sl, r8, lsl sp │ │ │ │ tsteq sl, r0, ror #3 │ │ │ │ strheq sl, [r9, #-120] @ 0xffffff88 │ │ │ │ ldrdeq lr, [r2, -r0] │ │ │ │ orreq r0, r8, r0, lsr ip │ │ │ │ tsteq sl, r0, asr r1 │ │ │ │ tsteq sl, r8, lsl #2 │ │ │ │ tsteq sl, r0, lsr #2 │ │ │ │ @@ -827611,19 +827611,19 @@ │ │ │ │ @ instruction: 0x011ac1d8 │ │ │ │ tsteq sl, r8, ror r1 │ │ │ │ tsteq r1, r8, asr #18 │ │ │ │ @ instruction: 0x01814198 │ │ │ │ tsteq sl, r8, asr #3 │ │ │ │ tsteq sl, r8, lsl #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018d3d90 │ │ │ │ + orreq fp, sl, r8, asr #32 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ strdeq sl, [r9, #-136] @ 0xffffff78 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r8, asr #32 │ │ │ │ + @ instruction: 0x018d3d90 │ │ │ │ @ instruction: 0x01099498 │ │ │ │ orreq r6, r8, r0, ror ip │ │ │ │ tsteq sl, r0, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ orreq r4, r1, r0, asr #3 │ │ │ │ tsteq sl, r0, lsl #4 │ │ │ │ @@ -827674,20 +827674,20 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ orreq r5, pc, r8, ror #8 │ │ │ │ @ instruction: 0x011acef8 │ │ │ │ hvceq 45928 @ 0xb368 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r1, r0, lsl fp │ │ │ │ + tsteq r0, r8, lsl #26 │ │ │ │ + orreq fp, sl, r0, ror r0 │ │ │ │ tsteq sl, r0, ror r1 │ │ │ │ tsteq sl, r0, lsl #5 │ │ │ │ - tsteq r0, r0, lsl sp │ │ │ │ - orreq fp, sl, r0, ror r0 │ │ │ │ - tsteq sl, r8, ror #6 │ │ │ │ - tsteq sl, r8, ror #23 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab098 │ │ │ │ tsteq sl, r0, ror #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r6, r7, r0, asr r5 │ │ │ │ tsteq sl, r0, lsl #6 │ │ │ │ @ instruction: 0x011ac2b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -827714,27 +827714,27 @@ │ │ │ │ orreq r7, r9, r8, lsr #29 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r0, asr r3 │ │ │ │ tsteq sl, r0, asr r3 │ │ │ │ tsteq sl, r0, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab098 │ │ │ │ + tsteq sl, r8, ror #6 │ │ │ │ + tsteq sl, r8, ror #23 │ │ │ │ tsteq sl, r0, ror #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #6 │ │ │ │ tsteq sl, r8, lsr #3 │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sl, r0, asr #7 │ │ │ │ + tsteq sl, r8, ror #14 │ │ │ │ svcgt 0x00ffffff │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ mrseq lr, (UNDEF: 22) │ │ │ │ orreq r2, sl, r0, ror #20 │ │ │ │ tsteq sl, r8, lsl #7 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ @@ -827748,16 +827748,16 @@ │ │ │ │ tsteq sl, r8, asr r3 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ strheq sl, [r9, #-8] │ │ │ │ @ instruction: 0x011ac3b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r2 │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ + strdeq r0, [r0, r0] │ │ │ │ tsteq sl, r8, lsl #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011ac3f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, ror #7 │ │ │ │ cmpeq r3, r8, lsl r9 │ │ │ │ tsteq sl, r8, ror #7 │ │ │ │ @@ -827854,20 +827854,20 @@ │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ tsteq sl, r8, lsr #10 │ │ │ │ ldrsbeq fp, [sl, -r8] │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ cmpeq fp, r8, lsr r8 │ │ │ │ - tsteq sl, r8, ror r5 │ │ │ │ - strdeq r0, [r0, r0] │ │ │ │ smlatbeq r0, r8, sp, r6 │ │ │ │ orreq fp, sl, r0, asr #1 │ │ │ │ - tsteq sl, r0, ror #14 │ │ │ │ + tsteq sl, r0, asr #14 │ │ │ │ orreq fp, sl, r0, asr #1 │ │ │ │ + tsteq r2, r0, asr #11 │ │ │ │ + orreq fp, sl, r8, ror #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r2, r8, asr #2 │ │ │ │ tsteq sl, r0, lsr #11 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ strdeq sl, [r9, #-136] @ 0xffffff78 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -827972,26 +827972,26 @@ │ │ │ │ orreq r6, r7, r0, ror #8 │ │ │ │ tsteq sl, r0, asr r7 │ │ │ │ tsteq sl, r0, lsr #14 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r6, r7, r0, asr r5 │ │ │ │ tsteq sl, r8, ror r7 │ │ │ │ tsteq sl, r0, lsr r7 │ │ │ │ - tsteq r2, r0, asr #11 │ │ │ │ + tsteq sl, r0, ror #14 │ │ │ │ orreq fp, sl, r8, ror #1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq sl, r8, ror #14 │ │ │ │ - orreq fp, sl, r8, ror #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ab098 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r2 │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ orreq r6, r7, r0, ror #8 │ │ │ │ tsteq sl, r0, lsr #15 │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ @ instruction: 0x011ac790 │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ tsteq sl, r8, lsr r8 │ │ │ │ @@ -828128,36 +828128,36 @@ │ │ │ │ @ instruction: 0x0182d198 │ │ │ │ tsteq sl, r8, lsl r9 │ │ │ │ cmpeq r7, r8, asr #30 │ │ │ │ @ instruction: 0x011ac9d0 │ │ │ │ tsteq sl, r8, ror r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x01015598 │ │ │ │ - @ instruction: 0x018e4898 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq fp, sl, r0, lsl r1 │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ @ instruction: 0x011ac9f8 │ │ │ │ tsteq sl, r8, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r0, lsl r1 │ │ │ │ + @ instruction: 0x011a11f8 │ │ │ │ + orreq fp, sl, r8, lsr r1 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq pc, r0, r8, ror #13 │ │ │ │ tsteq sl, r0, lsr #20 │ │ │ │ @ instruction: 0x011ac9f0 │ │ │ │ - tsteq sl, r0, lsl r4 │ │ │ │ - orreq fp, sl, r8, lsr r1 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq fp, sl, r0, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq pc, r3, r8, asr #28 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r3, r7, r8, ror r8 │ │ │ │ tsteq sl, r8, ror #20 │ │ │ │ @@ -828392,16 +828392,16 @@ │ │ │ │ orreq r6, r7, r0, asr r5 │ │ │ │ @ instruction: 0x011acdf8 │ │ │ │ @ instruction: 0x011acdb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r0, ror #2 │ │ │ │ + tsteq sl, r0, lsr lr │ │ │ │ + orreq fp, sl, r0, ror r0 │ │ │ │ ldrdeq sl, [r1, -r0] │ │ │ │ orreq r5, r0, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011acdd8 │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ @@ -828417,27 +828417,27 @@ │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r9, r7, r8, asr #10 │ │ │ │ tsteq sl, r8, asr #28 │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ - orreq fp, sl, r0, ror r0 │ │ │ │ - tsteq sl, r0, asr lr │ │ │ │ @ instruction: 0x018ab098 │ │ │ │ + tsteq sl, r0, asr lr │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01879598 │ │ │ │ tsteq sl, r0, lsl #29 │ │ │ │ tsteq sl, r0, asr #28 │ │ │ │ tsteq sl, r8, asr lr │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - tsteq sl, r0, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, ror #29 │ │ │ │ + tsteq sl, r0, ror #28 │ │ │ │ andle r0, r0, r0 │ │ │ │ + tsteq sl, r0, ror #29 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq lr, r2, r8, asr r6 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r2, r8, ror #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -828460,30 +828460,30 @@ │ │ │ │ @ instruction: 0x011aceb8 │ │ │ │ @ instruction: 0x011aced8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r0, r4, r8, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sl, r0, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, asr #7 │ │ │ │ @ instruction: 0x011acef0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r0, lsl r6 │ │ │ │ @ instruction: 0x014b3698 │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r8, ror #10 │ │ │ │ + @ instruction: 0x011acdd0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, lsr lr │ │ │ │ + orreq fp, sl, r0, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r8, lsr r1 │ │ │ │ tsteq sl, r0, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -828512,16 +828512,16 @@ │ │ │ │ tsteq sl, r8, asr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ tsteq sl, r0, ror pc │ │ │ │ cmpeq fp, r8, lsr r8 │ │ │ │ tsteq sl, r0, lsr #31 │ │ │ │ tsteq sl, r8, asr #30 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r0, lsl r1 │ │ │ │ + @ instruction: 0x01015598 │ │ │ │ + @ instruction: 0x018e4898 │ │ │ │ tsteq sl, r0, asr #31 │ │ │ │ strheq r5, [sl, #-248] @ 0xffffff08 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 42472 @ 0xa5e8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -828625,16 +828625,16 @@ │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r3, r7, r0, ror #4 │ │ │ │ tsteq sl, r0, lsr #3 │ │ │ │ tsteq sl, r8, asr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 42472 @ 0xa5e8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011ac9b0 │ │ │ │ - tsteq sl, r0, ror #1 │ │ │ │ + @ instruction: 0x011acfb0 │ │ │ │ + tsteq sl, r8, lsr #9 │ │ │ │ tsteq sl, r8, ror #22 │ │ │ │ @ instruction: 0x011ad1f0 │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r7, r0, lsr #15 │ │ │ │ @@ -828776,15 +828776,15 @@ │ │ │ │ cmpeq r9, r8, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, sp, r8, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ - tsteq fp, r8, asr ip │ │ │ │ + tsteq fp, r8, asr #25 │ │ │ │ tsteq sl, r0, lsr #5 │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ orreq r1, lr, r8, lsl #5 │ │ │ │ tsteq sl, r0, lsr #18 │ │ │ │ @ instruction: 0x011ad3d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r2, r0, lsr r3 │ │ │ │ @@ -829057,15 +829057,15 @@ │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq sl, r0, asr r8 │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sl, r8, ror r5 │ │ │ │ + tsteq sl, r0, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ @ instruction: 0x011ad9f8 │ │ │ │ strdeq r2, [ip, r8] │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tsteq sl, r8, ror r8 │ │ │ │ @@ -829613,29 +829613,29 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sl, r0, asr #16 │ │ │ │ tsteq sl, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, asr #31 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq fp, sl, r0, ror r0 │ │ │ │ + ldrsheq lr, [sl, -r8] │ │ │ │ orreq fp, sl, r0, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r3, r8, ror lr │ │ │ │ - tsteq sl, r8, lsl r1 │ │ │ │ - orreq fp, sl, r0, ror r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab098 │ │ │ │ tsteq sl, r0, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r8, r8, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab098 │ │ │ │ + tsteq sl, r8, ror #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01886db0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r1, r0, lsl fp │ │ │ │ tsteq sl, r8, asr #2 │ │ │ │ @@ -829652,16 +829652,16 @@ │ │ │ │ orreq fp, r7, r8, lsr #32 │ │ │ │ tsteq sl, r0, ror r1 │ │ │ │ orreq r9, r0, r0, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r7, r0, asr #19 │ │ │ │ @ instruction: 0x011ae190 │ │ │ │ @ instruction: 0x0180a990 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrsheq lr, [sl, -r8] │ │ │ │ + tsteq sl, r8, lsl r1 │ │ │ │ + @ instruction: 0x0180a990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr #2 │ │ │ │ @ instruction: 0x011ae198 │ │ │ │ tsteq sl, r0, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -829742,46 +829742,46 @@ │ │ │ │ orreq pc, r7, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sl, r0, lsl #3 │ │ │ │ - @ instruction: 0x0180a990 │ │ │ │ + tsteq sl, r0, lsl r3 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r3, r0, lsl #26 │ │ │ │ tsteq sl, r0, lsl #6 │ │ │ │ cmpeq r3, r8, asr ip │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r0, asr lr │ │ │ │ - tsteq sl, r0, lsr #6 │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ - tsteq r8, r0, asr #3 │ │ │ │ - orreq r6, r8, r0, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r0, lsr #32 │ │ │ │ + tsteq r8, r0, asr #3 │ │ │ │ + orreq r6, r8, r0, lsl #28 │ │ │ │ + tsteq sl, r0, asr #6 │ │ │ │ + orreq r5, r0, r8, asr #2 │ │ │ │ tsteq sl, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011ae290 │ │ │ │ cmpeq sl, r8, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sl, r0, ror #6 │ │ │ │ - orreq r5, r0, r8, asr #2 │ │ │ │ + tsteq sl, r0, ror #1 │ │ │ │ + tsteq sl, r8, ror #5 │ │ │ │ tsteq sl, r8, lsl r7 │ │ │ │ cmpeq sl, r8, asr sp │ │ │ │ tsteq sl, r8, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq sl, r8, ror #1 │ │ │ │ - tsteq sl, r0, lsl r3 │ │ │ │ + tsteq sl, r8, asr #8 │ │ │ │ + orreq ip, r0, r8, ror #29 │ │ │ │ tsteq sl, r0, ror r3 │ │ │ │ @ instruction: 0x01010d90 │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ @ instruction: 0x011ae3d8 │ │ │ │ @ instruction: 0x011ae2f8 │ │ │ │ cmpeq r3, r8, asr #24 │ │ │ │ tsteq sl, r8, lsl #7 │ │ │ │ @@ -829831,21 +829831,21 @@ │ │ │ │ tsteq sl, r0, ror #7 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq sl, sl, r8, r1 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ tsteq sl, r0, ror #8 │ │ │ │ - orreq ip, r0, r8, ror #29 │ │ │ │ + orreq fp, sl, r0, lsr #32 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ - tsteq sl, r8, lsr #9 │ │ │ │ - orreq fp, sl, r0, lsr #32 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r3, r8, ror lr │ │ │ │ tsteq sl, r0, ror r4 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq sl, r8, ror r4 │ │ │ │ @@ -829855,15 +829855,15 @@ │ │ │ │ @ instruction: 0x011ae498 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ tsteq sl, r0, lsr #9 │ │ │ │ @ instruction: 0x011ae4f0 │ │ │ │ tsteq sl, r0, lsl #8 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ + tsteq sl, r0, asr #31 │ │ │ │ qaddeq r6, r8, r1 │ │ │ │ orreq r8, ip, r0, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr r1 │ │ │ │ tsteq sl, r0, asr #9 │ │ │ │ @@ -829906,46 +829906,46 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsl r6 │ │ │ │ @ instruction: 0x011ae4b0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, ror #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x011b0bf8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r8, asr #8 │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011ae590 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r2, r8, lsl #5 │ │ │ │ @ instruction: 0x011ae598 │ │ │ │ rsceq sp, r4, r0, lsl r8 │ │ │ │ - tsteq fp, r0, lsr fp │ │ │ │ - @ instruction: 0x01546b98 │ │ │ │ + tsteq sl, r8, asr #11 │ │ │ │ + @ instruction: 0x0180e590 │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011ae5d0 │ │ │ │ - @ instruction: 0x0180e590 │ │ │ │ - @ instruction: 0x011ae5d8 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r0, lsr #32 │ │ │ │ - tsteq sl, r8, ror #11 │ │ │ │ + tsteq sl, r0, ror #11 │ │ │ │ orreq ip, r0, r8, ror #29 │ │ │ │ - @ instruction: 0x011ae5f0 │ │ │ │ + tsteq sl, r8, ror #11 │ │ │ │ orreq fp, sl, r0, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ + tsteq fp, r0, lsr fp │ │ │ │ + @ instruction: 0x01546b98 │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ orrseq r6, r1, r8, ror #22 │ │ │ │ smlabteq sp, r0, r0, r0 │ │ │ │ orrseq r5, r0, r8, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ tsteq sl, r8, lsl #12 │ │ │ │ @@ -829954,44 +829954,44 @@ │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ tsteq sl, r8, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr r6 │ │ │ │ rsceq sl, r3, r8, lsr r8 │ │ │ │ rsbeq r8, lr, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0x018f4590 │ │ │ │ - smlatbeq r0, r0, r2, r8 │ │ │ │ - ldrdeq r5, [sp, #-56] @ 0xffffffc8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011ae5d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r8, lsr #29 │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ andle r0, r0, r0 │ │ │ │ strheq r8, [fp, #-56] @ 0xffffffc8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlatbeq r0, r0, r2, r8 │ │ │ │ + ldrdeq r5, [sp, #-56] @ 0xffffffc8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, ror #11 │ │ │ │ - qaddeq r0, r0, lr │ │ │ │ - orreq pc, ip, r0, lsr #8 │ │ │ │ + orreq fp, sl, r8, lsl #3 │ │ │ │ tsteq sl, r0, ror r6 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r8, lsl #3 │ │ │ │ - @ instruction: 0x011ae690 │ │ │ │ + tsteq sl, r8, lsl #13 │ │ │ │ @ instruction: 0x0180e590 │ │ │ │ - @ instruction: 0x011ae698 │ │ │ │ + @ instruction: 0x011ae690 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r0, lsr #32 │ │ │ │ + tsteq sl, r8, lsr #13 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r8, r0, asr lr │ │ │ │ - tsteq sl, r8, asr #14 │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq fp, sl, r0, lsr #32 │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq sl, r8, ror #13 │ │ │ │ rsceq r0, r4, r0, lsl r9 │ │ │ │ @ instruction: 0x011ae6d0 │ │ │ │ @@ -830022,36 +830022,36 @@ │ │ │ │ tsteq sl, r8, lsr #8 │ │ │ │ tsteq sl, r8, lsr r7 │ │ │ │ orreq pc, r7, r8, ror r1 @ │ │ │ │ tsteq sl, r0, lsr #14 │ │ │ │ orreq r8, r9, r8, asr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r0, lsr #32 │ │ │ │ + tsteq sl, r8, ror #14 │ │ │ │ + @ instruction: 0x01829098 │ │ │ │ tsteq sl, r8, asr r7 │ │ │ │ cmpeq r8, r8, ror #14 │ │ │ │ tsteq sl, r0, ror #14 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r8, r0, asr lr │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ - @ instruction: 0x01829098 │ │ │ │ - tsteq sl, r8, ror r7 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ - tsteq sl, r0, lsl #15 │ │ │ │ - tsteq sl, r8, lsr #13 │ │ │ │ + tsteq sl, r8, ror r7 │ │ │ │ + @ instruction: 0x011ae698 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - @ instruction: 0x011ae790 │ │ │ │ + tsteq sl, r8, lsl #15 │ │ │ │ orreq ip, r0, r8, ror #29 │ │ │ │ - @ instruction: 0x011ae798 │ │ │ │ - tsteq sl, r8, ror #10 │ │ │ │ + @ instruction: 0x011ae790 │ │ │ │ + tsteq sl, r0, asr #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r8, ror #14 │ │ │ │ + tsteq sl, r8, asr #14 │ │ │ │ + qaddeq r0, r0, lr │ │ │ │ + orreq pc, ip, r0, lsr #8 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq ip, sp, r0, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr #15 │ │ │ │ tsteq sl, r0, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011ae7f0 │ │ │ │ @@ -830085,30 +830085,30 @@ │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, lsr r8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, ror #12 │ │ │ │ + @ instruction: 0x011ae798 │ │ │ │ tsteq sl, r0, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #28 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq sl, r8, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r0, ror #28 │ │ │ │ + tsteq sl, r8, ror #28 │ │ │ │ cmpeq r2, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x011ae898 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @@ -830476,19 +830476,19 @@ │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r5, r0, r0, ror #14 │ │ │ │ tsteq sl, r0, lsl #29 │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, lsl #15 │ │ │ │ tsteq sl, r0, asr #29 │ │ │ │ cmpeq r2, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r8, lsl #15 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014a8498 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01805990 │ │ │ │ tsteq sl, r8, lsr #29 │ │ │ │ tsteq sl, r8, ror lr │ │ │ │ tsteq sl, r8, asr #26 │ │ │ │ rsceq ip, r3, r8, lsl #3 │ │ │ │ @@ -830612,15 +830612,15 @@ │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ @ instruction: 0x011af090 │ │ │ │ tstpeq sl, r0, rrx @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tstpeq sl, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r8, asr r5 @ p-variant is OBSOLETE │ │ │ │ smlaltbeq fp, r2, r8, r8 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ @ instruction: 0x0180b6b0 │ │ │ │ ldrsbeq pc, [sl, -r0] @ │ │ │ │ tstpeq sl, r8, lsl #1 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r8, [sl, #-72] @ 0xffffffb8 │ │ │ │ @@ -830778,16 +830778,16 @@ │ │ │ │ ldrdeq sl, [r9, #-200] @ 0xffffff38 │ │ │ │ tstpeq sl, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r8, asr r3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011af298 │ │ │ │ cmpeq r7, r8, lsr #4 │ │ │ │ - tstpeq sl, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ - smlaltbeq fp, r2, r8, r8 │ │ │ │ + tstpeq sl, r0, lsr #7 @ p-variant is OBSOLETE │ │ │ │ + orreq fp, sl, r0, lsr #32 │ │ │ │ @ instruction: 0x011af398 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq sl, r9, r8, ip │ │ │ │ tstpeq sl, r0, ror #6 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -830812,24 +830812,24 @@ │ │ │ │ tstpeq sl, r8, ror r3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011af390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tstpeq sl, r0, asr #7 @ p-variant is OBSOLETE │ │ │ │ - orreq fp, sl, r0, lsr #32 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011af3b0 │ │ │ │ smlaltbeq r3, r3, r8, sp @ │ │ │ │ @ instruction: 0x011af3b8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, ror lr │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + tstpeq sl, r8, asr #8 @ p-variant is OBSOLETE │ │ │ │ + orreq r1, r1, r0, lsl #2 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq sl, r8, asr #7 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r0, ror #7 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -830855,18 +830855,18 @@ │ │ │ │ tstpeq sl, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ rsceq ip, r3, r8, ror r2 │ │ │ │ tstpeq sl, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq sl, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ - orreq r1, r1, r0, lsl #2 │ │ │ │ - tstpeq sl, r0, asr #9 @ p-variant is OBSOLETE │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tstpeq sl, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, ip, r0, lsr #24 │ │ │ │ @ instruction: 0x011af2b8 │ │ │ │ cmpeq sl, r8, lsl #10 │ │ │ │ tstpeq sl, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ cmpeq r8, r8, asr #16 │ │ │ │ tstpeq sl, r8, ror r4 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ @@ -830884,22 +830884,22 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ @ instruction: 0x011af4f0 │ │ │ │ @ instruction: 0x011af4b0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq sl, r0, lsr #7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011af4d8 │ │ │ │ + orreq ip, r0, r8, ror #29 │ │ │ │ @ instruction: 0x011af4d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq sl, r0, asr r5 @ p-variant is OBSOLETE │ │ │ │ - orreq ip, r0, r8, ror #29 │ │ │ │ + orreq r0, r0, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r1, r8] │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tstpeq sl, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r8, ror #9 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -830920,18 +830920,18 @@ │ │ │ │ orreq fp, r1, r8, lsr pc │ │ │ │ tstpeq sl, r8, lsl #27 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r0, lsr r5 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r1, r0, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r1, r0, lsl #5 │ │ │ │ - tstpeq sl, r8, asr r5 @ p-variant is OBSOLETE │ │ │ │ - orreq r0, r0, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq sl, r8, asr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, asr #7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ + smlaltbeq fp, r2, r8, r8 │ │ │ │ @ instruction: 0x011af598 │ │ │ │ smlaltbeq fp, r2, r8, r8 │ │ │ │ @ instruction: 0x011af498 │ │ │ │ orreq r5, r7, r0, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, sl, r0, lsr #4 │ │ │ │ tstpeq sl, r0, lsl #11 @ p-variant is OBSOLETE │ │ │ │ @@ -830940,24 +830940,24 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011af590 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq sl, r0, lsr #11 @ p-variant is OBSOLETE │ │ │ │ smlaltbeq fp, r2, r8, r8 │ │ │ │ - @ instruction: 0x011af5b8 │ │ │ │ + tstpeq sl, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ smlaltbeq fp, r2, r8, r8 │ │ │ │ @ instruction: 0x011af5b0 │ │ │ │ orreq r6, r8, r8, lsl r0 │ │ │ │ @ instruction: 0x01070fb0 │ │ │ │ orreq r0, r1, r0, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlaltbeq fp, r2, r8, r8 │ │ │ │ + tstpeq sl, r0, asr #9 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011af4d8 │ │ │ │ + smlaltbeq fp, r2, r8, r8 │ │ │ │ tsteq sl, r0, lsl #22 │ │ │ │ orreq r9, r7, r0, lsr r9 │ │ │ │ tstpeq sl, r0, lsl #1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01800e90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r0, [fp, #-88] @ 0xffffffa8 │ │ │ │ tstpeq sl, r8, ror #11 @ p-variant is OBSOLETE │ │ │ │ @@ -832394,16 +832394,16 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq pc, pc, r8, asr r0 @ │ │ │ │ rsbeq r0, r5, #8, 28 @ 0x80 │ │ │ │ orreq r3, sl, r0, asr sl │ │ │ │ - tsteq fp, r8, asr #26 │ │ │ │ - tsteq fp, r8, asr #24 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + orreq fp, sl, r0, lsr #32 │ │ │ │ tsteq fp, r0, ror ip │ │ │ │ @ instruction: 0x01800b98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [r0, r0] │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ @ instruction: 0x011b0c90 │ │ │ │ @@ -832418,20 +832418,20 @@ │ │ │ │ strheq r3, [r3, #-232] @ 0xffffff18 │ │ │ │ tsteq fp, r8, lsr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r1, r0, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r9, r7, r8, r4 │ │ │ │ - andle r0, r0, r0 │ │ │ │ - orreq fp, sl, r0, lsr #32 │ │ │ │ - tsteq fp, r8, asr #25 │ │ │ │ + tsteq fp, r0, asr #25 │ │ │ │ orreq r2, r0, r0, lsl #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011b0cb8 │ │ │ │ + tsteq fp, r8, asr ip │ │ │ │ + tsteq fp, r8, asr #26 │ │ │ │ + tsteq fp, r8, asr #24 │ │ │ │ tsteq fp, r0, ror #25 │ │ │ │ orreq r0, r0, r8, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r0, lsr #12 │ │ │ │ tsteq fp, r8, ror #25 │ │ │ │ @ instruction: 0x011b0cd8 │ │ │ │ tsteq fp, r0, lsr #26 │ │ │ │ @@ -837088,15 +837088,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr #11 │ │ │ │ cmpeq sl, r8, asr r6 │ │ │ │ tsteq fp, r8, lsr #11 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ - @ instruction: 0x011ae5b0 │ │ │ │ + @ instruction: 0x011ae5f0 │ │ │ │ cmpeq r4, r8, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r8, sl, r8, r5 │ │ │ │ tsteq fp, r0, lsl r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -849264,15 +849264,15 @@ │ │ │ │ cmpeq fp, r8, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sp, r3, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sl, r8, lsr r6 │ │ │ │ + tsteq sl, r8, asr r6 │ │ │ │ cmpeq lr, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ tsteq ip, r0, lsl r4 │ │ │ │ @ instruction: 0x011c1490 │ │ │ │ @@ -869007,15 +869007,15 @@ │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq pc, r7, r8, ror #29 │ │ │ │ tsteq sp, r0, lsl r9 │ │ │ │ tsteq sp, r0, asr r8 │ │ │ │ tsteq r9, r0, ror #18 │ │ │ │ @ instruction: 0x0182e098 │ │ │ │ tsteq sp, r0, asr #19 │ │ │ │ - tsteq sp, r0, lsl #2 │ │ │ │ + tsteq sp, r8, lsl #3 │ │ │ │ tsteq sp, r8, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sp, r8, lsl #17 │ │ │ │ @ instruction: 0x011d48d0 │ │ │ │ @ instruction: 0x011d4890 │ │ │ │ @@ -870463,15 +870463,15 @@ │ │ │ │ tsteq sp, r8, asr pc │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, fp, r8, lsl sl │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sp, r0, ror #7 │ │ │ │ + tsteq sp, r8, lsr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, asr #28 │ │ │ │ tsteq sp, r8, asr #1 │ │ │ │ orreq r4, r1, r0, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ tsteq sp, r0, ror #30 │ │ │ │ @@ -870504,16 +870504,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01017bb8 │ │ │ │ orreq r8, r1, r8, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011d5fb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x01015598 │ │ │ │ - orreq sp, ip, r0, ror #29 │ │ │ │ + tsteq sp, r0, lsr #32 │ │ │ │ + @ instruction: 0x01805198 │ │ │ │ tsteq sp, r8, asr r0 │ │ │ │ tsteq sp, r0, lsr #31 │ │ │ │ tsteq sp, r8, ror #31 │ │ │ │ orreq ip, r0, r0, lsl pc │ │ │ │ tsteq sp, r0, asr #32 │ │ │ │ @ instruction: 0x011d23d0 │ │ │ │ tsteq sp, r0, lsl r0 │ │ │ │ @@ -870524,28 +870524,28 @@ │ │ │ │ orreq r7, r8, r0, asr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011d5ff8 │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ tsteq sp, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r8, r8, ror #13 │ │ │ │ - tsteq sp, r8, asr #32 │ │ │ │ - @ instruction: 0x01805198 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq r2, [ip, #-248] @ 0xffffff08 │ │ │ │ tsteq sp, r0, lsr r0 │ │ │ │ cmppeq r5, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ tsteq sp, r8, lsr r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r5, r0, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011d5ff0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r2, [ip, #-248] @ 0xffffff08 │ │ │ │ + @ instruction: 0x01015598 │ │ │ │ + orreq sp, ip, r0, ror #29 │ │ │ │ @ instruction: 0x011d8490 │ │ │ │ - @ instruction: 0x011d5fd0 │ │ │ │ + tsteq sp, r8, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, ror #31 │ │ │ │ tsteq sp, r8, rrx │ │ │ │ tsteq sp, r0, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r7, r0, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -870580,72 +870580,72 @@ │ │ │ │ orreq r6, r5, r8, lsl #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq r1, fp, r8, lsl r7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrsheq r6, [sp, -r8] │ │ │ │ + tsteq sp, r8, lsl r1 │ │ │ │ + orreq ip, r2, r8, lsl r5 │ │ │ │ tsteq sp, r0, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sp, r0, lsr #2 │ │ │ │ - orreq ip, r2, r8, lsl r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, asr #10 │ │ │ │ + tsteq sp, r8, lsr r1 │ │ │ │ + orreq ip, r2, r8, ror #10 │ │ │ │ tsteq sp, r0, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sp, r0, asr r1 │ │ │ │ - orreq ip, r2, r8, ror #10 │ │ │ │ + tsteq sp, r0, lsl #2 │ │ │ │ + orreq fp, sl, r0, lsr #32 │ │ │ │ tsteq sp, r8, asr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sp, r8, lsl r1 │ │ │ │ - orreq fp, sl, r0, lsr #32 │ │ │ │ - tsteq sp, r8, lsl #3 │ │ │ │ + tsteq sp, r8, asr r1 │ │ │ │ orreq sp, r1, r8, asr #14 │ │ │ │ + tsteq sp, r0, lsr #2 │ │ │ │ + orreq fp, sl, r0, lsr #32 │ │ │ │ tsteq sp, r8, ror #2 │ │ │ │ @ instruction: 0x0145f998 │ │ │ │ tsteq sp, r0, ror r1 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r5, r8, lsl #23 │ │ │ │ tsteq sp, r0, lsl #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sp, r8, lsr r1 │ │ │ │ - orreq fp, sl, r0, lsr #32 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrsheq r6, [sp, -r8] │ │ │ │ tsteq sp, r8, lsr #3 │ │ │ │ cmpeq r4, r8, lsr r6 │ │ │ │ rsbeq r7, fp, #224, 2 @ 0x38 │ │ │ │ orrseq r3, r2, r8, lsl sp │ │ │ │ tsteq sp, r8, ror fp │ │ │ │ tsteq sp, r0, lsl #1 │ │ │ │ @ instruction: 0x011d62d8 │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq sp, r0, asr #5 │ │ │ │ - tsteq r1, r0, ror #30 │ │ │ │ - tsteq sp, r0, asr #3 │ │ │ │ + @ instruction: 0x011d61b8 │ │ │ │ orreq ip, r0, r0, asr r6 │ │ │ │ - tsteq sl, r0, lsl #11 │ │ │ │ + tsteq sl, r8, ror r5 │ │ │ │ orreq fp, sl, r0, lsl r1 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011d61b0 │ │ │ │ @ instruction: 0x011d61d0 │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ @ instruction: 0x011d61d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, ror #2 │ │ │ │ smlalbbeq pc, r5, r8, r9 @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011d61b8 │ │ │ │ + tsteq sp, r8, asr #5 │ │ │ │ + tsteq r1, r0, ror #30 │ │ │ │ @ instruction: 0x011d6af8 │ │ │ │ orreq ip, r0, r0, lsr #23 │ │ │ │ @ instruction: 0x011d62b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, ror #20 │ │ │ │ orreq pc, r7, r0, asr #29 │ │ │ │ tsteq sp, r8, lsl #19 │ │ │ │ @@ -870692,18 +870692,18 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01856bb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ + tsteq sp, r0, asr #3 │ │ │ │ + tsteq sl, r0, lsl #3 │ │ │ │ @ instruction: 0x011d62d0 │ │ │ │ tsteq sp, r8, lsr r8 │ │ │ │ - tsteq sp, r0, ror #3 │ │ │ │ - tsteq sl, r8, ror #5 │ │ │ │ @ instruction: 0x011d5ef8 │ │ │ │ ldrsbeq sl, [r3, #-88] @ 0xffffffa8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, ip, r0, ror #17 │ │ │ │ rsbeq r6, sp, #40, 10 @ 0xa000000 │ │ │ │ orrseq r9, r1, r0, ror #12 │ │ │ │ @ instruction: 0x011d62f0 │ │ │ │ @@ -871788,21 +871788,21 @@ │ │ │ │ ldrdeq r6, [r3, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x011d73d0 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r0, asr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018572b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011d8098 │ │ │ │ + tsteq sp, r0, asr #5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018a52b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl #22 │ │ │ │ - tsteq sp, r8, asr #5 │ │ │ │ + tsteq sp, r0, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsl #8 │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq sp, r8, asr #27 │ │ │ │ tsteq sp, r0, ror r3 │ │ │ │ tsteq sp, r0, asr #27 │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ @@ -871921,31 +871921,31 @@ │ │ │ │ smlatteq ip, r8, ip, r4 │ │ │ │ orreq ip, r1, r8, lsr #15 │ │ │ │ tsteq sp, r0, lsl r6 │ │ │ │ @ instruction: 0x011d75d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ tsteq sp, r0, asr #11 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r5, r8, lsr #7 │ │ │ │ - @ instruction: 0x011d75f0 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + tsteq sp, r8, lsl r6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ tsteq sp, r8, lsl #12 │ │ │ │ tsteq sp, r0, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, asr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #31 │ │ │ │ tsteq sp, r8, lsr r7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011d75f0 │ │ │ │ tsteq sp, r0, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -872003,15 +872003,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011d7790 │ │ │ │ - tsteq sp, r0, lsl #12 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ tsteq sp, r0, ror #14 │ │ │ │ @ instruction: 0x011d76f8 │ │ │ │ tsteq sp, r0, asr r7 │ │ │ │ orreq r6, r7, r8, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r7, r0, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -872025,21 +872025,21 @@ │ │ │ │ @ instruction: 0x011d77b8 │ │ │ │ orreq fp, r7, r0, ror #8 │ │ │ │ tsteq sp, r8, lsl #15 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq ip, [r1, r0] │ │ │ │ tsteq sp, r0, lsr #15 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01857498 │ │ │ │ - tsteq sp, r8, lsr #15 │ │ │ │ - andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r0, lsl r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011d8098 │ │ │ │ tsteq sp, r8, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsl #15 │ │ │ │ tsteq sp, r8, asr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -872090,22 +872090,22 @@ │ │ │ │ cmpeq r3, r8, asr #26 │ │ │ │ tsteq sp, r8, lsl #17 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r0, lsl #11 │ │ │ │ tsteq sp, r8, lsr r9 │ │ │ │ tsteq sp, r0, ror r7 │ │ │ │ - tsteq ip, r0, asr #24 │ │ │ │ - orrseq r5, r1, r8, lsl ip │ │ │ │ - tsteq sp, r8, lsr #17 │ │ │ │ + tsteq sp, r0, lsr #17 │ │ │ │ orreq ip, r0, r0, asr r6 │ │ │ │ - tsteq sl, r8, asr r6 │ │ │ │ + tsteq sl, r8, lsr r6 │ │ │ │ orreq fp, sl, r8, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sp, r0, lsr #17 │ │ │ │ + @ instruction: 0x011d7898 │ │ │ │ + tsteq sp, r8, lsr #17 │ │ │ │ + @ instruction: 0x011ae5b0 │ │ │ │ tsteq sp, r8, asr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsr r9 │ │ │ │ ldrdeq r2, [r0, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sp, r0, lsr #18 │ │ │ │ @@ -872181,21 +872181,21 @@ │ │ │ │ tsteq ip, r0, ror #24 │ │ │ │ orreq ip, r1, r0, lsl #15 │ │ │ │ tsteq sp, r8, lsr sl │ │ │ │ tsteq sp, r8, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011d78b0 │ │ │ │ - tsteq sl, r8, asr #11 │ │ │ │ - tsteq sp, r0, lsl #20 │ │ │ │ tstpeq r9, r0, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + tsteq ip, r0, asr #24 │ │ │ │ + orrseq r5, r1, r8, lsl ip │ │ │ │ + tsteq sp, r0, lsl #20 │ │ │ │ + tstpeq r9, r0, ror #2 @ p-variant is OBSOLETE │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ - tsteq sp, r8, lsl #20 │ │ │ │ - tstpeq r9, r0, ror #2 @ p-variant is OBSOLETE │ │ │ │ tsteq sp, r8, lsr #20 │ │ │ │ cmppeq r5, r8, lsr #30 @ p-variant is OBSOLETE │ │ │ │ tsteq sp, r0, asr #20 │ │ │ │ andle r0, r0, r3 │ │ │ │ smlatteq ip, r8, ip, r4 │ │ │ │ orreq ip, r1, r8, lsr #15 │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ @@ -872603,15 +872603,15 @@ │ │ │ │ tsteq sp, r8, ror r0 │ │ │ │ strdeq r9, [r8, #-56] @ 0xffffffc8 │ │ │ │ tsteq sp, r0, lsl #1 │ │ │ │ strheq r6, [r8, #-40] @ 0xffffffd8 │ │ │ │ tsteq sp, r8, lsl #1 │ │ │ │ ldrdeq fp, [r3], #152 @ 0x98 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sp, r8, lsr r5 │ │ │ │ + tsteq sp, r8, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsr #1 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq sp, r0, asr #1 │ │ │ │ @@ -872898,50 +872898,50 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsr #9 │ │ │ │ smlaltteq r0, r6, r8, r0 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ tsteq sp, r0, lsl #11 │ │ │ │ tsteq sp, r8, lsr #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sp, r8, ror sl │ │ │ │ + tsteq sp, r0, lsl sl │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsr r8 │ │ │ │ cmpeq r8, r8, lsr lr │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, asr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r5, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sp, r8, lsl sl │ │ │ │ + tsteq sp, r8, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011d0698 │ │ │ │ cmpeq sl, r8, asr #22 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, ror r5 │ │ │ │ tsteq fp, r0, asr r2 │ │ │ │ cmpeq sl, r8, asr #22 │ │ │ │ tsteq sp, r8, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011d8590 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq sp, r8, asr #3 │ │ │ │ cmpeq sl, r8, asr #22 │ │ │ │ @ instruction: 0x011d85b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r9, r0, lsr #9 │ │ │ │ @ instruction: 0x0182e1b0 │ │ │ │ - @ instruction: 0x011d8598 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x011d86f0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011d85d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sp, r8, ror #11 │ │ │ │ @@ -873093,15 +873093,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsr #16 │ │ │ │ tsteq sp, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sp, r8, lsl #19 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011d8598 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq sp, r8, asr r8 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq sp, r0, ror #16 │ │ │ │ @ instruction: 0x011d88f8 │ │ │ │ tsteq sp, r0, ror #15 │ │ │ │ @@ -873175,15 +873175,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r8, r8, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011d88b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsr #17 │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ - tsteq sp, r0, asr #11 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ @ instruction: 0x011d8998 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sp, r8, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -873227,19 +873227,19 @@ │ │ │ │ tsteq sp, r8, asr #20 │ │ │ │ tsteq fp, r0, lsl #6 │ │ │ │ tsteq sp, r0, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011d89d8 │ │ │ │ cmpeq r6, r8, lsl #4 │ │ │ │ tsteq sp, r0, ror #20 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ - tsteq sp, r8, ror #20 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r8, lsr r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sp, r8, ror sl │ │ │ │ tsteq sp, r0, ror r9 │ │ │ │ cmpeq fp, r8, lsl #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sp, r8, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x011d8a90 │ │ │ │ @@ -873784,15 +873784,15 @@ │ │ │ │ tsteq sp, r8, ror #5 │ │ │ │ tsteq sp, r0, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, asr r2 │ │ │ │ cmpeq r6, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr sp │ │ │ │ - tsteq sp, r8, asr #8 │ │ │ │ + tsteq sp, r0, lsr #24 │ │ │ │ orrseq r1, r1, r8, ror #22 │ │ │ │ tsteq sp, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq ip, r0, r6, r4 │ │ │ │ orreq ip, r1, r0, ror r8 │ │ │ │ @ instruction: 0x011d9390 │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ @@ -873862,16 +873862,16 @@ │ │ │ │ tsteq sp, r8, lsl #8 │ │ │ │ ldrdeq r4, [ip, -r8] │ │ │ │ @ instruction: 0x0181c898 │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ tsteq sp, r0, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orrseq r5, r1, r0, rrx │ │ │ │ + tsteq sp, r0, asr #9 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr sp │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq pc, r7, r8, ror #29 │ │ │ │ tsteq ip, r8, lsr r8 │ │ │ │ @@ -873892,26 +873892,26 @@ │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011d9498 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, r5 │ │ │ │ - tsteq sp, r8, ror #9 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + tsteq sl, r0, ror #28 │ │ │ │ + orreq fp, sl, r8, lsl #3 │ │ │ │ @ instruction: 0x011d94d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ tsteq sp, r0, lsr r5 │ │ │ │ @ instruction: 0x011d94d8 │ │ │ │ - tsteq sl, r8, ror #28 │ │ │ │ - orreq fp, sl, r8, lsl #3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sp, r8, asr #8 │ │ │ │ @ instruction: 0x011d94f8 │ │ │ │ tsteq ip, r8, lsr #27 │ │ │ │ tsteq sp, r0, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, ror r4 │ │ │ │ smlaltteq r0, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -876390,18 +876390,18 @@ │ │ │ │ tsteq sp, r0, ror #22 │ │ │ │ tsteq sp, r0, ror #23 │ │ │ │ orreq pc, r7, r0, lsl sl @ │ │ │ │ @ instruction: 0x011dbbd8 │ │ │ │ orreq pc, r7, r8, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sp, r0, asr #9 │ │ │ │ + tsteq sp, r8, ror #9 │ │ │ │ + tsteq sl, r0, lsl #13 │ │ │ │ tsteq sp, r8, asr #23 │ │ │ │ - tsteq sl, r8, lsl #13 │ │ │ │ + tstpeq r9, r0, asr #8 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011dbbb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011dbbb0 │ │ │ │ @ instruction: 0x011dbbf8 │ │ │ │ @@ -876412,20 +876412,20 @@ │ │ │ │ cmpeq r6, r8, ror #20 │ │ │ │ tsteq sp, r8, asr ip │ │ │ │ tsteq sp, r0, asr fp │ │ │ │ tsteq sp, r8, asr #24 │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ - @ instruction: 0x011dbbd0 │ │ │ │ - tstpeq r9, r0, asr #8 @ p-variant is OBSOLETE │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orrseq r5, r1, r0, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsl #20 │ │ │ │ - rsbseq r2, r0, #56, 12 @ 0x3800000 │ │ │ │ - orrseq ip, r1, r0, lsr #19 │ │ │ │ + @ instruction: 0x011dbbd0 │ │ │ │ + tstpeq r9, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ tsteq sp, r0, asr #24 │ │ │ │ orreq pc, r7, r0, lsl sl @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, asr sl │ │ │ │ tsteq sp, r8, asr #21 │ │ │ │ tsteq sp, r8, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -876524,16 +876524,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011dbdd0 │ │ │ │ - tsteq sp, r0, lsr #24 │ │ │ │ - tstpeq r9, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ + rsbseq r2, r0, #56, 12 @ 0x3800000 │ │ │ │ + orrseq ip, r1, r0, lsr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sp, r0, lsl r1 │ │ │ │ smlabbeq r1, r8, pc, r8 @ │ │ │ │ orreq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0x011dbf90 │ │ │ │ @ instruction: 0x011dbdf0 │ │ │ │ rsbeq r9, ip, #168, 26 @ 0x2a00 │ │ │ │ @@ -876678,69 +876678,69 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sp, r0, lsr #3 │ │ │ │ orreq sl, r7, r0, lsr #23 │ │ │ │ - tsteq sp, r0, asr r0 │ │ │ │ + tsteq sp, r8, lsl r1 │ │ │ │ @ instruction: 0x018bcbb8 │ │ │ │ + tsteq sp, r0, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sp, r8, lsr #28 │ │ │ │ - tsteq sp, r0, ror #27 │ │ │ │ + tsteq sp, r0, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, rrx │ │ │ │ cmpeq r6, r8, ror #22 │ │ │ │ tsteq sp, r0, ror r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r5, r8, ror #24 │ │ │ │ tsteq sp, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, ror r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r0, r5, r8, lsr #16 │ │ │ │ - tsteq sp, r0, lsl #1 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x011dc098 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsr #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sp, r0, lsl #1 │ │ │ │ ldrheq ip, [sp, -r0] │ │ │ │ - @ instruction: 0x011dc090 │ │ │ │ - tsteq sp, r8, asr #1 │ │ │ │ lsleq r1, r8, #7 │ │ │ │ + tsteq sp, r8, asr #1 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tsteq sp, r0, asr #1 │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ tsteq sp, r0, ror #29 │ │ │ │ orreq lr, r2, r0, asr r2 │ │ │ │ - ldrsheq ip, [sp, -r8] │ │ │ │ - andle r0, r0, r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq fp, sl, r8, lsl #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq fp, fp, r8, r5 @ │ │ │ │ tsteq sp, r0, ror #1 │ │ │ │ tsteq ip, r8, lsl #16 │ │ │ │ tsteq sp, r8, ror #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, rrx │ │ │ │ cmpeq r6, r8, asr fp │ │ │ │ ldrsbeq ip, [sp, -r0] │ │ │ │ cmpeq fp, r8, lsl #12 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r8, lsl #3 │ │ │ │ + tsteq sp, r0, lsl r1 │ │ │ │ + orreq r3, r1, r0, lsr fp │ │ │ │ tsteq sp, r8, lsl #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq sp, r8, lsl r1 │ │ │ │ - orreq r3, r1, r0, lsr fp │ │ │ │ - tsteq fp, r0, asr #25 │ │ │ │ + @ instruction: 0x011b0cb8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sp, r8, lsr #28 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r9, r2, r0, ror #10 │ │ │ │ tsteq sp, r0, lsr r1 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -877802,28 +877802,28 @@ │ │ │ │ tsteq sp, r0, asr #4 │ │ │ │ tsteq sp, r0, ror #2 │ │ │ │ smlalbbeq r6, r8, r8, r1 │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ tsteq sp, r8, lsl r1 │ │ │ │ tsteq sp, r0, ror #3 │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ - tsteq sp, r8, lsr r3 │ │ │ │ - orrseq r1, r1, r8, ror #22 │ │ │ │ + tsteq sp, r8, ror #3 │ │ │ │ + orreq ip, r0, r0, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq sp, r8, lsl #4 │ │ │ │ - orreq ip, r0, r0, asr r6 │ │ │ │ + @ instruction: 0x011af5b8 │ │ │ │ + orreq fp, sl, r0, ror #2 │ │ │ │ @ instruction: 0x011dd1f8 │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ tsteq sp, r0, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsl #3 │ │ │ │ cmpeq r6, r8, asr lr │ │ │ │ - tstpeq sl, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ - orreq fp, sl, r0, ror #2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011dd1d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r7, [r7, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018739b8 │ │ │ │ tsteq sp, r0, lsr r2 │ │ │ │ @@ -877832,16 +877832,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r0, asr #20 │ │ │ │ tsteq sp, r8, ror #4 │ │ │ │ tsteq sp, r8, lsl r2 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ ldrdeq fp, [r8, #-88] @ 0xffffffa8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sp, r8, ror #3 │ │ │ │ + tsteq sp, r8, lsl #4 │ │ │ │ + tstpeq r9, r8, lsl #17 @ p-variant is OBSOLETE │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, r8, asr #14 │ │ │ │ @ instruction: 0x011dd2b8 │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -877868,16 +877868,16 @@ │ │ │ │ @ instruction: 0x01802ab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018739b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, ror #2 │ │ │ │ - tsteq sp, r0, asr r2 │ │ │ │ - tstpeq r9, r8, lsl #17 @ p-variant is OBSOLETE │ │ │ │ + tsteq sp, r8, ror #6 │ │ │ │ + orrseq r1, r1, r8, ror #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsl #5 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -877890,28 +877890,28 @@ │ │ │ │ @ instruction: 0x01460e98 │ │ │ │ tsteq sp, r8, lsr #6 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r5, r0, ror lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011dd2f0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orrseq r5, r1, r0, rrx │ │ │ │ + tsteq sp, r0, asr r2 │ │ │ │ + tstpeq r9, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ tsteq ip, r8, asr #15 │ │ │ │ cmpeq fp, r8, ror #2 │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ ldrdeq ip, [r1, r0] │ │ │ │ @ instruction: 0x011dd390 │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq sp, r8, lsl #28 │ │ │ │ cmpeq fp, r8, lsl fp │ │ │ │ - tsteq sp, r0, ror #5 │ │ │ │ - tstpeq r9, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orrseq r5, r1, r0, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r8, lsr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r8, lsr r3 │ │ │ │ @ instruction: 0x011dd3b8 │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq ip, r0, ror #24 │ │ │ │ @@ -878553,15 +878553,15 @@ │ │ │ │ ldrheq lr, [sp, -r0] │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ @ instruction: 0x011dddd0 │ │ │ │ orreq r7, sp, r0, lsl r2 │ │ │ │ @ instruction: 0x011ddd90 │ │ │ │ @ instruction: 0x0190cbb8 │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ - @ instruction: 0x011dd1d8 │ │ │ │ + tsteq sp, r0, ror #5 │ │ │ │ tsteq sp, r0, lsr #27 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ tsteq sp, r8, lsr #27 │ │ │ │ tsteq sp, r0, lsr #1 │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ smlaltbeq pc, lr, r8, r5 @ │ │ │ │ @ instruction: 0x011dddb8 │ │ │ │ @@ -878571,17 +878571,17 @@ │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ ldrdeq r0, [r6, #-248] @ 0xffffff08 │ │ │ │ tsteq sp, r8, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, ror #5 │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sp, r0, ror #27 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011ddff0 │ │ │ │ + @ instruction: 0x011ddfd8 │ │ │ │ + tsteq sp, r8, lsr r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011dddf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -878594,20 +878594,20 @@ │ │ │ │ tsteq sp, r8, lsl #26 │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ @ instruction: 0x011ddcf8 │ │ │ │ tsteq sp, r8, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sp, r8, ror #6 │ │ │ │ + tsteq sp, r0, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, asr r0 │ │ │ │ tsteq sp, r0, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, asr lr │ │ │ │ cmpeq r9, r8, lsr #32 │ │ │ │ tsteq sp, r8, asr lr │ │ │ │ rsceq sl, r3, r0, ror r9 │ │ │ │ tsteq sp, r8, lsl pc │ │ │ │ @@ -878624,28 +878624,28 @@ │ │ │ │ @ instruction: 0x01857fb0 │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x011ddef0 │ │ │ │ orreq r7, r7, r0, lsl #23 │ │ │ │ @ instruction: 0x011ddeb8 │ │ │ │ tsteq sp, r8, lsr #2 │ │ │ │ - tsteq sp, r8, asr #28 │ │ │ │ - orreq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x011dded8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsl sp │ │ │ │ smlaltteq sl, r9, r8, fp │ │ │ │ tsteq sp, r8, asr #29 │ │ │ │ smlaltbeq r7, r3, r8, r5 │ │ │ │ @ instruction: 0x011dded0 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0180efb8 │ │ │ │ tsteq sp, r0, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsl #31 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sp, r8, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, fp │ │ │ │ @ instruction: 0x011ddef8 │ │ │ │ andle r0, r0, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r7, r0, ror #8 │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ @@ -878679,53 +878679,53 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r3, r8, asr r5 │ │ │ │ tsteq sp, r8, lsr #4 │ │ │ │ tsteq sp, r0, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [r5, r8] │ │ │ │ tsteq sp, r0, lsr #31 │ │ │ │ - @ instruction: 0x011ddeb0 │ │ │ │ + lsleq r1, r8, #7 │ │ │ │ @ instruction: 0x011ddf98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011ddfb0 │ │ │ │ - lsleq r1, r8, #7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tsteq sp, r0, lsr #4 │ │ │ │ orreq r6, r7, r8, ror r0 │ │ │ │ - @ instruction: 0x011ddfb8 │ │ │ │ - andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r0, ror #2 │ │ │ │ + @ instruction: 0x011ddfd0 │ │ │ │ + orreq r3, r1, r0, lsr fp │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq sp, r8 │ │ │ │ tsteq sp, r0, asr #31 │ │ │ │ - @ instruction: 0x011ddfd8 │ │ │ │ - orreq r3, r1, r0, lsr fp │ │ │ │ - tsteq sp, r8, asr r1 │ │ │ │ + tsteq sp, r0, asr r1 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sp, r0, lsr #32 │ │ │ │ tsteq sp, r8, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sp, r0, lsr #15 │ │ │ │ + tsteq r9, r8, lsl r7 │ │ │ │ + @ instruction: 0x018ab1b0 │ │ │ │ tsteq lr, r0, lsl #2 │ │ │ │ @ instruction: 0x014bad98 │ │ │ │ tsteq ip, r0, ror #22 │ │ │ │ ldrdeq ip, [r1, r0] │ │ │ │ tsteq sp, r8, asr #32 │ │ │ │ tsteq sp, r0 │ │ │ │ tsteq sp, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r9, r0, ror #15 │ │ │ │ - @ instruction: 0x018ab1b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sp, r0, lsr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, pc, r0, lsl #27 │ │ │ │ ldrheq lr, [sp, -r8] │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ tsteq sp, r0, asr r0 │ │ │ │ qdaddeq r1, r8, r6 │ │ │ │ tsteq ip, r0, ror #24 │ │ │ │ @@ -878736,33 +878736,33 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [r5, r8] │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq pc, pc, r0, lsr pc @ │ │ │ │ tsteq ip, r8, asr r3 │ │ │ │ orreq r1, lr, r8, lsl #5 │ │ │ │ - tsteq sp, r0, lsl #1 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq fp, [sl, r8] │ │ │ │ + tsteq sp, r0, lsl #1 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011de098 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smlatteq ip, r8, ip, r4 │ │ │ │ orreq ip, r1, r8, lsr #15 │ │ │ │ tsteq sp, r8, asr #1 │ │ │ │ tsteq sp, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq fp, [r2, #-216] @ 0xffffff28 │ │ │ │ tsteq sp, r8, ror #20 │ │ │ │ tsteq sp, r8, rrx │ │ │ │ tsteq sp, r0, lsl #2 │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ - tstpeq sp, r0, lsl #25 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011dfc90 │ │ │ │ tsteq sp, r0, rrx │ │ │ │ - @ instruction: 0x011de1b8 │ │ │ │ + tsteq sp, r8, asr #10 │ │ │ │ tsteq lr, r8, lsr #15 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, asr #1 │ │ │ │ ldrsbeq lr, [sp, -r8] │ │ │ │ tstpeq r0, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ @@ -878818,32 +878818,32 @@ │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r8, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sp, [r4], #32 @ │ │ │ │ - @ instruction: 0x011d6190 │ │ │ │ - cmpeq r4, r8, lsr #12 │ │ │ │ - @ instruction: 0x011de1d0 │ │ │ │ + tsteq sp, r8, asr #3 │ │ │ │ strdeq r0, [r0, r0] │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ orreq fp, sl, r0, lsl #4 │ │ │ │ - tsteq sp, r8, ror #3 │ │ │ │ + @ instruction: 0x011de1d0 │ │ │ │ orreq fp, sl, r0, lsl #4 │ │ │ │ + @ instruction: 0x011de1f0 │ │ │ │ + orreq r1, r1, r0, lsl r5 │ │ │ │ tsteq sp, r0, ror #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x011de1f8 │ │ │ │ - orreq r1, r1, r0, lsl r5 │ │ │ │ @ instruction: 0x0112b6b8 │ │ │ │ orreq fp, sl, r8, lsr #4 │ │ │ │ - tsteq sp, r8, lsr #8 │ │ │ │ + tsteq sp, r0, asr r3 │ │ │ │ orreq fp, sl, r8, lsr #4 │ │ │ │ + tsteq fp, r0, lsr #31 │ │ │ │ + orreq fp, sl, r0, asr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r6, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, asr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -878920,15 +878920,15 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sp, r0, asr #6 │ │ │ │ cmpeq r8, r8, asr #4 │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ - tsteq fp, r0, lsr #31 │ │ │ │ + tsteq sp, r8, lsr #8 │ │ │ │ orreq fp, sl, r0, asr r2 │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ strdeq r8, [r5, r0] │ │ │ │ @ instruction: 0x011de3f8 │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ tsteq sp, r8, lsl #7 │ │ │ │ tsteq r8, r8, asr r6 │ │ │ │ @@ -878974,16 +878974,16 @@ │ │ │ │ tsteq sp, r0, lsl #8 │ │ │ │ tsteq sp, r8, asr #11 │ │ │ │ orreq ip, r0, r8, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r8, ror #2 │ │ │ │ tsteq sp, r0, lsl #9 │ │ │ │ orreq pc, r7, r0, asr #19 │ │ │ │ - @ instruction: 0x011de4b8 │ │ │ │ - orreq fp, sl, r0, asr r2 │ │ │ │ + tsteq sp, r0, asr #10 │ │ │ │ + orreq r5, r0, r0, lsl r7 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq r8, r9, r8, asr #18 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ tsteq sp, r8, ror r4 │ │ │ │ tsteq sp, r8, lsr r4 │ │ │ │ tsteq sp, r8, lsr #9 │ │ │ │ @@ -879010,16 +879010,16 @@ │ │ │ │ @ instruction: 0x018581b8 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq fp, r7, r0, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsr #9 │ │ │ │ tsteq sp, r0, asr r4 │ │ │ │ strdeq sl, [sl, #-120] @ 0xffffff88 │ │ │ │ - tsteq sp, r8, asr #10 │ │ │ │ - orreq r5, r0, r0, lsl r7 │ │ │ │ + tsteq r2, r8, ror #15 │ │ │ │ + orreq fp, sl, r8, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq sp, r0, lsr #22 │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -879044,18 +879044,18 @@ │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ tsteq sp, r8, lsr r5 │ │ │ │ orreq r7, r7, r8, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r8, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ - tsteq r2, r8, ror #15 │ │ │ │ - orreq fp, sl, r8, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r8, ror r2 │ │ │ │ + @ instruction: 0x011d6190 │ │ │ │ + cmpeq r4, r8, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #31 │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -879204,15 +879204,15 @@ │ │ │ │ tsteq sp, r0, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq sp, r8, lsr #15 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r8, [r5, r8] │ │ │ │ - tsteq sp, r8, ror sl │ │ │ │ + @ instruction: 0x011deb90 │ │ │ │ orreq r4, r1, r0, ror #29 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ tsteq sp, r8, lsr r8 │ │ │ │ tsteq sp, r8, asr #15 │ │ │ │ tsteq sp, r0, ror #15 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ @@ -879374,38 +879374,38 @@ │ │ │ │ @ instruction: 0x01902398 │ │ │ │ tsteq sp, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sp, r4, r0, lsl #15 │ │ │ │ - tsteq lr, r8, ror #19 │ │ │ │ + @ instruction: 0x011e19f0 │ │ │ │ tsteq sp, r8, asr #20 │ │ │ │ tsteq pc, r8, lsl #4 │ │ │ │ orreq r8, r5, r0, lsl r4 │ │ │ │ - rsbeq r5, r5, #88, 22 @ 0x16000 │ │ │ │ - rsceq r6, r9, r0, lsl #10 │ │ │ │ + @ instruction: 0x011deab0 │ │ │ │ + orreq r0, r0, r0, asr #28 │ │ │ │ tsteq sp, r8, lsl #21 │ │ │ │ strheq sl, [r9, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x011dea90 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r8, r0, asr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq r3, [r4], #128 @ 0x80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq sl, [sl, #-120] @ 0xffffff88 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ tsteq sp, r0, asr #21 │ │ │ │ - orreq r0, r0, r0, asr #28 │ │ │ │ + orreq r0, r0, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r9, fp, r8, r0 │ │ │ │ - @ instruction: 0x011deb90 │ │ │ │ - orreq r0, r0, r8, ror r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r8, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r0, r4, r0, ror ip │ │ │ │ @ instruction: 0x011dead8 │ │ │ │ @@ -879448,16 +879448,16 @@ │ │ │ │ tsteq sp, r0, asr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r8, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r8, lsl r4 │ │ │ │ + rsbeq r5, r5, #88, 22 @ 0x16000 │ │ │ │ + rsceq r6, r9, r0, lsl #10 │ │ │ │ smlabteq pc, r8, r9, r7 @ │ │ │ │ smlalbteq r9, fp, r8, r0 │ │ │ │ @ instruction: 0x011debb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -879570,16 +879570,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sp, r8, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, ror #26 │ │ │ │ rsceq pc, r3, r8, lsr #26 │ │ │ │ - @ instruction: 0x011df2d0 │ │ │ │ - orrseq ip, r0, r0, ror #23 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq fp, sl, r0, lsr #5 │ │ │ │ tsteq sp, r8, lsl #27 │ │ │ │ orreq r8, r7, r8, asr #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -879902,16 +879902,16 @@ │ │ │ │ rsceq r2, r4, r8, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, lsr #18 │ │ │ │ tstpeq sp, r0, lsr #5 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r0, lsr #5 │ │ │ │ + @ instruction: 0x011df2d0 │ │ │ │ + orrseq ip, r0, r0, ror #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r8, lsr #15 │ │ │ │ tstpeq sp, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01802ab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -879948,15 +879948,15 @@ │ │ │ │ orreq lr, r2, r8, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r8, lsl #12 │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ tstpeq sp, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, asr r5 @ p-variant is OBSOLETE │ │ │ │ cmpeq r2, r8, asr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sp, [r4], #32 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r0, lsr #16 │ │ │ │ @@ -880070,20 +880070,20 @@ │ │ │ │ orreq r8, r5, r0, lsl r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r5 │ │ │ │ tstpeq sp, r0, asr #10 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tstpeq sp, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ - andle r0, r0, r1 │ │ │ │ - tstpeq sp, r8, asr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, asr r5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01800eb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0, lsl #8 │ │ │ │ + tstpeq sp, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ + andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r8, lsr r9 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ tstpeq sp, r0, lsl #11 @ p-variant is OBSOLETE │ │ │ │ @@ -880191,15 +880191,15 @@ │ │ │ │ tstpeq sp, r8, lsl r7 @ p-variant is OBSOLETE │ │ │ │ smlaltbeq r7, r3, r8, r8 │ │ │ │ tstpeq sp, r0, lsr #14 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [r2, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tstpeq sp, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011dfe90 │ │ │ │ tstpeq sp, r8, asr #15 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq sp, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq sp, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq sp, r0, asr #14 @ p-variant is OBSOLETE │ │ │ │ @@ -880236,22 +880236,22 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlabteq r1, r8, r0, r1 │ │ │ │ orreq lr, r2, r8, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011df7d0 │ │ │ │ + @ instruction: 0x011ddff0 │ │ │ │ + orreq fp, sl, r8, asr #5 │ │ │ │ qaddeq r0, r0, lr │ │ │ │ orreq pc, ip, r8, lsr #22 │ │ │ │ - tsteq sp, r0, lsr #32 │ │ │ │ - orreq fp, sl, r8, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r0, r0, lsl r7 │ │ │ │ - tstpeq sp, r0, ror #24 @ p-variant is OBSOLETE │ │ │ │ - orrseq r6, r1, r8, ror #22 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + strdeq fp, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r0, lsr #21 │ │ │ │ tstpeq sp, r8, asr #23 @ p-variant is OBSOLETE │ │ │ │ rsceq sp, r4, r8, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -880496,16 +880496,16 @@ │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ tsteq sp, r8, asr fp │ │ │ │ orreq ip, r7, r0, lsl #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r0, lsl #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r7, r0, ror #21 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq fp, [sl, r0] │ │ │ │ + tstpeq sp, r0, ror #24 @ p-variant is OBSOLETE │ │ │ │ + orrseq r6, r1, r8, ror #22 │ │ │ │ tstpeq sp, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ tstpeq sp, r0, asr #24 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ tstpeq sp, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0, r0] │ │ │ │ tstpeq sp, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ @@ -880532,22 +880532,22 @@ │ │ │ │ @ instruction: 0x018f4590 │ │ │ │ tstpeq sp, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ cmpeq r9, r8, lsl r2 │ │ │ │ tsteq r2, r8, lsr fp │ │ │ │ @ instruction: 0x018806b8 │ │ │ │ tstpeq sp, r8, lsl #26 @ p-variant is OBSOLETE │ │ │ │ tstpeq sp, r0, ror ip @ p-variant is OBSOLETE │ │ │ │ - tsteq lr, r0, ror r4 │ │ │ │ - tstpeq sp, r0, ror #15 @ p-variant is OBSOLETE │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r8, r5, r8, lsr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r8, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r4, [pc, #-232] @ 11dfbbc <__bss_end__@@Base+0x472ba0> │ │ │ │ + orreq r8, r5, r8, lsr #25 │ │ │ │ + @ instruction: 0x011e1498 │ │ │ │ + tstpeq sp, r8, ror #15 @ p-variant is OBSOLETE │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq fp, sl, r0, asr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r8, r8, asr #4 │ │ │ │ @ instruction: 0x011e03b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011da5f8 │ │ │ │ cmpeq r9, r8, lsl r2 │ │ │ │ tstpeq sp, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ @@ -880559,15 +880559,15 @@ │ │ │ │ @ instruction: 0x011dfcd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r8, [r5, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r0, asr #6 │ │ │ │ + ldrdeq r4, [pc, #-232] @ 11dfc0c <__bss_end__@@Base+0x472bf0> │ │ │ │ tstpeq sp, r0, lsl sp @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, sl │ │ │ │ @ instruction: 0x011525b0 │ │ │ │ orreq r5, r8, r8, asr #1 │ │ │ │ tstpeq sp, r8, asr #26 @ p-variant is OBSOLETE │ │ │ │ @@ -880656,36 +880656,36 @@ │ │ │ │ cmpeq r1, r8, lsl #20 │ │ │ │ tstpeq sp, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r0, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tstpeq sp, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, lsl #29 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r2, ip, r8, ror #30 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r8, ror #6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r2, ip, r8, ror #30 │ │ │ │ + tsteq r7, r8, ror #25 │ │ │ │ + @ instruction: 0x018ab390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x011dfeb0 │ │ │ │ - tsteq r7, r0, lsr #26 │ │ │ │ - @ instruction: 0x018ab390 │ │ │ │ tstpeq sp, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r8, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sp, r8, lsl #30 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, ror #29 @ p-variant is OBSOLETE │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ab3b8 │ │ │ │ + tstpeq sp, r8, ror #29 @ p-variant is OBSOLETE │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ @ instruction: 0x011dfed0 │ │ │ │ smlalbbeq r6, r8, r8, r3 │ │ │ │ @ instruction: 0x011dfed8 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -880696,18 +880696,18 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tstpeq sp, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ cmpeq sl, r8, asr r4 │ │ │ │ tstpeq sp, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ - tstpeq sp, r0, lsl #31 @ p-variant is OBSOLETE │ │ │ │ - tsteq r1, r8, asr r3 │ │ │ │ - tstpeq sp, r8, ror #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, lsl pc @ p-variant is OBSOLETE │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ + tstpeq sp, r8, ror #30 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r0, [r0, r8] │ │ │ │ tstpeq sp, r8, lsr #30 @ p-variant is OBSOLETE │ │ │ │ tstpeq sp, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ tstpeq sp, r8, asr #29 @ p-variant is OBSOLETE │ │ │ │ hvceq 34360 @ 0x8638 │ │ │ │ tstpeq sp, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrdeq sl, [r5, -r8] │ │ │ │ @@ -880718,21 +880718,21 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ tstpeq sp, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r8, r8, asr #4 │ │ │ │ - tstpeq sp, r0, ror pc @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, ror r3 │ │ │ │ + tstpeq sp, r0, lsl #31 @ p-variant is OBSOLETE │ │ │ │ + tsteq r1, r8, asr r3 │ │ │ │ tstpeq sp, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ orreq r5, r9, r0, asr #20 │ │ │ │ - @ instruction: 0x011dfff0 │ │ │ │ + @ instruction: 0x011dfff8 │ │ │ │ tsteq lr, r0, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strexeq pc, r0, [r9] @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r0, ror #28 │ │ │ │ tstpeq sp, r0, ror #31 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -880752,79 +880752,79 @@ │ │ │ │ tstpeq sp, r8, asr #31 @ p-variant is OBSOLETE │ │ │ │ tstpeq sp, r0, asr #31 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r8, lsl #29 │ │ │ │ + tsteq r8, r0, lsl r0 │ │ │ │ + orreq fp, sl, r0, ror #7 │ │ │ │ tstpeq sp, r0, ror #6 @ p-variant is OBSOLETE │ │ │ │ ldrheq r9, [r2, #-120] @ 0xffffff88 │ │ │ │ - tsteq r8, r8, lsl r0 │ │ │ │ - orreq fp, sl, r0, ror #7 │ │ │ │ @ instruction: 0x011e1b98 │ │ │ │ orreq r5, r0, r8, ror r3 │ │ │ │ @ instruction: 0x011dffd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, pc, r0, lsr sp @ │ │ │ │ - tsteq lr, r0, lsr sl │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, lsr #32 │ │ │ │ + tsteq lr, r0, lsr #32 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ - tsteq lr, r0, lsr r0 │ │ │ │ + tsteq lr, r8, lsr #32 │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ - tsteq lr, r8, lsr r0 │ │ │ │ + tsteq lr, r0, lsr r0 │ │ │ │ orreq r0, r0, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ + @ instruction: 0x011e1ab8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01858eb0 │ │ │ │ - tsteq lr, r0, asr r0 │ │ │ │ - @ instruction: 0x011dfc98 │ │ │ │ + tsteq lr, r8, asr r0 │ │ │ │ + tstpeq sp, r8, ror #25 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r0, lsr r1 │ │ │ │ + orreq fp, sl, r8, lsl #8 │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ orreq r5, r8, r8, lsl fp │ │ │ │ - tsteq r9, r8, asr #2 │ │ │ │ - orreq fp, sl, r8, lsl #8 │ │ │ │ tsteq lr, r8, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - ldrheq r0, [lr, -r8] │ │ │ │ + tsteq lr, r0, lsl #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r8, [r5, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ ldrheq r0, [lr, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r8, asr #1 │ │ │ │ + orreq r0, r0, r0, asr #28 │ │ │ │ tsteq lr, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror #1 │ │ │ │ - orreq r0, r0, r0, asr #28 │ │ │ │ + ldrdeq r0, [r0, r8] │ │ │ │ ldrsbeq r0, [lr, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, ror #1 │ │ │ │ - ldrdeq r0, [r0, r8] │ │ │ │ - tsteq lr, r0, lsl #3 │ │ │ │ orreq r0, r0, r8, ror r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, lsl #10 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r0, lsl #30 │ │ │ │ tsteq lr, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror #2 │ │ │ │ strheq sl, [fp, #-216] @ 0xffffff28 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ @@ -880853,16 +880853,16 @@ │ │ │ │ tsteq lr, r0, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r5, r0, asr pc │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ cmpeq r9, r8, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r8, lsl #10 │ │ │ │ - tsteq lr, r0, lsl r6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r0, lsr #1 │ │ │ │ orrseq ip, r0, r8, lsr #20 │ │ │ │ tsteq lr, r8, ror r1 │ │ │ │ strdeq r9, [r3], #80 @ 0x50 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -881144,16 +881144,16 @@ │ │ │ │ orreq ip, r1, r8, lsr #15 │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ @ instruction: 0x011e05f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r5, r8, lsr #3 │ │ │ │ tsteq lr, r0, lsr #10 │ │ │ │ strdeq sp, [r4], #120 @ 0x78 @ │ │ │ │ - tsteq sp, r8, ror sp │ │ │ │ - @ instruction: 0x018fec98 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq fp, sl, r0, lsr r4 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, r8, asr #14 │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -881820,16 +881820,16 @@ │ │ │ │ orreq r9, r5, r0, ror r7 │ │ │ │ tsteq lr, r8, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e1090 │ │ │ │ smlaltbeq r8, r9, r8, sp │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r0, lsr r4 │ │ │ │ + tstpeq sp, r8, lsr #5 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x018fec98 │ │ │ │ ldrheq r1, [lr, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e1098 │ │ │ │ smlaleq r8, r3, r0, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -881966,18 +881966,18 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r5, r8] │ │ │ │ + tstpeq sp, r0, ror #15 @ p-variant is OBSOLETE │ │ │ │ + orreq fp, sl, r8, asr r4 │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ ldrsheq sl, [r3, #-200] @ 0xffffff38 │ │ │ │ - tstpeq sp, r8, ror #15 @ p-variant is OBSOLETE │ │ │ │ - orreq fp, sl, r8, asr r4 │ │ │ │ tsteq lr, r0, lsr r3 │ │ │ │ @ instruction: 0x011e12d0 │ │ │ │ tsteq lr, r8, lsr r3 │ │ │ │ tsteq lr, r0, lsl #4 │ │ │ │ tsteq lr, r0, lsl r3 │ │ │ │ orreq pc, r7, r8, ror #29 │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ @@ -882064,48 +882064,48 @@ │ │ │ │ smlaltbeq sl, r9, r8, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r5, r8, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orrseq r1, r2, r0, asr #30 │ │ │ │ - @ instruction: 0x011e85d8 │ │ │ │ - ldrsheq r1, [lr, -r0] │ │ │ │ + @ instruction: 0x0118ebb0 │ │ │ │ + orreq fp, sl, r0, lsl #9 │ │ │ │ @ instruction: 0x011e1490 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl #9 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq r8, r8, asr #23 │ │ │ │ - orreq fp, sl, r0, lsl #9 │ │ │ │ + @ instruction: 0x011e85d8 │ │ │ │ + ldrsheq r1, [lr, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r9, [r5, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r8, r0, ror r3 │ │ │ │ @ instruction: 0x011e14b0 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011e14b8 │ │ │ │ ldrdeq r4, [pc, #-232] @ 11e13e4 <__bss_end__@@Base+0x4743c8> │ │ │ │ - tsteq lr, r0, asr #9 │ │ │ │ - tsteq lr, r8, lsr #9 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq fp, sl, r8, lsr #9 │ │ │ │ @ instruction: 0x011e14d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r8, lsr #9 │ │ │ │ + tsteq lr, r0, asr #9 │ │ │ │ + tsteq lr, r8, lsr #9 │ │ │ │ + tsteq lr, r0, lsl r6 │ │ │ │ + ldrdeq fp, [sl, r0] │ │ │ │ rsceq r8, r8, r8, asr #11 │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ - tsteq lr, r0, lsr #1 │ │ │ │ - ldrdeq fp, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r5, r8, lsl sl │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, asr #10 │ │ │ │ @@ -882194,26 +882194,26 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, lsr r9 @ │ │ │ │ @ instruction: 0x01859a90 │ │ │ │ tsteq lr, r0, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq lr, r8, lsl #13 │ │ │ │ - tsteq sp, r0, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [sl, r8] │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq r3, r8, asr #22 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011e1690 │ │ │ │ + tsteq sp, r8, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r0, lsr #10 │ │ │ │ - tsteq lr, r8, asr #17 │ │ │ │ - orreq r3, r1, r0, asr #20 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tstpeq r3, r8, asr #22 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r8, asr #10 │ │ │ │ + @ instruction: 0x011e18d8 │ │ │ │ + orreq r3, r1, r0, asr #20 │ │ │ │ @ instruction: 0x011e16b0 │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ tsteq lr, r0, asr #13 │ │ │ │ orreq pc, r7, r0, lsl sl @ │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ @ instruction: 0x01859ab8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -882343,19 +882343,19 @@ │ │ │ │ tsteq lr, r8, lsr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e18b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, r0, r0, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, ror r6 │ │ │ │ + orreq fp, sl, r0, ror r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r0, ror r5 │ │ │ │ + tsteq lr, r0, lsl #13 │ │ │ │ @ instruction: 0x011e18b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, ror #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -882378,18 +882378,18 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r5, r0] │ │ │ │ - @ instruction: 0x011c5698 │ │ │ │ - orreq r6, sl, r0, lsl r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ab598 │ │ │ │ + @ instruction: 0x011c5698 │ │ │ │ + orreq r6, sl, r0, lsl r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r0, [r8, r8] │ │ │ │ tsteq lr, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e1990 │ │ │ │ @@ -882414,18 +882414,18 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ orreq pc, r0, r0, asr #3 │ │ │ │ - tsteq lr, r0, lsr #26 │ │ │ │ - tsteq lr, r8, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r0, asr #11 │ │ │ │ + tsteq lr, r0, lsr #26 │ │ │ │ + tsteq lr, r0, ror #18 │ │ │ │ tsteq lr, r8, lsl sl │ │ │ │ smlalbteq r6, r8, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r5, r0, lsr #24 │ │ │ │ tsteq lr, r0, lsl sl │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -882433,15 +882433,15 @@ │ │ │ │ tsteq lr, r0, lsr #20 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r8, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, ror #9 │ │ │ │ + orreq fp, sl, r8, ror #11 │ │ │ │ tsteq lr, r8, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, asr #20 │ │ │ │ qaddeq r0, r0, lr │ │ │ │ tsteq lr, r0, asr sl │ │ │ │ tsteq lr, r8, lsr #21 │ │ │ │ @ instruction: 0x011e19f8 │ │ │ │ @@ -882467,15 +882467,15 @@ │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r7, [r7, r0] │ │ │ │ @ instruction: 0x011e1ad8 │ │ │ │ tsteq lr, r0, lsr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r5, r0, ror ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r8, ror #11 │ │ │ │ + @ instruction: 0x011e14f0 │ │ │ │ tsteq lr, r8, asr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, r8, asr #14 │ │ │ │ tsteq lr, r0, lsl fp │ │ │ │ @@ -882554,18 +882554,18 @@ │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq lr, r0, lsr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r5, r0, lsl sp │ │ │ │ - tsteq r1, r8, lsr r1 │ │ │ │ - orreq r1, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x011e1cb0 │ │ │ │ + tsteq lr, r0, lsr #24 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ + @ instruction: 0x011e1cb0 │ │ │ │ + ldrdeq r0, [r0, r8] │ │ │ │ @ instruction: 0x011e1c98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, asr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, asr #24 │ │ │ │ cmpeq r9, r8, lsl lr │ │ │ │ tsteq lr, r8, asr #24 │ │ │ │ @@ -882592,30 +882592,30 @@ │ │ │ │ tsteq lr, r0, ror ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq lr, r8, ror #25 │ │ │ │ - ldrdeq r0, [r0, r8] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, lsl r4 │ │ │ │ tsteq lr, r0, ror #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r5, r0, ror #26 │ │ │ │ @ instruction: 0x011e1cd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r8, lsl r4 │ │ │ │ + tsteq r1, r8, lsr r1 │ │ │ │ + orreq r1, r0, r0, asr #1 │ │ │ │ @ instruction: 0x011e1cf8 │ │ │ │ strdeq lr, [ip, -r8] │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r5, r8, lsl #27 │ │ │ │ tsteq lr, r8, lsr ip │ │ │ │ @@ -882623,19 +882623,19 @@ │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orrseq r1, r0, r8, asr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, lsl ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq lr, r8, lsr sp │ │ │ │ + tsteq lr, r8, ror #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq lr, r8, lsl #15 │ │ │ │ + @ instruction: 0x011e1df0 │ │ │ │ + @ instruction: 0x011e1db0 │ │ │ │ + orreq r0, r0, r0, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01859db0 │ │ │ │ tsteq lr, r8, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r0, r0, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -882657,31 +882657,31 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e1db8 │ │ │ │ - orreq r0, r0, r0, asr #28 │ │ │ │ - @ instruction: 0x011e1df0 │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, lsl r4 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r5, r0, lsl #28 │ │ │ │ @ instruction: 0x011e1dd0 │ │ │ │ strdeq r6, [r8, #-72] @ 0xffffffb8 │ │ │ │ @ instruction: 0x011e1dd8 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r7, r8, lsr r7 │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ tsteq lr, r0, ror #27 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r8, lsl r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq lr, r8, lsl #15 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq pc, pc, r8, asr r0 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, r5, r8, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, pc, r0, lsl #27 │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ @@ -882704,16 +882704,16 @@ │ │ │ │ smlaltteq r6, r8, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr #24 │ │ │ │ tsteq lr, r8, asr lr │ │ │ │ cmpeq r9, r8, lsl #24 │ │ │ │ tsteq lr, r0, ror #28 │ │ │ │ smlalbteq r9, r9, r8, r7 @ │ │ │ │ - @ instruction: 0x011e85d0 │ │ │ │ - orreq r7, sp, r8, lsr r2 │ │ │ │ + strdeq r3, [fp, -r8] │ │ │ │ + orreq fp, sl, r0, lsl r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, sl, r0, asr r1 │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ orreq r9, r5, r8, ror lr │ │ │ │ @ instruction: 0x011e1ef8 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -882750,16 +882750,16 @@ │ │ │ │ @ instruction: 0x01801390 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, r8, asr #14 │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ tsteq lr, r0, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr #28 │ │ │ │ - tsteq fp, r8, lsr #20 │ │ │ │ - orreq fp, sl, r0, lsl r6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq fp, sl, r8, lsr r6 │ │ │ │ tsteq lr, r0, lsr #31 │ │ │ │ orreq ip, r9, r8, lsr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr r2 │ │ │ │ tsteq r5, r0, lsr r0 │ │ │ │ strdeq r9, [r5, r0] │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ @@ -882970,42 +882970,42 @@ │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq lr, r8, asr #4 │ │ │ │ cmpeq fp, r8, lsl #20 │ │ │ │ @ instruction: 0x011e2290 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, sl, r8, lsr r6 │ │ │ │ - strdeq sl, [r7, -r8] │ │ │ │ + smlatteq r7, r8, r9, sl │ │ │ │ orreq fp, sl, r0, ror #12 │ │ │ │ + tsteq lr, r8, ror #5 │ │ │ │ + orreq fp, sl, r8, lsl #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sl, [r5, r0] │ │ │ │ @ instruction: 0x011e22b8 │ │ │ │ strdeq r7, [sl, #-72] @ 0xffffffb8 │ │ │ │ @ instruction: 0x011e22d0 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r9, r0, lsr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r2, r0, asr #15 │ │ │ │ - @ instruction: 0x011e12f0 │ │ │ │ - orreq fp, sl, r8, lsl #13 │ │ │ │ + tsteq lr, r0, lsl #6 │ │ │ │ + orreq r1, r1, r0, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sl, [r5, r8] │ │ │ │ @ instruction: 0x011e22f8 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r0, r0, asr #3 │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ - orreq r1, r1, r0, lsl r0 │ │ │ │ + orreq r5, r0, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r2, r0, ror #7 │ │ │ │ tsteq lr, r0, lsr #6 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r8, asr #19 │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ @@ -883019,25 +883019,25 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl #20 │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ - orreq r5, r0, r0, lsl r7 │ │ │ │ - tsteq lr, r0, lsl #7 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + tsteq lr, r0, lsl #7 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, ror #10 │ │ │ │ cmpeq fp, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r5, r8, asr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x011e23d0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq pc, r7, r8, ror #29 │ │ │ │ @ instruction: 0x011e21d0 │ │ │ │ strdeq ip, [r7, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq ip, [r7, r0] │ │ │ │ tsteq lr, r8, ror #7 │ │ │ │ @@ -883049,25 +883049,25 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ ldrdeq fp, [r8, #-88] @ 0xffffffa8 │ │ │ │ @ instruction: 0x011e23d8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x011e23f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011de1b8 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ tsteq lr, r0, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0185a198 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sp, r0, asr #3 │ │ │ │ + tsteq lr, r8, lsl pc │ │ │ │ + tsteq lr, r0, ror #5 │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ @ instruction: 0x01802ab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -883108,26 +883108,26 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e24b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r5, r0, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq lr, r0, lsr #30 │ │ │ │ - tsteq lr, r0, lsl #6 │ │ │ │ - tsteq lr, r0, ror #9 │ │ │ │ + tsteq lr, r8, asr #9 │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ + tsteq lr, r0, ror #9 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e24d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, ror #9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, asr #18 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + tsteq lr, r8, asr #18 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r5, r8, lsr r2 │ │ │ │ tstpeq sp, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ @@ -883399,15 +883399,15 @@ │ │ │ │ tsteq lr, r8, lsr #18 │ │ │ │ @ instruction: 0x01497698 │ │ │ │ tsteq lr, r0, lsr r9 │ │ │ │ rsceq r5, r3, r0, ror #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0185a490 │ │ │ │ tsteq lr, r8, ror #29 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r2 │ │ │ │ @ instruction: 0x011e29f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq lr, r8, asr r9 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq lr, r0, ror r9 │ │ │ │ @@ -883759,29 +883759,29 @@ │ │ │ │ @ instruction: 0x011525b0 │ │ │ │ orreq r5, r8, r8, asr #1 │ │ │ │ tsteq lr, r0, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ - andle r0, r0, r2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ @ instruction: 0x011e2ed0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r5, r8, lsr #16 │ │ │ │ - tsteq lr, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq sp, r8, ror sl │ │ │ │ tsteq lr, r8, lsr #30 │ │ │ │ andle r0, r0, r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011deab0 │ │ │ │ - tsteq lr, r8, asr #3 │ │ │ │ - tsteq lr, r8, asr #9 │ │ │ │ + tsteq lr, r8, asr r1 │ │ │ │ + tsteq lr, r0, asr #9 │ │ │ │ + tsteq lr, r0, asr r0 │ │ │ │ + orreq fp, sl, r0, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, sl │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r8, r9, r0, lsl sl │ │ │ │ @ instruction: 0x011e2f90 │ │ │ │ tsteq lr, r0, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -883849,37 +883849,37 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r8, [sl, #-40] @ 0xffffffd8 │ │ │ │ tsteq r3, r0, lsl #28 │ │ │ │ strdeq sl, [r5, r0] │ │ │ │ tsteq lr, r0, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, rrx │ │ │ │ - orreq fp, sl, r0, lsr #5 │ │ │ │ + andle r0, r0, r0 │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ @ instruction: 0x011e3090 │ │ │ │ tsteq lr, r8, asr r0 │ │ │ │ tsteq lr, r0, lsl #1 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + orreq r0, r0, r8, ror r8 │ │ │ │ tsteq lr, r8, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e3098 │ │ │ │ - orreq r0, r0, r8, ror r8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq lr, r8, asr #1 │ │ │ │ tsteq lr, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r5, r8, lsl r9 │ │ │ │ tsteq lr, r0, asr r1 │ │ │ │ - andle r0, r0, r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrsbeq r3, [lr, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ @@ -883912,18 +883912,18 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r5, r8, ror #18 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ strdeq lr, [r0, r8] │ │ │ │ - tsteq lr, r8, asr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq sp, r0, asr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r0, asr r3 │ │ │ │ + tsteq lr, r0, lsr #30 │ │ │ │ tsteq lr, r8, ror #24 │ │ │ │ ldrdeq sl, [fp, #-216] @ 0xffffff28 │ │ │ │ tsteq lr, r0, lsr r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ @@ -883942,24 +883942,24 @@ │ │ │ │ orreq r3, r1, r0, ror #31 │ │ │ │ @ instruction: 0x011e3190 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e31b0 │ │ │ │ smlalbteq sl, r8, r8, sl │ │ │ │ @ instruction: 0x011e31f8 │ │ │ │ orreq r0, r0, r8 │ │ │ │ - tsteq lr, r8, asr r3 │ │ │ │ - tsteq lr, r0, asr r0 │ │ │ │ + @ instruction: 0x011e31d8 │ │ │ │ + orreq sl, sl, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r7, r0, ror #8 │ │ │ │ tsteq lr, r8, ror #3 │ │ │ │ - orreq sl, sl, r8, lsl #20 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01103bd8 │ │ │ │ orreq lr, r2, r8, lsl #8 │ │ │ │ @ instruction: 0x011e32f8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011e31b8 │ │ │ │ smlaleq r4, r3, r8, lr │ │ │ │ @ instruction: 0x011e34d8 │ │ │ │ @ instruction: 0x011e31d0 │ │ │ │ tsteq lr, r8, lsl r2 │ │ │ │ orreq ip, r0, r0, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -884019,47 +884019,47 @@ │ │ │ │ tsteq lr, r0, lsl r2 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq lr, r8, lsr #9 │ │ │ │ orreq ip, r7, r0, ror #31 │ │ │ │ tsteq lr, r8, lsl #9 │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ tsteq lr, r0, lsl #6 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r8, lsr #6 │ │ │ │ + andle r0, r0, r4 │ │ │ │ tsteq lr, r0, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r5, r0, ror #19 │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ orreq r5, r0, r8, lsl r4 │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ - andle r0, r0, r4 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr r3 │ │ │ │ strheq r7, [r3, #-216] @ 0xffffff28 │ │ │ │ tsteq lr, r0, asr #6 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r2, r8, lsl #8 │ │ │ │ - tsteq lr, r0, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, lsl #8 │ │ │ │ - @ instruction: 0x011e31d8 │ │ │ │ + tsteq lr, r0, lsl #8 │ │ │ │ + tsteq lr, r8, asr #3 │ │ │ │ + tsteq lr, r0, ror r3 │ │ │ │ + orreq sl, sl, r0, lsr sl │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ - orreq sl, sl, r0, lsr sl │ │ │ │ - @ instruction: 0x011e33b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011e33b8 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011e3390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r8, [r5, -r8] │ │ │ │ orreq sl, r5, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, lsr #7 │ │ │ │ @@ -884067,59 +884067,59 @@ │ │ │ │ tsteq lr, r8, lsr #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsr r3 │ │ │ │ smlaltbeq r7, r3, r8, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq lr, r8, asr #7 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ @ instruction: 0x011e33f0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r5 │ │ │ │ @ instruction: 0x011e33d8 │ │ │ │ @ instruction: 0x011e33b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ tsteq lr, r8, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e33f8 │ │ │ │ - andle r0, r0, r5 │ │ │ │ - tsteq lr, r0, lsl #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, ror #8 │ │ │ │ - tsteq lr, r0, ror r3 │ │ │ │ - tsteq lr, r0, lsr #8 │ │ │ │ + tsteq lr, r8, asr r4 │ │ │ │ + tsteq lr, r8, asr r3 │ │ │ │ + tsteq lr, r0, lsl r4 │ │ │ │ orreq fp, sl, r8, asr #5 │ │ │ │ + tsteq lr, r0, lsr #8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r5, r0, lsr sl │ │ │ │ tsteq lr, r0, lsr r4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tsteq lr, r0, lsl #9 │ │ │ │ orreq fp, r7, r0, ror #8 │ │ │ │ tsteq lr, r8, lsr r4 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r0, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, asr #8 │ │ │ │ + tsteq lr, r0, asr #8 │ │ │ │ andle r0, r0, r6 │ │ │ │ - tsteq lr, r8, asr r4 │ │ │ │ + tsteq lr, r8, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r1, r8, asr r1 │ │ │ │ - orreq lr, r2, r0, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r1, r8, asr r1 │ │ │ │ + orreq lr, r2, r0, lsr r4 │ │ │ │ + tsteq lr, r8, asr r5 │ │ │ │ + tsteq lr, r8, lsl #8 │ │ │ │ tsteq lr, r0, ror r4 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ - tsteq lr, r0, ror #10 │ │ │ │ - tsteq lr, r0, lsl r4 │ │ │ │ + tsteq lr, r0, lsl r5 │ │ │ │ + strdeq fp, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r8, r8, ror #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, r5, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror #8 │ │ │ │ @ instruction: 0x011e3490 │ │ │ │ @@ -884153,35 +884153,35 @@ │ │ │ │ @ instruction: 0x011e34f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e34f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [r9, r0] │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ - strdeq fp, [sl, r0] │ │ │ │ - tsteq lr, r0, lsr #10 │ │ │ │ @ instruction: 0x018a59b8 │ │ │ │ - tsteq lr, r0, asr #10 │ │ │ │ + tsteq lr, r0, lsr #10 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + tsteq lr, r0, asr #10 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ orreq sl, r5, r8, lsr #21 │ │ │ │ tsteq lr, r8, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, asr #10 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, asr r5 │ │ │ │ andle r0, r0, r7 │ │ │ │ - tsteq lr, r8, asr r5 │ │ │ │ + tsteq lr, r0, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011e44f8 │ │ │ │ - tsteq lr, r0, lsl r5 │ │ │ │ + @ instruction: 0x011e44f0 │ │ │ │ + tsteq lr, r8, ror #8 │ │ │ │ + tsteq lr, r8, lsl #6 │ │ │ │ + orreq fp, sl, r8, lsl r3 │ │ │ │ @ instruction: 0x011a6af0 │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ tsteq lr, r8, ror r5 │ │ │ │ cmpeq fp, r8, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq pc, r2, r8, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -885047,17 +885047,17 @@ │ │ │ │ tsteq r4, r0, lsr lr │ │ │ │ orreq fp, r5, r0, lsl r1 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, lsl r3 │ │ │ │ - orreq fp, sl, r8, lsl r3 │ │ │ │ - tsteq lr, r0, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r0, asr r3 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e42f8 │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsr #12 │ │ │ │ @@ -885065,17 +885065,17 @@ │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ orreq r4, r9, r0, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r8, lsr r1 │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r8, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r8, asr #9 │ │ │ │ + andle r0, r0, r8 │ │ │ │ tsteq lr, r0, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, ror #30 │ │ │ │ tsteq lr, r0, lsl #7 │ │ │ │ ldrdeq sl, [r9, #-232] @ 0xffffff18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -885159,35 +885159,35 @@ │ │ │ │ @ instruction: 0x011e44b8 │ │ │ │ orreq r5, r8, r8, lsl fp │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e44d0 │ │ │ │ - andle r0, r0, r8 │ │ │ │ - @ instruction: 0x011e44f0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, ror #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r8, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, lsl #13 │ │ │ │ - tsteq lr, r8, lsl #6 │ │ │ │ + tsteq lr, r0, lsl #13 │ │ │ │ + tsteq lr, r0, ror #10 │ │ │ │ + tsteq lr, r8, lsl r5 │ │ │ │ + orreq fp, sl, r0, asr #6 │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsl #11 │ │ │ │ - orreq fp, sl, r0, asr #6 │ │ │ │ + orreq r5, sl, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r0, asr r2 │ │ │ │ tsteq lr, r0, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -885207,17 +885207,17 @@ │ │ │ │ tsteq lr, r0, ror r5 │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e4590 │ │ │ │ - orreq r5, sl, r0, ror #19 │ │ │ │ - tsteq lr, r8, lsl #12 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + tsteq lr, r8, lsl #12 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01097db8 │ │ │ │ ldrdeq lr, [r2, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r2, r0, asr #32 │ │ │ │ ldrdeq r1, [r2, -r0] │ │ │ │ orreq fp, r5, r0, lsr #5 │ │ │ │ tsteq lr, r0, lsr #11 │ │ │ │ @@ -885239,20 +885239,20 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq ip, r9, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r8, asr #5 │ │ │ │ tsteq lr, r0, lsl r6 │ │ │ │ rsceq ip, r3, r8, lsr #17 │ │ │ │ tsteq lr, r8, lsl r6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r9 │ │ │ │ strdeq ip, [r9, #-72] @ 0xffffffb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsr #12 │ │ │ │ - andle r0, r0, r9 │ │ │ │ - tsteq lr, r0, lsl #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, asr #12 │ │ │ │ strdeq pc, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r5, r0] │ │ │ │ @@ -885268,98 +885268,98 @@ │ │ │ │ cmpeq fp, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq lr, r0, lsr #13 │ │ │ │ ldrdeq r6, [r8, #-104] @ 0xffffff98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r8, lsl r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, lsr #14 │ │ │ │ - tsteq lr, r8, lsl r5 │ │ │ │ - @ instruction: 0x011e46b0 │ │ │ │ + @ instruction: 0x011e46f0 │ │ │ │ + @ instruction: 0x011e44f8 │ │ │ │ + @ instruction: 0x011e4690 │ │ │ │ orreq fp, sl, r8, ror #6 │ │ │ │ + @ instruction: 0x011e46b0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, asr #13 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r0, asr #6 │ │ │ │ tsteq lr, r8, asr #13 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - @ instruction: 0x011e46d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011e46d8 │ │ │ │ + @ instruction: 0x011e46d0 │ │ │ │ andle r0, r0, sl │ │ │ │ - @ instruction: 0x011e46f0 │ │ │ │ + @ instruction: 0x011e46d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsceq r8, r2, r8, lsl #1 │ │ │ │ + tsteq lr, r8, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsceq r8, r2, r8, lsl #1 │ │ │ │ + tsteq lr, r8, ror #14 │ │ │ │ + tsteq lr, r8, lsl #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r8, ror #6 │ │ │ │ tsteq lr, r8, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq lr, r0, lsr #15 │ │ │ │ - @ instruction: 0x011e4690 │ │ │ │ - tsteq lr, r0, lsr r7 │ │ │ │ + tsteq lr, r8, lsr #14 │ │ │ │ @ instruction: 0x018ab390 │ │ │ │ - tsteq lr, r0, asr #14 │ │ │ │ + tsteq lr, r0, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r0, asr #14 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0185b390 │ │ │ │ tsteq lr, r8, asr #14 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r0, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, asr r7 │ │ │ │ + tsteq lr, r0, asr r7 │ │ │ │ andle r0, r0, fp │ │ │ │ - tsteq lr, r8, ror #14 │ │ │ │ + tsteq lr, r8, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8 │ │ │ │ + tsteq lr, r0, lsl #17 │ │ │ │ + tsteq lr, r0, lsr #14 │ │ │ │ @ instruction: 0x011e4790 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0185b3b8 │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsr #15 │ │ │ │ cmpeq r7, r8, ror #26 │ │ │ │ - tsteq lr, r8, lsl #17 │ │ │ │ - tsteq lr, r8, lsr #14 │ │ │ │ + tsteq lr, r8, asr #15 │ │ │ │ + orreq r0, r0, r8, ror #23 │ │ │ │ @ instruction: 0x011e47b0 │ │ │ │ cmpeq r7, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r7, r8, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r0, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ - orreq r0, r0, r8, ror #23 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e47f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq lr, r8, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -885385,93 +885385,93 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r0, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011d18b0 │ │ │ │ cmpeq fp, r8, lsr pc │ │ │ │ tsteq lr, r8, asr r8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, ror #16 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r8, ror #16 │ │ │ │ + tsteq lr, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, ror r8 │ │ │ │ + tsteq lr, r8, ror #16 │ │ │ │ andle r0, r0, ip │ │ │ │ - tsteq lr, r0, lsl #17 │ │ │ │ + tsteq lr, r0, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq fp, r5, r8, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, lsr #18 │ │ │ │ - tsteq lr, r8, asr #15 │ │ │ │ - @ instruction: 0x011e4898 │ │ │ │ + orreq fp, r5, r8, asr r4 │ │ │ │ + tsteq lr, r8, lsl #18 │ │ │ │ + tsteq lr, r0, lsr #15 │ │ │ │ + @ instruction: 0x011e4890 │ │ │ │ @ instruction: 0x018ab3b8 │ │ │ │ - tsteq lr, r0, lsr #17 │ │ │ │ + @ instruction: 0x011e4898 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, lsr #17 │ │ │ │ + tsteq lr, r0, lsr #17 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r8, asr #17 │ │ │ │ + tsteq lr, r8, lsr #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r8, asr #17 │ │ │ │ + andle r0, r0, sp │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r7, [r7, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r0, lsl #9 │ │ │ │ tsteq lr, r8, ror #17 │ │ │ │ @ instruction: 0x011e48b0 │ │ │ │ tsteq lr, r0, lsl #18 │ │ │ │ - andle r0, r0, sp │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsr #31 │ │ │ │ cmpeq fp, r8, lsr pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, r8, asr #14 │ │ │ │ tsteq lr, r0, lsr #18 │ │ │ │ tsteq lr, r0, ror #17 │ │ │ │ @ instruction: 0x011e48d8 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq ip, r0, lsl #2 │ │ │ │ orreq fp, r5, r8, lsr #9 │ │ │ │ - tsteq lr, r8, lsl #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq sp, r8, lsl pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011e5af8 │ │ │ │ + tsteq lr, r8, lsl #17 │ │ │ │ @ instruction: 0x011681d0 │ │ │ │ strdeq ip, [r9, r8] │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ tsteq lr, r8, asr r9 │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ - tsteq lr, r8, ror ip │ │ │ │ - @ instruction: 0x011e4890 │ │ │ │ + tsteq lr, r8, asr #18 │ │ │ │ + orreq fp, sl, r0, ror #7 │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror #6 │ │ │ │ ldrdeq fp, [r5, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, ror #18 │ │ │ │ - orreq fp, sl, r0, ror #7 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, asr r9 │ │ │ │ tsteq lr, r0, ror r9 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r9 │ │ │ │ tsteq lr, r8, lsl #19 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r5, r8] │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ @ instruction: 0x011e49d0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, lr │ │ │ │ @ instruction: 0x011e4998 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq lr, r0, lsr #19 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq lr, r8, lsr #19 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -885481,15 +885481,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r0, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ @ instruction: 0x011e4bd8 │ │ │ │ - andle r0, r0, lr │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror #19 │ │ │ │ orreq ip, r9, r8, lsr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r0, lsl #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ strdeq r9, [sl, -r8] │ │ │ │ @@ -885610,16 +885610,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r8, lsr r6 │ │ │ │ @ instruction: 0x011e4bd0 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsl #19 │ │ │ │ - @ instruction: 0x011e5af8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r8, lsl r0 │ │ │ │ tsteq lr, r8, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e4bf0 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ @@ -886578,16 +886578,16 @@ │ │ │ │ cmpeq r9, r8, lsr #10 │ │ │ │ tsteq lr, r8, ror #21 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ tsteq lr, r8, lsl #21 │ │ │ │ cmpeq fp, r8, lsl r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, r5, r0, lsl #29 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, lsr #32 │ │ │ │ + @ instruction: 0x011e5d98 │ │ │ │ + tsteq lr, r8, lsr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #31 │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ @ instruction: 0x011e5ad0 │ │ │ │ tsteq r2, r0, lsr #1 │ │ │ │ orreq r5, r9, r8, lsl #27 │ │ │ │ tsteq lr, r0, lsr #22 │ │ │ │ @@ -886674,34 +886674,34 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ strdeq sl, [fp, #-216] @ 0xffffff28 │ │ │ │ smlabbeq r4, r8, r5, r9 │ │ │ │ orreq fp, r5, r0, ror pc │ │ │ │ - tsteq lr, r8, lsr #28 │ │ │ │ - tsteq lr, r8, asr #18 │ │ │ │ - tsteq lr, r8, lsl #25 │ │ │ │ + tsteq lr, r0, lsl #25 │ │ │ │ orreq fp, sl, r8, lsl #8 │ │ │ │ - @ instruction: 0x011e5c90 │ │ │ │ + tsteq lr, r8, lsl #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011e5c98 │ │ │ │ + @ instruction: 0x011e5c90 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r0, asr #25 │ │ │ │ + @ instruction: 0x011e5c98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r0, asr #25 │ │ │ │ + andle r0, r0, pc │ │ │ │ tsteq lr, r8, asr #25 │ │ │ │ tsteq lr, r0, asr #26 │ │ │ │ @ instruction: 0x011e5cb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strexeq fp, r8, [r5] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsl #27 │ │ │ │ - andle r0, r0, pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl ip │ │ │ │ ldrdeq r6, [r8, #-120] @ 0xffffff88 │ │ │ │ @ instruction: 0x011e5cf8 │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ tsteq lr, r0, ror #25 │ │ │ │ orreq r6, r7, r8, ror pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -886742,20 +886742,20 @@ │ │ │ │ tsteq lr, r0, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r0, lsl r0 │ │ │ │ tsteq lr, r0, ror #27 │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ @ instruction: 0x011e5dd0 │ │ │ │ ldrdeq r2, [r0, r0] │ │ │ │ - @ instruction: 0x011e5d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrheq r0, [lr, -r8] │ │ │ │ tsteq lr, r8, lsr #27 │ │ │ │ orreq r7, r7, r0, lsl #23 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, asr #1 │ │ │ │ + @ instruction: 0x011e5eb0 │ │ │ │ + tsteq lr, r8, ror ip │ │ │ │ tsteq lr, r0, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, asr #27 │ │ │ │ andle r0, r0, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r8, lsr r0 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ @@ -886782,16 +886782,16 @@ │ │ │ │ cmpeq fp, r8, lsl r5 │ │ │ │ tsteq lr, r8, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011e5eb8 │ │ │ │ - tsteq lr, r0, lsl #25 │ │ │ │ + tsteq lr, r8, ror #28 │ │ │ │ + orreq fp, sl, r0, lsr r4 │ │ │ │ tsteq lr, r0, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, asr #6 │ │ │ │ cmpeq fp, r8, lsl r5 │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -886799,56 +886799,56 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq lr, r0, asr lr │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, ror lr │ │ │ │ - orreq fp, sl, r0, lsr r4 │ │ │ │ - @ instruction: 0x011e5e90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011e5e90 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x01021190 │ │ │ │ orreq ip, r5, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsl #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e5e98 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r0, lsr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, lsr #29 │ │ │ │ + tsteq lr, r0, lsr #29 │ │ │ │ andle r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x011e5eb0 │ │ │ │ + tsteq lr, r8, lsr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ - @ instruction: 0x011e5ff0 │ │ │ │ - tsteq lr, r8, ror #28 │ │ │ │ - tsteq lr, r8, asr #29 │ │ │ │ + tsteq lr, r8, lsl #30 │ │ │ │ + tsteq lr, r8, lsr #28 │ │ │ │ + tsteq lr, r0, asr #29 │ │ │ │ orreq fp, sl, r8, asr r4 │ │ │ │ - @ instruction: 0x011e5ed8 │ │ │ │ + tsteq lr, r8, asr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011e5ed8 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ tsteq lr, r8, ror #29 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011e5ef0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011e5ef8 │ │ │ │ andle r0, r0, r1, lsl r0 │ │ │ │ - tsteq lr, r8, lsl #30 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011e5ef8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, sp │ │ │ │ + @ instruction: 0x011e6890 │ │ │ │ + @ instruction: 0x011e5eb8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsl #24 │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ cmpeq r6, r8, asr #24 │ │ │ │ tsteq lr, r8, lsr #30 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r8, lsl #1 │ │ │ │ @@ -886896,18 +886896,18 @@ │ │ │ │ @ instruction: 0x01800490 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, r7, r0, asr #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq ip, [r5, r0] │ │ │ │ @ instruction: 0x011e6098 │ │ │ │ @ instruction: 0x011e5f98 │ │ │ │ - @ instruction: 0x011e6bd8 │ │ │ │ - tsteq lr, r0, asr #29 │ │ │ │ - tsteq lr, r0, ror #15 │ │ │ │ + @ instruction: 0x011e5ff8 │ │ │ │ orreq fp, sl, r0, lsl #9 │ │ │ │ + tsteq lr, r0, ror #15 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq lr, r8, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -887405,23 +887405,23 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r8, ror r1 │ │ │ │ tsteq lr, r8 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq lr, r8, ror #15 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, lsl #16 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + tsteq lr, r0, lsl #16 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e67f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, ror #16 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r2, lsl r0 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ @ instruction: 0x01800eb8 │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ tsteq lr, r8, lsl #16 │ │ │ │ tsteq lr, r8, asr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ @@ -887439,25 +887439,25 @@ │ │ │ │ tsteq lr, r8, lsl #17 │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r7 │ │ │ │ tsteq lr, r0, ror r8 │ │ │ │ - andle r0, r0, r2, lsl r0 │ │ │ │ - @ instruction: 0x011e6890 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r0, r0, r8, lsr #6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r0, lsr #3 │ │ │ │ smlabbeq pc, r0, pc, pc @ │ │ │ │ orreq r9, r0, r0, ror #11 │ │ │ │ @ instruction: 0x011e68b0 │ │ │ │ tsteq lr, r0, lsl #17 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r0, r0, r8, lsr #6 │ │ │ │ + tsteq lr, r0, lsl #26 │ │ │ │ + @ instruction: 0x011e5ff0 │ │ │ │ @ instruction: 0x011e6bd0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r9, r7, r0, asr #11 │ │ │ │ tsteq lr, r0, ror sl │ │ │ │ @@ -887658,16 +887658,16 @@ │ │ │ │ @ instruction: 0x011e6bb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq lr, r8, lsl #26 │ │ │ │ - @ instruction: 0x011e5ff8 │ │ │ │ + tsteq lr, r0, lsr #24 │ │ │ │ + orreq fp, sl, r8, lsr #9 │ │ │ │ tsteq lr, r8, ror #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ tsteq lr, r0, lsl #24 │ │ │ │ @@ -887677,36 +887677,36 @@ │ │ │ │ @ instruction: 0x011e6b90 │ │ │ │ cmpeq r6, r8, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r9, r0, ror #20 │ │ │ │ tsteq lr, r8, lsr #24 │ │ │ │ - orreq fp, sl, r8, lsr #9 │ │ │ │ - tsteq lr, r0, lsr ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, asr #24 │ │ │ │ + tsteq lr, r0, lsr ip │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + tsteq lr, r0, asr #24 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r9 │ │ │ │ tsteq lr, r0, ror ip │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r3, lsl r0 │ │ │ │ @ instruction: 0x011e69b0 │ │ │ │ orreq ip, r5, r8, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, rrx │ │ │ │ tsteq lr, r0, ror #24 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ tsteq lr, r8, ror #24 │ │ │ │ orreq r7, r7, r8, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ tsteq lr, r8, ror ip │ │ │ │ - andle r0, r0, r3, lsl r0 │ │ │ │ - tsteq lr, r0, lsl #26 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e6c90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r2, fp, r8, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @@ -887732,18 +887732,18 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r3, r7, r8, asr r0 │ │ │ │ tsteq lr, r8, ror #25 │ │ │ │ orreq ip, r7, r0, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, lsr pc │ │ │ │ - tsteq lr, r0, lsr #24 │ │ │ │ + tsteq lr, r0, ror #29 │ │ │ │ + @ instruction: 0x011e6bd8 │ │ │ │ + tsteq lr, r8, asr sp │ │ │ │ + ldrdeq fp, [sl, r0] │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ tsteq lr, r8, lsl #10 │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ rsceq sp, r2, r8, asr #31 │ │ │ │ tsteq lr, r8, lsr #26 │ │ │ │ orreq r5, r7, r8, lsl #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -887755,17 +887755,17 @@ │ │ │ │ tsteq lr, r8, asr #25 │ │ │ │ cmpeq r6, r8, asr lr │ │ │ │ tsteq lr, r8, lsr r1 │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, sl │ │ │ │ tsteq lr, r0, ror #26 │ │ │ │ - ldrdeq fp, [sl, r0] │ │ │ │ - @ instruction: 0x011e6dd0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011e6dd0 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011e6d90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ cmpeq r9, r8, lsl #30 │ │ │ │ tsteq lr, r0, lsl #27 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -887785,17 +887785,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, sl, r0, lsr #8 │ │ │ │ tsteq lr, r8, asr #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e6dd8 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r8, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r8, asr lr │ │ │ │ + andle r0, r0, r4, lsl r0 │ │ │ │ tsteq lr, r8, ror #27 │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ @ instruction: 0x011e6df0 │ │ │ │ tsteq lr, r0, lsr #29 │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ strdeq sl, [r9, #-232] @ 0xffffff18 │ │ │ │ tsteq lr, r0, lsl #28 │ │ │ │ @@ -887819,15 +887819,15 @@ │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e6ed8 │ │ │ │ - andle r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl #20 │ │ │ │ orreq ip, r7, r8, asr #29 │ │ │ │ tsteq lr, r0, ror #4 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ tsteq lr, r8, ror lr │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ tsteq lr, r0, lsl #29 │ │ │ │ @@ -887850,18 +887850,18 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r8, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq lr, r0, ror #29 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011e7190 │ │ │ │ + tsteq lr, r8, lsl #26 │ │ │ │ tsteq sl, r8, ror r5 │ │ │ │ orreq r2, sl, r8, asr #3 │ │ │ │ @ instruction: 0x011e6ef8 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ @@ -887872,16 +887872,16 @@ │ │ │ │ strdeq lr, [r2, r8] │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ @ instruction: 0x011e6f90 │ │ │ │ strheq r7, [sl, #-104] @ 0xffffff98 │ │ │ │ - tsteq lr, r0, lsr #3 │ │ │ │ - tsteq lr, r8, asr sp │ │ │ │ + @ instruction: 0x011e6fd8 │ │ │ │ + strdeq fp, [sl, r8] │ │ │ │ tsteq lr, r0, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r8, r9, r8, lsl #21 │ │ │ │ tsteq lr, r8, lsl #31 │ │ │ │ @@ -887915,15 +887915,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, ip │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq lr, r8, lsl #1 │ │ │ │ tsteq lr, r8, asr #31 │ │ │ │ tsteq lr, r0, lsr r1 │ │ │ │ - strdeq fp, [sl, r8] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsr r3 │ │ │ │ smlalbteq ip, r9, r8, r5 │ │ │ │ @ instruction: 0x011e6ff0 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ @ instruction: 0x011e6ff8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, asr pc │ │ │ │ @@ -888001,22 +888001,22 @@ │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ orreq ip, r1, r0, lsr r2 │ │ │ │ tsteq lr, r8, ror r1 │ │ │ │ tsteq lr, r0, lsr #2 │ │ │ │ tsteq lr, r8, lsr r1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, asr #2 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r8, asr #2 │ │ │ │ + tsteq lr, r0, asr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, asr r1 │ │ │ │ + tsteq lr, r8, asr #2 │ │ │ │ andle r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x011e7190 │ │ │ │ + tsteq lr, r0, asr r1 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, lsl #3 │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ @@ -888024,26 +888024,26 @@ │ │ │ │ orreq ip, r1, r8, asr r2 │ │ │ │ @ instruction: 0x011e71b0 │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ tsteq lr, r8, lsl #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, ror #1 │ │ │ │ smlaltteq r2, r6, r8, lr │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r0, lsr r3 │ │ │ │ + tsteq lr, r0, lsr pc │ │ │ │ tsteq lr, r8, asr #3 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ - tsteq lr, r8, lsr r3 │ │ │ │ - @ instruction: 0x011e6fd8 │ │ │ │ + @ instruction: 0x011e71b8 │ │ │ │ + orreq fp, sl, r0, lsr #10 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq lr, r8, lsl r2 │ │ │ │ tsteq lr, r8, lsr #3 │ │ │ │ tsteq lr, r8, lsr r2 │ │ │ │ - orreq fp, sl, r0, lsr #10 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sp, [r4], #120 @ 0x78 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq lr, r0, ror #3 │ │ │ │ @ instruction: 0x011e7198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -888067,15 +888067,15 @@ │ │ │ │ tsteq lr, r8, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsr r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, lsr #5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tsteq lr, r0, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, asr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, asr r2 │ │ │ │ @@ -888093,21 +888093,21 @@ │ │ │ │ tsteq lr, r0, lsl #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl #5 │ │ │ │ smlalbteq ip, r9, r8, r8 │ │ │ │ @ instruction: 0x011e7290 │ │ │ │ rsceq sp, r3, r8, lsl r4 │ │ │ │ @ instruction: 0x011e72b0 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011d43f8 │ │ │ │ orreq fp, r9, r8, lsr #6 │ │ │ │ @ instruction: 0x011e72b8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, lsr #6 │ │ │ │ andle r0, r0, r6, lsl r0 │ │ │ │ + tsteq lr, r0, lsr #6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsl #6 │ │ │ │ orreq pc, r7, r8, ror r1 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0x011e72d8 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ tsteq lr, r0, ror #5 │ │ │ │ @@ -888124,90 +888124,90 @@ │ │ │ │ orreq r2, sl, r0, lsr #3 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ tsteq lr, r0, ror r4 │ │ │ │ tsteq lr, r8, lsl #6 │ │ │ │ tsteq sp, r0, lsr r4 │ │ │ │ cmpeq sl, r8, asr r9 │ │ │ │ - tsteq lr, r0, lsr r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010422b8 │ │ │ │ orreq ip, r5, r0, ror #5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011e7390 │ │ │ │ - @ instruction: 0x011e71b8 │ │ │ │ - tsteq lr, r0, asr r3 │ │ │ │ + tsteq lr, r8, lsl #7 │ │ │ │ + tsteq lr, r0, lsr #3 │ │ │ │ + tsteq lr, r0, asr #6 │ │ │ │ orreq fp, sl, r8, asr #10 │ │ │ │ + tsteq lr, r0, asr r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq lr, r8, asr r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, ror r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + tsteq lr, r0, ror r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, ror r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, lsl #7 │ │ │ │ andle r0, r0, r7, lsl r0 │ │ │ │ - tsteq lr, r8, lsl #7 │ │ │ │ + tsteq lr, r0, lsl #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, asr #8 │ │ │ │ - tsteq lr, r0, asr #6 │ │ │ │ - tsteq lr, r0, lsr #7 │ │ │ │ + tsteq lr, r8, lsr #8 │ │ │ │ + tsteq lr, r8, lsr r3 │ │ │ │ + @ instruction: 0x011e7398 │ │ │ │ orreq fp, sl, r0, ror r5 │ │ │ │ - tsteq lr, r0, asr #7 │ │ │ │ + tsteq lr, r0, lsr #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r0, asr #7 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011e73b0 │ │ │ │ cmpeq r6, r8, asr pc │ │ │ │ @ instruction: 0x011e73b8 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r0, ror #5 │ │ │ │ tsteq lr, r8, asr #7 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r0, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r0, ror #7 │ │ │ │ + andle r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x011e73d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, lsl #8 │ │ │ │ - andle r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e73f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sp, r4, r8, asr #24 │ │ │ │ - tsteq lr, r8, lsr #8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr #7 │ │ │ │ cmpeq r6, r8, asr #30 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r0, asr #11 │ │ │ │ + @ instruction: 0x011e7390 │ │ │ │ tsteq lr, r8, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq lr, r8, asr #11 │ │ │ │ - @ instruction: 0x011e7398 │ │ │ │ - tsteq lr, r0, lsl r5 │ │ │ │ + tsteq lr, r8, asr #8 │ │ │ │ @ instruction: 0x018ab598 │ │ │ │ + tsteq lr, r0, lsl r5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ cmpeq r7, r8, ror #18 │ │ │ │ tsteq lr, r8, lsr #18 │ │ │ │ cmpeq fp, r8, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r8, lsl #6 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ @@ -888249,22 +888249,22 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, lr │ │ │ │ @ instruction: 0x011e74d8 │ │ │ │ cmpeq sl, r8, asr r3 │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ cmpeq r7, r8, ror #18 │ │ │ │ tsteq lr, r8, lsl r5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, lsr #10 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq lr, r8, lsr #10 │ │ │ │ + tsteq lr, r0, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, lsr r5 │ │ │ │ + tsteq lr, r8, lsr #10 │ │ │ │ andle r0, r0, r9, lsl r0 │ │ │ │ - tsteq lr, r0, asr #11 │ │ │ │ + tsteq lr, r0, lsr r5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sp, [r4], #120 @ 0x78 @ │ │ │ │ tsteq lr, r0, asr r5 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ @@ -888292,28 +888292,28 @@ │ │ │ │ orreq ip, r5, r0, lsr r3 │ │ │ │ @ instruction: 0x011e7598 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ tsteq lr, r8, lsr r5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, asr #13 │ │ │ │ - tsteq lr, r8, asr #8 │ │ │ │ + tsteq lr, r0, asr #13 │ │ │ │ + tsteq lr, r0, asr #8 │ │ │ │ + tsteq lr, r0, ror #11 │ │ │ │ + orreq fp, sl, r0, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq ip, r3, r8, ror #21 │ │ │ │ @ instruction: 0x011e9cd8 │ │ │ │ smlalbteq r7, sl, r8, r6 │ │ │ │ tsteq lr, r8, ror #11 │ │ │ │ - orreq fp, sl, r0, asr #11 │ │ │ │ - @ instruction: 0x011e75f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, lsr r6 │ │ │ │ + @ instruction: 0x011e75f0 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ + tsteq lr, r8, lsr r6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r2, r8, ror r8 │ │ │ │ tsteq lr, r0, lsl #12 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ @@ -888323,26 +888323,26 @@ │ │ │ │ tsteq lr, r8, lsr #12 │ │ │ │ strheq r2, [r6, #-248] @ 0xffffff08 │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r0, lsr r3 │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, sl, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r4, fp, r8, sl │ │ │ │ tsteq lr, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ - andle r0, r0, sl, lsl r0 │ │ │ │ - tsteq lr, r0, asr #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, lsr #17 │ │ │ │ smlalbteq r4, fp, r8, sl │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ smlalbteq ip, r7, r8, ip │ │ │ │ tsteq lr, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -888356,18 +888356,18 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, ror #6 │ │ │ │ smlalbteq r4, fp, r8, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x011e76b0 │ │ │ │ andle r0, r0, r0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, lsr #18 │ │ │ │ - tsteq lr, r0, ror #11 │ │ │ │ + tsteq lr, r8, asr #17 │ │ │ │ + tsteq lr, r8, asr #11 │ │ │ │ + tsteq lr, r8, lsl #14 │ │ │ │ + orreq fp, sl, r8, ror #11 │ │ │ │ tsteq lr, r0, ror #13 │ │ │ │ smlaleq sp, r4, r8, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r8, asr r3 │ │ │ │ cmpeq fp, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e76f0 │ │ │ │ @@ -888375,27 +888375,27 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r2, [r4], #128 @ 0x80 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, sl, r8, lsl #31 │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ - orreq fp, sl, r8, ror #11 │ │ │ │ - tsteq lr, r8, lsr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r8, lsr r7 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tsteq lr, r0, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r0, asr #17 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0, lsl r0 │ │ │ │ tsteq lr, r0, lsl #15 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, asr #14 │ │ │ │ strdeq r7, [sl, #-104] @ 0xffffff98 │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ smlalbteq ip, r7, r8, ip │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ @@ -888405,19 +888405,19 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r8, asr r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r8, [r9, r8] │ │ │ │ tsteq lr, r8, lsl #15 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011e7790 │ │ │ │ andle r0, r0, fp, lsl r0 │ │ │ │ - tsteq lr, r8, asr #17 │ │ │ │ + @ instruction: 0x011e7790 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r8, lsl ip │ │ │ │ @ instruction: 0x011e7890 │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, lsr #15 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq lr, r8, lsr #15 │ │ │ │ @@ -888486,16 +888486,16 @@ │ │ │ │ orreq ip, r5, r0, lsl #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r2, r8, ror r8 │ │ │ │ @ instruction: 0x011e78b0 │ │ │ │ cmpeq r9, r8, asr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r0, lsr #24 │ │ │ │ + tsteq lr, r8, lsl #11 │ │ │ │ + tsteq lr, r8, asr #13 │ │ │ │ @ instruction: 0x011e78d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011e78f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e78f0 │ │ │ │ @@ -888510,16 +888510,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e7898 │ │ │ │ cmpeq r6, r8 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r7, [r7, r0] │ │ │ │ tsteq lr, r8, asr #18 │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ - @ instruction: 0x011e8590 │ │ │ │ - tsteq lr, r8, lsl #14 │ │ │ │ + @ instruction: 0x011e7990 │ │ │ │ + orreq lr, r0, r8, ror r9 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ orreq pc, r7, r8, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq ip, r9, r8, r5 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, r8, asr #14 │ │ │ │ tsteq lr, r0, lsl #19 │ │ │ │ @@ -888537,19 +888537,19 @@ │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ strdeq r4, [r2, r8] │ │ │ │ @ instruction: 0x011e79b0 │ │ │ │ tsteq lr, r8, ror r9 │ │ │ │ tsteq lr, r0, lsl #20 │ │ │ │ tsteq lr, r0, lsr r9 │ │ │ │ tsteq lr, r0, lsr #19 │ │ │ │ - orreq lr, r0, r8, ror r9 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr #1 │ │ │ │ orreq r2, r8, r8, asr #22 │ │ │ │ tsteq lr, r8, asr #7 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r8, r8, asr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -889191,15 +889191,15 @@ │ │ │ │ @ instruction: 0x011e83b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, asr #6 │ │ │ │ smlalbbeq r3, r6, r8, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e8298 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e81b8 │ │ │ │ tsteq lr, r0, lsr #10 │ │ │ │ @@ -889207,19 +889207,19 @@ │ │ │ │ @ instruction: 0x011e8498 │ │ │ │ orreq r6, r7, r8, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r8, ror #9 │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ ldrdeq ip, [r0, r0] │ │ │ │ tsteq lr, r0, lsl r4 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, lsl r4 │ │ │ │ andle r0, r0, ip, lsl r0 │ │ │ │ - tsteq lr, r8, lsl #11 │ │ │ │ + tsteq lr, r8, lsl r4 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq lr, r8, lsr sp │ │ │ │ @ instruction: 0x011e8490 │ │ │ │ orreq pc, r7, r0, asr #29 │ │ │ │ tsteq lr, r0, asr r4 │ │ │ │ orreq r2, r0, r8, lsr #22 │ │ │ │ tsteq lr, r8, lsr r4 │ │ │ │ orreq ip, r0, r8, ror #29 │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ @@ -889303,32 +889303,32 @@ │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, r8, asr #14 │ │ │ │ tsteq lr, r8, lsl r6 │ │ │ │ tsteq lr, r0, ror r5 │ │ │ │ tsteq lr, r0, ror #11 │ │ │ │ orreq r7, r8, r0, asr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011e1db0 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011e7990 │ │ │ │ + tsteq lr, r8, lsr #18 │ │ │ │ + @ instruction: 0x011e23f8 │ │ │ │ + @ instruction: 0x011acdd0 │ │ │ │ tsteq lr, r0, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq lr, r0, asr #9 │ │ │ │ - tsteq sl, r0, lsr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r0, lsl r6 │ │ │ │ + @ instruction: 0x011e85d0 │ │ │ │ + orreq r7, sp, r8, lsr r2 │ │ │ │ tsteq lr, r0, asr #11 │ │ │ │ strdeq r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ tsteq lr, r8, asr #11 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r5, r0, lsl r5 │ │ │ │ - @ instruction: 0x011df7f8 │ │ │ │ + @ instruction: 0x011dfbf0 │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ tsteq lr, r0, lsl r8 │ │ │ │ @ instruction: 0x011e1df8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r8, [r9, r8] │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ orreq ip, pc, r8, lsl #21 │ │ │ │ @@ -889416,15 +889416,15 @@ │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ orreq r7, r7, r8, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ tsteq lr, r0, asr r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq lr, r8, ror #5 │ │ │ │ + @ instruction: 0x011e12f0 │ │ │ │ cmpeq r3, r8, lsr #25 │ │ │ │ tsteq lr, r0, ror #14 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ tsteq lr, r8, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011e86f0 │ │ │ │ cmpeq r6, r8, lsl r2 │ │ │ │ @@ -890528,15 +890528,15 @@ │ │ │ │ orreq ip, r5, r8, lsl r7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq lr, r8, lsr #17 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ - tsteq lr, r0, ror lr │ │ │ │ + @ instruction: 0x011e85b0 │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r8, r0, lsr #16 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq pc, pc, r8, lsr #31 │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ @@ -899086,15 +899086,15 @@ │ │ │ │ @ instruction: 0x011f1cb8 │ │ │ │ tstpeq lr, r0, asr #7 @ p-variant is OBSOLETE │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ tsteq pc, r0, lsl #9 │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ tsteq pc, r8, lsr fp @ │ │ │ │ orreq r4, ip, r0, lsl #29 │ │ │ │ - @ instruction: 0x011d7898 │ │ │ │ + tsteq sp, r8, lsl #20 │ │ │ │ orrseq r5, r1, r0, asr #24 │ │ │ │ @ instruction: 0x011f1e98 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ @ instruction: 0x011f1eb0 │ │ │ │ tsteq pc, r8, lsr #25 │ │ │ │ tsteq pc, r8, lsl #29 │ │ │ │ cmpeq r6, r8, lsl r7 │ │ │ │ @@ -900524,15 +900524,15 @@ │ │ │ │ tsteq pc, r0, asr r4 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ @ instruction: 0x01902398 │ │ │ │ - rsbeq r0, r0, #96 @ 0x60 │ │ │ │ + rsbeq r0, r0, #224 @ 0xe0 │ │ │ │ @ instruction: 0x011f34d8 │ │ │ │ @ instruction: 0x011eb7d8 │ │ │ │ smlalbteq r7, fp, r8, r0 │ │ │ │ @ instruction: 0x011f34f8 │ │ │ │ cmpeq r6, r8, asr #20 │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ andle r0, r0, r3 │ │ │ │ @@ -905066,43 +905066,43 @@ │ │ │ │ tsteq pc, r0, lsl ip @ │ │ │ │ tsteq pc, r8, asr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq ip, ip, r8, asr #4 │ │ │ │ - tsteq pc, r0, lsl r6 @ │ │ │ │ + tsteq pc, r0, asr #11 │ │ │ │ @ instruction: 0x011f7bd0 │ │ │ │ @ instruction: 0x011f7bf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r1, r4, r0, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sl, fp, r0, ror #17 │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ orreq r7, sp, r8, lsr r2 │ │ │ │ tsteq pc, r0, lsr r4 @ │ │ │ │ andle r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq pc, r0, ror #16 │ │ │ │ + tsteq pc, r0, asr #17 │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ hvceq 25912 @ 0x6538 │ │ │ │ tsteq pc, r8, lsr #24 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, ror #1 │ │ │ │ @ instruction: 0x011c5698 │ │ │ │ orreq r6, sl, r0, lsl r6 │ │ │ │ tsteq pc, r0, asr #24 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - tsteq pc, r0, asr #26 │ │ │ │ + tsteq pc, r0, lsl #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq sl, r8, lr, r5 │ │ │ │ orreq lr, r2, r0, asr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @@ -905720,64 +905720,64 @@ │ │ │ │ strdeq lr, [r5, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsl #11 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq sp, r7, r8, ror #28 │ │ │ │ tsteq pc, r0, lsl #20 │ │ │ │ tsteq pc, r0, lsl #12 │ │ │ │ - @ instruction: 0x011fb6d0 │ │ │ │ - tsteq pc, r0, lsl #11 │ │ │ │ - tsteq pc, r0, lsr r6 @ │ │ │ │ + tsteq pc, r8, lsl r6 @ │ │ │ │ orreq fp, sl, r0, ror r0 │ │ │ │ + tsteq pc, r0, lsr r6 @ │ │ │ │ + orreq r1, r1, r0, lsl r0 │ │ │ │ tsteq pc, r8, lsr #12 │ │ │ │ strhteq pc, [r4], #104 @ 0x68 @ │ │ │ │ cmpeq fp, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ - orreq r1, r1, r0, lsl r0 │ │ │ │ - tsteq pc, r0, asr #12 │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ - tsteq pc, r8, ror #12 │ │ │ │ + tsteq pc, r0, asr #12 │ │ │ │ orreq fp, sl, r0, lsr #5 │ │ │ │ + tsteq pc, r8, ror #12 │ │ │ │ + orreq sl, sl, r8, lsl #20 │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r8, r0, ror #6 │ │ │ │ tsteq pc, r0, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, lsl #13 │ │ │ │ - orreq sl, sl, r8, lsl #20 │ │ │ │ + orreq sl, sl, r0, lsr sl │ │ │ │ tsteq pc, r8, ror r6 @ │ │ │ │ smlalbteq r5, r6, r8, r4 │ │ │ │ tsteq pc, r0, lsl #13 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [r5, r8] │ │ │ │ @ instruction: 0x011f8698 │ │ │ │ - orreq sl, sl, r0, lsr sl │ │ │ │ + orreq fp, sl, r8, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ @ instruction: 0x011f86d0 │ │ │ │ - orreq fp, sl, r8, asr #5 │ │ │ │ + strdeq fp, [sl, r0] │ │ │ │ @ instruction: 0x011f86b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r4, r8, asr #28 @ p-variant is OBSOLETE │ │ │ │ orreq r4, sl, r0, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq pc, r0, ror #18 │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ tsteq pc, r0, ror #14 │ │ │ │ - strdeq fp, [sl, r0] │ │ │ │ + orreq fp, sl, r8, lsl r3 │ │ │ │ tsteq pc, r0, ror #13 │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ cmpeq r2, r8, lsl r9 │ │ │ │ tsteq pc, r0, lsl #14 │ │ │ │ @@ -905805,15 +905805,15 @@ │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ smlaltbeq fp, r2, r8, r8 │ │ │ │ tsteq pc, r0, asr #15 │ │ │ │ tsteq pc, r8, asr #14 │ │ │ │ tsteq pc, r0, ror r6 @ │ │ │ │ strheq r5, [r6, #-72] @ 0xffffffb8 │ │ │ │ @ instruction: 0x011f87b0 │ │ │ │ - orreq fp, sl, r8, lsl r3 │ │ │ │ + orreq fp, sl, r0, asr #6 │ │ │ │ tsteq r9, r0, lsr #32 │ │ │ │ orreq r0, sl, r0, asr #3 │ │ │ │ tsteq pc, r8, ror r7 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011f8790 │ │ │ │ @@ -905825,15 +905825,15 @@ │ │ │ │ ldrdeq r8, [r3, -r0] │ │ │ │ orreq lr, r5, r0, lsr #4 │ │ │ │ tsteq pc, r8, lsr #15 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, asr #13 │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ - orreq fp, sl, r0, asr #6 │ │ │ │ + orreq fp, sl, r8, ror #6 │ │ │ │ orreq ip, r1, r0, ror r3 │ │ │ │ cmpeq r3, r8, lsr #22 │ │ │ │ @ instruction: 0x011f87d0 │ │ │ │ @ instruction: 0x011f87b8 │ │ │ │ orreq r0, r0, r0, lsr #7 │ │ │ │ hvceq 11160 @ 0x2b98 │ │ │ │ tsteq pc, r0, ror #15 │ │ │ │ @@ -906127,23 +906127,23 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0185e298 │ │ │ │ tsteq pc, r0, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, lsl #25 │ │ │ │ - orreq fp, sl, r8, ror #6 │ │ │ │ + @ instruction: 0x018ab390 │ │ │ │ tsteq pc, r8, ror ip @ │ │ │ │ smlaltteq r7, r8, r8, r2 │ │ │ │ tsteq pc, r0, lsl #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq pc, r8, ror #25 │ │ │ │ - @ instruction: 0x018ab390 │ │ │ │ + orreq r0, r0, r8, ror #23 │ │ │ │ @ instruction: 0x011f8c98 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq pc, r0, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011f8cb0 │ │ │ │ @@ -906159,51 +906159,51 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011f8cd8 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ tsteq pc, r0, lsl sp @ │ │ │ │ - orreq r0, r0, r8, ror #23 │ │ │ │ + @ instruction: 0x018ab3b8 │ │ │ │ @ instruction: 0x011f8cf8 │ │ │ │ tsteq pc, r8, lsl sp @ │ │ │ │ tsteq pc, r8, lsl #26 │ │ │ │ tsteq pc, r8, asr lr @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, asr #5 │ │ │ │ tsteq pc, r0, ror ip @ │ │ │ │ ldrdeq r7, [r8, #-40] @ 0xffffffd8 │ │ │ │ tsteq pc, r8, lsl sp @ │ │ │ │ - @ instruction: 0x018ab3b8 │ │ │ │ - tsteq pc, r8, lsr sp @ │ │ │ │ orreq fp, sl, r0, ror #7 │ │ │ │ + tsteq pc, r8, lsr sp @ │ │ │ │ + orreq fp, sl, r8, lsl #8 │ │ │ │ tsteq pc, r0, ror #25 │ │ │ │ smlaltteq r3, fp, r8, fp │ │ │ │ tsteq pc, r0, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, ror #26 │ │ │ │ - orreq fp, sl, r8, lsl #8 │ │ │ │ + orreq fp, sl, r0, lsr r4 │ │ │ │ tsteq pc, r8, lsr #14 │ │ │ │ orreq lr, r7, r0, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014b9698 │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r0, lsr sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, ror sp @ │ │ │ │ - orreq fp, sl, r0, lsr r4 │ │ │ │ + orreq fp, sl, r8, asr r4 │ │ │ │ tsteq pc, r0, ror #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011f8f98 │ │ │ │ - orreq fp, sl, r8, asr r4 │ │ │ │ + orreq fp, sl, r0, lsl #9 │ │ │ │ tsteq pc, r8, lsl #27 │ │ │ │ strheq r5, [r6, #-88] @ 0xffffffa8 │ │ │ │ @ instruction: 0x011f8d90 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, asr #5 │ │ │ │ tsteq pc, r0, lsr #27 │ │ │ │ @@ -906331,33 +906331,33 @@ │ │ │ │ tsteq pc, r8, lsl #31 │ │ │ │ orreq r6, r7, r8, lsl #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq pc, r0, lsr #31 │ │ │ │ - orreq fp, sl, r0, lsl #9 │ │ │ │ - tsteq pc, r8, lsr #31 │ │ │ │ orreq fp, sl, r8, lsr #9 │ │ │ │ - @ instruction: 0x011f8fb0 │ │ │ │ + tsteq pc, r8, lsr #31 │ │ │ │ ldrdeq fp, [sl, r0] │ │ │ │ - @ instruction: 0x011f8fb8 │ │ │ │ + @ instruction: 0x011f8fb0 │ │ │ │ strdeq fp, [sl, r8] │ │ │ │ - tsteq pc, r0, asr #31 │ │ │ │ + @ instruction: 0x011f8fb8 │ │ │ │ orreq fp, sl, r0, lsr #10 │ │ │ │ - tsteq pc, r8, asr #31 │ │ │ │ + tsteq pc, r0, asr #31 │ │ │ │ orreq fp, sl, r8, asr #10 │ │ │ │ - @ instruction: 0x011f8fd8 │ │ │ │ + tsteq pc, r8, asr #31 │ │ │ │ orreq fp, sl, r0, ror r5 │ │ │ │ + @ instruction: 0x011f8fd8 │ │ │ │ + @ instruction: 0x018ab598 │ │ │ │ @ instruction: 0x011f8ff0 │ │ │ │ tsteq pc, r0, ror pc @ │ │ │ │ tsteq pc, r0, ror #31 │ │ │ │ - @ instruction: 0x018ab598 │ │ │ │ - tsteq pc, r8, asr r0 @ │ │ │ │ orreq fp, sl, r0, asr #11 │ │ │ │ + tsteq pc, r8, asr r0 @ │ │ │ │ + orreq fp, sl, r8, ror #11 │ │ │ │ tsteq pc, r0, asr r0 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r7, r8, ror r0 │ │ │ │ tsteq pc, r0 │ │ │ │ cmpeq r6, r8, lsl r6 │ │ │ │ tsteq pc, r8 │ │ │ │ @@ -906378,16 +906378,16 @@ │ │ │ │ tsteq pc, r8, lsl r0 @ │ │ │ │ tsteq pc, r8, lsr #1 │ │ │ │ tsteq pc, r0, lsr #11 │ │ │ │ @ instruction: 0x011f9098 │ │ │ │ @ instruction: 0x01802ab0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq pc, r0, lsr #4 │ │ │ │ - orreq fp, sl, r8, ror #11 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq lr, r0, r8, ror r9 │ │ │ │ tsteq pc, r8, rrx │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ tsteq pc, r0, ror r0 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011f8ff8 │ │ │ │ cmpeq r6, r8, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -906492,16 +906492,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq pc, r8, ror #5 │ │ │ │ orreq ip, r0, r8, lsr sl │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq lr, r0, r8, ror r9 │ │ │ │ + tsteq pc, r0, lsl #5 │ │ │ │ + orreq fp, sl, r0, ror r0 │ │ │ │ tsteq pc, r0, lsr r2 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, asr r2 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ @@ -906516,44 +906516,44 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ @ instruction: 0x01876d98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ - @ instruction: 0x011f92b0 │ │ │ │ - orreq fp, sl, r0, ror r0 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab098 │ │ │ │ @ instruction: 0x011f9290 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ smlatbeq r2, r8, r3, pc @ │ │ │ │ orreq lr, r5, r0, ror #6 │ │ │ │ @ instruction: 0x010da998 │ │ │ │ ldrdeq lr, [r2, r8] │ │ │ │ tsteq pc, r8, lsr r1 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab098 │ │ │ │ - tsteq pc, r0, ror #5 │ │ │ │ - tsteq pc, r0, lsl #5 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r6, r8, r0, ror r2 │ │ │ │ @ instruction: 0x011f92d0 │ │ │ │ + tsteq pc, r0, lsr #4 │ │ │ │ + tsteq pc, r8, asr #5 │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r6, r8, r0, ror r2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r0, r0, lsl r7 │ │ │ │ + tsteq pc, r0, ror #5 │ │ │ │ + @ instruction: 0x011f92b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ - @ instruction: 0x011f92f0 │ │ │ │ - tsteq pc, r8, asr #5 │ │ │ │ + tsteq pc, r0, lsr #8 │ │ │ │ + orreq r7, sl, r0, lsl #12 │ │ │ │ tsteq pc, r8, asr r3 @ │ │ │ │ strdeq r7, [r8, r0] │ │ │ │ - tsteq pc, r8, asr #8 │ │ │ │ - orreq r7, sl, r0, lsl #12 │ │ │ │ + tsteq pc, r0, asr r3 @ │ │ │ │ + orreq fp, sl, r0, lsr #5 │ │ │ │ tsteq pc, r0, lsl r3 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -906568,16 +906568,16 @@ │ │ │ │ orreq lr, r5, r0, ror #6 │ │ │ │ tsteq pc, r0, asr #6 │ │ │ │ ldrdeq r9, [r3, #-184] @ 0xffffff48 │ │ │ │ tsteq pc, r8, asr #6 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq lr, [r2, r8] │ │ │ │ - tsteq pc, r0, lsr #8 │ │ │ │ - orreq fp, sl, r0, lsr #5 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsl r3 @ │ │ │ │ tsteq pc, r8, ror #6 │ │ │ │ tsteq pc, r8, lsl r2 @ │ │ │ │ @ instruction: 0x011f93d0 │ │ │ │ tsteq pc, r0, lsr #11 │ │ │ │ @ instruction: 0x011f9390 │ │ │ │ @@ -906620,32 +906620,32 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, lsl #7 │ │ │ │ tsteq pc, r8, ror r4 @ │ │ │ │ @ instruction: 0x011f93f0 │ │ │ │ tsteq pc, r0, ror r4 @ │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r0 │ │ │ │ + tsteq pc, r8, asr #8 │ │ │ │ + @ instruction: 0x011f92f0 │ │ │ │ tsteq pc, r0, lsr r4 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r6, r8, r0, ror r2 │ │ │ │ tsteq pc, r0, asr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsr #8 │ │ │ │ tsteq pc, r0, asr r4 @ │ │ │ │ - tsteq pc, r0, asr r3 @ │ │ │ │ - tsteq pc, r8, asr r4 @ │ │ │ │ orreq sl, sl, r8, lsl #20 │ │ │ │ - tsteq pc, r0, ror #8 │ │ │ │ + tsteq pc, r8, asr r4 @ │ │ │ │ orreq sl, sl, r0, lsr sl │ │ │ │ - tsteq pc, r8, lsr #18 │ │ │ │ + tsteq pc, r0, asr r8 @ │ │ │ │ orreq fp, sl, r8, asr #5 │ │ │ │ + @ instruction: 0x011f97d8 │ │ │ │ + strdeq fp, [sl, r0] │ │ │ │ @ instruction: 0x011f97b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r7, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsl r4 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -906858,16 +906858,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, asr #15 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ @ instruction: 0x011f97d0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ strdeq r5, [r6, #-104] @ 0xffffff98 │ │ │ │ - tsteq pc, r0, asr r8 @ │ │ │ │ - strdeq fp, [sl, r0] │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018a59b8 │ │ │ │ tsteq lr, r8, lsr #21 │ │ │ │ orreq pc, r7, r8, asr #3 │ │ │ │ tsteq pc, r0, asr #16 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x011f97f8 │ │ │ │ orreq r6, r8, r0, asr #32 │ │ │ │ tsteq pc, r0, asr #22 │ │ │ │ @@ -906888,16 +906888,16 @@ │ │ │ │ orreq lr, r2, r0, lsl #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018a59b8 │ │ │ │ + tsteq pc, r8, lsr #18 │ │ │ │ + tsteq pc, r0, ror #8 │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ orreq r2, sl, r8, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -906942,16 +906942,16 @@ │ │ │ │ orreq pc, r7, r8, ror #29 │ │ │ │ tsteq pc, r8, ror #19 │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ smlabteq r0, r0, r9, pc @ │ │ │ │ orreq r1, r1, r8, asr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsl r9 @ │ │ │ │ - tsteq pc, r8, ror r9 @ │ │ │ │ - @ instruction: 0x011f97d8 │ │ │ │ + tsteq pc, r0, lsl #21 │ │ │ │ + orreq fp, sl, r8, lsl r3 │ │ │ │ tsteq pc, r0, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, asr #18 │ │ │ │ @ instruction: 0x011f98f0 │ │ │ │ tsteq pc, r8, asr #18 │ │ │ │ orreq r5, r8, r8, lsl fp │ │ │ │ tsteq pc, r8, ror #18 │ │ │ │ @@ -906962,16 +906962,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, asr #17 │ │ │ │ cmpeq r6, r8, lsr #14 │ │ │ │ tsteq pc, r0, ror r9 @ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq pc, r8, asr fp @ │ │ │ │ - orreq fp, sl, r8, lsl r3 │ │ │ │ + tsteq pc, r8, lsr sl @ │ │ │ │ + orreq fp, sl, r0, asr #6 │ │ │ │ @ instruction: 0x011f9990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq sp, r0, ror #31 │ │ │ │ @@ -907010,16 +907010,16 @@ │ │ │ │ ldrdeq r3, [sl, #-40] @ 0xffffffd8 │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ cmpeq r6, r8, ror #14 │ │ │ │ tsteq pc, r0, lsr sl @ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, lsr #8 │ │ │ │ - tsteq pc, r0, lsl #21 │ │ │ │ - orreq fp, sl, r0, asr #6 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq r5, sl, r0, ror #19 │ │ │ │ tsteq pc, r0, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, asr r0 │ │ │ │ ldrdeq r3, [sl, #-40] @ 0xffffffd8 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -907028,16 +907028,16 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ tsteq pc, r8, ror sl @ │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r5, sl, r0, ror #19 │ │ │ │ + tsteq pc, r8, asr fp @ │ │ │ │ + tsteq pc, r8, ror r9 @ │ │ │ │ @ instruction: 0x011f9a90 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ @ instruction: 0x011f9a98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, lsr #20 │ │ │ │ cmpeq r6, r8, asr r7 │ │ │ │ @ instruction: 0x011f9ab0 │ │ │ │ @@ -907083,15 +907083,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, r8, r8, ror #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, asr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011f9ab8 │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ - tsteq pc, r8, lsr sl @ │ │ │ │ + orreq fp, sl, r8, ror #6 │ │ │ │ tsteq pc, r8, ror #22 │ │ │ │ @ instruction: 0x01465798 │ │ │ │ tsteq pc, r0, ror fp @ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, asr r4 │ │ │ │ tsteq sl, r0, lsr #7 │ │ │ │ @@ -907127,15 +907127,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r9, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, ror #20 │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ @ instruction: 0x011fb098 │ │ │ │ - orreq fp, sl, r8, ror #6 │ │ │ │ + @ instruction: 0x018ab390 │ │ │ │ @ instruction: 0x011fabf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsl #4 │ │ │ │ orreq lr, r5, r8, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq sl, sl, r8, fp @ │ │ │ │ tsteq pc, r0, lsr ip @ │ │ │ │ @@ -908443,23 +908443,23 @@ │ │ │ │ tsteq pc, r8, lsl #1 │ │ │ │ tsteq pc, r0, ror #1 │ │ │ │ tsteq pc, r0, lsl r0 @ │ │ │ │ cmpeq r3, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r0, lsr #1 │ │ │ │ - @ instruction: 0x018ab390 │ │ │ │ - ldrheq fp, [pc, -r0] │ │ │ │ orreq r0, r0, r8, ror #23 │ │ │ │ + ldrheq fp, [pc, -r0] │ │ │ │ + @ instruction: 0x018ab3b8 │ │ │ │ @ instruction: 0x011fb198 │ │ │ │ rsceq lr, r2, r8, asr r3 │ │ │ │ ldrheq fp, [pc, -r8] │ │ │ │ - @ instruction: 0x018ab3b8 │ │ │ │ - tsteq pc, r0, asr #2 │ │ │ │ orreq fp, sl, r0, ror #7 │ │ │ │ + tsteq pc, r0, asr #2 │ │ │ │ + orreq fp, sl, r8, lsl #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr #10 │ │ │ │ tsteq pc, r8, ror #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ @@ -908485,21 +908485,21 @@ │ │ │ │ rsceq r6, r4, r8, lsr #18 │ │ │ │ @ instruction: 0x011faed0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, asr r1 @ │ │ │ │ - orreq fp, sl, r8, lsl #8 │ │ │ │ + orreq fp, sl, r0, lsr r4 │ │ │ │ tsteq lr, r0, lsr #20 │ │ │ │ cmpeq fp, r8, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq pc, r8, lsr #3 │ │ │ │ - orreq fp, sl, r0, lsr r4 │ │ │ │ + orreq fp, sl, r8, asr r4 │ │ │ │ tsteq pc, r8, ror #2 │ │ │ │ cmpeq r6, r8, ror #20 │ │ │ │ tsteq pc, r0, ror r1 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, lsr #13 │ │ │ │ @ instruction: 0x0113f9d8 │ │ │ │ @@ -908511,31 +908511,31 @@ │ │ │ │ tsteq pc, r0, lsr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsl sl @ │ │ │ │ orreq r5, r7, r8, lsl #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011fb1b8 │ │ │ │ - orreq fp, sl, r8, asr r4 │ │ │ │ + orreq fp, sl, r0, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq pc, r8, ror #3 │ │ │ │ - orreq fp, sl, r0, lsl #9 │ │ │ │ + orreq fp, sl, r8, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r5, [fp, #-200] @ 0xffffff38 │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ tsteq pc, r8, rrx │ │ │ │ @ instruction: 0x011fb1d8 │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ tsteq pc, r0, ror #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, ror #2 │ │ │ │ cmpeq r6, r8, asr sl │ │ │ │ @ instruction: 0x011fb2b8 │ │ │ │ - orreq fp, sl, r8, lsr #9 │ │ │ │ + ldrdeq fp, [sl, r0] │ │ │ │ tsteq pc, r0, lsl r2 @ │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq pc, r0, lsl #4 │ │ │ │ cmpeq r3, r8, asr #30 │ │ │ │ tsteq pc, r8, lsl #4 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -908579,35 +908579,35 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fb298 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fb290 │ │ │ │ tsteq pc, r0, lsr #6 │ │ │ │ tsteq pc, r8, lsr #5 │ │ │ │ tsteq pc, r0, asr #5 │ │ │ │ - ldrdeq fp, [sl, r0] │ │ │ │ - tsteq pc, r8, ror #5 │ │ │ │ strdeq fp, [sl, r8] │ │ │ │ + tsteq pc, r8, ror #5 │ │ │ │ + orreq fp, sl, r0, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ @ instruction: 0x011fb2d8 │ │ │ │ @ instruction: 0x01465a98 │ │ │ │ tsteq pc, r0, ror #5 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq lr, [r5, r0] │ │ │ │ @ instruction: 0x011fb2f0 │ │ │ │ - orreq fp, sl, r0, lsr #10 │ │ │ │ - @ instruction: 0x011fb2f8 │ │ │ │ orreq fp, sl, r8, asr #10 │ │ │ │ - tsteq pc, r8, lsl #6 │ │ │ │ + @ instruction: 0x011fb2f8 │ │ │ │ orreq fp, sl, r0, ror r5 │ │ │ │ + tsteq pc, r8, lsl #6 │ │ │ │ + @ instruction: 0x018ab598 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq lr, r4, r0, lsl #4 │ │ │ │ tsteq pc, r8, lsl #7 │ │ │ │ - @ instruction: 0x018ab598 │ │ │ │ + orreq fp, sl, r0, asr #11 │ │ │ │ tsteq pc, r8, lsl r3 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, lsr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -908631,29 +908631,29 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, ror ip @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, ror #24 │ │ │ │ tsteq pc, r8, lsr #7 │ │ │ │ - orreq fp, sl, r0, asr #11 │ │ │ │ + orreq fp, sl, r8, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [r5, r8] │ │ │ │ tsteq pc, r0, lsr #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq pc, r0, asr #7 │ │ │ │ - orreq fp, sl, r8, ror #11 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + orreq lr, r0, r8, ror r9 │ │ │ │ @ instruction: 0x011fb3b8 │ │ │ │ strdeq r9, [r7, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq sl, sl, r8, fp @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq lr, r0, r8, ror r9 │ │ │ │ + @ instruction: 0x011f92b0 │ │ │ │ + @ instruction: 0x0180a990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, lsr r6 │ │ │ │ tsteq pc, r0, ror #7 │ │ │ │ cmpeq r8, r8, lsl r4 │ │ │ │ tsteq pc, r8, ror #7 │ │ │ │ @@ -908726,80 +908726,80 @@ │ │ │ │ strdeq r8, [r9, r8] │ │ │ │ @ instruction: 0x011fb4b8 │ │ │ │ rsceq r2, r3, r8, ror #26 │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ @ instruction: 0x018009b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r2, r8, ror #26 │ │ │ │ - @ instruction: 0x011f92b8 │ │ │ │ - @ instruction: 0x0180a990 │ │ │ │ - tsteq pc, r8, lsl r5 @ │ │ │ │ + tsteq pc, r0, lsl r5 @ │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ + tsteq pc, r0, asr r5 @ │ │ │ │ + orreq r5, r0, r8, asr #2 │ │ │ │ tsteq pc, r8, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, lsr r5 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r8, lsr #29 │ │ │ │ tsteq pc, r8, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ - tsteq pc, r8, lsl #11 │ │ │ │ - orreq r5, r0, r8, asr #2 │ │ │ │ + tsteq pc, r0, lsl r6 @ │ │ │ │ + tsteq pc, r8, lsl #10 │ │ │ │ tsteq r2, r0, lsr #15 │ │ │ │ orreq fp, r8, r0, asr lr │ │ │ │ tsteq pc, r8, ror #10 │ │ │ │ strdeq r5, [r6, #-168] @ 0xffffff58 │ │ │ │ tsteq pc, r0, ror r5 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, lsr #14 │ │ │ │ tsteq pc, r0, lsl #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq pc, r8, lsl r6 @ │ │ │ │ - tsteq pc, r0, lsl r5 @ │ │ │ │ - @ instruction: 0x011fb5b8 │ │ │ │ + @ instruction: 0x011fb590 │ │ │ │ orreq ip, r0, r8, ror #29 │ │ │ │ + @ instruction: 0x011fb5b8 │ │ │ │ + @ instruction: 0x018ab1b0 │ │ │ │ tsteq pc, r8, lsr #11 │ │ │ │ orreq r2, r7, r0, ror #16 │ │ │ │ @ instruction: 0x011fb5b0 │ │ │ │ orreq lr, r7, r8, asr lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r8, lsr #29 │ │ │ │ tsteq r2, r0, lsr r9 │ │ │ │ cmpeq r9, r8, lsr lr │ │ │ │ - tsteq pc, r0, asr #11 │ │ │ │ - @ instruction: 0x018ab1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq pc, r0, asr r5 @ │ │ │ │ + tsteq pc, r8, lsl r5 @ │ │ │ │ + @ instruction: 0x011fb6d0 │ │ │ │ + tsteq pc, r0, lsl #11 │ │ │ │ @ instruction: 0x011fb5d0 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ @ instruction: 0x011fb5d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, ror #10 │ │ │ │ smlaltteq r5, r6, r8, sl │ │ │ │ tsteq pc, r8, ror #11 │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq lr, r7, r8, fp │ │ │ │ - tsteq pc, r0, lsl #12 │ │ │ │ + tsteq pc, r8, lsl #12 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r7, pc, r0, lsr sp @ │ │ │ │ - tsteq pc, r8, lsr r7 @ │ │ │ │ - rsbeq r0, r0, #8, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011fb590 │ │ │ │ + tsteq pc, r8, lsl #11 │ │ │ │ + tsteq pc, r8, lsr r7 @ │ │ │ │ + rsbeq r0, r0, #16, 2 │ │ │ │ tsteq pc, r0, lsr r6 @ │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ @ instruction: 0x01439f98 │ │ │ │ tsteq pc, r8, lsr #12 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -908814,42 +908814,42 @@ │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ @ instruction: 0x011fb6b8 │ │ │ │ tsteq pc, r8, lsl r6 @ │ │ │ │ smlalbbeq r9, r3, r8, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - orreq r2, r0, r8, asr sp │ │ │ │ - tsteq pc, r8, ror r6 @ │ │ │ │ + tsteq pc, r0, ror r6 @ │ │ │ │ @ instruction: 0x0180e590 │ │ │ │ - tsteq pc, r0, lsl #13 │ │ │ │ + tsteq pc, r8, ror r6 @ │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ + tsteq pc, r8, lsr #13 │ │ │ │ + orreq ip, r0, r8, ror #29 │ │ │ │ @ instruction: 0x011fb690 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r0, asr #13 │ │ │ │ - orreq ip, r0, r8, ror #29 │ │ │ │ + @ instruction: 0x018ab1b0 │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ orreq lr, r2, r0, asr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fb6b0 │ │ │ │ - tsteq pc, r8, asr #13 │ │ │ │ - @ instruction: 0x018ab1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, ror #31 │ │ │ │ - @ instruction: 0x011fcd98 │ │ │ │ - tsteq pc, r8, ror #12 │ │ │ │ + tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + orreq r2, r0, r8, asr sp │ │ │ │ + @ instruction: 0x011fcef8 │ │ │ │ + tsteq pc, r8, asr #13 │ │ │ │ @ instruction: 0x011fb6f8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, ror #13 │ │ │ │ cmpeq r6, r8, lsr #22 │ │ │ │ @ instruction: 0x011fb6f0 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -908882,15 +908882,15 @@ │ │ │ │ cmpeq r6, r8, lsl fp │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ strheq r9, [r3, #-248] @ 0xffffff08 │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ - tsteq pc, r0, lsr r8 @ │ │ │ │ + tsteq pc, r8, lsr r8 @ │ │ │ │ tsteq pc, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r2, r8, lsr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fb798 │ │ │ │ tstpeq r0, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ @@ -908928,50 +908928,50 @@ │ │ │ │ tsteq pc, r0, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsl #16 │ │ │ │ @ instruction: 0x011fb7b8 │ │ │ │ tsteq pc, r8, lsl #15 │ │ │ │ tsteq pc, r0, lsl #15 │ │ │ │ strdeq lr, [r7, #-72] @ 0xffffffb8 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq pc, r0, lsl #13 │ │ │ │ @ instruction: 0x011f7db0 │ │ │ │ cmpeq pc, r8, lsl r0 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq pc, r8, lsr #13 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq pc, r0, asr r8 @ │ │ │ │ cmpeq r6, r8, asr fp │ │ │ │ tsteq pc, r8, asr r8 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, ror r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq pc, r0, asr #2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab6b0 │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ cmpeq r9, r8, lsr #16 │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ rsceq sp, r2, r8, lsl #24 │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab6b0 │ │ │ │ - @ instruction: 0x011fb8b8 │ │ │ │ + tsteq pc, r8, lsl #17 │ │ │ │ @ instruction: 0x0180e590 │ │ │ │ + @ instruction: 0x011fb8b8 │ │ │ │ + orreq r1, r1, r0, lsr #13 │ │ │ │ tsteq r1, r0, lsl pc │ │ │ │ @ instruction: 0x01880398 │ │ │ │ tsteq pc, r0, lsr #17 │ │ │ │ ldrdeq r9, [r3, #-248] @ 0xffffff08 │ │ │ │ tsteq pc, r8, lsr #17 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ @ instruction: 0x011fb890 │ │ │ │ - tsteq pc, r0, lsr #18 │ │ │ │ - orreq r1, r1, r0, lsr #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab1b0 │ │ │ │ @ instruction: 0x011fc4f8 │ │ │ │ smlaltteq sl, sl, r8, fp @ │ │ │ │ @ instruction: 0x011fb8d0 │ │ │ │ tsteq ip, r0, lsr r9 │ │ │ │ @ instruction: 0x011fb8d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fb898 │ │ │ │ @@ -908988,16 +908988,16 @@ │ │ │ │ orreq r0, r8, r8, asr ip │ │ │ │ tsteq pc, r0, lsr r9 @ │ │ │ │ tsteq pc, r0, lsl #18 │ │ │ │ tsteq pc, r8, lsr #15 │ │ │ │ strexeq fp, r0, [r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab1b0 │ │ │ │ + tsteq pc, r0, asr #28 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r3, r7, r0, asr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0185e798 │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ @@ -909316,16 +909316,16 @@ │ │ │ │ strdeq fp, [r0, r0] │ │ │ │ tsteq pc, r0, ror #28 │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, lsl r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsr #8 │ │ │ │ - tsteq pc, r8, asr r0 @ │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab1b0 │ │ │ │ tsteq pc, r8, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r5, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r0, asr #25 │ │ │ │ strdeq lr, [r2, r0] │ │ │ │ @ instruction: 0x011fbe90 │ │ │ │ @@ -909450,16 +909450,16 @@ │ │ │ │ rsceq r3, r4, r0, asr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r0, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, asr #32 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab1b0 │ │ │ │ + tsteq pc, r0, lsl r1 @ │ │ │ │ + @ instruction: 0x01829098 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, lsr r0 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq pc, [r4], #136 @ 0x88 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, ror #16 │ │ │ │ tsteq pc, r8, rrx │ │ │ │ @@ -909497,15 +909497,15 @@ │ │ │ │ tsteq pc, r0, lsl #2 │ │ │ │ hvceq 26056 @ 0x65c8 │ │ │ │ tsteq pc, r8, lsl #2 │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, ror #16 │ │ │ │ @ instruction: 0x011fc4f0 │ │ │ │ - @ instruction: 0x01829098 │ │ │ │ + orreq r1, r1, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fb9f8 │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ ldrdeq lr, [r0, r8] │ │ │ │ tsteq pc, r8, lsl r1 @ │ │ │ │ orreq pc, r0, r0, lsr #2 │ │ │ │ @ instruction: 0x011fbdd8 │ │ │ │ @@ -909745,15 +909745,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r1, r0, lsl lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ ldrsbeq r9, [pc, -r0] │ │ │ │ strheq r7, [fp, #-24] @ 0xffffffe8 │ │ │ │ tsteq pc, r0, lsl r6 @ │ │ │ │ - orreq r1, r1, r0, lsr #13 │ │ │ │ + tsteq pc, r0, lsr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, lsl #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r7, r8, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r7, r8, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -909816,16 +909816,16 @@ │ │ │ │ strdeq r5, [r6, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0x011fc5d8 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fc5f8 │ │ │ │ tsteq pc, r0, lsl #12 │ │ │ │ tsteq pc, r0, lsl #11 │ │ │ │ - tsteq pc, r8, asr #15 │ │ │ │ - tsteq pc, r0, asr #28 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r7, [fp, #-24] @ 0xffffffe8 │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ strdeq sp, [r0, r8] │ │ │ │ tsteq pc, r0, lsr r6 @ │ │ │ │ tsteq pc, r0, lsl sl @ │ │ │ │ tsteq pc, r0, asr #12 │ │ │ │ @@ -909926,16 +909926,16 @@ │ │ │ │ ldrdeq r2, [r7], #184 @ 0xb8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, lsr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsr fp │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ @ instruction: 0x0187e598 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r0 │ │ │ │ + tsteq pc, r0, lsr r8 @ │ │ │ │ + orreq ip, r0, r8, ror #29 │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, ror #15 │ │ │ │ smlaltbeq sl, r3, r8, r1 │ │ │ │ tsteq pc, r8, ror #15 │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -909953,15 +909953,15 @@ │ │ │ │ tsteq pc, r0, lsl r8 @ │ │ │ │ @ instruction: 0x011fc7f8 │ │ │ │ smlatbeq r1, r0, r9, r0 │ │ │ │ cmpeq sl, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011fc8b8 │ │ │ │ - orreq ip, r0, r8, ror #29 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x011fc8b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r0, asr r8 @ │ │ │ │ tsteq pc, r0, lsr #17 │ │ │ │ @ instruction: 0x011fc7d8 │ │ │ │ @@ -909986,18 +909986,18 @@ │ │ │ │ orreq r2, r0, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fc898 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq pc, r0, asr #17 │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq pc, r0, lsl r1 @ │ │ │ │ + tsteq pc, r8, asr r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq pc, r0, ror #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsr #8 │ │ │ │ @ instruction: 0x011fc8f0 │ │ │ │ smlaltteq fp, r9, r8, r5 │ │ │ │ tsteq pc, r0, ror #17 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ tsteq pc, r8, ror #17 │ │ │ │ @@ -910118,28 +910118,28 @@ │ │ │ │ orreq sp, r1, r8, ror #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, ror r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r8, r0, ror r3 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq pc, r8, asr #15 │ │ │ │ tsteq pc, r0, asr #21 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq pc, r0, lsr r8 @ │ │ │ │ - tsteq pc, r8, asr #21 │ │ │ │ - strdeq r5, [pc, #-8] @ 11fcadc <__bss_end__@@Base+0x48fac0> │ │ │ │ + ldrdeq fp, [sl, r8] │ │ │ │ tsteq pc, r0, lsl #22 │ │ │ │ orreq pc, r7, r8, ror r1 @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq fp, [sl, r8] │ │ │ │ - @ instruction: 0x011fcaf8 │ │ │ │ + @ instruction: 0x011fcaf0 │ │ │ │ @ instruction: 0x0180e590 │ │ │ │ - tsteq pc, r0, ror #22 │ │ │ │ + @ instruction: 0x011fcaf8 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab1b0 │ │ │ │ tsteq pc, r0, asr sl @ │ │ │ │ orreq sp, r9, r0, lsr #3 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ tsteq pc, r8, asr fp @ │ │ │ │ tsteq pc, r8, lsl #22 │ │ │ │ tsteq pc, r0, lsr #22 │ │ │ │ @@ -910156,20 +910156,20 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, ror r9 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ @ instruction: 0x011fe098 │ │ │ │ tsteq pc, r0, asr fp @ │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab1b0 │ │ │ │ - tsteq pc, r0, ror fp @ │ │ │ │ + tsteq pc, r8, ror #22 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ + tsteq pc, r8, ror #23 │ │ │ │ + @ instruction: 0x01829098 │ │ │ │ tsteq pc, r0, ror #21 │ │ │ │ tsteq pc, r0, asr #10 │ │ │ │ tsteq pc, r8, lsl #23 │ │ │ │ orreq pc, r7, r0, asr #24 │ │ │ │ tsteq pc, r0, lsr fp @ │ │ │ │ tsteq pc, r0, ror #9 │ │ │ │ @ instruction: 0x011fcb98 │ │ │ │ @@ -910191,21 +910191,21 @@ │ │ │ │ @ instruction: 0x011fcbd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq ip, r0, ror #18 │ │ │ │ orreq fp, r9, r8, lsl #10 │ │ │ │ @ instruction: 0x011fcbf0 │ │ │ │ - @ instruction: 0x01829098 │ │ │ │ - tsteq pc, r0, lsl #24 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ + tsteq pc, r0, lsl #24 │ │ │ │ + tsteq pc, r0, ror #22 │ │ │ │ tsteq pc, r0, lsr ip @ │ │ │ │ tsteq r9, r0, asr sp │ │ │ │ - tsteq pc, r8, lsl #25 │ │ │ │ - tsteq pc, r8, ror #22 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq pc, r0, asr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, lsr #19 │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ tsteq pc, r8, lsr #24 │ │ │ │ @@ -910230,22 +910230,22 @@ │ │ │ │ cmpeq r7, r8, ror #18 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r5, r1, r8, lsl #3 │ │ │ │ @ instruction: 0x011fccb8 │ │ │ │ tsteq pc, r0, ror ip @ │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ cmpeq sl, r8, asr r3 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x011fcc98 │ │ │ │ + @ instruction: 0x011fcc90 │ │ │ │ orreq ip, r0, r8, ror #29 │ │ │ │ - tsteq pc, r0, lsr #25 │ │ │ │ - tsteq sp, r0, asr #3 │ │ │ │ + @ instruction: 0x011fcc98 │ │ │ │ + @ instruction: 0x011de1b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq pc, r8, ror #23 │ │ │ │ + tsteq pc, r0, ror fp @ │ │ │ │ + @ instruction: 0x011fcad0 │ │ │ │ + strdeq r5, [pc, #-8] @ 11fcca4 <__bss_end__@@Base+0x48fc88> │ │ │ │ tsteq pc, r0, lsl #25 │ │ │ │ strdeq r8, [sl, #-184] @ 0xffffff48 │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ orreq lr, r2, r0, asr ip │ │ │ │ @ instruction: 0x011fccf8 │ │ │ │ @ instruction: 0x011fccb0 │ │ │ │ tsteq pc, r0, ror #25 │ │ │ │ @@ -910264,28 +910264,28 @@ │ │ │ │ orreq lr, r2, r0, lsr #25 │ │ │ │ tsteq pc, r8, lsr #26 │ │ │ │ @ instruction: 0x011fccf0 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ @ instruction: 0x018b6fb0 │ │ │ │ @ instruction: 0x011fd090 │ │ │ │ tsteq pc, r0, lsl #26 │ │ │ │ - @ instruction: 0x011fcad8 │ │ │ │ + tsteq pc, r0, lsr #25 │ │ │ │ @ instruction: 0x011fcab0 │ │ │ │ tsteq pc, r0, lsr sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01815390 │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ tsteq pc, r0, lsr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsceq r8, r8, r0, asr #15 │ │ │ │ tsteq pc, r8, ror #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq pc, r8, lsr sp @ │ │ │ │ + tsteq pc, r8, lsl #25 │ │ │ │ tsteq pc, r8, ror sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq r2, r0, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, asr sp @ │ │ │ │ tsteq pc, r8, ror #26 │ │ │ │ @@ -910293,41 +910293,41 @@ │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, asr #25 │ │ │ │ smlaltteq r5, r6, r8, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011fcc90 │ │ │ │ + tsteq pc, r8, lsr sp @ │ │ │ │ @ instruction: 0x011fcd90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq pc, r8, lsl sp @ │ │ │ │ - tsteq pc, r8, lsr #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r0, lsl #14 │ │ │ │ + tsteq pc, r0, asr #27 │ │ │ │ + @ instruction: 0x0180e590 │ │ │ │ @ instruction: 0x011fcdb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x011fcdd0 │ │ │ │ - @ instruction: 0x0180e590 │ │ │ │ + orreq r1, r1, r0, lsr #13 │ │ │ │ tsteq pc, r8, lsr #25 │ │ │ │ cmpeq sl, r8, lsr #28 │ │ │ │ - @ instruction: 0x011fcdd8 │ │ │ │ - orreq r1, r1, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ - tsteq pc, r8, ror #27 │ │ │ │ + tsteq pc, r0, ror #27 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ + tsteq pc, r0, lsl #29 │ │ │ │ + @ instruction: 0x01829098 │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, asr #27 │ │ │ │ smlaltbeq sl, sl, r8, fp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ @@ -910357,15 +910357,15 @@ │ │ │ │ tsteq pc, r0, asr lr @ │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tsteq pc, r8, ror lr @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r8, asr #29 │ │ │ │ - @ instruction: 0x01829098 │ │ │ │ + orreq r1, r1, r0, lsr #13 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsl #29 │ │ │ │ tsteq pc, r0, lsr #29 │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ tsteq pc, r8, lsr #29 │ │ │ │ @@ -910375,27 +910375,27 @@ │ │ │ │ tsteq pc, r0, asr #29 │ │ │ │ rsceq r3, r4, r0, asr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014b0498 │ │ │ │ @ instruction: 0x014b9598 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fced0 │ │ │ │ - orreq r1, r1, r0, lsr #13 │ │ │ │ - @ instruction: 0x011fced8 │ │ │ │ - tsteq pc, r0, ror #27 │ │ │ │ + @ instruction: 0x011fcdd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r2 │ │ │ │ - tsteq pc, r8, ror #29 │ │ │ │ + tsteq pc, r0, ror #29 │ │ │ │ orreq ip, r0, r8, ror #29 │ │ │ │ - @ instruction: 0x011fcef8 │ │ │ │ - @ instruction: 0x011deab0 │ │ │ │ + tsteq pc, r8, ror #29 │ │ │ │ + tsteq sp, r8, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq lr, [r5, r0] │ │ │ │ + tsteq pc, r8, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq pc, r0, lsl #29 │ │ │ │ + strdeq lr, [r5, r0] │ │ │ │ + tsteq pc, r8, lsl sp @ │ │ │ │ + tsteq pc, r8, lsr #21 │ │ │ │ tsteq pc, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r0, lsr #2 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r4, r8, asr r4 │ │ │ │ @@ -910532,16 +910532,16 @@ │ │ │ │ orreq r4, pc, r8, asr #19 │ │ │ │ tsteq pc, r0, lsr r1 @ │ │ │ │ smlalbbeq r5, r6, r8, lr │ │ │ │ tsteq pc, r8, lsr r1 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, lsl sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq pc, r0, lsr #26 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x011fced8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq lr, [r4], #216 @ 0xd8 │ │ │ │ tsteq pc, r0, asr r1 @ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ tsteq pc, r8, asr r1 @ │ │ │ │ @@ -910572,16 +910572,16 @@ │ │ │ │ orreq sl, r7, r0, lsl #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, asr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018011b0 │ │ │ │ tsteq r4, r8, lsr #7 │ │ │ │ orreq lr, r2, r8, asr lr │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq pc, r0, ror #29 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq pc, r0, ror #26 │ │ │ │ @ instruction: 0x011fd1f0 │ │ │ │ orreq r9, r9, r8, lsr #20 │ │ │ │ tsteq pc, r0, lsl #4 │ │ │ │ orreq r9, r9, r0, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -910650,36 +910650,36 @@ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq pc, r0, lsr r3 @ │ │ │ │ orreq r6, r8, r8, rrx │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - orreq r7, pc, r0, lsl #27 │ │ │ │ - smlabbeq fp, r8, r7, sl │ │ │ │ + tsteq fp, r8, ror r7 │ │ │ │ orreq fp, sl, r8, lsr #14 │ │ │ │ + tsteq pc, r8, asr r3 @ │ │ │ │ + @ instruction: 0x0180e590 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, ror #20 │ │ │ │ tsteq pc, r8, ror #30 │ │ │ │ orreq r0, r1, r0, lsl fp │ │ │ │ tsteq pc, r0, asr #6 │ │ │ │ orreq pc, r1, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, lsl r3 @ │ │ │ │ tsteq pc, r8, ror r3 @ │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq pc, r8, ror #6 │ │ │ │ - @ instruction: 0x0180e590 │ │ │ │ + orreq r1, r1, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - tsteq pc, r8, lsr #9 │ │ │ │ - orreq r1, r1, r0, lsr #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 46872 @ 0xb718 │ │ │ │ tstpeq pc, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r8, ror #3 │ │ │ │ tsteq pc, r0, ror r3 @ │ │ │ │ strheq r7, [fp, #-24] @ 0xffffffe8 │ │ │ │ tsteq pc, r0, lsr #9 │ │ │ │ @@ -910750,16 +910750,16 @@ │ │ │ │ orreq sl, r1, r0, lsr #25 │ │ │ │ tsteq pc, r0, asr #9 │ │ │ │ tsteq pc, r8, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fd3f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab1b0 │ │ │ │ + tsteq pc, r8, asr #10 │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0185ea90 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ @ instruction: 0x0180b6b0 │ │ │ │ @ instruction: 0x011fd4f0 │ │ │ │ @ instruction: 0x011fd4b8 │ │ │ │ @ instruction: 0x011ff6b0 │ │ │ │ @@ -910790,18 +910790,18 @@ │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ tsteq ip, r8, lsr #25 │ │ │ │ @ instruction: 0x0182ed90 │ │ │ │ tsteq pc, r8, ror #10 │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ orreq r5, r0, r8, lsl r4 │ │ │ │ - tsteq pc, r0, asr r5 @ │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ + tsteq pc, r0, ror #12 │ │ │ │ + @ instruction: 0x01829098 │ │ │ │ tsteq pc, r8, lsl #11 │ │ │ │ orreq ip, r7, r0, ror #31 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r1, r0, r8, asr #30 │ │ │ │ @ instruction: 0x011fd598 │ │ │ │ tsteq pc, r0, ror #10 │ │ │ │ tsteq pc, r8, ror r5 @ │ │ │ │ @@ -910861,23 +910861,23 @@ │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ orreq pc, r7, r0, lsr #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #31 │ │ │ │ tsteq pc, r0, lsr #13 │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ - @ instruction: 0x01829098 │ │ │ │ - tsteq pc, r8, ror r6 @ │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ + tsteq pc, r8, ror r6 @ │ │ │ │ + tsteq pc, r8, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0185eab8 │ │ │ │ - tsteq pc, r0, lsl #13 │ │ │ │ - tsteq pc, r8, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r3 │ │ │ │ + @ instruction: 0x011fd7f0 │ │ │ │ + orreq ip, r0, r8, ror #29 │ │ │ │ @ instruction: 0x011fdcf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011fd698 │ │ │ │ tsteq pc, r0, lsl #7 │ │ │ │ @ instruction: 0x011fd7d0 │ │ │ │ orreq r5, r8, r8, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -910961,27 +910961,27 @@ │ │ │ │ tsteq pc, r0, ror #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl ip │ │ │ │ tsteq pc, r0, lsr #16 │ │ │ │ - orreq ip, r0, r8, ror #29 │ │ │ │ + tstpeq sp, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r8, lsl #17 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r8, lsl #29 │ │ │ │ cmpeq fp, r8, lsl ip │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq sl, r7, r0, lsl #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, lsl #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq pc, r8, ror #16 │ │ │ │ - tstpeq sp, r0, asr r5 @ p-variant is OBSOLETE │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq pc, r0, asr r5 @ │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ hvceq 26104 @ 0x65f8 │ │ │ │ tsteq pc, r8, lsr r8 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -910991,15 +910991,15 @@ │ │ │ │ tsteq pc, r8, asr r8 @ │ │ │ │ ldrdeq lr, [r2], #48 @ 0x30 @ │ │ │ │ tsteq pc, r8, asr #6 │ │ │ │ orreq r5, r7, r8, lsl #21 │ │ │ │ tstpeq pc, r8, lsl #18 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r8, asr #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq pc, r0, ror #12 │ │ │ │ + orreq r7, pc, r0, lsl #27 │ │ │ │ tsteq pc, r8, ror r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ orreq fp, pc, r8, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -911292,32 +911292,32 @@ │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tsteq pc, r0, lsl sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, lsl #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tstpeq pc, r0, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq pc, r0, lsl #13 │ │ │ │ @ instruction: 0x01192990 │ │ │ │ orreq lr, r2, r0, lsl #29 │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ hvceq 34648 @ 0x8758 │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq pc, r8, asr #26 │ │ │ │ cmpeq r6, r8, lsr r0 │ │ │ │ tsteq pc, r0, asr sp @ │ │ │ │ andle r0, r0, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, lsl #23 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r0, r8 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011fd7f0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tstpeq pc, r0, lsl #26 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -912848,36 +912848,36 @@ │ │ │ │ tstpeq pc, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ tstpeq pc, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ rsceq r3, r4, r8, asr #23 │ │ │ │ tstpeq pc, r8, ror #10 @ p-variant is OBSOLETE │ │ │ │ rsceq pc, r4, r0, lsr #19 │ │ │ │ smlaltteq r0, fp, r8, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011ffcd0 │ │ │ │ - hvceq 54616 @ 0xd558 │ │ │ │ + tstpeq sp, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ + orreq fp, sl, r0, asr r7 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ orreq lr, r2, r8, ror #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq pc, r8, ror r5 @ p-variant is OBSOLETE @ │ │ │ │ - tstpeq sp, r0, lsl #29 @ p-variant is OBSOLETE │ │ │ │ - orreq fp, sl, r0, asr r7 │ │ │ │ - @ instruction: 0x011ff5b8 │ │ │ │ + @ instruction: 0x011ff590 │ │ │ │ @ instruction: 0x0180e590 │ │ │ │ + @ instruction: 0x011ff5b8 │ │ │ │ + orreq r1, r1, r0, lsr #13 │ │ │ │ tstpeq pc, r8, ror #11 @ p-variant is OBSOLETE │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ @ instruction: 0x011ff5b0 │ │ │ │ orreq ip, r0, r8, ror #29 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, asr lr │ │ │ │ tstpeq pc, r8, asr #11 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ - tstpeq pc, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ - orreq r1, r1, r0, lsr #13 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ + tstpeq pc, r0, lsl r6 @ p-variant is OBSOLETE @ │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #31 │ │ │ │ @ instruction: 0x011ff5d8 │ │ │ │ cmpeq r7, r8, lsr #2 │ │ │ │ tstpeq pc, r0, ror #11 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -912888,16 +912888,16 @@ │ │ │ │ @ instruction: 0x011ff598 │ │ │ │ tstpeq pc, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tstpeq pc, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ tsteq fp, r0, asr #17 │ │ │ │ tstpeq pc, r8, lsl r6 @ p-variant is OBSOLETE @ │ │ │ │ orreq r1, r0, r8, lsl #3 │ │ │ │ - tstpeq pc, r8, asr #14 @ p-variant is OBSOLETE │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab1b0 │ │ │ │ tstpeq pc, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ orreq ip, r7, r0, ror #31 │ │ │ │ tstpeq pc, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x018011b0 │ │ │ │ tstpeq pc, r0, lsr r6 @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0x01466398 │ │ │ │ tstpeq pc, r8, lsr r6 @ p-variant is OBSOLETE @ │ │ │ │ @@ -912966,16 +912966,16 @@ │ │ │ │ @ instruction: 0x011fd390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r1, r4, r8, lsr #28 │ │ │ │ tstpeq pc, r0, asr #14 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab1b0 │ │ │ │ + tstpeq pc, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01829098 │ │ │ │ tstpeq pc, r8, asr #15 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r9, r0, lsl #29 │ │ │ │ tstpeq pc, r8, asr r7 @ p-variant is OBSOLETE @ │ │ │ │ andle r0, r0, r1 │ │ │ │ tstpeq pc, r0, ror r7 @ p-variant is OBSOLETE @ │ │ │ │ @@ -913143,15 +913143,15 @@ │ │ │ │ tstpeq r0, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r0, r0, lsl #17 │ │ │ │ tstpeq pc, r0, lsr sl @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0x011ff9f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq pc, r8, ror #19 @ p-variant is OBSOLETE │ │ │ │ tstpeq pc, r0, ror #21 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01829098 │ │ │ │ + orreq r1, r1, r0, lsr #13 │ │ │ │ tsteq r1, r8, lsr r1 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq pc, r0, lsl sl @ p-variant is OBSOLETE @ │ │ │ │ tstpeq pc, r8, lsr sl @ p-variant is OBSOLETE @ │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ @@ -913197,23 +913197,23 @@ │ │ │ │ @ instruction: 0x011ffaf8 │ │ │ │ tstpeq pc, r0, asr #21 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011ffab8 │ │ │ │ tstpeq pc, r0, asr #20 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tstpeq pc, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ - orreq r1, r1, r0, lsr #13 │ │ │ │ + tstpeq pc, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr r9 │ │ │ │ smlatbeq r1, r0, r5, fp │ │ │ │ orreq fp, r0, r0, lsl r6 │ │ │ │ tstpeq pc, r8, lsr #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011ffaf0 │ │ │ │ - tstpeq pc, r8, asr fp @ p-variant is OBSOLETE @ │ │ │ │ - tstpeq pc, r0, lsl r6 @ p-variant is OBSOLETE @ │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + andle r0, r0, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, r1, r0, lsl fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ tstpeq pc, r0, lsr fp @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0x010d0898 │ │ │ │ tstpeq r0, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @@ -913226,16 +913226,16 @@ │ │ │ │ cmpeq r6, r8, lsl r4 │ │ │ │ tstpeq pc, r8, asr #22 @ p-variant is OBSOLETE │ │ │ │ smlaltbeq sp, r7, r8, r1 │ │ │ │ tstpeq pc, r0, asr fp @ p-variant is OBSOLETE @ │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0187ea98 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - andle r0, r0, r4 │ │ │ │ + tstpeq pc, r8, asr #23 @ p-variant is OBSOLETE │ │ │ │ + orreq ip, r0, r8, ror #29 │ │ │ │ tstpeq pc, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r0, lsr #7 │ │ │ │ tstpeq pc, r0, ror fp @ p-variant is OBSOLETE @ │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ tstpeq pc, r0, ror sl @ p-variant is OBSOLETE @ │ │ │ │ smlaltteq r7, r8, r8, r5 │ │ │ │ @ instruction: 0x011ffb90 │ │ │ │ @@ -913255,15 +913255,15 @@ │ │ │ │ @ instruction: 0x011ffbb8 │ │ │ │ smlatbeq r1, r0, r0, r1 │ │ │ │ tstpeq pc, r0, asr #23 @ p-variant is OBSOLETE │ │ │ │ tstpeq pc, r8, lsl ip @ p-variant is OBSOLETE @ │ │ │ │ tstpeq pc, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0147d198 │ │ │ │ tstpeq pc, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ - orreq ip, r0, r8, ror #29 │ │ │ │ + smullseq ip, r6, r8, r3 │ │ │ │ tstpeq pc, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq pc, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq pc, r8, ror #23 @ p-variant is OBSOLETE │ │ │ │ orreq r1, r1, r0, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -913286,18 +913286,18 @@ │ │ │ │ @ instruction: 0x011ffbd8 │ │ │ │ tsteq lr, r0, lsr #20 │ │ │ │ cmpeq sl, r8, asr #8 │ │ │ │ @ instruction: 0x010131b8 │ │ │ │ orreq r1, r0, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq pc, r8, lsr ip @ p-variant is OBSOLETE @ │ │ │ │ - tstpeq pc, r0, asr ip @ p-variant is OBSOLETE @ │ │ │ │ - smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq pc, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r8, asr #14 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ffcd0 │ │ │ │ + hvceq 54616 @ 0xd558 │ │ │ │ andle r0, r0, r2 │ │ │ │ cmpeq sl, r8, asr #8 │ │ │ │ @ instruction: 0x01115298 │ │ │ │ tstpeq pc, r8, asr ip @ p-variant is OBSOLETE @ │ │ │ │ tstpeq pc, r0, ror ip @ p-variant is OBSOLETE @ │ │ │ │ smlatteq r4, r8, lr, r5 │ │ │ │ tstpeq pc, r8, ror ip @ p-variant is OBSOLETE @ │ │ │ │ @@ -913360,50 +913360,50 @@ │ │ │ │ ldrdeq lr, [r7, r8] │ │ │ │ cmpeq r7, r8, lsl #18 │ │ │ │ cmpeq sl, r8, asr r4 │ │ │ │ tsteq r5, r0, ror r7 │ │ │ │ orreq r3, r7, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbeq r0, r0, #48 @ 0x30 │ │ │ │ - orreq r7, sp, r0, lsl r2 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + tstpeq pc, r8, asr fp @ p-variant is OBSOLETE @ │ │ │ │ tstpeq pc, r0, lsl #27 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tstpeq pc, r8, asr #23 @ p-variant is OBSOLETE │ │ │ │ + rsbeq r0, r0, #48 @ 0x30 │ │ │ │ + orreq r7, sp, r0, lsl r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r7, r0, lsl #24 │ │ │ │ tstpeq pc, r0, lsr #27 @ p-variant is OBSOLETE │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ tstpeq pc, r8, lsr #27 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq pc, r0, lsr sp @ p-variant is OBSOLETE @ │ │ │ │ hvceq 26184 @ 0x6648 │ │ │ │ - rsbseq pc, r4, #8, 20 @ 0x8000 │ │ │ │ - orrseq r8, r0, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r8, ror r7 │ │ │ │ + @ instruction: 0x011ffdd0 │ │ │ │ + @ instruction: 0x0180e590 │ │ │ │ tstpeq pc, r8, asr #27 @ p-variant is OBSOLETE │ │ │ │ rsceq lr, r4, r0, ror #10 │ │ │ │ smlaltteq r9, fp, r8, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011ffdd8 │ │ │ │ - @ instruction: 0x0180e590 │ │ │ │ - @ instruction: 0x011ffdf8 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab1b0 │ │ │ │ tstpeq pc, r0, lsl #28 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r0, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r7, r8, lsr #24 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab1b0 │ │ │ │ + tstpeq pc, r8, lsr pc @ p-variant is OBSOLETE @ │ │ │ │ + orreq ip, r0, r0, asr #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ tstpeq pc, r0, asr pc @ p-variant is OBSOLETE @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [r7, #-200] @ 0xffffff38 │ │ │ │ tstpeq pc, r0, lsl lr @ p-variant is OBSOLETE @ │ │ │ │ @@ -913474,38 +913474,38 @@ │ │ │ │ cmpeq fp, r8, lsl r0 │ │ │ │ tstpeq pc, r8, lsl pc @ p-variant is OBSOLETE @ │ │ │ │ cmpeq fp, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, r5, r8, ror #30 │ │ │ │ - tstpeq pc, r8, asr pc @ p-variant is OBSOLETE @ │ │ │ │ - orreq ip, r0, r0, asr #19 │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x018ab1b0 │ │ │ │ tstpeq pc, r8, lsr #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x014b1398 │ │ │ │ tstpeq pc, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ strheq pc, [sl, #-152] @ 0xffffff68 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x018ab1b0 │ │ │ │ + tstpeq pc, r8, lsl #31 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01829098 │ │ │ │ tstpeq pc, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ smlalbbeq r9, sl, r8, sl │ │ │ │ tstpeq pc, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ smlalbteq r8, sl, r8, r5 │ │ │ │ tstpeq pc, r8, ror #30 @ p-variant is OBSOLETE │ │ │ │ smlalbteq r3, sl, r8, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r2, r7, r8, ror #30 │ │ │ │ tstpeq pc, r0, ror pc @ p-variant is OBSOLETE @ │ │ │ │ strheq fp, [sl, #-72] @ 0xffffffb8 │ │ │ │ @ instruction: 0x011fff90 │ │ │ │ - @ instruction: 0x01829098 │ │ │ │ - rsbeq r0, r0, #8 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ + rsbeq r0, r0, #8 │ │ │ │ + @ instruction: 0x011ffdf8 │ │ │ │ tstpeq pc, r0, lsl #31 @ p-variant is OBSOLETE │ │ │ │ strdeq r9, [sl, #-8] │ │ │ │ @ instruction: 0x011fff98 │ │ │ │ smlaltteq r2, sl, r8, lr │ │ │ │ tstpeq pc, r8, asr #31 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ @ instruction: 0x011fffb8 │ │ │ │ @@ -914222,51 +914222,51 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq sl, r8, ror #10 @ p-variant is OBSOLETE │ │ │ │ - rsbeq r2, pc, #72, 6 @ 0x20000001 │ │ │ │ + rsbeq r2, pc, #64, 6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r2, #112, 22 @ 0x1c000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #216, 28 @ 0xd80 │ │ │ │ + rsbeq r1, pc, #208, 28 @ 0xd00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r2, #88, 22 @ 0x16000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq r5, pc, #240, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #184, 20 @ 0xb8000 │ │ │ │ + rsbeq r5, pc, #176, 20 @ 0xb0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq r5, pc, #208, 8 @ 0xd0000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #232, 20 @ 0xe8000 │ │ │ │ + rsbeq r1, pc, #224, 20 @ 0xe0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914275,52 +914275,52 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, pc, #224 @ 0xe0 │ │ │ │ + rsbeq r2, pc, #216 @ 0xd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r4, pc, #176, 18 @ 0x2c0000 │ │ │ │ - rsbeq r5, pc, #240, 6 @ 0xc0000003 │ │ │ │ + rsbeq r4, pc, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq r5, pc, #232, 6 @ 0xa0000003 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #240, 10 @ 0x3c000000 │ │ │ │ + rsbeq r1, pc, #232, 10 @ 0x3a000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq ip, r4, #168, 22 @ 0x2a000 │ │ │ │ - rsbeq r4, pc, #80, 22 @ 0x14000 │ │ │ │ + rsbeq r4, pc, #72, 22 @ 0x12000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r5, pc, #104, 14 @ 0x1a00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #216, 16 @ 0xd80000 │ │ │ │ + rsbeq r1, pc, #208, 16 @ 0xd00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #72, 16 @ 0x480000 │ │ │ │ + rsbeq r1, pc, #64, 16 @ 0x400000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #112, 16 @ 0x700000 │ │ │ │ + rsbeq r5, pc, #104, 16 @ 0x680000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914328,28 +914328,28 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #200 @ 0xc8 │ │ │ │ + rsbeq r5, pc, #192 @ 0xc0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #184, 12 @ 0xb800000 │ │ │ │ + rsbeq r1, pc, #176, 12 @ 0xb000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, pc, #112, 4 │ │ │ │ + rsbeq r2, pc, #104, 4 @ 0x80000006 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r0, pc, #248 @ 0xf8 │ │ │ │ + rsbeq r0, pc, #240 @ 0xf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914370,15 +914370,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r1, sp, #160, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #144, 24 @ 0x9000 │ │ │ │ + rsbeq r5, pc, #136, 24 @ 0x8800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914392,26 +914392,26 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r4, pc, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq r4, pc, #216, 8 @ 0xd8000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #24, 12 @ 0x1800000 │ │ │ │ - rsbeq r4, pc, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r5, pc, #16, 12 @ 0x1000000 │ │ │ │ + rsbeq r4, pc, #104, 14 @ 0x1a00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914426,26 +914426,26 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r6, pc, #232, 4 @ 0x8000000e │ │ │ │ + rsbeq r6, pc, #224, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r1, sp, #248, 4 @ 0x8000000f │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r4, pc, #0, 14 │ │ │ │ + rsbeq r4, pc, #248, 12 @ 0xf800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914463,16 +914463,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #104, 8 @ 0x68000000 │ │ │ │ - rsbeq r4, pc, #112, 16 @ 0x700000 │ │ │ │ + rsbeq r1, pc, #96, 8 @ 0x60000000 │ │ │ │ + rsbeq r4, pc, #104, 16 @ 0x680000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914492,43 +914492,43 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, pc, #160, 6 @ 0x80000002 │ │ │ │ + rsbeq r2, pc, #152, 6 @ 0x60000002 │ │ │ │ smlatteq sl, r8, sp, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq sl, r0, sp, lr │ │ │ │ - rsbeq r2, pc, #40 @ 0x28 │ │ │ │ + rsbeq r2, pc, #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #16, 20 @ 0x10000 │ │ │ │ + rsbeq r5, pc, #8, 20 @ 0x8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #192, 30 @ 0x300 │ │ │ │ + rsbeq r5, pc, #184, 30 @ 0x2e0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #24, 10 @ 0x6000000 │ │ │ │ + rsbeq r1, pc, #16, 10 @ 0x4000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r2, #32, 22 @ 0x8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #200, 12 @ 0xc800000 │ │ │ │ + rsbeq r5, pc, #192, 12 @ 0xc000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914536,15 +914536,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r4, pc, #40, 30 @ 0xa0 │ │ │ │ + rsbeq r4, pc, #248, 28 @ 0xf80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914552,17 +914552,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #216, 14 @ 0x3600000 │ │ │ │ + rsbeq r1, pc, #208, 14 @ 0x3400000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #96, 12 @ 0x6000000 │ │ │ │ + rsbeq r1, pc, #88, 12 @ 0x5800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914570,38 +914570,38 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #216, 18 @ 0x360000 │ │ │ │ + rsbeq r1, pc, #208, 18 @ 0x340000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq sl, r0, r5, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r4, pc, #32, 20 @ 0x20000 │ │ │ │ + rsbeq r4, pc, #24, 20 @ 0x18000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r2, #72, 22 @ 0x12000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #64, 6 │ │ │ │ + rsbeq r1, pc, #56, 6 @ 0xe0000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbteq r9, [ip], #2624 @ 0xa40 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914613,99 +914613,99 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq fp, [r7, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #248, 22 @ 0x3e000 │ │ │ │ + rsbeq r5, pc, #240, 22 @ 0x3c000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [sl, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #112, 24 @ 0x7000 │ │ │ │ + rsbeq r1, pc, #104, 24 @ 0x6800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, pc, #24, 4 @ 0x80000001 │ │ │ │ + rsbeq r2, pc, #16, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r6, pc, #72 @ 0x48 │ │ │ │ + rsbeq r6, pc, #64 @ 0x40 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r6, pc, #72, 4 @ 0x80000004 │ │ │ │ + rsbeq r6, pc, #64, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #48, 14 @ 0xc00000 │ │ │ │ + rsbeq r1, pc, #40, 14 @ 0xa00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #40, 18 @ 0xa0000 │ │ │ │ + rsbeq r5, pc, #32, 18 @ 0x80000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r2, #104, 22 @ 0x1a000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #136, 10 @ 0x22000000 │ │ │ │ + rsbeq r5, pc, #128, 10 @ 0x20000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r2, #80, 22 @ 0x14000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, pc, #64 @ 0x40 │ │ │ │ + rsbeq r5, pc, #56 @ 0x38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r2, #64, 22 @ 0x10000 │ │ │ │ - rsbeq r5, pc, #80, 30 @ 0x140 │ │ │ │ - rsbeq r1, pc, #152, 10 @ 0x26000000 │ │ │ │ + rsbeq r5, pc, #72, 30 @ 0x120 │ │ │ │ + rsbeq r1, pc, #144, 10 @ 0x24000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r0, r4, #56, 24 @ 0x3800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r2, #40, 22 @ 0xa000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r2, #96, 22 @ 0x18000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r0, pc, #184, 26 @ 0x2e00 │ │ │ │ + rsbeq r0, pc, #176, 26 @ 0x2c00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r2, #120, 22 @ 0x1e000 │ │ │ │ @@ -914798,15 +914798,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r0, pc, #0, 12 │ │ │ │ + rsbeq r0, pc, #248, 10 @ 0x3e000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -914837,154 +914837,154 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpeq r0, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ rsbseq r0, r4, #64, 10 @ 0x10000000 │ │ │ │ tsteq r2, r0, lsr r6 │ │ │ │ - ldrdeq r7, [r0, -r0] │ │ │ │ + smlabteq r0, r8, r3, r7 │ │ │ │ ldrbteq r1, [r3], #1208 @ 0x4b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbteq r7, [r8], #3456 @ 0xd80 │ │ │ │ - rsbeq r0, pc, #112, 6 @ 0xc0000001 │ │ │ │ + rsbeq r0, pc, #104, 6 @ 0xa0000001 │ │ │ │ rsbseq r1, r8, #144, 10 @ 0x24000000 │ │ │ │ strbteq lr, [ip], #304 @ 0x130 │ │ │ │ strbteq r5, [sp], #2560 @ 0xa00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r0, lsr ip │ │ │ │ rsbseq r0, ip, #200, 24 @ 0xc800 │ │ │ │ tsteq sl, r8, ror r1 │ │ │ │ tsteq r6, r0, lsl ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r6, pc, #152, 12 @ 0x9800000 │ │ │ │ + rsbeq r6, pc, #144, 12 @ 0x9000000 │ │ │ │ ldrbteq r1, [fp], #3656 @ 0xe48 │ │ │ │ - tsteq sl, r0, ror #16 │ │ │ │ + tsteq sl, r8, asr r8 │ │ │ │ tsteq r4, r8, lsl #2 │ │ │ │ @ instruction: 0x011a0090 │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ rsbeq r1, pc, #56, 10 @ 0xe000000 │ │ │ │ tsteq r0, r8, lsl r7 │ │ │ │ tsteq r8, r8, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbteq r7, [fp], #2648 @ 0xa58 │ │ │ │ @ instruction: 0x011e97d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbteq r5, [r8], #3168 @ 0xc60 │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ tsteq lr, r8, ror r7 │ │ │ │ - smlabteq r6, r0, r5, lr │ │ │ │ + @ instruction: 0x0106e5b8 │ │ │ │ @ instruction: 0x0100ecb8 │ │ │ │ - tsteq r0, r8, ror #2 │ │ │ │ + tsteq r0, r0, ror #2 │ │ │ │ tsteq r3, r0, ror #31 │ │ │ │ tstpeq sl, r8, ror ip @ p-variant is OBSOLETE │ │ │ │ rsbseq sp, r3, #168 @ 0xa8 │ │ │ │ tsteq r7, r8, ror #26 │ │ │ │ rsbseq pc, r4, #72, 22 @ 0x12000 │ │ │ │ rsbseq r7, pc, #184, 10 @ 0x2e000000 │ │ │ │ swpeq r9, r8, [r0] │ │ │ │ rsbseq ip, r3, #200, 20 @ 0xc8000 │ │ │ │ rsbeq r2, r0, #168, 6 @ 0xa0000002 │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ @ instruction: 0x010074b8 │ │ │ │ tsteq r3, r8, lsl #20 │ │ │ │ rsbseq lr, r2, #64, 6 │ │ │ │ - rsbeq r0, pc, #208, 4 │ │ │ │ + rsbeq r0, pc, #200, 4 @ 0x8000000c │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r3, fp, #56, 4 @ 0x80000003 │ │ │ │ - smlabbeq r0, r8, lr, r4 │ │ │ │ + tsteq r0, r8, ror lr │ │ │ │ rsbseq fp, sl, #128 @ 0x80 │ │ │ │ rsbeq r7, r5, #120, 8 @ 0x78000000 │ │ │ │ - smlabteq r6, r8, r6, fp │ │ │ │ - @ instruction: 0x011966f8 │ │ │ │ + tsteq r6, r0, asr #12 │ │ │ │ + @ instruction: 0x01196690 │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ tsteq r4, r8, asr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq pc, r3, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0x0118b5d8 │ │ │ │ - rsbeq sl, ip, #144, 10 @ 0x24000000 │ │ │ │ - tsteq sl, r0, ror r5 │ │ │ │ - rsbeq r8, ip, #144 @ 0x90 │ │ │ │ + rsbeq sl, ip, #136, 10 @ 0x22000000 │ │ │ │ + tsteq sl, r8, ror #10 │ │ │ │ + rsbeq r8, ip, #136 @ 0x88 │ │ │ │ rsbseq r6, r4, #80, 10 @ 0x14000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #176, 8 @ 0xb0000000 │ │ │ │ + rsbeq r1, pc, #144, 8 @ 0x90000000 │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ - rsbeq r1, sp, #72, 6 @ 0x20000001 │ │ │ │ + rsbeq r1, sp, #64, 6 │ │ │ │ rsbeq r9, pc, #0, 22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq sl, [r0, -r8] │ │ │ │ + strdeq sl, [r0, -r0] │ │ │ │ tsteq sl, r8, lsr #14 │ │ │ │ rsbeq pc, r3, #16 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ - rsbeq r2, lr, #64, 22 @ 0x10000 │ │ │ │ + rsbeq r2, lr, #56, 22 @ 0xe000 │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ @ instruction: 0x010eef98 │ │ │ │ strbteq r3, [r8], #1672 @ 0x688 │ │ │ │ strdeq lr, [r0, -r8] │ │ │ │ rsbseq lr, r6, #40, 14 @ 0xa00000 │ │ │ │ tsteq r9, r8, asr r3 │ │ │ │ tsteq r3, r8, lsl #19 │ │ │ │ tsteq r0, r8, ror #22 │ │ │ │ smlabbeq r0, r0, r8, pc @ │ │ │ │ @ instruction: 0x0116d4f8 │ │ │ │ tsteq r8, r0, lsl #6 │ │ │ │ - rsbeq r8, ip, #32, 16 @ 0x200000 │ │ │ │ + rsbeq r8, ip, #24, 16 @ 0x180000 │ │ │ │ rsbeq r3, fp, #248, 2 @ 0x3e │ │ │ │ tsteq r5, r0, lsr pc │ │ │ │ - rsbeq r2, sp, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq r2, sp, #224, 16 @ 0xe00000 │ │ │ │ tstpeq r3, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ rsbseq sp, r3, #184 @ 0xb8 │ │ │ │ strheq lr, [r9, -r8] │ │ │ │ rsbeq r4, pc, #240, 12 @ 0xf000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r0, r0, r6, pc @ │ │ │ │ rsbseq r6, lr, #104, 24 @ 0x6800 │ │ │ │ - rsbeq r0, pc, #16, 6 @ 0x40000000 │ │ │ │ + rsbeq r0, pc, #8, 6 @ 0x20000000 │ │ │ │ tsteq r0, r8, asr #12 │ │ │ │ smlatteq r6, r0, pc, sp @ │ │ │ │ @ instruction: 0x01101eb0 │ │ │ │ - rsbeq r6, pc, #24, 14 @ 0x600000 │ │ │ │ + rsbeq r6, pc, #16, 14 @ 0x400000 │ │ │ │ tsteq r6, r8, ror ip │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r0, r0, r5, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r5, #240, 8 @ 0xf0000000 │ │ │ │ rsbseq fp, r3, #208, 24 @ 0xd000 │ │ │ │ - @ instruction: 0x0115c5f8 │ │ │ │ + tsteq r5, r8, asr #10 │ │ │ │ tsteq fp, r8, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq fp, r3, #152, 24 @ 0x9800 │ │ │ │ ldrbteq r8, [fp], #1240 @ 0x4d8 │ │ │ │ tsteq sl, r0, ror #9 │ │ │ │ - rsbeq sl, sl, #168, 30 @ 0x2a0 │ │ │ │ + rsbeq sl, sl, #176, 30 @ 0x2c0 │ │ │ │ tsteq sl, r0, asr r6 │ │ │ │ tsteq r0, r0, lsl #12 │ │ │ │ rsbseq r6, r4, #80, 28 @ 0x500 │ │ │ │ ldrbteq pc, [sl], #3976 @ 0xf88 @ │ │ │ │ rsbseq pc, sl, #176, 22 @ 0x2c000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ tsteq r8, r0, lsr #16 │ │ │ │ tsteq r3, r8, asr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r8, ip, #64, 2 │ │ │ │ + rsbeq r8, ip, #32, 2 │ │ │ │ rsbeq r7, r5, #216, 6 @ 0x60000003 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbteq r3, [r8], #1992 @ 0x7c8 │ │ │ │ - @ instruction: 0x01069b90 │ │ │ │ + tsteq r6, r8, asr #22 │ │ │ │ smlatteq r7, r8, r4, r1 │ │ │ │ rsbseq ip, sp, #112, 22 @ 0x1c000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, ror r4 │ │ │ │ - tsteq sl, r0, asr #14 │ │ │ │ + tsteq r0, r0, ror r4 │ │ │ │ + tsteq sl, r8, ror r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r4, r4, #224, 2 @ 0x38 │ │ │ │ tsteq r3, r8, lsl sp │ │ │ │ rsbeq r8, pc, #248, 12 @ 0xf800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #22 │ │ │ │ rsbseq lr, fp, #208, 28 @ 0xd00 │ │ │ │ @@ -914994,15 +914994,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbteq r5, [fp], #3112 @ 0xc28 │ │ │ │ strdeq pc, [r7, -r0] │ │ │ │ rsbseq r2, ip, #72, 24 @ 0x4800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, sp, #0, 2 │ │ │ │ + rsbeq r2, sp, #248 @ 0xf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r5, #112, 10 @ 0x1c000000 │ │ │ │ rsbseq r3, ip, #0 │ │ │ │ rsbseq r6, r1, #248, 28 @ 0xf80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r2, ip, #24, 28 @ 0x180 │ │ │ │ @@ -915013,96 +915013,96 @@ │ │ │ │ tsteq r4, r8, lsl #5 │ │ │ │ @ instruction: 0x0110a290 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ tsteq r6, r8, ror #22 │ │ │ │ - rsbeq r1, ip, #72, 30 @ 0x120 │ │ │ │ + rsbeq r1, ip, #64, 30 @ 0x100 │ │ │ │ rsbeq r5, r7, #248, 20 @ 0xf8000 │ │ │ │ @ instruction: 0x011fa390 │ │ │ │ tsteq r3, r8, asr r5 │ │ │ │ - tsteq r9, r8, lsr r5 │ │ │ │ + @ instruction: 0x011994f0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r5, r4, #208, 22 @ 0x34000 │ │ │ │ - tsteq r0, r0, lsr r4 │ │ │ │ + tsteq r0, r8, lsr r4 │ │ │ │ @ instruction: 0x010086b0 │ │ │ │ smlabteq r7, r0, pc, r6 @ │ │ │ │ tsteq r7, r8, asr sl │ │ │ │ rsbseq r8, r6, #184, 22 @ 0x2e000 │ │ │ │ @ instruction: 0x0113bcd0 │ │ │ │ rsbseq ip, r3, #72, 8 @ 0x48000000 │ │ │ │ rsbseq r5, r8, #208, 16 @ 0xd00000 │ │ │ │ tsteq r4, r0, ror #3 │ │ │ │ - rsbeq r0, pc, #168, 2 @ 0x2a │ │ │ │ + rsbeq r0, pc, #160, 2 @ 0x28 │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ @ instruction: 0x010a05b0 │ │ │ │ smlatteq r0, r0, ip, r7 │ │ │ │ strdeq pc, [r0, -r8] │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ mrseq r7, (UNDEF: 21) │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, lsr #10 │ │ │ │ rsbseq r2, ip, #248 @ 0xf8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq r0, r0, sp, r8 │ │ │ │ tsteq r8, r8, lsl #10 │ │ │ │ @ instruction: 0x011a12b0 │ │ │ │ rsbseq r0, r4, #24 │ │ │ │ - tsteq r0, r0, asr r2 │ │ │ │ + tsteq r0, r8, asr #4 │ │ │ │ tsteq ip, r8, ror lr │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ tsteq r3, r8, ror #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r8, lsl #30 │ │ │ │ tsteq r3, r8, lsr r1 │ │ │ │ tsteq r5, r8, ror #23 │ │ │ │ @ instruction: 0x0112d598 │ │ │ │ rsbseq pc, r4, #168, 12 @ 0xa800000 │ │ │ │ - tsteq r6, r8, lsr #32 │ │ │ │ + smlatbeq r6, r8, fp, sl │ │ │ │ tsteq r8, r0, asr #25 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ ldrdeq lr, [r8, -r8] │ │ │ │ - tsteq r0, r8, lsl r0 │ │ │ │ + strdeq r3, [r0, -r8] │ │ │ │ tsteq r4, r8, lsr #23 │ │ │ │ - tstpeq r6, r8, lsr r4 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [r6, -r0] │ │ │ │ @ instruction: 0x011a01b0 │ │ │ │ - rsbeq r1, sp, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq r1, sp, #224, 22 @ 0x38000 │ │ │ │ rsbseq r6, lr, #40, 24 @ 0x2800 │ │ │ │ rsbeq r9, pc, #112, 22 @ 0x1c000 │ │ │ │ rsbseq r3, r4, #48, 12 @ 0x3000000 │ │ │ │ ldrbteq r7, [fp], #768 @ 0x300 │ │ │ │ smlatteq r5, r8, r2, r7 │ │ │ │ - rsbeq r2, sp, #208, 6 @ 0x40000003 │ │ │ │ - strdeq r3, [r0, -r8] │ │ │ │ + rsbeq r2, sp, #200, 6 @ 0x20000003 │ │ │ │ + strdeq r3, [r0, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r8, lsl fp │ │ │ │ - rsbeq r4, sp, #8, 12 @ 0x800000 │ │ │ │ + rsbeq r4, sp, #0, 12 │ │ │ │ rsbseq ip, sp, #184, 24 @ 0xb800 │ │ │ │ @ instruction: 0x010086b8 │ │ │ │ strbteq r3, [r8], #1928 @ 0x788 │ │ │ │ smlabbeq r8, r8, sp, r9 │ │ │ │ @ instruction: 0x0118b3b8 │ │ │ │ rsbseq pc, r6, #136, 28 @ 0x880 │ │ │ │ @ instruction: 0x0112d9b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r2, ip, #136, 28 @ 0x880 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, ip, #200, 22 @ 0x32000 │ │ │ │ + rsbeq r2, ip, #192, 22 @ 0x30000 │ │ │ │ tsteq r0, r0, lsr #28 │ │ │ │ tstpeq r5, r0, lsr #29 @ p-variant is OBSOLETE │ │ │ │ strbteq lr, [ip], #240 @ 0xf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, lsr #28 │ │ │ │ + tsteq r0, r0, lsr #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, asr ip │ │ │ │ - rsbeq pc, sp, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq pc, sp, #32, 10 @ 0x8000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r3, r2, #144, 12 @ 0x9000000 │ │ │ │ qaddeq ip, r0, fp │ │ │ │ ldrdeq r9, [r0, -r0] │ │ │ │ strheq lr, [r6, -r8] │ │ │ │ rsbseq pc, r3, #168, 26 @ 0x2a00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -915111,74 +915111,74 @@ │ │ │ │ tsteq sp, r8, lsl sp │ │ │ │ rsbseq r6, r4, #120, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, asr #27 │ │ │ │ ldrdeq sp, [r0, -r0] │ │ │ │ tsteq r3, r8, ror #9 │ │ │ │ rsbseq r5, r8, #16, 18 @ 0x40000 │ │ │ │ - tsteq r6, r8, lsl r4 │ │ │ │ + smlabteq r6, r0, r2, ip │ │ │ │ rsbseq r5, r9, #88, 30 @ 0x160 │ │ │ │ smlabbeq r0, r8, ip, lr │ │ │ │ rsbseq pc, r6, #72, 28 @ 0x480 │ │ │ │ - rsbeq r8, sp, #0, 8 │ │ │ │ + rsbeq r8, sp, #248, 6 @ 0xe0000003 │ │ │ │ rsbseq sl, lr, #224, 18 @ 0x380000 │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ @ instruction: 0x01122498 │ │ │ │ - rsbeq r2, sp, #232, 10 @ 0x3a000000 │ │ │ │ + rsbeq r2, sp, #224, 10 @ 0x38000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r0, sp, #216, 26 @ 0x3600 │ │ │ │ - rsbeq ip, lr, #208, 24 @ 0xd000 │ │ │ │ + rsbeq ip, lr, #200, 24 @ 0xc800 │ │ │ │ rsbseq r2, ip, #96, 30 @ 0x180 │ │ │ │ tsteq r3, r0, ror #10 │ │ │ │ @ instruction: 0x0100e790 │ │ │ │ - rsbeq r1, sp, #216, 2 @ 0x36 │ │ │ │ - @ instruction: 0x010061b8 │ │ │ │ + rsbeq r1, sp, #208, 2 @ 0x34 │ │ │ │ + @ instruction: 0x010061b0 │ │ │ │ rsbeq fp, sl, #0 │ │ │ │ rsbeq r9, pc, #128, 20 @ 0x80000 │ │ │ │ tsteq r8, r0, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, lsl #9 │ │ │ │ - @ instruction: 0x0116a190 │ │ │ │ - rsbeq r2, lr, #192, 20 @ 0xc0000 │ │ │ │ - tsteq r6, r8, lsr fp │ │ │ │ + tsteq r6, r8, lsl #3 │ │ │ │ + rsbeq r2, lr, #184, 20 @ 0xb8000 │ │ │ │ + tsteq r6, r8, lsr #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r8, lsl r4 │ │ │ │ strdeq r8, [r0, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sp, r0, asr r3 │ │ │ │ + @ instruction: 0x011de1f8 │ │ │ │ strbteq r3, [r8], #1736 @ 0x6c8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011473d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsl #18 │ │ │ │ mrseq r9, (UNDEF: 16) │ │ │ │ - rsbeq r0, pc, #232, 28 @ 0xe80 │ │ │ │ + rsbeq r0, pc, #200, 28 @ 0xc80 │ │ │ │ smlatteq r2, r8, pc, lr @ │ │ │ │ ldrdeq r9, [sl, -r8] │ │ │ │ - rsbeq r6, pc, #176, 12 @ 0xb000000 │ │ │ │ + rsbeq r6, pc, #152, 12 @ 0x9800000 │ │ │ │ tsteq r0, r0, ror #10 │ │ │ │ tsteq fp, r8, ror #13 │ │ │ │ - tsteq sp, r8, asr #3 │ │ │ │ + tsteq sp, r0, asr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbteq r3, [r8], #1800 @ 0x708 │ │ │ │ rsbeq sl, sl, #152, 28 @ 0x980 │ │ │ │ @ instruction: 0x01150fb0 │ │ │ │ - rsbeq r1, sp, #208, 22 @ 0x34000 │ │ │ │ - rsbeq r2, pc, #232, 6 @ 0xa0000003 │ │ │ │ + rsbeq r1, sp, #200, 22 @ 0x32000 │ │ │ │ + rsbeq r2, pc, #224, 6 @ 0x80000003 │ │ │ │ rsbseq r2, ip, #240, 22 @ 0x3c000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r8, r0, ror #6 │ │ │ │ rsbseq r6, r1, #48, 20 @ 0x30000 │ │ │ │ rsbseq r1, ip, #136, 28 @ 0x880 │ │ │ │ tsteq r8, r0, ror #13 │ │ │ │ - rsbeq r9, ip, #104, 26 @ 0x1a00 │ │ │ │ + rsbeq r9, ip, #96, 26 @ 0x1800 │ │ │ │ ldrbteq r3, [ip], #3008 @ 0xbc0 │ │ │ │ @ instruction: 0x0103e598 │ │ │ │ - @ instruction: 0x011de1f0 │ │ │ │ + tsteq sp, r8, ror #3 │ │ │ │ rsbseq pc, fp, #48, 4 │ │ │ │ tsteq sp, r0, lsr sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq lr, r8, sl, r5 │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ tsteq r5, r0, lsl #4 │ │ │ │ rsbseq r0, ip, #176, 2 @ 0x2c │ │ │ │ @@ -915201,15 +915201,15 @@ │ │ │ │ smlatbeq sl, r0, r5, r5 │ │ │ │ rsbseq fp, r1, #112, 26 @ 0x1c00 │ │ │ │ strdeq r6, [r0, -r8] │ │ │ │ rsbseq pc, fp, #40, 18 @ 0xa0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ - tsteq r5, r8, lsl r7 │ │ │ │ + tsteq r5, r0, lsl #14 │ │ │ │ rsbeq fp, pc, #136, 12 @ 0x8800000 │ │ │ │ tsteq r7, r8, asr pc │ │ │ │ rsbseq r2, ip, #192, 24 @ 0xc000 │ │ │ │ @ instruction: 0x011b8cf0 │ │ │ │ strbteq r5, [r8], #3592 @ 0xe08 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r2, ip, #168, 26 @ 0x2a00 │ │ │ │ @@ -915218,22 +915218,22 @@ │ │ │ │ rsbseq sp, fp, #48, 26 @ 0xc00 │ │ │ │ rsbeq fp, sl, #80 @ 0x50 │ │ │ │ strbteq r3, [r8], #1608 @ 0x648 │ │ │ │ rsbseq r6, r1, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0x0101eeb8 │ │ │ │ tsteq r3, r8, lsl #15 │ │ │ │ tstpeq r0, r8, lsr #16 @ p-variant is OBSOLETE │ │ │ │ - rsbeq r0, lr, #64, 26 @ 0x1000 │ │ │ │ + rsbeq r0, lr, #56, 26 @ 0xe00 │ │ │ │ strbteq r7, [r8], #3392 @ 0xd40 │ │ │ │ rsbseq pc, fp, #8, 16 @ 0x80000 │ │ │ │ rsbeq fp, pc, #96, 20 @ 0x60000 │ │ │ │ - rsbeq r5, sp, #48, 16 @ 0x300000 │ │ │ │ + rsbeq r5, sp, #40, 16 @ 0x280000 │ │ │ │ rsbseq ip, r3, #56, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, pc, #232 @ 0xe8 │ │ │ │ + rsbeq r1, pc, #224 @ 0xe0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010e5a90 │ │ │ │ ldrbteq r4, [lr], #1512 @ 0x5e8 │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, asr ip │ │ │ │ tsteq pc, r8, lsr #13 │ │ │ │ @@ -915256,48 +915256,48 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r0, ip, #0, 4 │ │ │ │ smlabbeq r1, r8, r0, sp │ │ │ │ smlatteq r1, r8, sl, lr │ │ │ │ strbteq r3, [r2], #2096 @ 0x830 │ │ │ │ rsbseq r0, r5, #216, 12 @ 0xd800000 │ │ │ │ - rsbeq r6, pc, #40, 14 @ 0xa00000 │ │ │ │ + rsbeq r6, pc, #32, 14 @ 0x800000 │ │ │ │ tsteq r0, r8, asr #6 │ │ │ │ ldrdeq r8, [r0, -r8] │ │ │ │ smlabbeq sl, r8, r4, r5 │ │ │ │ tstpeq sp, r8, asr #6 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r0, ror r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq r6, r0, r8, ip │ │ │ │ + tsteq r6, r8, ror r8 │ │ │ │ @ instruction: 0x011d24f0 │ │ │ │ rsbseq pc, fp, #232, 14 @ 0x3a00000 │ │ │ │ @ instruction: 0x01013790 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq r0, r8, r7, lr │ │ │ │ strbteq r5, [r8], #3512 @ 0xdb8 │ │ │ │ - rsbeq r6, pc, #8, 14 @ 0x200000 │ │ │ │ + rsbeq r6, pc, #240, 12 @ 0xf000000 │ │ │ │ smlatbeq r1, r0, fp, lr │ │ │ │ rsbseq r1, r8, #216, 10 @ 0x36000000 │ │ │ │ smlatteq r3, r8, pc, r2 @ │ │ │ │ tsteq r8, r0, lsr r7 │ │ │ │ - rsbeq ip, lr, #152, 24 @ 0x9800 │ │ │ │ + rsbeq ip, lr, #144, 24 @ 0x9000 │ │ │ │ rsbseq r0, ip, #88, 2 │ │ │ │ tsteq r3, r8, rrx │ │ │ │ tsteq r2, r8, lsr #22 │ │ │ │ rsbeq r2, r0, #96, 6 @ 0x80000001 │ │ │ │ strdeq sp, [r9, -r8] │ │ │ │ ldrdeq sl, [r7, -r8] │ │ │ │ @ instruction: 0x01018990 │ │ │ │ - tsteq r6, r8, ror fp │ │ │ │ + tsteq r6, r0, asr fp │ │ │ │ tstpeq r3, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ tsteq r0, r0, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01148998 │ │ │ │ - tsteq r0, r0, lsr r2 │ │ │ │ + tsteq r0, r8, lsr #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbteq r6, [sl], #1728 @ 0x6c0 │ │ │ │ rsbseq r0, ip, #8, 6 @ 0x20000000 │ │ │ │ smlatbeq r0, r0, r9, pc @ │ │ │ │ rsbeq fp, pc, #184, 24 @ 0xb800 │ │ │ │ tsteq r3, r8, lsl r2 │ │ │ │ rsbseq r2, ip, #120, 24 @ 0x7800 │ │ │ │ @@ -915313,37 +915313,37 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r2, r3, #32, 28 @ 0x200 │ │ │ │ rsbseq r1, r4, #16, 26 @ 0x400 │ │ │ │ tstpeq sp, r0, lsr r0 @ p-variant is OBSOLETE │ │ │ │ smlatbeq r0, r0, r6, r8 │ │ │ │ tsteq r7, r0, asr #30 │ │ │ │ ldrbteq r3, [ip], #2992 @ 0xbb0 │ │ │ │ - smlabbeq sl, r0, sp, r2 │ │ │ │ + tsteq sl, r0, ror sp │ │ │ │ @ instruction: 0x01147690 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r8, ror #13 │ │ │ │ rsbeq r9, pc, #48, 28 @ 0x300 │ │ │ │ smlabteq r0, r0, r6, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r2, r4, #216, 6 @ 0x60000003 │ │ │ │ - rsbeq r8, sp, #32, 8 @ 0x20000000 │ │ │ │ - tsteq r0, r8, asr r1 │ │ │ │ + rsbeq r8, sp, #24, 8 @ 0x18000000 │ │ │ │ + tsteq r0, r0, asr r1 │ │ │ │ smlatteq r0, r0, sp, r6 │ │ │ │ tsteq r3, r0, asr r4 │ │ │ │ tsteq fp, r0, ror #30 │ │ │ │ rsbseq lr, ip, #136, 20 @ 0x88000 │ │ │ │ strdeq r5, [sl, -r8] │ │ │ │ rsbseq lr, fp, #56, 6 @ 0xe0000000 │ │ │ │ tsteq r1, r0, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r8, ip, #72 @ 0x48 │ │ │ │ - rsbeq r6, pc, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq r8, ip, #64 @ 0x40 │ │ │ │ + rsbeq r6, pc, #216, 12 @ 0xd800000 │ │ │ │ rsbseq pc, r3, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0x01146ad8 │ │ │ │ - rsbeq r6, pc, #16, 14 @ 0x400000 │ │ │ │ + rsbeq r6, pc, #8, 14 @ 0x200000 │ │ │ │ smlatteq r8, r8, r5, fp │ │ │ │ ldrdeq r6, [r0, -r8] │ │ │ │ smlatteq r0, r0, r0, sp │ │ │ │ ldrheq r4, [r3, -r0] │ │ │ │ tsteq r8, r0, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ @@ -1151278,15 +1151278,15 @@ │ │ │ │ ... │ │ │ │ orreq r8, r2, r0, ror #29 │ │ │ │ rsbeq sp, r2, #240, 14 @ 0x3c00000 │ │ │ │ ... │ │ │ │ @ instruction: 0x0189b2b0 │ │ │ │ tsteq r6, r0, lsr #22 │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ - rsbeq r2, r2, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq r2, r2, #240, 4 │ │ │ │ ... │ │ │ │ orreq sp, r7, r0, lsr r5 │ │ │ │ @ instruction: 0x011bfad8 │ │ │ │ ... │ │ │ │ orreq r4, r6, r0, lsr #17 │ │ │ │ tsteq pc, r0, lsl r5 @ │ │ │ │ ldrdeq r7, [r0, r8] │ │ │ │ @@ -1151821,15 +1151821,15 @@ │ │ │ │ @ instruction: 0x01842a98 │ │ │ │ rsbeq r1, fp, #152, 16 @ 0x980000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01884290 │ │ │ │ @ instruction: 0x0116af90 │ │ │ │ ... │ │ │ │ @ instruction: 0x018ab3b8 │ │ │ │ - rsbeq sl, sp, #120, 16 @ 0x780000 │ │ │ │ + rsbeq sl, sp, #112, 16 @ 0x700000 │ │ │ │ ... │ │ │ │ orreq r0, r3, r0, lsr #26 │ │ │ │ rsbseq r8, r5, #128, 8 @ 0x80000000 │ │ │ │ orreq fp, r0, r8, ror ip │ │ │ │ tsteq r8, r0, lsr fp │ │ │ │ ... │ │ │ │ orreq lr, r5, r0, ror #16 │ │ │ │ @@ -1158179,15 +1158179,15 @@ │ │ │ │ ... │ │ │ │ orreq r0, r1, r8, asr #25 │ │ │ │ tsteq sl, r8, lsr r8 │ │ │ │ orreq r1, r9, r8, asr r5 │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ ... │ │ │ │ ldrdeq r5, [sl, r0] │ │ │ │ - rsbeq r9, r7, #56, 8 @ 0x38000000 │ │ │ │ + rsbeq r9, r7, #48, 8 @ 0x30000000 │ │ │ │ @ instruction: 0x018845b0 │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ ... │ │ │ │ @ instruction: 0x018115b0 │ │ │ │ tsteq r8, r8, lsr #2 │ │ │ │ ... │ │ │ │ orreq r7, r5, r8, asr sp │ │ │ │ @@ -1162541,15 +1162541,15 @@ │ │ │ │ orreq r2, r6, r8, lsr r4 │ │ │ │ tstpeq r8, r8, lsl r6 @ p-variant is OBSOLETE │ │ │ │ orreq r0, r1, r0, lsr #15 │ │ │ │ tsteq r6, r8, ror r2 │ │ │ │ orreq sl, r7, r0, asr #29 │ │ │ │ smlabteq r6, r8, r6, r0 │ │ │ │ orreq r5, sl, r0, ror r6 │ │ │ │ - rsbeq sl, sl, #144, 8 @ 0x90000000 │ │ │ │ + rsbeq sl, sl, #104, 8 @ 0x68000000 │ │ │ │ ... │ │ │ │ orreq r7, r4, r8, lsr #9 │ │ │ │ rsbeq r3, r0, #104, 24 @ 0x6800 │ │ │ │ orreq pc, r3, r8, lsl #14 │ │ │ │ rsbeq sp, fp, #216, 28 @ 0xd80 │ │ │ │ ldrdeq r4, [r2, r0] │ │ │ │ rsbeq r4, lr, #72, 28 @ 0x480 │ │ │ │ @@ -1173376,15 +1173376,15 @@ │ │ │ │ orreq r9, r6, r0, lsl #26 │ │ │ │ tsteq r7, r0, lsr #25 │ │ │ │ strdeq r6, [r9, r8] │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ orreq r7, r0, r8, lsl r2 │ │ │ │ rsbseq r1, r6, #24, 22 @ 0x6000 │ │ │ │ orreq pc, sl, r8, ror #18 │ │ │ │ - rsbeq lr, r5, #136, 18 @ 0x220000 │ │ │ │ + rsbeq lr, r5, #112, 18 @ 0x1c0000 │ │ │ │ ... │ │ │ │ orreq sp, r3, r8, asr #30 │ │ │ │ rsbeq r2, r2, #232, 14 @ 0x3a00000 │ │ │ │ ... │ │ │ │ orreq r5, r0, r0, lsl #26 │ │ │ │ rsbseq lr, r2, #120, 16 @ 0x780000 │ │ │ │ ... │ │ │ │ @@ -1173731,15 +1173731,15 @@ │ │ │ │ orreq pc, r2, r8, lsr #22 │ │ │ │ rsbseq lr, r3, #192, 8 @ 0xc0000000 │ │ │ │ ... │ │ │ │ strdeq ip, [r4, r0] │ │ │ │ rsbseq pc, r8, #96, 30 @ 0x180 │ │ │ │ ... │ │ │ │ orreq r5, sl, r8, asr #12 │ │ │ │ - rsbeq r2, r9, #224, 2 @ 0x38 │ │ │ │ + rsbeq r2, r9, #216, 2 @ 0x36 │ │ │ │ ldrdeq r7, [r6, r0] │ │ │ │ @ instruction: 0x011272d0 │ │ │ │ ... │ │ │ │ strdeq r6, [r0, r0] │ │ │ │ @ instruction: 0x011517d8 │ │ │ │ ... │ │ │ │ strdeq r4, [r8, r0] │ │ │ │ @@ -1174981,15 +1174981,15 @@ │ │ │ │ rsbeq fp, r6, #96, 4 │ │ │ │ ... │ │ │ │ @ instruction: 0x018822b0 │ │ │ │ tsteq pc, r8, lsl r3 @ │ │ │ │ orreq r0, r3, r0, asr #22 │ │ │ │ rsbseq r7, r4, #96, 10 @ 0x18000000 │ │ │ │ orreq fp, sl, r0, lsr #32 │ │ │ │ - rsbeq lr, r1, #128, 30 @ 0x200 │ │ │ │ + rsbeq lr, r1, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0x0185f990 │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ strdeq r9, [r5, r8] │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ ... │ │ │ │ orreq sl, r8, r8, ror r0 │ │ │ │ tstpeq r9, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ @@ -1224765,24 +1224765,24 @@ │ │ │ │ @ instruction: 0x01114590 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq sl, r2, #128, 28 @ 0x800 │ │ │ │ smlabbeq r6, r8, r5, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sp, #32, 24 @ 0x2000 │ │ │ │ + rsbeq sl, sp, #24, 24 @ 0x1800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011a49d0 │ │ │ │ - rsbeq r3, r2, #56, 20 @ 0x38000 │ │ │ │ + rsbeq r3, r2, #48, 20 @ 0x30000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #200, 4 @ 0x8000000c │ │ │ │ + rsbeq r3, r2, #192, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117c4b8 │ │ │ │ rsbeq sl, r2, #192, 26 @ 0x3000 │ │ │ │ strdeq sp, [pc, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -1224790,24 +1224790,24 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq ip, r9, #240, 30 @ 0x3c0 │ │ │ │ rsbeq r2, ip, #72, 30 @ 0x120 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r8, lsl #22 │ │ │ │ smlatbeq r1, r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r2, #104, 16 @ 0x680000 │ │ │ │ + rsbeq r2, r2, #96, 16 @ 0x600000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r8, ror #30 │ │ │ │ tstpeq r6, r0, asr #31 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #104, 24 @ 0x6800 │ │ │ │ + rsbeq r3, r2, #96, 24 @ 0x6000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq r3, r2, #192, 8 @ 0xc0000000 │ │ │ │ tsteq r7, r0, ror pc │ │ │ │ tsteq sp, r0, lsl #1 │ │ │ │ tsteq r1, r8, asr #30 │ │ │ │ tsteq r7, r0, asr #23 │ │ │ │ rsbeq sl, r2, #176, 24 @ 0xb000 │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -1224815,62 +1224815,62 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq sp, r9, #224, 2 @ 0x38 │ │ │ │ rsbeq r6, r3, #88, 10 @ 0x16000000 │ │ │ │ tsteq r1, r8, lsr #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010e6eb0 │ │ │ │ - rsbeq r2, r2, #72, 20 @ 0x48000 │ │ │ │ + rsbeq r2, r2, #64, 20 @ 0x40000 │ │ │ │ tsteq r7, r8, ror #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #168, 28 @ 0xa80 │ │ │ │ + rsbeq r3, r2, #160, 28 @ 0xa00 │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ @ instruction: 0x01073e98 │ │ │ │ - rsbeq r3, r2, #40, 14 @ 0xa00000 │ │ │ │ + rsbeq r3, r2, #32, 14 @ 0x800000 │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ @ instruction: 0x01072fb8 │ │ │ │ @ instruction: 0x0111e1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq sl, r2, #208, 22 @ 0x34000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r6, r3, #112, 16 @ 0x700000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq sl, r5, #56, 30 @ 0xe0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r2, #72, 26 @ 0x1200 │ │ │ │ + rsbeq r2, r2, #64, 26 @ 0x1000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq sp, r0, #0, 30 │ │ │ │ - rsbeq r2, r2, #72, 24 @ 0x4800 │ │ │ │ + rsbeq r2, r2, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0x0117add0 │ │ │ │ rsbeq sl, r2, #48, 22 @ 0xc000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r4, r2, #168 @ 0xa8 │ │ │ │ + rsbeq r4, r2, #160 @ 0xa0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r2, ip, #96, 20 @ 0x60000 │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, ror ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sp, #64, 18 @ 0x100000 │ │ │ │ + rsbeq sl, sp, #56, 18 @ 0xe0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r8, [r4, -r8] │ │ │ │ @ instruction: 0x0112ddf8 │ │ │ │ rsbeq r6, r3, #152, 20 @ 0x98000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r3, r3, #88, 26 @ 0x1600 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r2, #88, 30 @ 0x160 │ │ │ │ + rsbeq r2, r2, #80, 30 @ 0x140 │ │ │ │ tsteq r3, r0, ror #11 │ │ │ │ rsbseq lr, r0, #0, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117b8b0 │ │ │ │ rsbeq sl, r2, #56, 20 @ 0x38000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -1224878,24 +1224878,24 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq sl, r2, #216, 18 @ 0x360000 │ │ │ │ smlabbeq r6, r8, r2, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sp, #32, 22 @ 0x8000 │ │ │ │ + rsbeq sl, sp, #24, 22 @ 0x6000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011c5ef0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #56, 18 @ 0xe0000 │ │ │ │ + rsbeq r3, r2, #48, 18 @ 0xc0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #184, 2 @ 0x2e │ │ │ │ + rsbeq r3, r2, #176, 2 @ 0x2c │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011cdfb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, lsr #2 │ │ │ │ rsbeq sl, r2, #56, 18 @ 0xe0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -1224903,24 +1224903,24 @@ │ │ │ │ @ instruction: 0x01121098 │ │ │ │ rsbeq ip, r9, #248, 28 @ 0xf80 │ │ │ │ rsbeq sl, r2, #168, 16 @ 0xa80000 │ │ │ │ smlatbeq pc, r0, lr, r5 @ │ │ │ │ tsteq r0, r0, lsr r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sp, #48, 26 @ 0xc00 │ │ │ │ + rsbeq sl, sp, #40, 26 @ 0xa00 │ │ │ │ tsteq r0, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq lr, r5, #104, 24 @ 0x6800 │ │ │ │ + rsbeq lr, r5, #96, 24 @ 0x6000 │ │ │ │ rsbeq sl, r2, #48, 16 @ 0x300000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #104, 22 @ 0x1a000 │ │ │ │ + rsbeq r3, r2, #96, 22 @ 0x18000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #200, 6 @ 0x20000003 │ │ │ │ + rsbeq r3, r2, #192, 6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, asr #18 │ │ │ │ rsbeq sl, r2, #200, 14 @ 0x3200000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -1224928,24 +1224928,24 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq sp, r9, #232 @ 0xe8 │ │ │ │ rsbeq r6, r3, #88, 8 @ 0x58000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ tsteq lr, r0, asr #18 │ │ │ │ - rsbeq r2, r2, #88, 18 @ 0x160000 │ │ │ │ + rsbeq r2, r2, #80, 18 @ 0x140000 │ │ │ │ @ instruction: 0x0101ac98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #136, 26 @ 0x2200 │ │ │ │ + rsbeq r3, r2, #128, 26 @ 0x2000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #200, 10 @ 0x32000000 │ │ │ │ + rsbeq r3, r2, #192, 10 @ 0x30000000 │ │ │ │ tsteq r7, r8, lsr #11 │ │ │ │ tsteq r7, r8, ror #26 │ │ │ │ @ instruction: 0x0111d5d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq sl, r2, #176, 12 @ 0xb000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -1224953,21 +1224953,21 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq sp, r9, #216, 4 @ 0x8000000d │ │ │ │ rsbeq r6, r3, #96, 12 @ 0x6000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq lr, r8, r7, r7 │ │ │ │ - rsbeq r2, r2, #72, 22 @ 0x12000 │ │ │ │ + rsbeq r2, r2, #64, 22 @ 0x10000 │ │ │ │ @ instruction: 0x0117a6d8 │ │ │ │ rsbeq sl, r2, #40, 12 @ 0x2800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #168, 30 @ 0x2a0 │ │ │ │ + rsbeq r3, r2, #160, 30 @ 0x280 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r2, ip, #104, 18 @ 0x1a0000 │ │ │ │ ldrdeq r8, [r6, -r8] │ │ │ │ tsteq r7, r8, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -1224975,40 +1224975,40 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r6, r3, #144, 18 @ 0x240000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r3, r3, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0x010d3498 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r2, #72, 28 @ 0x480 │ │ │ │ + rsbeq r2, r2, #64, 28 @ 0x400 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq sp, r0, #248, 30 @ 0x3e0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, lsl #13 │ │ │ │ rsbeq sl, r2, #56, 10 @ 0xe000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq lr, r5, #104, 20 @ 0x68000 │ │ │ │ + rsbeq lr, r5, #96, 20 @ 0x60000 │ │ │ │ tsteq r0, r8, asr #9 │ │ │ │ rsbeq sl, r2, #136, 8 @ 0x88000000 │ │ │ │ tsteq r6, r8, lsl #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sp, #48, 20 @ 0x30000 │ │ │ │ + rsbeq sl, sp, #40, 20 @ 0x28000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, ror sl │ │ │ │ rsbeq r6, r3, #160, 22 @ 0x28000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #56, 16 @ 0x380000 │ │ │ │ + rsbeq r3, r2, #48, 16 @ 0x300000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r2, #120 @ 0x78 │ │ │ │ + rsbeq r3, r2, #112 @ 0x70 │ │ │ │ @ instruction: 0x01132ad0 │ │ │ │ rsbseq lr, r0, #248, 2 @ 0x3e │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r8, ror sp │ │ │ │ rsbeq sl, r2, #208, 6 @ 0x40000003 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -1226280,15 +1226280,15 @@ │ │ │ │ ... │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ eorvc r6, pc, r3, ror #24 │ │ │ │ cdpcs 15, 7, cr6, cr4, cr12, {3} │ │ │ │ andeq r0, r0, pc, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stcl 14, cr7, [r0, #-444]! @ 0xfffffe44 │ │ │ │ + vpush {d21-} │ │ │ │ bicseq r9, r5, r0, lsr r1 │ │ │ │ stcl 8, cr2, [lr], #188 @ 0xbc │ │ │ │ bicseq r9, r5, r0, lsr r1 │ │ │ │ ... │ │ │ │ cmpeq fp, r8, lsl r9 │ │ │ │ strheq r4, [fp, #-88] @ 0xffffffa8 │ │ │ │ ... │ │ │ │ @@ -1246177,213 +1246177,213 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [r2, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r2, r3, #120, 28 @ 0x780 │ │ │ │ - rsbeq r2, r3, #168, 28 @ 0xa80 │ │ │ │ + rsbeq r2, r3, #112, 28 @ 0x700 │ │ │ │ + rsbeq r2, r3, #160, 28 @ 0xa00 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, asr #16 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, lsl #7 │ │ │ │ - rsbeq r2, r3, #88, 28 @ 0x580 │ │ │ │ + rsbeq r2, r3, #80, 28 @ 0x500 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlalbteq r6, ip, r8, r7 │ │ │ │ - rsbeq r3, r3, #112, 2 │ │ │ │ + rsbeq r3, r3, #104, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, ip, asr r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r2, r3, #88, 18 @ 0x160000 │ │ │ │ rsbeq r2, r3, #80, 18 @ 0x140000 │ │ │ │ rsbeq r2, r3, #72, 18 @ 0x120000 │ │ │ │ rsbeq r2, r3, #64, 18 @ 0x100000 │ │ │ │ rsbeq r2, r3, #56, 18 @ 0xe0000 │ │ │ │ rsbeq r2, r3, #48, 18 @ 0xc0000 │ │ │ │ rsbeq r2, r3, #40, 18 @ 0xa0000 │ │ │ │ rsbeq r2, r3, #32, 18 @ 0x80000 │ │ │ │ rsbeq r2, r3, #24, 18 @ 0x60000 │ │ │ │ rsbeq r2, r3, #16, 18 @ 0x40000 │ │ │ │ rsbeq r2, r3, #8, 18 @ 0x20000 │ │ │ │ rsbeq r2, r3, #0, 18 │ │ │ │ rsbeq r2, r3, #248, 16 @ 0xf80000 │ │ │ │ rsbeq r2, r3, #240, 16 @ 0xf00000 │ │ │ │ rsbeq r2, r3, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq r2, r3, #224, 16 @ 0xe00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r4, r5, r0, asr ip │ │ │ │ - rsbeq r2, r3, #0, 24 │ │ │ │ - rsbeq r2, r3, #32, 22 @ 0x8000 │ │ │ │ + rsbeq r2, r3, #248, 22 @ 0x3e000 │ │ │ │ + rsbeq r2, r3, #24, 22 @ 0x6000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r4, r5, r0, ror #25 │ │ │ │ strdeq fp, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, lsl r8 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r8, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r2, r5, #240, 6 @ 0xc0000003 │ │ │ │ + rsbeq r2, r5, #224, 6 @ 0x80000003 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cmpmi pc, r0, lsr #24 │ │ │ │ mcrrmi 13, 4, r2, r1, cr4 │ │ │ │ cmppl r9, #-1073741803 @ 0xc0000015 │ │ │ │ svcvs 0x006c7320 │ │ │ │ subspl r2, r7, #116 @ 0x74 │ │ │ │ subpl r5, r5, #1224736768 @ 0x49000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r2, r5, #144, 14 @ 0x2400000 │ │ │ │ - rsbeq r2, r5, #240, 14 @ 0x3c00000 │ │ │ │ + rsbeq r2, r5, #136, 14 @ 0x2200000 │ │ │ │ + rsbeq r2, r5, #232, 14 @ 0x3a00000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsl lr │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ svcmi 0x004d0b0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r2, r5, #104, 18 @ 0x1a0000 │ │ │ │ + rsbeq r2, r5, #96, 18 @ 0x180000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018af7b0 │ │ │ │ - rsbeq r2, r5, #40, 14 @ 0xa00000 │ │ │ │ + rsbeq r2, r5, #32, 14 @ 0x800000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl sp │ │ │ │ - rsbeq r2, r5, #32, 22 @ 0x8000 │ │ │ │ + rsbeq r2, r5, #24, 22 @ 0x6000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpmi sp, r4, lsl #24 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r2, r5, #32, 2 │ │ │ │ rsbeq r2, r5, #24, 2 │ │ │ │ rsbeq r2, r5, #16, 2 │ │ │ │ rsbeq r2, r5, #8, 2 │ │ │ │ rsbeq r2, r5, #0, 2 │ │ │ │ rsbeq r2, r5, #248 @ 0xf8 │ │ │ │ rsbeq r2, r5, #240 @ 0xf0 │ │ │ │ rsbeq r2, r5, #232 @ 0xe8 │ │ │ │ rsbeq r2, r5, #224 @ 0xe0 │ │ │ │ rsbeq r2, r5, #216 @ 0xd8 │ │ │ │ rsbeq r2, r5, #208 @ 0xd0 │ │ │ │ rsbeq r2, r5, #200 @ 0xc8 │ │ │ │ rsbeq r2, r5, #192 @ 0xc0 │ │ │ │ rsbeq r2, r5, #184 @ 0xb8 │ │ │ │ rsbeq r2, r5, #176 @ 0xb0 │ │ │ │ + rsbeq r2, r5, #168 @ 0xa8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq sp, r5, r8, ror #3 │ │ │ │ - rsbeq r2, r5, #232, 8 @ 0xe8000000 │ │ │ │ - rsbeq r2, r5, #184, 6 @ 0xe0000002 │ │ │ │ + rsbeq r2, r5, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq r2, r5, #176, 6 @ 0xc0000002 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sp, r5, r0, asr #5 │ │ │ │ orreq fp, sl, r0, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subpl r5, r9, #339738624 @ 0x14400000 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ smlalbteq r8, ip, r8, sp │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r1, lsr r9 │ │ │ │ ldmdacc r6!, {r0, r1, r2, r6, r8, r9, sl, ip, sp} │ │ │ │ teqeq r2, r1, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sp, r2, #152, 18 @ 0x260000 │ │ │ │ + rsbeq sp, r2, #144, 18 @ 0x240000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ strbmi r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ subscs r4, r4, r5, asr #28 │ │ │ │ strbtvc r6, [pc], #-3187 @ 136f3cc <__bss_end__@@Base+0x6023b0> │ │ │ │ ldmdbmi r2, {r5, r8, r9, sl, ip, lr}^ │ │ │ │ mrcmi 5, 2, r4, cr2, cr4, {2} │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq sp, r2, #224, 24 @ 0xe000 │ │ │ │ - rsbeq sp, r2, #48, 26 @ 0xc00 │ │ │ │ + rsbeq sp, r2, #216, 24 @ 0xd800 │ │ │ │ + rsbeq sp, r2, #40, 26 @ 0xa00 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r6, ip, r8, r1 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sp, r2, #152, 28 @ 0x980 │ │ │ │ + rsbeq sp, r2, #144, 28 @ 0x900 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, sl, r0, lsr #31 │ │ │ │ - rsbeq sp, r2, #160, 24 @ 0xa000 │ │ │ │ + rsbeq sp, r2, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, ror #2 │ │ │ │ - rsbeq lr, r2, #48 @ 0x30 │ │ │ │ + rsbeq lr, r2, #40 @ 0x28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq sp, r2, #144, 14 @ 0x2400000 │ │ │ │ rsbeq sp, r2, #136, 14 @ 0x2200000 │ │ │ │ rsbeq sp, r2, #112, 14 @ 0x1c00000 │ │ │ │ rsbeq sp, r2, #104, 14 @ 0x1a00000 │ │ │ │ rsbeq sp, r2, #96, 14 @ 0x1800000 │ │ │ │ rsbeq sp, r2, #88, 14 @ 0x1600000 │ │ │ │ rsbeq sp, r2, #80, 14 @ 0x1400000 │ │ │ │ rsbeq sp, r2, #72, 14 @ 0x1200000 │ │ │ │ rsbeq sp, r2, #64, 14 @ 0x1000000 │ │ │ │ rsbeq sp, r2, #56, 14 @ 0xe00000 │ │ │ │ rsbeq sp, r2, #48, 14 @ 0xc00000 │ │ │ │ rsbeq sp, r2, #40, 14 @ 0xa00000 │ │ │ │ rsbeq sp, r2, #32, 14 @ 0x800000 │ │ │ │ rsbeq sp, r2, #24, 14 @ 0x600000 │ │ │ │ rsbeq sp, r2, #16, 14 @ 0x400000 │ │ │ │ + rsbeq sp, r2, #8, 14 @ 0x200000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r3, r5, r8, lsr #1 │ │ │ │ - rsbeq sp, r2, #96, 20 @ 0x60000 │ │ │ │ - rsbeq sp, r2, #104, 18 @ 0x1a0000 │ │ │ │ + rsbeq sp, r2, #88, 20 @ 0x58000 │ │ │ │ + rsbeq sp, r2, #96, 18 @ 0x180000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r3, r5, r0, asr r1 │ │ │ │ orreq fp, sl, r0, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbmi r2, [r4, #-3079] @ 0xfffff3f9 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ strheq r6, [ip, #-24] @ 0xffffffe8 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r7, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r3, #152, 26 @ 0x2600 │ │ │ │ + rsbeq r4, r3, #144, 26 @ 0x2400 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ strbpl r5, [pc, #-800] @ 136f1bc <__bss_end__@@Base+0x6021a0> │ │ │ │ stclcs 3, cr4, [r5, #-328] @ 0xfffffeb8 │ │ │ │ ldrbmi r5, [r4, #-2117] @ 0xfffff7bb │ │ │ │ svcmi 0x0049534e │ │ │ │ ldclvs 0, cr2, [r3], #-312 @ 0xfffffec8 │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ @@ -1246391,62 +1246391,62 @@ │ │ │ │ ldclcs 12, cr4, [r4, #-328] @ 0xfffffeb8 │ │ │ │ ldmdami r4, {r4, r6, r8, lr}^ │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r5, r3, #184 @ 0xb8 │ │ │ │ - rsbeq r5, r3, #248 @ 0xf8 │ │ │ │ + rsbeq r5, r3, #176 @ 0xb0 │ │ │ │ + rsbeq r5, r3, #240 @ 0xf0 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014c6a98 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbsvc r6, r0, #478150656 @ 0x1c800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r5, r3, #128, 4 │ │ │ │ + rsbeq r5, r3, #120, 4 @ 0x80000007 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, lsl r5 │ │ │ │ - rsbeq r5, r3, #120 @ 0x78 │ │ │ │ + rsbeq r5, r3, #112 @ 0x70 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl sl │ │ │ │ - rsbeq r5, r3, #64, 8 @ 0x40000000 │ │ │ │ + rsbeq r5, r3, #56, 8 @ 0x38000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ mcreq 5, 0, r4, cr2, cr0, {2} │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r4, r3, #88, 22 @ 0x16000 │ │ │ │ rsbeq r4, r3, #80, 22 @ 0x14000 │ │ │ │ rsbeq r4, r3, #72, 22 @ 0x12000 │ │ │ │ rsbeq r4, r3, #64, 22 @ 0x10000 │ │ │ │ rsbeq r4, r3, #56, 22 @ 0xe000 │ │ │ │ rsbeq r4, r3, #48, 22 @ 0xc000 │ │ │ │ rsbeq r4, r3, #40, 22 @ 0xa000 │ │ │ │ rsbeq r4, r3, #32, 22 @ 0x8000 │ │ │ │ rsbeq r4, r3, #24, 22 @ 0x6000 │ │ │ │ rsbeq r4, r3, #16, 22 @ 0x4000 │ │ │ │ rsbeq r4, r3, #8, 22 @ 0x2000 │ │ │ │ rsbeq r4, r3, #0, 22 │ │ │ │ rsbeq r4, r3, #248, 20 @ 0xf8000 │ │ │ │ rsbeq r4, r3, #240, 20 @ 0xf0000 │ │ │ │ rsbeq r4, r3, #232, 20 @ 0xe8000 │ │ │ │ + rsbeq r4, r3, #224, 20 @ 0xe0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r5, r5, r8, lsl #25 │ │ │ │ - rsbeq r4, r3, #80, 28 @ 0x500 │ │ │ │ - rsbeq r4, r3, #104, 26 @ 0x1a00 │ │ │ │ + rsbeq r4, r3, #72, 28 @ 0x480 │ │ │ │ + rsbeq r4, r3, #96, 26 @ 0x1800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r5, r5, r0, lsr sp │ │ │ │ orreq fp, sl, r8, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stcleq 4, cr5, [r5, #-316] @ 0xfffffec4 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, ror #20 │ │ │ │ @@ -1246486,32 +1246486,32 @@ │ │ │ │ asreq r2, r8, #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [lr, r0] │ │ │ │ rsbeq lr, r5, #144, 24 @ 0x9000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq pc, r8, asr #10 │ │ │ │ - rsbeq pc, r5, #144 @ 0x90 │ │ │ │ + rsbeq pc, r5, #160 @ 0xa0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbvs r6, r9, #-738197503 @ 0xd4000001 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ rsbeq lr, r5, #200, 4 @ 0x8000000c │ │ │ │ rsbeq lr, r5, #192, 4 │ │ │ │ rsbeq lr, r5, #152, 4 @ 0x80000009 │ │ │ │ rsbeq lr, r5, #144, 4 │ │ │ │ rsbeq lr, r5, #136, 4 @ 0x80000008 │ │ │ │ rsbeq lr, r5, #96, 4 │ │ │ │ rsbeq lr, r5, #88, 4 @ 0x80000005 │ │ │ │ rsbeq lr, r5, #80, 4 │ │ │ │ - rsbeq lr, r5, #32, 4 │ │ │ │ + rsbeq lr, r5, #72, 4 @ 0x80000004 │ │ │ │ rsbeq lr, r5, #24, 4 @ 0x80000001 │ │ │ │ rsbeq lr, r5, #16, 4 │ │ │ │ rsbeq lr, r5, #8, 4 @ 0x80000000 │ │ │ │ - rsbeq lr, r5, #232, 2 @ 0x3a │ │ │ │ + rsbeq lr, r5, #0, 4 │ │ │ │ rsbeq lr, r5, #224, 2 @ 0x38 │ │ │ │ rsbeq lr, r5, #216, 2 @ 0x36 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ asreq r2, r8, #26 │ │ │ │ rsceq r6, r5, r0, lsl #6 │ │ │ │ rsbeq lr, r5, #192, 16 @ 0xc00000 │ │ │ │ rsbeq lr, r5, #32, 14 @ 0x800000 │ │ │ │ @@ -1246521,15 +1246521,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svcmi 0x00442a2e │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ @ instruction: 0x014fd598 │ │ │ │ ldmdacc r6!, {r0, r1, r2, r6, r8, r9, sl, ip, sp} │ │ │ │ teqeq r2, r1, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r3, #40, 6 @ 0xa0000000 │ │ │ │ + rsbeq r4, r3, #32, 6 @ 0x80000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ strbpl r5, [pc, #-800] @ 136f404 <__bss_end__@@Base+0x6023e8> │ │ │ │ stclcs 3, cr4, [r5, #-328] @ 0xfffffeb8 │ │ │ │ ldrbmi r5, [r4, #-2117] @ 0xfffff7bb │ │ │ │ svcmi 0x0049534e │ │ │ │ ldclvs 0, cr2, [r3], #-312 @ 0xfffffec8 │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ @@ -1246537,134 +1246537,134 @@ │ │ │ │ stmdbeq sl!, {r1, r4, r6, r8, r9, ip, lr} │ │ │ │ @ instruction: 0x532c040f │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r4, r3, #128, 12 @ 0x8000000 │ │ │ │ - rsbeq r4, r3, #176, 12 @ 0xb000000 │ │ │ │ + rsbeq r4, r3, #104, 12 @ 0x6800000 │ │ │ │ + rsbeq r4, r3, #168, 12 @ 0xa800000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r6, [ip, #-152] @ 0xffffff68 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ cdpcs 15, 0, cr0, cr5, cr9, {0} │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r3, #0, 16 │ │ │ │ + rsbeq r4, r3, #248, 14 @ 0x3e00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r0, lsr #9 │ │ │ │ - rsbeq r4, r3, #80, 12 @ 0x5000000 │ │ │ │ + rsbeq r4, r3, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, asr r9 │ │ │ │ - rsbeq r4, r3, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq r4, r3, #104, 18 @ 0x1a0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cdpcs 15, 0, cr0, cr5, cr9, {0} │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r4, r3, #8, 2 │ │ │ │ rsbeq r4, r3, #0, 2 │ │ │ │ rsbeq r4, r3, #248 @ 0xf8 │ │ │ │ rsbeq r4, r3, #240 @ 0xf0 │ │ │ │ rsbeq r4, r3, #232 @ 0xe8 │ │ │ │ rsbeq r4, r3, #224 @ 0xe0 │ │ │ │ rsbeq r4, r3, #216 @ 0xd8 │ │ │ │ rsbeq r4, r3, #208 @ 0xd0 │ │ │ │ rsbeq r4, r3, #200 @ 0xc8 │ │ │ │ rsbeq r4, r3, #192 @ 0xc0 │ │ │ │ rsbeq r4, r3, #184 @ 0xb8 │ │ │ │ rsbeq r4, r3, #176 @ 0xb0 │ │ │ │ rsbeq r4, r3, #168 @ 0xa8 │ │ │ │ rsbeq r4, r3, #152 @ 0x98 │ │ │ │ rsbeq r4, r3, #144 @ 0x90 │ │ │ │ + rsbeq r4, r3, #136 @ 0x88 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ strdeq r5, [r5], #136 @ 0x88 @ │ │ │ │ - rsbeq r4, r3, #8, 8 @ 0x8000000 │ │ │ │ - rsbeq r4, r3, #8, 6 @ 0x20000000 │ │ │ │ + rsbeq r4, r3, #0, 8 │ │ │ │ + rsbeq r4, r3, #0, 6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r5, r5, r0, lsr sl │ │ │ │ orreq fp, sl, r8, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbpl r5, [pc], #-1361 @ 136f82c <__bss_end__@@Base+0x602810> │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlaltbeq r6, ip, r8, r9 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r8, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r4, #240, 16 @ 0xf00000 │ │ │ │ + rsbeq r4, r4, #232, 16 @ 0xe80000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ subpl r4, r5, r0, lsr #8 │ │ │ │ movtpl r4, #20037 @ 0x4e45 │ │ │ │ subcs r4, lr, sp, lsr #30 │ │ │ │ strbtvc r6, [pc], #-3187 @ 136f858 <__bss_end__@@Base+0x60283c> │ │ │ │ ldmdbmi r2, {r5, r8, r9, sl, ip, lr}^ │ │ │ │ ldclmi 5, cr4, [r2, #-336] @ 0xfffffeb0 │ │ │ │ cmpmi lr, r2, asr #18 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r4, r4, #224, 26 @ 0x3800 │ │ │ │ - rsbeq r4, r4, #40, 28 @ 0x280 │ │ │ │ + rsbeq r4, r4, #216, 26 @ 0x3600 │ │ │ │ + rsbeq r4, r4, #32, 28 @ 0x200 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsr #30 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ stclmi 13, cr4, [r5, #-176] @ 0xffffff50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r4, #160, 30 @ 0x280 │ │ │ │ + rsbeq r4, r4, #152, 30 @ 0x260 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq lr, [sl, r0] │ │ │ │ - rsbeq r4, r4, #160, 26 @ 0x2800 │ │ │ │ + rsbeq r4, r4, #152, 26 @ 0x2600 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlaltbeq r7, ip, r8, lr │ │ │ │ - rsbeq r5, r4, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq r5, r4, #128, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stcmi 2, cr5, [sp, #-276]! @ 0xfffffeec │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r4, r4, #120, 12 @ 0x7800000 │ │ │ │ rsbeq r4, r4, #112, 12 @ 0x7000000 │ │ │ │ rsbeq r4, r4, #104, 12 @ 0x6800000 │ │ │ │ rsbeq r4, r4, #96, 12 @ 0x6000000 │ │ │ │ rsbeq r4, r4, #88, 12 @ 0x5800000 │ │ │ │ rsbeq r4, r4, #80, 12 @ 0x5000000 │ │ │ │ rsbeq r4, r4, #72, 12 @ 0x4800000 │ │ │ │ rsbeq r4, r4, #64, 12 @ 0x4000000 │ │ │ │ rsbeq r4, r4, #56, 12 @ 0x3800000 │ │ │ │ rsbeq r4, r4, #48, 12 @ 0x3000000 │ │ │ │ rsbeq r4, r4, #40, 12 @ 0x2800000 │ │ │ │ rsbeq r4, r4, #32, 12 @ 0x2000000 │ │ │ │ rsbeq r4, r4, #24, 12 @ 0x1800000 │ │ │ │ rsbeq r4, r4, #16, 12 @ 0x1000000 │ │ │ │ rsbeq r4, r4, #8, 12 @ 0x800000 │ │ │ │ + rsbeq r4, r4, #0, 12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r9, r5, r0, asr #16 │ │ │ │ - rsbeq r4, r4, #32, 20 @ 0x20000 │ │ │ │ - rsbeq r4, r4, #192, 16 @ 0xc00000 │ │ │ │ + rsbeq r4, r4, #24, 20 @ 0x18000 │ │ │ │ + rsbeq r4, r4, #184, 16 @ 0xb80000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r5], #128 @ 0x80 @ │ │ │ │ orreq fp, sl, r0, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strtmi r0, [lr], -pc, lsl #8 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ strdeq r7, [ip, #-232] @ 0xffffff18 │ │ │ │ @@ -1246737,15 +1246737,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ ldrheq r9, [r0, #-120] @ 0xffffff88 │ │ │ │ ldrcc r3, [r6, -r7, asr #14]! │ │ │ │ teqeq r2, r0, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r8, r3, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq r8, r3, #224, 22 @ 0x38000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 2, 4, cr4, cr9, cr0, {1} │ │ │ │ ldclcs 2, cr5, [r9, #-260] @ 0xfffffefc │ │ │ │ ldrbmi r5, [r4, #-2117] @ 0xfffff7bb │ │ │ │ svcmi 0x0049534e │ │ │ │ ldclvs 0, cr2, [r3], #-312 @ 0xfffffec8 │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ @@ -1246753,916 +1246753,916 @@ │ │ │ │ eorscc r3, r0, r2, asr r0 │ │ │ │ stmdaeq r8, {r0, r3, r5, r8, fp} │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r8, r3, #192, 30 @ 0x300 │ │ │ │ - rsbeq r8, r3, #240, 30 @ 0x3c0 │ │ │ │ + rsbeq r8, r3, #64, 30 @ 0x100 │ │ │ │ + rsbeq r8, r3, #232, 30 @ 0x3a0 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r6, ip, r8, lr │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x46544553 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r9, r3, #80, 2 │ │ │ │ + rsbeq r9, r3, #72, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, ror #15 │ │ │ │ - rsbeq r8, r3, #40, 30 @ 0xa0 │ │ │ │ + rsbeq r8, r3, #32, 30 @ 0x80 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl #28 │ │ │ │ - rsbeq r9, r3, #64, 6 │ │ │ │ + rsbeq r9, r3, #56, 6 @ 0xe0000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stmdami r3, {r0, r4, r9, sl, fp, sp}^ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r8, r3, #8, 18 @ 0x20000 │ │ │ │ rsbeq r8, r3, #0, 18 │ │ │ │ rsbeq r8, r3, #248, 16 @ 0xf80000 │ │ │ │ rsbeq r8, r3, #240, 16 @ 0xf00000 │ │ │ │ rsbeq r8, r3, #232, 16 @ 0xe80000 │ │ │ │ rsbeq r8, r3, #224, 16 @ 0xe00000 │ │ │ │ rsbeq r8, r3, #216, 16 @ 0xd80000 │ │ │ │ rsbeq r8, r3, #208, 16 @ 0xd00000 │ │ │ │ rsbeq r8, r3, #200, 16 @ 0xc80000 │ │ │ │ rsbeq r8, r3, #192, 16 @ 0xc00000 │ │ │ │ rsbeq r8, r3, #184, 16 @ 0xb80000 │ │ │ │ rsbeq r8, r3, #176, 16 @ 0xb00000 │ │ │ │ rsbeq r8, r3, #168, 16 @ 0xa80000 │ │ │ │ rsbeq r8, r3, #160, 16 @ 0xa00000 │ │ │ │ rsbeq r8, r3, #152, 16 @ 0x980000 │ │ │ │ + rsbeq r8, r3, #144, 16 @ 0x900000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ ldrdeq r6, [r5], #248 @ 0xf8 @ │ │ │ │ - rsbeq r8, r3, #160, 24 @ 0xa000 │ │ │ │ - rsbeq r8, r3, #200, 22 @ 0x32000 │ │ │ │ + rsbeq r8, r3, #152, 24 @ 0x9800 │ │ │ │ + rsbeq r8, r3, #192, 22 @ 0x30000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaleq r7, r5, r8, r0 │ │ │ │ @ instruction: 0x018ab390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, asr lr │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r9, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r1, #240, 26 @ 0x3c00 │ │ │ │ + rsbeq pc, r1, #232, 26 @ 0x3a00 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ mcrrmi 3, 2, r4, pc, cr0 │ │ │ │ @ instruction: 0x7320524f │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ strbmi r4, [r1], #-1362 @ 0xfffffaae │ │ │ │ eorscc r5, r0, r5, asr #4 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r0, r2, #64, 2 │ │ │ │ - rsbeq r0, r2, #112, 2 │ │ │ │ + rsbeq r0, r2, #56, 2 │ │ │ │ + rsbeq r0, r2, #104, 2 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r4, [ip, #-104] @ 0xffffff98 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r2, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq r0, r2, #240, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018abbb0 │ │ │ │ - rsbeq r0, r2, #32, 2 │ │ │ │ + rsbeq r0, r2, #24, 2 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, asr r6 │ │ │ │ - rsbeq r0, r2, #88, 10 @ 0x16000000 │ │ │ │ + rsbeq r0, r2, #80, 10 @ 0x14000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq pc, r1, #120, 22 @ 0x1e000 │ │ │ │ rsbeq pc, r1, #112, 22 @ 0x1c000 │ │ │ │ rsbeq pc, r1, #104, 22 @ 0x1a000 │ │ │ │ rsbeq pc, r1, #96, 22 @ 0x18000 │ │ │ │ rsbeq pc, r1, #88, 22 @ 0x16000 │ │ │ │ rsbeq pc, r1, #80, 22 @ 0x14000 │ │ │ │ rsbeq pc, r1, #72, 22 @ 0x12000 │ │ │ │ rsbeq pc, r1, #64, 22 @ 0x10000 │ │ │ │ rsbeq pc, r1, #56, 22 @ 0xe000 │ │ │ │ rsbeq pc, r1, #48, 22 @ 0xc000 │ │ │ │ rsbeq pc, r1, #40, 22 @ 0xa000 │ │ │ │ rsbeq pc, r1, #32, 22 @ 0x8000 │ │ │ │ rsbeq pc, r1, #24, 22 @ 0x6000 │ │ │ │ rsbeq pc, r1, #8, 22 @ 0x2000 │ │ │ │ rsbeq pc, r1, #0, 22 │ │ │ │ + rsbeq pc, r1, #248, 20 @ 0xf8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq sp, r4, r0, asr #22 │ │ │ │ - rsbeq pc, r1, #176, 28 @ 0xb00 │ │ │ │ - rsbeq pc, r1, #208, 26 @ 0x3400 │ │ │ │ + rsbeq pc, r1, #168, 28 @ 0xa80 │ │ │ │ + rsbeq pc, r1, #200, 26 @ 0x3200 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sp, r4, r0, asr sp │ │ │ │ orreq fp, sl, r0, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stceq 1, cr4, [r8], {68} @ 0x44 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlaltbeq r4, ip, r8, r6 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r7, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r7, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq ip, r7, #240, 8 @ 0xf0000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 136fc44 <__bss_end__@@Base+0x602c28> │ │ │ │ strbmi r4, [lr, #-3920] @ 0xfffff0b0 │ │ │ │ @ instruction: 0x7320544e │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ strbpl r5, [r9], #-599 @ 0xfffffda9 │ │ │ │ tsteq lr, r5, asr #4 │ │ │ │ stccs 15, cr0, [r7], {8} │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq ip, r7, #16, 16 @ 0x100000 │ │ │ │ - rsbeq ip, r7, #80, 16 @ 0x500000 │ │ │ │ + rsbeq ip, r7, #8, 16 @ 0x80000 │ │ │ │ + rsbeq ip, r7, #72, 16 @ 0x480000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014cd698 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ cmpmi r0, r4, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r7, #24, 20 @ 0x18000 │ │ │ │ + rsbeq ip, r7, #16, 20 @ 0x10000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [fp, r0] │ │ │ │ - rsbeq ip, r7, #208, 14 @ 0x3400000 │ │ │ │ + rsbeq ip, r7, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ hvceq 52568 @ 0xcd58 │ │ │ │ - rsbeq ip, r7, #224, 22 @ 0x38000 │ │ │ │ + rsbeq ip, r7, #200, 22 @ 0x32000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ submi r4, sp, #322961408 @ 0x13400000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq ip, r7, #208, 4 │ │ │ │ rsbeq ip, r7, #200, 4 @ 0x8000000c │ │ │ │ rsbeq ip, r7, #192, 4 │ │ │ │ rsbeq ip, r7, #184, 4 @ 0x8000000b │ │ │ │ rsbeq ip, r7, #176, 4 │ │ │ │ rsbeq ip, r7, #168, 4 @ 0x8000000a │ │ │ │ rsbeq ip, r7, #160, 4 │ │ │ │ rsbeq ip, r7, #152, 4 @ 0x80000009 │ │ │ │ rsbeq ip, r7, #144, 4 │ │ │ │ rsbeq ip, r7, #128, 4 │ │ │ │ rsbeq ip, r7, #120, 4 @ 0x80000007 │ │ │ │ rsbeq ip, r7, #112, 4 │ │ │ │ rsbeq ip, r7, #104, 4 @ 0x80000006 │ │ │ │ rsbeq ip, r7, #96, 4 │ │ │ │ rsbeq ip, r7, #88, 4 @ 0x80000005 │ │ │ │ + rsbeq ip, r7, #72, 4 @ 0x80000004 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ strdeq r3, [r6], #200 @ 0xc8 @ │ │ │ │ - rsbeq ip, r7, #176, 10 @ 0x2c000000 │ │ │ │ - rsbeq ip, r7, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq ip, r7, #168, 10 @ 0x2a000000 │ │ │ │ + rsbeq ip, r7, #192, 8 @ 0xc0000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r3, r6, r8, lsl #27 │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andne r4, ip, #68608 @ 0x10c00 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ strdeq sp, [ip, #-88] @ 0xffffffa8 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r2, lsr r9 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r3, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r2, #96, 16 @ 0x600000 │ │ │ │ + rsbeq fp, r2, #88, 16 @ 0x580000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 14, cr4, [r1, #-128] @ 0xffffff80 │ │ │ │ ldclvs 0, cr2, [r3], #-276 @ 0xfffffeec │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ strbmi r4, [r4, #-325] @ 0xfffffebb │ │ │ │ ldmdbmi r2, {r1, r4, r6, sl, ip, lr}^ │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq fp, r2, #152, 22 @ 0x26000 │ │ │ │ - rsbeq fp, r2, #200, 22 @ 0x32000 │ │ │ │ + rsbeq fp, r2, #144, 22 @ 0x24000 │ │ │ │ + rsbeq fp, r2, #192, 22 @ 0x30000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014c5f98 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x312e372e │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r2, #48, 26 @ 0xc00 │ │ │ │ + rsbeq fp, r2, #40, 26 @ 0xa00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, sl, r0, lsl lr │ │ │ │ - rsbeq fp, r2, #120, 22 @ 0x1e000 │ │ │ │ + rsbeq fp, r2, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlaltteq r5, ip, r8, lr │ │ │ │ - rsbeq fp, r2, #192, 28 @ 0xc00 │ │ │ │ + rsbeq fp, r2, #184, 28 @ 0xb80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbmi r2, [r3, #-3589] @ 0xfffff1fb │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq fp, r2, #120, 12 @ 0x7800000 │ │ │ │ rsbeq fp, r2, #96, 12 @ 0x6000000 │ │ │ │ rsbeq fp, r2, #88, 12 @ 0x5800000 │ │ │ │ rsbeq fp, r2, #80, 12 @ 0x5000000 │ │ │ │ rsbeq fp, r2, #72, 12 @ 0x4800000 │ │ │ │ rsbeq fp, r2, #64, 12 @ 0x4000000 │ │ │ │ rsbeq fp, r2, #40, 12 @ 0x2800000 │ │ │ │ rsbeq fp, r2, #16, 12 @ 0x1000000 │ │ │ │ rsbeq fp, r2, #8, 12 @ 0x800000 │ │ │ │ rsbeq fp, r2, #0, 12 │ │ │ │ rsbeq fp, r2, #248, 10 @ 0x3e000000 │ │ │ │ rsbeq fp, r2, #240, 10 @ 0x3c000000 │ │ │ │ rsbeq fp, r2, #232, 10 @ 0x3a000000 │ │ │ │ rsbeq fp, r2, #224, 10 @ 0x38000000 │ │ │ │ rsbeq fp, r2, #216, 10 @ 0x36000000 │ │ │ │ + rsbeq fp, r2, #208, 10 @ 0x34000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r2, r5, r0, ror #8 │ │ │ │ - rsbeq fp, r2, #48, 18 @ 0xc0000 │ │ │ │ - rsbeq fp, r2, #64, 16 @ 0x400000 │ │ │ │ + rsbeq fp, r2, #40, 18 @ 0xa0000 │ │ │ │ + rsbeq fp, r2, #56, 16 @ 0x380000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r5, r8, ror #10 │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stmdbmi r2, {r0, r1, r2, r3, r6, r8, sl, fp, lr}^ │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, ror #30 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r7, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r6, r4, #128, 16 @ 0x800000 │ │ │ │ + rsbeq r6, r4, #120, 16 @ 0x780000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ svcmi 0x00525020 │ │ │ │ stclmi 12, cr4, [r1, #-268] @ 0xfffffef4 │ │ │ │ svcmi 0x00495441 │ │ │ │ @ instruction: 0x7320534e │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ strbpl r5, [r9], #-599 @ 0xfffffda9 │ │ │ │ svcmi 0x00555245 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r6, r4, #32, 24 @ 0x2000 │ │ │ │ - rsbeq r6, r4, #96, 24 @ 0x6000 │ │ │ │ + rsbeq r6, r4, #8, 24 @ 0x800 │ │ │ │ + rsbeq r6, r4, #88, 24 @ 0x5800 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r8, [ip, #-8] │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strtpl r0, [ip], #-271 @ 0xfffffef1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r6, r4, #40, 30 @ 0xa0 │ │ │ │ + rsbeq r6, r4, #32, 30 @ 0x80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r8 │ │ │ │ - rsbeq r6, r4, #208, 22 @ 0x34000 │ │ │ │ + rsbeq r6, r4, #200, 22 @ 0x32000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsr r0 │ │ │ │ - rsbeq r7, r4, #248 @ 0xf8 │ │ │ │ + rsbeq r7, r4, #232 @ 0xe8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stmdbeq sl!, {r0, sl, fp, sp} │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r6, r4, #104, 12 @ 0x6800000 │ │ │ │ rsbeq r6, r4, #96, 12 @ 0x6000000 │ │ │ │ rsbeq r6, r4, #88, 12 @ 0x5800000 │ │ │ │ rsbeq r6, r4, #80, 12 @ 0x5000000 │ │ │ │ rsbeq r6, r4, #192, 10 @ 0x30000000 │ │ │ │ rsbeq r6, r4, #184, 10 @ 0x2e000000 │ │ │ │ rsbeq r6, r4, #176, 10 @ 0x2c000000 │ │ │ │ rsbeq r6, r4, #168, 10 @ 0x2a000000 │ │ │ │ rsbeq r6, r4, #160, 10 @ 0x28000000 │ │ │ │ rsbeq r6, r4, #152, 10 @ 0x26000000 │ │ │ │ rsbeq r6, r4, #24, 10 @ 0x6000000 │ │ │ │ rsbeq r6, r4, #16, 10 @ 0x4000000 │ │ │ │ rsbeq r6, r4, #8, 10 @ 0x2000000 │ │ │ │ rsbeq r6, r4, #0, 10 │ │ │ │ rsbeq r6, r4, #232, 8 @ 0xe8000000 │ │ │ │ + rsbeq r6, r4, #224, 8 @ 0xe0000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ strhteq r9, [r5], #208 @ 0xd0 │ │ │ │ - rsbeq r6, r4, #152, 18 @ 0x260000 │ │ │ │ - rsbeq r6, r4, #80, 16 @ 0x500000 │ │ │ │ + rsbeq r6, r4, #144, 18 @ 0x240000 │ │ │ │ + rsbeq r6, r4, #72, 16 @ 0x480000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r5, r0, asr #28 │ │ │ │ orreq fp, sl, r8, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r1, lsr r0 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ smlalbbeq r8, ip, r8, r0 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r0, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r7, r4, #0, 16 │ │ │ │ + rsbeq r7, r4, #248, 14 @ 0x3e00000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stmdbmi lr, {r5, r8, fp, lr}^ │ │ │ │ mcrrmi 9, 5, r4, r1, cr4 @ │ │ │ │ strtmi r5, [sp], #-2380 @ 0xfffff6b4 │ │ │ │ ldclvs 0, cr2, [r3], #-316 @ 0xfffffec4 │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ strbmi r4, [r4, #-325] @ 0xfffffebb │ │ │ │ eorscc r3, r0, r2, asr r0 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r7, r4, #8, 22 @ 0x2000 │ │ │ │ - rsbeq r7, r4, #56, 22 @ 0xe000 │ │ │ │ + rsbeq r7, r4, #0, 22 │ │ │ │ + rsbeq r7, r4, #48, 22 @ 0xc000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r8, ip, r8, r1 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ stceq 1, cr4, [r9], {68} @ 0x44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r7, r4, #136, 24 @ 0x8800 │ │ │ │ + rsbeq r7, r4, #128, 24 @ 0x8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r8, lsr #1 │ │ │ │ - rsbeq r7, r4, #232, 20 @ 0xe8000 │ │ │ │ + rsbeq r7, r4, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl #2 │ │ │ │ - rsbeq r7, r4, #168, 28 @ 0xa80 │ │ │ │ + rsbeq r7, r4, #160, 28 @ 0xa00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strtmi r0, [ip], #-1807 @ 0xfffff8f1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r7, r4, #248, 10 @ 0x3e000000 │ │ │ │ rsbeq r7, r4, #240, 10 @ 0x3c000000 │ │ │ │ rsbeq r7, r4, #232, 10 @ 0x3a000000 │ │ │ │ rsbeq r7, r4, #224, 10 @ 0x38000000 │ │ │ │ rsbeq r7, r4, #216, 10 @ 0x36000000 │ │ │ │ rsbeq r7, r4, #208, 10 @ 0x34000000 │ │ │ │ rsbeq r7, r4, #200, 10 @ 0x32000000 │ │ │ │ rsbeq r7, r4, #192, 10 @ 0x30000000 │ │ │ │ rsbeq r7, r4, #184, 10 @ 0x2e000000 │ │ │ │ rsbeq r7, r4, #176, 10 @ 0x2c000000 │ │ │ │ rsbeq r7, r4, #168, 10 @ 0x2a000000 │ │ │ │ rsbeq r7, r4, #160, 10 @ 0x28000000 │ │ │ │ rsbeq r7, r4, #152, 10 @ 0x26000000 │ │ │ │ rsbeq r7, r4, #144, 10 @ 0x24000000 │ │ │ │ rsbeq r7, r4, #136, 10 @ 0x22000000 │ │ │ │ + rsbeq r7, r4, #128, 10 @ 0x20000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq sl, r5, r8, asr #1 │ │ │ │ - rsbeq r7, r4, #176, 16 @ 0xb00000 │ │ │ │ - rsbeq r7, r4, #224, 14 @ 0x3800000 │ │ │ │ + rsbeq r7, r4, #168, 16 @ 0xa80000 │ │ │ │ + rsbeq r7, r4, #216, 14 @ 0x3600000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r5, r8, asr r1 │ │ │ │ ldrdeq fp, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ blmi 2441644 <__bss_end__@@Base+0x16d4628> │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, asr r1 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r0, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r6, r3, #120, 10 @ 0x1e000000 │ │ │ │ + rsbeq r6, r3, #112, 10 @ 0x1c000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 2, 4, cr4, cr9, cr0, {1} │ │ │ │ ldclcs 2, cr5, [r9, #-260] @ 0xfffffefc │ │ │ │ ldmdami r4, {r4, r6, r8, lr}^ │ │ │ │ strbmi r4, [sp, #-334] @ 0xfffffeb2 │ │ │ │ svcvs 0x006c7320 │ │ │ │ subspl r2, r7, #116 @ 0x74 │ │ │ │ subpl r5, r5, #1224736768 @ 0x49000000 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r6, r3, #0, 18 │ │ │ │ - rsbeq r6, r3, #72, 18 @ 0x120000 │ │ │ │ + rsbeq r6, r3, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq r6, r3, #64, 18 @ 0x100000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsr #24 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r6, r3, #240, 20 @ 0xf0000 │ │ │ │ + rsbeq r6, r3, #232, 20 @ 0xe8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r0, lsr r6 │ │ │ │ - rsbeq r6, r3, #192, 16 @ 0xc00000 │ │ │ │ + rsbeq r6, r3, #176, 16 @ 0xb00000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlaltbeq r6, ip, r8, fp │ │ │ │ - rsbeq r6, r3, #184, 24 @ 0xb800 │ │ │ │ + rsbeq r6, r3, #176, 24 @ 0xb000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ bcs 16b32a8 <__bss_end__@@Base+0x94628c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r6, r3, #80, 6 @ 0x40000001 │ │ │ │ rsbeq r6, r3, #64, 6 │ │ │ │ rsbeq r6, r3, #56, 6 @ 0xe0000000 │ │ │ │ rsbeq r6, r3, #48, 6 @ 0xc0000000 │ │ │ │ rsbeq r6, r3, #24, 6 @ 0x60000000 │ │ │ │ rsbeq r6, r3, #16, 6 @ 0x40000000 │ │ │ │ rsbeq r6, r3, #8, 6 @ 0x20000000 │ │ │ │ rsbeq r6, r3, #0, 6 │ │ │ │ rsbeq r6, r3, #232, 4 @ 0x8000000e │ │ │ │ rsbeq r6, r3, #224, 4 │ │ │ │ rsbeq r6, r3, #216, 4 @ 0x8000000d │ │ │ │ rsbeq r6, r3, #208, 4 │ │ │ │ rsbeq r6, r3, #200, 4 @ 0x8000000c │ │ │ │ rsbeq r6, r3, #192, 4 │ │ │ │ rsbeq r6, r3, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq r6, r3, #176, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r6, r5, r8, lsl #8 │ │ │ │ - rsbeq r6, r3, #80, 12 @ 0x5000000 │ │ │ │ - rsbeq r6, r3, #56, 10 @ 0xe000000 │ │ │ │ + rsbeq r6, r3, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq r6, r3, #48, 10 @ 0xc000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r6, r5, r0, ror #9 │ │ │ │ orreq fp, sl, r0, asr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svceq 0x0009462d │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ strdeq r6, [ip, #-184] @ 0xffffff48 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r8, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r2, #128, 30 @ 0x200 │ │ │ │ + rsbeq ip, r2, #120, 30 @ 0x1e0 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ strbmi r4, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ subscs r4, r4, r5, asr #28 │ │ │ │ strbtvc r6, [pc], #-3187 @ 137026c <__bss_end__@@Base+0x603250> │ │ │ │ cmpmi r5, r0, lsr #4 │ │ │ │ ldrbpl r4, [r2], #-1348 @ 0xfffffabc │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq sp, r2, #168, 4 @ 0x8000000a │ │ │ │ - rsbeq sp, r2, #216, 4 @ 0x8000000d │ │ │ │ + rsbeq sp, r2, #160, 4 │ │ │ │ + rsbeq sp, r2, #208, 4 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsr #2 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ cdpcs 15, 1, cr0, cr1, cr1, {0} │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sp, r2, #32, 8 @ 0x20000000 │ │ │ │ + rsbeq sp, r2, #24, 8 @ 0x18000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, sl, r8, lsr #30 │ │ │ │ - rsbeq sp, r2, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq sp, r2, #128, 4 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlaltbeq r6, ip, r8, r0 │ │ │ │ - rsbeq sp, r2, #176, 10 @ 0x2c000000 │ │ │ │ + rsbeq sp, r2, #168, 10 @ 0x2a000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subspl r4, r8, pc, asr #10 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq ip, r2, #136, 26 @ 0x2200 │ │ │ │ rsbeq ip, r2, #128, 26 @ 0x2000 │ │ │ │ rsbeq ip, r2, #120, 26 @ 0x1e00 │ │ │ │ rsbeq ip, r2, #112, 26 @ 0x1c00 │ │ │ │ rsbeq ip, r2, #104, 26 @ 0x1a00 │ │ │ │ rsbeq ip, r2, #96, 26 @ 0x1800 │ │ │ │ rsbeq ip, r2, #88, 26 @ 0x1600 │ │ │ │ rsbeq ip, r2, #80, 26 @ 0x1400 │ │ │ │ rsbeq ip, r2, #72, 26 @ 0x1200 │ │ │ │ rsbeq ip, r2, #64, 26 @ 0x1000 │ │ │ │ rsbeq ip, r2, #56, 26 @ 0xe00 │ │ │ │ rsbeq ip, r2, #48, 26 @ 0xc00 │ │ │ │ rsbeq ip, r2, #40, 26 @ 0xa00 │ │ │ │ rsbeq ip, r2, #32, 26 @ 0x800 │ │ │ │ rsbeq ip, r2, #24, 26 @ 0x600 │ │ │ │ + rsbeq ip, r2, #16, 26 @ 0x400 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ ldrdeq r2, [r5], #192 @ 0xc0 @ │ │ │ │ - rsbeq sp, r2, #48 @ 0x30 │ │ │ │ - rsbeq ip, r2, #96, 30 @ 0x180 │ │ │ │ + rsbeq sp, r2, #40 @ 0x28 │ │ │ │ + rsbeq ip, r2, #88, 30 @ 0x160 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r5, r0, asr #27 │ │ │ │ orreq fp, sl, r0, lsr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stccs 15, cr0, [r5], {8} │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ strdeq r6, [ip, #-8] │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r7, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, r4, #72, 28 @ 0x480 │ │ │ │ + rsbeq lr, r4, #64, 28 @ 0x400 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cmpmi pc, r0, lsr #24 │ │ │ │ cdpmi 13, 4, cr2, cr15, cr4, {2} │ │ │ │ @ instruction: 0x7320594c │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ strbpl r5, [r9], #-599 @ 0xfffffda9 │ │ │ │ eorscc r5, r0, r5, asr #4 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq pc, r4, #144, 2 @ 0x24 │ │ │ │ - rsbeq pc, r4, #208, 2 @ 0x34 │ │ │ │ + rsbeq pc, r4, #136, 2 @ 0x22 │ │ │ │ + rsbeq pc, r4, #200, 2 @ 0x32 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r8, ip, r8, r8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r4, #208, 6 @ 0x40000003 │ │ │ │ + rsbeq pc, r4, #200, 6 @ 0x20000003 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r0, lsl #11 │ │ │ │ - rsbeq pc, r4, #80, 2 │ │ │ │ + rsbeq pc, r4, #72, 2 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl #16 │ │ │ │ - rsbeq pc, r4, #192, 10 @ 0x30000000 │ │ │ │ + rsbeq pc, r4, #184, 10 @ 0x2e000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ streq r0, [pc, #-2090] @ 136fbea <__bss_end__@@Base+0x602bce> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq lr, r4, #8, 24 @ 0x800 │ │ │ │ rsbeq lr, r4, #0, 24 │ │ │ │ rsbeq lr, r4, #248, 22 @ 0x3e000 │ │ │ │ rsbeq lr, r4, #240, 22 @ 0x3c000 │ │ │ │ rsbeq lr, r4, #232, 22 @ 0x3a000 │ │ │ │ rsbeq lr, r4, #224, 22 @ 0x38000 │ │ │ │ rsbeq lr, r4, #216, 22 @ 0x36000 │ │ │ │ rsbeq lr, r4, #208, 22 @ 0x34000 │ │ │ │ rsbeq lr, r4, #200, 22 @ 0x32000 │ │ │ │ rsbeq lr, r4, #192, 22 @ 0x30000 │ │ │ │ rsbeq lr, r4, #184, 22 @ 0x2e000 │ │ │ │ rsbeq lr, r4, #176, 22 @ 0x2c000 │ │ │ │ rsbeq lr, r4, #168, 22 @ 0x2a000 │ │ │ │ rsbeq lr, r4, #160, 22 @ 0x28000 │ │ │ │ rsbeq lr, r4, #152, 22 @ 0x26000 │ │ │ │ + rsbeq lr, r4, #144, 22 @ 0x24000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq ip, r5, r0, lsr #11 │ │ │ │ - rsbeq lr, r4, #16, 30 @ 0x40 │ │ │ │ - rsbeq lr, r4, #8, 28 @ 0x80 │ │ │ │ + rsbeq lr, r4, #8, 30 │ │ │ │ + rsbeq lr, r4, #0, 28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq ip, r5, r0, lsr r6 │ │ │ │ orreq fp, sl, r0, ror r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subpl r4, r9, #754974720 @ 0x2d000000 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, asr r8 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r1, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r7, #168, 26 @ 0x2a00 │ │ │ │ + rsbeq r0, r7, #160, 26 @ 0x2800 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ vmlami.f64 d20, d9, d16 │ │ │ │ ldclvs 0, cr2, [r3], #-272 @ 0xfffffef0 │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ ldrbmi r4, [r4, #-2386] @ 0xfffff6ae │ │ │ │ ldmdbmi r2, {r1, r4, r6, sl, ip, lr}^ │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r1, r7, #224 @ 0xe0 │ │ │ │ - rsbeq r1, r7, #32, 2 │ │ │ │ + rsbeq r1, r7, #216 @ 0xd8 │ │ │ │ + rsbeq r1, r7, #24, 2 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 52280 @ 0xcc38 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ stccs 15, cr0, [r4], {8} │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r1, r7, #152, 4 @ 0x80000009 │ │ │ │ + rsbeq r1, r7, #144, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, fp, r0, asr #1 │ │ │ │ - rsbeq r1, r7, #144 @ 0x90 │ │ │ │ + rsbeq r1, r7, #136 @ 0x88 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl r2 │ │ │ │ - rsbeq r1, r7, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq r1, r7, #40, 8 @ 0x28000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, pc, #364544 @ 0x59000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r0, r7, #112, 22 @ 0x1c000 │ │ │ │ rsbeq r0, r7, #104, 22 @ 0x1a000 │ │ │ │ rsbeq r0, r7, #96, 22 @ 0x18000 │ │ │ │ rsbeq r0, r7, #88, 22 @ 0x16000 │ │ │ │ rsbeq r0, r7, #80, 22 @ 0x14000 │ │ │ │ rsbeq r0, r7, #72, 22 @ 0x12000 │ │ │ │ rsbeq r0, r7, #64, 22 @ 0x10000 │ │ │ │ rsbeq r0, r7, #56, 22 @ 0xe000 │ │ │ │ rsbeq r0, r7, #48, 22 @ 0xc000 │ │ │ │ rsbeq r0, r7, #40, 22 @ 0xa000 │ │ │ │ rsbeq r0, r7, #32, 22 @ 0x8000 │ │ │ │ rsbeq r0, r7, #24, 22 @ 0x6000 │ │ │ │ rsbeq r0, r7, #16, 22 @ 0x4000 │ │ │ │ rsbeq r0, r7, #8, 22 @ 0x2000 │ │ │ │ rsbeq r0, r7, #0, 22 │ │ │ │ + rsbeq r0, r7, #248, 20 @ 0xf8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r2, r6, r0, ror #9 │ │ │ │ - rsbeq r0, r7, #96, 28 @ 0x600 │ │ │ │ - rsbeq r0, r7, #120, 26 @ 0x1e00 │ │ │ │ + rsbeq r0, r7, #88, 28 @ 0x580 │ │ │ │ + rsbeq r0, r7, #112, 26 @ 0x1c00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r6, r0, ror r5 │ │ │ │ @ instruction: 0x018af990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbpl r4, [r3, #-3908] @ 0xfffff0bc │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ ldrdeq ip, [ip, #-40] @ 0xffffffd8 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r2, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r9, r4, #208, 26 @ 0x3400 │ │ │ │ + rsbeq r9, r4, #200, 26 @ 0x3200 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 6, 4, cr4, cr9, cr0, {1} │ │ │ │ stmdbpl ip, {r0, r6, sl, fp, lr}^ │ │ │ │ subcs r4, pc, sp, lsr #8 │ │ │ │ strbtvc r6, [pc], #-3187 @ 13705c0 <__bss_end__@@Base+0x6035a4> │ │ │ │ ldmdbmi r2, {r5, r8, r9, sl, ip, lr}^ │ │ │ │ ldmdbvs r2, {r2, r4, r6, r8, sl, lr}^ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq sl, r4, #40, 2 │ │ │ │ - rsbeq sl, r4, #104, 2 │ │ │ │ + rsbeq sl, r4, #32, 2 │ │ │ │ + rsbeq sl, r4, #96, 2 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r8, [ip, #-56] @ 0xffffffc8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ cdpeq 0, 0, cr0, cr0, cr8, {0} │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sl, r4, #192, 6 │ │ │ │ + rsbeq sl, r4, #184, 6 @ 0xe0000002 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r8, lsr r2 @ │ │ │ │ - rsbeq sl, r4, #232 @ 0xe8 │ │ │ │ + rsbeq sl, r4, #224 @ 0xe0 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, asr r3 │ │ │ │ - rsbeq sl, r4, #152, 10 @ 0x26000000 │ │ │ │ + rsbeq sl, r4, #144, 10 @ 0x24000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r9, r4, #160, 22 @ 0x28000 │ │ │ │ rsbeq r9, r4, #152, 22 @ 0x26000 │ │ │ │ rsbeq r9, r4, #144, 22 @ 0x24000 │ │ │ │ rsbeq r9, r4, #136, 22 @ 0x22000 │ │ │ │ rsbeq r9, r4, #128, 22 @ 0x20000 │ │ │ │ rsbeq r9, r4, #120, 22 @ 0x1e000 │ │ │ │ rsbeq r9, r4, #112, 22 @ 0x1c000 │ │ │ │ rsbeq r9, r4, #104, 22 @ 0x1a000 │ │ │ │ rsbeq r9, r4, #96, 22 @ 0x18000 │ │ │ │ rsbeq r9, r4, #88, 22 @ 0x16000 │ │ │ │ rsbeq r9, r4, #80, 22 @ 0x14000 │ │ │ │ rsbeq r9, r4, #208, 20 @ 0xd0000 │ │ │ │ rsbeq r9, r4, #200, 20 @ 0xc8000 │ │ │ │ rsbeq r9, r4, #192, 20 @ 0xc0000 │ │ │ │ rsbeq r9, r4, #184, 20 @ 0xb8000 │ │ │ │ + rsbeq r9, r4, #176, 20 @ 0xb0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ ldrdeq sl, [r5], #184 @ 0xb8 @ │ │ │ │ - rsbeq r9, r4, #184, 28 @ 0xb80 │ │ │ │ - rsbeq r9, r4, #144, 26 @ 0x2400 │ │ │ │ + rsbeq r9, r4, #176, 28 @ 0xb00 │ │ │ │ + rsbeq r9, r4, #128, 26 @ 0x2000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq sl, [r5], #200 @ 0xc8 @ │ │ │ │ strdeq fp, [sl, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stmdbmi ip, {r1, r2, r3, r6, r8, sl, fp, sp}^ │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ smlaltbeq r8, ip, r8, r3 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r0, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r2, r7, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq r2, r7, #192, 8 @ 0xc0000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ bmi 2404354 <__bss_end__@@Base+0x1697338> │ │ │ │ subscs r4, r4, r5, asr #6 │ │ │ │ strbtvc r6, [pc], #-3187 @ 13706dc <__bss_end__@@Base+0x6036c0> │ │ │ │ ldmdbmi r2, {r5, r8, r9, sl, ip, lr}^ │ │ │ │ bcs 2801c34 <__bss_end__@@Base+0x1a94c18> │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r2, r7, #16, 16 @ 0x100000 │ │ │ │ - rsbeq r2, r7, #80, 16 @ 0x500000 │ │ │ │ + rsbeq r2, r7, #8, 16 @ 0x80000 │ │ │ │ + rsbeq r2, r7, #72, 16 @ 0x480000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq ip, [ip, #-120] @ 0xffffff88 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ mcrrmi 12, 0, r2, r2, cr5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r2, r7, #200, 18 @ 0x320000 │ │ │ │ + rsbeq r2, r7, #192, 18 @ 0x300000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [fp, r8] │ │ │ │ - rsbeq r2, r7, #208, 14 @ 0x3400000 │ │ │ │ + rsbeq r2, r7, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl #12 │ │ │ │ - rsbeq r2, r7, #112, 22 @ 0x1c000 │ │ │ │ + rsbeq r2, r7, #104, 22 @ 0x1a000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svcmi 0x00575945 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r2, r7, #208, 4 │ │ │ │ rsbeq r2, r7, #200, 4 @ 0x8000000c │ │ │ │ rsbeq r2, r7, #192, 4 │ │ │ │ rsbeq r2, r7, #184, 4 @ 0x8000000b │ │ │ │ rsbeq r2, r7, #176, 4 │ │ │ │ rsbeq r2, r7, #168, 4 @ 0x8000000a │ │ │ │ rsbeq r2, r7, #144, 4 │ │ │ │ rsbeq r2, r7, #136, 4 @ 0x80000008 │ │ │ │ rsbeq r2, r7, #128, 4 │ │ │ │ rsbeq r2, r7, #120, 4 @ 0x80000007 │ │ │ │ rsbeq r2, r7, #112, 4 │ │ │ │ rsbeq r2, r7, #104, 4 @ 0x80000006 │ │ │ │ rsbeq r2, r7, #96, 4 │ │ │ │ rsbeq r2, r7, #88, 4 @ 0x80000005 │ │ │ │ rsbeq r2, r7, #80, 4 │ │ │ │ + rsbeq r2, r7, #72, 4 @ 0x80000004 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r2, r6, r8, lsr sl │ │ │ │ - rsbeq r2, r7, #144, 10 @ 0x24000000 │ │ │ │ - rsbeq r2, r7, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq r2, r7, #136, 10 @ 0x22000000 │ │ │ │ + rsbeq r2, r7, #144, 8 @ 0x90000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r6, r8, asr #21 │ │ │ │ @ instruction: 0x018af9b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldmdbpl r2, {r2, r4, r6, r8, r9, sl, fp, lr}^ │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, lsr #14 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r2, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r2, #160, 26 @ 0x2800 │ │ │ │ + rsbeq pc, r2, #152, 26 @ 0x2600 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ strbpl r4, [r5], -r0, lsr #8 │ │ │ │ subcs r4, r5, r9, asr #6 │ │ │ │ strbtvc r6, [pc], #-3187 @ 13707f4 <__bss_end__@@Base+0x6037d8> │ │ │ │ cmpmi r5, r0, lsr #4 │ │ │ │ subsvc r4, r2, #68, 10 @ 0x11000000 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r0, r3, #168 @ 0xa8 │ │ │ │ - rsbeq r0, r3, #216 @ 0xd8 │ │ │ │ + rsbeq r0, r3, #160 @ 0xa0 │ │ │ │ + rsbeq r0, r3, #208 @ 0xd0 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, asr #8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ stclcs 12, cr4, [r5, #-340] @ 0xfffffeac │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r3, #48, 4 │ │ │ │ + rsbeq r0, r3, #40, 4 @ 0x80000002 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, asr r1 │ │ │ │ - rsbeq r0, r3, #136 @ 0x88 │ │ │ │ + rsbeq r0, r3, #128 @ 0x80 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlalbteq r6, ip, r8, r3 │ │ │ │ - rsbeq r0, r3, #176, 6 @ 0xc0000002 │ │ │ │ + rsbeq r0, r3, #168, 6 @ 0xa0000002 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ mcrrmi 4, 4, r5, r8, cr1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq pc, r2, #184, 22 @ 0x2e000 │ │ │ │ rsbeq pc, r2, #176, 22 @ 0x2c000 │ │ │ │ rsbeq pc, r2, #168, 22 @ 0x2a000 │ │ │ │ rsbeq pc, r2, #160, 22 @ 0x28000 │ │ │ │ rsbeq pc, r2, #152, 22 @ 0x26000 │ │ │ │ rsbeq pc, r2, #144, 22 @ 0x24000 │ │ │ │ rsbeq pc, r2, #136, 22 @ 0x22000 │ │ │ │ rsbeq pc, r2, #128, 22 @ 0x20000 │ │ │ │ rsbeq pc, r2, #120, 22 @ 0x1e000 │ │ │ │ rsbeq pc, r2, #112, 22 @ 0x1c000 │ │ │ │ rsbeq pc, r2, #104, 22 @ 0x1a000 │ │ │ │ rsbeq pc, r2, #96, 22 @ 0x18000 │ │ │ │ rsbeq pc, r2, #88, 22 @ 0x16000 │ │ │ │ rsbeq pc, r2, #80, 22 @ 0x14000 │ │ │ │ rsbeq pc, r2, #72, 22 @ 0x12000 │ │ │ │ + rsbeq pc, r2, #64, 22 @ 0x10000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ strhteq r3, [r5], #184 @ 0xb8 │ │ │ │ - rsbeq pc, r2, #80, 28 @ 0x500 │ │ │ │ - rsbeq pc, r2, #128, 26 @ 0x2000 │ │ │ │ + rsbeq pc, r2, #72, 28 @ 0x480 │ │ │ │ + rsbeq pc, r2, #120, 26 @ 0x1e00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r3, [r5], #200 @ 0xc8 @ │ │ │ │ orreq sl, sl, r0, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbpl r5, [r1], #-812 @ 0xfffffcd4 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, lsl r4 │ │ │ │ @@ -1247737,146 +1247737,146 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ @ instruction: 0x01509298 │ │ │ │ ldrcc r3, [r6, -r7, asr #14]! │ │ │ │ teqeq r2, r0, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r7, r3, #56, 26 @ 0xe00 │ │ │ │ + rsbeq r7, r3, #48, 26 @ 0xc00 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 2, 4, cr4, cr9, cr0, {1} │ │ │ │ ldclcs 2, cr5, [r9, #-260] @ 0xfffffefc │ │ │ │ strbpl r4, [pc], #-3922 @ 1370a2c <__bss_end__@@Base+0x603a10> │ │ │ │ subpl r4, r9, #754974720 @ 0x2d000000 │ │ │ │ svcvs 0x006c7320 │ │ │ │ subspl r2, r7, #116 @ 0x74 │ │ │ │ subpl r5, r5, #1224736768 @ 0x49000000 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r8, r3, #160 @ 0xa0 │ │ │ │ - rsbeq r8, r3, #224 @ 0xe0 │ │ │ │ + rsbeq r8, r3, #152 @ 0x98 │ │ │ │ + rsbeq r8, r3, #216 @ 0xd8 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r6, [ip, #-216] @ 0xffffff28 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r8, r3, #72, 4 @ 0x80000004 │ │ │ │ + rsbeq r8, r3, #64, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, asr #14 │ │ │ │ - rsbeq r8, r3, #80 @ 0x50 │ │ │ │ + rsbeq r8, r3, #72 @ 0x48 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsr sp │ │ │ │ - rsbeq r8, r3, #128, 8 @ 0x80000000 │ │ │ │ + rsbeq r8, r3, #120, 8 @ 0x78000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r7, r3, #72, 22 @ 0x12000 │ │ │ │ rsbeq r7, r3, #64, 22 @ 0x10000 │ │ │ │ rsbeq r7, r3, #56, 22 @ 0xe000 │ │ │ │ rsbeq r7, r3, #48, 22 @ 0xc000 │ │ │ │ rsbeq r7, r3, #40, 22 @ 0xa000 │ │ │ │ rsbeq r7, r3, #32, 22 @ 0x8000 │ │ │ │ rsbeq r7, r3, #24, 22 @ 0x6000 │ │ │ │ rsbeq r7, r3, #16, 22 @ 0x4000 │ │ │ │ rsbeq r7, r3, #8, 22 @ 0x2000 │ │ │ │ rsbeq r7, r3, #0, 22 │ │ │ │ rsbeq r7, r3, #248, 20 @ 0xf8000 │ │ │ │ rsbeq r7, r3, #240, 20 @ 0xf0000 │ │ │ │ rsbeq r7, r3, #232, 20 @ 0xe8000 │ │ │ │ rsbeq r7, r3, #224, 20 @ 0xe0000 │ │ │ │ rsbeq r7, r3, #216, 20 @ 0xd8000 │ │ │ │ + rsbeq r7, r3, #208, 20 @ 0xd0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ strhteq r6, [r5], #184 @ 0xb8 │ │ │ │ - rsbeq r7, r3, #240, 26 @ 0x3c00 │ │ │ │ - rsbeq r7, r3, #8, 26 @ 0x200 │ │ │ │ + rsbeq r7, r3, #232, 26 @ 0x3a00 │ │ │ │ + rsbeq r7, r3, #0, 26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r6, r5, r8, ror ip │ │ │ │ orreq fp, sl, r8, ror #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ smlalbbeq r6, ip, r8, sp │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r8, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r2, #216, 18 @ 0x360000 │ │ │ │ + rsbeq r0, r2, #208, 18 @ 0x340000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ mcrrmi 3, 2, r4, pc, cr0 │ │ │ │ @ instruction: 0x7320524f │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ strbpl r5, [r9], #-599 @ 0xfffffda9 │ │ │ │ eorscc r5, r0, r5, asr #4 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r0, r2, #112, 26 @ 0x1c00 │ │ │ │ - rsbeq r0, r2, #192, 26 @ 0x3000 │ │ │ │ + rsbeq r0, r2, #104, 26 @ 0x1a00 │ │ │ │ + rsbeq r0, r2, #184, 26 @ 0x2e00 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014c4798 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r2, #40, 30 @ 0xa0 │ │ │ │ + rsbeq r0, r2, #32, 30 @ 0x80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r8, lsr #24 │ │ │ │ - rsbeq r0, r2, #48, 26 @ 0xc00 │ │ │ │ + rsbeq r0, r2, #40, 26 @ 0xa00 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl r7 │ │ │ │ - rsbeq r1, r2, #184, 2 @ 0x2e │ │ │ │ + rsbeq r1, r2, #176, 2 @ 0x2c │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbmi r4, [r2, #-2372] @ 0xfffff6bc │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r0, r2, #40, 14 @ 0xa00000 │ │ │ │ rsbeq r0, r2, #32, 14 @ 0x800000 │ │ │ │ rsbeq r0, r2, #24, 14 @ 0x600000 │ │ │ │ rsbeq r0, r2, #16, 14 @ 0x400000 │ │ │ │ rsbeq r0, r2, #8, 14 @ 0x200000 │ │ │ │ rsbeq r0, r2, #0, 14 │ │ │ │ rsbeq r0, r2, #248, 12 @ 0xf800000 │ │ │ │ rsbeq r0, r2, #240, 12 @ 0xf000000 │ │ │ │ rsbeq r0, r2, #224, 12 @ 0xe000000 │ │ │ │ rsbeq r0, r2, #216, 12 @ 0xd800000 │ │ │ │ rsbeq r0, r2, #208, 12 @ 0xd000000 │ │ │ │ rsbeq r0, r2, #200, 12 @ 0xc800000 │ │ │ │ rsbeq r0, r2, #192, 12 @ 0xc000000 │ │ │ │ rsbeq r0, r2, #184, 12 @ 0xb800000 │ │ │ │ rsbeq r0, r2, #176, 12 @ 0xb000000 │ │ │ │ + rsbeq r0, r2, #168, 12 @ 0xa800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq lr, r4, r8, ror #15 │ │ │ │ - rsbeq r0, r2, #176, 20 @ 0xb0000 │ │ │ │ - rsbeq r0, r2, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq r0, r2, #168, 20 @ 0xa8000 │ │ │ │ + rsbeq r0, r2, #40, 18 @ 0xa0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq lr, r4, r0, asr #20 │ │ │ │ orreq fp, sl, r0, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, ror #14 │ │ │ │ @@ -1247949,146 +1247949,146 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq r0, r8, asr #10 │ │ │ │ ldrcc r3, [r6, -r7, asr #14]! │ │ │ │ teqeq r2, r0, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r2, #168 @ 0xa8 │ │ │ │ + rsbeq pc, r2, #160 @ 0xa0 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ movtpl r4, #63520 @ 0xf820 │ │ │ │ ldclvs 0, cr2, [r3], #-336 @ 0xfffffeb0 │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ ldrbmi r4, [r4, #-2386] @ 0xfffff6ae │ │ │ │ teqcc r0, r2, asr r0 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq pc, r2, #240, 6 @ 0xc0000003 │ │ │ │ - rsbeq pc, r2, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq pc, r2, #232, 6 @ 0xa0000003 │ │ │ │ + rsbeq pc, r2, #40, 8 @ 0x28000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 50744 @ 0xc638 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r2, #152, 10 @ 0x26000000 │ │ │ │ + rsbeq pc, r2, #144, 10 @ 0x24000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq lr, [sl, r8] │ │ │ │ - rsbeq pc, r2, #160, 6 @ 0x80000002 │ │ │ │ + rsbeq pc, r2, #152, 6 @ 0x60000002 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ strdeq r6, [ip, #-40] @ 0xffffffd8 │ │ │ │ - rsbeq pc, r2, #96, 14 @ 0x1800000 │ │ │ │ + rsbeq pc, r2, #88, 14 @ 0x1600000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq lr, r2, #144, 28 @ 0x900 │ │ │ │ rsbeq lr, r2, #136, 28 @ 0x880 │ │ │ │ rsbeq lr, r2, #128, 28 @ 0x800 │ │ │ │ rsbeq lr, r2, #120, 28 @ 0x780 │ │ │ │ rsbeq lr, r2, #112, 28 @ 0x700 │ │ │ │ rsbeq lr, r2, #104, 28 @ 0x680 │ │ │ │ rsbeq lr, r2, #96, 28 @ 0x600 │ │ │ │ rsbeq lr, r2, #88, 28 @ 0x580 │ │ │ │ rsbeq lr, r2, #80, 28 @ 0x500 │ │ │ │ rsbeq lr, r2, #72, 28 @ 0x480 │ │ │ │ rsbeq lr, r2, #64, 28 @ 0x400 │ │ │ │ rsbeq lr, r2, #56, 28 @ 0x380 │ │ │ │ rsbeq lr, r2, #48, 28 @ 0x300 │ │ │ │ rsbeq lr, r2, #40, 28 @ 0x280 │ │ │ │ rsbeq lr, r2, #32, 28 @ 0x200 │ │ │ │ + rsbeq lr, r2, #24, 28 @ 0x180 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r3, r5, r0, ror #15 │ │ │ │ - rsbeq pc, r2, #112, 2 │ │ │ │ - rsbeq pc, r2, #120 @ 0x78 │ │ │ │ + rsbeq pc, r2, #104, 2 │ │ │ │ + rsbeq pc, r2, #112 @ 0x70 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r3, r5, r8, lsl #17 │ │ │ │ orreq sl, sl, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, asr #6 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r7, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r1, r3, #168, 28 @ 0xa80 │ │ │ │ + rsbeq r1, r3, #160, 28 @ 0xa00 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ strbpl r5, [pc, #-800] @ 1370b6c <__bss_end__@@Base+0x603b50> │ │ │ │ stclcs 3, cr4, [r5, #-328] @ 0xfffffeb8 │ │ │ │ strbpl r4, [pc], #-3922 @ 1370e94 <__bss_end__@@Base+0x603e78> │ │ │ │ subpl r4, r9, #754974720 @ 0x2d000000 │ │ │ │ svcvs 0x006c7320 │ │ │ │ subspl r2, r7, #116 @ 0x74 │ │ │ │ subpl r5, r5, #1224736768 @ 0x49000000 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r2, r3, #208, 2 @ 0x34 │ │ │ │ - rsbeq r2, r3, #16, 4 │ │ │ │ + rsbeq r2, r3, #200, 2 @ 0x32 │ │ │ │ + rsbeq r2, r3, #8, 4 @ 0x80000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 50808 @ 0xc678 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ ldclcs 3, cr5, [r4, #-292] @ 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r2, r3, #136, 6 @ 0x20000002 │ │ │ │ + rsbeq r2, r3, #128, 6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, ror #5 │ │ │ │ - rsbeq r2, r3, #144, 2 @ 0x24 │ │ │ │ + rsbeq r2, r3, #136, 2 @ 0x22 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ strdeq r6, [ip, #-104] @ 0xffffff98 │ │ │ │ - rsbeq r2, r3, #64, 10 @ 0x10000000 │ │ │ │ + rsbeq r2, r3, #56, 10 @ 0xe000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r1, r3, #144, 24 @ 0x9000 │ │ │ │ rsbeq r1, r3, #136, 24 @ 0x8800 │ │ │ │ rsbeq r1, r3, #128, 24 @ 0x8000 │ │ │ │ rsbeq r1, r3, #120, 24 @ 0x7800 │ │ │ │ rsbeq r1, r3, #112, 24 @ 0x7000 │ │ │ │ rsbeq r1, r3, #88, 24 @ 0x5800 │ │ │ │ rsbeq r1, r3, #80, 24 @ 0x5000 │ │ │ │ rsbeq r1, r3, #72, 24 @ 0x4800 │ │ │ │ rsbeq r1, r3, #64, 24 @ 0x4000 │ │ │ │ rsbeq r1, r3, #56, 24 @ 0x3800 │ │ │ │ rsbeq r1, r3, #48, 24 @ 0x3000 │ │ │ │ rsbeq r1, r3, #40, 24 @ 0x2800 │ │ │ │ rsbeq r1, r3, #32, 24 @ 0x2000 │ │ │ │ rsbeq r1, r3, #24, 24 @ 0x1800 │ │ │ │ rsbeq r1, r3, #16, 24 @ 0x1000 │ │ │ │ + rsbeq r1, r3, #8, 24 @ 0x800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r4, r5, r0, lsr r8 │ │ │ │ - rsbeq r1, r3, #96, 30 @ 0x180 │ │ │ │ - rsbeq r1, r3, #120, 28 @ 0x780 │ │ │ │ + rsbeq r1, r3, #88, 30 @ 0x160 │ │ │ │ + rsbeq r1, r3, #112, 28 @ 0x700 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r4, r5, r8, lsl #18 │ │ │ │ orreq fp, sl, r8, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stclcs 3, cr4, [fp, #-276] @ 0xfffffeec │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, asr #14 │ │ │ │ @@ -1248163,434 +1248163,434 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq r0, r8, ror #30 │ │ │ │ ldrcc r3, [r6, -r7, asr #14]! │ │ │ │ teqeq r2, r0, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r3, #88, 10 @ 0x16000000 │ │ │ │ + rsbeq r3, r3, #80, 10 @ 0x14000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ strbpl r5, [pc, #-800] @ 1370dac <__bss_end__@@Base+0x603d90> │ │ │ │ stclcs 3, cr4, [r5, #-328] @ 0xfffffeb8 │ │ │ │ ldmdami r4, {r4, r6, r8, lr}^ │ │ │ │ strbmi r4, [sp, #-334] @ 0xfffffeb2 │ │ │ │ svcvs 0x006c7320 │ │ │ │ subspl r2, r7, #116 @ 0x74 │ │ │ │ subpl r5, r5, #1224736768 @ 0x49000000 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r3, r3, #232, 16 @ 0xe80000 │ │ │ │ - rsbeq r3, r3, #40, 18 @ 0xa0000 │ │ │ │ + rsbeq r3, r3, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq r3, r3, #32, 18 @ 0x80000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsl #18 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ mrrcmi 2, 0, r0, r0, cr12 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r3, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq r3, r3, #200, 20 @ 0xc8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r0, lsl #8 │ │ │ │ - rsbeq r3, r3, #160, 16 @ 0xa00000 │ │ │ │ + rsbeq r3, r3, #152, 16 @ 0x980000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlalbbeq r6, ip, r8, r8 │ │ │ │ - rsbeq r3, r3, #200, 24 @ 0xc800 │ │ │ │ + rsbeq r3, r3, #192, 24 @ 0xc000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svceq 0x0008455a │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r3, r3, #32, 6 @ 0x80000000 │ │ │ │ rsbeq r3, r3, #24, 6 @ 0x60000000 │ │ │ │ rsbeq r3, r3, #16, 6 @ 0x40000000 │ │ │ │ rsbeq r3, r3, #8, 6 @ 0x20000000 │ │ │ │ rsbeq r3, r3, #0, 6 │ │ │ │ rsbeq r3, r3, #248, 4 @ 0x8000000f │ │ │ │ rsbeq r3, r3, #240, 4 │ │ │ │ rsbeq r3, r3, #232, 4 @ 0x8000000e │ │ │ │ rsbeq r3, r3, #224, 4 │ │ │ │ rsbeq r3, r3, #216, 4 @ 0x8000000d │ │ │ │ rsbeq r3, r3, #208, 4 │ │ │ │ rsbeq r3, r3, #200, 4 @ 0x8000000c │ │ │ │ rsbeq r3, r3, #192, 4 │ │ │ │ rsbeq r3, r3, #184, 4 @ 0x8000000b │ │ │ │ rsbeq r3, r3, #176, 4 │ │ │ │ + rsbeq r3, r3, #168, 4 @ 0x8000000a │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ smlaleq r4, r5, r8, pc @ │ │ │ │ - rsbeq r3, r3, #64, 12 @ 0x4000000 │ │ │ │ - rsbeq r3, r3, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq r3, r3, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq r3, r3, #32, 10 @ 0x8000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r5, r5, r0, lsl #2 │ │ │ │ strdeq fp, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldmdbmi r3, {r2, r6, r8, sl, lr}^ │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ ldrdeq r6, [ip, #-136] @ 0xffffff78 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r8, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r5, #16, 28 @ 0x100 │ │ │ │ + rsbeq r3, r5, #8, 28 @ 0x80 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 2, 4, cr4, cr1, cr0, {1} │ │ │ │ subscs r4, r2, lr, asr #10 │ │ │ │ strbtvc r6, [pc], #-3187 @ 13711f4 <__bss_end__@@Base+0x6041d8> │ │ │ │ ldmdbmi r2, {r5, r8, r9, sl, ip, lr}^ │ │ │ │ subspl r4, r2, r4, asr r5 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r4, r5, #48, 4 │ │ │ │ - rsbeq r4, r5, #112, 4 │ │ │ │ + rsbeq r4, r5, #40, 4 @ 0x80000002 │ │ │ │ + rsbeq r4, r5, #104, 4 @ 0x80000006 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsl #2 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ stmdaeq ip, {r1, ip, lr}^ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r5, #248, 6 @ 0xe0000003 │ │ │ │ + rsbeq r4, r5, #240, 6 @ 0xc0000003 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r8, asr #17 │ │ │ │ - rsbeq r4, r5, #240, 2 @ 0x3c │ │ │ │ + rsbeq r4, r5, #232, 2 @ 0x3a │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsr #32 │ │ │ │ - rsbeq r4, r5, #232, 10 @ 0x3a000000 │ │ │ │ + rsbeq r4, r5, #208, 10 @ 0x34000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stmdbeq sl!, {r2, r4, r6, r8, r9, ip, lr} │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r3, r5, #40, 24 @ 0x2800 │ │ │ │ rsbeq r3, r5, #32, 24 @ 0x2000 │ │ │ │ rsbeq r3, r5, #8, 24 @ 0x800 │ │ │ │ rsbeq r3, r5, #0, 24 │ │ │ │ rsbeq r3, r5, #232, 22 @ 0x3a000 │ │ │ │ rsbeq r3, r5, #224, 22 @ 0x38000 │ │ │ │ rsbeq r3, r5, #200, 22 @ 0x32000 │ │ │ │ rsbeq r3, r5, #160, 22 @ 0x28000 │ │ │ │ rsbeq r3, r5, #152, 22 @ 0x26000 │ │ │ │ rsbeq r3, r5, #144, 22 @ 0x24000 │ │ │ │ rsbeq r3, r5, #136, 22 @ 0x22000 │ │ │ │ rsbeq r3, r5, #128, 22 @ 0x20000 │ │ │ │ rsbeq r3, r5, #120, 22 @ 0x1e000 │ │ │ │ rsbeq r3, r5, #104, 22 @ 0x1a000 │ │ │ │ rsbeq r3, r5, #96, 22 @ 0x18000 │ │ │ │ + rsbeq r3, r5, #80, 22 @ 0x14000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ strdeq sp, [r5], #152 @ 0x98 @ │ │ │ │ - rsbeq r3, r5, #200, 28 @ 0xc80 │ │ │ │ - rsbeq r3, r5, #224, 26 @ 0x3800 │ │ │ │ + rsbeq r3, r5, #192, 28 @ 0xc00 │ │ │ │ + rsbeq r3, r5, #216, 26 @ 0x3600 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sp, [r5], #160 @ 0xa0 @ │ │ │ │ orreq fp, sl, r8, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ submi r4, sp, #322961408 @ 0x13400000 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ smlaltbeq r9, ip, r8, r0 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r2, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r5, r4, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq r5, r4, #200, 20 @ 0xc8000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ svcmi 0x00525020 │ │ │ │ stclmi 12, cr4, [r1, #-268] @ 0xfffffef4 │ │ │ │ svcmi 0x00495441 │ │ │ │ @ instruction: 0x7320534e │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ strbmi r4, [r1], #-1362 @ 0xfffffaae │ │ │ │ andeq r5, r0, r5, asr #4 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r5, r4, #192, 28 @ 0xc00 │ │ │ │ - rsbeq r5, r4, #0, 30 │ │ │ │ + rsbeq r5, r4, #184, 28 @ 0xb80 │ │ │ │ + rsbeq r5, r4, #232, 28 @ 0xe80 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r7, [ip, #-248] @ 0xffffff08 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r6, r4, #120, 2 │ │ │ │ + rsbeq r6, r4, #112, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strexeq lr, r0, [sl] │ │ │ │ - rsbeq r5, r4, #160, 28 @ 0xa00 │ │ │ │ + rsbeq r5, r4, #152, 28 @ 0x980 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ hvceq 51192 @ 0xc7f8 │ │ │ │ - rsbeq r6, r4, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq r6, r4, #40, 6 @ 0xa0000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r5, r4, #32, 16 @ 0x200000 │ │ │ │ rsbeq r5, r4, #24, 16 @ 0x180000 │ │ │ │ rsbeq r5, r4, #16, 16 @ 0x100000 │ │ │ │ rsbeq r5, r4, #8, 16 @ 0x80000 │ │ │ │ rsbeq r5, r4, #0, 16 │ │ │ │ rsbeq r5, r4, #248, 14 @ 0x3e00000 │ │ │ │ rsbeq r5, r4, #240, 14 @ 0x3c00000 │ │ │ │ rsbeq r5, r4, #232, 14 @ 0x3a00000 │ │ │ │ rsbeq r5, r4, #224, 14 @ 0x3800000 │ │ │ │ rsbeq r5, r4, #216, 14 @ 0x3600000 │ │ │ │ rsbeq r5, r4, #208, 14 @ 0x3400000 │ │ │ │ rsbeq r5, r4, #200, 14 @ 0x3200000 │ │ │ │ rsbeq r5, r4, #192, 14 @ 0x3000000 │ │ │ │ rsbeq r5, r4, #184, 14 @ 0x2e00000 │ │ │ │ rsbeq r5, r4, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq r5, r4, #152, 14 @ 0x2600000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r9, r5, r8, asr fp │ │ │ │ - rsbeq r5, r4, #144, 22 @ 0x24000 │ │ │ │ - rsbeq r5, r4, #176, 20 @ 0xb0000 │ │ │ │ + rsbeq r5, r4, #136, 22 @ 0x22000 │ │ │ │ + rsbeq r5, r4, #168, 20 @ 0xa8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r5, r8, ror #23 │ │ │ │ orreq fp, sl, r8, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlalbteq r7, ip, r8, pc @ │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r0, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r1, r3, #112, 8 @ 0x70000000 │ │ │ │ + rsbeq r1, r3, #104, 8 @ 0x68000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ strbpl r5, [pc, #-800] @ 1371104 <__bss_end__@@Base+0x6040e8> │ │ │ │ stclcs 3, cr4, [r5, #-328] @ 0xfffffeb8 │ │ │ │ strbpl r4, [pc], #-3922 @ 137142c <__bss_end__@@Base+0x604410> │ │ │ │ subpl r4, r9, #754974720 @ 0x2d000000 │ │ │ │ svcvs 0x006c7320 │ │ │ │ ldrbmi r2, [r2, #-116] @ 0xffffff8c │ │ │ │ subpl r4, r5, #1090519040 @ 0x41000000 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r1, r3, #120, 14 @ 0x1e00000 │ │ │ │ - rsbeq r1, r3, #184, 14 @ 0x2e00000 │ │ │ │ + rsbeq r1, r3, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r1, r3, #176, 14 @ 0x2c00000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r6, [ip, #-104] @ 0xffffff98 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r1, r3, #16, 18 @ 0x40000 │ │ │ │ + rsbeq r1, r3, #8, 18 @ 0x20000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r0, ror r2 │ │ │ │ - rsbeq r1, r3, #88, 14 @ 0x1600000 │ │ │ │ + rsbeq r1, r3, #80, 14 @ 0x1400000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsr r6 │ │ │ │ - rsbeq r1, r3, #128, 20 @ 0x80000 │ │ │ │ + rsbeq r1, r3, #120, 20 @ 0x78000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svcmi 0x0055512c │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r1, r3, #136, 4 @ 0x80000008 │ │ │ │ rsbeq r1, r3, #128, 4 │ │ │ │ rsbeq r1, r3, #120, 4 @ 0x80000007 │ │ │ │ rsbeq r1, r3, #112, 4 │ │ │ │ rsbeq r1, r3, #104, 4 @ 0x80000006 │ │ │ │ rsbeq r1, r3, #96, 4 │ │ │ │ rsbeq r1, r3, #88, 4 @ 0x80000005 │ │ │ │ rsbeq r1, r3, #80, 4 │ │ │ │ rsbeq r1, r3, #72, 4 @ 0x80000004 │ │ │ │ rsbeq r1, r3, #48, 4 │ │ │ │ rsbeq r1, r3, #40, 4 @ 0x80000002 │ │ │ │ rsbeq r1, r3, #32, 4 │ │ │ │ rsbeq r1, r3, #24, 4 @ 0x80000001 │ │ │ │ rsbeq r1, r3, #16, 4 │ │ │ │ rsbeq r1, r3, #8, 4 @ 0x80000000 │ │ │ │ + rsbeq r1, r3, #0, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ strhteq r4, [r5], #72 @ 0x48 │ │ │ │ - rsbeq r1, r3, #32, 10 @ 0x8000000 │ │ │ │ - rsbeq r1, r3, #80, 8 @ 0x50000000 │ │ │ │ + rsbeq r1, r3, #24, 10 @ 0x6000000 │ │ │ │ + rsbeq r1, r3, #72, 8 @ 0x48000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r4, r5, r8, lsr #11 │ │ │ │ orreq fp, sl, r8, asr #5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stclmi 3, cr4, [pc, #-44] @ 13714f8 <__bss_end__@@Base+0x6044dc> │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlalbbeq r6, ip, r8, r6 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r2, r8, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r9, r4, #232, 2 @ 0x3a │ │ │ │ + rsbeq r9, r4, #224, 2 @ 0x38 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 6, 4, cr4, cr9, cr0, {1} │ │ │ │ stmdbpl ip, {r0, r6, sl, fp, lr}^ │ │ │ │ subcs r4, pc, sp, lsr #8 │ │ │ │ strbtvc r6, [pc], #-3187 @ 1371550 <__bss_end__@@Base+0x604534> │ │ │ │ cmpmi r5, r0, lsr #4 │ │ │ │ cmpmi r2, r4, asr #10 │ │ │ │ ldclcs 12, cr4, [r4, #-340] @ 0xfffffeac │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r9, r4, #0, 12 │ │ │ │ - rsbeq r9, r4, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq r9, r4, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq r9, r4, #48, 12 @ 0x3000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsl r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ movtpl r4, #6189 @ 0x182d │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r9, r4, #200, 14 @ 0x3200000 │ │ │ │ + rsbeq r9, r4, #192, 14 @ 0x3000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r0, asr #3 │ │ │ │ - rsbeq r9, r4, #224, 10 @ 0x38000000 │ │ │ │ + rsbeq r9, r4, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0x014c8298 │ │ │ │ - rsbeq r9, r4, #64, 18 @ 0x100000 │ │ │ │ + rsbeq r9, r4, #48, 18 @ 0xc0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stceq 7, cr0, [r8], {42} @ 0x2a │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r9, r4, #0 │ │ │ │ rsbeq r8, r4, #248, 30 @ 0x3e0 │ │ │ │ rsbeq r8, r4, #240, 30 @ 0x3c0 │ │ │ │ rsbeq r8, r4, #216, 30 @ 0x360 │ │ │ │ rsbeq r8, r4, #208, 30 @ 0x340 │ │ │ │ rsbeq r8, r4, #200, 30 @ 0x320 │ │ │ │ rsbeq r8, r4, #192, 30 @ 0x300 │ │ │ │ rsbeq r8, r4, #184, 30 @ 0x2e0 │ │ │ │ rsbeq r8, r4, #176, 30 @ 0x2c0 │ │ │ │ rsbeq r8, r4, #168, 30 @ 0x2a0 │ │ │ │ rsbeq r8, r4, #160, 30 @ 0x280 │ │ │ │ rsbeq r8, r4, #152, 30 @ 0x260 │ │ │ │ rsbeq r8, r4, #144, 30 @ 0x240 │ │ │ │ rsbeq r8, r4, #136, 30 @ 0x220 │ │ │ │ rsbeq r8, r4, #128, 30 @ 0x200 │ │ │ │ + rsbeq r8, r4, #120, 30 @ 0x1e0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq sl, r5, r8, lsl #15 │ │ │ │ - rsbeq r9, r4, #144, 6 @ 0x40000002 │ │ │ │ - rsbeq r9, r4, #200, 2 @ 0x32 │ │ │ │ + rsbeq r9, r4, #136, 6 @ 0x20000002 │ │ │ │ + rsbeq r9, r4, #192, 2 @ 0x30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sl, r5, r8, ror r8 │ │ │ │ strdeq fp, [sl, r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlaltteq r8, ip, r8, r2 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r2, r0, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sl, r3, #24, 30 @ 0x60 │ │ │ │ + rsbeq sl, r3, #16, 30 @ 0x40 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 12, 4, cr4, cr1, cr0, {1} │ │ │ │ strbmi r5, [r1, -r7, asr #10] │ │ │ │ ldclvs 0, cr2, [r3], #-276 @ 0xfffffeec │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ strbmi r4, [r4, #-325] @ 0xfffffebb │ │ │ │ ldmdaeq r8, {r1, r4, r6, sl, ip, lr} │ │ │ │ @ instruction: 0x512c050f │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq fp, r3, #0, 4 │ │ │ │ - rsbeq fp, r3, #48, 4 │ │ │ │ + rsbeq fp, r3, #248, 2 @ 0x3e │ │ │ │ + rsbeq fp, r3, #40, 4 @ 0x80000002 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsr #32 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ cdpeq 3, 7, cr7, cr0, cr12, {3} │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r3, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq fp, r3, #144, 8 @ 0x90000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r0, lsl #18 │ │ │ │ - rsbeq fp, r3, #224, 2 @ 0x38 │ │ │ │ + rsbeq fp, r3, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlaltbeq r6, ip, r8, pc @ │ │ │ │ - rsbeq fp, r3, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq fp, r3, #104, 12 @ 0x6800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x532d5349 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq sl, r3, #56, 24 @ 0x3800 │ │ │ │ rsbeq sl, r3, #48, 24 @ 0x3000 │ │ │ │ rsbeq sl, r3, #40, 24 @ 0x2800 │ │ │ │ rsbeq sl, r3, #32, 24 @ 0x2000 │ │ │ │ rsbeq sl, r3, #24, 24 @ 0x1800 │ │ │ │ rsbeq sl, r3, #8, 24 @ 0x800 │ │ │ │ rsbeq sl, r3, #120, 22 @ 0x1e000 │ │ │ │ rsbeq sl, r3, #112, 22 @ 0x1c000 │ │ │ │ rsbeq sl, r3, #104, 22 @ 0x1a000 │ │ │ │ rsbeq sl, r3, #96, 22 @ 0x18000 │ │ │ │ rsbeq sl, r3, #88, 22 @ 0x16000 │ │ │ │ rsbeq sl, r3, #64, 22 @ 0x10000 │ │ │ │ rsbeq sl, r3, #56, 22 @ 0xe000 │ │ │ │ rsbeq sl, r3, #48, 22 @ 0xc000 │ │ │ │ rsbeq sl, r3, #40, 22 @ 0xa000 │ │ │ │ + rsbeq sl, r3, #32, 22 @ 0x8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r7, r5, r0, ror r7 │ │ │ │ - rsbeq sl, r3, #200, 30 @ 0x320 │ │ │ │ - rsbeq sl, r3, #216, 28 @ 0xd80 │ │ │ │ + rsbeq sl, r3, #192, 30 @ 0x300 │ │ │ │ + rsbeq sl, r3, #208, 28 @ 0xd00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r7, r5, r0, lsl #16 │ │ │ │ @ instruction: 0x018ab3b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cdpcs 15, 1, cr0, cr1, cr9, {0} │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ strdeq r6, [ip, #-248] @ 0xffffff08 │ │ │ │ @@ -1251735,438 +1251735,438 @@ │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq r1, r5, #224, 14 @ 0x3800000 │ │ │ │ rsbseq r1, r5, #208, 14 @ 0x3400000 │ │ │ │ rsbseq r1, r5, #192, 14 @ 0x3000000 │ │ │ │ rsbseq r1, r5, #176, 14 @ 0x2c00000 │ │ │ │ teqcc r1, r0, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r7, r4, #136 @ 0x88 │ │ │ │ rsbeq r7, r4, #128 @ 0x80 │ │ │ │ rsbeq r7, r4, #120 @ 0x78 │ │ │ │ rsbeq r7, r4, #112 @ 0x70 │ │ │ │ + rsbeq r7, r4, #104 @ 0x68 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq r9, r5, #8, 10 @ 0x2000000 │ │ │ │ rsbseq r9, r5, #0, 10 │ │ │ │ rsbseq r9, r5, #248, 8 @ 0xf8000000 │ │ │ │ rsbseq r9, r5, #240, 8 @ 0xf0000000 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r7, r8, #216, 16 @ 0xd80000 │ │ │ │ rsbeq r7, r8, #208, 16 @ 0xd00000 │ │ │ │ rsbeq r7, r8, #200, 16 @ 0xc80000 │ │ │ │ rsbeq r7, r8, #192, 16 @ 0xc00000 │ │ │ │ + rsbeq r7, r8, #184, 16 @ 0xb80000 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r7, r8, #8, 6 @ 0x20000000 │ │ │ │ rsbeq r7, r8, #0, 6 │ │ │ │ rsbeq r7, r8, #248, 4 @ 0x8000000f │ │ │ │ rsbeq r7, r8, #240, 4 │ │ │ │ + rsbeq r7, r8, #232, 4 @ 0x8000000e │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r7, r8, #208 @ 0xd0 │ │ │ │ rsbeq r7, r8, #200 @ 0xc8 │ │ │ │ rsbeq r7, r8, #192 @ 0xc0 │ │ │ │ rsbeq r7, r8, #184 @ 0xb8 │ │ │ │ + rsbeq r7, r8, #176 @ 0xb0 │ │ │ │ stceq 5, cr4, [r9, #-336] @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r6, r8, #80, 24 @ 0x5000 │ │ │ │ rsbeq r6, r8, #72, 24 @ 0x4800 │ │ │ │ rsbeq r6, r8, #64, 24 @ 0x4000 │ │ │ │ rsbeq r6, r8, #56, 24 @ 0x3800 │ │ │ │ + rsbeq r6, r8, #48, 24 @ 0x3000 │ │ │ │ strbtvc r7, [r1], #-45 @ 0xffffffd3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r6, r8, #168, 18 @ 0x2a0000 │ │ │ │ rsbeq r6, r8, #160, 18 @ 0x280000 │ │ │ │ rsbeq r6, r8, #152, 18 @ 0x260000 │ │ │ │ rsbeq r6, r8, #144, 18 @ 0x240000 │ │ │ │ + rsbeq r6, r8, #136, 18 @ 0x220000 │ │ │ │ strbvs r5, [r4, #-3948]! @ 0xfffff094 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r6, r8, #80, 14 @ 0x1400000 │ │ │ │ rsbeq r6, r8, #64, 14 @ 0x1000000 │ │ │ │ rsbeq r6, r8, #40, 14 @ 0xa00000 │ │ │ │ rsbeq r6, r8, #32, 14 @ 0x800000 │ │ │ │ + rsbeq r6, r8, #24, 14 @ 0x600000 │ │ │ │ mrrcmi 13, 4, r4, r0, cr9 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r5, r8, #128, 2 │ │ │ │ rsbeq r5, r8, #120, 2 │ │ │ │ rsbeq r5, r8, #112, 2 │ │ │ │ rsbeq r5, r8, #104, 2 │ │ │ │ + rsbeq r5, r8, #96, 2 │ │ │ │ tstmi lr, lr │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r4, r8, #104, 30 @ 0x1a0 │ │ │ │ rsbeq r4, r8, #96, 30 @ 0x180 │ │ │ │ rsbeq r4, r8, #88, 30 @ 0x160 │ │ │ │ rsbeq r4, r8, #80, 30 @ 0x140 │ │ │ │ + rsbeq r4, r8, #72, 30 @ 0x120 │ │ │ │ svceq 0x0045544f │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r8, #248, 24 @ 0xf800 │ │ │ │ rsbeq r3, r8, #240, 24 @ 0xf000 │ │ │ │ rsbeq r3, r8, #232, 24 @ 0xe800 │ │ │ │ rsbeq r3, r8, #224, 24 @ 0xe000 │ │ │ │ + rsbeq r3, r8, #216, 24 @ 0xd800 │ │ │ │ strbpl r5, [pc], #-1361 @ 1374a0c <__bss_end__@@Base+0x6079f0> │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r8, #224, 18 @ 0x380000 │ │ │ │ rsbeq r3, r8, #216, 18 @ 0x360000 │ │ │ │ rsbeq r3, r8, #208, 18 @ 0x340000 │ │ │ │ rsbeq r3, r8, #200, 18 @ 0x320000 │ │ │ │ + rsbeq r3, r8, #192, 18 @ 0x300000 │ │ │ │ mcrmi 13, 2, r2, cr6, cr0, {2} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r8, #200, 12 @ 0xc800000 │ │ │ │ rsbeq r3, r8, #192, 12 @ 0xc000000 │ │ │ │ rsbeq r3, r8, #184, 12 @ 0xb800000 │ │ │ │ rsbeq r3, r8, #176, 12 @ 0xb000000 │ │ │ │ + rsbeq r3, r8, #168, 12 @ 0xa800000 │ │ │ │ strne r4, [pc], #-1364 @ 1374a3c <__bss_end__@@Base+0x607a20> │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r8, #200, 6 @ 0x20000003 │ │ │ │ rsbeq r3, r8, #192, 6 │ │ │ │ rsbeq r3, r8, #168, 6 @ 0xa0000002 │ │ │ │ rsbeq r3, r8, #160, 6 @ 0x80000002 │ │ │ │ + rsbeq r3, r8, #152, 6 @ 0x60000002 │ │ │ │ svceq 0x0008514e │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r8, #72, 2 │ │ │ │ rsbeq r3, r8, #64, 2 │ │ │ │ rsbeq r3, r8, #56, 2 │ │ │ │ rsbeq r3, r8, #40, 2 │ │ │ │ + rsbeq r3, r8, #32, 2 │ │ │ │ ldmdaeq r0, {r1, r4, r6, r8, r9, sl, fp, lr}^ │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r2, r8, #248, 28 @ 0xf80 │ │ │ │ rsbeq r2, r8, #240, 28 @ 0xf00 │ │ │ │ rsbeq r2, r8, #232, 28 @ 0xe80 │ │ │ │ rsbeq r2, r8, #224, 28 @ 0xe00 │ │ │ │ + rsbeq r2, r8, #216, 28 @ 0xd80 │ │ │ │ ldrbmi r5, [r0, #-2388] @ 0xfffff6ac │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r2, r4, #112, 12 @ 0x7000000 │ │ │ │ rsbeq r2, r4, #104, 12 @ 0x6800000 │ │ │ │ rsbeq r2, r4, #96, 12 @ 0x6000000 │ │ │ │ rsbeq r2, r4, #88, 12 @ 0x5800000 │ │ │ │ + rsbeq r2, r4, #80, 12 @ 0x5000000 │ │ │ │ blmi 1ef7ed8 <__bss_end__@@Base+0x118aebc> │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq r6, r5, #56, 2 │ │ │ │ rsbseq r6, r5, #48, 2 │ │ │ │ rsbseq r6, r5, #40, 2 │ │ │ │ rsbseq r6, r5, #32, 2 │ │ │ │ stmdbeq r1!, {r2, r4, r6, r8, sl, lr} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r1, r2, #24, 2 │ │ │ │ rsbeq r1, r2, #16, 2 │ │ │ │ rsbeq r1, r2, #8, 2 │ │ │ │ rsbeq r1, r2, #112 @ 0x70 │ │ │ │ + rsbeq r1, r2, #64 @ 0x40 │ │ │ │ stclcs 15, cr4, [lr, #-292] @ 0xfffffedc │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq r0, r5, #144, 28 @ 0x900 │ │ │ │ rsbseq r0, r5, #128, 28 @ 0x800 │ │ │ │ rsbseq r0, r5, #112, 28 @ 0x700 │ │ │ │ rsbseq r0, r5, #96, 28 @ 0x600 │ │ │ │ addeq r1, sl, #-2147483627 @ 0x80000015 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq lr, r2, #136, 24 @ 0x8800 │ │ │ │ rsbeq lr, r2, #128, 24 @ 0x8000 │ │ │ │ rsbeq lr, r2, #120, 24 @ 0x7800 │ │ │ │ rsbeq lr, r2, #112, 24 @ 0x7000 │ │ │ │ + rsbeq lr, r2, #104, 24 @ 0x6800 │ │ │ │ cdpcs 15, 0, cr0, cr5, cr9, {0} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r7, r3, #16, 18 @ 0x40000 │ │ │ │ rsbeq r7, r3, #8, 18 @ 0x20000 │ │ │ │ rsbeq r7, r3, #0, 18 │ │ │ │ rsbeq r7, r3, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq r7, r3, #240, 16 @ 0xf00000 │ │ │ │ strbpl r5, [r7, #-577] @ 0xfffffdbf │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r1, r5, #200, 28 @ 0xc80 │ │ │ │ rsbeq r1, r5, #192, 28 @ 0xc00 │ │ │ │ rsbeq r1, r5, #184, 28 @ 0xb80 │ │ │ │ rsbeq r1, r5, #176, 28 @ 0xb00 │ │ │ │ + rsbeq r1, r5, #168, 28 @ 0xa80 │ │ │ │ stccs 15, cr0, [r5], {8} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq ip, r4, #216, 28 @ 0xd80 │ │ │ │ rsbeq ip, r4, #208, 28 @ 0xd00 │ │ │ │ rsbeq ip, r4, #200, 28 @ 0xc80 │ │ │ │ rsbeq ip, r4, #192, 28 @ 0xc00 │ │ │ │ + rsbeq ip, r4, #184, 28 @ 0xb80 │ │ │ │ strbpl r5, [pc], #-1361 @ 1374b44 <__bss_end__@@Base+0x607b28> │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r1, r3, #40, 20 @ 0x28000 │ │ │ │ rsbeq r1, r3, #32, 20 @ 0x20000 │ │ │ │ rsbeq r1, r3, #24, 20 @ 0x18000 │ │ │ │ rsbeq r1, r3, #16, 20 @ 0x10000 │ │ │ │ + rsbeq r1, r3, #8, 20 @ 0x8000 │ │ │ │ streq r0, [pc], #-2361 @ 1374b5c <__bss_end__@@Base+0x607b40> │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq fp, r4, #216, 6 @ 0x60000003 │ │ │ │ rsbeq fp, r4, #208, 6 @ 0x40000003 │ │ │ │ rsbeq fp, r4, #200, 6 @ 0x20000003 │ │ │ │ rsbeq fp, r4, #192, 6 │ │ │ │ + rsbeq fp, r4, #144, 6 @ 0x40000002 │ │ │ │ strbeq r4, [lr], -r9, asr #30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r1, r8, #232, 20 @ 0xe8000 │ │ │ │ rsbeq r1, r8, #224, 20 @ 0xe0000 │ │ │ │ rsbeq r1, r8, #216, 20 @ 0xd8000 │ │ │ │ rsbeq r1, r8, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq r1, r8, #200, 20 @ 0xc8000 │ │ │ │ strtpl r0, [ip], #-271 @ 0xfffffef1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq pc, r7, #112 @ 0x70 │ │ │ │ rsbeq pc, r7, #104 @ 0x68 │ │ │ │ rsbeq pc, r7, #48 @ 0x30 │ │ │ │ rsbeq pc, r7, #40 @ 0x28 │ │ │ │ + rsbeq pc, r7, #16 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r7, #16, 10 @ 0x4000000 │ │ │ │ rsbeq r3, r7, #8, 10 @ 0x2000000 │ │ │ │ rsbeq r3, r7, #0, 10 │ │ │ │ rsbeq r3, r7, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq r3, r7, #240, 8 @ 0xf0000000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq fp, r3, #8, 12 @ 0x800000 │ │ │ │ rsbeq fp, r3, #0, 12 │ │ │ │ rsbeq fp, r3, #248, 10 @ 0x3e000000 │ │ │ │ rsbeq fp, r3, #240, 10 @ 0x3c000000 │ │ │ │ + rsbeq fp, r3, #232, 10 @ 0x3a000000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r8, r9, #144, 10 @ 0x24000000 │ │ │ │ rsbeq r8, r9, #136, 10 @ 0x22000000 │ │ │ │ rsbeq r8, r9, #128, 10 @ 0x20000000 │ │ │ │ rsbeq r8, r9, #120, 10 @ 0x1e000000 │ │ │ │ + rsbeq r8, r9, #112, 10 @ 0x1c000000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq lr, sp, #24, 20 @ 0x18000 │ │ │ │ rsbeq lr, sp, #16, 20 @ 0x10000 │ │ │ │ rsbeq lr, sp, #8, 20 @ 0x8000 │ │ │ │ rsbeq lr, sp, #0, 20 │ │ │ │ + rsbeq lr, sp, #248, 18 @ 0x3e0000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r1, r2, #16, 24 @ 0x1000 │ │ │ │ rsbeq r1, r2, #8, 24 @ 0x800 │ │ │ │ rsbeq r1, r2, #0, 24 │ │ │ │ rsbeq r1, r2, #248, 22 @ 0x3e000 │ │ │ │ + rsbeq r1, r2, #240, 22 @ 0x3c000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r2, r3, #216, 8 @ 0xd8000000 │ │ │ │ rsbeq r2, r3, #208, 8 @ 0xd0000000 │ │ │ │ rsbeq r2, r3, #200, 8 @ 0xc8000000 │ │ │ │ rsbeq r2, r3, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq r2, r3, #184, 8 @ 0xb8000000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq r7, r5, #160, 16 @ 0xa00000 │ │ │ │ rsbseq r7, r5, #152, 16 @ 0x980000 │ │ │ │ rsbseq r7, r5, #144, 16 @ 0x900000 │ │ │ │ rsbseq r7, r5, #136, 16 @ 0x880000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r3, #80, 24 @ 0x5000 │ │ │ │ rsbeq r3, r3, #64, 24 @ 0x4000 │ │ │ │ rsbeq r3, r3, #56, 24 @ 0x3800 │ │ │ │ rsbeq r3, r3, #48, 24 @ 0x3000 │ │ │ │ + rsbeq r3, r3, #40, 24 @ 0x2800 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r1, r7, #200, 6 @ 0x20000003 │ │ │ │ rsbeq r1, r7, #192, 6 │ │ │ │ rsbeq r1, r7, #184, 6 @ 0xe0000002 │ │ │ │ rsbeq r1, r7, #176, 6 @ 0xc0000002 │ │ │ │ + rsbeq r1, r7, #168, 6 @ 0xa0000002 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq sp, r3, #208 @ 0xd0 │ │ │ │ rsbeq sp, r3, #200 @ 0xc8 │ │ │ │ rsbeq sp, r3, #184 @ 0xb8 │ │ │ │ rsbeq sp, r3, #176 @ 0xb0 │ │ │ │ + rsbeq sp, r3, #168 @ 0xa8 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r6, r9, #152 @ 0x98 │ │ │ │ rsbeq r6, r9, #144 @ 0x90 │ │ │ │ rsbeq r6, r9, #128 @ 0x80 │ │ │ │ rsbeq r6, r9, #120 @ 0x78 │ │ │ │ + rsbeq r6, r9, #96 @ 0x60 │ │ │ │ andeq r5, sl, lr, asr #6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq pc, r2, #248, 12 @ 0xf800000 │ │ │ │ rsbeq pc, r2, #240, 12 @ 0xf000000 │ │ │ │ rsbeq pc, r2, #232, 12 @ 0xe800000 │ │ │ │ rsbeq pc, r2, #224, 12 @ 0xe000000 │ │ │ │ + rsbeq pc, r2, #216, 12 @ 0xd800000 │ │ │ │ movtmi r5, #58694 @ 0xe546 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r5, r9, #176, 18 @ 0x2c0000 │ │ │ │ rsbeq r5, r9, #136, 18 @ 0x220000 │ │ │ │ rsbeq r5, r9, #80, 18 @ 0x140000 │ │ │ │ rsbeq r5, r9, #72, 18 @ 0x120000 │ │ │ │ + rsbeq r5, r9, #40, 18 @ 0xa0000 │ │ │ │ streq r0, [pc, #-2234] @ 1374422 <__bss_end__@@Base+0x607406> │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r2, r7, #8, 22 @ 0x2000 │ │ │ │ rsbeq r2, r7, #240, 20 @ 0xf0000 │ │ │ │ rsbeq r2, r7, #232, 20 @ 0xe8000 │ │ │ │ rsbeq r2, r7, #224, 20 @ 0xe0000 │ │ │ │ + rsbeq r2, r7, #216, 20 @ 0xd8000 │ │ │ │ ldrbpl r2, [r1, #-3077] @ 0xfffff3fb │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq sl, r4, #72, 2 │ │ │ │ rsbseq sl, r4, #64, 2 │ │ │ │ rsbseq sl, r4, #48, 2 │ │ │ │ rsbseq sl, r4, #40, 2 │ │ │ │ @ instruction: 0x064d4554 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r4, r4, #160, 6 @ 0x80000002 │ │ │ │ rsbeq r4, r4, #152, 6 @ 0x60000002 │ │ │ │ rsbeq r4, r4, #144, 6 @ 0x40000002 │ │ │ │ rsbeq r4, r4, #136, 6 @ 0x20000002 │ │ │ │ + rsbeq r4, r4, #128, 6 │ │ │ │ stmdaeq r1, {r1, r6, sl, lr}^ │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq pc, r4, #80, 10 @ 0x14000000 │ │ │ │ rsbeq pc, r4, #56, 10 @ 0xe000000 │ │ │ │ rsbeq pc, r4, #48, 10 @ 0xc000000 │ │ │ │ rsbeq pc, r4, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq pc, r4, #32, 10 @ 0x8000000 │ │ │ │ svceq 0x00084552 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r1, r5, #88 @ 0x58 │ │ │ │ rsbeq r1, r5, #80 @ 0x50 │ │ │ │ rsbeq r1, r5, #72 @ 0x48 │ │ │ │ rsbeq r1, r5, #64 @ 0x40 │ │ │ │ + rsbeq r1, r5, #56 @ 0x38 │ │ │ │ stccs 15, cr0, [r7], {9} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq lr, r4, #184, 16 @ 0xb80000 │ │ │ │ rsbeq lr, r4, #176, 16 @ 0xb00000 │ │ │ │ rsbeq lr, r4, #168, 16 @ 0xa80000 │ │ │ │ rsbeq lr, r4, #160, 16 @ 0xa00000 │ │ │ │ + rsbeq lr, r4, #152, 16 @ 0x980000 │ │ │ │ strbmi r2, [r4, #-2586] @ 0xfffff5e6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r0, r8, #168 @ 0xa8 │ │ │ │ rsbeq r0, r8, #160 @ 0xa0 │ │ │ │ rsbeq r0, r8, #152 @ 0x98 │ │ │ │ rsbeq r0, r8, #144 @ 0x90 │ │ │ │ + rsbeq r0, r8, #136 @ 0x88 │ │ │ │ stmdbeq sl!, {r1, r2, r3, r6, r8, r9, ip, lr} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq ip, r7, #104, 22 @ 0x1a000 │ │ │ │ rsbeq ip, r7, #96, 22 @ 0x18000 │ │ │ │ rsbeq ip, r7, #88, 22 @ 0x16000 │ │ │ │ rsbeq ip, r7, #80, 22 @ 0x14000 │ │ │ │ + rsbeq ip, r7, #72, 22 @ 0x12000 │ │ │ │ subspl r5, r9, sp, lsr #8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq fp, r2, #88, 28 @ 0x580 │ │ │ │ rsbeq fp, r2, #80, 28 @ 0x500 │ │ │ │ rsbeq fp, r2, #72, 28 @ 0x480 │ │ │ │ rsbeq fp, r2, #64, 28 @ 0x400 │ │ │ │ + rsbeq fp, r2, #56, 28 @ 0x380 │ │ │ │ svceq 0x00083735 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r2, r5, #176, 20 @ 0xb0000 │ │ │ │ rsbeq r2, r5, #168, 20 @ 0xa8000 │ │ │ │ rsbeq r2, r5, #160, 20 @ 0xa0000 │ │ │ │ rsbeq r2, r5, #152, 20 @ 0x98000 │ │ │ │ + rsbeq r2, r5, #144, 20 @ 0x90000 │ │ │ │ strbmi r2, [r9], -r2, lsl #24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq sp, r2, #200, 30 @ 0x320 │ │ │ │ rsbeq sp, r2, #192, 30 @ 0x300 │ │ │ │ rsbeq sp, r2, #184, 30 @ 0x2e0 │ │ │ │ rsbeq sp, r2, #176, 30 @ 0x2c0 │ │ │ │ + rsbeq sp, r2, #168, 30 @ 0x2a0 │ │ │ │ svcmi 0x0055512c │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r5, r3, #200, 6 @ 0x20000003 │ │ │ │ rsbeq r5, r3, #192, 6 │ │ │ │ rsbeq r5, r3, #184, 6 @ 0xe0000002 │ │ │ │ rsbeq r5, r3, #176, 6 @ 0xc0000002 │ │ │ │ + rsbeq r5, r3, #168, 6 @ 0xa0000002 │ │ │ │ streq r1, [sp, -r1, lsr #10] │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r2, r7, #120 @ 0x78 │ │ │ │ rsbeq r2, r7, #112 @ 0x70 │ │ │ │ rsbeq r2, r7, #104 @ 0x68 │ │ │ │ rsbeq r2, r7, #96 @ 0x60 │ │ │ │ + rsbeq r2, r7, #88 @ 0x58 │ │ │ │ ldrmi r0, [r1, #-3404] @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq sl, r4, #24, 10 @ 0x6000000 │ │ │ │ rsbeq sl, r4, #16, 10 @ 0x4000000 │ │ │ │ rsbeq sl, r4, #8, 10 @ 0x2000000 │ │ │ │ rsbeq sl, r4, #0, 10 │ │ │ │ + rsbeq sl, r4, #248, 8 @ 0xf8000000 │ │ │ │ cmpmi sp, pc, asr #4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq pc, r4, #208, 18 @ 0x340000 │ │ │ │ rsbseq pc, r4, #136, 18 @ 0x220000 │ │ │ │ rsbseq pc, r4, #120, 18 @ 0x1e0000 │ │ │ │ rsbseq pc, r4, #104, 18 @ 0x1a0000 │ │ │ │ stmdbmi ip!, {r0, r1, r2, r3, r9} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r7, #88, 18 @ 0x160000 │ │ │ │ rsbeq r3, r7, #80, 18 @ 0x140000 │ │ │ │ rsbeq r3, r7, #72, 18 @ 0x120000 │ │ │ │ rsbeq r3, r7, #64, 18 @ 0x100000 │ │ │ │ + rsbeq r3, r7, #56, 18 @ 0xe0000 │ │ │ │ stccs 15, cr0, [r3], {8} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r6, r3, #208 @ 0xd0 │ │ │ │ rsbeq r6, r3, #200 @ 0xc8 │ │ │ │ rsbeq r6, r3, #192 @ 0xc0 │ │ │ │ rsbeq r6, r3, #184 @ 0xb8 │ │ │ │ + rsbeq r6, r3, #168 @ 0xa8 │ │ │ │ stmdaeq r2, {r0, r1, r2, r3, r5, r9, ip, sp} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r4, r3, #24, 18 @ 0x60000 │ │ │ │ rsbeq r4, r3, #16, 18 @ 0x40000 │ │ │ │ rsbeq r4, r3, #8, 18 @ 0x20000 │ │ │ │ rsbeq r4, r3, #0, 18 │ │ │ │ + rsbeq r4, r3, #248, 16 @ 0xf80000 │ │ │ │ streq r0, [pc, #-2352] @ 137455c <__bss_end__@@Base+0x607540> │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r0, r4, #16, 14 @ 0x400000 │ │ │ │ rsbeq r0, r4, #8, 14 @ 0x200000 │ │ │ │ rsbeq r0, r4, #0, 14 │ │ │ │ rsbeq r0, r4, #248, 12 @ 0xf800000 │ │ │ │ + rsbeq r0, r4, #240, 12 @ 0xf000000 │ │ │ │ ldrbmi r2, [r4, #-3417] @ 0xfffff2a7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq r9, r4, #56, 10 @ 0xe000000 │ │ │ │ rsbseq r9, r4, #48, 10 @ 0xc000000 │ │ │ │ rsbseq r9, r4, #40, 10 @ 0xa000000 │ │ │ │ rsbseq r9, r4, #32, 10 @ 0x8000000 │ │ │ │ streq r5, [pc], #-591 @ 1374ebc <__bss_end__@@Base+0x607ea0> │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq sp, r2, #88, 10 @ 0x16000000 │ │ │ │ rsbeq sp, r2, #80, 10 @ 0x14000000 │ │ │ │ rsbeq sp, r2, #72, 10 @ 0x12000000 │ │ │ │ rsbeq sp, r2, #64, 10 @ 0x10000000 │ │ │ │ + rsbeq sp, r2, #56, 10 @ 0xe000000 │ │ │ │ strbpl r4, [r1], #-3655 @ 0xfffff1b9 │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbeq r4, r6, #208, 16 @ 0xd00000 │ │ │ │ rsbeq r4, r6, #200, 16 @ 0xc80000 │ │ │ │ rsbeq r4, r6, #192, 16 @ 0xc00000 │ │ │ │ rsbeq r4, r6, #184, 16 @ 0xb80000 │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq sp, sl, #184, 18 @ 0x2e0000 │ │ │ │ rsbeq sp, sl, #176, 18 @ 0x2c0000 │ │ │ │ rsbeq sp, sl, #168, 18 @ 0x2a0000 │ │ │ │ rsbeq sp, sl, #160, 18 @ 0x280000 │ │ │ │ + rsbeq sp, sl, #152, 18 @ 0x260000 │ │ │ │ eorcc r3, sp, #13107200 @ 0xc80000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r8, r3, #24, 8 @ 0x18000000 │ │ │ │ rsbeq r8, r3, #16, 8 @ 0x10000000 │ │ │ │ rsbeq r8, r3, #8, 8 @ 0x8000000 │ │ │ │ rsbeq r8, r3, #0, 8 │ │ │ │ + rsbeq r8, r3, #248, 6 @ 0xe0000003 │ │ │ │ rsbsvc r6, r3, lr, lsr #24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r9, r3, #152, 28 @ 0x980 │ │ │ │ rsbeq r9, r3, #144, 28 @ 0x900 │ │ │ │ rsbeq r9, r3, #136, 28 @ 0x880 │ │ │ │ rsbeq r9, r3, #128, 28 @ 0x800 │ │ │ │ + rsbeq r9, r3, #120, 28 @ 0x780 │ │ │ │ beq 1635734 <__bss_end__@@Base+0x8c8718> │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq pc, sl, #0, 26 │ │ │ │ rsbeq pc, sl, #248, 24 @ 0xf800 │ │ │ │ rsbeq pc, sl, #240, 24 @ 0xf000 │ │ │ │ rsbeq pc, sl, #232, 24 @ 0xe800 │ │ │ │ + rsbeq pc, sl, #224, 24 @ 0xe000 │ │ │ │ strbmi r2, [fp, #-3597] @ 0xfffff1f3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r5, r5, #64, 16 @ 0x400000 │ │ │ │ rsbeq r5, r5, #48, 16 @ 0x300000 │ │ │ │ rsbeq r5, r5, #40, 16 @ 0x280000 │ │ │ │ rsbeq r5, r5, #24, 16 @ 0x180000 │ │ │ │ + rsbeq r5, r5, #16, 16 @ 0x100000 │ │ │ │ bleq 2723410 <__bss_end__@@Base+0x19b63f4> │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbeq pc, r5, #56 @ 0x38 │ │ │ │ rsbeq pc, r5, #48 @ 0x30 │ │ │ │ rsbeq pc, r5, #40 @ 0x28 │ │ │ │ rsbeq pc, r5, #32 │ │ │ │ ldrbpl r2, [r1, #-3077] @ 0xfffff3fb │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq lr, r7, #144 @ 0x90 │ │ │ │ rsbeq lr, r7, #136 @ 0x88 │ │ │ │ rsbeq lr, r7, #128 @ 0x80 │ │ │ │ rsbeq lr, r7, #120 @ 0x78 │ │ │ │ + rsbeq lr, r7, #112 @ 0x70 │ │ │ │ cdpcs 15, 0, cr0, cr7, cr10, {0} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq ip, r7, #56 @ 0x38 │ │ │ │ rsbeq ip, r7, #48 @ 0x30 │ │ │ │ rsbeq ip, r7, #40 @ 0x28 │ │ │ │ rsbeq ip, r7, #32 │ │ │ │ + rsbeq ip, r7, #24 │ │ │ │ strtpl r5, [sp], #-2373 @ 0xfffff6bb │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq fp, r4, #216, 18 @ 0x360000 │ │ │ │ rsbseq fp, r4, #208, 18 @ 0x340000 │ │ │ │ rsbseq fp, r4, #200, 18 @ 0x320000 │ │ │ │ rsbseq fp, r4, #192, 18 @ 0x300000 │ │ │ │ @ instruction: 0x512c050f │ │ │ │ @@ -1252179,222 +1252179,222 @@ │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbeq r0, r6, #112, 2 │ │ │ │ rsbeq r0, r6, #104, 2 │ │ │ │ rsbeq r0, r6, #96, 2 │ │ │ │ rsbeq r0, r6, #88, 2 │ │ │ │ cdpmi 6, 5, cr4, cr5, cr13, {1} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r0, r6, #0, 28 │ │ │ │ + rsbeq r0, r6, #8, 28 @ 0x80 │ │ │ │ rsbeq r0, r6, #248, 26 @ 0x3e00 │ │ │ │ rsbeq r0, r6, #240, 26 @ 0x3c00 │ │ │ │ rsbeq r0, r6, #232, 26 @ 0x3a00 │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r5, r4, #16, 4 │ │ │ │ rsbeq r5, r4, #8, 4 @ 0x80000000 │ │ │ │ rsbeq r5, r4, #0, 4 │ │ │ │ rsbeq r5, r4, #248, 2 @ 0x3e │ │ │ │ + rsbeq r5, r4, #240, 2 @ 0x3c │ │ │ │ andeq r1, r2, r2, lsl r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r9, r3, #232, 4 @ 0x8000000e │ │ │ │ rsbeq r9, r3, #224, 4 │ │ │ │ rsbeq r9, r3, #216, 4 @ 0x8000000d │ │ │ │ rsbeq r9, r3, #208, 4 │ │ │ │ + rsbeq r9, r3, #200, 4 @ 0x8000000c │ │ │ │ movwmi r0, #48405 @ 0xbd15 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r1, r4, #8, 12 @ 0x800000 │ │ │ │ rsbeq r1, r4, #0, 12 │ │ │ │ rsbeq r1, r4, #168, 10 @ 0x2a000000 │ │ │ │ rsbeq r1, r4, #160, 10 @ 0x28000000 │ │ │ │ + rsbeq r1, r4, #120, 10 @ 0x1e000000 │ │ │ │ stccs 15, cr0, [r7], {8} │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq lr, sp, #64, 28 @ 0x400 │ │ │ │ rsbeq lr, sp, #56, 28 @ 0x380 │ │ │ │ rsbeq lr, sp, #48, 28 @ 0x300 │ │ │ │ rsbeq lr, sp, #40, 28 @ 0x280 │ │ │ │ + rsbeq lr, sp, #32, 28 @ 0x200 │ │ │ │ stmdaeq pc, {r2, r3, r8}^ @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbeq r1, r6, #208, 6 @ 0x40000003 │ │ │ │ rsbeq r1, r6, #200, 6 @ 0x20000003 │ │ │ │ rsbeq r1, r6, #144, 6 @ 0x40000002 │ │ │ │ rsbeq r1, r6, #136, 6 @ 0x20000002 │ │ │ │ stccs 15, cr0, [r9], {76} @ 0x4c │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq r6, r5, #224, 28 @ 0xe00 │ │ │ │ rsbseq r6, r5, #216, 28 @ 0xd80 │ │ │ │ rsbseq r6, r5, #208, 28 @ 0xd00 │ │ │ │ rsbseq r6, r5, #200, 28 @ 0xc80 │ │ │ │ subpl r4, sp, r3, asr r9 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq sp, sl, #88, 28 @ 0x580 │ │ │ │ rsbeq sp, sl, #80, 28 @ 0x500 │ │ │ │ rsbeq sp, sl, #72, 28 @ 0x480 │ │ │ │ rsbeq sp, sl, #64, 28 @ 0x400 │ │ │ │ + rsbeq sp, sl, #56, 28 @ 0x380 │ │ │ │ vstrne d4, [ip, #-268] @ 0xfffffef4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq sp, r3, #160, 24 @ 0xa000 │ │ │ │ rsbeq sp, r3, #152, 24 @ 0x9800 │ │ │ │ rsbeq sp, r3, #136, 24 @ 0x8800 │ │ │ │ rsbeq sp, r3, #128, 24 @ 0x8000 │ │ │ │ + rsbeq sp, r3, #120, 24 @ 0x7800 │ │ │ │ subspl r5, r9, sp, lsr #8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq ip, r3, #152, 2 @ 0x26 │ │ │ │ rsbeq ip, r3, #144, 2 @ 0x24 │ │ │ │ rsbeq ip, r3, #136, 2 @ 0x22 │ │ │ │ rsbeq ip, r3, #112, 2 │ │ │ │ + rsbeq ip, r3, #104, 2 │ │ │ │ streq r4, [r8], -r1, lsl #30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r2, r2, #184 @ 0xb8 │ │ │ │ rsbeq r2, r2, #176 @ 0xb0 │ │ │ │ rsbeq r2, r2, #168 @ 0xa8 │ │ │ │ rsbeq r2, r2, #144 @ 0x90 │ │ │ │ + rsbeq r2, r2, #80 @ 0x50 │ │ │ │ andsvs pc, r1, lr, lsl #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r5, #128, 18 @ 0x200000 │ │ │ │ rsbeq r3, r5, #120, 18 @ 0x1e0000 │ │ │ │ rsbeq r3, r5, #112, 18 @ 0x1c0000 │ │ │ │ rsbeq r3, r5, #104, 18 @ 0x1a0000 │ │ │ │ + rsbeq r3, r5, #96, 18 @ 0x180000 │ │ │ │ eorscc r3, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r6, r4, #208, 4 │ │ │ │ rsbeq r6, r4, #200, 4 @ 0x8000000c │ │ │ │ rsbeq r6, r4, #192, 4 │ │ │ │ rsbeq r6, r4, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq r6, r4, #176, 4 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r0, r5, #240, 6 @ 0xc0000003 │ │ │ │ rsbeq r0, r5, #232, 6 @ 0xa0000003 │ │ │ │ rsbeq r0, r5, #224, 6 @ 0x80000003 │ │ │ │ rsbeq r0, r5, #216, 6 @ 0x60000003 │ │ │ │ + rsbeq r0, r5, #208, 6 @ 0x40000003 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq lr, r3, #24, 22 @ 0x6000 │ │ │ │ rsbeq lr, r3, #16, 22 @ 0x4000 │ │ │ │ rsbeq lr, r3, #8, 22 @ 0x2000 │ │ │ │ rsbeq lr, r3, #0, 22 │ │ │ │ + rsbeq lr, r3, #248, 20 @ 0xf8000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq pc, r3, #224, 14 @ 0x3800000 │ │ │ │ rsbeq pc, r3, #216, 14 @ 0x3600000 │ │ │ │ rsbeq pc, r3, #208, 14 @ 0x3400000 │ │ │ │ rsbeq pc, r3, #200, 14 @ 0x3200000 │ │ │ │ + rsbeq pc, r3, #192, 14 @ 0x3000000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r6, r3, #56, 24 @ 0x3800 │ │ │ │ rsbeq r6, r3, #48, 24 @ 0x3000 │ │ │ │ rsbeq r6, r3, #40, 24 @ 0x2800 │ │ │ │ rsbeq r6, r3, #32, 24 @ 0x2000 │ │ │ │ + rsbeq r6, r3, #24, 24 @ 0x1800 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq ip, r2, #248, 16 @ 0xf80000 │ │ │ │ rsbeq ip, r2, #240, 16 @ 0xf00000 │ │ │ │ rsbeq ip, r2, #232, 16 @ 0xe80000 │ │ │ │ rsbeq ip, r2, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq ip, r2, #216, 16 @ 0xd80000 │ │ │ │ beq 24c9ec8 <__bss_end__@@Base+0x175ceac> │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r5, r5, #144, 26 @ 0x2400 │ │ │ │ rsbeq r5, r5, #128, 26 @ 0x2000 │ │ │ │ rsbeq r5, r5, #120, 26 @ 0x1e00 │ │ │ │ rsbeq r5, r5, #112, 26 @ 0x1c00 │ │ │ │ + rsbeq r5, r5, #104, 26 @ 0x1a00 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbeq r2, r6, #112, 2 │ │ │ │ rsbeq r2, r6, #104, 2 │ │ │ │ rsbeq r2, r6, #96, 2 │ │ │ │ rsbeq r2, r6, #88, 2 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r0, r3, #88, 6 @ 0x60000001 │ │ │ │ rsbeq r0, r3, #80, 6 @ 0x40000001 │ │ │ │ rsbeq r0, r3, #72, 6 @ 0x20000001 │ │ │ │ rsbeq r0, r3, #64, 6 │ │ │ │ + rsbeq r0, r3, #56, 6 @ 0xe0000000 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r8, r4, #88, 20 @ 0x58000 │ │ │ │ rsbeq r8, r4, #80, 20 @ 0x50000 │ │ │ │ rsbeq r8, r4, #72, 20 @ 0x48000 │ │ │ │ rsbeq r8, r4, #64, 20 @ 0x40000 │ │ │ │ + rsbeq r8, r4, #56, 20 @ 0x38000 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r7, r4, #184, 26 @ 0x2e00 │ │ │ │ rsbeq r7, r4, #176, 26 @ 0x2c00 │ │ │ │ rsbeq r7, r4, #168, 26 @ 0x2a00 │ │ │ │ rsbeq r7, r4, #160, 26 @ 0x2800 │ │ │ │ + rsbeq r7, r4, #152, 26 @ 0x2600 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbseq sp, r4, #152, 22 @ 0x26000 │ │ │ │ rsbseq sp, r4, #144, 22 @ 0x24000 │ │ │ │ rsbseq sp, r4, #136, 22 @ 0x22000 │ │ │ │ rsbseq sp, r4, #128, 22 @ 0x20000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r4, r5, #112, 10 @ 0x1c000000 │ │ │ │ rsbeq r4, r5, #104, 10 @ 0x1a000000 │ │ │ │ rsbeq r4, r5, #96, 10 @ 0x18000000 │ │ │ │ rsbeq r4, r5, #88, 10 @ 0x16000000 │ │ │ │ + rsbeq r4, r5, #80, 10 @ 0x14000000 │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r3, #24, 2 │ │ │ │ rsbeq r3, r3, #16, 2 │ │ │ │ rsbeq r3, r3, #8, 2 │ │ │ │ rsbeq r3, r3, #0, 2 │ │ │ │ + rsbeq r3, r3, #248 @ 0xf8 │ │ │ │ eorcc r3, sp, #13107200 @ 0xc80000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r0, r3, #184, 26 @ 0x2e00 │ │ │ │ rsbeq r0, r3, #176, 26 @ 0x2c00 │ │ │ │ rsbeq r0, r3, #168, 26 @ 0x2a00 │ │ │ │ rsbeq r0, r3, #160, 26 @ 0x2800 │ │ │ │ + rsbeq r0, r3, #152, 26 @ 0x2600 │ │ │ │ rsbsvc r6, r3, lr, lsr #24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq lr, r7, #216, 8 @ 0xd8000000 │ │ │ │ rsbeq lr, r7, #208, 8 @ 0xd0000000 │ │ │ │ rsbeq lr, r7, #200, 8 @ 0xc8000000 │ │ │ │ rsbeq lr, r7, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq lr, r7, #184, 8 @ 0xb8000000 │ │ │ │ mrrcmi 13, 4, r4, r0, cr9 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq ip, r4, #48 @ 0x30 │ │ │ │ rsbeq ip, r4, #32 │ │ │ │ rsbeq ip, r4, #24 │ │ │ │ rsbeq ip, r4, #16 │ │ │ │ + rsbeq ip, r4, #8 │ │ │ │ tstmi lr, lr │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r3, r4, #16, 4 │ │ │ │ rsbeq r3, r4, #8, 4 @ 0x80000000 │ │ │ │ rsbeq r3, r4, #0, 4 │ │ │ │ rsbeq r3, r4, #248, 2 @ 0x3e │ │ │ │ + rsbeq r3, r4, #240, 2 @ 0x3c │ │ │ │ svceq 0x0045544f │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r0, r7, #72, 18 @ 0x120000 │ │ │ │ rsbeq r0, r7, #64, 18 @ 0x100000 │ │ │ │ rsbeq r0, r7, #56, 18 @ 0xe0000 │ │ │ │ rsbeq r0, r7, #32, 18 @ 0x80000 │ │ │ │ + rsbeq r0, r7, #24, 18 @ 0x60000 │ │ │ │ smlsldmi r5, pc, r0, r2 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r9, r4, #224, 16 @ 0xe00000 │ │ │ │ rsbeq r9, r4, #216, 16 @ 0xd80000 │ │ │ │ rsbeq r9, r4, #208, 16 @ 0xd00000 │ │ │ │ rsbeq r9, r4, #200, 16 @ 0xc80000 │ │ │ │ + rsbeq r9, r4, #192, 16 @ 0xc00000 │ │ │ │ ldmdbpl r4, {r2, r4, r6, r8, sl, fp, sp}^ │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq sp, r4, #80, 20 @ 0x50000 │ │ │ │ rsbeq sp, r4, #72, 20 @ 0x48000 │ │ │ │ rsbeq sp, r4, #64, 20 @ 0x40000 │ │ │ │ rsbeq sp, r4, #56, 20 @ 0x38000 │ │ │ │ + rsbeq sp, r4, #48, 20 @ 0x30000 │ │ │ │ @ instruction: 0x532e080f │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq r0, r2, #248, 8 @ 0xf8000000 │ │ │ │ rsbeq r0, r2, #240, 8 @ 0xf0000000 │ │ │ │ rsbeq r0, r2, #232, 8 @ 0xe8000000 │ │ │ │ rsbeq r0, r2, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq r0, r2, #216, 8 @ 0xd8000000 │ │ │ │ strtpl r5, [sp], #-2373 @ 0xfffff6bb │ │ │ │ andeq r0, r0, r5 │ │ │ │ - rsbeq pc, r7, #128, 18 @ 0x200000 │ │ │ │ rsbeq pc, r7, #120, 18 @ 0x1e0000 │ │ │ │ rsbeq pc, r7, #112, 18 @ 0x1c0000 │ │ │ │ rsbeq pc, r7, #104, 18 @ 0x1a0000 │ │ │ │ + rsbeq pc, r7, #96, 18 @ 0x180000 │ │ │ │ mcrmi 13, 2, r2, cr6, cr0, {2} │ │ │ │ andeq r0, r1, ip, lsl r2 │ │ │ │ ldceq 0, cr0, [r5, #-0] │ │ │ │ stmdapl r1, {r1, r2, r8, sl, fp, lr}^ │ │ │ │ beq 23c8870 <__bss_end__@@Base+0x165b854> │ │ │ │ strne r0, [r1, #-1551]! @ 0xfffff9f1 │ │ │ │ svcmi 0x00430b0d │ │ │ │ @@ -1254836,16 +1254836,16 @@ │ │ │ │ rsbseq pc, sl, #72, 14 @ 0x1200000 │ │ │ │ rsbseq r5, fp, #152, 14 @ 0x2600000 │ │ │ │ rsbseq r5, fp, #152, 14 @ 0x2600000 │ │ │ │ rsbseq pc, ip, #184, 26 @ 0x2e00 │ │ │ │ rsbseq pc, ip, #184, 26 @ 0x2e00 │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ - smlatbeq r6, r8, sp, fp │ │ │ │ - smlatbeq r6, r8, sp, fp │ │ │ │ + tsteq r6, r8, ror #30 │ │ │ │ + tsteq r6, r8, ror #30 │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ rsbeq r2, r0, #152, 26 @ 0x2600 │ │ │ │ rsbeq r2, r0, #152, 26 @ 0x2600 │ │ │ │ rsbeq r4, r2, #184, 2 @ 0x2e │ │ │ │ rsbeq r4, r2, #184, 2 @ 0x2e │ │ │ │ rsbeq r5, r2, #200 @ 0xc8 │ │ │ │ @@ -1254900,16 +1254900,16 @@ │ │ │ │ rsbseq sl, pc, #216, 22 @ 0x36000 │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ tsteq r3, r0, ror #7 │ │ │ │ rsbeq r9, r1, #200, 28 @ 0xc80 │ │ │ │ rsbeq r9, r1, #200, 28 @ 0xc80 │ │ │ │ rsbeq sp, r1, #32, 4 │ │ │ │ rsbeq sp, r1, #32, 4 │ │ │ │ - rsbeq pc, r3, #16, 2 │ │ │ │ - rsbeq pc, r3, #16, 2 │ │ │ │ + rsbeq pc, r3, #32, 2 │ │ │ │ + rsbeq pc, r3, #32, 2 │ │ │ │ @ instruction: 0x01158ed0 │ │ │ │ @ instruction: 0x01158ed0 │ │ │ │ rsbeq r8, r4, #136, 12 @ 0x8800000 │ │ │ │ rsbeq r8, r4, #136, 12 @ 0x8800000 │ │ │ │ tsteq sl, r0, lsl r2 │ │ │ │ tsteq sl, r0, lsl r2 │ │ │ │ rsbeq r6, r5, #96, 30 @ 0x180 │ │ │ │ @@ -1255704,16 +1255704,16 @@ │ │ │ │ smlabteq r9, r0, ip, pc @ │ │ │ │ rsbeq r8, r1, #120, 18 @ 0x1e0000 │ │ │ │ rsbeq r8, r1, #120, 18 @ 0x1e0000 │ │ │ │ rsbseq sl, r3, #72, 14 @ 0x1200000 │ │ │ │ rsbseq sl, r3, #72, 14 @ 0x1200000 │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ - rsbeq r3, r6, #224, 4 │ │ │ │ - rsbeq r3, r6, #224, 4 │ │ │ │ + rsbeq r3, r6, #232, 4 @ 0x8000000e │ │ │ │ + rsbeq r3, r6, #232, 4 @ 0x8000000e │ │ │ │ rsbseq fp, ip, #96, 12 @ 0x6000000 │ │ │ │ rsbseq fp, ip, #96, 12 @ 0x6000000 │ │ │ │ rsbseq sp, r8, #224, 2 @ 0x38 │ │ │ │ rsbseq sp, r8, #224, 2 @ 0x38 │ │ │ │ rsbseq r7, ip, #224, 28 @ 0xe00 │ │ │ │ rsbseq r7, ip, #224, 28 @ 0xe00 │ │ │ │ rsbseq lr, sp, #48 @ 0x30 │ │ │ │ @@ -1256060,16 +1256060,16 @@ │ │ │ │ ... │ │ │ │ tsteq r7, r0, asr sp │ │ │ │ tsteq r7, r0, asr sp │ │ │ │ rsbeq fp, r0, #96, 18 @ 0x180000 │ │ │ │ rsbeq fp, r0, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0x011c64b0 │ │ │ │ @ instruction: 0x011c64b0 │ │ │ │ - rsbeq ip, r3, #56, 24 @ 0x3800 │ │ │ │ - rsbeq ip, r3, #56, 24 @ 0x3800 │ │ │ │ + rsbeq ip, r3, #200, 24 @ 0xc800 │ │ │ │ + rsbeq ip, r3, #200, 24 @ 0xc800 │ │ │ │ rsbeq lr, lr, #32, 2 │ │ │ │ rsbeq lr, lr, #32, 2 │ │ │ │ rsbseq sp, r1, #192, 22 @ 0x30000 │ │ │ │ rsbseq sp, r1, #192, 22 @ 0x30000 │ │ │ │ ... │ │ │ │ @ instruction: 0x011f48b0 │ │ │ │ @ instruction: 0x011f48b0 │ │ │ │ @@ -1256145,16 +1256145,16 @@ │ │ │ │ rsbseq pc, r9, #208, 30 @ 0x340 │ │ │ │ rsbseq sl, sl, #176, 4 │ │ │ │ rsbseq sl, sl, #176, 4 │ │ │ │ rsbseq r9, pc, #160, 12 @ 0xa000000 │ │ │ │ rsbseq r9, pc, #160, 12 @ 0xa000000 │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ + tsteq sl, r0, lsl #13 │ │ │ │ + tsteq sl, r0, lsl #13 │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ smlabbeq sp, r8, r0, r5 │ │ │ │ smlabbeq sp, r8, r0, r5 │ │ │ │ rsbeq sp, lr, #104, 30 @ 0x1a0 │ │ │ │ rsbeq sp, lr, #104, 30 @ 0x1a0 │ │ │ │ tsteq r8, r8, asr #25 │ │ │ │ @@ -1256438,16 +1256438,16 @@ │ │ │ │ smlabteq sp, r0, r0, r0 │ │ │ │ smlabteq sp, r0, r0, r0 │ │ │ │ @ instruction: 0x011c68d0 │ │ │ │ @ instruction: 0x011c68d0 │ │ │ │ ... │ │ │ │ tsteq r5, r0, lsl #3 │ │ │ │ tsteq r5, r0, lsl #3 │ │ │ │ - rsbeq r5, r2, #48, 20 @ 0x30000 │ │ │ │ - rsbeq r5, r2, #48, 20 @ 0x30000 │ │ │ │ + rsbeq r5, r2, #56, 20 @ 0x38000 │ │ │ │ + rsbeq r5, r2, #56, 20 @ 0x38000 │ │ │ │ rsbeq ip, pc, #8, 8 @ 0x8000000 │ │ │ │ rsbeq ip, pc, #8, 8 @ 0x8000000 │ │ │ │ smlatbeq r3, r0, sp, pc @ │ │ │ │ smlatbeq r3, r0, sp, pc @ │ │ │ │ smlabbeq r5, r8, r5, ip │ │ │ │ smlabbeq r5, r8, r5, ip │ │ │ │ rsbseq pc, ip, #224 @ 0xe0 │ │ │ │ @@ -1257605,16 +1257605,16 @@ │ │ │ │ rsbeq r8, r8, #192, 18 @ 0x300000 │ │ │ │ rsbeq r5, lr, #112, 24 @ 0x7000 │ │ │ │ rsbeq r5, lr, #112, 24 @ 0x7000 │ │ │ │ rsbeq r9, pc, #136, 8 @ 0x88000000 │ │ │ │ rsbeq r9, pc, #136, 8 @ 0x88000000 │ │ │ │ rsbseq fp, fp, #40, 12 @ 0x2800000 │ │ │ │ rsbseq fp, fp, #40, 12 @ 0x2800000 │ │ │ │ - rsbeq r8, r3, #232 @ 0xe8 │ │ │ │ - rsbeq r8, r3, #232 @ 0xe8 │ │ │ │ + rsbeq r8, r3, #240 @ 0xf0 │ │ │ │ + rsbeq r8, r3, #240 @ 0xf0 │ │ │ │ rsbeq r8, sp, #240, 6 @ 0xc0000003 │ │ │ │ rsbeq r8, sp, #240, 6 @ 0xc0000003 │ │ │ │ rsbeq fp, r5, #176, 24 @ 0xb000 │ │ │ │ rsbeq fp, r5, #176, 24 @ 0xb000 │ │ │ │ strbteq r7, [r4], #1528 @ 0x5f8 │ │ │ │ strbteq r7, [r4], #1528 @ 0x5f8 │ │ │ │ ldrbteq fp, [r5], #3200 @ 0xc80 │ │ │ │ @@ -1257863,16 +1257863,16 @@ │ │ │ │ tsteq r0, r8, asr #25 │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ rsbseq sl, ip, #160, 6 @ 0x80000002 │ │ │ │ rsbseq sl, ip, #160, 6 @ 0x80000002 │ │ │ │ - rsbeq r1, r5, #144, 16 @ 0x900000 │ │ │ │ - rsbeq r1, r5, #144, 16 @ 0x900000 │ │ │ │ + rsbeq r1, r5, #152, 16 @ 0x980000 │ │ │ │ + rsbeq r1, r5, #152, 16 @ 0x980000 │ │ │ │ rsbeq r8, r8, #80, 10 @ 0x14000000 │ │ │ │ rsbeq r8, r8, #80, 10 @ 0x14000000 │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ ldrbteq r3, [fp], #752 @ 0x2f0 │ │ │ │ ldrbteq r3, [fp], #752 @ 0x2f0 │ │ │ │ strbteq r7, [sp], #1816 @ 0x718 │ │ │ │ @@ -1258680,16 +1258680,16 @@ │ │ │ │ strbteq r6, [sp], #3176 @ 0xc68 │ │ │ │ strbteq r6, [sp], #3176 @ 0xc68 │ │ │ │ ... │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ rsbeq r0, pc, #80, 4 │ │ │ │ rsbeq r0, pc, #80, 4 │ │ │ │ - tsteq lr, r8, ror r6 │ │ │ │ - tsteq lr, r8, ror r6 │ │ │ │ + tsteq lr, r0, lsl #13 │ │ │ │ + tsteq lr, r0, lsl #13 │ │ │ │ rsbeq r9, r4, #152, 6 @ 0x60000002 │ │ │ │ rsbeq r9, r4, #152, 6 @ 0x60000002 │ │ │ │ ... │ │ │ │ smlatteq r4, r8, lr, r5 │ │ │ │ smlatteq r4, r8, lr, r5 │ │ │ │ ... │ │ │ │ ldrdeq sl, [ip, -r0] │ │ │ │ @@ -1261455,15 +1261455,15 @@ │ │ │ │ strbpl r4, [pc], #-3152 @ 1380c38 <__bss_end__@@Base+0x613c1c> │ │ │ │ cmnvs ip, r0, lsr #6 │ │ │ │ eorvc r7, r0, r3, ror r3 │ │ │ │ stmdbvs r4!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ ldrbvs r6, [r4, #-355]! @ 0xfffffe9d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r6, r9, #192, 6 │ │ │ │ + rsbeq r6, r9, #184, 6 @ 0xe0000002 │ │ │ │ ldrbmi r5, [r0, #-2388] @ 0xfffff6ac │ │ │ │ ldrbmi r5, [r2, #-45] @ 0xffffffd3 │ │ │ │ cmpmi r3, r4, asr #18 │ │ │ │ stcmi 5, cr4, [r0, #-336]! @ 0xfffffeb0 │ │ │ │ subcs r4, r5, r1, asr #22 │ │ │ │ cmppl r3, #1261568 @ 0x134000 │ │ │ │ stclcs 14, cr4, [r7, #-292] @ 0xfffffedc │ │ │ │ @@ -1261727,15 +1261727,15 @@ │ │ │ │ cmpmi r5, r8, lsr #4 │ │ │ │ subscs r4, r2, r4, asr #10 │ │ │ │ ldmdbmi r8, {r0, r2, r3, r6, r8, lr}^ │ │ │ │ bcc 22115b8 <__bss_end__@@Base+0x14a459c> │ │ │ │ strbmi r4, [sp, #-334] @ 0xfffffeb2 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r7, #160, 22 @ 0x28000 │ │ │ │ + rsbeq pc, r7, #152, 22 @ 0x26000 │ │ │ │ ldrbmi r5, [r0, #-2388] @ 0xfffff6ac │ │ │ │ ldrbmi r5, [r2, #-45] @ 0xffffffd3 │ │ │ │ cmpmi r3, r4, asr #18 │ │ │ │ stcmi 5, cr4, [r0, #-336]! @ 0xfffffeb0 │ │ │ │ subcs r4, r5, r1, asr #22 │ │ │ │ cmppl r3, #1261568 @ 0x134000 │ │ │ │ stclcs 14, cr4, [r7, #-292] @ 0xfffffedc │ │ │ │ @@ -1262427,15 +1262427,15 @@ │ │ │ │ cmpmi r3, r4, asr #18 │ │ │ │ eormi r4, r0, #84, 10 @ 0x15000000 │ │ │ │ mcrrmi 7, 4, r4, r6, cr9 │ │ │ │ subscs r4, r4, pc, asr #2 │ │ │ │ strbmi r5, [sp, #-1358] @ 0xfffffab2 │ │ │ │ subeq r4, r3, r2, asr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, sl, #240 @ 0xf0 │ │ │ │ + rsbeq lr, sl, #232 @ 0xe8 │ │ │ │ ldrbmi r5, [r0, #-2388] @ 0xfffff6ac │ │ │ │ ldrbmi r5, [r2, #-45] @ 0xffffffd3 │ │ │ │ cmpmi r3, r4, asr #18 │ │ │ │ stcmi 5, cr4, [r0, #-336]! @ 0xfffffeb0 │ │ │ │ subcs r4, r5, r1, asr #22 │ │ │ │ cmppl r3, #1261568 @ 0x134000 │ │ │ │ stclcs 14, cr4, [r7, #-292] @ 0xfffffedc │ │ │ │ @@ -1378798,15 +1378798,15 @@ │ │ │ │ tsteq r8, r8, asr #22 │ │ │ │ cmpeq sl, r8, lsl #14 │ │ │ │ tstpeq sl, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ ... │ │ │ │ cmpeq sl, r8, asr #28 │ │ │ │ tsteq r1, r8, lsr lr │ │ │ │ strheq sl, [ip, #-168] @ 0xffffff58 │ │ │ │ - rsbeq pc, r5, #104, 4 @ 0x80000006 │ │ │ │ + rsbeq pc, r5, #96, 4 │ │ │ │ ... │ │ │ │ cmpeq sl, r8, asr r6 │ │ │ │ @ instruction: 0x01162498 │ │ │ │ cmpeq sl, r8, asr ip │ │ │ │ tsteq r0, r8, ror lr │ │ │ │ ... │ │ │ │ strheq r7, [fp, #-88] @ 0xffffffa8 │ │ │ │ @@ -1378873,15 +1378873,15 @@ │ │ │ │ smlaltteq r2, r9, r8, lr │ │ │ │ tsteq r7, r8, lsl #5 │ │ │ │ ... │ │ │ │ cmpeq fp, r8, asr sp │ │ │ │ tstpeq lr, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ ... │ │ │ │ cmpeq sp, r8, lsl #8 │ │ │ │ - rsbeq fp, sp, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq fp, sp, #184, 12 @ 0xb800000 │ │ │ │ ... │ │ │ │ cmpeq fp, r8, asr r9 │ │ │ │ tsteq sp, r8, lsr fp │ │ │ │ ... │ │ │ │ strheq sp, [r7, #-200] @ 0xffffff38 │ │ │ │ strdeq r9, [sl, -r8] │ │ │ │ ... │ │ │ │ @@ -1379016,15 +1379016,15 @@ │ │ │ │ cmpeq sl, r8, lsl #28 │ │ │ │ tsteq ip, r8, ror r0 │ │ │ │ ... │ │ │ │ cmpeq r7, r8, ror #28 │ │ │ │ tsteq r7, r0, lsr r6 │ │ │ │ ... │ │ │ │ smlaltbeq r4, ip, r8, r5 │ │ │ │ - rsbeq pc, r1, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq pc, r1, #32, 8 @ 0x20000000 │ │ │ │ ... │ │ │ │ strheq pc, [sl, #-152] @ 0xffffff68 @ │ │ │ │ tsteq r2, r8, lsl #23 │ │ │ │ ... │ │ │ │ strdeq ip, [sl, #-56] @ 0xffffffc8 │ │ │ │ @ instruction: 0x01151bd0 │ │ │ │ ... │ │ │ │ @@ -1379089,15 +1379089,15 @@ │ │ │ │ cmpeq r9, r8, lsr #2 │ │ │ │ tsteq r8, r0, lsl pc │ │ │ │ cmpeq sl, r8, asr r9 │ │ │ │ smlatbeq pc, r8, r6, sl @ │ │ │ │ cmpeq fp, r8, asr #16 │ │ │ │ tsteq ip, r0, lsl r6 │ │ │ │ @ instruction: 0x014c4f98 │ │ │ │ - rsbeq r6, r2, #0, 26 │ │ │ │ + rsbeq r6, r2, #248, 24 @ 0xf800 │ │ │ │ ... │ │ │ │ strdeq r2, [fp, #-184] @ 0xffffff48 │ │ │ │ @ instruction: 0x011801d8 │ │ │ │ ... │ │ │ │ cmpeq fp, r8, lsr pc │ │ │ │ tsteq r6, r0, asr r1 │ │ │ │ hvceq 32312 @ 0x7e38 │ │ │ │ @@ -1380183,15 +1380183,15 @@ │ │ │ │ ... │ │ │ │ orreq r7, r7, r0, lsl #28 │ │ │ │ @ instruction: 0x0119b2b8 │ │ │ │ orrseq fp, r1, r0, lsl lr │ │ │ │ rsbseq ip, r8, #192, 18 @ 0x300000 │ │ │ │ ... │ │ │ │ orreq r7, sl, r0, lsr #3 │ │ │ │ - tsteq r9, r8, asr #8 │ │ │ │ + tsteq r9, r0, asr #8 │ │ │ │ orrseq sp, r0, r8, asr #24 │ │ │ │ rsbseq sp, r1, #40 @ 0x28 │ │ │ │ orrseq pc, r0, r8, ror r7 @ │ │ │ │ rsbseq r7, r6, #200, 30 @ 0x320 │ │ │ │ ... │ │ │ │ @ instruction: 0x019146b0 │ │ │ │ rsbseq fp, r5, #8, 12 @ 0x800000 │ │ │ │ @@ -1380204,15 +1380204,15 @@ │ │ │ │ orrseq r9, r1, r8, lsr fp │ │ │ │ rsbeq r1, r1, #176, 10 @ 0x2c000000 │ │ │ │ orrseq r4, r1, r0, lsl #19 │ │ │ │ rsbseq sp, r5, #176 @ 0xb0 │ │ │ │ orrseq r8, r1, r8, asr #2 │ │ │ │ rsbseq r3, r7, #24, 28 @ 0x180 │ │ │ │ strdeq r1, [fp, r0] │ │ │ │ - rsbeq r5, ip, #104, 14 @ 0x1a00000 │ │ │ │ + rsbeq r5, ip, #96, 14 @ 0x1800000 │ │ │ │ orrseq fp, r1, r8, lsl #14 │ │ │ │ rsbseq sl, r8, #232, 4 @ 0x8000000e │ │ │ │ orrseq r6, r2, r0, lsr r6 │ │ │ │ rsbeq r4, sl, #48, 2 │ │ │ │ orreq pc, r2, r0, lsl r0 @ │ │ │ │ tsteq r7, r8, asr ip │ │ │ │ orrseq pc, r2, r0, lsr r2 @ │ │ │ │ @@ -1380279,30 +1380279,30 @@ │ │ │ │ orrseq r3, r1, r0, ror #29 │ │ │ │ rsbseq r8, r5, #56, 24 @ 0x3800 │ │ │ │ ... │ │ │ │ @ instruction: 0x0190df90 │ │ │ │ rsbseq sp, r1, #32, 4 │ │ │ │ ... │ │ │ │ orreq r6, sl, r0, asr #16 │ │ │ │ - ldrdeq r4, [r4, -r0] │ │ │ │ + @ instruction: 0x010446b8 │ │ │ │ orrseq r8, r0, r8, lsr r3 │ │ │ │ rsbeq ip, r0, #176, 12 @ 0xb000000 │ │ │ │ orrseq r1, r2, r8, lsl #12 │ │ │ │ rsbseq r3, r1, #64, 8 @ 0x40000000 │ │ │ │ @ instruction: 0x019315d0 │ │ │ │ strbteq r1, [r7], #3864 @ 0xf18 │ │ │ │ ... │ │ │ │ orrseq r0, r2, r8, ror r0 │ │ │ │ rsbseq r6, r0, #248 @ 0xf8 │ │ │ │ ... │ │ │ │ orrseq ip, r1, r0, lsr #4 │ │ │ │ rsbseq sp, r8, #128, 30 @ 0x200 │ │ │ │ ... │ │ │ │ orreq r6, sl, r0, lsr #20 │ │ │ │ - tsteq r5, r0, lsl #28 │ │ │ │ + strdeq lr, [r5, -r8] │ │ │ │ orrseq lr, r0, r0, lsr #2 │ │ │ │ rsbseq pc, r1, #208 @ 0xd0 │ │ │ │ orrseq sl, r0, r0, asr #11 │ │ │ │ rsbseq r1, r0, #232, 30 @ 0x3a0 │ │ │ │ @ instruction: 0x019194d0 │ │ │ │ rsbseq ip, r7, #24, 22 @ 0x6000 │ │ │ │ ... │ │ │ │ @@ -1380330,26 +1380330,26 @@ │ │ │ │ orrseq r3, r2, r8, lsl r8 │ │ │ │ rsbseq r5, lr, #192, 10 @ 0x30000000 │ │ │ │ ... │ │ │ │ orrseq r0, r3, r8, lsr #28 │ │ │ │ ldrbteq r0, [r2], #568 @ 0x238 │ │ │ │ ... │ │ │ │ orreq r6, sl, r0, ror #7 │ │ │ │ - smlabbeq r0, r8, ip, sl │ │ │ │ + smlabbeq r0, r0, ip, sl │ │ │ │ ... │ │ │ │ orrseq ip, r0, r8, lsr #25 │ │ │ │ rsbseq r2, r1, #104, 6 @ 0xa0000001 │ │ │ │ orrseq pc, r2, r8, lsr #30 │ │ │ │ strbteq r9, [r6], #2672 @ 0xa70 │ │ │ │ ... │ │ │ │ orrseq ip, r2, r8, asr #7 │ │ │ │ strbteq sp, [r0], #2016 @ 0x7e0 │ │ │ │ ... │ │ │ │ orreq r5, sl, r8, asr #17 │ │ │ │ - tsteq r0, r8, lsr #2 │ │ │ │ + tsteq r0, r8, lsl r1 │ │ │ │ orrseq r6, r2, r0, asr #10 │ │ │ │ rsbeq sl, sl, #248, 18 @ 0x3e0000 │ │ │ │ orrseq pc, r2, r0, asr #2 │ │ │ │ strbteq r6, [r6], #1128 @ 0x468 │ │ │ │ orreq r6, lr, r0, lsr #27 │ │ │ │ rsbseq r1, r6, #184, 26 @ 0x2e00 │ │ │ │ ... │ │ │ │ @@ -1380381,15 +1380381,15 @@ │ │ │ │ orrseq r0, r2, r0, lsl r4 │ │ │ │ rsbseq r7, r0, #0, 24 │ │ │ │ orrseq r9, r1, r0, lsl #4 │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ ldrsbeq lr, [r2, r8] │ │ │ │ strbteq lr, [r4], #3496 @ 0xda8 │ │ │ │ orreq sl, sl, r8, lsl #15 │ │ │ │ - tsteq r7, r0, asr #27 │ │ │ │ + tsteq r7, r0, ror sp │ │ │ │ orrseq r8, r3, r0, lsl #22 │ │ │ │ ldrbteq r7, [pc], #2872 @ 13faaec <__bss_end__@@Base+0x68dad0> │ │ │ │ orreq lr, fp, r8, lsl r9 │ │ │ │ rsbeq r8, fp, #224, 22 @ 0x38000 │ │ │ │ orrseq sp, r0, r8, asr r1 │ │ │ │ rsbseq r4, r1, #128, 8 @ 0x80000000 │ │ │ │ orrseq r9, r2, r0, lsl r0 │ │ │ │ @@ -1380460,21 +1380460,21 @@ │ │ │ │ orrseq r9, r2, r8, lsr #12 │ │ │ │ tsteq r6, r0, lsl ip │ │ │ │ orrseq r4, r1, r8, asr #10 │ │ │ │ rsbseq sl, r5, #224, 26 @ 0x3800 │ │ │ │ orrseq r2, r1, r8, asr #9 │ │ │ │ rsbseq r6, r4, #48, 8 @ 0x30000000 │ │ │ │ orreq r5, sl, r8, lsl r9 │ │ │ │ - tsteq r1, r0, ror #24 │ │ │ │ + smlabteq r1, r0, fp, sp │ │ │ │ orreq r6, sp, r0, asr #20 │ │ │ │ rsbseq r7, r4, #112, 18 @ 0x1c0000 │ │ │ │ orreq r4, lr, r8, ror #2 │ │ │ │ rsbseq sl, ip, #8, 6 @ 0x20000000 │ │ │ │ ldrdeq r5, [fp, r0] │ │ │ │ - rsbeq ip, lr, #248 @ 0xf8 │ │ │ │ + rsbeq ip, lr, #240 @ 0xf0 │ │ │ │ orrseq ip, r2, r8, lsl r9 │ │ │ │ strbteq lr, [r0], #3904 @ 0xf40 │ │ │ │ orrseq pc, r0, r8, ror r2 @ │ │ │ │ rsbseq pc, r2, #32, 26 @ 0x800 │ │ │ │ orrseq r6, r1, r0, asr #7 │ │ │ │ rsbseq r8, r6, #120, 10 @ 0x1e000000 │ │ │ │ orrseq lr, r1, r8, lsr #14 │ │ │ │ @@ -1380492,15 +1380492,15 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x019199d0 │ │ │ │ rsbseq lr, r7, #24, 20 @ 0x18000 │ │ │ │ @ instruction: 0x0191d198 │ │ │ │ rsbseq r6, r9, #32, 24 @ 0x2000 │ │ │ │ ... │ │ │ │ orreq r1, fp, r8, lsl #16 │ │ │ │ - rsbeq r5, ip, #248, 26 @ 0x3e00 │ │ │ │ + rsbeq r5, ip, #240, 26 @ 0x3c00 │ │ │ │ ... │ │ │ │ orrseq r8, r2, r0, lsr lr │ │ │ │ rsbseq fp, r3, #40, 6 @ 0xa0000000 │ │ │ │ orrseq r9, r0, r0, ror #19 │ │ │ │ rsbeq r9, pc, #184, 4 @ 0x8000000b │ │ │ │ ... │ │ │ │ orrseq r7, r1, r8, asr fp │ │ │ │ @@ -1380527,22 +1380527,22 @@ │ │ │ │ ... │ │ │ │ orrseq r1, r1, r8, lsl #9 │ │ │ │ rsbseq lr, r3, #128, 14 @ 0x2000000 │ │ │ │ orrseq fp, r0, r0, lsr #18 │ │ │ │ rsbseq sl, r0, #144, 20 @ 0x90000 │ │ │ │ ... │ │ │ │ orreq r6, sl, r0, asr r7 │ │ │ │ - smlabbeq r3, r0, r6, ip │ │ │ │ + tsteq r3, r8, ror #12 │ │ │ │ orrseq lr, r2, r0, ror r4 │ │ │ │ strbteq r2, [r9], #1616 @ 0x650 │ │ │ │ @ instruction: 0x019365d0 │ │ │ │ ldrbteq r9, [r0], #3280 @ 0xcd0 │ │ │ │ ... │ │ │ │ orreq r6, sl, r0, lsr #32 │ │ │ │ - @ instruction: 0x01009498 │ │ │ │ + @ instruction: 0x01009490 │ │ │ │ orrseq r7, r2, r0, lsr r0 │ │ │ │ rsbseq r1, r0, #200, 18 @ 0x320000 │ │ │ │ ... │ │ │ │ orrseq r6, r1, r0 │ │ │ │ rsbseq r2, ip, #168 @ 0xa8 │ │ │ │ orrseq r4, r2, r0, lsl #22 │ │ │ │ rsbseq r1, lr, #24, 10 @ 0x6000000 │ │ │ │ @@ -1380583,15 +1380583,15 @@ │ │ │ │ @ instruction: 0x0190a8b8 │ │ │ │ rsbseq r3, r0, #104, 22 @ 0x1a000 │ │ │ │ orrseq lr, r0, r8, ror r8 │ │ │ │ rsbseq r2, r2, #136, 8 @ 0x88000000 │ │ │ │ orrseq r2, r1, r8, lsr #23 │ │ │ │ rsbseq r9, r4, #168, 22 @ 0x2a000 │ │ │ │ orreq r5, sl, r0, ror #19 │ │ │ │ - @ instruction: 0x011ab9f0 │ │ │ │ + tsteq sl, r8, ror #19 │ │ │ │ ... │ │ │ │ orrseq r9, r0, r8, lsl lr │ │ │ │ rsbseq r3, sl, #40, 20 @ 0x28000 │ │ │ │ ... │ │ │ │ @ instruction: 0x019119d8 │ │ │ │ rsbseq sp, sp, #88, 4 @ 0x80000005 │ │ │ │ ... │ │ │ │ @@ -1380610,17 +1380610,17 @@ │ │ │ │ @ instruction: 0x019167f8 │ │ │ │ rsbseq r9, r6, #160, 26 @ 0x2800 │ │ │ │ ... │ │ │ │ orreq ip, lr, r0, ror #7 │ │ │ │ rsbseq r6, r6, #216, 10 @ 0x36000000 │ │ │ │ ... │ │ │ │ orreq r7, sl, r0, rrx │ │ │ │ - tsteq r8, r8, ror r0 │ │ │ │ + tsteq r8, r0, ror r0 │ │ │ │ orreq r6, sl, r0, ror pc │ │ │ │ - smlatbeq r8, r8, r2, r0 │ │ │ │ + tsteq r8, r8, ror #4 │ │ │ │ orrseq fp, r0, r8, lsl #21 │ │ │ │ rsbseq fp, r0, #160, 4 │ │ │ │ orreq r3, ip, r8, lsl #5 │ │ │ │ rsbseq r6, r4, #16, 26 @ 0x400 │ │ │ │ ... │ │ │ │ orreq sp, r2, r0, asr #23 │ │ │ │ @ instruction: 0x01077690 │ │ │ │ @@ -1380652,34 +1380652,34 @@ │ │ │ │ @ instruction: 0x01923d90 │ │ │ │ rsbseq r5, sp, #48, 22 @ 0xc000 │ │ │ │ ... │ │ │ │ orrseq r7, r3, r0, lsl #14 │ │ │ │ ldrbteq r0, [fp], #4048 @ 0xfd0 │ │ │ │ ... │ │ │ │ orreq r6, sl, r0, lsl r1 │ │ │ │ - @ instruction: 0x01009ab8 │ │ │ │ + @ instruction: 0x01009ab0 │ │ │ │ ... │ │ │ │ @ instruction: 0x0190ddd8 │ │ │ │ rsbseq sp, r1, #8, 18 @ 0x20000 │ │ │ │ ... │ │ │ │ orrseq r5, r3, r0, lsl sp │ │ │ │ strbteq r0, [fp], #3496 @ 0xda8 │ │ │ │ orrseq pc, r0, r8, ror #31 │ │ │ │ rsbeq fp, sl, #96, 26 @ 0x1800 │ │ │ │ orreq r5, sl, r8, lsl #20 │ │ │ │ - smlatbeq r0, r8, pc, r6 @ │ │ │ │ + smlatbeq r0, r0, pc, r6 @ │ │ │ │ ... │ │ │ │ orrseq sp, r0, r0, asr #5 │ │ │ │ rsbseq r4, r1, #56, 28 @ 0x380 │ │ │ │ orrseq r4, r1, r0, asr #16 │ │ │ │ rsbseq r7, r8, #0, 8 │ │ │ │ @ instruction: 0x0191ddf0 │ │ │ │ rsbseq r6, lr, #200, 6 @ 0x20000003 │ │ │ │ orreq r7, sl, r8, ror r1 │ │ │ │ - smlatbeq r9, r8, sp, r2 │ │ │ │ + @ instruction: 0x01092c98 │ │ │ │ ... │ │ │ │ orrseq r1, r2, r8, lsr #28 │ │ │ │ rsbeq r6, sl, #104, 16 @ 0x680000 │ │ │ │ orrseq r0, r3, r8, ror #15 │ │ │ │ strbteq ip, [r6], #2664 @ 0xa68 │ │ │ │ @ instruction: 0x019179f0 │ │ │ │ rsbseq r0, r7, #144, 22 @ 0x24000 │ │ │ │ @@ -1380736,15 +1380736,15 @@ │ │ │ │ orrseq r8, r1, r8, asr #22 │ │ │ │ rsbseq fp, r6, #120, 24 @ 0x7800 │ │ │ │ ... │ │ │ │ @ instruction: 0x019385b0 │ │ │ │ strbteq r3, [lr], #224 @ 0xe0 │ │ │ │ ... │ │ │ │ orreq r2, fp, r0, asr #12 │ │ │ │ - rsbeq pc, ip, #200, 22 @ 0x32000 │ │ │ │ + rsbeq pc, ip, #192, 22 @ 0x30000 │ │ │ │ @ instruction: 0x01928db8 │ │ │ │ rsbseq pc, sl, #176, 2 @ 0x2c │ │ │ │ orrseq r5, r2, r8, asr #11 │ │ │ │ rsbeq r9, r8, #192, 8 @ 0xc0000000 │ │ │ │ ... │ │ │ │ orrseq r5, r1, r8, lsl #26 │ │ │ │ rsbseq r5, r6, #56, 28 @ 0x380 │ │ │ │ @@ -1380793,17 +1380793,17 @@ │ │ │ │ orrseq r6, r1, r0, lsr ip │ │ │ │ rsbseq fp, r6, #136, 12 @ 0x8800000 │ │ │ │ orrseq r7, r1, r8, lsr #28 │ │ │ │ rsbseq r2, r7, #8, 14 @ 0x200000 │ │ │ │ @ instruction: 0x01922cb0 │ │ │ │ rsbseq r4, ip, #72, 14 @ 0x1200000 │ │ │ │ orreq r3, fp, r8, asr r6 │ │ │ │ - rsbeq r5, sp, #56, 30 @ 0xe0 │ │ │ │ + rsbeq r5, sp, #48, 30 @ 0xc0 │ │ │ │ orreq r6, sl, r0, lsl #4 │ │ │ │ - smlatteq r0, r0, r0, sl │ │ │ │ + ldrdeq sl, [r0, -r8] │ │ │ │ orrseq pc, r0, r8, lsr #19 │ │ │ │ rsbseq r2, r3, #72, 22 @ 0x12000 │ │ │ │ orrseq r3, r2, r0, lsl #24 │ │ │ │ rsbseq r0, sp, #240, 16 @ 0xf00000 │ │ │ │ ... │ │ │ │ orrseq r1, r2, r8, lsr r3 │ │ │ │ rsbseq pc, r0, #136, 24 @ 0x8800 │ │ │ │ @@ -1380840,15 +1380840,15 @@ │ │ │ │ rsbeq r4, r9, #16, 6 @ 0x40000000 │ │ │ │ ... │ │ │ │ orrseq ip, r0, r0, asr #22 │ │ │ │ rsbseq r1, r1, #160, 18 @ 0x280000 │ │ │ │ @ instruction: 0x01913eb8 │ │ │ │ rsbseq r0, r6, #0, 24 │ │ │ │ orreq r6, sl, r0, lsr r9 │ │ │ │ - @ instruction: 0x010567b8 │ │ │ │ + tsteq r5, r0, asr #14 │ │ │ │ ... │ │ │ │ @ instruction: 0x019202f8 │ │ │ │ rsbeq r0, sl, #168, 12 @ 0xa800000 │ │ │ │ orrseq r9, r1, r8, asr #25 │ │ │ │ rsbseq pc, r7, #192, 24 @ 0xc000 │ │ │ │ ... │ │ │ │ orrseq r1, r2, r8, ror #20 │ │ │ │ @@ -1380883,15 +1380883,15 @@ │ │ │ │ orrseq r6, r1, r8, ror #2 │ │ │ │ rsbseq r2, ip, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0x0190d5b8 │ │ │ │ rsbseq r5, r1, #144, 26 @ 0x2400 │ │ │ │ orrseq r7, r3, r0, lsl #19 │ │ │ │ ldrbteq r2, [fp], #1800 @ 0x708 │ │ │ │ orreq r7, sl, r0, asr #9 │ │ │ │ - tstpeq r9, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, asr lr @ p-variant is OBSOLETE │ │ │ │ ... │ │ │ │ orrseq r5, r2, r0, ror r3 │ │ │ │ smlabteq sp, r0, pc, r3 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x019275f8 │ │ │ │ rsbseq r0, r4, #184, 2 @ 0x2e │ │ │ │ ... │ │ │ │ @@ -1380968,46 +1380968,46 @@ │ │ │ │ rsbseq r9, r6, #80, 12 @ 0x5000000 │ │ │ │ orrseq r4, r3, r0, asr sl │ │ │ │ ldrbteq r7, [sl], #1784 @ 0x6f8 │ │ │ │ ... │ │ │ │ orrseq r4, r1, r8, asr #30 │ │ │ │ rsbseq pc, r5, #72, 6 @ 0x20000001 │ │ │ │ orreq r6, sl, r8, lsr fp │ │ │ │ - tsteq r7, r0, asr #6 │ │ │ │ + smlabteq r7, r8, r2, r9 │ │ │ │ ... │ │ │ │ strdeq fp, [r2, r0] │ │ │ │ strdeq r6, [r7, -r0] │ │ │ │ ... │ │ │ │ orrseq fp, r1, r8, lsr r4 │ │ │ │ rsbseq r9, r8, #240, 6 @ 0xc0000003 │ │ │ │ ... │ │ │ │ orrseq sp, r1, r8, asr sl │ │ │ │ rsbseq r4, lr, #40, 2 │ │ │ │ ... │ │ │ │ orreq r5, sl, r8, ror #3 │ │ │ │ - tsteq r0, r0, ror #10 │ │ │ │ + tsteq r0, r8, asr r5 │ │ │ │ ... │ │ │ │ orrseq r7, r1, r8, lsr sp │ │ │ │ rsbeq r3, sl, #152, 24 @ 0x9800 │ │ │ │ ldrdeq r1, [fp, r8] │ │ │ │ - rsbeq r5, ip, #104 @ 0x68 │ │ │ │ + rsbeq r5, ip, #96 @ 0x60 │ │ │ │ @ instruction: 0x0190f6b0 │ │ │ │ rsbseq r1, r3, #8, 18 @ 0x20000 │ │ │ │ ... │ │ │ │ orrseq pc, r0, r0, ror #7 │ │ │ │ rsbseq r0, r3, #144, 14 @ 0x2400000 │ │ │ │ orrseq pc, r2, r0, asr #12 │ │ │ │ strbteq r7, [r6], #3272 @ 0xcc8 │ │ │ │ orrseq r6, r1, r8, asr r2 │ │ │ │ rsbseq r7, r6, #64, 28 @ 0x400 │ │ │ │ orrseq r1, r3, r8, ror #8 │ │ │ │ strbteq r1, [r7], #976 @ 0x3d0 │ │ │ │ ... │ │ │ │ strdeq r7, [sl, r8] │ │ │ │ - tsteq ip, r0, lsl #26 │ │ │ │ + strdeq r3, [ip, -r8] │ │ │ │ orrseq sl, r0, r0, asr r7 │ │ │ │ rsbeq r9, r3, #88, 18 @ 0x160000 │ │ │ │ orrseq r0, r2, r0, ror #13 │ │ │ │ rsbseq sl, r0, #112, 18 @ 0x1c0000 │ │ │ │ ... │ │ │ │ @ instruction: 0x0190bbf0 │ │ │ │ rsbseq fp, r0, #56, 22 @ 0xe000 │ │ │ │ @@ -1381046,15 +1381046,15 @@ │ │ │ │ orrseq r5, r2, r0, lsr #26 │ │ │ │ rsbeq sp, r9, #48, 24 @ 0x3000 │ │ │ │ ... │ │ │ │ orrseq r6, r2, r8, lsr r8 │ │ │ │ rsbeq r2, sl, #144, 22 @ 0x24000 │ │ │ │ ... │ │ │ │ orreq r8, sl, r0, ror #23 │ │ │ │ - tsteq r1, r0, lsl #14 │ │ │ │ + tsteq r1, r8, ror #13 │ │ │ │ @ instruction: 0x01916690 │ │ │ │ rsbseq r9, r6, #176, 10 @ 0x2c000000 │ │ │ │ ... │ │ │ │ orrseq r0, r1, r0, lsl #27 │ │ │ │ rsbseq fp, r3, #152, 8 @ 0x98000000 │ │ │ │ ... │ │ │ │ orrseq r3, r2, r0, asr #16 │ │ │ │ @@ -1381085,38 +1381085,38 @@ │ │ │ │ rsbseq r4, r0, #248, 4 @ 0x8000000f │ │ │ │ @ instruction: 0x01926dd8 │ │ │ │ rsbeq r9, fp, #16 │ │ │ │ ... │ │ │ │ orrseq r4, r2, r0, lsl #12 │ │ │ │ rsbseq sp, sp, #24, 28 @ 0x180 │ │ │ │ strdeq r6, [sl, r0] │ │ │ │ - smlatbeq r0, r0, r6, sl │ │ │ │ + @ instruction: 0x0100a690 │ │ │ │ orrseq r7, r2, r8, ror #8 │ │ │ │ rsbseq r4, r3, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0x019211d0 │ │ │ │ rsbseq lr, r0, #144, 26 @ 0x2400 │ │ │ │ ... │ │ │ │ orrseq r0, r3, r8, lsl #12 │ │ │ │ strbteq ip, [r6], #0 │ │ │ │ @ instruction: 0x0180d4b0 │ │ │ │ rsbseq r0, sl, #56, 2 │ │ │ │ ... │ │ │ │ @ instruction: 0x018e2390 │ │ │ │ rsbseq r4, r4, #152, 22 @ 0x26000 │ │ │ │ orreq r7, sl, r8, asr #3 │ │ │ │ - strdeq pc, [r9, -r8] │ │ │ │ + @ instruction: 0x0109f6b0 │ │ │ │ ... │ │ │ │ orrseq pc, r0, r8, lsl #28 │ │ │ │ rsbseq r4, r3, #200, 22 @ 0x32000 │ │ │ │ ... │ │ │ │ orrseq sp, r1, r0, asr #8 │ │ │ │ rsbseq r7, r9, #248, 24 @ 0xf800 │ │ │ │ ... │ │ │ │ orreq r5, sl, r0, lsr pc │ │ │ │ - smlatbeq r0, r8, ip, r8 │ │ │ │ + smlatbeq r0, r0, ip, r8 │ │ │ │ ... │ │ │ │ orrseq r4, r3, r8, lsl #4 │ │ │ │ ldrbteq r7, [r9], #3928 @ 0xf58 │ │ │ │ orrseq lr, r2, r8, ror #4 │ │ │ │ strbteq pc, [r4], #3240 @ 0xca8 @ │ │ │ │ ... │ │ │ │ orrseq lr, r0, r8, asr #22 │ │ │ │ @@ -1381142,23 +1381142,23 @@ │ │ │ │ rsbseq r7, r0, #48, 20 @ 0x30000 │ │ │ │ ... │ │ │ │ orrseq r6, r2, r0, lsl sp │ │ │ │ rsbeq ip, pc, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x01915fb0 │ │ │ │ rsbseq r6, r6, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0x018a5990 │ │ │ │ - rsbeq r1, ip, #96, 26 @ 0x1800 │ │ │ │ + rsbeq r1, ip, #88, 26 @ 0x1600 │ │ │ │ ... │ │ │ │ @ instruction: 0x018edcb8 │ │ │ │ rsbseq r4, r4, #88, 4 @ 0x80000005 │ │ │ │ ... │ │ │ │ @ instruction: 0x019119b0 │ │ │ │ rsbseq ip, sp, #8, 6 @ 0x20000000 │ │ │ │ strexeq r0, r8, [fp] │ │ │ │ - rsbeq pc, fp, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq pc, fp, #216, 16 @ 0xd80000 │ │ │ │ orrseq r0, r1, r8, ror #29 │ │ │ │ rsbseq fp, r3, #112, 26 @ 0x1c00 │ │ │ │ orrseq r8, r1, r0, asr #8 │ │ │ │ rsbseq r5, r7, #80, 8 @ 0x50000000 │ │ │ │ @ instruction: 0x01918990 │ │ │ │ rsbseq r7, r7, #208, 2 @ 0x34 │ │ │ │ orrseq r9, r1, r8, lsl #3 │ │ │ │ @@ -1381247,15 +1381247,15 @@ │ │ │ │ rsbseq r7, r8, #216, 16 @ 0xd80000 │ │ │ │ orrseq r0, r2, r0, lsr #1 │ │ │ │ rsbeq pc, r9, #16, 6 @ 0x40000000 │ │ │ │ orrseq ip, r0, r8, lsr #32 │ │ │ │ rsbseq sp, r0, #16, 8 @ 0x10000000 │ │ │ │ ... │ │ │ │ orreq r1, fp, r0, lsl pc │ │ │ │ - rsbeq fp, ip, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq fp, ip, #184, 12 @ 0xb800000 │ │ │ │ orrseq r8, r3, r0, ror #15 │ │ │ │ ldrbteq r5, [lr], #3720 @ 0xe88 │ │ │ │ orrseq r2, r1, r0, lsl sp │ │ │ │ rsbseq sl, r4, #224, 10 @ 0x38000000 │ │ │ │ ... │ │ │ │ orrseq r0, r1, r0, lsl #2 │ │ │ │ rsbseq r6, r3, #248, 2 @ 0x3e │ │ │ │ @@ -1381320,15 +1381320,15 @@ │ │ │ │ ldrsbeq lr, [r6, -r0] │ │ │ │ orrseq pc, r2, r0, ror r8 @ │ │ │ │ strbteq lr, [lr], #3832 @ 0xef8 │ │ │ │ ... │ │ │ │ @ instruction: 0x019111b8 │ │ │ │ rsbseq sp, r3, #32 │ │ │ │ orreq r5, sl, r0, asr #3 │ │ │ │ - tsteq r0, r8, lsl sp │ │ │ │ + tsteq r0, r0, lsl sp │ │ │ │ orrseq ip, r1, r8, lsl #12 │ │ │ │ rsbseq lr, r8, #208, 26 @ 0x3400 │ │ │ │ orrseq r3, r3, r8, ror #19 │ │ │ │ ldrbteq r0, [r9], #1656 @ 0x678 │ │ │ │ @ instruction: 0x01922eb8 │ │ │ │ rsbseq sl, r0, #192, 16 @ 0xc00000 │ │ │ │ ... │ │ │ │ @@ -1381337,18 +1381337,18 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x01914bd8 │ │ │ │ rsbseq lr, r5, #80 @ 0x50 │ │ │ │ ... │ │ │ │ orrseq r6, r2, r8, asr #9 │ │ │ │ rsbeq r2, sl, #32, 12 @ 0x2000000 │ │ │ │ orreq r5, sl, r0, asr #18 │ │ │ │ - tsteq r0, r8, lsr #18 │ │ │ │ + tsteq r0, r0, lsr #18 │ │ │ │ ... │ │ │ │ orreq r2, fp, r0, lsr r7 │ │ │ │ - rsbeq r0, sp, #56, 2 │ │ │ │ + rsbeq r0, sp, #48, 2 │ │ │ │ @ instruction: 0x019303d8 │ │ │ │ strbteq fp, [r6], #1208 @ 0x4b8 │ │ │ │ ... │ │ │ │ orrseq r8, r1, r8, asr #27 │ │ │ │ rsbseq r8, r7, #200, 16 @ 0xc80000 │ │ │ │ orrseq r2, r4, r0, ror #15 │ │ │ │ ldrbteq r1, [ip], #3624 @ 0xe28 │ │ │ │ @@ -1381356,30 +1381356,30 @@ │ │ │ │ orrseq r2, r1, r0, ror #6 │ │ │ │ rsbseq r5, r4, #160, 16 @ 0xa00000 │ │ │ │ orrseq r6, r3, r0, lsr #2 │ │ │ │ ldrbteq r9, [r0], #1856 @ 0x740 │ │ │ │ orrseq r1, r1, r0, lsr ip │ │ │ │ rsbseq r3, r4, #40, 6 @ 0xa0000000 │ │ │ │ @ instruction: 0x018a59b8 │ │ │ │ - tsteq sl, r0, lsr #19 │ │ │ │ + tsteq sl, r0, lsl #19 │ │ │ │ orreq r5, sl, r8, ror #18 │ │ │ │ - smlabteq r3, r8, ip, r0 │ │ │ │ + smlabteq r3, r0, ip, r0 │ │ │ │ orrseq fp, r0, r0, asr #29 │ │ │ │ rsbseq ip, r0, #128, 24 @ 0x8000 │ │ │ │ orrseq r6, r1, r8, asr #21 │ │ │ │ rsbseq sl, r6, #192, 26 @ 0x3000 │ │ │ │ orrseq sp, r0, r0, lsl #28 │ │ │ │ rsbseq ip, r1, #24, 14 @ 0x600000 │ │ │ │ orrseq r0, r2, r8, ror r5 │ │ │ │ rsbseq r8, r0, #16, 30 @ 0x40 │ │ │ │ ... │ │ │ │ orreq r9, sl, r0, asr #10 │ │ │ │ - @ instruction: 0x011635b0 │ │ │ │ + tsteq r6, r8, lsr #11 │ │ │ │ strdeq r5, [sl, r0] │ │ │ │ - tsteq r0, r0, ror #4 │ │ │ │ + tsteq r0, r8, asr r2 │ │ │ │ @ instruction: 0x0191a5b0 │ │ │ │ rsbseq r4, r8, #152, 26 @ 0x2600 │ │ │ │ orrseq r0, r1, r8, ror #4 │ │ │ │ rsbseq r6, r3, #184, 24 @ 0xb800 │ │ │ │ @ instruction: 0x0191c6f8 │ │ │ │ rsbseq pc, r8, #224, 4 │ │ │ │ @ instruction: 0x0190e3f0 │ │ │ │ @@ -1381391,15 +1381391,15 @@ │ │ │ │ @ instruction: 0x01911af0 │ │ │ │ rsbseq r0, lr, #192, 10 @ 0x30000000 │ │ │ │ orrseq sp, r2, r8, lsl #23 │ │ │ │ strbteq r2, [r9], #3400 @ 0xd48 │ │ │ │ orrseq lr, r2, r8, lsl r7 │ │ │ │ strbteq r3, [r9], #1096 @ 0x448 │ │ │ │ orreq r2, fp, r0, asr r5 │ │ │ │ - rsbeq pc, ip, #192, 10 @ 0x30000000 │ │ │ │ + rsbeq pc, ip, #184, 10 @ 0x2e000000 │ │ │ │ orrseq lr, r0, r8, lsl lr │ │ │ │ rsbseq r7, r2, #248, 12 @ 0xf800000 │ │ │ │ orrseq pc, r2, r0, lsr #6 │ │ │ │ strbteq r6, [r6], #3624 @ 0xe28 │ │ │ │ orrseq ip, r0, r0, asr sl │ │ │ │ rsbseq r0, r1, #32, 28 @ 0x200 │ │ │ │ orrseq r0, r3, r8, lsl r0 │ │ │ │ @@ -1381414,15 +1381414,15 @@ │ │ │ │ orrseq r1, r1, r8, lsr r9 │ │ │ │ rsbseq r1, r4, #56, 12 @ 0x3800000 │ │ │ │ ... │ │ │ │ orrseq pc, r1, r8, ror #29 │ │ │ │ rsbseq r4, r0, #152, 2 @ 0x26 │ │ │ │ ... │ │ │ │ @ instruction: 0x018b33b0 │ │ │ │ - rsbeq r3, sp, #96, 24 @ 0x6000 │ │ │ │ + rsbeq r3, sp, #88, 24 @ 0x5800 │ │ │ │ orrseq lr, r2, r0, ror #30 │ │ │ │ strbteq r5, [r6], #2728 @ 0xaa8 │ │ │ │ orrseq sp, r0, r8, lsl #17 │ │ │ │ rsbseq r7, r1, #184, 6 @ 0xe0000002 │ │ │ │ movtmi r4, #62506 @ 0xf42a │ │ │ │ subspl r5, r4, #-1275068416 @ 0xb4000000 │ │ │ │ movtpl r4, #32329 @ 0x7e49 │ │ │ │ @@ -1854814,45635 +1854814,45635 @@ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2624 @ 0xa40 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3520] @ 0xfffff240 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r8, ror #4 │ │ │ │ + addne r2, sl, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, ror #4 │ │ │ │ + addne r2, sl, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r4, ror r2 │ │ │ │ + addne r2, sl, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #880 @ 0x370 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, ip, ror r2 │ │ │ │ + strdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #888 @ 0x378 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsl #5 │ │ │ │ + strdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #904 @ 0x388 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, ip, lsl #5 │ │ │ │ + addne r2, sl, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsr r9 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - umullne r1, sl, r4, r2 │ │ │ │ + addne r2, sl, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, ip, r2 │ │ │ │ + addne r2, sl, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr r9 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r4, lsr #5 │ │ │ │ + addne r2, sl, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2016 @ 0x7e0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, sl, ip, lsr #5 │ │ │ │ + addne r2, sl, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2024 @ 0x7e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a12b4 │ │ │ │ + addne r2, sl, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2040 @ 0x7f8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - @ instruction: 0x108a12bc │ │ │ │ + addne r2, sl, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #864 @ 0x360 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r4, asr #5 │ │ │ │ + addne r2, sl, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #872 @ 0x368 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, asr #5 │ │ │ │ + addne r2, sl, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #888 @ 0x378 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - ldrdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2240] @ 0xfffff740 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2248] @ 0xfffff738 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, ror #5 │ │ │ │ + addne r2, sl, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2264] @ 0xfffff728 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, ip, ror #5 │ │ │ │ + addne r2, sl, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1352] @ 0xfffffab8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1368] @ 0xfffffaa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, sl, r4, lsl #6 │ │ │ │ + addne r2, sl, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #22 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, ip, lsl #6 │ │ │ │ + addne r2, sl, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsl r3 │ │ │ │ + addne r2, sl, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #22 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, ip, lsl r3 │ │ │ │ + umullne r2, sl, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2664 @ 0xa68 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r1, sl, r4, lsr #6 │ │ │ │ + umullne r2, sl, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2680 @ 0xa78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsr #6 │ │ │ │ + addne r2, sl, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2696 @ 0xa88 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r1, sl, r4, lsr r3 │ │ │ │ + addne r2, sl, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3200] @ 0xfffff380 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, sl, ip, lsr r3 │ │ │ │ + @ instruction: 0x108a26b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3216] @ 0xfffff370 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, asr #6 │ │ │ │ + @ instruction: 0x108a26bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3232] @ 0xfffff360 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, sl, ip, asr #6 │ │ │ │ + addne r2, sl, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #624 @ 0x270 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, sl, r4, asr r3 │ │ │ │ + addne r2, sl, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #632 @ 0x278 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, asr r3 │ │ │ │ + ldrdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #648 @ 0x288 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r1, sl, r4, ror #6 │ │ │ │ + ldrdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, sl, ip, ror #6 │ │ │ │ + addne r2, sl, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, ror r3 │ │ │ │ + addne r2, sl, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r1, sl, ip, ror r3 │ │ │ │ + strdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r4, lsl #7 │ │ │ │ + strdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsl #7 │ │ │ │ + addne r2, sl, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r1, sl, r4, r3 │ │ │ │ + addne r2, sl, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3608 @ 0xe18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, ip, r3 │ │ │ │ + addne r2, sl, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3624 @ 0xe28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsr #7 │ │ │ │ + addne r2, sl, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3640 @ 0xe38 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, sl, ip, lsr #7 │ │ │ │ + addne r2, sl, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1000] @ 0xfffffc18 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108a13b4 │ │ │ │ + addne r2, sl, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a13bc │ │ │ │ + addne r2, sl, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, r4, asr #7 │ │ │ │ + addne r2, sl, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #4024 @ 0xfb8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r8, asr #7 │ │ │ │ + addne r2, sl, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #4032 @ 0xfc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [sl], r0 │ │ │ │ + addne r2, sl, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #4048 @ 0xfd0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - ldrdne r1, [sl], r8 │ │ │ │ + addne r2, sl, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1344 @ 0x540 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, sl, r0, ror #7 │ │ │ │ + addne r2, sl, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1352 @ 0x548 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, ror #7 │ │ │ │ + addne r2, sl, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1368 @ 0x558 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r1, [sl], r0 │ │ │ │ + addne r2, sl, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #880 @ 0x370 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - strdne r1, [sl], r8 │ │ │ │ + addne r2, sl, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #888 @ 0x378 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsl #8 │ │ │ │ + addne r2, sl, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #904 @ 0x388 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, sl, r8, lsl #8 │ │ │ │ + addne r2, sl, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1744 @ 0x6d0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r1, sl, r0, lsl r4 │ │ │ │ + addne r2, sl, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1752 @ 0x6d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsl r4 │ │ │ │ + umullne r2, sl, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1768 @ 0x6e8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r1, sl, r0, lsr #8 │ │ │ │ + umullne r2, sl, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #4032 @ 0xfc0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r1, sl, r8, lsr #8 │ │ │ │ + addne r2, sl, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #4040 @ 0xfc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsr r4 │ │ │ │ + addne r2, sl, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #4056 @ 0xfd8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r1, sl, r8, lsr r4 │ │ │ │ + @ instruction: 0x108a27b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r0, asr #8 │ │ │ │ + @ instruction: 0x108a27b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, asr #8 │ │ │ │ + addne r2, sl, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-88] @ 0xffffffa8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r1, sl, r0, asr r4 │ │ │ │ + addne r2, sl, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-304] @ 0xfffffed0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r1, sl, r8, asr r4 │ │ │ │ + ldrdne r2, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, ror #8 │ │ │ │ + ldrdne r2, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-328] @ 0xfffffeb8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, sl, r8, ror #8 │ │ │ │ + addne r2, sl, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, sl, r0, ror r4 │ │ │ │ + addne r2, sl, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, ror r4 │ │ │ │ + strdne r2, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror #31 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, r0, lsl #9 │ │ │ │ + strdne r2, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-336] @ 0xfffffeb0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r1, sl, r8, lsl #9 │ │ │ │ + addne r2, sl, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, r0, r4 │ │ │ │ + addne r2, sl, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne r1, sl, r8, r4 │ │ │ │ + addne r2, sl, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0cf90 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, sl, r0, lsr #9 │ │ │ │ + addne r2, sl, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0cf98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsr #9 │ │ │ │ + addne r2, sl, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #31 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a14b0 │ │ │ │ + addne r2, sl, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108a14b8 │ │ │ │ + addne r2, sl, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, asr #9 │ │ │ │ + addne r2, sl, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, r8, asr #9 │ │ │ │ + addne r2, sl, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl r7 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r1, [sl], r0 │ │ │ │ + addne r2, sl, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [sl], r8 │ │ │ │ + addne r2, sl, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr r7 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, r0, ror #9 │ │ │ │ + addne r2, sl, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #6 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r8, ror #9 │ │ │ │ + addne r2, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], r0 │ │ │ │ + addne r2, sl, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl r3 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r1, [sl], r8 │ │ │ │ + addne r2, sl, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r1, sl, r0, lsl #10 │ │ │ │ + addne r2, sl, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1016] @ 0xfffffc08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsl #10 │ │ │ │ + addne r2, sl, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1032] @ 0xfffffbf8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r0, lsl r5 │ │ │ │ + addne r2, sl, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0cc90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, sl, r8, lsl r5 │ │ │ │ + umullne r2, sl, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0cc98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsl r5 │ │ │ │ + umullne r2, sl, r4, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #25 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, sl, r4, lsr #10 │ │ │ │ + umullne r2, sl, ip, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, sl, ip, lsr #10 │ │ │ │ + addne r2, sl, r4, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1032 @ 0x408 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsr r5 │ │ │ │ + addne r2, sl, ip, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1048 @ 0x418 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, sl, ip, lsr r5 │ │ │ │ + @ instruction: 0x108a28b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #328 @ 0x148 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, sl, r4, asr #10 │ │ │ │ + @ instruction: 0x108a28bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #344 @ 0x158 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, asr #10 │ │ │ │ + addne r2, sl, r4, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #360 @ 0x168 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r1, sl, r4, asr r5 │ │ │ │ + addne r2, sl, ip, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #1 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, ip, asr r5 │ │ │ │ + ldrdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #0]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, ror #10 │ │ │ │ + ldrdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #1 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r1, sl, ip, ror #10 │ │ │ │ + addne r2, sl, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1800] @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r4, ror r5 │ │ │ │ + addne r2, sl, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1808] @ 0xfffff8f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, ror r5 │ │ │ │ + strdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1824] @ 0xfffff8e0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r4, lsl #11 │ │ │ │ + strdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror r9 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, ip, lsl #11 │ │ │ │ + addne r2, sl, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, r4, r5 │ │ │ │ + addne r2, sl, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4d990 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne r1, sl, ip, r5 │ │ │ │ + addne r2, sl, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #632 @ 0x278 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r4, lsr #11 │ │ │ │ + addne r2, sl, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #640 @ 0x280 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsr #11 │ │ │ │ + addne r2, sl, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #656 @ 0x290 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108a15b4 │ │ │ │ + addne r2, sl, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4, #152] @ 0x98 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - @ instruction: 0x108a15bc │ │ │ │ + addne r2, sl, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, asr #11 │ │ │ │ + addne r2, sl, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #144] @ 0x90 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, ip, asr #11 │ │ │ │ + addne r2, sl, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #27 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - ldrdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10d90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #27 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r4, ror #11 │ │ │ │ + addne r2, sl, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl #13 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, ip, ror #11 │ │ │ │ + addne r2, sl, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07698 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #9 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r4, lsl #12 │ │ │ │ + addne r2, sl, ip, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r0, #64]! @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsl #12 │ │ │ │ + addne r2, sl, r4, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror #9 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r4, lsl r6 │ │ │ │ + addne r2, sl, ip, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1176 @ 0x498 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, sl, ip, lsl r6 │ │ │ │ + umullne r2, sl, r4, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsr #12 │ │ │ │ + umullne r2, sl, ip, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r1, sl, ip, lsr #12 │ │ │ │ + addne r2, sl, r4, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3760 @ 0xeb0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, sl, r4, lsr r6 │ │ │ │ + addne r2, sl, ip, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3776 @ 0xec0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsr r6 │ │ │ │ + @ instruction: 0x108a29b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r1, sl, r4, asr #12 │ │ │ │ + @ instruction: 0x108a29bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1336] @ 0xfffffac8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, ip, asr #12 │ │ │ │ + addne r2, sl, r4, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1344] @ 0xfffffac0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, asr r6 │ │ │ │ + addne r2, sl, ip, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1360] @ 0xfffffab0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, ip, asr r6 │ │ │ │ + ldrdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr r7 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r4, ror #12 │ │ │ │ + ldrdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, ror #12 │ │ │ │ + addne r2, sl, r4, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror #14 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r4, ror r6 │ │ │ │ + addne r2, sl, ip, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror #19 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, ip, ror r6 │ │ │ │ + strdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #144] @ 0x90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsl #13 │ │ │ │ + strdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #20 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, ip, lsl #13 │ │ │ │ + addne r2, sl, r4, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1904 @ 0x770 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - umullne r1, sl, r4, r6 │ │ │ │ + addne r2, sl, ip, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1912 @ 0x778 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, ip, r6 │ │ │ │ + addne r2, sl, r4, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1928 @ 0x788 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r4, lsr #13 │ │ │ │ + addne r2, sl, ip, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3888] @ 0xfffff0d0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, ip, lsr #13 │ │ │ │ + addne r2, sl, r4, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3896] @ 0xfffff0c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a16b4 │ │ │ │ + addne r2, sl, ip, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3912] @ 0xfffff0b8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108a16bc │ │ │ │ + addne r2, sl, r4, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r4, asr #13 │ │ │ │ + addne r2, sl, ip, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, asr #13 │ │ │ │ + addne r2, sl, r4, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - ldrdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1352 @ 0x548 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - ldrdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1360 @ 0x550 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, ror #13 │ │ │ │ + addne r2, sl, ip, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1376 @ 0x560 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, ip, ror #13 │ │ │ │ + addne r2, sl, r4, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #40 @ 0x28 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - strdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #48 @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #64 @ 0x40 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r4, lsl #14 │ │ │ │ + addne r2, sl, ip, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1952 @ 0x7a0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, ip, lsl #14 │ │ │ │ + addne r2, sl, r4, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsl r7 │ │ │ │ + addne r2, sl, ip, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, sl, ip, lsl r7 │ │ │ │ + umullne r2, sl, r4, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3632] @ 0xfffff1d0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r4, lsr #14 │ │ │ │ + umullne r2, sl, ip, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3640] @ 0xfffff1c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsr #14 │ │ │ │ + addne r2, sl, r4, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3656] @ 0xfffff1b8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r4, lsr r7 │ │ │ │ + addne r2, sl, ip, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1896 @ 0x768 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, ip, lsr r7 │ │ │ │ + @ instruction: 0x108a2ab4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1904 @ 0x770 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, asr #14 │ │ │ │ + @ instruction: 0x108a2abc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1920 @ 0x780 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, ip, asr #14 │ │ │ │ + addne r2, sl, r4, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1736 @ 0x6c8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r4, asr r7 │ │ │ │ + addne r2, sl, ip, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1744 @ 0x6d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, asr r7 │ │ │ │ + ldrdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1760 @ 0x6e0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r4, ror #14 │ │ │ │ + ldrdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl sl │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, ip, ror #14 │ │ │ │ + addne r2, sl, r4, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, ror r7 │ │ │ │ + addne r2, sl, ip, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr sl │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, ip, ror r7 │ │ │ │ + strdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r4, lsl #15 │ │ │ │ + strdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsl #15 │ │ │ │ + addne r2, sl, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr r4 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne r1, sl, r4, r7 │ │ │ │ + addne r2, sl, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-672] @ 0xfffffd60 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r1, sl, ip, r7 │ │ │ │ + addne r2, sl, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-680] @ 0xfffffd58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsr #15 │ │ │ │ + addne r2, sl, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, ip, lsr #15 │ │ │ │ + addne r2, sl, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108a17b4 │ │ │ │ + addne r2, sl, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a17bc │ │ │ │ + addne r2, sl, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r4, asr #15 │ │ │ │ + addne r2, sl, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r1, sl, ip, asr #15 │ │ │ │ + addne r2, sl, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3384] @ 0xfffff2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3400] @ 0xfffff2b8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r1, sl, r4, ror #15 │ │ │ │ + addne r2, sl, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, ror #15 │ │ │ │ + addne r2, sl, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1536 @ 0x600 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - strdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #4008 @ 0xfa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsl #16 │ │ │ │ + addne r2, sl, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #4024 @ 0xfb8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, ip, lsl #16 │ │ │ │ + addne r2, sl, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, sl, r4, lsl r8 │ │ │ │ + addne r2, sl, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsl r8 │ │ │ │ + umullne r2, sl, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r1, sl, r4, lsr #16 │ │ │ │ + umullne r2, sl, ip, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #15 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, sl, ip, lsr #16 │ │ │ │ + addne r2, sl, r4, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsr r8 │ │ │ │ + addne r2, sl, ip, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06798 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r1, sl, ip, lsr r8 │ │ │ │ + @ instruction: 0x108a2bb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1048 @ 0x418 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r1, sl, r4, asr #16 │ │ │ │ + @ instruction: 0x108a2bbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1072 @ 0x430 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, asr #16 │ │ │ │ + addne r2, sl, r4, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1088 @ 0x440 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, r4, asr r8 │ │ │ │ + addne r2, sl, ip, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1104 @ 0x450 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, sl, ip, asr r8 │ │ │ │ + ldrdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1120 @ 0x460 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, ror #16 │ │ │ │ + ldrdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1136 @ 0x470 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, ip, ror #16 │ │ │ │ + addne r2, sl, r4, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1856] @ 0xfffff8c0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r1, sl, r4, ror r8 │ │ │ │ + addne r2, sl, ip, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1888] @ 0xfffff8a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, ror r8 │ │ │ │ + strdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, sl, r4, lsl #17 │ │ │ │ + strdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3272 @ 0xcc8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r1, sl, ip, lsl #17 │ │ │ │ + addne r2, sl, r4, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, r4, r8 │ │ │ │ + addne r2, sl, ip, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - umullne r1, sl, ip, r8 │ │ │ │ + addne r2, sl, r4, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2800] @ 0xfffff510 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r1, sl, r4, lsr #17 │ │ │ │ + addne r2, sl, ip, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsr #17 │ │ │ │ + addne r2, sl, r4, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108a18b4 │ │ │ │ + addne r2, sl, ip, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108a18bc │ │ │ │ + addne r2, sl, r4, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3144 @ 0xc48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, asr #17 │ │ │ │ + addne r2, sl, ip, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3160 @ 0xc58 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, sl, ip, asr #17 │ │ │ │ + addne r2, sl, r4, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr #23 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - ldrdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, sl, r4, ror #17 │ │ │ │ + addne r2, sl, ip, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1496 @ 0x5d8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r1, sl, ip, ror #17 │ │ │ │ + addne r2, sl, r4, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1536 @ 0x600 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - strdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1680] @ 0xfffff970 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, sl, r4, lsl #18 │ │ │ │ + addne r2, sl, ip, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsl #18 │ │ │ │ + addne r2, sl, r4, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, r4, lsl r9 │ │ │ │ + addne r2, sl, ip, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3800] @ 0xfffff128 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r1, sl, ip, lsl r9 │ │ │ │ + umullne r2, sl, r4, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3832] @ 0xfffff108 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsr #18 │ │ │ │ + umullne r2, sl, ip, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3848] @ 0xfffff0f8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, ip, lsr #18 │ │ │ │ + addne r2, sl, r4, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3616 @ 0xe20 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, sl, r4, lsr r9 │ │ │ │ + addne r2, sl, ip, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsr r9 │ │ │ │ + @ instruction: 0x108a2cb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r4, asr #18 │ │ │ │ + @ instruction: 0x108a2cbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r1, sl, ip, asr #18 │ │ │ │ + addne r2, sl, r4, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, asr r9 │ │ │ │ + addne r2, sl, ip, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, ip, asr r9 │ │ │ │ + ldrdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1872 @ 0x750 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r1, sl, r4, ror #18 │ │ │ │ + ldrdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1912 @ 0x778 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, ror #18 │ │ │ │ + addne r2, sl, r4, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1928 @ 0x788 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r4, ror r9 │ │ │ │ + addne r2, sl, ip, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #632 @ 0x278 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r1, sl, ip, ror r9 │ │ │ │ + strdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #664 @ 0x298 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsl #19 │ │ │ │ + strdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #680 @ 0x2a8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, ip, lsl #19 │ │ │ │ + addne r2, sl, r4, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror #26 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r1, sl, r4, r9 │ │ │ │ + addne r2, sl, ip, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, ip, r9 │ │ │ │ + addne r2, sl, r4, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror sp │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r1, sl, r4, lsr #19 │ │ │ │ + addne r2, sl, ip, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2544] @ 0xfffff610 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, sl, ip, lsr #19 │ │ │ │ + addne r2, sl, r4, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a19b4 │ │ │ │ + addne r2, sl, ip, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - @ instruction: 0x108a19bc │ │ │ │ + addne r2, sl, r4, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, ror r4 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, sl, r4, asr #19 │ │ │ │ + addne r2, sl, ip, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsl #9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, asr #19 │ │ │ │ + addne r2, sl, r4, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4e498 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - ldrdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #824 @ 0x338 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #832 @ 0x340 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, ror #19 │ │ │ │ + addne r2, sl, ip, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #848 @ 0x350 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, ip, ror #19 │ │ │ │ + addne r2, sl, r4, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4e098 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r1, [sl], r4 │ │ │ │ + addne r2, sl, ip, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], ip │ │ │ │ + addne r2, sl, r4, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq lr, [r4, #8] │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r4, lsl #20 │ │ │ │ + addne r2, sl, ip, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, ip, lsl #20 │ │ │ │ + addne r2, sl, r4, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsl sl │ │ │ │ + addne r2, sl, ip, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #968 @ 0x3c8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r1, sl, ip, lsl sl │ │ │ │ + umullne r2, sl, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #6 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r1, sl, r4, lsr #20 │ │ │ │ + umullne r2, sl, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsr #20 │ │ │ │ + addne r2, sl, r4, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsl #7 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r4, lsr sl │ │ │ │ + addne r2, sl, ip, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1280 @ 0x500 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r1, sl, ip, lsr sl │ │ │ │ + @ instruction: 0x108a2db4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1304 @ 0x518 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, asr #20 │ │ │ │ + @ instruction: 0x108a2dbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1320 @ 0x528 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, ip, asr #20 │ │ │ │ + addne r2, sl, r4, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3936 @ 0xf60 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, sl, r4, asr sl │ │ │ │ + addne r2, sl, ip, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3944 @ 0xf68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, asr sl │ │ │ │ + ldrdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3960 @ 0xf78 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, sl, r4, ror #20 │ │ │ │ + ldrdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #88 @ 0x58 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, sl, ip, ror #20 │ │ │ │ + addne r2, sl, r4, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #104 @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, ror sl │ │ │ │ + addne r2, sl, ip, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #120 @ 0x78 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, ip, ror sl │ │ │ │ + strdne r2, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsl #21 │ │ │ │ + strdne r2, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3144 @ 0xc48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, ip, lsl #21 │ │ │ │ + addne r2, sl, r4, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3160 @ 0xc58 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne r1, sl, r4, sl │ │ │ │ + addne r2, sl, ip, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3592 @ 0xe08 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r1, sl, ip, sl │ │ │ │ + addne r2, sl, r4, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r4, lsr #21 │ │ │ │ + addne r2, sl, ip, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r8, lsr #21 │ │ │ │ + addne r2, sl, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #0]! │ │ │ │ andmi r0, r0, r2 │ │ │ │ - @ instruction: 0x108a1ab0 │ │ │ │ + addne r2, sl, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #8]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a1ab8 │ │ │ │ + addne r2, sl, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #1 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, sl, r0, asr #21 │ │ │ │ + addne r2, sl, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r1, sl, r8, asr #21 │ │ │ │ + addne r2, sl, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [sl], r0 │ │ │ │ + addne r2, sl, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r1, [sl], r8 │ │ │ │ + addne r2, sl, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2352 @ 0x930 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r1, sl, r0, ror #21 │ │ │ │ + addne r2, sl, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2376 @ 0x948 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, ror #21 │ │ │ │ + addne r2, sl, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2392 @ 0x958 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r1, [sl], r0 │ │ │ │ + addne r2, sl, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r1, [sl], r8 │ │ │ │ + addne r2, sl, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsl #22 │ │ │ │ + addne r2, sl, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, r8, lsl #22 │ │ │ │ + addne r2, sl, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r1, sl, r0, lsl fp │ │ │ │ + addne r2, sl, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsl fp │ │ │ │ + umullne r2, sl, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-80] @ 0xffffffb0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r1, sl, r0, lsr #22 │ │ │ │ + umullne r2, sl, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r1, sl, r8, lsr #22 │ │ │ │ + addne r2, sl, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsr fp │ │ │ │ + addne r2, sl, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r1, sl, r8, lsr fp │ │ │ │ + @ instruction: 0x108a2eb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #360 @ 0x168 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, sl, r0, asr #22 │ │ │ │ + @ instruction: 0x108a2eb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #384 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, asr #22 │ │ │ │ + addne r2, sl, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #400 @ 0x190 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, sl, r0, asr fp │ │ │ │ + addne r2, sl, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2208 @ 0x8a0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r1, sl, r8, asr fp │ │ │ │ + ldrdne r2, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, ror #22 │ │ │ │ + ldrdne r2, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2248 @ 0x8c8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r1, sl, r8, ror #22 │ │ │ │ + addne r2, sl, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, sl, r0, ror fp │ │ │ │ + addne r2, sl, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, ror fp │ │ │ │ + strdne r2, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, sl, r0, lsl #23 │ │ │ │ + strdne r2, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #22 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, sl, r8, lsl #23 │ │ │ │ + addne r2, sl, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, r0, fp │ │ │ │ + addne r2, sl, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #23 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r1, sl, r8, fp │ │ │ │ + addne r2, sl, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1864 @ 0x748 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, sl, r0, lsr #23 │ │ │ │ + addne r2, sl, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1872 @ 0x750 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsr #23 │ │ │ │ + addne r2, sl, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1888 @ 0x760 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108a1bb0 │ │ │ │ + addne r2, sl, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2304 @ 0x900 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a1bb8 │ │ │ │ + addne r2, sl, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2344 @ 0x928 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, asr #23 │ │ │ │ + addne r2, sl, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2360 @ 0x938 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r8, asr #23 │ │ │ │ + addne r2, sl, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2432 @ 0x980 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r1, [sl], r0 │ │ │ │ + addne r2, sl, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2448 @ 0x990 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [sl], r8 │ │ │ │ + addne r2, sl, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, r0, ror #23 │ │ │ │ + addne r2, sl, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #592 @ 0x250 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, sl, r8, ror #23 │ │ │ │ + addne r2, sl, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #608 @ 0x260 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], r0 │ │ │ │ + addne r2, sl, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #624 @ 0x270 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r1, [sl], r8 │ │ │ │ + addne r2, sl, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #816 @ 0x330 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, sl, r0, lsl #24 │ │ │ │ + addne r2, sl, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #832 @ 0x340 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsl #24 │ │ │ │ + addne r2, sl, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #848 @ 0x350 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r0, lsl ip │ │ │ │ + addne r2, sl, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2048] @ 0xfffff800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r8, lsl ip │ │ │ │ + umullne r2, sl, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2072] @ 0xfffff7e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsr #24 │ │ │ │ + umullne r2, sl, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r8, lsr #24 │ │ │ │ + addne r2, sl, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq lr, [r4, #160] @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r1, sl, r0, lsr ip │ │ │ │ + addne r2, sl, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsl #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsr ip │ │ │ │ + @ instruction: 0x108a2fb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsl fp │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, r0, asr #24 │ │ │ │ + @ instruction: 0x108a2fb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r1, sl, r8, asr #24 │ │ │ │ + addne r2, sl, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r1, [r1, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, asr ip │ │ │ │ + addne r2, sl, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #21 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r8, asr ip │ │ │ │ + ldrdne r2, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2792] @ 0xfffff518 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, sl, r0, ror #24 │ │ │ │ + ldrdne r2, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, ror #24 │ │ │ │ + addne r2, sl, r0, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, sl, r0, ror ip │ │ │ │ + addne r2, sl, r8, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r1, [r1, #8]! │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, sl, r8, ror ip │ │ │ │ + strdne r2, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsl #25 │ │ │ │ + strdne r2, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #8]! │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r8, lsl #25 │ │ │ │ + addne r3, sl, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne r1, sl, r0, ip │ │ │ │ + addne r3, sl, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, r8, ip │ │ │ │ + addne r3, sl, r0, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3112 @ 0xc28 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r0, lsr #25 │ │ │ │ + addne r3, sl, r8, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1800] @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r8, lsr #25 │ │ │ │ + addne r3, sl, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1840] @ 0xfffff8d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a1cb0 │ │ │ │ + addne r3, sl, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1856] @ 0xfffff8c0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x108a1cb8 │ │ │ │ + addne r3, sl, r0, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2416 @ 0x970 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, sl, r0, asr #25 │ │ │ │ + addne r3, sl, r8, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2432 @ 0x980 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, asr #25 │ │ │ │ + addne r3, sl, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2448 @ 0x990 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - ldrdne r1, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2920 @ 0xb68 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r1, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, ror #25 │ │ │ │ + addne r3, sl, r8, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r8, ror #25 │ │ │ │ + addne r3, sl, r0, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2344] @ 0xfffff6d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], r0 │ │ │ │ + addne r3, sl, r8, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2360] @ 0xfffff6c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, sl, r0, lsl #26 │ │ │ │ + addne r3, sl, r8, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r8, lsl #26 │ │ │ │ + addne r3, sl, r0, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2240 @ 0x8c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsl sp │ │ │ │ + addne r3, sl, r8, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2256 @ 0x8d0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r1, sl, r8, lsl sp │ │ │ │ + umullne r3, sl, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr sp │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r0, lsr #26 │ │ │ │ + umullne r3, sl, r8, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsr #26 │ │ │ │ + addne r3, sl, r0, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror sp │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r1, sl, r0, lsr sp │ │ │ │ + addne r3, sl, r8, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1832 @ 0x728 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r8, lsr sp │ │ │ │ + strhne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1840 @ 0x730 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, asr #26 │ │ │ │ + strhne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1856 @ 0x740 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r1, sl, r8, asr #26 │ │ │ │ + addne r3, sl, r0, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r1, sl, r0, asr sp │ │ │ │ + addne r3, sl, r8, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #264 @ 0x108 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, asr sp │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #280 @ 0x118 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r1, sl, r0, ror #26 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1712 @ 0x6b0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, sl, r8, ror #26 │ │ │ │ + addne r3, sl, r0, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1728 @ 0x6c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, ror sp │ │ │ │ + addne r3, sl, r8, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1744 @ 0x6d0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r8, ror sp │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1320 @ 0x528 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r1, sl, r0, lsl #27 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1336 @ 0x538 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsl #27 │ │ │ │ + addne r3, sl, r0, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1352 @ 0x548 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne r1, sl, r0, sp │ │ │ │ + addne r3, sl, r8, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, r8, sp │ │ │ │ + addne r3, sl, r0, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsr #27 │ │ │ │ + addne r3, sl, r8, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #16 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, sl, r8, lsr #27 │ │ │ │ + addne r3, sl, r0, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl #7 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108a1db0 │ │ │ │ + addne r3, sl, r8, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f12390 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a1db8 │ │ │ │ + addne r3, sl, r0, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #7 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r0, asr #27 │ │ │ │ + addne r3, sl, r8, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3784 @ 0xec8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r8, asr #27 │ │ │ │ + addne r3, sl, r0, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3808 @ 0xee0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - ldrdne r1, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2248 @ 0x8c8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r0, ror #27 │ │ │ │ + addne r3, sl, r8, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2256 @ 0x8d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, ror #27 │ │ │ │ + addne r3, sl, r0, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne r1, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2952 @ 0xb88 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - strdne r1, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsl #28 │ │ │ │ + addne r3, sl, r8, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2976 @ 0xba0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r8, lsl #28 │ │ │ │ + addne r3, sl, r0, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr sl │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r0, lsl lr │ │ │ │ + addne r3, sl, r8, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsl lr │ │ │ │ + umullne r3, sl, r0, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror sl │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, sl, r0, lsr #28 │ │ │ │ + umullne r3, sl, r8, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1200 @ 0x4b0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r8, lsr #28 │ │ │ │ + addne r3, sl, r0, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsr lr │ │ │ │ + addne r3, sl, r8, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1224 @ 0x4c8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r8, lsr lr │ │ │ │ + @ instruction: 0x108a31b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl #21 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r0, asr #28 │ │ │ │ + @ instruction: 0x108a31b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4da90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, asr #28 │ │ │ │ + addne r3, sl, r0, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #21 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, sl, r0, asr lr │ │ │ │ + addne r3, sl, r8, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1888 @ 0x760 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, sl, r8, asr lr │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1896 @ 0x768 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, ror #28 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1912 @ 0x778 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, sl, r8, ror #28 │ │ │ │ + addne r3, sl, r0, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr #21 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r1, sl, r0, ror lr │ │ │ │ + addne r3, sl, r8, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #160] @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, ror lr │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #21 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, sl, r0, lsl #29 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror lr │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, sl, r8, lsl #29 │ │ │ │ + addne r3, sl, r0, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, r0, lr │ │ │ │ + addne r3, sl, r8, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f12e90 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r1, sl, r8, lr │ │ │ │ + addne r3, sl, r0, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r1, sl, r0, lsr #29 │ │ │ │ + addne r3, sl, r8, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsr #29 │ │ │ │ + addne r3, sl, r0, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x108a1eb0 │ │ │ │ + addne r3, sl, r8, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1832] @ 0xfffff8d8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108a1eb8 │ │ │ │ + addne r3, sl, r0, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1848] @ 0xfffff8c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, asr #29 │ │ │ │ + addne r3, sl, r8, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1864] @ 0xfffff8b8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, sl, r8, asr #29 │ │ │ │ + addne r3, sl, r0, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1240 @ 0x4d8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r1, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1248 @ 0x4e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r1, sl, r0, ror #29 │ │ │ │ + addne r3, sl, r8, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #3 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r1, sl, r8, ror #29 │ │ │ │ + addne r3, sl, r0, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #24]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #4 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - strdne r1, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, sl, r0, lsl #30 │ │ │ │ + addne r3, sl, r8, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsl #30 │ │ │ │ + addne r3, sl, r0, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r0, lsl pc │ │ │ │ + addne r3, sl, r8, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1464 @ 0x5b8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, sl, r8, lsl pc │ │ │ │ + umullne r3, sl, r0, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsr #30 │ │ │ │ + umullne r3, sl, r8, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r8, lsr #30 │ │ │ │ + addne r3, sl, r0, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3872 @ 0xf20 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, sl, r0, lsr pc │ │ │ │ + addne r3, sl, r8, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, lsr pc │ │ │ │ + @ instruction: 0x108a32b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r0, asr #30 │ │ │ │ + @ instruction: 0x108a32b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl lr │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, sl, r8, asr #30 │ │ │ │ + addne r3, sl, r0, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, asr pc │ │ │ │ + addne r3, sl, r8, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #28 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r8, asr pc │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, sl, r0, ror #30 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2648 @ 0xa58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, ror #30 │ │ │ │ + addne r3, sl, r0, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2664 @ 0xa68 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r0, ror pc │ │ │ │ + addne r3, sl, r8, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-568] @ 0xfffffdc8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, sl, r8, ror pc │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-576] @ 0xfffffdc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, lsl #31 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-592] @ 0xfffffdb0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r1, sl, r8, lsl #31 │ │ │ │ + addne r3, sl, r0, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2144 @ 0x860 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r1, sl, r0, pc @ │ │ │ │ + addne r3, sl, r8, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2152 @ 0x868 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, sl, r8, pc @ │ │ │ │ + addne r3, sl, r0, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2168 @ 0x878 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r1, sl, r0, lsr #31 │ │ │ │ + addne r3, sl, r8, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3008] @ 0xfffff440 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, sl, r8, lsr #31 │ │ │ │ + addne r3, sl, r0, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3024] @ 0xfffff430 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a1fb0 │ │ │ │ + addne r3, sl, r8, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3040] @ 0xfffff420 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - @ instruction: 0x108a1fb8 │ │ │ │ + addne r3, sl, r0, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11f90 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, sl, r0, asr #31 │ │ │ │ + addne r3, sl, r8, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r8, asr #31 │ │ │ │ + addne r3, sl, r0, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne r1, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2432 @ 0x980 │ │ │ │ andmi r0, r0, pc │ │ │ │ - ldrdne r1, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2448 @ 0x990 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, sl, r0, ror #31 │ │ │ │ + addne r3, sl, r8, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, sl, r8, ror #31 │ │ │ │ + addne r3, sl, r0, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #3 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r1, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #16]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #3 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, sl, r0 │ │ │ │ + addne r3, sl, r8, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr lr │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, sl, r8 │ │ │ │ + addne r3, sl, r0, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl r0 │ │ │ │ + addne r3, sl, r8, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr lr │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, sl, r8, lsl r0 │ │ │ │ + umullne r3, sl, r0, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1120 @ 0x460 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r0, lsr #32 │ │ │ │ + umullne r3, sl, r8, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1136 @ 0x470 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsr #32 │ │ │ │ + addne r3, sl, r0, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1152 @ 0x480 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, sl, r0, lsr r0 │ │ │ │ + addne r3, sl, r8, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2552] @ 0xfffff608 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r2, sl, r8, lsr r0 │ │ │ │ + @ instruction: 0x108a33b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2568] @ 0xfffff5f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr #32 │ │ │ │ + @ instruction: 0x108a33b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, sl, r8, asr #32 │ │ │ │ + addne r3, sl, r0, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r0, asr r0 │ │ │ │ + addne r3, sl, r8, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3088 @ 0xc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, asr r0 │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3104 @ 0xc20 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r2, sl, r0, rrx │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3008] @ 0xfffff440 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r8, rrx │ │ │ │ + addne r3, sl, r0, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, ror r0 │ │ │ │ + addne r3, sl, r8, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r2, sl, r8, ror r0 │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #27 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r2, sl, r0, lsl #1 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r8, [r0, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsl #1 │ │ │ │ + addne r3, sl, r0, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #27 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - umullne r2, sl, r0, r0 │ │ │ │ + addne r3, sl, r8, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1000 @ 0x3e8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r2, sl, r8, r0 │ │ │ │ + addne r3, sl, r0, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1008 @ 0x3f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsr #1 │ │ │ │ + addne r3, sl, r8, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1024 @ 0x400 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r2, sl, r8, lsr #1 │ │ │ │ + addne r3, sl, r0, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #4008 @ 0xfa8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strhne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #4016 @ 0xfb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #4032 @ 0xfc0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r0, asr #1 │ │ │ │ + addne r3, sl, r8, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2704 @ 0xa90 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, sl, r8, asr #1 │ │ │ │ + addne r3, sl, r0, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2720 @ 0xaa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2736 @ 0xab0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr r5 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r0, ror #1 │ │ │ │ + addne r3, sl, r8, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror #1 │ │ │ │ + addne r3, sl, r0, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #10 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #16]! │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #24]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl #2 │ │ │ │ + addne r3, sl, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror #3 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r2, sl, r8, lsl #2 │ │ │ │ + addne r3, sl, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, sl, r0, lsl r1 │ │ │ │ + addne r3, sl, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3448] @ 0xfffff288 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsl r1 │ │ │ │ + umullne r3, sl, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3464] @ 0xfffff278 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r0, lsr #2 │ │ │ │ + umullne r3, sl, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-720] @ 0xfffffd30 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r2, sl, r8, lsr #2 │ │ │ │ + addne r3, sl, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsr r1 │ │ │ │ + addne r3, sl, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-744] @ 0xfffffd18 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r8, lsr r1 │ │ │ │ + @ instruction: 0x108a34b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl #22 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, r0, asr #2 │ │ │ │ + @ instruction: 0x108a34b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsl fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, asr #2 │ │ │ │ + addne r3, sl, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr #22 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r0, asr r1 │ │ │ │ + addne r3, sl, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2344 @ 0x928 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r2, sl, r8, asr r1 │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2352 @ 0x930 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, ror #2 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2368 @ 0x940 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, sl, r8, ror #2 │ │ │ │ + addne r3, sl, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-176] @ 0xffffff50 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r0, ror r1 │ │ │ │ + addne r3, sl, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror r1 │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-200] @ 0xffffff38 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, sl, r0, lsl #3 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3944] @ 0xfffff098 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r8, lsl #3 │ │ │ │ + addne r3, sl, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3952] @ 0xfffff090 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, r0, r1 │ │ │ │ + addne r3, sl, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3968] @ 0xfffff080 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r2, sl, r8, r1 │ │ │ │ + addne r3, sl, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r0, lsr #3 │ │ │ │ + addne r3, sl, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1648] @ 0xfffff990 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsr #3 │ │ │ │ + addne r3, sl, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1664] @ 0xfffff980 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108a21b0 │ │ │ │ + addne r3, sl, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108a21b8 │ │ │ │ + addne r3, sl, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #232 @ 0xe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr #3 │ │ │ │ + addne r3, sl, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #248 @ 0xf8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, sl, r8, asr #3 │ │ │ │ + addne r3, sl, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1928] @ 0xfffff878 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1936] @ 0xfffff870 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r0, ror #3 │ │ │ │ + addne r3, sl, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror fp │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, sl, r8, ror #3 │ │ │ │ + addne r3, sl, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f12b98 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3536 @ 0xdd0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r0, lsl #4 │ │ │ │ + addne r3, sl, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3552 @ 0xde0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsl #4 │ │ │ │ + addne r3, sl, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r0, lsl r2 │ │ │ │ + addne r3, sl, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-624] @ 0xfffffd90 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r8, lsl r2 │ │ │ │ + umullne r3, sl, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsr #4 │ │ │ │ + umullne r3, sl, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r8, lsr #4 │ │ │ │ + addne r3, sl, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r0, lsr r2 │ │ │ │ + addne r3, sl, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2576 @ 0xa10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsr r2 │ │ │ │ + @ instruction: 0x108a35b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2592 @ 0xa20 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r2, sl, r0, asr #4 │ │ │ │ + @ instruction: 0x108a35b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #760 @ 0x2f8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r8, asr #4 │ │ │ │ + addne r3, sl, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #768 @ 0x300 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr r2 │ │ │ │ + addne r3, sl, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #784 @ 0x310 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r2, sl, r8, asr r2 │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1368 @ 0x558 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r0, ror #4 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1376 @ 0x560 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror #4 │ │ │ │ + addne r3, sl, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1392 @ 0x570 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r0, ror r2 │ │ │ │ + addne r3, sl, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1664 @ 0x680 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r8, ror r2 │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1672 @ 0x688 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl #5 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1688 @ 0x698 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r2, sl, r8, lsl #5 │ │ │ │ + addne r3, sl, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r2, sl, r0, r2 │ │ │ │ + addne r3, sl, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, r8, r2 │ │ │ │ + addne r3, sl, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, sl, r0, lsr #5 │ │ │ │ + addne r3, sl, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3408 @ 0xd50 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r8, lsr #5 │ │ │ │ + addne r3, sl, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3416 @ 0xd58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a22b0 │ │ │ │ + addne r3, sl, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3432 @ 0xd68 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108a22b8 │ │ │ │ + addne r3, sl, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3552 @ 0xde0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r2, sl, r0, asr #5 │ │ │ │ + addne r3, sl, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3576 @ 0xdf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, asr #5 │ │ │ │ + addne r3, sl, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3592 @ 0xe08 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #288 @ 0x120 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #296 @ 0x128 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, ror #5 │ │ │ │ + addne r3, sl, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #312 @ 0x138 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, sl, r8, ror #5 │ │ │ │ + addne r3, sl, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-992] @ 0xfffffc20 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], r4 │ │ │ │ + addne r3, sl, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r2, [sl], ip │ │ │ │ + addne r3, sl, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror #19 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r4, lsl #6 │ │ │ │ + addne r3, sl, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsl #6 │ │ │ │ + addne r3, sl, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #152]! @ 0x98 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r4, lsl r3 │ │ │ │ + addne r3, sl, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, ip, lsl r3 │ │ │ │ + umullne r3, sl, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsr #6 │ │ │ │ + umullne r3, sl, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #30 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, ip, lsr #6 │ │ │ │ + addne r3, sl, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr #21 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r4, lsr r3 │ │ │ │ + addne r3, sl, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsr r3 │ │ │ │ + @ instruction: 0x108a36b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #21 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, sl, r4, asr #6 │ │ │ │ + @ instruction: 0x108a36bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-280] @ 0xfffffee8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, ip, asr #6 │ │ │ │ + addne r3, sl, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-296] @ 0xfffffed8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, asr r3 │ │ │ │ + addne r3, sl, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, ip, asr r3 │ │ │ │ + ldrdne r3, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, ror #6 │ │ │ │ + ldrdne r3, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, ror #6 │ │ │ │ + addne r3, sl, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror r7 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r4, ror r3 │ │ │ │ + addne r3, sl, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, sl, ip, ror r3 │ │ │ │ + strdne r3, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #192, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsl #7 │ │ │ │ + strdne r3, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #208, 4 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, sl, ip, lsl #7 │ │ │ │ + addne r3, sl, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror r5 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne r2, sl, r4, r3 │ │ │ │ + addne r3, sl, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, ip, r3 │ │ │ │ + addne r3, sl, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10598 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r4, lsr #7 │ │ │ │ + addne r3, sl, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2280] @ 0xfffff718 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r2, sl, ip, lsr #7 │ │ │ │ + addne r3, sl, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2288] @ 0xfffff710 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a23b4 │ │ │ │ + addne r3, sl, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2304] @ 0xfffff700 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108a23bc │ │ │ │ + addne r3, sl, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2800] @ 0xfffff510 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, sl, r4, asr #7 │ │ │ │ + addne r3, sl, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2816] @ 0xfffff500 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, asr #7 │ │ │ │ + addne r3, sl, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2832] @ 0xfffff4f0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne r2, [sl], r4 │ │ │ │ + addne r3, sl, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #328 @ 0x148 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r2, [sl], ip │ │ │ │ + addne r3, sl, r4, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #408 @ 0x198 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, ror #7 │ │ │ │ + addne r3, sl, ip, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #424 @ 0x1a8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, ip, ror #7 │ │ │ │ + addne r3, sl, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r2, [sl], r4 │ │ │ │ + addne r3, sl, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1744] @ 0xfffff930 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], ip │ │ │ │ + addne r3, sl, r4, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1760] @ 0xfffff920 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r4, lsl #8 │ │ │ │ + addne r3, sl, ip, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #11 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, ip, lsl #8 │ │ │ │ + addne r3, sl, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsl r4 │ │ │ │ + addne r3, sl, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r0, [r1, #88]! @ 0x58 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r2, sl, ip, lsl r4 │ │ │ │ + umullne r3, sl, r4, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r4, lsr #8 │ │ │ │ + umullne r3, sl, ip, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2576 @ 0xa10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsr #8 │ │ │ │ + addne r3, sl, r4, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2592 @ 0xa20 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r2, sl, r4, lsr r4 │ │ │ │ + addne r3, sl, ip, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-216] @ 0xffffff28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsr r4 │ │ │ │ + @ instruction: 0x108a37b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-232] @ 0xffffff18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, asr #8 │ │ │ │ + @ instruction: 0x108a37bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-248] @ 0xffffff08 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r2, sl, ip, asr #8 │ │ │ │ + addne r3, sl, r4, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r4, asr r4 │ │ │ │ + addne r3, sl, ip, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3968] @ 0xfffff080 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, asr r4 │ │ │ │ + ldrdne r3, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3984] @ 0xfffff070 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, sl, r4, ror #8 │ │ │ │ + ldrdne r3, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #840 @ 0x348 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, ip, ror #8 │ │ │ │ + addne r3, sl, r4, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #856 @ 0x358 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, ror r4 │ │ │ │ + addne r3, sl, ip, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #872 @ 0x368 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r2, sl, ip, ror r4 │ │ │ │ + strdne r3, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, r4, lsl #9 │ │ │ │ + strdne r3, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3600] @ 0xfffff1f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsl #9 │ │ │ │ + addne r3, sl, r4, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3616] @ 0xfffff1e0 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - umullne r2, sl, r4, r4 │ │ │ │ + addne r3, sl, ip, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1624] @ 0xfffff9a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r2, sl, ip, r4 │ │ │ │ + addne r3, sl, r4, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsr #9 │ │ │ │ + addne r3, sl, ip, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1648] @ 0xfffff990 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r2, sl, ip, lsr #9 │ │ │ │ + addne r3, sl, r4, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f12490 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108a24b4 │ │ │ │ + addne r3, sl, ip, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f12498 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a24bc │ │ │ │ + addne r3, sl, r4, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr #9 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r2, sl, r4, asr #9 │ │ │ │ + addne r3, sl, ip, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #22 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r2, sl, ip, asr #9 │ │ │ │ + addne r3, sl, r4, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], r4 │ │ │ │ + addne r3, sl, ip, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #22 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne r2, [sl], ip │ │ │ │ + addne r3, sl, r4, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r4, ror #9 │ │ │ │ + addne r3, sl, ip, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-704] @ 0xfffffd40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, ror #9 │ │ │ │ + addne r3, sl, r4, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-720] @ 0xfffffd30 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - strdne r2, [sl], r4 │ │ │ │ + addne r3, sl, ip, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r2, [sl], ip │ │ │ │ + addne r3, sl, r4, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1056] @ 0xfffffbe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsl #10 │ │ │ │ + addne r3, sl, ip, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, sl, ip, lsl #10 │ │ │ │ + addne r3, sl, r4, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #88]! @ 0x58 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r2, sl, r4, lsl r5 │ │ │ │ + addne r3, sl, ip, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, asr #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsl r5 │ │ │ │ + umullne r3, sl, r4, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #80]! @ 0x50 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, sl, r4, lsr #10 │ │ │ │ + umullne r3, sl, ip, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2816] @ 0xfffff500 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r2, sl, ip, lsr #10 │ │ │ │ + addne r3, sl, r4, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsr r5 │ │ │ │ + addne r3, sl, ip, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2856] @ 0xfffff4d8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, ip, lsr r5 │ │ │ │ + @ instruction: 0x108a38b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06690 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r4, asr #10 │ │ │ │ + @ instruction: 0x108a38bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsr #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, asr #10 │ │ │ │ + addne r3, sl, r4, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r6, [r0, #96]! @ 0x60 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, sl, r4, asr r5 │ │ │ │ + addne r3, sl, ip, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2456 @ 0x998 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, ip, asr r5 │ │ │ │ + ldrdne r3, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, ror #10 │ │ │ │ + ldrdne r3, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2480 @ 0x9b0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, sl, ip, ror #10 │ │ │ │ + addne r3, sl, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3040 @ 0xbe0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, r4, ror r5 │ │ │ │ + addne r3, sl, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3048 @ 0xbe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, ror r5 │ │ │ │ + strdne r3, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3064 @ 0xbf8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, sl, r4, lsl #11 │ │ │ │ + strdne r3, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #184 @ 0xb8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, ip, lsl #11 │ │ │ │ + addne r3, sl, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #200 @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, r4, r5 │ │ │ │ + addne r3, sl, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #216 @ 0xd8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r2, sl, ip, r5 │ │ │ │ + addne r3, sl, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #320 @ 0x140 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, sl, r4, lsr #11 │ │ │ │ + addne r3, sl, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #336 @ 0x150 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsr #11 │ │ │ │ + addne r3, sl, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #352 @ 0x160 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a25b4 │ │ │ │ + addne r3, sl, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #48]! @ 0x30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108a25b8 │ │ │ │ + addne r3, sl, r0, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr #11 │ │ │ │ + addne r3, sl, r8, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r7, [r0, #48]! @ 0x30 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, sl, r8, asr #11 │ │ │ │ + addne r3, sl, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3280 @ 0xcd0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3288 @ 0xcd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3304 @ 0xce8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, sl, r0, ror #11 │ │ │ │ + addne r3, sl, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2056] @ 0xfffff7f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror #11 │ │ │ │ + addne r3, sl, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2072] @ 0xfffff7e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3032 @ 0xbd8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, r0, lsl #12 │ │ │ │ + addne r3, sl, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3040 @ 0xbe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsl #12 │ │ │ │ + addne r3, sl, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3056 @ 0xbf0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r0, lsl r6 │ │ │ │ + addne r3, sl, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1176 @ 0x498 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r2, sl, r8, lsl r6 │ │ │ │ + umullne r3, sl, r0, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1184 @ 0x4a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsr #12 │ │ │ │ + umullne r3, sl, r8, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1200 @ 0x4b0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, sl, r8, lsr #12 │ │ │ │ + addne r3, sl, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, r0, lsr r6 │ │ │ │ + addne r3, sl, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3688] @ 0xfffff198 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsr r6 │ │ │ │ + @ instruction: 0x108a39b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3704] @ 0xfffff188 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, sl, r0, asr #12 │ │ │ │ + @ instruction: 0x108a39b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #320 @ 0x140 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r2, sl, r8, asr #12 │ │ │ │ + addne r3, sl, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #328 @ 0x148 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr r6 │ │ │ │ + addne r3, sl, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #344 @ 0x158 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, sl, r8, asr r6 │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2064 @ 0x810 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, r0, ror #12 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2072 @ 0x818 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror #12 │ │ │ │ + addne r3, sl, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2088 @ 0x828 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, sl, r0, ror r6 │ │ │ │ + addne r3, sl, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3808 @ 0xee0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r8, ror r6 │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3816 @ 0xee8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl #13 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3832 @ 0xef8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, sl, r8, lsl #13 │ │ │ │ + addne r3, sl, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3408 @ 0xd50 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r2, sl, r0, r6 │ │ │ │ + addne r3, sl, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3416 @ 0xd58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, r8, r6 │ │ │ │ + addne r3, sl, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3432 @ 0xd68 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r2, sl, r0, lsr #13 │ │ │ │ + addne r3, sl, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2912 @ 0xb60 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r8, lsr #13 │ │ │ │ + addne r3, sl, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a26b0 │ │ │ │ + addne r3, sl, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - @ instruction: 0x108a26b8 │ │ │ │ + addne r3, sl, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r0, asr #13 │ │ │ │ + addne r3, sl, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2400] @ 0xfffff6a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, asr #13 │ │ │ │ + addne r3, sl, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - ldrdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-704] @ 0xfffffd40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, ror #13 │ │ │ │ + addne r3, sl, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-720] @ 0xfffffd30 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, sl, r8, ror #13 │ │ │ │ + addne r3, sl, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07a98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r2, sl, r0, lsl #14 │ │ │ │ + addne r3, sl, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #32 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, sl, r8, lsl #14 │ │ │ │ + addne r3, sl, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl r7 │ │ │ │ + addne r3, sl, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, rrx │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r2, sl, r8, lsl r7 │ │ │ │ + umullne r3, sl, r0, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r0, lsr #14 │ │ │ │ + umullne r3, sl, r8, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1584] @ 0xfffff9d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsr #14 │ │ │ │ + addne r3, sl, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, sl, r0, lsr r7 │ │ │ │ + addne r3, sl, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #920 @ 0x398 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r2, sl, r8, lsr r7 │ │ │ │ + @ instruction: 0x108a3ab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr #14 │ │ │ │ + @ instruction: 0x108a3ab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #968 @ 0x3c8 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ - addne r2, sl, r8, asr #14 │ │ │ │ + addne r3, sl, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #17 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r0, asr r7 │ │ │ │ + addne r3, sl, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, asr r7 │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #17 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, sl, r0, ror #14 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r2, sl, r8, ror #14 │ │ │ │ + addne r3, sl, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, ror r7 │ │ │ │ + addne r3, sl, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1744] @ 0xfffff930 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, sl, r8, ror r7 │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r2, sl, r0, lsl #15 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-208] @ 0xffffff30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsl #15 │ │ │ │ + addne r3, sl, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - umullne r2, sl, r0, r7 │ │ │ │ + addne r3, sl, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3168 @ 0xc60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r2, sl, r8, r7 │ │ │ │ + addne r3, sl, r0, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3176 @ 0xc68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsr #15 │ │ │ │ + addne r3, sl, r8, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r8, lsr #15 │ │ │ │ + addne r3, sl, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108a27b0 │ │ │ │ + addne r3, sl, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #936 @ 0x3a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a27b8 │ │ │ │ + addne r3, sl, r0, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, sl, r0, asr #15 │ │ │ │ + addne r3, sl, r8, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #120 @ 0x78 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r2, sl, r8, asr #15 │ │ │ │ + addne r3, sl, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #128 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #144 @ 0x90 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - ldrdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr lr │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r2, sl, r0, ror #15 │ │ │ │ + addne r3, sl, r8, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror #15 │ │ │ │ + addne r3, sl, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror lr │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #3 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq fp, [r0, #16]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl #16 │ │ │ │ + addne r3, sl, r8, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl #4 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, sl, r8, lsl #16 │ │ │ │ + addne r3, sl, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #104 @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl r8 │ │ │ │ + addne r3, sl, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #120 @ 0x78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsl r8 │ │ │ │ + umullne r3, sl, r0, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #136 @ 0x88 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, sl, r0, lsr #16 │ │ │ │ + umullne r3, sl, r8, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, r8, lsr #16 │ │ │ │ + addne r3, sl, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsr r8 │ │ │ │ + addne r3, sl, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, sl, r8, lsr r8 │ │ │ │ + @ instruction: 0x108a3bb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr r5 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r0, asr #16 │ │ │ │ + @ instruction: 0x108a3bb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, asr #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, asr #16 │ │ │ │ + addne r3, sl, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, asr r5 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r0, asr r8 │ │ │ │ + addne r3, sl, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-4024] @ 0xfffff048 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r2, sl, r8, asr r8 │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, ror #16 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, sl, r8, ror #16 │ │ │ │ + addne r3, sl, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3320 @ 0xcf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r0, ror r8 │ │ │ │ + addne r3, sl, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3328 @ 0xd00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror r8 │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3344 @ 0xd10 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r2, sl, r0, lsl #17 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #352 @ 0x160 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r8, lsl #17 │ │ │ │ + addne r3, sl, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #360 @ 0x168 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, r0, r8 │ │ │ │ + addne r3, sl, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #376 @ 0x178 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r2, sl, r8, r8 │ │ │ │ + addne r3, sl, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1792 @ 0x700 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r0, lsr #17 │ │ │ │ + addne r3, sl, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1800 @ 0x708 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsr #17 │ │ │ │ + addne r3, sl, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1816 @ 0x718 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - @ instruction: 0x108a28b0 │ │ │ │ + addne r3, sl, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-16] │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a28b8 │ │ │ │ + addne r3, sl, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-32] @ 0xffffffe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr #17 │ │ │ │ + addne r3, sl, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r2, sl, r8, asr #17 │ │ │ │ + addne r3, sl, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl r8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - ldrdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #16 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r2, sl, r0, ror #17 │ │ │ │ + addne r3, sl, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1560 @ 0x618 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r2, sl, r8, ror #17 │ │ │ │ + addne r3, sl, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1568 @ 0x620 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1584 @ 0x630 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2104] @ 0xfffff7c8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, sl, r0, lsl #18 │ │ │ │ + addne r3, sl, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsl #18 │ │ │ │ + addne r3, sl, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, sl, r0, lsl r9 │ │ │ │ + addne r3, sl, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr #8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r2, sl, r8, lsl r9 │ │ │ │ + umullne r3, sl, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsr #18 │ │ │ │ + umullne r3, sl, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, sl, r8, lsr #18 │ │ │ │ + addne r3, sl, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1248 @ 0x4e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r0, lsr r9 │ │ │ │ + addne r3, sl, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1256 @ 0x4e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsr r9 │ │ │ │ + @ instruction: 0x108a3cb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x108a3cb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #21 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r2, sl, r8, asr #18 │ │ │ │ + addne r3, sl, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r2, [r1, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr r9 │ │ │ │ + addne r3, sl, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #21 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, sl, r8, asr r9 │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #856 @ 0x358 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, sl, r0, ror #18 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #872 @ 0x368 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror #18 │ │ │ │ + addne r3, sl, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #888 @ 0x378 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, sl, r0, ror r9 │ │ │ │ + addne r3, sl, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #112]! @ 0x70 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r8, ror r9 │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl #19 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r0, #112]! @ 0x70 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, sl, r8, lsl #19 │ │ │ │ + addne r3, sl, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07590 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r2, sl, r0, r9 │ │ │ │ + addne r3, sl, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07598 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, r8, r9 │ │ │ │ + addne r3, sl, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #11 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, sl, r0, lsr #19 │ │ │ │ + addne r3, sl, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #23 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r8, lsr #19 │ │ │ │ + addne r3, sl, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a29b0 │ │ │ │ + addne r3, sl, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108a29b8 │ │ │ │ + addne r3, sl, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r2, sl, r0, asr #19 │ │ │ │ + addne r3, sl, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, asr #19 │ │ │ │ + addne r3, sl, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3264 @ 0xcc0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3280 @ 0xcd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, ror #19 │ │ │ │ + addne r3, sl, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, sl, r8, ror #19 │ │ │ │ + addne r3, sl, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1728 @ 0x6c0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1744 @ 0x6d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1760 @ 0x6e0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, sl, r0, lsl #20 │ │ │ │ + addne r3, sl, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, sl, r8, lsl #20 │ │ │ │ + addne r3, sl, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-976] @ 0xfffffc30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl sl │ │ │ │ + addne r3, sl, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-992] @ 0xfffffc20 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, sl, r8, lsl sl │ │ │ │ + umullne r3, sl, r0, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #112]! @ 0x70 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, sl, r0, lsr #20 │ │ │ │ + umullne r3, sl, r8, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsr #20 │ │ │ │ + addne r3, sl, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #112]! @ 0x70 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r0, lsr sl │ │ │ │ + addne r3, sl, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, sl, r8, lsr sl │ │ │ │ + @ instruction: 0x108a3db0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr #20 │ │ │ │ + @ instruction: 0x108a3db8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r2, sl, r8, asr #20 │ │ │ │ + addne r3, sl, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #640 @ 0x280 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r2, sl, r0, asr sl │ │ │ │ + addne r3, sl, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #648 @ 0x288 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, asr sl │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #664 @ 0x298 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, sl, r0, ror #20 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3584] @ 0xfffff200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r8, ror #20 │ │ │ │ + addne r3, sl, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, ror sl │ │ │ │ + addne r3, sl, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3608] @ 0xfffff1e8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r2, sl, r8, ror sl │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1592 @ 0x638 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r2, sl, r0, lsl #21 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1616 @ 0x650 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsl #21 │ │ │ │ + addne r3, sl, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1632 @ 0x660 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - umullne r2, sl, r0, sl │ │ │ │ + addne r3, sl, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #704 @ 0x2c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r2, sl, r8, sl │ │ │ │ + addne r3, sl, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsr #21 │ │ │ │ + addne r3, sl, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r8, lsr #21 │ │ │ │ + addne r3, sl, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a2ab0 │ │ │ │ + addne r3, sl, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a2ab8 │ │ │ │ + addne r3, sl, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr ip │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r0, asr #21 │ │ │ │ + addne r3, sl, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r2, sl, r8, asr #21 │ │ │ │ + addne r3, sl, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1504 @ 0x5e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - ldrdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3624 @ 0xe28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, r0, ror #21 │ │ │ │ + addne r3, sl, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror #21 │ │ │ │ + addne r3, sl, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - strdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl r6 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - strdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl #22 │ │ │ │ + addne r3, sl, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr r6 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r2, sl, r8, lsl #22 │ │ │ │ + addne r3, sl, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #176] @ 0xb0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, sl, r0, lsl fp │ │ │ │ + addne r3, sl, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsl fp │ │ │ │ + umullne r3, sl, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl ip │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r2, sl, r0, lsr #22 │ │ │ │ + umullne r3, sl, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2456] @ 0xfffff668 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r2, sl, r8, lsr #22 │ │ │ │ + addne r3, sl, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2464] @ 0xfffff660 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsr fp │ │ │ │ + addne r3, sl, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2480] @ 0xfffff650 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r2, sl, r8, lsr fp │ │ │ │ + @ instruction: 0x108a3eb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3240 @ 0xca8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r0, asr #22 │ │ │ │ + @ instruction: 0x108a3eb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3248 @ 0xcb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, asr #22 │ │ │ │ + addne r3, sl, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3264 @ 0xcc0 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r2, sl, r0, asr fp │ │ │ │ + addne r3, sl, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2552 @ 0x9f8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, r8, asr fp │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2560 @ 0xa00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, ror #22 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2576 @ 0xa10 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r8, ror #22 │ │ │ │ + addne r3, sl, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2472 @ 0x9a8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, r0, ror fp │ │ │ │ + addne r3, sl, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2480 @ 0x9b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror fp │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2496 @ 0x9c0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, sl, r0, lsl #23 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r2, sl, r8, lsl #23 │ │ │ │ + addne r3, sl, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2464] @ 0xfffff660 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, r0, fp │ │ │ │ + addne r3, sl, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2480] @ 0xfffff650 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r2, sl, r8, fp │ │ │ │ + addne r3, sl, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, sl, r0, lsr #23 │ │ │ │ + addne r3, sl, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsr #23 │ │ │ │ + addne r3, sl, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1224 @ 0x4c8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108a2bb0 │ │ │ │ + addne r3, sl, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07798 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - @ instruction: 0x108a2bb8 │ │ │ │ + addne r3, sl, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr #23 │ │ │ │ + addne r3, sl, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #112]! @ 0x70 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r2, sl, r8, asr #23 │ │ │ │ + addne r3, sl, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-200] @ 0xffffff38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-216] @ 0xffffff28 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r2, sl, r0, ror #23 │ │ │ │ + addne r3, sl, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr r7 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, sl, r8, ror #23 │ │ │ │ + addne r3, sl, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], r0 │ │ │ │ + addne r3, sl, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror r7 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - strdne r2, [sl], r8 │ │ │ │ + addne r3, sl, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, sl, r0, lsl #24 │ │ │ │ + addne r3, sl, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1088] @ 0xfffffbc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsl #24 │ │ │ │ + addne r3, sl, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r0, lsl ip │ │ │ │ + addne r3, sl, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2128 @ 0x850 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r2, sl, r8, lsl ip │ │ │ │ + umullne r3, sl, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2152 @ 0x868 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsr #24 │ │ │ │ + umullne r3, sl, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2168 @ 0x878 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r8, lsr #24 │ │ │ │ + addne r3, sl, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, sl, r0, lsr ip │ │ │ │ + addne r3, sl, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2808 @ 0xaf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, lsr ip │ │ │ │ + @ instruction: 0x108a3fb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2824 @ 0xb08 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r0, asr #24 │ │ │ │ + @ instruction: 0x108a3fb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #976 @ 0x3d0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r8, asr #24 │ │ │ │ + addne r3, sl, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #984 @ 0x3d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, asr ip │ │ │ │ + addne r3, sl, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1000 @ 0x3e8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, sl, r8, asr ip │ │ │ │ + ldrdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1920 @ 0x780 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r0, ror #24 │ │ │ │ + ldrdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1928 @ 0x788 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, ror #24 │ │ │ │ + addne r3, sl, r0, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1944 @ 0x798 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, sl, r0, ror ip │ │ │ │ + addne r3, sl, r8, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2752 @ 0xac0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r8, ror ip │ │ │ │ + strdne r3, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2760 @ 0xac8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r0, lsl #25 │ │ │ │ + strdne r3, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2776 @ 0xad8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, sl, r8, lsl #25 │ │ │ │ + addne r4, sl, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3136 @ 0xc40 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne r2, sl, r0, ip │ │ │ │ + addne r4, sl, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3152 @ 0xc50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, r8, ip │ │ │ │ + addne r4, sl, r0, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3168 @ 0xc60 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, sl, r0, lsr #25 │ │ │ │ + addne r4, sl, r8, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1448 @ 0x5a8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r8, lsr #25 │ │ │ │ + addne r4, sl, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1456 @ 0x5b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a2cb0 │ │ │ │ + addne r4, sl, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108a2cb8 │ │ │ │ + addne r4, sl, r0, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsl r6 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r2, sl, r0, asr #25 │ │ │ │ + addne r4, sl, r8, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r8, asr #25 │ │ │ │ + addne r4, sl, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr r6 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], ip │ │ │ │ + addne r4, sl, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr r4 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r2, sl, r4, ror #25 │ │ │ │ + addne r4, sl, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2744 @ 0xab8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r2, sl, ip, ror #25 │ │ │ │ + addne r4, sl, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2768 @ 0xad0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], r4 │ │ │ │ + addne r4, sl, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - strdne r2, [sl], ip │ │ │ │ + addne r4, sl, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r2, sl, r4, lsl #26 │ │ │ │ + addne r4, sl, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsl #26 │ │ │ │ + addne r4, sl, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3392] @ 0xfffff2c0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r2, sl, r4, lsl sp │ │ │ │ + addne r4, sl, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r8, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r2, sl, ip, lsl sp │ │ │ │ + umullne r4, sl, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsr #26 │ │ │ │ + umullne r4, sl, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r2, sl, ip, lsr #26 │ │ │ │ + addne r4, sl, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr #11 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r2, sl, r4, lsr sp │ │ │ │ + addne r4, sl, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsr sp │ │ │ │ + strhne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #80]! @ 0x50 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r2, sl, r4, asr #26 │ │ │ │ + strhne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r2, sl, ip, asr #26 │ │ │ │ + addne r4, sl, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1928] @ 0xfffff878 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, asr sp │ │ │ │ + addne r4, sl, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r2, sl, ip, asr sp │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #264 @ 0x108 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r4, ror #26 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #272 @ 0x110 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, ror #26 │ │ │ │ + addne r4, sl, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #288 @ 0x120 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, sl, r4, ror sp │ │ │ │ + addne r4, sl, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3640] @ 0xfffff1c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, ip, ror sp │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3648] @ 0xfffff1c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsl #27 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r2, sl, ip, lsl #27 │ │ │ │ + addne r4, sl, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-32] @ 0xffffffe0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne r2, sl, r4, sp │ │ │ │ + addne r4, sl, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, ip, sp │ │ │ │ + addne r4, sl, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r2, sl, r4, lsr #27 │ │ │ │ + addne r4, sl, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-256] @ 0xffffff00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, sl, ip, lsr #27 │ │ │ │ + addne r4, sl, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-272] @ 0xfffffef0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a2db4 │ │ │ │ + addne r4, sl, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - @ instruction: 0x108a2dbc │ │ │ │ + addne r4, sl, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2184 @ 0x888 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, sl, r4, asr #27 │ │ │ │ + addne r4, sl, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2200 @ 0x898 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, asr #27 │ │ │ │ + addne r4, sl, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2216 @ 0x8a8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r2, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r2, [sl], ip │ │ │ │ + addne r4, sl, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, ror #27 │ │ │ │ + addne r4, sl, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2152] @ 0xfffff798 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r2, sl, ip, ror #27 │ │ │ │ + addne r4, sl, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r2, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1920] @ 0xfffff880 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], ip │ │ │ │ + addne r4, sl, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1936] @ 0xfffff870 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r2, sl, r4, lsl #28 │ │ │ │ + addne r4, sl, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2304 @ 0x900 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r2, sl, ip, lsl #28 │ │ │ │ + addne r4, sl, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2320 @ 0x910 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsl lr │ │ │ │ + addne r4, sl, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2336 @ 0x920 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r2, sl, ip, lsl lr │ │ │ │ + umullne r4, sl, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror #9 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, sl, r4, lsr #28 │ │ │ │ + umullne r4, sl, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #72]! @ 0x48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsr #28 │ │ │ │ + addne r4, sl, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #10 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, sl, r4, lsr lr │ │ │ │ + addne r4, sl, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1848 @ 0x738 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, sl, ip, lsr lr │ │ │ │ + @ instruction: 0x108a41b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1856 @ 0x740 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, asr #28 │ │ │ │ + @ instruction: 0x108a41bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1872 @ 0x750 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r2, sl, ip, asr #28 │ │ │ │ + addne r4, sl, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror #18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r4, asr lr │ │ │ │ + addne r4, sl, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, asr lr │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #19 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r2, sl, r4, ror #28 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, ror #28 │ │ │ │ + addne r4, sl, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, ror lr │ │ │ │ + addne r4, sl, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl #28 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, sl, ip, ror lr │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3808] @ 0xfffff120 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r4, lsl #29 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3816] @ 0xfffff118 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsl #29 │ │ │ │ + addne r4, sl, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3832] @ 0xfffff108 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r2, sl, r4, lr │ │ │ │ + addne r4, sl, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1864] @ 0xfffff8b8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r2, sl, ip, lr │ │ │ │ + addne r4, sl, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1872] @ 0xfffff8b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsr #29 │ │ │ │ + addne r4, sl, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1888] @ 0xfffff8a0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, ip, lsr #29 │ │ │ │ + addne r4, sl, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #17 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108a2eb4 │ │ │ │ + addne r4, sl, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0a890 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a2ebc │ │ │ │ + addne r4, sl, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #17 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r2, sl, r4, asr #29 │ │ │ │ + addne r4, sl, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #192 @ 0xc0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, ip, asr #29 │ │ │ │ + addne r4, sl, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #200 @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #216 @ 0xd8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - ldrdne r2, [sl], ip │ │ │ │ + addne r4, sl, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #32]! │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r4, ror #29 │ │ │ │ + addne r4, sl, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #40]! @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, ror #29 │ │ │ │ + addne r4, sl, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #5 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r2, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl fp │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r2, [sl], ip │ │ │ │ + addne r4, sl, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsl fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsl #30 │ │ │ │ + addne r4, sl, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #22 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, ip, lsl #30 │ │ │ │ + addne r4, sl, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #32 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r2, sl, r4, lsl pc │ │ │ │ + addne r4, sl, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsl pc │ │ │ │ + umullne r4, sl, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, rrx │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r2, sl, r4, lsr #30 │ │ │ │ + umullne r4, sl, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #26 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, sl, ip, lsr #30 │ │ │ │ + addne r4, sl, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, lsr pc │ │ │ │ + addne r4, sl, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr sp │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, sl, ip, lsr pc │ │ │ │ + @ instruction: 0x108a42b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, asr #30 │ │ │ │ + @ instruction: 0x108a42bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, asr #30 │ │ │ │ + addne r4, sl, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r4, asr pc │ │ │ │ + addne r4, sl, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2864] @ 0xfffff4d0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r2, sl, ip, asr pc │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2880] @ 0xfffff4c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, ror #30 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, ip, ror #30 │ │ │ │ + addne r4, sl, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2936 @ 0xb78 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, r4, ror pc │ │ │ │ + addne r4, sl, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, ror pc │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, sl, r4, lsl #31 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, sl, ip, lsl #31 │ │ │ │ + addne r4, sl, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, sl, r4, pc @ │ │ │ │ + addne r4, sl, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne r2, sl, ip, pc @ │ │ │ │ + addne r4, sl, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-480] @ 0xfffffe20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, sl, r4, lsr #31 │ │ │ │ + addne r4, sl, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, ip, lsr #31 │ │ │ │ + addne r4, sl, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-504] @ 0xfffffe08 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - @ instruction: 0x108a2fb4 │ │ │ │ + addne r4, sl, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3432] @ 0xfffff298 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108a2fbc │ │ │ │ + addne r4, sl, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3448] @ 0xfffff288 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, sl, r4, asr #31 │ │ │ │ + addne r4, sl, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3464] @ 0xfffff278 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r2, sl, ip, asr #31 │ │ │ │ + addne r4, sl, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1456] @ 0xfffffa50 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r2, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1464] @ 0xfffffa48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [sl], ip │ │ │ │ + addne r4, sl, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, sl, r4, ror #31 │ │ │ │ + addne r4, sl, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-264] @ 0xfffffef8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r2, sl, ip, ror #31 │ │ │ │ + addne r4, sl, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-280] @ 0xfffffee8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-296] @ 0xfffffed8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r2, [sl], ip │ │ │ │ + addne r4, sl, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1048 @ 0x418 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r4 │ │ │ │ + addne r4, sl, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1056 @ 0x420 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip │ │ │ │ + addne r4, sl, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1072 @ 0x430 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r4, lsl r0 │ │ │ │ + addne r4, sl, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1000 @ 0x3e8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, lsl r0 │ │ │ │ + umullne r4, sl, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr #32 │ │ │ │ + umullne r4, sl, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1032 @ 0x408 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, ip, lsr #32 │ │ │ │ + addne r4, sl, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r4, lsr r0 │ │ │ │ + addne r4, sl, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x108a43b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r4, asr #32 │ │ │ │ + @ instruction: 0x108a43bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, ip, asr #32 │ │ │ │ + addne r4, sl, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr r0 │ │ │ │ + addne r4, sl, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl r4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, ip, asr r0 │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1672 @ 0x688 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, r4, rrx │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1680 @ 0x690 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, rrx │ │ │ │ + addne r4, sl, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r4, ror r0 │ │ │ │ + addne r4, sl, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, ip, ror r0 │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl #1 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr ip │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, ip, lsl #1 │ │ │ │ + addne r4, sl, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1392 @ 0x570 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r3, sl, r4, r0 │ │ │ │ + addne r4, sl, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1400 @ 0x578 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, ip, r0 │ │ │ │ + addne r4, sl, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1416 @ 0x588 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr #1 │ │ │ │ + addne r4, sl, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2008] @ 0xfffff828 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, ip, lsr #1 │ │ │ │ + addne r4, sl, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2016] @ 0xfffff820 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2032] @ 0xfffff810 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strhne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2760] @ 0xfffff538 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, sl, r4, asr #1 │ │ │ │ + addne r4, sl, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr #1 │ │ │ │ + addne r4, sl, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2784] @ 0xfffff520 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3280] @ 0xfffff330 │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3296] @ 0xfffff320 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror #1 │ │ │ │ + addne r4, sl, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3312] @ 0xfffff310 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, sl, ip, ror #1 │ │ │ │ + addne r4, sl, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #7 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #48]! @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl #8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, sl, r4, lsl #2 │ │ │ │ + addne r4, sl, ip, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror r5 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, lsl #2 │ │ │ │ + addne r4, sl, r4, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl r1 │ │ │ │ + addne r4, sl, ip, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09598 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, sl, ip, lsl r1 │ │ │ │ + umullne r4, sl, r4, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-0] │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, r4, lsr #2 │ │ │ │ + umullne r4, sl, ip, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-8] │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr #2 │ │ │ │ + addne r4, sl, r4, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr r1 │ │ │ │ + addne r4, sl, ip, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2320 @ 0x910 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, ip, lsr r1 │ │ │ │ + @ instruction: 0x108a44b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2328 @ 0x918 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr #2 │ │ │ │ + @ instruction: 0x108a44bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2344 @ 0x928 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r3, sl, ip, asr #2 │ │ │ │ + addne r4, sl, r4, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1280] @ 0xfffffb00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, sl, r4, asr r1 │ │ │ │ + addne r4, sl, ip, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1296] @ 0xfffffaf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr r1 │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1312] @ 0xfffffae0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r3, sl, r4, ror #2 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #12 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r3, sl, ip, ror #2 │ │ │ │ + addne r4, sl, r4, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror r1 │ │ │ │ + addne r4, sl, ip, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr r6 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r3, sl, ip, ror r1 │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1144 @ 0x478 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r4, lsl #3 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1152 @ 0x480 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl #3 │ │ │ │ + addne r4, sl, r4, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1168 @ 0x490 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r3, sl, r4, r1 │ │ │ │ + addne r4, sl, ip, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r0, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r3, sl, ip, r1 │ │ │ │ + addne r4, sl, r4, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr #3 │ │ │ │ + addne r4, sl, ip, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r3, sl, ip, lsr #3 │ │ │ │ + addne r4, sl, r4, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1616] @ 0xfffff9b0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108a31b4 │ │ │ │ + addne r4, sl, ip, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1624] @ 0xfffff9a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a31bc │ │ │ │ + addne r4, sl, r4, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r3, sl, r4, asr #3 │ │ │ │ + addne r4, sl, ip, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr sp │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, sl, ip, asr #3 │ │ │ │ + addne r4, sl, r4, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl #27 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror #3 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, sl, r4, ror #3 │ │ │ │ + addne r4, sl, ip, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #16]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror #3 │ │ │ │ + addne r4, sl, r4, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl #4 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl #4 │ │ │ │ + addne r4, sl, ip, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #0, 28 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r3, sl, ip, lsl #4 │ │ │ │ + addne r4, sl, r4, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #392 @ 0x188 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r4, lsl r2 │ │ │ │ + addne r4, sl, ip, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #400 @ 0x190 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl r2 │ │ │ │ + umullne r4, sl, r4, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr #4 │ │ │ │ + umullne r4, sl, ip, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #13 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, lsr #4 │ │ │ │ + addne r4, sl, r4, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #104]! @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr r2 │ │ │ │ + addne r4, sl, ip, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #13 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r3, sl, ip, lsr r2 │ │ │ │ + @ instruction: 0x108a45b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #12 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, r4, asr #4 │ │ │ │ + @ instruction: 0x108a45bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr #4 │ │ │ │ + addne r4, sl, r4, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr #12 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r3, sl, r4, asr r2 │ │ │ │ + addne r4, sl, ip, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3088] @ 0xfffff3f0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, sl, ip, asr r2 │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror #4 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r3, sl, ip, ror #4 │ │ │ │ + addne r4, sl, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1464 @ 0x5b8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, r4, ror r2 │ │ │ │ + addne r4, sl, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror r2 │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, r4, lsl #5 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1272] @ 0xfffffb08 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r3, sl, ip, lsl #5 │ │ │ │ + addne r4, sl, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1280] @ 0xfffffb00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, r4, r2 │ │ │ │ + addne r4, sl, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1296] @ 0xfffffaf0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - umullne r3, sl, ip, r2 │ │ │ │ + addne r4, sl, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #816 @ 0x330 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r3, sl, r4, lsr #5 │ │ │ │ + addne r4, sl, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #824 @ 0x338 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr #5 │ │ │ │ + addne r4, sl, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #840 @ 0x348 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x108a32b4 │ │ │ │ + addne r4, sl, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1304 @ 0x518 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108a32bc │ │ │ │ + addne r4, sl, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1312 @ 0x520 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr #5 │ │ │ │ + addne r4, sl, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1328 @ 0x530 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, ip, asr #5 │ │ │ │ + addne r4, sl, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r3, sl, r4, ror #5 │ │ │ │ + addne r4, sl, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror #15 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, sl, ip, ror #5 │ │ │ │ + addne r4, sl, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, ror #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq lr, [r4, #120] @ 0x78 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2120 @ 0x848 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, r4, lsl #6 │ │ │ │ + addne r4, sl, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2128 @ 0x850 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl #6 │ │ │ │ + addne r4, sl, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2144 @ 0x860 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, sl, r4, lsl r3 │ │ │ │ + addne r4, sl, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r3, sl, ip, lsl r3 │ │ │ │ + umullne r4, sl, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr #6 │ │ │ │ + umullne r4, sl, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r3, sl, ip, lsr #6 │ │ │ │ + addne r4, sl, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1968 @ 0x7b0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r4, lsr r3 │ │ │ │ + addne r4, sl, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr r3 │ │ │ │ + @ instruction: 0x108a46b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1992 @ 0x7c8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r4, asr #6 │ │ │ │ + @ instruction: 0x108a46bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr r5 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, ip, asr #6 │ │ │ │ + addne r4, sl, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr r3 │ │ │ │ + addne r4, sl, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr r5 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, ip, asr r3 │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #752 @ 0x2f0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r4, ror #6 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #760 @ 0x2f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror #6 │ │ │ │ + addne r4, sl, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #776 @ 0x308 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, sl, r4, ror r3 │ │ │ │ + addne r4, sl, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, sl, ip, ror r3 │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1088] @ 0xfffffbc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl #7 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, ip, lsl #7 │ │ │ │ + addne r4, sl, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #16 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r3, sl, r4, r3 │ │ │ │ + addne r4, sl, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, ip, r3 │ │ │ │ + addne r4, sl, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #48 @ 0x30 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr #7 │ │ │ │ + addne r4, sl, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #29 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r3, sl, ip, lsr #7 │ │ │ │ + addne r4, sl, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a33b4 │ │ │ │ + addne r4, sl, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - @ instruction: 0x108a33bc │ │ │ │ + addne r4, sl, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #760 @ 0x2f8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, r4, asr #7 │ │ │ │ + addne r4, sl, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #776 @ 0x308 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr #7 │ │ │ │ + addne r4, sl, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #792 @ 0x318 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror #7 │ │ │ │ + addne r4, sl, ip, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-200] @ 0xffffff38 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r3, sl, ip, ror #7 │ │ │ │ + addne r4, sl, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1328] @ 0xfffffad0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1344] @ 0xfffffac0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1360] @ 0xfffffab0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r3, sl, r4, lsl #8 │ │ │ │ + addne r4, sl, ip, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #30 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, lsl #8 │ │ │ │ + addne r4, sl, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl r4 │ │ │ │ + addne r4, sl, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror #30 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r3, sl, ip, lsl r4 │ │ │ │ + umullne r4, sl, r4, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3800 @ 0xed8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, sl, r4, lsr #8 │ │ │ │ + umullne r4, sl, ip, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3824 @ 0xef0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3840 @ 0xf00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #4064 @ 0xfe0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, r8, lsr r4 │ │ │ │ + @ instruction: 0x108a47b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #4088 @ 0xff8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, asr #8 │ │ │ │ + @ instruction: 0x108a47b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, sl, r8, asr #8 │ │ │ │ + addne r4, sl, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #176 @ 0xb0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r0, asr r4 │ │ │ │ + addne r4, sl, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #184 @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, asr r4 │ │ │ │ + ldrdne r4, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #200 @ 0xc8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r3, sl, r0, ror #8 │ │ │ │ + ldrdne r4, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1688] @ 0xfffff968 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, sl, r8, ror #8 │ │ │ │ + addne r4, sl, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, ror r4 │ │ │ │ + addne r4, sl, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r3, sl, r8, ror r4 │ │ │ │ + strdne r4, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3200 @ 0xc80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, lsl #9 │ │ │ │ + strdne r4, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3216 @ 0xc90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, lsl #9 │ │ │ │ + addne r4, sl, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3232 @ 0xca0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - umullne r3, sl, r0, r4 │ │ │ │ + addne r4, sl, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1456 @ 0x5b0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r3, sl, r8, r4 │ │ │ │ + addne r4, sl, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, lsr #9 │ │ │ │ + addne r4, sl, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, sl, r8, lsr #9 │ │ │ │ + addne r4, sl, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108a34b0 │ │ │ │ + addne r4, sl, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3912] @ 0xfffff0b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a34b8 │ │ │ │ + addne r4, sl, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3928] @ 0xfffff0a8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r3, sl, r0, asr #9 │ │ │ │ + addne r4, sl, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1048 @ 0x418 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r8, asr #9 │ │ │ │ + addne r4, sl, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1056 @ 0x420 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], r0 │ │ │ │ + addne r4, sl, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1072 @ 0x430 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne r3, [sl], r8 │ │ │ │ + addne r4, sl, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #120, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, r0, ror #9 │ │ │ │ + addne r4, sl, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #128, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, ror #9 │ │ │ │ + addne r4, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r3, [sl], r0 │ │ │ │ + addne r4, sl, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3064 @ 0xbf8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r3, [sl], r8 │ │ │ │ + addne r4, sl, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3072 @ 0xc00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, lsl #10 │ │ │ │ + addne r4, sl, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3088 @ 0xc10 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, sl, r8, lsl #10 │ │ │ │ + addne r4, sl, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, lsl r5 │ │ │ │ + addne r4, sl, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, asr #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, lsl r5 │ │ │ │ + umullne r4, sl, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, asr r4 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, sl, r0, lsr #10 │ │ │ │ + umullne r4, sl, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, r8, lsr #10 │ │ │ │ + addne r4, sl, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, lsr r5 │ │ │ │ + addne r4, sl, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl ip │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x108a48b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2656] @ 0xfffff5a0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x108a48b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2672] @ 0xfffff590 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, asr #10 │ │ │ │ + addne r4, sl, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2688] @ 0xfffff580 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, sl, r0, asr r5 │ │ │ │ + addne r4, sl, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-992] @ 0xfffffc20 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, r8, asr r5 │ │ │ │ + ldrdne r4, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, ror #10 │ │ │ │ + ldrdne r4, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, r8, ror #10 │ │ │ │ + addne r4, sl, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2080] @ 0xfffff7e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, r0, ror r5 │ │ │ │ + addne r4, sl, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, ror r5 │ │ │ │ + strdne r4, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2104] @ 0xfffff7c8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r3, sl, r0, lsl #11 │ │ │ │ + strdne r4, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2208 @ 0x8a0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, r8, lsl #11 │ │ │ │ + addne r4, sl, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, r0, r5 │ │ │ │ + addne r4, sl, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2248 @ 0x8c8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r3, sl, r8, r5 │ │ │ │ + addne r4, sl, r0, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1128 @ 0x468 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, sl, r0, lsr #11 │ │ │ │ + addne r4, sl, r8, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1152 @ 0x480 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr #11 │ │ │ │ + addne r4, sl, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1168 @ 0x490 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, sl, ip, lsr #11 │ │ │ │ + addne r4, sl, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1608 @ 0x648 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a35b4 │ │ │ │ + addne r4, sl, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1624 @ 0x658 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a35bc │ │ │ │ + addne r4, sl, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1640 @ 0x668 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r3, sl, r4, asr #11 │ │ │ │ + addne r4, sl, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2712] @ 0xfffff568 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, ip, asr #11 │ │ │ │ + addne r4, sl, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2720] @ 0xfffff560 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, sl, r4, ror #11 │ │ │ │ + addne r4, sl, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror #11 │ │ │ │ + addne r4, sl, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r0, #72]! @ 0x48 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #800 @ 0x320 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #816 @ 0x330 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl #12 │ │ │ │ + addne r4, sl, ip, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #832 @ 0x340 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r3, sl, ip, lsl #12 │ │ │ │ + addne r4, sl, r4, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2696 @ 0xa88 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r3, sl, r4, lsl r6 │ │ │ │ + addne r4, sl, ip, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl r6 │ │ │ │ + umullne r4, sl, r4, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2744 @ 0xab8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr #12 │ │ │ │ + umullne r4, sl, ip, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2456] @ 0xfffff668 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr #12 │ │ │ │ + addne r4, sl, r4, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2472] @ 0xfffff658 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr r6 │ │ │ │ + addne r4, sl, ip, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2488] @ 0xfffff648 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, sl, ip, lsr r6 │ │ │ │ + @ instruction: 0x108a49b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #232 @ 0xe8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, r4, asr #12 │ │ │ │ + @ instruction: 0x108a49bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #248 @ 0xf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr #12 │ │ │ │ + addne r4, sl, r4, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #264 @ 0x108 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, r4, asr r6 │ │ │ │ + addne r4, sl, ip, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr r8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r3, sl, ip, asr r6 │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror #12 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #17 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r3, sl, ip, ror #12 │ │ │ │ + addne r4, sl, r4, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1424] @ 0xfffffa70 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, sl, r4, ror r6 │ │ │ │ + addne r4, sl, ip, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1440] @ 0xfffffa60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror r6 │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1456] @ 0xfffffa50 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r3, sl, r4, lsl #13 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-640] @ 0xfffffd80 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, sl, ip, lsl #13 │ │ │ │ + addne r4, sl, r4, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-656] @ 0xfffffd70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, r4, r6 │ │ │ │ + addne r4, sl, ip, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-672] @ 0xfffffd60 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r3, sl, ip, r6 │ │ │ │ + addne r4, sl, r4, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #200 @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr #13 │ │ │ │ + addne r4, sl, ip, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #216 @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr #13 │ │ │ │ + addne r4, sl, r4, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #232 @ 0xe8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - @ instruction: 0x108a36b4 │ │ │ │ + addne r4, sl, ip, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1872] @ 0xfffff8b0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x108a36bc │ │ │ │ + addne r4, sl, r4, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr #13 │ │ │ │ + addne r4, sl, ip, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1912] @ 0xfffff888 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r3, sl, ip, asr #13 │ │ │ │ + addne r4, sl, r4, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1712 @ 0x6b0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1736 @ 0x6c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1752 @ 0x6d8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r3, sl, r4, ror #13 │ │ │ │ + addne r4, sl, ip, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3624 @ 0xe28 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, sl, ip, ror #13 │ │ │ │ + addne r4, sl, r4, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3664 @ 0xe50 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1872 @ 0x750 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, r4, lsl #14 │ │ │ │ + addne r4, sl, ip, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1888 @ 0x760 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl #14 │ │ │ │ + addne r4, sl, r4, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1904 @ 0x770 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, r4, lsl r7 │ │ │ │ + addne r4, sl, ip, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror fp │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, lsl r7 │ │ │ │ + umullne r4, sl, r4, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr #14 │ │ │ │ + umullne r4, sl, ip, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0db90 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, ip, lsr #14 │ │ │ │ + addne r4, sl, r4, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1096 @ 0x448 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, sl, r4, lsr r7 │ │ │ │ + addne r4, sl, ip, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1112 @ 0x458 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr r7 │ │ │ │ + @ instruction: 0x108a4ab4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1128 @ 0x468 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r3, sl, r4, asr #14 │ │ │ │ + @ instruction: 0x108a4abc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #0, 20 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, sl, ip, asr #14 │ │ │ │ + addne r4, sl, r4, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr r7 │ │ │ │ + addne r4, sl, ip, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r3, sl, ip, asr r7 │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #440 @ 0x1b8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, sl, r4, ror #14 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #456 @ 0x1c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror #14 │ │ │ │ + addne r4, sl, r4, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #472 @ 0x1d8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, sl, r4, ror r7 │ │ │ │ + addne r4, sl, ip, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2480] @ 0xfffff650 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, sl, ip, ror r7 │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl #15 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2512] @ 0xfffff630 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r3, sl, ip, lsl #15 │ │ │ │ + addne r4, sl, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #144]! @ 0x90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, r4, r7 │ │ │ │ + addne r4, sl, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, ip, r7 │ │ │ │ + addne r4, sl, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl sl │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r3, sl, r4, lsr #15 │ │ │ │ + addne r4, sl, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1056 @ 0x420 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, sl, ip, lsr #15 │ │ │ │ + addne r4, sl, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1072 @ 0x430 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a37b4 │ │ │ │ + addne r4, sl, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1088 @ 0x440 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108a37bc │ │ │ │ + addne r4, sl, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #27 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, r4, asr #15 │ │ │ │ + addne r4, sl, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr #15 │ │ │ │ + addne r4, sl, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq fp, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror #15 │ │ │ │ + addne r4, sl, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r3, sl, ip, ror #15 │ │ │ │ + addne r4, sl, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1344] @ 0xfffffac0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1352] @ 0xfffffab8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1368] @ 0xfffffaa8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, r4, lsl #16 │ │ │ │ + addne r4, sl, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3160 @ 0xc58 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, sl, ip, lsl #16 │ │ │ │ + addne r4, sl, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3176 @ 0xc68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl r8 │ │ │ │ + addne r4, sl, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r3, sl, ip, lsl r8 │ │ │ │ + umullne r4, sl, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-536] @ 0xfffffde8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, r4, lsr #16 │ │ │ │ + umullne r4, sl, ip, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-544] @ 0xfffffde0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr #16 │ │ │ │ + addne r4, sl, r4, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-560] @ 0xfffffdd0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, r4, lsr r8 │ │ │ │ + addne r4, sl, ip, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, sl, ip, lsr r8 │ │ │ │ + @ instruction: 0x108a4bb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr #16 │ │ │ │ + @ instruction: 0x108a4bbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3136] @ 0xfffff3c0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, asr #16 │ │ │ │ + addne r4, sl, r4, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r3, sl, r4, asr r8 │ │ │ │ + addne r4, sl, ip, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-456] @ 0xfffffe38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr r8 │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-472] @ 0xfffffe28 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, sl, r4, ror #16 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, ip, ror #16 │ │ │ │ + addne r4, sl, r4, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror r8 │ │ │ │ + addne r4, sl, ip, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #29 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, sl, ip, ror r8 │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #17 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, r4, lsl #17 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl #17 │ │ │ │ + addne r4, sl, r4, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #18 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - umullne r3, sl, r4, r8 │ │ │ │ + addne r4, sl, ip, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r3, sl, ip, r8 │ │ │ │ + addne r4, sl, r4, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr #17 │ │ │ │ + addne r4, sl, ip, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-144] @ 0xffffff70 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, sl, ip, lsr #17 │ │ │ │ + addne r4, sl, r4, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108a38b4 │ │ │ │ + addne r4, sl, ip, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a38bc │ │ │ │ + addne r4, sl, r4, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #16 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r4, asr #17 │ │ │ │ + addne r4, sl, ip, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1720 @ 0x6b8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, sl, ip, asr #17 │ │ │ │ + addne r4, sl, r4, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1736 @ 0x6c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1752 @ 0x6d8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-576] @ 0xfffffdc0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, sl, r4, ror #17 │ │ │ │ + addne r4, sl, ip, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-592] @ 0xfffffdb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror #17 │ │ │ │ + addne r4, sl, r4, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-608] @ 0xfffffda0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1608 @ 0x648 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1624 @ 0x658 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl #18 │ │ │ │ + addne r4, sl, ip, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1640 @ 0x668 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, lsl #18 │ │ │ │ + addne r4, sl, r4, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3952 @ 0xf70 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, r4, lsl r9 │ │ │ │ + addne r4, sl, ip, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3968 @ 0xf80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl r9 │ │ │ │ + umullne r4, sl, r4, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3984 @ 0xf90 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr #18 │ │ │ │ + umullne r4, sl, ip, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2160 @ 0x870 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, sl, ip, lsr #18 │ │ │ │ + addne r4, sl, r4, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2176 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr r9 │ │ │ │ + addne r4, sl, ip, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2192 @ 0x890 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r3, sl, ip, lsr r9 │ │ │ │ + @ instruction: 0x108a4cb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3960 @ 0xf78 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, sl, r4, asr #18 │ │ │ │ + @ instruction: 0x108a4cbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr #18 │ │ │ │ + addne r4, sl, r4, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r3, sl, r4, asr r9 │ │ │ │ + addne r4, sl, ip, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1880] @ 0xfffff8a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, ip, asr r9 │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1888] @ 0xfffff8a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror #18 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, sl, ip, ror #18 │ │ │ │ + addne r4, sl, r4, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #96]! @ 0x60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r4, ror r9 │ │ │ │ + addne r4, sl, ip, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #104]! @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror r9 │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl #14 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r3, sl, r4, lsl #19 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, ip, lsl #19 │ │ │ │ + addne r4, sl, r4, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-640] @ 0xfffffd80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, r4, r9 │ │ │ │ + addne r4, sl, ip, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-656] @ 0xfffffd70 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - umullne r3, sl, ip, r9 │ │ │ │ + addne r4, sl, r4, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-520] @ 0xfffffdf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, r4, lsr #19 │ │ │ │ + addne r4, sl, ip, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-528] @ 0xfffffdf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr #19 │ │ │ │ + addne r4, sl, r4, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-544] @ 0xfffffde0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108a39b4 │ │ │ │ + addne r4, sl, ip, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108a39bc │ │ │ │ + addne r4, sl, r4, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3008 @ 0xbc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr #19 │ │ │ │ + addne r4, sl, ip, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, asr #19 │ │ │ │ + addne r4, sl, r4, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-784] @ 0xfffffcf0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-792] @ 0xfffffce8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-808] @ 0xfffffcd8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r3, sl, r4, ror #19 │ │ │ │ + addne r4, sl, ip, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, sl, ip, ror #19 │ │ │ │ + addne r4, sl, r4, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr r6 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2488 @ 0x9b8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, sl, r4, lsl #20 │ │ │ │ + addne r4, sl, ip, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl #20 │ │ │ │ + addne r4, sl, r4, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2520 @ 0x9d8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r3, sl, r4, lsl sl │ │ │ │ + addne r4, sl, ip, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl r0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, sl, ip, lsl sl │ │ │ │ + umullne r4, sl, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr #20 │ │ │ │ + umullne r4, sl, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr r0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r3, sl, ip, lsr #20 │ │ │ │ + addne r4, sl, r4, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-4024] @ 0xfffff048 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, sl, r4, lsr sl │ │ │ │ + addne r4, sl, ip, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-4040] @ 0xfffff038 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr sl │ │ │ │ + @ instruction: 0x108a4db4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-4056] @ 0xfffff028 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, sl, r4, asr #20 │ │ │ │ + @ instruction: 0x108a4dbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1248 @ 0x4e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, ip, asr #20 │ │ │ │ + addne r4, sl, r4, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1256 @ 0x4e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr sl │ │ │ │ + addne r4, sl, ip, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, ip, asr sl │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1656] @ 0xfffff988 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, r4, ror #20 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1664] @ 0xfffff980 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror #20 │ │ │ │ + addne r4, sl, r4, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1680] @ 0xfffff970 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, sl, r4, ror sl │ │ │ │ + addne r4, sl, ip, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #96 @ 0x60 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, ip, ror sl │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #104 @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl #21 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #120 @ 0x78 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, ip, lsl #21 │ │ │ │ + addne r4, sl, r4, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1184 @ 0x4a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne r3, sl, r4, sl │ │ │ │ + addne r4, sl, ip, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1200 @ 0x4b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, ip, sl │ │ │ │ + addne r4, sl, r4, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1216 @ 0x4c0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr #21 │ │ │ │ + addne r4, sl, ip, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #22 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, sl, ip, lsr #21 │ │ │ │ + addne r4, sl, r4, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a3ab4 │ │ │ │ + addne r4, sl, ip, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #22 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a3abc │ │ │ │ + addne r4, sl, r4, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1120] @ 0xfffffba0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r3, sl, r4, asr #21 │ │ │ │ + addne r4, sl, ip, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr #21 │ │ │ │ + addne r4, sl, r4, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1144] @ 0xfffffb88 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-784] @ 0xfffffcf0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror #21 │ │ │ │ + addne r4, sl, ip, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-816] @ 0xfffffcd0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, sl, ip, ror #21 │ │ │ │ + addne r4, sl, r4, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #4056 @ 0xfd8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, sl, r4, lsl #22 │ │ │ │ + addne r4, sl, ip, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1768 @ 0x6e8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, sl, ip, lsl #22 │ │ │ │ + addne r4, sl, r4, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1784 @ 0x6f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl fp │ │ │ │ + addne r4, sl, ip, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1800 @ 0x708 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r3, sl, ip, lsl fp │ │ │ │ + umullne r4, sl, r4, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1560] @ 0xfffff9e8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r3, sl, r4, lsr #22 │ │ │ │ + umullne r4, sl, ip, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1584] @ 0xfffff9d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr #22 │ │ │ │ + addne r4, sl, r4, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr fp │ │ │ │ + addne r4, sl, ip, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, sl, ip, lsr fp │ │ │ │ + @ instruction: 0x108a4eb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr #22 │ │ │ │ + @ instruction: 0x108a4ebc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r3, sl, ip, asr #22 │ │ │ │ + addne r4, sl, r4, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3320] @ 0xfffff308 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr fp │ │ │ │ + addne r4, sl, ip, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3336] @ 0xfffff2f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr fp │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, sl, r4, ror #22 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r5, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, ip, ror #22 │ │ │ │ + addne r4, sl, r4, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r5, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror fp │ │ │ │ + addne r4, sl, ip, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, ror #23 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, ror fp │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror #28 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, sl, r4, lsl #23 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl #23 │ │ │ │ + addne r4, sl, r4, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl #29 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r3, sl, r4, fp │ │ │ │ + addne r4, sl, ip, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1544 @ 0x608 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r3, sl, ip, fp │ │ │ │ + addne r4, sl, r4, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1552 @ 0x610 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr #23 │ │ │ │ + addne r4, sl, ip, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1568 @ 0x620 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, sl, ip, lsr #23 │ │ │ │ + addne r4, sl, r4, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108a3bb4 │ │ │ │ + addne r4, sl, ip, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a3bbc │ │ │ │ + addne r4, sl, r4, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r3, sl, r4, asr #23 │ │ │ │ + addne r4, sl, ip, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2000 @ 0x7d0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, sl, ip, asr #23 │ │ │ │ + addne r4, sl, r4, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2016 @ 0x7e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3472 @ 0xd90 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r4, ror #23 │ │ │ │ + addne r4, sl, ip, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3480 @ 0xd98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror #23 │ │ │ │ + addne r4, sl, r4, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3496 @ 0xda8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r4, sl, ip, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1584] @ 0xfffff9d0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r4, sl, r4, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl #24 │ │ │ │ + addne r4, sl, ip, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1616] @ 0xfffff9b0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, ip, lsl #24 │ │ │ │ + addne r4, sl, r4, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #12 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, sl, r4, lsl ip │ │ │ │ + addne r4, sl, ip, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl ip │ │ │ │ + umullne r4, sl, r4, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #12 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr #24 │ │ │ │ + umullne r4, sl, ip, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #14 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, lsr #24 │ │ │ │ + addne r4, sl, r4, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr ip │ │ │ │ + addne r4, sl, ip, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror #14 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r3, sl, ip, lsr ip │ │ │ │ + @ instruction: 0x108a4fb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1256 @ 0x4e8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, r4, asr #24 │ │ │ │ + @ instruction: 0x108a4fbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr #24 │ │ │ │ + addne r4, sl, r4, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1280 @ 0x500 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r4, asr ip │ │ │ │ + addne r4, sl, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1816] @ 0xfffff8e8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r3, sl, ip, asr ip │ │ │ │ + ldrdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1824] @ 0xfffff8e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror #24 │ │ │ │ + ldrdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1840] @ 0xfffff8d0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r3, sl, ip, ror #24 │ │ │ │ + addne r4, sl, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1584 @ 0x630 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, r4, ror ip │ │ │ │ + addne r4, sl, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1592 @ 0x638 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror ip │ │ │ │ + strdne r4, [sl], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1608 @ 0x648 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r3, sl, r4, lsl #25 │ │ │ │ + strdne r4, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, sl, r8, lsl #25 │ │ │ │ + addne r5, sl, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #432 @ 0x1b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, r0, ip │ │ │ │ + addne r5, sl, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #448 @ 0x1c0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r3, sl, r8, ip │ │ │ │ + addne r5, sl, r0, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, lsr #25 │ │ │ │ + addne r5, sl, r8, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, lsr #25 │ │ │ │ + addne r5, sl, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, asr #6 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a3cb0 │ │ │ │ + addne r5, sl, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a3cb8 │ │ │ │ + addne r5, sl, r0, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, asr #25 │ │ │ │ + addne r5, sl, r8, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr #29 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, sl, r8, asr #25 │ │ │ │ + addne r5, sl, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne r3, [sl], r0 │ │ │ │ + addne r5, sl, r8, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #48]! @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], r8 │ │ │ │ + addne r5, sl, r0, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #7 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, sl, r0, ror #25 │ │ │ │ + addne r5, sl, r8, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1968 @ 0x7b0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, sl, r8, ror #25 │ │ │ │ + addne r5, sl, r0, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1984 @ 0x7c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [sl], r0 │ │ │ │ + addne r5, sl, r8, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2000 @ 0x7d0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r3, [sl], r8 │ │ │ │ + addne r5, sl, r0, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, sl, r0, lsl #26 │ │ │ │ + addne r5, sl, r8, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, lsl #26 │ │ │ │ + addne r5, sl, r0, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1224 @ 0x4c8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, r0, lsl sp │ │ │ │ + addne r5, sl, r8, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1328 @ 0x530 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, sl, r8, lsl sp │ │ │ │ + umullne r5, sl, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1344 @ 0x540 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, lsr #26 │ │ │ │ + umullne r5, sl, r8, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1360 @ 0x550 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, sl, r8, lsr #26 │ │ │ │ + addne r5, sl, r0, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, sl, r0, lsr sp │ │ │ │ + addne r5, sl, r8, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, lsr sp │ │ │ │ + strhne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2816 @ 0xb00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, sl, r0, asr #26 │ │ │ │ + strhne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, ror #12 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, r8, asr #26 │ │ │ │ + addne r5, sl, r0, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, asr sp │ │ │ │ + addne r5, sl, r8, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #13 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, sl, r8, asr sp │ │ │ │ + ldrdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1344] @ 0xfffffac0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, r0, ror #26 │ │ │ │ + ldrdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1352] @ 0xfffffab8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, ror #26 │ │ │ │ + addne r5, sl, r0, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1368] @ 0xfffffaa8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, sl, r0, ror sp │ │ │ │ + addne r5, sl, r8, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-992] @ 0xfffffc20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r8, ror sp │ │ │ │ + strdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1000] @ 0xfffffc18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, lsl #27 │ │ │ │ + strdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1016] @ 0xfffffc08 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, sl, r8, lsl #27 │ │ │ │ + addne r5, sl, r0, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1800 @ 0x708 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r3, sl, r0, sp │ │ │ │ + addne r5, sl, r8, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1816 @ 0x718 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, r8, sp │ │ │ │ + addne r5, sl, r0, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1832 @ 0x728 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, sl, r0, lsr #27 │ │ │ │ + addne r5, sl, r8, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #30 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, r8, lsr #27 │ │ │ │ + addne r5, sl, r0, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a3db0 │ │ │ │ + addne r5, sl, r8, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl #31 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - @ instruction: 0x108a3db8 │ │ │ │ + addne r5, sl, r0, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror r2 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, sl, r0, asr #27 │ │ │ │ + addne r5, sl, r8, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, asr #27 │ │ │ │ + addne r5, sl, r0, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0c290 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - ldrdne r3, [sl], r0 │ │ │ │ + addne r5, sl, r8, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #11 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r5, sl, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0b598 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r5, sl, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #11 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, sl, r4, ror #27 │ │ │ │ + addne r5, sl, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3360 @ 0xd20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, ip, ror #27 │ │ │ │ + addne r5, sl, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r5, sl, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3384 @ 0xd38 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r5, sl, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3600] @ 0xfffff1f0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, sl, r4, lsl #28 │ │ │ │ + addne r5, sl, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3616] @ 0xfffff1e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsl #28 │ │ │ │ + addne r5, sl, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3632] @ 0xfffff1d0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r3, sl, r4, lsl lr │ │ │ │ + addne r5, sl, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2328] @ 0xfffff6e8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, ip, lsl lr │ │ │ │ + umullne r5, sl, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsr #28 │ │ │ │ + umullne r5, sl, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2352] @ 0xfffff6d0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r3, sl, ip, lsr #28 │ │ │ │ + addne r5, sl, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r4, lsr lr │ │ │ │ + addne r5, sl, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr lr │ │ │ │ + @ instruction: 0x108a51b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #32 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r3, sl, r4, asr #28 │ │ │ │ + @ instruction: 0x108a51bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2632] @ 0xfffff5b8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, sl, ip, asr #28 │ │ │ │ + addne r5, sl, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2640] @ 0xfffff5b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, asr lr │ │ │ │ + addne r5, sl, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2656] @ 0xfffff5a0 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r3, sl, ip, asr lr │ │ │ │ + ldrdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr pc │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, sl, r4, ror #28 │ │ │ │ + ldrdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, ror #28 │ │ │ │ + addne r5, sl, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror #30 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r3, sl, r4, ror lr │ │ │ │ + addne r5, sl, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #584 @ 0x248 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, sl, ip, ror lr │ │ │ │ + strdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #600 @ 0x258 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl #29 │ │ │ │ + strdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #616 @ 0x268 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r3, sl, ip, lsl #29 │ │ │ │ + addne r5, sl, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3168 @ 0xc60 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r3, sl, r4, lr │ │ │ │ + addne r5, sl, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3184 @ 0xc70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, sl, ip, lr │ │ │ │ + addne r5, sl, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3200 @ 0xc80 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr #29 │ │ │ │ + addne r5, sl, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-624] @ 0xfffffd90 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, sl, ip, lsr #29 │ │ │ │ + addne r5, sl, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a3eb4 │ │ │ │ + addne r5, sl, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-664] @ 0xfffffd68 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a3ebc │ │ │ │ + addne r5, sl, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, sl, r4, asr #29 │ │ │ │ + addne r5, sl, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, asr #29 │ │ │ │ + addne r5, sl, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r3, [sl], r4 │ │ │ │ + addne r5, sl, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13b98 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r3, [sl], ip │ │ │ │ + addne r5, sl, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, ror #29 │ │ │ │ + addne r5, sl, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2464] @ 0xfffff660 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r3, sl, ip, ror #29 │ │ │ │ + addne r5, sl, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1688 @ 0x698 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r3, [sl], r4 │ │ │ │ + addne r5, sl, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1704 @ 0x6a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [sl], ip │ │ │ │ + addne r5, sl, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1720 @ 0x6b8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, sl, r4, lsl #30 │ │ │ │ + addne r5, sl, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, sl, ip, lsl #30 │ │ │ │ + addne r5, sl, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r4, lsl pc │ │ │ │ + addne r5, sl, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3320] @ 0xfffff308 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, ip, lsl pc │ │ │ │ + umullne r5, sl, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #24 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, sl, r4, lsr #30 │ │ │ │ + umullne r5, sl, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #48 @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, ip, lsr #30 │ │ │ │ + addne r5, sl, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #64 @ 0x40 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, sl, r4, lsr pc │ │ │ │ + addne r5, sl, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #744 @ 0x2e8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, ip, lsr pc │ │ │ │ + @ instruction: 0x108a52b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #752 @ 0x2f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, asr #30 │ │ │ │ + @ instruction: 0x108a52b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #768 @ 0x300 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r8, asr #30 │ │ │ │ + addne r5, sl, r0, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-264] @ 0xfffffef8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, sl, r0, asr pc │ │ │ │ + addne r5, sl, r8, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-272] @ 0xfffffef0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, asr pc │ │ │ │ + ldrdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r0, ror #30 │ │ │ │ + ldrdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1608 @ 0x648 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, sl, r8, ror #30 │ │ │ │ + addne r5, sl, r0, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1632 @ 0x660 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, ror pc │ │ │ │ + addne r5, sl, r8, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1648 @ 0x670 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, sl, r8, ror pc │ │ │ │ + strdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3672] @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r3, sl, r0, lsl #31 │ │ │ │ + strdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, lsl #31 │ │ │ │ + addne r5, sl, r0, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne r3, sl, r0, pc @ │ │ │ │ + addne r5, sl, r8, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsl #19 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r3, sl, r8, pc @ │ │ │ │ + addne r5, sl, r0, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4e998 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r0, lsr #31 │ │ │ │ + addne r5, sl, r8, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr #19 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r3, sl, r8, lsr #31 │ │ │ │ + addne r5, sl, r0, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108a3fb0 │ │ │ │ + addne r5, sl, r8, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1040] @ 0xfffffbf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a3fb8 │ │ │ │ + addne r5, sl, r0, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1056] @ 0xfffffbe0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, sl, r0, asr #31 │ │ │ │ + addne r5, sl, r8, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3032 @ 0xbd8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, sl, r8, asr #31 │ │ │ │ + addne r5, sl, r0, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3048 @ 0xbe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [sl], r0 │ │ │ │ + addne r5, sl, r8, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3064 @ 0xbf8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r3, [sl], r8 │ │ │ │ + addne r5, sl, r0, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, sl, r0, ror #31 │ │ │ │ + addne r5, sl, r8, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3816 @ 0xee8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, sl, r8, ror #31 │ │ │ │ + addne r5, sl, r0, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3832 @ 0xef8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r3, [sl], r0 │ │ │ │ + addne r5, sl, r8, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3472 @ 0xd90 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne r3, [sl], r8 │ │ │ │ + addne r5, sl, r0, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3480 @ 0xd98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0 │ │ │ │ + addne r5, sl, r8, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3496 @ 0xda8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, sl, r8 │ │ │ │ + addne r5, sl, r0, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, r0, lsl r0 │ │ │ │ + addne r5, sl, r8, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, lsl r0 │ │ │ │ + umullne r5, sl, r0, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, sl, r0, lsr #32 │ │ │ │ + umullne r5, sl, r8, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #17 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, sl, r8, lsr #32 │ │ │ │ + addne r5, sl, r0, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, lsr r0 │ │ │ │ + addne r5, sl, r8, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror #17 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, sl, r8, lsr r0 │ │ │ │ + @ instruction: 0x108a53b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3152 @ 0xc50 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, sl, r0, asr #32 │ │ │ │ + @ instruction: 0x108a53b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3168 @ 0xc60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, asr #32 │ │ │ │ + addne r5, sl, r0, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3184 @ 0xc70 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r0, asr r0 │ │ │ │ + addne r5, sl, r8, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #15 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r8, asr r0 │ │ │ │ + ldrdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r0, [r1, #120]! @ 0x78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, rrx │ │ │ │ + ldrdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror #15 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r8, rrx │ │ │ │ + addne r5, sl, r0, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #776 @ 0x308 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, sl, r0, ror r0 │ │ │ │ + addne r5, sl, r8, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #792 @ 0x318 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, ror r0 │ │ │ │ + strdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #808 @ 0x328 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, sl, r0, lsl #1 │ │ │ │ + strdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsl #13 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, r8, lsl #1 │ │ │ │ + addne r5, sl, r0, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0c690 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, r0, r0 │ │ │ │ + addne r5, sl, r8, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #13 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne r4, sl, r4, r0 │ │ │ │ + addne r5, sl, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2936 @ 0xb78 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r4, sl, ip, r0 │ │ │ │ + addne r5, sl, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr #1 │ │ │ │ + addne r5, sl, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, sl, ip, lsr #1 │ │ │ │ + addne r5, sl, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1056 @ 0x420 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strhne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1064 @ 0x428 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1080 @ 0x438 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, sl, r4, asr #1 │ │ │ │ + addne r5, sl, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #736 @ 0x2e0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, sl, ip, asr #1 │ │ │ │ + addne r5, sl, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #752 @ 0x2f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #768 @ 0x300 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1792] @ 0xfffff900 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r4, ror #1 │ │ │ │ + addne r5, sl, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1808] @ 0xfffff8f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror #1 │ │ │ │ + addne r5, sl, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1824] @ 0xfffff8e0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3904 @ 0xf40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl #2 │ │ │ │ + addne r5, sl, ip, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3920 @ 0xf50 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, ip, lsl #2 │ │ │ │ + addne r5, sl, r4, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #25 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, sl, r4, lsl r1 │ │ │ │ + addne r5, sl, ip, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl r1 │ │ │ │ + umullne r5, sl, r4, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #25 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, r4, lsr #2 │ │ │ │ + umullne r5, sl, ip, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r3, [r1, #48]! @ 0x30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, ip, lsr #2 │ │ │ │ + addne r5, sl, r4, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r3, [r1, #56]! @ 0x38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr r1 │ │ │ │ + addne r5, sl, ip, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror #7 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, lsr r1 │ │ │ │ + @ instruction: 0x108a54b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-112] @ 0xffffff90 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, sl, r4, asr #2 │ │ │ │ + @ instruction: 0x108a54bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr #2 │ │ │ │ + addne r5, sl, r4, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-144] @ 0xffffff70 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, sl, r4, asr r1 │ │ │ │ + addne r5, sl, ip, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1552] @ 0xfffff9f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr r1 │ │ │ │ + ldrdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1568] @ 0xfffff9e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror #2 │ │ │ │ + ldrdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1584] @ 0xfffff9d0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, ip, ror #2 │ │ │ │ + addne r5, sl, r4, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r4, ror r1 │ │ │ │ + addne r5, sl, ip, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1504 @ 0x5e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror r1 │ │ │ │ + strdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r4, lsl #3 │ │ │ │ + strdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3648] @ 0xfffff1c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, sl, ip, lsl #3 │ │ │ │ + addne r5, sl, r4, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, r4, r1 │ │ │ │ + addne r5, sl, ip, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne r4, sl, ip, r1 │ │ │ │ + addne r5, sl, r4, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl #31 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r4, lsr #3 │ │ │ │ + addne r5, sl, ip, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f08f90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsr #3 │ │ │ │ + addne r5, sl, r4, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #31 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - @ instruction: 0x108a41b4 │ │ │ │ + addne r5, sl, ip, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108a41bc │ │ │ │ + addne r5, sl, r4, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3232] @ 0xfffff360 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, asr #3 │ │ │ │ + addne r5, sl, ip, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3248] @ 0xfffff350 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, sl, ip, asr #3 │ │ │ │ + addne r5, sl, r4, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r4, ror #3 │ │ │ │ + addne r5, sl, ip, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #656 @ 0x290 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r4, sl, ip, ror #3 │ │ │ │ + addne r5, sl, r4, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #664 @ 0x298 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], r0 │ │ │ │ + addne r5, sl, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #680 @ 0x2a8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne r4, [sl], r8 │ │ │ │ + addne r5, sl, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl #4 │ │ │ │ + addne r5, sl, ip, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #2 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, sl, ip, lsl #4 │ │ │ │ + addne r5, sl, r4, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-792] @ 0xfffffce8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r4, lsl r2 │ │ │ │ + addne r5, sl, ip, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-808] @ 0xfffffcd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl r2 │ │ │ │ + umullne r5, sl, r4, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-824] @ 0xfffffcc8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, r4, lsr #4 │ │ │ │ + umullne r5, sl, ip, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2016] @ 0xfffff820 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, ip, lsr #4 │ │ │ │ + addne r5, sl, r4, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2024] @ 0xfffff818 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr r2 │ │ │ │ + addne r5, sl, ip, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2040] @ 0xfffff808 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, sl, ip, lsr r2 │ │ │ │ + @ instruction: 0x108a55b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1624] @ 0xfffff9a8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r4, asr #4 │ │ │ │ + @ instruction: 0x108a55bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr #4 │ │ │ │ + addne r5, sl, r4, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1656] @ 0xfffff988 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r4, sl, r4, asr r2 │ │ │ │ + addne r5, sl, ip, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3224 @ 0xc98 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, sl, ip, asr r2 │ │ │ │ + ldrdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3232 @ 0xca0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror #4 │ │ │ │ + ldrdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3248 @ 0xcb0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r4, sl, ip, ror #4 │ │ │ │ + addne r5, sl, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-480] @ 0xfffffe20 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, sl, r4, ror r2 │ │ │ │ + addne r5, sl, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror r2 │ │ │ │ + strdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-504] @ 0xfffffe08 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, sl, r4, lsl #5 │ │ │ │ + strdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror r4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r4, sl, ip, lsl #5 │ │ │ │ + addne r5, sl, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, r4, r2 │ │ │ │ + addne r5, sl, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #9 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne r4, sl, ip, r2 │ │ │ │ + addne r5, sl, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1792] @ 0xfffff900 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r4, lsr #5 │ │ │ │ + addne r5, sl, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1808] @ 0xfffff8f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsr #5 │ │ │ │ + addne r5, sl, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1824] @ 0xfffff8e0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - @ instruction: 0x108a42b4 │ │ │ │ + addne r5, sl, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1808 @ 0x710 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - @ instruction: 0x108a42bc │ │ │ │ + addne r5, sl, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1816 @ 0x718 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, asr #5 │ │ │ │ + addne r5, sl, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1832 @ 0x728 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, sl, ip, asr #5 │ │ │ │ + addne r5, sl, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2512 @ 0x9d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, sl, r4, ror #5 │ │ │ │ + addne r5, sl, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror #6 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, sl, ip, ror #5 │ │ │ │ + addne r5, sl, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror r3 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-328] @ 0xfffffeb8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r4, sl, r4, lsl #6 │ │ │ │ + addne r5, sl, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-336] @ 0xfffffeb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl #6 │ │ │ │ + addne r5, sl, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-352] @ 0xfffffea0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r4, sl, r4, lsl r3 │ │ │ │ + addne r5, sl, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #328 @ 0x148 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, ip, lsl r3 │ │ │ │ + umullne r5, sl, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #336 @ 0x150 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr #6 │ │ │ │ + umullne r5, sl, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #352 @ 0x160 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, lsr #6 │ │ │ │ + addne r5, sl, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, r0, lsr r3 │ │ │ │ + addne r5, sl, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3008 @ 0xbc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, lsr r3 │ │ │ │ + @ instruction: 0x108a56b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r4, sl, r0, asr #6 │ │ │ │ + @ instruction: 0x108a56b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, r8, asr #6 │ │ │ │ + addne r5, sl, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2096] @ 0xfffff7d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, asr r3 │ │ │ │ + addne r5, sl, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2112] @ 0xfffff7c0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, sl, r8, asr r3 │ │ │ │ + ldrdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2328] @ 0xfffff6e8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, r0, ror #6 │ │ │ │ + ldrdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, ror #6 │ │ │ │ + addne r5, sl, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2352] @ 0xfffff6d0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r4, sl, r0, ror r3 │ │ │ │ + addne r5, sl, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1400 @ 0x578 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, sl, r8, ror r3 │ │ │ │ + strdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1416 @ 0x588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, lsl #7 │ │ │ │ + strdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, r8, lsl #7 │ │ │ │ + addne r5, sl, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1608 @ 0x648 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r4, sl, r0, r3 │ │ │ │ + addne r5, sl, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1624 @ 0x658 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, r8, r3 │ │ │ │ + addne r5, sl, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1640 @ 0x668 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, sl, r0, lsr #7 │ │ │ │ + addne r5, sl, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3928 @ 0xf58 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, sl, r8, lsr #7 │ │ │ │ + addne r5, sl, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3936 @ 0xf60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a43b0 │ │ │ │ + addne r5, sl, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3952 @ 0xf70 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108a43b8 │ │ │ │ + addne r5, sl, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3432 @ 0xd68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r4, sl, r0, asr #7 │ │ │ │ + addne r5, sl, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3440 @ 0xd70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, asr #7 │ │ │ │ + addne r5, sl, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3456 @ 0xd80 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - ldrdne r4, [sl], r0 │ │ │ │ + addne r5, sl, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-456] @ 0xfffffe38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r4, [sl], r8 │ │ │ │ + addne r5, sl, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-464] @ 0xfffffe30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, ror #7 │ │ │ │ + addne r5, sl, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-480] @ 0xfffffe20 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r8, ror #7 │ │ │ │ + addne r5, sl, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13590 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne r4, [sl], r0 │ │ │ │ + addne r5, sl, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13598 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], r8 │ │ │ │ + addne r5, sl, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr #11 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, sl, r0, lsl #8 │ │ │ │ + addne r5, sl, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1752] @ 0xfffff928 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, r8, lsl #8 │ │ │ │ + addne r5, sl, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1760] @ 0xfffff920 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, lsl r4 │ │ │ │ + addne r5, sl, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1776] @ 0xfffff910 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r4, sl, r8, lsl r4 │ │ │ │ + umullne r5, sl, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1008 @ 0x3f0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, sl, r0, lsr #8 │ │ │ │ + umullne r5, sl, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1024 @ 0x400 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, lsr #8 │ │ │ │ + addne r5, sl, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1040 @ 0x410 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r0, lsr r4 │ │ │ │ + addne r5, sl, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, sl, r8, lsr r4 │ │ │ │ + @ instruction: 0x108a57b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1920] @ 0xfffff880 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, asr #8 │ │ │ │ + @ instruction: 0x108a57b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1936] @ 0xfffff870 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r8, asr #8 │ │ │ │ + addne r5, sl, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1656 @ 0x678 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, r0, asr r4 │ │ │ │ + addne r5, sl, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1664 @ 0x680 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, asr r4 │ │ │ │ + ldrdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1680 @ 0x690 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r0, ror #8 │ │ │ │ + ldrdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3040] @ 0xfffff420 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, r8, ror #8 │ │ │ │ + addne r5, sl, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, ror r4 │ │ │ │ + addne r5, sl, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3064] @ 0xfffff408 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r8, ror r4 │ │ │ │ + strdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #560 @ 0x230 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, r0, lsl #9 │ │ │ │ + strdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #568 @ 0x238 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, lsl #9 │ │ │ │ + addne r5, sl, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #584 @ 0x248 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r4, sl, r0, r4 │ │ │ │ + addne r5, sl, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r4, sl, r8, r4 │ │ │ │ + addne r5, sl, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-936] @ 0xfffffc58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, lsr #9 │ │ │ │ + addne r5, sl, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-952] @ 0xfffffc48 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r8, lsr #9 │ │ │ │ + addne r5, sl, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #592 @ 0x250 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108a44b0 │ │ │ │ + addne r5, sl, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #600 @ 0x258 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a44b8 │ │ │ │ + addne r5, sl, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #616 @ 0x268 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r0, asr #9 │ │ │ │ + addne r5, sl, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1792 @ 0x700 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, asr #9 │ │ │ │ + addne r5, sl, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1808 @ 0x710 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], r0 │ │ │ │ + addne r5, sl, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1824 @ 0x720 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r4, [sl], r8 │ │ │ │ + addne r5, sl, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #608 @ 0x260 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r0, ror #9 │ │ │ │ + addne r5, sl, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #624 @ 0x270 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, ror #9 │ │ │ │ + addne r5, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #640 @ 0x280 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r4, [sl], r0 │ │ │ │ + addne r5, sl, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3616 @ 0xe20 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r4, [sl], r8 │ │ │ │ + addne r5, sl, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, lsl #10 │ │ │ │ + addne r5, sl, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r4, sl, r8, lsl #10 │ │ │ │ + addne r5, sl, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1144] @ 0xfffffb88 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, r0, lsl r5 │ │ │ │ + addne r5, sl, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, lsl r5 │ │ │ │ + umullne r5, sl, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1168] @ 0xfffffb70 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r0, lsr #10 │ │ │ │ + umullne r5, sl, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr #32 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r4, sl, r8, lsr #10 │ │ │ │ + addne r5, sl, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, lsr r5 │ │ │ │ + addne r5, sl, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr r0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r4, sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x108a58b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-704] @ 0xfffffd40 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x108a58b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-720] @ 0xfffffd30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, asr #10 │ │ │ │ + addne r5, sl, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-736] @ 0xfffffd20 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, r0, asr r5 │ │ │ │ + addne r5, sl, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #32 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, sl, r8, asr r5 │ │ │ │ + ldrdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, ror #10 │ │ │ │ + ldrdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, rrx │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, r8, ror #10 │ │ │ │ + addne r5, sl, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, sl, r0, ror r5 │ │ │ │ + addne r5, sl, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3104 @ 0xc20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, ror r5 │ │ │ │ + strdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3120 @ 0xc30 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r4, sl, r0, lsl #11 │ │ │ │ + strdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1776 @ 0x6f0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r4, sl, r8, lsl #11 │ │ │ │ + addne r5, sl, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1784 @ 0x6f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, r0, r5 │ │ │ │ + addne r5, sl, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1800 @ 0x708 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - umullne r4, sl, r8, r5 │ │ │ │ + addne r5, sl, r0, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, lsr #11 │ │ │ │ + addne r5, sl, r8, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2712] @ 0xfffff568 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, lsr #11 │ │ │ │ + addne r5, sl, r0, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2728] @ 0xfffff558 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a45b0 │ │ │ │ + addne r5, sl, r8, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1024 @ 0x400 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108a45b8 │ │ │ │ + addne r5, sl, r0, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1040 @ 0x410 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, asr #11 │ │ │ │ + addne r5, sl, r8, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1056 @ 0x420 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, r8, asr #11 │ │ │ │ + addne r5, sl, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3904 @ 0xf40 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r4, [sl], r0 │ │ │ │ + addne r5, sl, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3912 @ 0xf48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], r8 │ │ │ │ + addne r5, sl, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3928 @ 0xf58 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r4, sl, r0, ror #11 │ │ │ │ + addne r5, sl, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1504] @ 0xfffffa20 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, r8, ror #11 │ │ │ │ + addne r5, sl, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], r0 │ │ │ │ + addne r5, sl, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1528] @ 0xfffffa08 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne r4, [sl], r8 │ │ │ │ + addne r5, sl, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3928 @ 0xf58 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, sl, r0, lsl #12 │ │ │ │ + addne r5, sl, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3944 @ 0xf68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, lsl #12 │ │ │ │ + addne r5, sl, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3960 @ 0xf78 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, r0, lsl r6 │ │ │ │ + addne r5, sl, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3232 @ 0xca0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, sl, r8, lsl r6 │ │ │ │ + umullne r5, sl, r0, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3248 @ 0xcb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, lsr #12 │ │ │ │ + umullne r5, sl, r8, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3264 @ 0xcc0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, r8, lsr #12 │ │ │ │ + addne r5, sl, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1792 @ 0x700 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, r0, lsr r6 │ │ │ │ + addne r5, sl, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1800 @ 0x708 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, lsr r6 │ │ │ │ + @ instruction: 0x108a59b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1816 @ 0x718 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r0, asr #12 │ │ │ │ + @ instruction: 0x108a59b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr #12 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, r8, asr #12 │ │ │ │ + addne r5, sl, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, asr r6 │ │ │ │ + addne r5, sl, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #12 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, sl, r8, asr r6 │ │ │ │ + ldrdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r0, #88]! @ 0x58 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, r0, ror #12 │ │ │ │ + ldrdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, ror #12 │ │ │ │ + addne r5, sl, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #80]! @ 0x50 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r4, sl, r0, ror r6 │ │ │ │ + addne r5, sl, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3488] @ 0xfffff260 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r8, ror r6 │ │ │ │ + strdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, lsl #13 │ │ │ │ + strdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3520] @ 0xfffff240 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, sl, r8, lsl #13 │ │ │ │ + addne r5, sl, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r4, sl, r0, r6 │ │ │ │ + addne r5, sl, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2864] @ 0xfffff4d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, r8, r6 │ │ │ │ + addne r5, sl, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2880] @ 0xfffff4c0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r4, sl, r0, lsr #13 │ │ │ │ + addne r5, sl, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsl #18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, r8, lsr #13 │ │ │ │ + addne r5, sl, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a46b0 │ │ │ │ + addne r5, sl, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr #18 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108a46b8 │ │ │ │ + addne r5, sl, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1088 @ 0x440 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, sl, r0, asr #13 │ │ │ │ + addne r5, sl, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1112 @ 0x458 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, asr #13 │ │ │ │ + addne r5, sl, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1128 @ 0x468 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r4, [sl], r0 │ │ │ │ + addne r5, sl, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #360 @ 0x168 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - ldrdne r4, [sl], r8 │ │ │ │ + addne r5, sl, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #384 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, ror #13 │ │ │ │ + addne r5, sl, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #400 @ 0x190 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r8, ror #13 │ │ │ │ + addne r5, sl, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl #27 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - strdne r4, [sl], r0 │ │ │ │ + addne r5, sl, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsr #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], r8 │ │ │ │ + addne r5, sl, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4, #216] @ 0xd8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r0, lsl #14 │ │ │ │ + addne r5, sl, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r4, sl, r8, lsl #14 │ │ │ │ + addne r5, sl, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3160 @ 0xc58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, lsl r7 │ │ │ │ + addne r5, sl, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3176 @ 0xc68 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r8, lsl r7 │ │ │ │ + umullne r5, sl, r0, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #21 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, sl, r0, lsr #14 │ │ │ │ + umullne r5, sl, r8, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, lsr #14 │ │ │ │ + addne r5, sl, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #21 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r0, lsr r7 │ │ │ │ + addne r5, sl, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3712 @ 0xe80 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r4, sl, r8, lsr r7 │ │ │ │ + @ instruction: 0x108a5ab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, asr #14 │ │ │ │ + @ instruction: 0x108a5ab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3760 @ 0xeb0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r8, asr #14 │ │ │ │ + addne r5, sl, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3408 @ 0xd50 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, sl, r0, asr r7 │ │ │ │ + addne r5, sl, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3424 @ 0xd60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r8, asr r7 │ │ │ │ + ldrdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3440 @ 0xd70 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r0, ror #14 │ │ │ │ + ldrdne r5, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, sl, r8, ror #14 │ │ │ │ + addne r5, sl, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #264 @ 0x108 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r0, ror r7 │ │ │ │ + addne r5, sl, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #280 @ 0x118 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r4, sl, r8, ror r7 │ │ │ │ + strdne r5, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, sl, ip, ror r7 │ │ │ │ + strdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl #15 │ │ │ │ + strdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3584 @ 0xe00 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, lsl #15 │ │ │ │ + addne r5, sl, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #536 @ 0x218 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, r4, r7 │ │ │ │ + addne r5, sl, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #552 @ 0x228 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, ip, r7 │ │ │ │ + addne r5, sl, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #568 @ 0x238 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r4, lsr #15 │ │ │ │ + addne r5, sl, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3696 @ 0xe70 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, sl, ip, lsr #15 │ │ │ │ + addne r5, sl, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3712 @ 0xe80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a47b4 │ │ │ │ + addne r5, sl, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3728 @ 0xe90 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a47bc │ │ │ │ + addne r5, sl, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2528] @ 0xfffff620 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, sl, r4, asr #15 │ │ │ │ + addne r5, sl, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2544] @ 0xfffff610 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr #15 │ │ │ │ + addne r5, sl, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #31 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r1, [r1, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror #15 │ │ │ │ + addne r5, sl, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror #31 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r4, sl, ip, ror #15 │ │ │ │ + addne r5, sl, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #520 @ 0x208 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #536 @ 0x218 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #552 @ 0x228 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, sl, r4, lsl #16 │ │ │ │ + addne r5, sl, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #736 @ 0x2e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, ip, lsl #16 │ │ │ │ + addne r5, sl, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #744 @ 0x2e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl r8 │ │ │ │ + addne r5, sl, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #760 @ 0x2f8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, lsl r8 │ │ │ │ + umullne r5, sl, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, lsr #31 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, sl, r4, lsr #16 │ │ │ │ + umullne r5, sl, ip, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r5, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsr #16 │ │ │ │ + addne r5, sl, r4, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, asr #31 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r4, sl, r4, lsr r8 │ │ │ │ + addne r5, sl, ip, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl #18 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, ip, lsr r8 │ │ │ │ + @ instruction: 0x108a5bb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, asr #16 │ │ │ │ + @ instruction: 0x108a5bbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl r9 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, asr #16 │ │ │ │ + addne r5, sl, r4, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1600 @ 0x640 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, r4, asr r8 │ │ │ │ + addne r5, sl, ip, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1608 @ 0x648 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr r8 │ │ │ │ + ldrdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1624 @ 0x658 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r4, sl, r4, ror #16 │ │ │ │ + ldrdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #680 @ 0x2a8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, sl, ip, ror #16 │ │ │ │ + addne r5, sl, r4, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #704 @ 0x2c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror r8 │ │ │ │ + addne r5, sl, ip, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #720 @ 0x2d0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r4, sl, ip, ror r8 │ │ │ │ + strdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #528 @ 0x210 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, sl, r4, lsl #17 │ │ │ │ + strdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #552 @ 0x228 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl #17 │ │ │ │ + addne r5, sl, r4, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #568 @ 0x238 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - umullne r4, sl, r4, r8 │ │ │ │ + addne r5, sl, ip, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1320 @ 0x528 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne r4, sl, ip, r8 │ │ │ │ + addne r5, sl, r4, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1336 @ 0x538 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr #17 │ │ │ │ + addne r5, sl, ip, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1352 @ 0x548 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r4, sl, ip, lsr #17 │ │ │ │ + addne r5, sl, r4, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #29 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108a48b4 │ │ │ │ + addne r5, sl, ip, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a48bc │ │ │ │ + addne r5, sl, r4, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #29 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r4, sl, r4, asr #17 │ │ │ │ + addne r5, sl, ip, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3512 @ 0xdb8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, ip, asr #17 │ │ │ │ + addne r5, sl, r4, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3520 @ 0xdc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3536 @ 0xdd0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, r4, ror #17 │ │ │ │ + addne r5, sl, ip, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror #17 │ │ │ │ + addne r5, sl, r4, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #0, 28 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2624] @ 0xfffff5c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2640] @ 0xfffff5b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl #18 │ │ │ │ + addne r5, sl, ip, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2656] @ 0xfffff5a0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, sl, ip, lsl #18 │ │ │ │ + addne r5, sl, r4, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3688 @ 0xe68 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, sl, r4, lsl r9 │ │ │ │ + addne r5, sl, ip, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3704 @ 0xe78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl r9 │ │ │ │ + umullne r5, sl, r4, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3720 @ 0xe88 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, r4, lsr #18 │ │ │ │ + umullne r5, sl, ip, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #2 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, sl, ip, lsr #18 │ │ │ │ + addne r5, sl, r4, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr r9 │ │ │ │ + addne r5, sl, ip, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #2 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, ip, lsr r9 │ │ │ │ + @ instruction: 0x108a5cb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #520 @ 0x208 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, sl, r4, asr #18 │ │ │ │ + @ instruction: 0x108a5cbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #528 @ 0x210 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr #18 │ │ │ │ + addne r5, sl, r4, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #544 @ 0x220 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r4, sl, r4, asr r9 │ │ │ │ + addne r5, sl, ip, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-304] @ 0xfffffed0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, sl, ip, asr r9 │ │ │ │ + ldrdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror #18 │ │ │ │ + ldrdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-328] @ 0xfffffeb8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, ip, ror #18 │ │ │ │ + addne r5, sl, r4, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2624] @ 0xfffff5c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, r4, ror r9 │ │ │ │ + addne r5, sl, ip, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2632] @ 0xfffff5b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror r9 │ │ │ │ + strdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, sl, r4, lsl #19 │ │ │ │ + strdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #27 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, sl, ip, lsl #19 │ │ │ │ + addne r5, sl, r4, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, r4, r9 │ │ │ │ + addne r5, sl, ip, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror #27 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne r4, sl, ip, r9 │ │ │ │ + addne r5, sl, r4, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr r1 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, r4, lsr #19 │ │ │ │ + addne r5, sl, ip, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsr #19 │ │ │ │ + addne r5, sl, r4, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror r1 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108a49b4 │ │ │ │ + addne r5, sl, ip, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2920 @ 0xb68 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108a49bc │ │ │ │ + addne r5, sl, r4, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, asr #19 │ │ │ │ + addne r5, sl, ip, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r4, sl, ip, asr #19 │ │ │ │ + addne r5, sl, r4, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #80 @ 0x50 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #88 @ 0x58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #104 @ 0x68 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, r4, ror #19 │ │ │ │ + addne r5, sl, ip, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2048 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, ip, ror #19 │ │ │ │ + addne r5, sl, r4, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2056 @ 0x808 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2072 @ 0x818 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #720 @ 0x2d0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, sl, r4, lsl #20 │ │ │ │ + addne r5, sl, ip, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #736 @ 0x2e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl #20 │ │ │ │ + addne r5, sl, r4, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #752 @ 0x2f0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r4, sl, r4, lsl sl │ │ │ │ + addne r5, sl, ip, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2832] @ 0xfffff4f0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, sl, ip, lsl sl │ │ │ │ + umullne r5, sl, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr #20 │ │ │ │ + umullne r5, sl, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2856] @ 0xfffff4d8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r4, sl, ip, lsr #20 │ │ │ │ + addne r5, sl, r4, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, sl, r4, lsr sl │ │ │ │ + addne r5, sl, ip, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3208 @ 0xc88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsr sl │ │ │ │ + @ instruction: 0x108a5db4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3224 @ 0xc98 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r4, sl, r4, asr #20 │ │ │ │ + @ instruction: 0x108a5dbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-712] @ 0xfffffd38 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, sl, ip, asr #20 │ │ │ │ + addne r5, sl, r4, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, asr sl │ │ │ │ + addne r5, sl, ip, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-744] @ 0xfffffd18 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r4, sl, ip, asr sl │ │ │ │ + ldrdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, r4, ror #20 │ │ │ │ + ldrdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2776] @ 0xfffff528 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror #20 │ │ │ │ + addne r5, sl, r4, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2792] @ 0xfffff518 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r4, sl, r4, ror sl │ │ │ │ + addne r5, sl, ip, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #8]! │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, sl, ip, ror sl │ │ │ │ + strdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsl #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl #21 │ │ │ │ + strdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsl r1 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r4, sl, ip, lsl #21 │ │ │ │ + addne r5, sl, r4, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3208 @ 0xc88 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r4, sl, r4, sl │ │ │ │ + addne r5, sl, ip, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3224 @ 0xc98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, ip, sl │ │ │ │ + addne r5, sl, r4, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3240 @ 0xca8 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r4, sl, r4, lsr #21 │ │ │ │ + addne r5, sl, ip, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, sl, ip, lsr #21 │ │ │ │ + addne r5, sl, r4, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1544 @ 0x608 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a4ab4 │ │ │ │ + addne r5, sl, ip, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1560 @ 0x618 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - @ instruction: 0x108a4abc │ │ │ │ + addne r5, sl, r4, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11b90 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r4, asr #21 │ │ │ │ + addne r5, sl, ip, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr #21 │ │ │ │ + addne r5, sl, r4, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3320 @ 0xcf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror #21 │ │ │ │ + addne r5, sl, ip, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3336 @ 0xd08 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, ip, ror #21 │ │ │ │ + addne r5, sl, r4, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #17 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl #18 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r4, sl, r4, lsl #22 │ │ │ │ + addne r5, sl, ip, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror #10 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, sl, ip, lsl #22 │ │ │ │ + addne r5, sl, r4, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl fp │ │ │ │ + addne r5, sl, ip, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #11 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r4, sl, ip, lsl fp │ │ │ │ + umullne r5, sl, r4, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3640] @ 0xfffff1c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, r4, lsr #22 │ │ │ │ + umullne r5, sl, ip, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3648] @ 0xfffff1c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsr #22 │ │ │ │ + addne r5, sl, r4, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r4, sl, r4, lsr fp │ │ │ │ + addne r5, sl, ip, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, ip, lsr fp │ │ │ │ + @ instruction: 0x108a5eb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3008 @ 0xbc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, asr #22 │ │ │ │ + @ instruction: 0x108a5ebc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r4, sl, ip, asr #22 │ │ │ │ + addne r5, sl, r4, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq fp, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, r4, asr fp │ │ │ │ + addne r5, sl, ip, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq fp, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr fp │ │ │ │ + ldrdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #24 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r4, sl, r4, ror #22 │ │ │ │ + ldrdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13390 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, ip, ror #22 │ │ │ │ + addne r5, sl, r4, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13398 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror fp │ │ │ │ + addne r5, sl, ip, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr #7 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r4, sl, ip, ror fp │ │ │ │ + strdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, sl, r4, lsl #23 │ │ │ │ + strdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl #23 │ │ │ │ + addne r5, sl, r4, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r4, sl, r4, fp │ │ │ │ + addne r5, sl, ip, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror r5 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r4, sl, ip, fp │ │ │ │ + addne r5, sl, r4, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr #23 │ │ │ │ + addne r5, sl, ip, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0c590 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, ip, lsr #23 │ │ │ │ + addne r5, sl, r4, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108a4bb4 │ │ │ │ + addne r5, sl, ip, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3088 @ 0xc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a4bbc │ │ │ │ + addne r5, sl, r4, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3104 @ 0xc20 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, r4, asr #23 │ │ │ │ + addne r5, sl, ip, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, sl, ip, asr #23 │ │ │ │ + addne r5, sl, r4, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3248 @ 0xcb0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, r4, ror #23 │ │ │ │ + addne r5, sl, ip, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3256 @ 0xcb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror #23 │ │ │ │ + addne r5, sl, r4, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3272 @ 0xcc8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r5, sl, ip, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #1 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r5, sl, r4, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl #24 │ │ │ │ + addne r5, sl, ip, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r2, [r1, #8]! │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, ip, lsl #24 │ │ │ │ + addne r5, sl, r4, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, sl, r4, lsl ip │ │ │ │ + addne r5, sl, ip, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-208] @ 0xffffff30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl ip │ │ │ │ + umullne r5, sl, r4, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r4, sl, r4, lsr #24 │ │ │ │ + umullne r5, sl, ip, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #104]! @ 0x68 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, ip, lsr #24 │ │ │ │ + addne r5, sl, r4, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr ip │ │ │ │ + addne r5, sl, ip, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #104]! @ 0x68 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r4, sl, ip, lsr ip │ │ │ │ + @ instruction: 0x108a5fb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1392 @ 0x570 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, sl, r4, asr #24 │ │ │ │ + @ instruction: 0x108a5fbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1408 @ 0x580 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr #24 │ │ │ │ + addne r5, sl, r4, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1424 @ 0x590 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r4, asr ip │ │ │ │ + addne r5, sl, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #240 @ 0xf0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, ip, asr ip │ │ │ │ + ldrdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #256 @ 0x100 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror #24 │ │ │ │ + ldrdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #272 @ 0x110 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, ror #24 │ │ │ │ + addne r5, sl, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r2, [r1, #72]! @ 0x48 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, r4, ror ip │ │ │ │ + addne r5, sl, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror ip │ │ │ │ + strdne r5, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #64]! @ 0x40 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, r4, lsl #25 │ │ │ │ + strdne r5, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-232] @ 0xffffff18 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r4, sl, ip, lsl #25 │ │ │ │ + addne r6, sl, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-240] @ 0xffffff10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, r4, ip │ │ │ │ + addne r6, sl, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-256] @ 0xffffff00 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - umullne r4, sl, ip, ip │ │ │ │ + addne r6, sl, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, r4, lsr #25 │ │ │ │ + addne r6, sl, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsr #25 │ │ │ │ + addne r6, sl, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - @ instruction: 0x108a4cb4 │ │ │ │ + addne r6, sl, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2184 @ 0x888 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108a4cbc │ │ │ │ + addne r6, sl, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2192 @ 0x890 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, asr #25 │ │ │ │ + addne r6, sl, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2208 @ 0x8a0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, asr #25 │ │ │ │ + addne r6, sl, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-96] @ 0xffffffa0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r6, sl, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-112] @ 0xffffff90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r6, sl, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r4, ror #25 │ │ │ │ + addne r6, sl, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #18 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, sl, ip, ror #25 │ │ │ │ + addne r6, sl, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r6, sl, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #18 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r6, sl, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1328 @ 0x530 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl #26 │ │ │ │ + addne r6, sl, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1344 @ 0x540 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl #26 │ │ │ │ + addne r6, sl, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1360 @ 0x550 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, r4, lsl sp │ │ │ │ + addne r6, sl, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3888] @ 0xfffff0d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl sp │ │ │ │ + umullne r6, sl, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr #26 │ │ │ │ + umullne r6, sl, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, sl, ip, lsr #26 │ │ │ │ + addne r6, sl, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3712 @ 0xe80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, sl, r4, lsr sp │ │ │ │ + addne r6, sl, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3728 @ 0xe90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsr sp │ │ │ │ + strhne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r4, sl, r4, asr #26 │ │ │ │ + strhne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr #26 │ │ │ │ + addne r6, sl, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, asr sp │ │ │ │ + addne r6, sl, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06598 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, asr sp │ │ │ │ + ldrdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #136 @ 0x88 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r4, ror #26 │ │ │ │ + ldrdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #152 @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror #26 │ │ │ │ + addne r6, sl, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #168 @ 0xa8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, r4, ror sp │ │ │ │ + addne r6, sl, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #488 @ 0x1e8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, sl, ip, ror sp │ │ │ │ + strdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #504 @ 0x1f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl #27 │ │ │ │ + strdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #520 @ 0x208 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, lsl #27 │ │ │ │ + addne r6, sl, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - umullne r4, sl, r4, sp │ │ │ │ + addne r6, sl, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, ip, sp │ │ │ │ + addne r6, sl, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr r0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r4, lsr #27 │ │ │ │ + addne r6, sl, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, sl, ip, lsr #27 │ │ │ │ + addne r6, sl, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #4000 @ 0xfa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a4db4 │ │ │ │ + addne r6, sl, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #4016 @ 0xfb0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108a4dbc │ │ │ │ + addne r6, sl, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r1, [r1, #40]! @ 0x28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, sl, r4, asr #27 │ │ │ │ + addne r6, sl, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr #27 │ │ │ │ + addne r6, sl, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #40]! @ 0x28 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r6, sl, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2688 @ 0xa80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r6, sl, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2704 @ 0xa90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror #27 │ │ │ │ + addne r6, sl, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2720 @ 0xaa0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r4, sl, ip, ror #27 │ │ │ │ + addne r6, sl, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2432] @ 0xfffff680 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r6, sl, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2440] @ 0xfffff678 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r6, sl, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2456] @ 0xfffff668 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, r4, lsl #28 │ │ │ │ + addne r6, sl, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #864 @ 0x360 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, sl, ip, lsl #28 │ │ │ │ + addne r6, sl, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #880 @ 0x370 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl lr │ │ │ │ + addne r6, sl, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #896 @ 0x380 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, ip, lsl lr │ │ │ │ + umullne r6, sl, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, r4, lsr #28 │ │ │ │ + umullne r6, sl, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsr #28 │ │ │ │ + addne r6, sl, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r4, sl, r4, lsr lr │ │ │ │ + addne r6, sl, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #19 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r4, sl, ip, lsr lr │ │ │ │ + @ instruction: 0x108a61b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, asr #28 │ │ │ │ + @ instruction: 0x108a61bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r0, #152]! @ 0x98 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, asr #28 │ │ │ │ + addne r6, sl, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3352 @ 0xd18 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, sl, r4, asr lr │ │ │ │ + addne r6, sl, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr lr │ │ │ │ + ldrdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3384 @ 0xd38 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, sl, r4, ror #28 │ │ │ │ + ldrdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, ip, ror #28 │ │ │ │ + addne r6, sl, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror lr │ │ │ │ + addne r6, sl, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, ror lr │ │ │ │ + strdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2440] @ 0xfffff678 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, sl, r4, lsl #29 │ │ │ │ + strdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl #29 │ │ │ │ + addne r6, sl, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2464] @ 0xfffff660 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne r4, sl, r4, lr │ │ │ │ + addne r6, sl, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #920 @ 0x398 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r4, sl, ip, lr │ │ │ │ + addne r6, sl, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr #29 │ │ │ │ + addne r6, sl, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r4, sl, ip, lsr #29 │ │ │ │ + addne r6, sl, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3720] @ 0xfffff178 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108a4eb4 │ │ │ │ + addne r6, sl, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a4ebc │ │ │ │ + addne r6, sl, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r4, sl, r4, asr #29 │ │ │ │ + addne r6, sl, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, sl, ip, asr #29 │ │ │ │ + addne r6, sl, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r6, sl, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr r4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r6, sl, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #20 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, sl, r4, ror #29 │ │ │ │ + addne r6, sl, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr sl │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror #29 │ │ │ │ + addne r6, sl, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #20 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r6, sl, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #96 @ 0x60 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r6, sl, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #120 @ 0x78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsl #30 │ │ │ │ + addne r6, sl, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #136 @ 0x88 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, lsl #30 │ │ │ │ + addne r6, sl, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, rrx │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, sl, r4, lsl pc │ │ │ │ + addne r6, sl, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsl pc │ │ │ │ + umullne r6, sl, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl #1 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r4, sl, r4, lsr #30 │ │ │ │ + umullne r6, sl, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2008] @ 0xfffff828 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, sl, ip, lsr #30 │ │ │ │ + addne r6, sl, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2032] @ 0xfffff810 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, lsr pc │ │ │ │ + addne r6, sl, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2048] @ 0xfffff800 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r4, sl, ip, lsr pc │ │ │ │ + @ instruction: 0x108a62b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-576] @ 0xfffffdc0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, sl, r4, asr #30 │ │ │ │ + @ instruction: 0x108a62bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-600] @ 0xfffffda8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, asr #30 │ │ │ │ + addne r6, sl, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-616] @ 0xfffffd98 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r4, asr pc │ │ │ │ + addne r6, sl, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #504 @ 0x1f8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, sl, ip, asr pc │ │ │ │ + ldrdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #528 @ 0x210 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, ror #30 │ │ │ │ + ldrdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #544 @ 0x220 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, ip, ror #30 │ │ │ │ + addne r6, sl, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #576 @ 0x240 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, sl, r4, ror pc │ │ │ │ + addne r6, sl, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #600 @ 0x258 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, ror pc │ │ │ │ + strdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #616 @ 0x268 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r4, sl, r4, lsl #31 │ │ │ │ + strdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, sl, ip, lsl #31 │ │ │ │ + addne r6, sl, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, sl, r4, pc @ │ │ │ │ + addne r6, sl, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2288 @ 0x8f0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - umullne r4, sl, ip, pc @ │ │ │ │ + addne r6, sl, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r4, sl, r4, lsr #31 │ │ │ │ + addne r6, sl, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-464] @ 0xfffffe30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, ip, lsr #31 │ │ │ │ + addne r6, sl, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-480] @ 0xfffffe20 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - @ instruction: 0x108a4fb4 │ │ │ │ + addne r6, sl, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108a4fbc │ │ │ │ + addne r6, sl, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #4000 @ 0xfa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, sl, r4, asr #31 │ │ │ │ + addne r6, sl, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #4016 @ 0xfb0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r4, sl, ip, asr #31 │ │ │ │ + addne r6, sl, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #920 @ 0x398 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r4, [sl], r4 @ │ │ │ │ + addne r6, sl, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [sl], ip │ │ │ │ + addne r6, sl, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r4, sl, r4, ror #31 │ │ │ │ + addne r6, sl, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-608] @ 0xfffffda0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, sl, ip, ror #31 │ │ │ │ + addne r6, sl, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-624] @ 0xfffffd90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [sl], r4 @ │ │ │ │ + addne r6, sl, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-640] @ 0xfffffd80 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r4, [sl], ip │ │ │ │ + addne r6, sl, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1744] @ 0xfffff930 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, r4 │ │ │ │ + addne r6, sl, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #560 @ 0x230 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip │ │ │ │ + addne r6, sl, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #576 @ 0x240 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, r4, lsl r0 │ │ │ │ + addne r6, sl, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1848 @ 0x738 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, sl, ip, lsl r0 │ │ │ │ + umullne r6, sl, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1864 @ 0x748 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsr #32 │ │ │ │ + umullne r6, sl, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1880 @ 0x758 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, ip, lsr #32 │ │ │ │ + addne r6, sl, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl r7 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, r4, lsr r0 │ │ │ │ + addne r6, sl, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x108a63b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr r7 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r5, sl, r4, asr #32 │ │ │ │ + @ instruction: 0x108a63bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2216] @ 0xfffff758 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, ip, asr #32 │ │ │ │ + addne r6, sl, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2224] @ 0xfffff750 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, asr r0 │ │ │ │ + addne r6, sl, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2240] @ 0xfffff740 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, ip, asr r0 │ │ │ │ + ldrdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3024] @ 0xfffff430 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, r4, rrx │ │ │ │ + ldrdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, rrx │ │ │ │ + addne r6, sl, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r5, sl, r4, ror r0 │ │ │ │ + addne r6, sl, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3928] @ 0xfffff0a8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, sl, ip, ror r0 │ │ │ │ + strdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3944] @ 0xfffff098 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsl #1 │ │ │ │ + strdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r5, sl, ip, lsl #1 │ │ │ │ + addne r6, sl, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #8, 30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r5, sl, r4, r0 │ │ │ │ + addne r6, sl, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, ip, r0 │ │ │ │ + addne r6, sl, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r5, sl, r4, lsr #1 │ │ │ │ + addne r6, sl, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1520] @ 0xfffffa10 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, ip, lsr #1 │ │ │ │ + addne r6, sl, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1528] @ 0xfffffa08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1544] @ 0xfffff9f8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strhne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-408] @ 0xfffffe68 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r4, asr #1 │ │ │ │ + addne r6, sl, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-424] @ 0xfffffe58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, asr #1 │ │ │ │ + addne r6, sl, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-440] @ 0xfffffe48 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq lr, [r4, #48] @ 0x30 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, ror #1 │ │ │ │ + addne r6, sl, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl r4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, sl, ip, ror #1 │ │ │ │ + addne r6, sl, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1456] @ 0xfffffa50 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - strdne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1464] @ 0xfffffa48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r5, sl, r4, lsl #2 │ │ │ │ + addne r6, sl, ip, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r0, [r1, #64]! @ 0x40 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, ip, lsl #2 │ │ │ │ + addne r6, sl, r4, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsl r1 │ │ │ │ + addne r6, sl, ip, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl r5 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, ip, lsl r1 │ │ │ │ + umullne r6, sl, r4, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, sl, r4, lsr #2 │ │ │ │ + umullne r6, sl, ip, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3320 @ 0xcf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr #2 │ │ │ │ + addne r6, sl, r4, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3336 @ 0xd08 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, r4, lsr r1 │ │ │ │ + addne r6, sl, ip, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1624 @ 0x658 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, ip, lsr r1 │ │ │ │ + @ instruction: 0x108a64b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1632 @ 0x660 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, asr #2 │ │ │ │ + @ instruction: 0x108a64bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1648 @ 0x670 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, ip, asr #2 │ │ │ │ + addne r6, sl, r4, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1240] @ 0xfffffb28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, r4, asr r1 │ │ │ │ + addne r6, sl, ip, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1248] @ 0xfffffb20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, asr r1 │ │ │ │ + ldrdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1264] @ 0xfffffb10 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, r4, ror #2 │ │ │ │ + ldrdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #240 @ 0xf0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, sl, ip, ror #2 │ │ │ │ + addne r6, sl, r4, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #256 @ 0x100 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, ror r1 │ │ │ │ + addne r6, sl, ip, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #272 @ 0x110 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, ip, ror r1 │ │ │ │ + strdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, asr sp │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r4, lsl #3 │ │ │ │ + strdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, ror #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsl #3 │ │ │ │ + addne r6, sl, r4, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, ror sp │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - umullne r5, sl, r4, r1 │ │ │ │ + addne r6, sl, ip, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #832 @ 0x340 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r5, sl, ip, r1 │ │ │ │ + addne r6, sl, r4, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #848 @ 0x350 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsr #3 │ │ │ │ + addne r6, sl, ip, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #864 @ 0x360 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, ip, lsr #3 │ │ │ │ + addne r6, sl, r4, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr #11 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108a51b4 │ │ │ │ + addne r6, sl, ip, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r8, [r0, #88]! @ 0x58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a51bc │ │ │ │ + addne r6, sl, r4, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #11 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, r4, asr #3 │ │ │ │ + addne r6, sl, ip, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1912 @ 0x778 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, ip, asr #3 │ │ │ │ + addne r6, sl, r4, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1928 @ 0x788 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1944 @ 0x798 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - ldrdne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #464 @ 0x1d0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r4, ror #3 │ │ │ │ + addne r6, sl, ip, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, ror #3 │ │ │ │ + addne r6, sl, r4, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #496 @ 0x1f0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - strdne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3720 @ 0xe88 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3728 @ 0xe90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsl #4 │ │ │ │ + addne r6, sl, ip, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, ip, lsl #4 │ │ │ │ + addne r6, sl, r4, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, r4, lsl r2 │ │ │ │ + addne r6, sl, ip, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsl r2 │ │ │ │ + umullne r6, sl, r4, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, r4, lsr #4 │ │ │ │ + umullne r6, sl, ip, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, ip, lsr #4 │ │ │ │ + addne r6, sl, r4, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2040 @ 0x7f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsr r2 │ │ │ │ + addne r6, sl, ip, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2056 @ 0x808 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, ip, lsr r2 │ │ │ │ + @ instruction: 0x108a65b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, asr #4 │ │ │ │ + @ instruction: 0x108a65bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1032 @ 0x408 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, asr #4 │ │ │ │ + addne r6, sl, r4, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1048 @ 0x418 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, r4, asr r2 │ │ │ │ + addne r6, sl, ip, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3816 @ 0xee8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, ip, asr r2 │ │ │ │ + ldrdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3832 @ 0xef8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, ror #4 │ │ │ │ + ldrdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3848 @ 0xf08 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, ip, ror #4 │ │ │ │ + addne r6, sl, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r4, ror r2 │ │ │ │ + addne r6, sl, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2152] @ 0xfffff798 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, ror r2 │ │ │ │ + strdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2168] @ 0xfffff788 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, r4, lsl #5 │ │ │ │ + strdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2936] @ 0xfffff488 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, ip, lsl #5 │ │ │ │ + addne r6, sl, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2944] @ 0xfffff480 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, r4, r2 │ │ │ │ + addne r6, sl, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - umullne r5, sl, ip, r2 │ │ │ │ + addne r6, sl, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, r4, lsr #5 │ │ │ │ + addne r6, sl, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2352] @ 0xfffff6d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr #5 │ │ │ │ + addne r6, sl, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2368] @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - @ instruction: 0x108a52b4 │ │ │ │ + addne r6, sl, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108a52bc │ │ │ │ + addne r6, sl, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, asr #5 │ │ │ │ + addne r6, sl, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, ip, asr #5 │ │ │ │ + addne r6, sl, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1952 @ 0x7a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, r4, ror #5 │ │ │ │ + addne r6, sl, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r5, sl, ip, ror #5 │ │ │ │ + addne r6, sl, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #4088 @ 0xff8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq lr, [r4, #168] @ 0xa8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, sl, r4, lsl #6 │ │ │ │ + addne r6, sl, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsl #6 │ │ │ │ + addne r6, sl, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq lr, [r4, #160] @ 0xa0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r4, lsl r3 │ │ │ │ + addne r6, sl, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, ip, lsl r3 │ │ │ │ + umullne r6, sl, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsr #6 │ │ │ │ + umullne r6, sl, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #22 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, ip, lsr #6 │ │ │ │ + addne r6, sl, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2320 @ 0x910 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, r4, lsr r3 │ │ │ │ + addne r6, sl, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2328 @ 0x918 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr r3 │ │ │ │ + @ instruction: 0x108a66b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2344 @ 0x928 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r4, asr #6 │ │ │ │ + @ instruction: 0x108a66bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3872 @ 0xf20 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, sl, ip, asr #6 │ │ │ │ + addne r6, sl, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3888 @ 0xf30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, asr r3 │ │ │ │ + addne r6, sl, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3904 @ 0xf40 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, ip, asr r3 │ │ │ │ + ldrdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3728 @ 0xe90 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, r4, ror #6 │ │ │ │ + ldrdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, ror #6 │ │ │ │ + addne r6, sl, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3760 @ 0xeb0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, r4, ror r3 │ │ │ │ + addne r6, sl, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, sl, ip, ror r3 │ │ │ │ + strdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1736] @ 0xfffff938 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsl #7 │ │ │ │ + strdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1752] @ 0xfffff928 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, ip, lsl #7 │ │ │ │ + addne r6, sl, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2184 @ 0x888 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, r4, r3 │ │ │ │ + addne r6, sl, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2200 @ 0x898 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, ip, r3 │ │ │ │ + addne r6, sl, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2216 @ 0x8a8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r4, lsr #7 │ │ │ │ + addne r6, sl, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #800 @ 0x320 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr #7 │ │ │ │ + addne r6, sl, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #816 @ 0x330 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a53b4 │ │ │ │ + addne r6, sl, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #832 @ 0x340 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108a53bc │ │ │ │ + addne r6, sl, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1064] @ 0xfffffbd8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, r4, asr #7 │ │ │ │ + addne r6, sl, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, asr #7 │ │ │ │ + addne r6, sl, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1088] @ 0xfffffbc0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-4064] @ 0xfffff020 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-4072] @ 0xfffff018 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, ror #7 │ │ │ │ + addne r6, sl, ip, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-4088] @ 0xfffff008 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, sl, ip, ror #7 │ │ │ │ + addne r6, sl, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, asr #19 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - strdne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r3, [r1, #144]! @ 0x90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror #19 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r5, sl, r4, lsl #8 │ │ │ │ + addne r6, sl, ip, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3352 @ 0xd18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, ip, lsl #8 │ │ │ │ + addne r6, sl, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3360 @ 0xd20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsl r4 │ │ │ │ + addne r6, sl, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3376 @ 0xd30 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, ip, lsl r4 │ │ │ │ + umullne r6, sl, r4, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1912 @ 0x778 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, r4, lsr #8 │ │ │ │ + umullne r6, sl, ip, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1928 @ 0x788 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr #8 │ │ │ │ + addne r6, sl, r4, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1944 @ 0x798 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, r4, lsr r4 │ │ │ │ + addne r6, sl, ip, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1880 @ 0x758 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr r4 │ │ │ │ + @ instruction: 0x108a67b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1896 @ 0x768 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, asr #8 │ │ │ │ + @ instruction: 0x108a67bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1912 @ 0x778 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, ip, asr #8 │ │ │ │ + addne r6, sl, r4, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, sl, r4, asr r4 │ │ │ │ + addne r6, sl, ip, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3384] @ 0xfffff2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3400] @ 0xfffff2b8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-704] @ 0xfffffd40 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, sl, r8, ror #8 │ │ │ │ + addne r6, sl, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, ror r4 │ │ │ │ + addne r6, sl, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-744] @ 0xfffffd18 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, r8, ror r4 │ │ │ │ + strdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1256] @ 0xfffffb18 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, r0, lsl #9 │ │ │ │ + strdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1272] @ 0xfffffb08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsl #9 │ │ │ │ + addne r6, sl, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1288] @ 0xfffffaf8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r5, sl, r0, r4 │ │ │ │ + addne r6, sl, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r5, sl, r8, r4 │ │ │ │ + addne r6, sl, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3808 @ 0xee0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsr #9 │ │ │ │ + addne r6, sl, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3824 @ 0xef0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, r8, lsr #9 │ │ │ │ + addne r6, sl, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #6 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108a54b0 │ │ │ │ + addne r6, sl, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a54b8 │ │ │ │ + addne r6, sl, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr #6 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, r0, asr #9 │ │ │ │ + addne r6, sl, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-784] @ 0xfffffcf0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r5, sl, r8, asr #9 │ │ │ │ + addne r6, sl, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-792] @ 0xfffffce8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-808] @ 0xfffffcd8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, sl, r0, ror #9 │ │ │ │ + addne r6, sl, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, ror #9 │ │ │ │ + addne r6, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-664] @ 0xfffffd68 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - strdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #472 @ 0x1d8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #488 @ 0x1e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsl #10 │ │ │ │ + addne r6, sl, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #504 @ 0x1f8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, r8, lsl #10 │ │ │ │ + addne r6, sl, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr r0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, sl, r0, lsl r5 │ │ │ │ + addne r6, sl, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, rrx │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsl r5 │ │ │ │ + umullne r6, sl, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror r0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, r0, lsr #10 │ │ │ │ + umullne r6, sl, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3168 @ 0xc60 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, r8, lsr #10 │ │ │ │ + addne r6, sl, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3176 @ 0xc68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsr r5 │ │ │ │ + addne r6, sl, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r5, sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x108a68b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1952 @ 0x7a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x108a68b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, asr #10 │ │ │ │ + addne r6, sl, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, sl, r0, asr r5 │ │ │ │ + addne r6, sl, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2560 @ 0xa00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, r8, asr r5 │ │ │ │ + ldrdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, ror #10 │ │ │ │ + ldrdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, r8, ror #10 │ │ │ │ + addne r6, sl, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, r0, ror r5 │ │ │ │ + addne r6, sl, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2608] @ 0xfffff5d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, ror r5 │ │ │ │ + strdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2624] @ 0xfffff5c0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r5, sl, r0, lsl #11 │ │ │ │ + strdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1016] @ 0xfffffc08 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, sl, r8, lsl #11 │ │ │ │ + addne r6, sl, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1040] @ 0xfffffbf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, r0, r5 │ │ │ │ + addne r6, sl, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1056] @ 0xfffffbe0 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - umullne r5, sl, r8, r5 │ │ │ │ + addne r6, sl, r0, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr #14 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, sl, r0, lsr #11 │ │ │ │ + addne r6, sl, r8, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsr #11 │ │ │ │ + addne r6, sl, r0, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #14 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - @ instruction: 0x108a55b0 │ │ │ │ + addne r6, sl, r8, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl r8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108a55b8 │ │ │ │ + addne r6, sl, r0, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, asr #11 │ │ │ │ + addne r6, sl, r8, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #16 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r5, sl, r8, asr #11 │ │ │ │ + addne r6, sl, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror #12 │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #13 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r5, sl, r0, ror #11 │ │ │ │ + addne r6, sl, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq lr, [r4, #88] @ 0x58 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, r8, ror #11 │ │ │ │ + addne r6, sl, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl r6 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1216] @ 0xfffffb40 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, sl, r0, lsl #12 │ │ │ │ + addne r6, sl, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1224] @ 0xfffffb38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsl #12 │ │ │ │ + addne r6, sl, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1240] @ 0xfffffb28 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r5, sl, r0, lsl r6 │ │ │ │ + addne r6, sl, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, r8, lsl r6 │ │ │ │ + umullne r6, sl, r0, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3888] @ 0xfffff0d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsr #12 │ │ │ │ + umullne r6, sl, r8, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r8, lsr #12 │ │ │ │ + addne r6, sl, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2736 @ 0xab0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, sl, r0, lsr r6 │ │ │ │ + addne r6, sl, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2752 @ 0xac0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsr r6 │ │ │ │ + @ instruction: 0x108a69b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2768 @ 0xad0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, sl, r0, asr #12 │ │ │ │ + @ instruction: 0x108a69b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3072 @ 0xc00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, asr #12 │ │ │ │ + addne r6, sl, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3088 @ 0xc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, asr r6 │ │ │ │ + addne r6, sl, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3104 @ 0xc20 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, sl, r8, asr r6 │ │ │ │ + ldrdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #10 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, r0, ror #12 │ │ │ │ + ldrdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, ror #12 │ │ │ │ + addne r6, sl, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #10 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r0, ror r6 │ │ │ │ + addne r6, sl, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, rrx │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, sl, r8, ror r6 │ │ │ │ + strdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsl #13 │ │ │ │ + strdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl #1 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r5, sl, r8, lsl #13 │ │ │ │ + addne r6, sl, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2096 @ 0x830 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r5, sl, r0, r6 │ │ │ │ + addne r6, sl, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2112 @ 0x840 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, r8, r6 │ │ │ │ + addne r6, sl, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2128 @ 0x850 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r5, sl, r0, lsr #13 │ │ │ │ + addne r6, sl, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2704 @ 0xa90 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, sl, r8, lsr #13 │ │ │ │ + addne r6, sl, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2720 @ 0xaa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a56b0 │ │ │ │ + addne r6, sl, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2736 @ 0xab0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108a56b8 │ │ │ │ + addne r6, sl, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1400] @ 0xfffffa88 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, sl, r0, asr #13 │ │ │ │ + addne r6, sl, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1416] @ 0xfffffa78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, asr #13 │ │ │ │ + addne r6, sl, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1432] @ 0xfffffa68 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsl #20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl sl │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, ror #13 │ │ │ │ + addne r6, sl, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr #20 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r8, ror #13 │ │ │ │ + addne r6, sl, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2872 @ 0xb38 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2888 @ 0xb48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2904 @ 0xb58 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r5, sl, r0, lsl #14 │ │ │ │ + addne r6, sl, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #23 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r8, lsl #14 │ │ │ │ + addne r6, sl, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r7, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsl r7 │ │ │ │ + addne r6, sl, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror #23 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r5, sl, r8, lsl r7 │ │ │ │ + umullne r6, sl, r0, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3280 @ 0xcd0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r0, lsr #14 │ │ │ │ + umullne r6, sl, r8, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsr #14 │ │ │ │ + addne r6, sl, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r5, sl, r0, lsr r7 │ │ │ │ + addne r6, sl, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3368] @ 0xfffff2d8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, r8, lsr r7 │ │ │ │ + @ instruction: 0x108a6ab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3384] @ 0xfffff2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, asr #14 │ │ │ │ + @ instruction: 0x108a6ab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3400] @ 0xfffff2b8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r5, sl, r8, asr #14 │ │ │ │ + addne r6, sl, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3464] @ 0xfffff278 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r0, asr r7 │ │ │ │ + addne r6, sl, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3480] @ 0xfffff268 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, asr r7 │ │ │ │ + ldrdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3496] @ 0xfffff258 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r5, sl, r0, ror #14 │ │ │ │ + ldrdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3112 @ 0xc28 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r8, ror #14 │ │ │ │ + addne r6, sl, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, ror r7 │ │ │ │ + addne r6, sl, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3144 @ 0xc48 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r5, sl, r8, ror r7 │ │ │ │ + strdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsl #6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, r0, lsl #15 │ │ │ │ + strdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsl #15 │ │ │ │ + addne r6, sl, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl r3 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - umullne r5, sl, r0, r7 │ │ │ │ + addne r6, sl, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-856] @ 0xfffffca8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r5, sl, r8, r7 │ │ │ │ + addne r6, sl, r0, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsr #15 │ │ │ │ + addne r6, sl, r8, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, r8, lsr #15 │ │ │ │ + addne r6, sl, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2920 @ 0xb68 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108a57b0 │ │ │ │ + addne r6, sl, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a57b8 │ │ │ │ + addne r6, sl, r0, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r0, asr #15 │ │ │ │ + addne r6, sl, r8, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r8, asr #15 │ │ │ │ + addne r6, sl, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2616 @ 0xa38 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - ldrdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2064 @ 0x810 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, r0, ror #15 │ │ │ │ + addne r6, sl, r8, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2072 @ 0x818 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, ror #15 │ │ │ │ + addne r6, sl, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2088 @ 0x828 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl r5 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsl #16 │ │ │ │ + addne r6, sl, r8, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr r5 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, sl, r8, lsl #16 │ │ │ │ + addne r6, sl, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r1, [r1, #48]! @ 0x30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, r0, lsl r8 │ │ │ │ + addne r6, sl, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r1, [r1, #56]! @ 0x38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsl r8 │ │ │ │ + umullne r6, sl, r0, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #7 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, sl, r0, lsr #16 │ │ │ │ + umullne r6, sl, r8, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #20 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r5, sl, r8, lsr #16 │ │ │ │ + addne r6, sl, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsr r8 │ │ │ │ + addne r6, sl, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09a98 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r5, sl, r8, lsr r8 │ │ │ │ + @ instruction: 0x108a6bb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3704 @ 0xe78 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, sl, r0, asr #16 │ │ │ │ + @ instruction: 0x108a6bb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3728 @ 0xe90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, asr #16 │ │ │ │ + addne r6, sl, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r5, sl, r0, asr r8 │ │ │ │ + addne r6, sl, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3288 @ 0xcd8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, sl, r8, asr r8 │ │ │ │ + ldrdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, ror #16 │ │ │ │ + ldrdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3328 @ 0xd00 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r5, sl, r8, ror #16 │ │ │ │ + addne r6, sl, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #112]! @ 0x70 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, r0, ror r8 │ │ │ │ + addne r6, sl, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, ror r8 │ │ │ │ + strdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #112]! @ 0x70 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r0, lsl #17 │ │ │ │ + strdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2216 @ 0x8a8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r8, lsl #17 │ │ │ │ + addne r6, sl, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, r0, r8 │ │ │ │ + addne r6, sl, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2248 @ 0x8c8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - umullne r5, sl, r8, r8 │ │ │ │ + addne r6, sl, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3280 @ 0xcd0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r0, lsr #17 │ │ │ │ + addne r6, sl, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsr #17 │ │ │ │ + addne r6, sl, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108a58b0 │ │ │ │ + addne r6, sl, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #29 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108a58b8 │ │ │ │ + addne r6, sl, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10e90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, asr #17 │ │ │ │ + addne r6, sl, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #29 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, sl, r8, asr #17 │ │ │ │ + addne r6, sl, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2672 @ 0xa70 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, sl, r0, ror #17 │ │ │ │ + addne r6, sl, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r5, sl, r8, ror #17 │ │ │ │ + addne r6, sl, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr r2 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, r0, lsl #18 │ │ │ │ + addne r6, sl, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsl #18 │ │ │ │ + addne r6, sl, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, r0, lsl r9 │ │ │ │ + addne r6, sl, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1112 @ 0x458 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsl r9 │ │ │ │ + umullne r6, sl, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1128 @ 0x468 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsr #18 │ │ │ │ + umullne r6, sl, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1144 @ 0x478 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r8, lsr #18 │ │ │ │ + addne r6, sl, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3896] @ 0xfffff0c8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, sl, r0, lsr r9 │ │ │ │ + addne r6, sl, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsr r9 │ │ │ │ + @ instruction: 0x108a6cb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x108a6cb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, sl, r8, asr #18 │ │ │ │ + addne r6, sl, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3760 @ 0xeb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, asr r9 │ │ │ │ + addne r6, sl, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3776 @ 0xec0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, r8, asr r9 │ │ │ │ + ldrdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, ror fp │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, sl, r0, ror #18 │ │ │ │ + ldrdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4eb90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, ror #18 │ │ │ │ + addne r6, sl, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr #23 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, r0, ror r9 │ │ │ │ + addne r6, sl, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #336 @ 0x150 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, sl, r8, ror r9 │ │ │ │ + strdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #344 @ 0x158 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsl #19 │ │ │ │ + strdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #360 @ 0x168 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, r8, lsl #19 │ │ │ │ + addne r6, sl, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsl #15 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r5, sl, r0, r9 │ │ │ │ + addne r6, sl, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11790 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, r8, r9 │ │ │ │ + addne r6, sl, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #15 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r5, sl, r0, lsr #19 │ │ │ │ + addne r6, sl, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1912 @ 0x778 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, sl, r8, lsr #19 │ │ │ │ + addne r6, sl, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1920 @ 0x780 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a59b0 │ │ │ │ + addne r6, sl, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1936 @ 0x790 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108a59b8 │ │ │ │ + addne r6, sl, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr #17 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, r0, asr #19 │ │ │ │ + addne r6, sl, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r3, [r1, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, asr #19 │ │ │ │ + addne r6, sl, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr #17 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - ldrdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1408 @ 0x580 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1416 @ 0x588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, ror #19 │ │ │ │ + addne r6, sl, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r5, sl, r8, ror #19 │ │ │ │ + addne r6, sl, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3640 @ 0xe38 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3656 @ 0xe48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3672 @ 0xe58 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r5, sl, r0, lsl #20 │ │ │ │ + addne r6, sl, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3512 @ 0xdb8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, r8, lsl #20 │ │ │ │ + addne r6, sl, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3528 @ 0xdc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsl sl │ │ │ │ + addne r6, sl, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r5, sl, r8, lsl sl │ │ │ │ + umullne r6, sl, r0, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #528 @ 0x210 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, r0, lsr #20 │ │ │ │ + umullne r6, sl, r8, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #544 @ 0x220 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsr #20 │ │ │ │ + addne r6, sl, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #560 @ 0x230 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r5, sl, r0, lsr sl │ │ │ │ + addne r6, sl, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, sl, r8, lsr sl │ │ │ │ + @ instruction: 0x108a6db0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, asr #20 │ │ │ │ + @ instruction: 0x108a6db8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r8, asr #20 │ │ │ │ + addne r6, sl, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, r0, asr sl │ │ │ │ + addne r6, sl, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, asr sl │ │ │ │ + ldrdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-80] @ 0xffffffb0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r5, sl, r0, ror #20 │ │ │ │ + ldrdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #160 @ 0xa0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, sl, r8, ror #20 │ │ │ │ + addne r6, sl, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #176 @ 0xb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, ror sl │ │ │ │ + addne r6, sl, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r5, sl, r8, ror sl │ │ │ │ + strdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-176] @ 0xffffff50 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, r0, lsl #21 │ │ │ │ + strdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsl #21 │ │ │ │ + addne r6, sl, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-200] @ 0xffffff38 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r5, sl, r0, sl │ │ │ │ + addne r6, sl, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #29 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r5, sl, r8, sl │ │ │ │ + addne r6, sl, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsr #21 │ │ │ │ + addne r6, sl, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #29 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r5, sl, r8, lsr #21 │ │ │ │ + addne r6, sl, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #15 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - @ instruction: 0x108a5ab0 │ │ │ │ + addne r6, sl, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f08790 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a5ab8 │ │ │ │ + addne r6, sl, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #15 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r5, sl, r0, asr #21 │ │ │ │ + addne r6, sl, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, r8, asr #21 │ │ │ │ + addne r6, sl, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #0, 4 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - ldrdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, sl, r0, ror #21 │ │ │ │ + addne r6, sl, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2536 @ 0x9e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, ror #21 │ │ │ │ + addne r6, sl, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2552 @ 0x9f8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne r5, [sl], r0 │ │ │ │ + addne r6, sl, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2528] @ 0xfffff620 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r5, [sl], r8 │ │ │ │ + addne r6, sl, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2536] @ 0xfffff618 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsl #22 │ │ │ │ + addne r6, sl, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2552] @ 0xfffff608 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r5, sl, r8, lsl #22 │ │ │ │ + addne r6, sl, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1736 @ 0x6c8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r0, lsl fp │ │ │ │ + addne r6, sl, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1752 @ 0x6d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, lsl fp │ │ │ │ + umullne r6, sl, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1768 @ 0x6e8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, sl, r0, lsr #22 │ │ │ │ + umullne r6, sl, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, sl, r8, lsr #22 │ │ │ │ + addne r6, sl, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, lsr fp │ │ │ │ + addne r6, sl, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl fp │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r5, sl, r8, lsr fp │ │ │ │ + @ instruction: 0x108a6eb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2872] @ 0xfffff4c8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, sl, r0, asr #22 │ │ │ │ + @ instruction: 0x108a6eb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2880] @ 0xfffff4c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, asr #22 │ │ │ │ + addne r6, sl, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r5, sl, r0, asr fp │ │ │ │ + addne r6, sl, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3608 @ 0xe18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, r8, asr fp │ │ │ │ + ldrdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3616 @ 0xe20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r0, ror #22 │ │ │ │ + ldrdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, r8, ror #22 │ │ │ │ + addne r6, sl, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #8, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r5, sl, r0, ror fp │ │ │ │ + addne r6, sl, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #16, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r8, ror fp │ │ │ │ + strdne r6, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #32, 2 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, sl, r0, lsl #23 │ │ │ │ + strdne r6, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r5, sl, r8, lsl #23 │ │ │ │ + addne r6, sl, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, r0, fp │ │ │ │ + addne r6, sl, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror #25 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r5, sl, r4, fp │ │ │ │ + addne r6, sl, ip, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3784] @ 0xfffff138 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r5, sl, ip, fp │ │ │ │ + addne r6, sl, r4, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsr #23 │ │ │ │ + addne r6, sl, ip, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3808] @ 0xfffff120 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r5, sl, ip, lsr #23 │ │ │ │ + addne r6, sl, r4, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #72 @ 0x48 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108a5bb4 │ │ │ │ + addne r6, sl, ip, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #80 @ 0x50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a5bbc │ │ │ │ + addne r6, sl, r4, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #96 @ 0x60 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r5, sl, r4, asr #23 │ │ │ │ + addne r6, sl, ip, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl #13 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, sl, ip, asr #23 │ │ │ │ + addne r6, sl, r4, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13698 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr #13 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - ldrdne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-480] @ 0xfffffe20 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r4, ror #23 │ │ │ │ + addne r6, sl, ip, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-496] @ 0xfffffe10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, ror #23 │ │ │ │ + addne r6, sl, r4, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - strdne r5, [sl], r4 │ │ │ │ + addne r6, sl, ip, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1560 @ 0x618 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r5, [sl], ip │ │ │ │ + addne r6, sl, r4, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1568 @ 0x620 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsl #24 │ │ │ │ + addne r6, sl, ip, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1584 @ 0x630 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, sl, ip, lsl #24 │ │ │ │ + addne r6, sl, r4, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3608] @ 0xfffff1e8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, r4, lsl ip │ │ │ │ + addne r6, sl, ip, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3616] @ 0xfffff1e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsl ip │ │ │ │ + umullne r6, sl, r4, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3632] @ 0xfffff1d0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r4, lsr #24 │ │ │ │ + umullne r6, sl, ip, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, sl, ip, lsr #24 │ │ │ │ + addne r6, sl, r4, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1736] @ 0xfffff938 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsr ip │ │ │ │ + addne r6, sl, ip, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1752] @ 0xfffff928 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, ip, lsr ip │ │ │ │ + @ instruction: 0x108a6fb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror #17 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, r4, asr #24 │ │ │ │ + @ instruction: 0x108a6fbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, asr #24 │ │ │ │ + addne r6, sl, r4, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #18 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, r4, asr ip │ │ │ │ + addne r6, sl, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, sl, ip, asr ip │ │ │ │ + ldrdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3016 @ 0xbc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, ror #24 │ │ │ │ + ldrdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3032 @ 0xbd8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, ip, ror #24 │ │ │ │ + addne r6, sl, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr #9 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, sl, r4, ror ip │ │ │ │ + addne r6, sl, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r7, [r0, #72]! @ 0x48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, ror ip │ │ │ │ + strdne r6, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #9 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, r4, lsl #25 │ │ │ │ + strdne r6, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-248] @ 0xffffff08 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, sl, ip, lsl #25 │ │ │ │ + addne r7, sl, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-272] @ 0xfffffef0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, r4, ip │ │ │ │ + addne r7, sl, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - umullne r5, sl, ip, ip │ │ │ │ + addne r7, sl, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr #11 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, sl, r4, lsr #25 │ │ │ │ + addne r7, sl, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r7, [r0, #88]! @ 0x58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr #25 │ │ │ │ + addne r7, sl, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #11 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x108a5cb4 │ │ │ │ + addne r7, sl, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #15 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108a5cbc │ │ │ │ + addne r7, sl, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r1, [r1, #120]! @ 0x78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, asr #25 │ │ │ │ + addne r7, sl, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #15 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, sl, ip, asr #25 │ │ │ │ + addne r7, sl, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], r4 │ │ │ │ + addne r7, sl, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], ip │ │ │ │ + addne r7, sl, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, sl, r4, ror #25 │ │ │ │ + addne r7, sl, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, ip, ror #25 │ │ │ │ + addne r7, sl, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2048 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [sl], r4 │ │ │ │ + addne r7, sl, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2064 @ 0x810 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r5, [sl], ip │ │ │ │ + addne r7, sl, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr r8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, sl, r4, lsl #26 │ │ │ │ + addne r7, sl, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsl #26 │ │ │ │ + addne r7, sl, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr r8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r5, sl, r4, lsl sp │ │ │ │ + addne r7, sl, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #4000 @ 0xfa0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, ip, lsl sp │ │ │ │ + umullne r7, sl, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #4016 @ 0xfb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsr #26 │ │ │ │ + umullne r7, sl, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #4032 @ 0xfc0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, sl, ip, lsr #26 │ │ │ │ + addne r7, sl, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, r4, lsr sp │ │ │ │ + addne r7, sl, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2672 @ 0xa70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr sp │ │ │ │ + strhne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2688 @ 0xa80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, sl, r4, asr #26 │ │ │ │ + strhne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #32]! │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, sl, ip, asr #26 │ │ │ │ + addne r7, sl, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, asr sp │ │ │ │ + addne r7, sl, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #32]! │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, sl, ip, asr sp │ │ │ │ + ldrdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, r4, ror #26 │ │ │ │ + ldrdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, ror #26 │ │ │ │ + addne r7, sl, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, sl, r4, ror sp │ │ │ │ + addne r7, sl, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1456 @ 0x5b0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, sl, ip, ror sp │ │ │ │ + strdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsl #27 │ │ │ │ + strdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, sl, ip, lsl #27 │ │ │ │ + addne r7, sl, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1424] @ 0xfffffa70 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r5, sl, r4, sp │ │ │ │ + addne r7, sl, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1440] @ 0xfffffa60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, ip, sp │ │ │ │ + addne r7, sl, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1456] @ 0xfffffa50 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, sl, r4, lsr #27 │ │ │ │ + addne r7, sl, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1048 @ 0x418 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, ip, lsr #27 │ │ │ │ + addne r7, sl, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1056 @ 0x420 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a5db4 │ │ │ │ + addne r7, sl, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1072 @ 0x430 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108a5dbc │ │ │ │ + addne r7, sl, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr lr │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, r4, asr #27 │ │ │ │ + addne r7, sl, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, asr #27 │ │ │ │ + addne r7, sl, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr lr │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - ldrdne r5, [sl], r4 │ │ │ │ + addne r7, sl, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3672 @ 0xe58 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne r5, [sl], ip │ │ │ │ + addne r7, sl, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3680 @ 0xe60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, ror #27 │ │ │ │ + addne r7, sl, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3696 @ 0xe70 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, ip, ror #27 │ │ │ │ + addne r7, sl, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2488 @ 0x9b8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r5, [sl], r4 │ │ │ │ + addne r7, sl, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [sl], ip │ │ │ │ + addne r7, sl, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2520 @ 0x9d8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, r4, lsl #28 │ │ │ │ + addne r7, sl, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2704] @ 0xfffff570 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, sl, ip, lsl #28 │ │ │ │ + addne r7, sl, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2728] @ 0xfffff558 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsl lr │ │ │ │ + addne r7, sl, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2744] @ 0xfffff548 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, ip, lsl lr │ │ │ │ + umullne r7, sl, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #248] @ 0xf8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r5, sl, r4, lsr #28 │ │ │ │ + umullne r7, sl, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr #28 │ │ │ │ + addne r7, sl, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #240] @ 0xf0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, sl, r4, lsr lr │ │ │ │ + addne r7, sl, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-848] @ 0xfffffcb0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, ip, lsr lr │ │ │ │ + @ instruction: 0x108a71b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-856] @ 0xfffffca8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, asr #28 │ │ │ │ + @ instruction: 0x108a71bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r5, sl, ip, asr #28 │ │ │ │ + addne r7, sl, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1832 @ 0x728 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, sl, r4, asr lr │ │ │ │ + addne r7, sl, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1840 @ 0x730 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, asr lr │ │ │ │ + ldrdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1856 @ 0x740 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, sl, r4, ror #28 │ │ │ │ + ldrdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3872 @ 0xf20 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, sl, ip, ror #28 │ │ │ │ + addne r7, sl, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3888 @ 0xf30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, ror lr │ │ │ │ + addne r7, sl, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3904 @ 0xf40 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, sl, ip, ror lr │ │ │ │ + strdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr r1 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, sl, r4, lsl #29 │ │ │ │ + strdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsl #29 │ │ │ │ + addne r7, sl, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror r1 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne r5, sl, r4, lr │ │ │ │ + addne r7, sl, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl #8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r5, sl, ip, lr │ │ │ │ + addne r7, sl, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsr #29 │ │ │ │ + addne r7, sl, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r5, sl, ip, lsr #29 │ │ │ │ + addne r7, sl, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #0, 26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108a5eb4 │ │ │ │ + addne r7, sl, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a5ebc │ │ │ │ + addne r7, sl, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, r4, asr #29 │ │ │ │ + addne r7, sl, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #672 @ 0x2a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, sl, ip, asr #29 │ │ │ │ + addne r7, sl, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #680 @ 0x2a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], r4 │ │ │ │ + addne r7, sl, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r5, [sl], ip │ │ │ │ + addne r7, sl, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2520 @ 0x9d8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, sl, r4, ror #29 │ │ │ │ + addne r7, sl, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, ror #29 │ │ │ │ + addne r7, sl, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2544 @ 0x9f0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r5, [sl], r4 │ │ │ │ + addne r7, sl, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r5, [sl], ip │ │ │ │ + addne r7, sl, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsl #30 │ │ │ │ + addne r7, sl, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, sl, ip, lsl #30 │ │ │ │ + addne r7, sl, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror #1 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, sl, r4, lsl pc │ │ │ │ + addne r7, sl, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #0]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsl pc │ │ │ │ + umullne r7, sl, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl #2 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, sl, r4, lsr #30 │ │ │ │ + umullne r7, sl, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r5, sl, ip, lsr #30 │ │ │ │ + addne r7, sl, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1136] @ 0xfffffb90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, lsr pc │ │ │ │ + addne r7, sl, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r5, sl, ip, lsr pc │ │ │ │ + @ instruction: 0x108a72b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, sl, r4, asr #30 │ │ │ │ + @ instruction: 0x108a72bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2856] @ 0xfffff4d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, asr #30 │ │ │ │ + addne r7, sl, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2872] @ 0xfffff4c8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, sl, r4, asr pc │ │ │ │ + addne r7, sl, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #144]! @ 0x90 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, sl, ip, asr pc │ │ │ │ + ldrdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq fp, [r0, #144]! @ 0x90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, ror #30 │ │ │ │ + ldrdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl #20 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, sl, ip, ror #30 │ │ │ │ + addne r7, sl, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2144 @ 0x860 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, sl, r4, ror pc │ │ │ │ + addne r7, sl, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2160 @ 0x870 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, ror pc │ │ │ │ + strdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2176 @ 0x880 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r5, sl, r4, lsl #31 │ │ │ │ + strdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror #4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, ip, lsl #31 │ │ │ │ + addne r7, sl, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, sl, r4, pc @ │ │ │ │ + addne r7, sl, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror r2 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r5, sl, ip, pc @ │ │ │ │ + addne r7, sl, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, sl, r4, lsr #31 │ │ │ │ + addne r7, sl, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, ip, lsr #31 │ │ │ │ + addne r7, sl, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1224 @ 0x4c8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108a5fb4 │ │ │ │ + addne r7, sl, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2128] @ 0xfffff7b0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108a5fbc │ │ │ │ + addne r7, sl, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, sl, r4, asr #31 │ │ │ │ + addne r7, sl, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2152] @ 0xfffff798 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, sl, ip, asr #31 │ │ │ │ + addne r7, sl, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13290 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r5, [sl], r4 │ │ │ │ + addne r7, sl, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13298 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [sl], ip │ │ │ │ + addne r7, sl, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr #5 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, sl, r4, ror #31 │ │ │ │ + addne r7, sl, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, sl, ip, ror #31 │ │ │ │ + addne r7, sl, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2240 @ 0x8c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [sl], r4 │ │ │ │ + addne r7, sl, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2256 @ 0x8d0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne r5, [sl], ip │ │ │ │ + addne r7, sl, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3416] @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, sl, r4 │ │ │ │ + addne r7, sl, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip │ │ │ │ + addne r7, sl, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, r4, lsl r0 │ │ │ │ + addne r7, sl, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #768 @ 0x300 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r6, sl, ip, lsl r0 │ │ │ │ + umullne r7, sl, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #800 @ 0x320 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsr #32 │ │ │ │ + umullne r7, sl, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #816 @ 0x330 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, ip, lsr #32 │ │ │ │ + addne r7, sl, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, sl, r4, lsr r0 │ │ │ │ + addne r7, sl, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x108a73b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #4008 @ 0xfa8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, sl, r4, asr #32 │ │ │ │ + @ instruction: 0x108a73bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq lr, [r4, #64] @ 0x40 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, sl, ip, asr #32 │ │ │ │ + addne r7, sl, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, asr r0 │ │ │ │ + addne r7, sl, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl r5 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, ip, asr r0 │ │ │ │ + ldrdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2704] @ 0xfffff570 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r4, rrx │ │ │ │ + ldrdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2720] @ 0xfffff560 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, rrx │ │ │ │ + addne r7, sl, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, sl, r4, ror r0 │ │ │ │ + addne r7, sl, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3936 @ 0xf60 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, sl, ip, ror r0 │ │ │ │ + strdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3952 @ 0xf70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsl #1 │ │ │ │ + strdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3968 @ 0xf80 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, sl, ip, lsl #1 │ │ │ │ + addne r7, sl, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #744 @ 0x2e8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r6, sl, r4, r0 │ │ │ │ + addne r7, sl, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #760 @ 0x2f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, ip, r0 │ │ │ │ + addne r7, sl, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #776 @ 0x308 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, r4, lsr #1 │ │ │ │ + addne r7, sl, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1384 @ 0x568 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, sl, ip, lsr #1 │ │ │ │ + addne r7, sl, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1400 @ 0x578 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne r6, [sl], r4 │ │ │ │ + addne r7, sl, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1416 @ 0x588 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - strhne r6, [sl], ip │ │ │ │ + addne r7, sl, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3864 @ 0xf18 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r4, asr #1 │ │ │ │ + addne r7, sl, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, asr #1 │ │ │ │ + addne r7, sl, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - ldrdne r6, [sl], r4 │ │ │ │ + addne r7, sl, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1712 @ 0x6b0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne r6, [sl], ip │ │ │ │ + addne r7, sl, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1720 @ 0x6b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, ror #1 │ │ │ │ + addne r7, sl, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1736 @ 0x6c8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r6, sl, ip, ror #1 │ │ │ │ + addne r7, sl, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne r6, [sl], r4 │ │ │ │ + addne r7, sl, ip, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3008 @ 0xbc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], ip │ │ │ │ + addne r7, sl, r4, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r6, sl, r4, lsl #2 │ │ │ │ + addne r7, sl, ip, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1176] @ 0xfffffb68 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, ip, lsl #2 │ │ │ │ + addne r7, sl, r4, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1200] @ 0xfffffb50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsl r1 │ │ │ │ + addne r7, sl, ip, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1216] @ 0xfffffb40 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, sl, ip, lsl r1 │ │ │ │ + umullne r7, sl, r4, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1928 @ 0x788 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsr #2 │ │ │ │ + umullne r7, sl, ip, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1944 @ 0x798 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, lsr #2 │ │ │ │ + addne r7, sl, r4, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, sl, r4, lsr r1 │ │ │ │ + addne r7, sl, ip, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl r0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, ip, lsr r1 │ │ │ │ + @ instruction: 0x108a74b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, asr #2 │ │ │ │ + @ instruction: 0x108a74bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr r0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, ip, asr #2 │ │ │ │ + addne r7, sl, r4, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r6, sl, r4, asr r1 │ │ │ │ + addne r7, sl, ip, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #0, 6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, asr r1 │ │ │ │ + ldrdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r4, ror #2 │ │ │ │ + ldrdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, ip, ror #2 │ │ │ │ + addne r7, sl, r4, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2512 @ 0x9d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, ror r1 │ │ │ │ + addne r7, sl, ip, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r6, sl, ip, ror r1 │ │ │ │ + strdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr #14 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, sl, r4, lsl #3 │ │ │ │ + strdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, lsl #3 │ │ │ │ + addne r7, sl, r4, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr #14 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne r6, sl, r4, r1 │ │ │ │ + addne r7, sl, ip, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2968 @ 0xb98 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r6, sl, ip, r1 │ │ │ │ + addne r7, sl, r4, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2976 @ 0xba0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsr #3 │ │ │ │ + addne r7, sl, ip, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2992 @ 0xbb0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r6, sl, ip, lsr #3 │ │ │ │ + addne r7, sl, r4, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108a61b4 │ │ │ │ + addne r7, sl, ip, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a61bc │ │ │ │ + addne r7, sl, r4, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #48 @ 0x30 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r6, sl, r4, asr #3 │ │ │ │ + addne r7, sl, ip, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #15 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r6, sl, ip, asr #3 │ │ │ │ + addne r7, sl, r4, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [sl], r4 │ │ │ │ + addne r7, sl, ip, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq fp, [r0, #120]! @ 0x78 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - ldrdne r6, [sl], ip │ │ │ │ + addne r7, sl, r4, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, sl, r4, ror #3 │ │ │ │ + addne r7, sl, ip, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, ror #3 │ │ │ │ + addne r7, sl, r4, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - strdne r6, [sl], r4 │ │ │ │ + addne r7, sl, ip, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3800] @ 0xfffff128 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r6, [sl], ip │ │ │ │ + addne r7, sl, r4, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3824] @ 0xfffff110 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsl #4 │ │ │ │ + addne r7, sl, ip, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r6, sl, ip, lsl #4 │ │ │ │ + addne r7, sl, r4, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2832 @ 0xb10 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r6, sl, r4, lsl r2 │ │ │ │ + addne r7, sl, ip, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, lsl r2 │ │ │ │ + umullne r7, sl, r4, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r6, sl, r4, lsr #4 │ │ │ │ + umullne r7, sl, ip, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2384 @ 0x950 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, sl, ip, lsr #4 │ │ │ │ + addne r7, sl, r4, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2408 @ 0x968 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsr r2 │ │ │ │ + addne r7, sl, ip, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2424 @ 0x978 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r6, sl, ip, lsr r2 │ │ │ │ + @ instruction: 0x108a75b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r2, [r1, #32]! │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r6, sl, r4, asr #4 │ │ │ │ + @ instruction: 0x108a75bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r2, [r1, #40]! @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, asr #4 │ │ │ │ + addne r7, sl, r4, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #5 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r6, sl, r4, asr r2 │ │ │ │ + addne r7, sl, ip, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2704 @ 0xa90 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, sl, ip, asr r2 │ │ │ │ + ldrdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2712 @ 0xa98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, ror #4 │ │ │ │ + ldrdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r6, sl, ip, ror #4 │ │ │ │ + addne r7, sl, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, sl, r4, ror r2 │ │ │ │ + addne r7, sl, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3232] @ 0xfffff360 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, ror r2 │ │ │ │ + strdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3248] @ 0xfffff350 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r6, sl, r4, lsl #5 │ │ │ │ + strdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2880] @ 0xfffff4c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, ip, lsl #5 │ │ │ │ + addne r7, sl, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, r4, r2 │ │ │ │ + addne r7, sl, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2912] @ 0xfffff4a0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r6, sl, ip, r2 │ │ │ │ + addne r7, sl, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsr #5 │ │ │ │ + addne r7, sl, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, lsr #5 │ │ │ │ + addne r7, sl, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a62b4 │ │ │ │ + addne r7, sl, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3376 @ 0xd30 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - @ instruction: 0x108a62bc │ │ │ │ + addne r7, sl, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3400 @ 0xd48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, asr #5 │ │ │ │ + addne r7, sl, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3416 @ 0xd58 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, ip, asr #5 │ │ │ │ + addne r7, sl, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr r4 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r6, [sl], r4 │ │ │ │ + addne r7, sl, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [sl], ip │ │ │ │ + addne r7, sl, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror r4 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, r4, ror #5 │ │ │ │ + addne r7, sl, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3168 @ 0xc60 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, sl, ip, ror #5 │ │ │ │ + addne r7, sl, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], r4 │ │ │ │ + addne r7, sl, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3208 @ 0xc88 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - strdne r6, [sl], ip │ │ │ │ + addne r7, sl, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3944 @ 0xf68 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, sl, r4, lsl #6 │ │ │ │ + addne r7, sl, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3960 @ 0xf78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, lsl #6 │ │ │ │ + addne r7, sl, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, r4, lsl r3 │ │ │ │ + addne r7, sl, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, sl, ip, lsl r3 │ │ │ │ + umullne r7, sl, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsr #6 │ │ │ │ + umullne r7, sl, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3664 @ 0xe50 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, ip, lsr #6 │ │ │ │ + addne r7, sl, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3952 @ 0xf70 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, sl, r4, lsr r3 │ │ │ │ + addne r7, sl, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, lsr r3 │ │ │ │ + @ instruction: 0x108a76b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, r4, asr #6 │ │ │ │ + @ instruction: 0x108a76bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #17 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, sl, ip, asr #6 │ │ │ │ + addne r7, sl, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #136]! @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, asr r3 │ │ │ │ + addne r7, sl, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #17 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, ip, asr r3 │ │ │ │ + ldrdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #208 @ 0xd0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, sl, r4, ror #6 │ │ │ │ + ldrdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #232 @ 0xe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, ror #6 │ │ │ │ + addne r7, sl, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #248 @ 0xf8 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, r4, ror r3 │ │ │ │ + addne r7, sl, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2104 @ 0x838 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, ip, ror r3 │ │ │ │ + strdne r7, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2120 @ 0x848 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsl #7 │ │ │ │ + strdne r7, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2136 @ 0x858 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, ip, lsl #7 │ │ │ │ + addne r7, sl, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3576] @ 0xfffff208 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r6, sl, r4, r3 │ │ │ │ + addne r7, sl, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, ip, r3 │ │ │ │ + addne r7, sl, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3608] @ 0xfffff1e8 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, r4, lsr #7 │ │ │ │ + addne r7, sl, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, sl, ip, lsr #7 │ │ │ │ + addne r7, sl, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a63b4 │ │ │ │ + addne r7, sl, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2712] @ 0xfffff568 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - @ instruction: 0x108a63bc │ │ │ │ + addne r7, sl, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3008 @ 0xbc0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, sl, r4, asr #7 │ │ │ │ + addne r7, sl, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, asr #7 │ │ │ │ + addne r7, sl, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3040 @ 0xbe0 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - ldrdne r6, [sl], r4 │ │ │ │ + addne r7, sl, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r6, [sl], ip │ │ │ │ + addne r7, sl, r4, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2480 @ 0x9b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, ror #7 │ │ │ │ + addne r7, sl, ip, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2496 @ 0x9c0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, sl, ip, ror #7 │ │ │ │ + addne r7, sl, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0bf98 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r6, [sl], r4 │ │ │ │ + addne r7, sl, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], ip │ │ │ │ + addne r7, sl, r4, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, sl, r4, lsl #8 │ │ │ │ + addne r7, sl, ip, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #19 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, ip, lsl #8 │ │ │ │ + addne r7, sl, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #152]! @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsl r4 │ │ │ │ + addne r7, sl, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #19 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, sl, ip, lsl r4 │ │ │ │ + umullne r7, sl, r4, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2440 @ 0x988 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, r4, lsr #8 │ │ │ │ + umullne r7, sl, ip, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2456 @ 0x998 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2472 @ 0x9a8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr fp │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r8, lsr r4 │ │ │ │ + @ instruction: 0x108a77b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr #8 │ │ │ │ + @ instruction: 0x108a77b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror fp │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r6, sl, r8, asr #8 │ │ │ │ + addne r7, sl, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr r4 │ │ │ │ + addne r7, sl, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-416] @ 0xfffffe60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr r4 │ │ │ │ + ldrdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r6, sl, r0, ror #8 │ │ │ │ + ldrdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror #8 │ │ │ │ + addne r7, sl, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror r4 │ │ │ │ + addne r7, sl, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r6, sl, r8, ror r4 │ │ │ │ + strdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2008] @ 0xfffff828 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, sl, r0, lsl #9 │ │ │ │ + strdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2024] @ 0xfffff818 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsl #9 │ │ │ │ + addne r7, sl, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2040] @ 0xfffff808 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - umullne r6, sl, r0, r4 │ │ │ │ + addne r7, sl, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, r8, r4 │ │ │ │ + addne r7, sl, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-976] @ 0xfffffc30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsr #9 │ │ │ │ + addne r7, sl, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-992] @ 0xfffffc20 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r6, sl, r8, lsr #9 │ │ │ │ + addne r7, sl, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-4000] @ 0xfffff060 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108a64b0 │ │ │ │ + addne r7, sl, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-4008] @ 0xfffff058 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a64b8 │ │ │ │ + addne r7, sl, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-4024] @ 0xfffff048 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r0, asr #9 │ │ │ │ + addne r7, sl, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror sl │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, sl, r8, asr #9 │ │ │ │ + addne r7, sl, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06a90 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - ldrdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0ba98 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, sl, r0, ror #9 │ │ │ │ + addne r7, sl, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror #9 │ │ │ │ + addne r7, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3584] @ 0xfffff200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - strdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsl #10 │ │ │ │ + addne r7, sl, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3608] @ 0xfffff1e8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, r8, lsl #10 │ │ │ │ + addne r7, sl, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, sl, r0, lsl r5 │ │ │ │ + addne r7, sl, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1280 @ 0x500 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsl r5 │ │ │ │ + umullne r7, sl, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1296 @ 0x510 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, sl, r0, lsr #10 │ │ │ │ + umullne r7, sl, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3656 @ 0xe48 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, r8, lsr #10 │ │ │ │ + addne r7, sl, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3664 @ 0xe50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsr r5 │ │ │ │ + addne r7, sl, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3680 @ 0xe60 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x108a78b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #248 @ 0xf8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x108a78b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #256 @ 0x100 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr #10 │ │ │ │ + addne r7, sl, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #272 @ 0x110 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, sl, r0, asr r5 │ │ │ │ + addne r7, sl, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2816 @ 0xb00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, sl, r8, asr r5 │ │ │ │ + ldrdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2824 @ 0xb08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror #10 │ │ │ │ + ldrdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2840 @ 0xb18 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r8, ror #10 │ │ │ │ + addne r7, sl, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror lr │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, sl, r0, ror r5 │ │ │ │ + addne r7, sl, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror r5 │ │ │ │ + strdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0ce90 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r0, lsl #11 │ │ │ │ + strdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1056] @ 0xfffffbe0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, sl, r8, lsl #11 │ │ │ │ + addne r7, sl, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1064] @ 0xfffffbd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, r0, r5 │ │ │ │ + addne r7, sl, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1080] @ 0xfffffbc8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r6, sl, r8, r5 │ │ │ │ + addne r7, sl, r0, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl #14 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, sl, r0, lsr #11 │ │ │ │ + addne r7, sl, r8, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsr #11 │ │ │ │ + addne r7, sl, r0, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #14 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108a65b0 │ │ │ │ + addne r7, sl, r8, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2408 @ 0x968 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108a65b8 │ │ │ │ + addne r7, sl, r0, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2424 @ 0x978 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr #11 │ │ │ │ + addne r7, sl, r8, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2440 @ 0x988 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r8, asr #11 │ │ │ │ + addne r7, sl, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3280 @ 0xcd0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r0, ror #11 │ │ │ │ + addne r7, sl, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2992 @ 0xbb0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, r8, ror #11 │ │ │ │ + addne r7, sl, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3008 @ 0xbc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3120 @ 0xc30 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, sl, r0, lsl #12 │ │ │ │ + addne r7, sl, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3136 @ 0xc40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsl #12 │ │ │ │ + addne r7, sl, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3152 @ 0xc50 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r0, lsl r6 │ │ │ │ + addne r7, sl, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1232] @ 0xfffffb30 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, sl, r8, lsl r6 │ │ │ │ + umullne r7, sl, r0, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1248] @ 0xfffffb20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsr #12 │ │ │ │ + umullne r7, sl, r8, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1264] @ 0xfffffb10 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r8, lsr #12 │ │ │ │ + addne r7, sl, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09498 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r0, lsr r6 │ │ │ │ + addne r7, sl, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsr r6 │ │ │ │ + @ instruction: 0x108a79b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #72]! @ 0x48 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r0, asr #12 │ │ │ │ + @ instruction: 0x108a79b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2120 @ 0x848 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, sl, r8, asr #12 │ │ │ │ + addne r7, sl, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2128 @ 0x850 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr r6 │ │ │ │ + addne r7, sl, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2144 @ 0x860 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, r8, asr r6 │ │ │ │ + ldrdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3272] @ 0xfffff338 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, sl, r0, ror #12 │ │ │ │ + ldrdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror #12 │ │ │ │ + addne r7, sl, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, sl, r0, ror r6 │ │ │ │ + addne r7, sl, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, lsl #25 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, sl, r8, ror r6 │ │ │ │ + strdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f05c90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsl #13 │ │ │ │ + strdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, lsr #25 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r8, lsl #13 │ │ │ │ + addne r7, sl, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #136 @ 0x88 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r6, sl, r0, r6 │ │ │ │ + addne r7, sl, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #152 @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, r8, r6 │ │ │ │ + addne r7, sl, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #168 @ 0xa8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r0, lsr #13 │ │ │ │ + addne r7, sl, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror #15 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, sl, r8, lsr #13 │ │ │ │ + addne r7, sl, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r3, [r1, #120]! @ 0x78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a66b0 │ │ │ │ + addne r7, sl, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl #16 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108a66b8 │ │ │ │ + addne r7, sl, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr #25 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, sl, r0, asr #13 │ │ │ │ + addne r7, sl, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr #13 │ │ │ │ + addne r7, sl, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #25 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror #13 │ │ │ │ + addne r7, sl, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r8, ror #13 │ │ │ │ + addne r7, sl, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #24]! │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #24]! │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, sl, r0, lsl #14 │ │ │ │ + addne r7, sl, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1456 @ 0x5b0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, sl, r8, lsl #14 │ │ │ │ + addne r7, sl, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1464 @ 0x5b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsl r7 │ │ │ │ + addne r7, sl, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1480 @ 0x5c8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, sl, r8, lsl r7 │ │ │ │ + umullne r7, sl, r0, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #520 @ 0x208 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r0, lsr #14 │ │ │ │ + umullne r7, sl, r8, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #536 @ 0x218 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsr #14 │ │ │ │ + addne r7, sl, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #552 @ 0x228 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, sl, r0, lsr r7 │ │ │ │ + addne r7, sl, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-4024] @ 0xfffff048 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r6, sl, r8, lsr r7 │ │ │ │ + @ instruction: 0x108a7ab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr #14 │ │ │ │ + @ instruction: 0x108a7ab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r6, sl, r8, asr #14 │ │ │ │ + addne r7, sl, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1240 @ 0x4d8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, sl, r0, asr r7 │ │ │ │ + addne r7, sl, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1248 @ 0x4e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr r7 │ │ │ │ + ldrdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r6, sl, r0, ror #14 │ │ │ │ + ldrdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #12 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, sl, r8, ror #14 │ │ │ │ + addne r7, sl, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror r7 │ │ │ │ + addne r7, sl, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr r6 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, sl, r8, ror r7 │ │ │ │ + strdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror #24 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, r0, lsl #15 │ │ │ │ + strdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsl #15 │ │ │ │ + addne r7, sl, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #25 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r6, sl, r0, r7 │ │ │ │ + addne r7, sl, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2384] @ 0xfffff6b0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r6, sl, r8, r7 │ │ │ │ + addne r7, sl, r0, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2400] @ 0xfffff6a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsr #15 │ │ │ │ + addne r7, sl, r8, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r6, sl, r8, lsr #15 │ │ │ │ + addne r7, sl, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #8]! │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108a67b0 │ │ │ │ + addne r7, sl, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a67b8 │ │ │ │ + addne r7, sl, r0, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r0, #8]! │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, sl, r0, asr #15 │ │ │ │ + addne r7, sl, r8, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2952] @ 0xfffff478 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, r8, asr #15 │ │ │ │ + addne r7, sl, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2976] @ 0xfffff460 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - ldrdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-112] @ 0xffffff90 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, r0, ror #15 │ │ │ │ + addne r7, sl, r8, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror #15 │ │ │ │ + addne r7, sl, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-144] @ 0xffffff70 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsl #16 │ │ │ │ + addne r7, sl, r8, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r0, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r6, sl, r8, lsl #16 │ │ │ │ + addne r7, sl, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl #25 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, r0, lsl r8 │ │ │ │ + addne r7, sl, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl #25 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsl r8 │ │ │ │ + umullne r7, sl, r0, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09c98 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r6, sl, r0, lsr #16 │ │ │ │ + umullne r7, sl, r8, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr #8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, sl, r8, lsr #16 │ │ │ │ + addne r7, sl, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsr r8 │ │ │ │ + addne r7, sl, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror #8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r6, sl, r8, lsr r8 │ │ │ │ + @ instruction: 0x108a7bb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2768 @ 0xad0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, r0, asr #16 │ │ │ │ + @ instruction: 0x108a7bb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2776 @ 0xad8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr #16 │ │ │ │ + addne r7, sl, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r6, sl, r0, asr r8 │ │ │ │ + addne r7, sl, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, sl, r8, asr r8 │ │ │ │ + ldrdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror #16 │ │ │ │ + ldrdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1992 @ 0x7c8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r6, sl, r8, ror #16 │ │ │ │ + addne r7, sl, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl r1 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, r0, ror r8 │ │ │ │ + addne r7, sl, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror r8 │ │ │ │ + strdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #2 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r6, sl, r0, lsl #17 │ │ │ │ + strdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1648 @ 0x670 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, sl, r8, lsl #17 │ │ │ │ + addne r7, sl, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1664 @ 0x680 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, r0, r8 │ │ │ │ + addne r7, sl, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1680 @ 0x690 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - umullne r6, sl, r8, r8 │ │ │ │ + addne r7, sl, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2448 @ 0x990 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, sl, r0, lsr #17 │ │ │ │ + addne r7, sl, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsr #17 │ │ │ │ + addne r7, sl, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2480 @ 0x9b0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - @ instruction: 0x108a68b0 │ │ │ │ + addne r7, sl, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-232] @ 0xffffff18 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108a68b8 │ │ │ │ + addne r7, sl, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-240] @ 0xffffff10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr #17 │ │ │ │ + addne r7, sl, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-256] @ 0xffffff00 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r6, sl, r8, asr #17 │ │ │ │ + addne r7, sl, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r6, sl, r0, ror #17 │ │ │ │ + addne r7, sl, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1280] @ 0xfffffb00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, sl, r8, ror #17 │ │ │ │ + addne r7, sl, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1288] @ 0xfffffaf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1304] @ 0xfffffae8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2440 @ 0x988 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r0, lsl #18 │ │ │ │ + addne r7, sl, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2456 @ 0x998 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsl #18 │ │ │ │ + addne r7, sl, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2472 @ 0x9a8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, sl, r0, lsl r9 │ │ │ │ + addne r7, sl, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #376 @ 0x178 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, sl, r8, lsl r9 │ │ │ │ + umullne r7, sl, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #384 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsr #18 │ │ │ │ + umullne r7, sl, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #400 @ 0x190 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r8, lsr #18 │ │ │ │ + addne r7, sl, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, r0, lsr r9 │ │ │ │ + addne r7, sl, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1992] @ 0xfffff838 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsr r9 │ │ │ │ + @ instruction: 0x108a7cb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2008] @ 0xfffff828 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x108a7cb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2512 @ 0x9d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr #18 │ │ │ │ + addne r7, sl, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr r9 │ │ │ │ + addne r7, sl, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2544 @ 0x9f0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r8, asr r9 │ │ │ │ + ldrdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #224 @ 0xe0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, sl, r0, ror #18 │ │ │ │ + ldrdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #232 @ 0xe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror #18 │ │ │ │ + addne r7, sl, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #248 @ 0xf8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, r0, ror r9 │ │ │ │ + addne r7, sl, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r8, ror r9 │ │ │ │ + strdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsl #19 │ │ │ │ + strdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2816 @ 0xb00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, sl, r8, lsl #19 │ │ │ │ + addne r7, sl, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3864] @ 0xfffff0e8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r6, sl, r0, r9 │ │ │ │ + addne r7, sl, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, r8, r9 │ │ │ │ + addne r7, sl, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3896] @ 0xfffff0c8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, sl, r0, lsr #19 │ │ │ │ + addne r7, sl, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r8, lsr #19 │ │ │ │ + addne r7, sl, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a69b0 │ │ │ │ + addne r7, sl, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl sp │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108a69b8 │ │ │ │ + addne r7, sl, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3248] @ 0xfffff350 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, sl, r0, asr #19 │ │ │ │ + addne r7, sl, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3256] @ 0xfffff348 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr #19 │ │ │ │ + addne r7, sl, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3272] @ 0xfffff338 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - ldrdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror r4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - ldrdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07490 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror #19 │ │ │ │ + addne r7, sl, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #9 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, sl, r8, ror #19 │ │ │ │ + addne r7, sl, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #19 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #144]! @ 0x90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl #20 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, sl, r0, lsl #20 │ │ │ │ + addne r7, sl, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #6 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, sl, r8, lsl #20 │ │ │ │ + addne r7, sl, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #6 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr ip │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, ip, lsl sl │ │ │ │ + umullne r7, sl, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsr #20 │ │ │ │ + umullne r7, sl, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror ip │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r6, sl, r8, lsr #20 │ │ │ │ + addne r7, sl, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl #12 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, sl, r0, lsr sl │ │ │ │ + addne r7, sl, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsr sl │ │ │ │ + @ instruction: 0x108a7db0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl r6 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r6, sl, r0, asr #20 │ │ │ │ + @ instruction: 0x108a7db8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, r8, asr #20 │ │ │ │ + addne r7, sl, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr sl │ │ │ │ + addne r7, sl, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, r8, asr sl │ │ │ │ + ldrdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2136 @ 0x858 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, sl, r0, ror #20 │ │ │ │ + ldrdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2152 @ 0x868 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror #20 │ │ │ │ + addne r7, sl, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2168 @ 0x878 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, r0, ror sl │ │ │ │ + addne r7, sl, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #888 @ 0x378 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, sl, r8, ror sl │ │ │ │ + strdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #904 @ 0x388 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsl #21 │ │ │ │ + strdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #920 @ 0x398 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, r8, lsl #21 │ │ │ │ + addne r7, sl, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r6, sl, r0, sl │ │ │ │ + addne r7, sl, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, r8, sl │ │ │ │ + addne r7, sl, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #960 @ 0x3c0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, sl, r0, lsr #21 │ │ │ │ + addne r7, sl, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1512 @ 0x5e8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r8, lsr #21 │ │ │ │ + addne r7, sl, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a6ab0 │ │ │ │ + addne r7, sl, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1544 @ 0x608 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - @ instruction: 0x108a6ab8 │ │ │ │ + addne r7, sl, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr ip │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, sl, r0, asr #21 │ │ │ │ + addne r7, sl, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr #21 │ │ │ │ + addne r7, sl, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror #24 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror r9 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror #21 │ │ │ │ + addne r7, sl, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f08998 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, sl, r8, ror #21 │ │ │ │ + addne r7, sl, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0b790 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #112]! @ 0x70 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r6, sl, r0, lsl #22 │ │ │ │ + addne r7, sl, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #19 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, sl, r8, lsl #22 │ │ │ │ + addne r7, sl, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r7, [r0, #152]! @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsl fp │ │ │ │ + addne r7, sl, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #19 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r8, lsl fp │ │ │ │ + umullne r7, sl, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, sl, r0, lsr #22 │ │ │ │ + umullne r7, sl, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1720 @ 0x6b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsr #22 │ │ │ │ + addne r7, sl, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1736 @ 0x6c8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r0, lsr fp │ │ │ │ + addne r7, sl, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #456 @ 0x1c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, sl, r8, lsr fp │ │ │ │ + @ instruction: 0x108a7eb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #464 @ 0x1d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr #22 │ │ │ │ + @ instruction: 0x108a7eb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r6, sl, r8, asr #22 │ │ │ │ + addne r7, sl, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr lr │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, r0, asr fp │ │ │ │ + addne r7, sl, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr fp │ │ │ │ + ldrdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #28 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r6, sl, r0, ror #22 │ │ │ │ + ldrdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #29 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, sl, r8, ror #22 │ │ │ │ + addne r7, sl, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror fp │ │ │ │ + addne r7, sl, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r7, [r0, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r6, sl, r8, ror fp │ │ │ │ + strdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, asr #21 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r6, sl, r0, lsl #23 │ │ │ │ + strdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r3, [r1, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsl #23 │ │ │ │ + addne r7, sl, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror #21 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r6, sl, r0, fp │ │ │ │ + addne r7, sl, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3344 @ 0xd10 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r6, sl, r8, fp │ │ │ │ + addne r7, sl, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3352 @ 0xd18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsr #23 │ │ │ │ + addne r7, sl, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r6, sl, r8, lsr #23 │ │ │ │ + addne r7, sl, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3720 @ 0xe88 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108a6bb0 │ │ │ │ + addne r7, sl, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3736 @ 0xe98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a6bb8 │ │ │ │ + addne r7, sl, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3752 @ 0xea8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r6, sl, r0, asr #23 │ │ │ │ + addne r7, sl, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-144] @ 0xffffff70 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, sl, r8, asr #23 │ │ │ │ + addne r7, sl, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-160] @ 0xffffff60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-176] @ 0xffffff50 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - ldrdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl #20 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r6, sl, r0, ror #23 │ │ │ │ + addne r7, sl, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror #23 │ │ │ │ + addne r7, sl, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr sl │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - strdne r6, [sl], r0 │ │ │ │ + addne r7, sl, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1448] @ 0xfffffa58 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne r6, [sl], r8 │ │ │ │ + addne r7, sl, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1472] @ 0xfffffa40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsl #24 │ │ │ │ + addne r7, sl, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1488] @ 0xfffffa30 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r6, sl, r8, lsl #24 │ │ │ │ + addne r7, sl, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2592] @ 0xfffff5e0 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r6, sl, r0, lsl ip │ │ │ │ + addne r7, sl, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2624] @ 0xfffff5c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsl ip │ │ │ │ + umullne r7, sl, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2640] @ 0xfffff5b0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r6, sl, r0, lsr #24 │ │ │ │ + umullne r7, sl, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, sl, r8, lsr #24 │ │ │ │ + addne r7, sl, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsr ip │ │ │ │ + addne r7, sl, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r6, sl, r8, lsr ip │ │ │ │ + @ instruction: 0x108a7fb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1432 @ 0x598 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, sl, r0, asr #24 │ │ │ │ + @ instruction: 0x108a7fb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1448 @ 0x5a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr #24 │ │ │ │ + addne r7, sl, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1464 @ 0x5b8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, sl, r0, asr ip │ │ │ │ + addne r7, sl, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2848 @ 0xb20 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, sl, r8, asr ip │ │ │ │ + ldrdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2856 @ 0xb28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror #24 │ │ │ │ + ldrdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2872 @ 0xb38 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r6, sl, r8, ror #24 │ │ │ │ + addne r7, sl, r0, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1816] @ 0xfffff8e8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, r0, ror ip │ │ │ │ + addne r7, sl, r8, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1832] @ 0xfffff8d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror ip │ │ │ │ + strdne r7, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1848] @ 0xfffff8c8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r6, sl, r0, lsl #25 │ │ │ │ + strdne r7, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1144 @ 0x478 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, r8, lsl #25 │ │ │ │ + addne r8, sl, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1152 @ 0x480 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, r0, ip │ │ │ │ + addne r8, sl, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1168 @ 0x490 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne r6, sl, r8, ip │ │ │ │ + addne r8, sl, r0, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, sl, r0, lsr #25 │ │ │ │ + addne r8, sl, r8, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsr #25 │ │ │ │ + addne r8, sl, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1288 @ 0x508 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108a6cb0 │ │ │ │ + addne r8, sl, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3864 @ 0xf18 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108a6cb8 │ │ │ │ + addne r8, sl, r0, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr #25 │ │ │ │ + addne r8, sl, r8, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, sl, r8, asr #25 │ │ │ │ + addne r8, sl, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1776 @ 0x6f0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - ldrdne r6, [sl], r0 │ │ │ │ + addne r8, sl, r8, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1784 @ 0x6f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [sl], r8 │ │ │ │ + addne r8, sl, r0, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1800 @ 0x708 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, r0, ror #25 │ │ │ │ + addne r8, sl, r8, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2712 @ 0xa98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, sl, r8, ror #25 │ │ │ │ + addne r8, sl, r0, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2720 @ 0xaa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], r0 │ │ │ │ + addne r8, sl, r8, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2736 @ 0xab0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne r6, [sl], r8 │ │ │ │ + addne r8, sl, r0, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1936 @ 0x790 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, sl, r0, lsl #26 │ │ │ │ + addne r8, sl, r8, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1944 @ 0x798 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsl #26 │ │ │ │ + addne r8, sl, r0, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, sl, r0, lsl sp │ │ │ │ + addne r8, sl, r8, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, sl, r8, lsl sp │ │ │ │ + umullne r8, sl, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsr #26 │ │ │ │ + umullne r8, sl, r8, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #26 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, sl, r8, lsr #26 │ │ │ │ + addne r8, sl, r0, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3552 @ 0xde0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, sl, r0, lsr sp │ │ │ │ + addne r8, sl, r8, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3560 @ 0xde8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsr sp │ │ │ │ + strhne r8, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3576 @ 0xdf8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r6, sl, r0, asr #26 │ │ │ │ + strhne r8, [sl], r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-4088] @ 0xfffff008 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r6, sl, r8, asr #26 │ │ │ │ + addne r8, sl, r0, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-0] │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr sp │ │ │ │ + addne r8, sl, r8, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-16] │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, sl, r8, asr sp │ │ │ │ + ldrdne r8, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsl #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, sl, r0, ror #26 │ │ │ │ + ldrdne r8, [sl], r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, ror #26 │ │ │ │ + addne r8, sl, r0, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #24 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r6, sl, r0, ror sp │ │ │ │ + addne r8, sl, r8, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2944] @ 0xfffff480 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, sl, r8, ror sp │ │ │ │ + strdne r8, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsl #27 │ │ │ │ + strdne r8, [sl], r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2976] @ 0xfffff460 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r6, sl, r8, lsl #27 │ │ │ │ + addne r8, sl, r0, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2000 @ 0x7d0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r6, sl, r0, sp │ │ │ │ + addne r8, sl, r8, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2008 @ 0x7d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, r8, sp │ │ │ │ + addne r8, sl, r0, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2024 @ 0x7e8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, r0, lsr #27 │ │ │ │ + addne r8, sl, r8, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr #20 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, r8, lsr #27 │ │ │ │ + addne r8, sl, r0, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr sl │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a6db0 │ │ │ │ + addne r8, sl, r8, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #20 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x108a6db8 │ │ │ │ + addne r8, sl, r0, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #0, 16 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, r0, asr #27 │ │ │ │ + addne r8, sl, r8, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr #27 │ │ │ │ + addne r8, sl, r0, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - ldrdne r6, [sl], r0 │ │ │ │ + addne r8, sl, r8, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r6, [sl], r8 │ │ │ │ + addne r8, sl, r0, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2536 @ 0x9e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror #27 │ │ │ │ + addne r8, sl, r8, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2552 @ 0x9f8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, sl, r8, ror #27 │ │ │ │ + addne r8, sl, r0, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r6, [sl], r0 │ │ │ │ + addne r8, sl, r8, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], r8 │ │ │ │ + addne r8, sl, r0, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1656] @ 0xfffff988 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, sl, r0, lsl #28 │ │ │ │ + addne r8, sl, r8, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr r9 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, sl, r8, lsl #28 │ │ │ │ + addne r8, sl, r0, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, lsl lr │ │ │ │ + addne r8, sl, r8, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, asr #18 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, r8, lsl lr │ │ │ │ + umullne r8, sl, r0, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3272 @ 0xcc8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r0, lsr #28 │ │ │ │ + umullne r8, sl, r8, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3288 @ 0xcd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, lsr #28 │ │ │ │ + addne r8, sl, r0, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3304 @ 0xce8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r6, sl, r0, lsr lr │ │ │ │ + addne r8, sl, r8, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3392 @ 0xd40 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, r8, lsr lr │ │ │ │ + @ instruction: 0x108a81b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3408 @ 0xd50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, asr #28 │ │ │ │ + @ instruction: 0x108a81b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3424 @ 0xd60 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, sl, r8, asr #28 │ │ │ │ + addne r8, sl, r0, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r0, asr lr │ │ │ │ + addne r8, sl, r8, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #432 @ 0x1b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r8, asr lr │ │ │ │ + ldrdne r8, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #448 @ 0x1c0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, sl, r0, ror #28 │ │ │ │ + ldrdne r8, [sl], r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2536 @ 0x9e8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, sl, r8, ror #28 │ │ │ │ + addne r8, sl, r0, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2552 @ 0x9f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r0, ror lr │ │ │ │ + addne r8, sl, r8, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, r8, ror lr │ │ │ │ + strdne r8, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3968] @ 0xfffff080 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3984] @ 0xfffff070 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r6, sl, ip, lsl #29 │ │ │ │ + addne r8, sl, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r6, sl, r4, lr │ │ │ │ + addne r8, sl, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, sl, ip, lr │ │ │ │ + addne r8, sl, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-144] @ 0xffffff70 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, r4, lsr #29 │ │ │ │ + addne r8, sl, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1752] @ 0xfffff928 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, ip, lsr #29 │ │ │ │ + addne r8, sl, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1768] @ 0xfffff918 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a6eb4 │ │ │ │ + addne r8, sl, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1784] @ 0xfffff908 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x108a6ebc │ │ │ │ + addne r8, sl, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, sl, r4, asr #29 │ │ │ │ + addne r8, sl, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1280 @ 0x500 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, asr #29 │ │ │ │ + addne r8, sl, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1296 @ 0x510 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - ldrdne r6, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #10 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r6, [sl], ip │ │ │ │ + addne r8, sl, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, ror #29 │ │ │ │ + addne r8, sl, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #10 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, ip, ror #29 │ │ │ │ + addne r8, sl, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2664] @ 0xfffff598 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [sl], ip │ │ │ │ + addne r8, sl, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, r4, lsl #30 │ │ │ │ + addne r8, sl, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, ip, lsl #30 │ │ │ │ + addne r8, sl, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3584 @ 0xe00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsl pc │ │ │ │ + addne r8, sl, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3600 @ 0xe10 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, sl, ip, lsl pc │ │ │ │ + umullne r8, sl, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, sl, r4, lsr #30 │ │ │ │ + umullne r8, sl, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, lsr #30 │ │ │ │ + addne r8, sl, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, sl, r4, lsr pc │ │ │ │ + addne r8, sl, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #120 @ 0x78 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, sl, ip, lsr pc │ │ │ │ + @ instruction: 0x108a82b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #136 @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, asr #30 │ │ │ │ + @ instruction: 0x108a82bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #152 @ 0x98 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, ip, asr #30 │ │ │ │ + addne r8, sl, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, asr pc │ │ │ │ + addne r8, sl, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2912] @ 0xfffff4a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, asr pc │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2928] @ 0xfffff490 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, sl, r4, ror #30 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3584 @ 0xe00 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, sl, ip, ror #30 │ │ │ │ + addne r8, sl, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3600 @ 0xe10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, ror pc │ │ │ │ + addne r8, sl, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3616 @ 0xe20 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, ip, ror pc │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-4000] @ 0xfffff060 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, sl, r4, lsl #31 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-4016] @ 0xfffff050 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, lsl #31 │ │ │ │ + addne r8, sl, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - umullne r6, sl, r4, pc @ │ │ │ │ + addne r8, sl, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #20 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r6, sl, ip, pc @ │ │ │ │ + addne r8, sl, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr sl │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, r4, lsr #31 │ │ │ │ + addne r8, sl, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr #20 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, sl, ip, lsr #31 │ │ │ │ + addne r8, sl, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3704 @ 0xe78 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108a6fb4 │ │ │ │ + addne r8, sl, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3720 @ 0xe88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a6fbc │ │ │ │ + addne r8, sl, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3736 @ 0xe98 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, sl, r4, asr #31 │ │ │ │ + addne r8, sl, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3816 @ 0xee8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, sl, ip, asr #31 │ │ │ │ + addne r8, sl, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3832 @ 0xef8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3848 @ 0xf08 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r6, [sl], ip │ │ │ │ + addne r8, sl, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr r9 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, sl, r4, ror #31 │ │ │ │ + addne r8, sl, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, sl, ip, ror #31 │ │ │ │ + addne r8, sl, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr r9 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r6, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #896 @ 0x380 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r6, [sl], ip │ │ │ │ + addne r8, sl, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #912 @ 0x390 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4 │ │ │ │ + addne r8, sl, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, ip │ │ │ │ + addne r8, sl, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #576 @ 0x240 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r7, sl, r4, lsl r0 │ │ │ │ + addne r8, sl, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #584 @ 0x248 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl r0 │ │ │ │ + umullne r8, sl, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #600 @ 0x258 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r7, sl, r4, lsr #32 │ │ │ │ + umullne r8, sl, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, sl, ip, lsr #32 │ │ │ │ + addne r8, sl, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr r0 │ │ │ │ + addne r8, sl, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3112 @ 0xc28 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x108a83b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, r4, asr #32 │ │ │ │ + @ instruction: 0x108a83bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr #32 │ │ │ │ + addne r8, sl, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #40 @ 0x28 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r7, sl, r4, asr r0 │ │ │ │ + addne r8, sl, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #312 @ 0x138 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, sl, ip, asr r0 │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #328 @ 0x148 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, rrx │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #344 @ 0x158 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r7, sl, ip, rrx │ │ │ │ + addne r8, sl, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr r2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r7, sl, r4, ror r0 │ │ │ │ + addne r8, sl, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror r0 │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr r2 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, r4, lsl #1 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #19 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r7, sl, ip, lsl #1 │ │ │ │ + addne r8, sl, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, r4, r0 │ │ │ │ + addne r8, sl, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #152]! @ 0x98 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne r7, sl, ip, r0 │ │ │ │ + addne r8, sl, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r7, sl, r4, lsr #1 │ │ │ │ + addne r8, sl, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr #1 │ │ │ │ + addne r8, sl, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strhne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strhne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-176] @ 0xffffff50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr #1 │ │ │ │ + addne r8, sl, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, ip, asr #1 │ │ │ │ + addne r8, sl, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #584 @ 0x248 │ │ │ │ andmi r0, r0, pc │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #600 @ 0x258 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #616 @ 0x268 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, ror #1 │ │ │ │ + addne r8, sl, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2728] @ 0xfffff558 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, sl, ip, ror #1 │ │ │ │ + addne r8, sl, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2752] @ 0xfffff540 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2448 @ 0x990 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, r4, lsl #2 │ │ │ │ + addne r8, sl, ip, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl #2 │ │ │ │ + addne r8, sl, r4, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2480 @ 0x9b0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r7, sl, r4, lsl r1 │ │ │ │ + addne r8, sl, ip, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, sl, ip, lsl r1 │ │ │ │ + umullne r8, sl, r4, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr #2 │ │ │ │ + umullne r8, sl, ip, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #24 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r7, sl, ip, lsr #2 │ │ │ │ + addne r8, sl, r4, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, sl, r4, lsr r1 │ │ │ │ + addne r8, sl, ip, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr r1 │ │ │ │ + @ instruction: 0x108a84b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl fp │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r7, sl, r4, asr #2 │ │ │ │ + @ instruction: 0x108a84bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2000 @ 0x7d0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, ip, asr #2 │ │ │ │ + addne r8, sl, r4, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2016 @ 0x7e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr r1 │ │ │ │ + addne r8, sl, ip, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r7, sl, ip, asr r1 │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #656 @ 0x290 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, sl, r4, ror #2 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #680 @ 0x2a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror #2 │ │ │ │ + addne r8, sl, r4, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r7, sl, r4, ror r1 │ │ │ │ + addne r8, sl, ip, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror r3 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r7, sl, ip, ror r1 │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f08398 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl #3 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr #7 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r7, sl, ip, lsl #3 │ │ │ │ + addne r8, sl, r4, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - umullne r7, sl, r4, r1 │ │ │ │ + addne r8, sl, ip, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, ip, r1 │ │ │ │ + addne r8, sl, r4, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, lsr #3 │ │ │ │ + addne r8, sl, ip, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1400 @ 0x578 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, sl, ip, lsr #3 │ │ │ │ + addne r8, sl, r4, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1416 @ 0x588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a71b4 │ │ │ │ + addne r8, sl, ip, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a71bc │ │ │ │ + addne r8, sl, r4, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #992 @ 0x3e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, sl, r4, asr #3 │ │ │ │ + addne r8, sl, ip, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr #3 │ │ │ │ + addne r8, sl, r4, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1032 @ 0x408 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1200 @ 0x4b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror #3 │ │ │ │ + addne r8, sl, ip, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1216 @ 0x4c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r7, sl, ip, ror #3 │ │ │ │ + addne r8, sl, r4, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #920 @ 0x398 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r7, sl, r4, lsl #4 │ │ │ │ + addne r8, sl, ip, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #112 @ 0x70 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, sl, ip, lsl #4 │ │ │ │ + addne r8, sl, r4, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #128 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl r2 │ │ │ │ + addne r8, sl, ip, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #144 @ 0x90 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r7, sl, ip, lsl r2 │ │ │ │ + umullne r8, sl, r4, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3704] @ 0xfffff188 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r7, sl, r4, lsr #4 │ │ │ │ + umullne r8, sl, ip, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3712] @ 0xfffff180 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr #4 │ │ │ │ + addne r8, sl, r4, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r7, sl, r4, lsr r2 │ │ │ │ + addne r8, sl, ip, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4de98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, sl, ip, lsr r2 │ │ │ │ + @ instruction: 0x108a85b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr #4 │ │ │ │ + @ instruction: 0x108a85bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4, #224] @ 0xe0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, ip, asr #4 │ │ │ │ + addne r8, sl, r4, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, sl, r4, asr r2 │ │ │ │ + addne r8, sl, ip, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr r2 │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1504 @ 0x5e0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r7, sl, r4, ror #4 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2624 @ 0xa40 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r7, sl, ip, ror #4 │ │ │ │ + addne r8, sl, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror r2 │ │ │ │ + addne r8, sl, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r7, sl, ip, ror r2 │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #64 @ 0x40 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, sl, r4, lsl #5 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #72 @ 0x48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl #5 │ │ │ │ + addne r8, sl, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #88 @ 0x58 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r7, sl, r4, r2 │ │ │ │ + addne r8, sl, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1064 @ 0x428 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, ip, r2 │ │ │ │ + addne r8, sl, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1080 @ 0x438 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr #5 │ │ │ │ + addne r8, sl, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1096 @ 0x448 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r7, sl, ip, lsr #5 │ │ │ │ + addne r8, sl, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108a72b4 │ │ │ │ + addne r8, sl, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3560 @ 0xde8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a72bc │ │ │ │ + addne r8, sl, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3576 @ 0xdf8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r7, sl, r4, asr #5 │ │ │ │ + addne r8, sl, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2512 @ 0x9d0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, sl, ip, asr #5 │ │ │ │ + addne r8, sl, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2536 @ 0x9e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2552 @ 0x9f8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #22 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, sl, r4, ror #5 │ │ │ │ + addne r8, sl, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, asr fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror #5 │ │ │ │ + addne r8, sl, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, ror #22 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, asr #22 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl #6 │ │ │ │ + addne r8, sl, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror fp │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, ip, lsl #6 │ │ │ │ + addne r8, sl, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #4 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r7, sl, r4, lsl r3 │ │ │ │ + addne r8, sl, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl r3 │ │ │ │ + umullne r8, sl, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr r2 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, r4, lsr #6 │ │ │ │ + umullne r8, sl, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, sl, ip, lsr #6 │ │ │ │ + addne r8, sl, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsl r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr r3 │ │ │ │ + addne r8, sl, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr #4 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r7, sl, ip, lsr r3 │ │ │ │ + @ instruction: 0x108a86b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #864 @ 0x360 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, sl, r4, asr #6 │ │ │ │ + @ instruction: 0x108a86bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #888 @ 0x378 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr #6 │ │ │ │ + addne r8, sl, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #904 @ 0x388 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, sl, r4, asr r3 │ │ │ │ + addne r8, sl, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1584 @ 0x630 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, sl, ip, asr r3 │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1600 @ 0x640 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror #6 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1616 @ 0x650 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, ip, ror #6 │ │ │ │ + addne r8, sl, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2080 @ 0x820 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, sl, r4, ror r3 │ │ │ │ + addne r8, sl, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2104 @ 0x838 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror r3 │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2120 @ 0x848 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, r4, lsl #7 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r6, [r0, #0]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl #7 │ │ │ │ + addne r8, sl, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, r4, r3 │ │ │ │ + addne r8, sl, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #0]! │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r7, sl, ip, r3 │ │ │ │ + addne r8, sl, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1304 @ 0x518 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r7, sl, r4, lsr #7 │ │ │ │ + addne r8, sl, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1320 @ 0x528 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr #7 │ │ │ │ + addne r8, sl, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1336 @ 0x538 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108a73b4 │ │ │ │ + addne r8, sl, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-24] @ 0xffffffe8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108a73bc │ │ │ │ + addne r8, sl, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr #7 │ │ │ │ + addne r8, sl, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, ip, asr #7 │ │ │ │ + addne r8, sl, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr #4 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, r4, ror #7 │ │ │ │ + addne r8, sl, ip, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, sl, ip, ror #7 │ │ │ │ + addne r8, sl, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r7, sl, r4, lsl #8 │ │ │ │ + addne r8, sl, ip, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2000 @ 0x7d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl #8 │ │ │ │ + addne r8, sl, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2016 @ 0x7e0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, r4, lsl r4 │ │ │ │ + addne r8, sl, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1904 @ 0x770 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, ip, lsl r4 │ │ │ │ + umullne r8, sl, r4, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1920 @ 0x780 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr #8 │ │ │ │ + umullne r8, sl, ip, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1936 @ 0x790 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r7, sl, ip, lsr #8 │ │ │ │ + addne r8, sl, r4, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr r4 │ │ │ │ + addne r8, sl, ip, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr r4 │ │ │ │ + @ instruction: 0x108a87b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r7, sl, r4, asr #8 │ │ │ │ + @ instruction: 0x108a87bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #512 @ 0x200 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, ip, asr #8 │ │ │ │ + addne r8, sl, r4, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #528 @ 0x210 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr r4 │ │ │ │ + addne r8, sl, ip, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #544 @ 0x220 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r7, sl, ip, asr r4 │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, sl, r4, ror #8 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror #8 │ │ │ │ + addne r8, sl, r4, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #5 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, r4, ror r4 │ │ │ │ + addne r8, sl, ip, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r3, [r1, #80]! @ 0x50 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r7, sl, ip, ror r4 │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl #9 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r3, [r1, #80]! @ 0x50 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r7, sl, ip, lsl #9 │ │ │ │ + addne r8, sl, r4, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, r4, r4 │ │ │ │ + addne r8, sl, ip, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-80] @ 0xffffffb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, ip, r4 │ │ │ │ + addne r8, sl, r4, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-96] @ 0xffffffa0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r7, sl, r4, lsr #9 │ │ │ │ + addne r8, sl, ip, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1936 @ 0x790 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, ip, lsr #9 │ │ │ │ + addne r8, sl, r4, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1952 @ 0x7a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a74b4 │ │ │ │ + addne r8, sl, ip, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1968 @ 0x7b0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108a74bc │ │ │ │ + addne r8, sl, r4, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3648] @ 0xfffff1c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r7, sl, r4, asr #9 │ │ │ │ + addne r8, sl, ip, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3672] @ 0xfffff1a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr #9 │ │ │ │ + addne r8, sl, r4, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3688] @ 0xfffff198 │ │ │ │ andmi r0, r0, pc │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1232 @ 0x4d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror #9 │ │ │ │ + addne r8, sl, ip, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1248 @ 0x4e0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, ip, ror #9 │ │ │ │ + addne r8, sl, r4, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #9 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq lr, [r4, #64] @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror #9 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, r4, lsl #10 │ │ │ │ + addne r8, sl, ip, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1984 @ 0x7c0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, sl, ip, lsl #10 │ │ │ │ + addne r8, sl, r4, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2008 @ 0x7d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl r5 │ │ │ │ + addne r8, sl, ip, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2024 @ 0x7e8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r7, sl, ip, lsl r5 │ │ │ │ + umullne r8, sl, r4, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r7, sl, r4, lsr #10 │ │ │ │ + umullne r8, sl, ip, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr #10 │ │ │ │ + addne r8, sl, r4, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1920] @ 0xfffff880 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r7, sl, r4, lsr r5 │ │ │ │ + addne r8, sl, ip, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r7, sl, ip, lsr r5 │ │ │ │ + @ instruction: 0x108a88b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3032 @ 0xbd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr #10 │ │ │ │ + @ instruction: 0x108a88bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3048 @ 0xbe8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, sl, ip, asr #10 │ │ │ │ + addne r8, sl, r4, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2352] @ 0xfffff6d0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r7, sl, r4, asr r5 │ │ │ │ + addne r8, sl, ip, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2360] @ 0xfffff6c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr r5 │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, sl, r4, ror #10 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2072 @ 0x818 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r7, sl, ip, ror #10 │ │ │ │ + addne r8, sl, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2080 @ 0x820 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror r5 │ │ │ │ + addne r8, sl, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2096 @ 0x830 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r7, sl, ip, ror r5 │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2368 @ 0x940 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, sl, r4, lsl #11 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2376 @ 0x948 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl #11 │ │ │ │ + addne r8, sl, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2392 @ 0x958 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - umullne r7, sl, r4, r5 │ │ │ │ + addne r8, sl, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3136] @ 0xfffff3c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r7, sl, ip, r5 │ │ │ │ + addne r8, sl, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3152] @ 0xfffff3b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr #11 │ │ │ │ + addne r8, sl, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r7, sl, ip, lsr #11 │ │ │ │ + addne r8, sl, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #72, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a75b4 │ │ │ │ + addne r8, sl, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #88, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a75bc │ │ │ │ + addne r8, sl, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #104, 2 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, asr #11 │ │ │ │ + addne r8, sl, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2848 @ 0xb20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr #11 │ │ │ │ + addne r8, sl, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2472] @ 0xfffff658 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror #11 │ │ │ │ + addne r8, sl, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2488] @ 0xfffff648 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror #11 │ │ │ │ + addne r8, sl, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2504] @ 0xfffff638 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1120 @ 0x460 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1136 @ 0x470 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl #12 │ │ │ │ + addne r8, sl, ip, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1152 @ 0x480 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, ip, lsl #12 │ │ │ │ + addne r8, sl, r4, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-376] @ 0xfffffe88 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r7, sl, r4, lsl r6 │ │ │ │ + addne r8, sl, ip, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-392] @ 0xfffffe78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl r6 │ │ │ │ + umullne r8, sl, r4, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-408] @ 0xfffffe68 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, lsr #12 │ │ │ │ + umullne r8, sl, ip, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2072 @ 0x818 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, ip, lsr #12 │ │ │ │ + addne r8, sl, r4, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2088 @ 0x828 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr r6 │ │ │ │ + addne r8, sl, ip, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2104 @ 0x838 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, ip, lsr r6 │ │ │ │ + @ instruction: 0x108a89b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #23 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, sl, r4, asr #12 │ │ │ │ + @ instruction: 0x108a89bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr #12 │ │ │ │ + addne r8, sl, r4, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, asr r6 │ │ │ │ + addne r8, sl, ip, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #4048 @ 0xfd0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, sl, ip, asr r6 │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #4064 @ 0xfe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror #12 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, ip, ror #12 │ │ │ │ + addne r8, sl, r4, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #176, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r7, sl, r4, ror r6 │ │ │ │ + addne r8, sl, ip, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #192, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror r6 │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #208, 4 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, lsl #13 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1576 @ 0x628 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, ip, lsl #13 │ │ │ │ + addne r8, sl, r4, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1592 @ 0x638 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, r4, r6 │ │ │ │ + addne r8, sl, ip, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1608 @ 0x648 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r7, sl, ip, r6 │ │ │ │ + addne r8, sl, r4, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1384 @ 0x568 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr #13 │ │ │ │ + addne r8, sl, ip, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1400 @ 0x578 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr #13 │ │ │ │ + addne r8, sl, r4, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1416 @ 0x588 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a76b4 │ │ │ │ + addne r8, sl, ip, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #25 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108a76bc │ │ │ │ + addne r8, sl, r4, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f08c98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr #13 │ │ │ │ + addne r8, sl, ip, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr #25 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, ip, asr #13 │ │ │ │ + addne r8, sl, r4, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #17 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror #17 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, ror #13 │ │ │ │ + addne r8, sl, ip, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1856] @ 0xfffff8c0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, ip, ror #13 │ │ │ │ + addne r8, sl, r4, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1912] @ 0xfffff888 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3584] @ 0xfffff200 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r7, sl, r4, lsl #14 │ │ │ │ + addne r8, sl, ip, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3616] @ 0xfffff1e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl #14 │ │ │ │ + addne r8, sl, r4, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3632] @ 0xfffff1d0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, lsl r7 │ │ │ │ + addne r8, sl, ip, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #288 @ 0x120 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r7, sl, ip, lsl r7 │ │ │ │ + umullne r8, sl, r4, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #296 @ 0x128 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr #14 │ │ │ │ + umullne r8, sl, ip, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #312 @ 0x138 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, sl, ip, lsr #14 │ │ │ │ + addne r8, sl, r4, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-584] @ 0xfffffdb8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, sl, r4, lsr r7 │ │ │ │ + addne r8, sl, ip, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-592] @ 0xfffffdb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr r7 │ │ │ │ + @ instruction: 0x108a8ab4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-608] @ 0xfffffda0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, sl, r4, asr #14 │ │ │ │ + @ instruction: 0x108a8abc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2696 @ 0xa88 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r7, sl, ip, asr #14 │ │ │ │ + addne r8, sl, r4, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2704 @ 0xa90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr r7 │ │ │ │ + addne r8, sl, ip, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2720 @ 0xaa0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, sl, ip, asr r7 │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #30 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, sl, r4, ror #14 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror #14 │ │ │ │ + addne r8, sl, r4, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #30 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, ror r7 │ │ │ │ + addne r8, sl, ip, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #912 @ 0x390 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, sl, ip, ror r7 │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #920 @ 0x398 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl #15 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #936 @ 0x3a8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, ip, lsl #15 │ │ │ │ + addne r8, sl, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr fp │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r7, sl, r4, r7 │ │ │ │ + addne r8, sl, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, ip, r7 │ │ │ │ + addne r8, sl, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror fp │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r4, lsr #15 │ │ │ │ + addne r8, sl, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #992 @ 0x3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr #15 │ │ │ │ + addne r8, sl, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1008 @ 0x3f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a77b4 │ │ │ │ + addne r8, sl, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1024 @ 0x400 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a77bc │ │ │ │ + addne r8, sl, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr #15 │ │ │ │ + addne r8, sl, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr #15 │ │ │ │ + addne r8, sl, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #17 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r0, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror #15 │ │ │ │ + addne r8, sl, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr #17 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, ip, ror #15 │ │ │ │ + addne r8, sl, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #23 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06b98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #23 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, sl, r4, lsl #16 │ │ │ │ + addne r8, sl, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #10 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, sl, ip, lsl #16 │ │ │ │ + addne r8, sl, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl r8 │ │ │ │ + addne r8, sl, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #10 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, ip, lsl r8 │ │ │ │ + umullne r8, sl, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3416] @ 0xfffff2a8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, r4, lsr #16 │ │ │ │ + umullne r8, sl, ip, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3432] @ 0xfffff298 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr #16 │ │ │ │ + addne r8, sl, r4, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3448] @ 0xfffff288 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, lsr r8 │ │ │ │ + addne r8, sl, ip, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr r8 │ │ │ │ + @ instruction: 0x108a8bb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr #16 │ │ │ │ + @ instruction: 0x108a8bbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07b98 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, ip, asr #16 │ │ │ │ + addne r8, sl, r4, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror #2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r7, sl, r4, asr r8 │ │ │ │ + addne r8, sl, ip, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr r8 │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror r1 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r7, sl, r4, ror #16 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #840 @ 0x348 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, sl, ip, ror #16 │ │ │ │ + addne r8, sl, r4, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #848 @ 0x350 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror r8 │ │ │ │ + addne r8, sl, ip, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #864 @ 0x360 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, sl, ip, ror r8 │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3088 @ 0xc10 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, sl, r4, lsl #17 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl #17 │ │ │ │ + addne r8, sl, r4, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3112 @ 0xc28 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r7, sl, r4, r8 │ │ │ │ + addne r8, sl, ip, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1496 @ 0x5d8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r7, sl, ip, r8 │ │ │ │ + addne r8, sl, r4, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1504 @ 0x5e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr #17 │ │ │ │ + addne r8, sl, ip, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, ip, lsr #17 │ │ │ │ + addne r8, sl, r4, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3984 @ 0xf90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a78b4 │ │ │ │ + addne r8, sl, ip, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #4000 @ 0xfa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a78bc │ │ │ │ + addne r8, sl, r4, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #4016 @ 0xfb0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r7, sl, r4, asr #17 │ │ │ │ + addne r8, sl, ip, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, ip, asr #17 │ │ │ │ + addne r8, sl, r4, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-144] @ 0xffffff70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-160] @ 0xffffff60 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, r4, ror #17 │ │ │ │ + addne r8, sl, ip, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #0, 8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror #17 │ │ │ │ + addne r8, sl, r4, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl r5 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl #18 │ │ │ │ + addne r8, sl, ip, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr r5 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, ip, lsl #18 │ │ │ │ + addne r8, sl, r4, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr r3 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, sl, r4, lsl r9 │ │ │ │ + addne r8, sl, ip, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl r9 │ │ │ │ + umullne r8, sl, r4, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror r3 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, sl, r4, lsr #18 │ │ │ │ + umullne r8, sl, ip, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r3, [r1, #72]! @ 0x48 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, ip, lsr #18 │ │ │ │ + addne r8, sl, r4, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr r9 │ │ │ │ + addne r8, sl, ip, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl r5 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, ip, lsr r9 │ │ │ │ + @ instruction: 0x108a8cb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, sl, r4, asr #18 │ │ │ │ + @ instruction: 0x108a8cbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr #18 │ │ │ │ + addne r8, sl, r4, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3320] @ 0xfffff308 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, sl, r4, asr r9 │ │ │ │ + addne r8, sl, ip, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2904] @ 0xfffff4a8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r7, sl, ip, asr r9 │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2920] @ 0xfffff498 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror #18 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2936] @ 0xfffff488 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, sl, ip, ror #18 │ │ │ │ + addne r8, sl, r4, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #30 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, sl, r4, ror r9 │ │ │ │ + addne r8, sl, ip, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror r9 │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #30 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, lsl #19 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3160 @ 0xc58 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, sl, ip, lsl #19 │ │ │ │ + addne r8, sl, r4, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3176 @ 0xc68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, r4, r9 │ │ │ │ + addne r8, sl, ip, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r7, sl, ip, r9 │ │ │ │ + addne r8, sl, r4, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1456] @ 0xfffffa50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr #19 │ │ │ │ + addne r8, sl, ip, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1472] @ 0xfffffa40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr #19 │ │ │ │ + addne r8, sl, r4, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1488] @ 0xfffffa30 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a79b4 │ │ │ │ + addne r8, sl, ip, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3232 @ 0xca0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108a79bc │ │ │ │ + addne r8, sl, r4, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3240 @ 0xca8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr #19 │ │ │ │ + addne r8, sl, ip, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3256 @ 0xcb8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r7, sl, ip, asr #19 │ │ │ │ + addne r8, sl, r4, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2984] @ 0xfffff458 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3000] @ 0xfffff448 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r7, sl, r4, ror #19 │ │ │ │ + addne r8, sl, ip, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, sl, ip, ror #19 │ │ │ │ + addne r8, sl, r4, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr r4 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2096] @ 0xfffff7d0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, sl, r4, lsl #20 │ │ │ │ + addne r8, sl, ip, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2104] @ 0xfffff7c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl #20 │ │ │ │ + addne r8, sl, r4, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r7, sl, r4, lsl sl │ │ │ │ + addne r8, sl, ip, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror r9 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r7, sl, ip, lsl sl │ │ │ │ + umullne r8, sl, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr #20 │ │ │ │ + umullne r8, sl, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11990 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, sl, ip, lsr #20 │ │ │ │ + addne r8, sl, r4, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #21 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, r4, lsr sl │ │ │ │ + addne r8, sl, ip, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr sl │ │ │ │ + @ instruction: 0x108a8db4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr #21 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r7, sl, r4, asr #20 │ │ │ │ + @ instruction: 0x108a8dbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #296 @ 0x128 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, sl, ip, asr #20 │ │ │ │ + addne r8, sl, r4, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #312 @ 0x138 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr sl │ │ │ │ + addne r8, sl, ip, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #328 @ 0x148 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r7, sl, ip, asr sl │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-848] @ 0xfffffcb0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, sl, r4, ror #20 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-856] @ 0xfffffca8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror #20 │ │ │ │ + addne r8, sl, r4, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r7, sl, r4, ror sl │ │ │ │ + addne r8, sl, ip, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1232 @ 0x4d0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, sl, ip, ror sl │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1248 @ 0x4e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl #21 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r7, sl, ip, lsl #21 │ │ │ │ + addne r8, sl, r4, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1368] @ 0xfffffaa8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - umullne r7, sl, r4, sl │ │ │ │ + addne r8, sl, ip, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1392] @ 0xfffffa90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, ip, sl │ │ │ │ + addne r8, sl, r4, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1408] @ 0xfffffa80 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r7, sl, r4, lsr #21 │ │ │ │ + addne r8, sl, ip, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3848 @ 0xf08 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, sl, ip, lsr #21 │ │ │ │ + addne r8, sl, r4, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3872 @ 0xf20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a7ab4 │ │ │ │ + addne r8, sl, ip, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3888 @ 0xf30 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - @ instruction: 0x108a7abc │ │ │ │ + addne r8, sl, r4, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3720] @ 0xfffff178 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, sl, r4, asr #21 │ │ │ │ + addne r8, sl, ip, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr #21 │ │ │ │ + addne r8, sl, r4, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r2, [r1, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror #21 │ │ │ │ + addne r8, sl, ip, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r2, [r1, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, ip, ror #21 │ │ │ │ + addne r8, sl, r4, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3856] @ 0xfffff0f0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r8, sl, ip, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3864] @ 0xfffff0e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r8, sl, r4, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r7, sl, r4, lsl #22 │ │ │ │ + addne r8, sl, ip, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-80] @ 0xffffffb0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, sl, ip, lsl #22 │ │ │ │ + addne r8, sl, r4, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-88] @ 0xffffffa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl fp │ │ │ │ + addne r8, sl, ip, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-104] @ 0xffffff98 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r7, sl, r8, lsl fp │ │ │ │ + umullne r8, sl, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, r0, lsr #22 │ │ │ │ + umullne r8, sl, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3464 @ 0xd88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, lsr #22 │ │ │ │ + addne r8, sl, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3480 @ 0xd98 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, sl, r0, lsr fp │ │ │ │ + addne r8, sl, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #21 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r7, sl, r8, lsr fp │ │ │ │ + @ instruction: 0x108a8eb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, asr #22 │ │ │ │ + @ instruction: 0x108a8eb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl fp │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, r8, asr #22 │ │ │ │ + addne r8, sl, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1920 @ 0x780 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, sl, r0, asr fp │ │ │ │ + addne r8, sl, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1944 @ 0x798 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, asr fp │ │ │ │ + ldrdne r8, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, sl, r0, ror #22 │ │ │ │ + ldrdne r8, [sl], r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r7, sl, r8, ror #22 │ │ │ │ + addne r8, sl, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3320 @ 0xcf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, ror fp │ │ │ │ + addne r8, sl, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3336 @ 0xd08 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r7, sl, r8, ror fp │ │ │ │ + strdne r8, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #4016 @ 0xfb0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, sl, r0, lsl #23 │ │ │ │ + strdne r8, [sl], r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #4024 @ 0xfb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, lsl #23 │ │ │ │ + addne r8, sl, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #4040 @ 0xfc8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r7, sl, r0, fp │ │ │ │ + addne r8, sl, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3568] @ 0xfffff210 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - umullne r7, sl, r8, fp │ │ │ │ + addne r8, sl, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3576] @ 0xfffff208 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, lsr #23 │ │ │ │ + addne r8, sl, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r7, sl, r8, lsr #23 │ │ │ │ + addne r8, sl, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #368 @ 0x170 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - @ instruction: 0x108a7bb0 │ │ │ │ + addne r8, sl, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #376 @ 0x178 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a7bb8 │ │ │ │ + addne r8, sl, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #392 @ 0x188 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r7, sl, r0, asr #23 │ │ │ │ + addne r8, sl, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1864] @ 0xfffff8b8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, sl, r8, asr #23 │ │ │ │ + addne r8, sl, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1880] @ 0xfffff8a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], r0 │ │ │ │ + addne r8, sl, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r7, [sl], r8 │ │ │ │ + addne r8, sl, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2856 @ 0xb28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r7, sl, r0, ror #23 │ │ │ │ + addne r8, sl, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, ror #23 │ │ │ │ + addne r8, sl, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r7, [sl], r0 │ │ │ │ + addne r8, sl, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne r7, [sl], r8 │ │ │ │ + addne r8, sl, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1392] @ 0xfffffa90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, lsl #24 │ │ │ │ + addne r8, sl, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1408] @ 0xfffffa80 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r8, lsl #24 │ │ │ │ + addne r8, sl, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-856] @ 0xfffffca8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, sl, r0, lsl ip │ │ │ │ + addne r8, sl, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-864] @ 0xfffffca0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, lsl ip │ │ │ │ + umullne r8, sl, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-880] @ 0xfffffc90 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r0, lsr #24 │ │ │ │ + umullne r8, sl, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3936 @ 0xf60 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, sl, r8, lsr #24 │ │ │ │ + addne r8, sl, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3944 @ 0xf68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, lsr ip │ │ │ │ + addne r8, sl, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3960 @ 0xf78 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r8, lsr ip │ │ │ │ + @ instruction: 0x108a8fb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr r9 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, sl, r0, asr #24 │ │ │ │ + @ instruction: 0x108a8fb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, asr #24 │ │ │ │ + addne r8, sl, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl #19 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r0, asr ip │ │ │ │ + addne r8, sl, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r7, sl, r8, asr ip │ │ │ │ + ldrdne r8, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr ip │ │ │ │ + ldrdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, sl, r4, ror #24 │ │ │ │ + ldrdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl #27 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, sl, ip, ror #24 │ │ │ │ + addne r8, sl, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09d90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror ip │ │ │ │ + addne r8, sl, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #27 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, ip, ror ip │ │ │ │ + strdne r8, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2328 @ 0x918 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, sl, r4, lsl #25 │ │ │ │ + strdne r8, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2344 @ 0x928 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl #25 │ │ │ │ + addne r9, sl, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2360 @ 0x938 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r7, sl, r4, ip │ │ │ │ + addne r9, sl, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-912] @ 0xfffffc70 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r7, sl, ip, ip │ │ │ │ + addne r9, sl, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr #25 │ │ │ │ + addne r9, sl, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-936] @ 0xfffffc58 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r7, sl, ip, lsr #25 │ │ │ │ + addne r9, sl, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr #10 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108a7cb4 │ │ │ │ + addne r9, sl, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a7cbc │ │ │ │ + addne r9, sl, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror #10 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r7, sl, r4, asr #25 │ │ │ │ + addne r9, sl, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2920 @ 0xb68 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, sl, ip, asr #25 │ │ │ │ + addne r9, sl, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], r4 │ │ │ │ + addne r9, sl, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne r7, [sl], ip │ │ │ │ + addne r9, sl, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2440 @ 0x988 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, sl, r4, ror #25 │ │ │ │ + addne r9, sl, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2448 @ 0x990 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror #25 │ │ │ │ + addne r9, sl, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r7, [sl], r4 │ │ │ │ + addne r9, sl, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne r7, [sl], ip │ │ │ │ + addne r9, sl, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2936 @ 0xb78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsl #26 │ │ │ │ + addne r9, sl, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2952 @ 0xb88 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, ip, lsl #26 │ │ │ │ + addne r9, sl, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, asr r1 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r7, sl, r4, lsl sp │ │ │ │ + addne r9, sl, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsl sp │ │ │ │ + umullne r9, sl, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #2 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r4, lsr #26 │ │ │ │ + umullne r9, sl, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #3 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, sl, ip, lsr #26 │ │ │ │ + addne r9, sl, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, lsr sp │ │ │ │ + addne r9, sl, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r0, [r1, #24]! │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, ip, lsr sp │ │ │ │ + strhne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r7, sl, r4, asr #26 │ │ │ │ + strhne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #736 @ 0x2e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, asr #26 │ │ │ │ + addne r9, sl, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #752 @ 0x2f0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r7, sl, r4, asr sp │ │ │ │ + addne r9, sl, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3976] @ 0xfffff078 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, sl, ip, asr sp │ │ │ │ + ldrdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3992] @ 0xfffff068 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, ror #26 │ │ │ │ + ldrdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-4008] @ 0xfffff058 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r7, sl, ip, ror #26 │ │ │ │ + addne r9, sl, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1584 @ 0x630 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r7, sl, r4, ror sp │ │ │ │ + addne r9, sl, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1592 @ 0x638 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, ror sp │ │ │ │ + strdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1608 @ 0x648 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r7, sl, r4, lsl #27 │ │ │ │ + strdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #344 @ 0x158 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, sl, ip, lsl #27 │ │ │ │ + addne r9, sl, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #352 @ 0x160 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, r4, sp │ │ │ │ + addne r9, sl, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #368 @ 0x170 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - umullne r7, sl, ip, sp │ │ │ │ + addne r9, sl, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #40]! @ 0x28 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r7, sl, r4, lsr #27 │ │ │ │ + addne r9, sl, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, ip, lsr #27 │ │ │ │ + addne r9, sl, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl r3 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108a7db4 │ │ │ │ + addne r9, sl, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #16 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - @ instruction: 0x108a7dbc │ │ │ │ + addne r9, sl, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r4, asr #27 │ │ │ │ + addne r9, sl, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr r8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r8, asr #27 │ │ │ │ + addne r9, sl, r0, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #464 @ 0x1d0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne r7, [sl], r0 │ │ │ │ + addne r9, sl, r8, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #472 @ 0x1d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], r8 │ │ │ │ + addne r9, sl, r0, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #488 @ 0x1e8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r0, ror #27 │ │ │ │ + addne r9, sl, r8, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror #10 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r7, sl, r8, ror #27 │ │ │ │ + addne r9, sl, r0, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], r0 │ │ │ │ + addne r9, sl, r8, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl #11 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r7, [sl], r8 │ │ │ │ + addne r9, sl, r0, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-560] @ 0xfffffdd0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r7, sl, r0, lsl #28 │ │ │ │ + addne r9, sl, r8, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-568] @ 0xfffffdc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, lsl #28 │ │ │ │ + addne r9, sl, r0, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-584] @ 0xfffffdb8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r0, lsl lr │ │ │ │ + addne r9, sl, r8, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1408] @ 0xfffffa80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r7, sl, r8, lsl lr │ │ │ │ + umullne r9, sl, r0, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1416] @ 0xfffffa78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, lsr #28 │ │ │ │ + umullne r9, sl, r8, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1432] @ 0xfffffa68 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r8, lsr #28 │ │ │ │ + addne r9, sl, r0, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f12198 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, sl, r0, lsr lr │ │ │ │ + addne r9, sl, r8, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r2, [r1, #16]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, lsr lr │ │ │ │ + @ instruction: 0x108a91b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #3 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r0, asr #28 │ │ │ │ + @ instruction: 0x108a91b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1144] @ 0xfffffb88 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, sl, r8, asr #28 │ │ │ │ + addne r9, sl, r0, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, asr lr │ │ │ │ + addne r9, sl, r8, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1168] @ 0xfffffb70 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r8, asr lr │ │ │ │ + ldrdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2312 @ 0x908 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r7, sl, r0, ror #28 │ │ │ │ + ldrdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2320 @ 0x910 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, ror #28 │ │ │ │ + addne r9, sl, r0, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2336 @ 0x920 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r0, ror lr │ │ │ │ + addne r9, sl, r8, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2672] @ 0xfffff590 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r7, sl, r8, ror lr │ │ │ │ + strdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, lsl #29 │ │ │ │ + strdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r7, sl, r8, lsl #29 │ │ │ │ + addne r9, sl, r0, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr r5 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r7, sl, r0, lr │ │ │ │ + addne r9, sl, r8, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r7, sl, r8, lr │ │ │ │ + addne r9, sl, r0, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #10 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r7, sl, r0, lsr #29 │ │ │ │ + addne r9, sl, r8, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror #29 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, sl, r8, lsr #29 │ │ │ │ + addne r9, sl, r0, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a7eb0 │ │ │ │ + addne r9, sl, r8, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #30 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108a7eb8 │ │ │ │ + addne r9, sl, r0, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, sl, r0, asr #29 │ │ │ │ + addne r9, sl, r8, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2744 @ 0xab8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, asr #29 │ │ │ │ + addne r9, sl, r0, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2760 @ 0xac8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r7, [sl], r0 │ │ │ │ + addne r9, sl, r8, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1592] @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne r7, [sl], r8 │ │ │ │ + addne r9, sl, r0, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, ror #29 │ │ │ │ + addne r9, sl, r8, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1616] @ 0xfffff9b0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r8, ror #29 │ │ │ │ + addne r9, sl, r0, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2008 @ 0x7d8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne r7, [sl], r0 │ │ │ │ + addne r9, sl, r8, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2016 @ 0x7e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [sl], r8 │ │ │ │ + addne r9, sl, r0, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r0, lsl #30 │ │ │ │ + addne r9, sl, r8, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror #16 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r7, sl, r8, lsl #30 │ │ │ │ + addne r9, sl, r0, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, lsl pc │ │ │ │ + addne r9, sl, r8, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror r8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r7, sl, r8, lsl pc │ │ │ │ + umullne r9, sl, r0, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2152 @ 0x868 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, sl, r0, lsr #30 │ │ │ │ + umullne r9, sl, r8, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2160 @ 0x870 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, lsr #30 │ │ │ │ + addne r9, sl, r0, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2176 @ 0x880 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, sl, r0, lsr pc │ │ │ │ + addne r9, sl, r8, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, sl, r8, lsr pc │ │ │ │ + @ instruction: 0x108a92b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2288 @ 0x8f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, asr #30 │ │ │ │ + @ instruction: 0x108a92b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2304 @ 0x900 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r7, sl, r8, asr #30 │ │ │ │ + addne r9, sl, r0, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1880 @ 0x758 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, sl, r0, asr pc │ │ │ │ + addne r9, sl, r8, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1888 @ 0x760 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, asr pc │ │ │ │ + ldrdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1904 @ 0x770 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r7, sl, r0, ror #30 │ │ │ │ + ldrdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2168 @ 0x878 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, sl, r8, ror #30 │ │ │ │ + addne r9, sl, r0, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2176 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, ror pc │ │ │ │ + addne r9, sl, r8, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2192 @ 0x890 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, sl, r8, ror pc │ │ │ │ + strdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror #22 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r7, sl, r0, lsl #31 │ │ │ │ + strdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, lsl #31 │ │ │ │ + addne r9, sl, r0, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #23 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r7, sl, r0, pc @ │ │ │ │ + addne r9, sl, r8, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r7, sl, r8, pc @ │ │ │ │ + addne r9, sl, r0, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #936 @ 0x3a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r0, lsr #31 │ │ │ │ + addne r9, sl, r8, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, sl, r8, lsr #31 │ │ │ │ + addne r9, sl, r0, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1336 @ 0x538 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108a7fb0 │ │ │ │ + addne r9, sl, r8, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1352 @ 0x548 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a7fb8 │ │ │ │ + addne r9, sl, r0, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1368 @ 0x558 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, sl, r0, asr #31 │ │ │ │ + addne r9, sl, r8, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, sl, r8, asr #31 │ │ │ │ + addne r9, sl, r0, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [sl], r0 │ │ │ │ + addne r9, sl, r8, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r7, [sl], r8 │ │ │ │ + addne r9, sl, r0, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1568] @ 0xfffff9e0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r7, sl, r0, ror #31 │ │ │ │ + addne r9, sl, r8, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, sl, r8, ror #31 │ │ │ │ + addne r9, sl, r0, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1592] @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - strdne r7, [sl], r0 │ │ │ │ + addne r9, sl, r8, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1648 @ 0x670 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r7, [sl], r8 │ │ │ │ + addne r9, sl, r0, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1664 @ 0x680 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0 │ │ │ │ + addne r9, sl, r8, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1680 @ 0x690 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, r8 │ │ │ │ + addne r9, sl, r0, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #10 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, r0, lsl r0 │ │ │ │ + addne r9, sl, r8, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, lsl r0 │ │ │ │ + umullne r9, sl, r0, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr #10 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r8, sl, r0, lsr #32 │ │ │ │ + umullne r9, sl, r8, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr #27 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r8, sl, r8, lsr #32 │ │ │ │ + addne r9, sl, r0, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, lsr r0 │ │ │ │ + addne r9, sl, r8, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #27 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r8, sl, r8, lsr r0 │ │ │ │ + @ instruction: 0x108a93b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl pc │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r8, sl, r0, asr #32 │ │ │ │ + @ instruction: 0x108a93b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, asr #32 │ │ │ │ + addne r9, sl, r0, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr pc │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r8, sl, r0, asr r0 │ │ │ │ + addne r9, sl, r8, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2384 @ 0x950 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r8, sl, r8, asr r0 │ │ │ │ + ldrdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2400 @ 0x960 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, rrx │ │ │ │ + ldrdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2416 @ 0x970 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, r8, rrx │ │ │ │ + addne r9, sl, r0, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1792] @ 0xfffff900 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r8, sl, r0, ror r0 │ │ │ │ + addne r9, sl, r8, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1800] @ 0xfffff8f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, ror r0 │ │ │ │ + strdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1816] @ 0xfffff8e8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, r0, lsl #1 │ │ │ │ + strdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r8, sl, r8, lsl #1 │ │ │ │ + addne r9, sl, r0, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, r0, r0 │ │ │ │ + addne r9, sl, r8, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r8, sl, r8, r0 │ │ │ │ + addne r9, sl, r0, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-864] @ 0xfffffca0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r8, sl, r0, lsr #1 │ │ │ │ + addne r9, sl, r8, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, lsr #1 │ │ │ │ + addne r9, sl, r0, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - strhne r8, [sl], r0 │ │ │ │ + addne r9, sl, r8, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r0, [r1, #0]! │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strhne r8, [sl], r8 @ │ │ │ │ + addne r9, sl, r0, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, asr #1 │ │ │ │ + addne r9, sl, r8, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r0, [r1, #0]! │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ - addne r8, sl, r8, asr #1 │ │ │ │ + addne r9, sl, r0, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2768 @ 0xad0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r8, [sl], r0 │ │ │ │ + addne r9, sl, r8, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r8, [sl], r8 @ │ │ │ │ + addne r9, sl, r0, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ - addne r8, sl, r0, ror #1 │ │ │ │ + addne r9, sl, r8, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2488] @ 0xfffff648 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r8, sl, r8, ror #1 │ │ │ │ + addne r9, sl, r0, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], r0 │ │ │ │ + addne r9, sl, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2512] @ 0xfffff630 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne r8, [sl], r8 @ │ │ │ │ + addne r9, sl, r0, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #1 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r8, sl, r0, lsl #2 │ │ │ │ + addne r9, sl, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0b090 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, lsl #2 │ │ │ │ + addne r9, sl, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #1 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r8, sl, r0, lsl r1 │ │ │ │ + addne r9, sl, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r8, sl, r8, lsl r1 │ │ │ │ + umullne r9, sl, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, lsr #2 │ │ │ │ + umullne r9, sl, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1288 @ 0x508 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r8, sl, r8, lsr #2 │ │ │ │ + addne r9, sl, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1248 @ 0x4e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, r0, lsr r1 │ │ │ │ + addne r9, sl, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1256 @ 0x4e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, lsr r1 │ │ │ │ + @ instruction: 0x108a94b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r0, asr #2 │ │ │ │ + @ instruction: 0x108a94b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1776 @ 0x6f0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r8, sl, r8, asr #2 │ │ │ │ + addne r9, sl, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1792 @ 0x700 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, asr r1 │ │ │ │ + addne r9, sl, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1808 @ 0x710 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r8, asr r1 │ │ │ │ + ldrdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror lr │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r0, ror #2 │ │ │ │ + ldrdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, ror #2 │ │ │ │ + addne r9, sl, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07e98 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r8, sl, r0, ror r1 │ │ │ │ + addne r9, sl, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #632 @ 0x278 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r8, sl, r8, ror r1 │ │ │ │ + strdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #648 @ 0x288 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, lsl #3 │ │ │ │ + strdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #664 @ 0x298 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, r8, lsl #3 │ │ │ │ + addne r9, sl, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r8, sl, r0, r1 │ │ │ │ + addne r9, sl, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2592] @ 0xfffff5e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, r8, r1 │ │ │ │ + addne r9, sl, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2608] @ 0xfffff5d0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, r0, lsr #3 │ │ │ │ + addne r9, sl, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r8, sl, r8, lsr #3 │ │ │ │ + addne r9, sl, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3760] @ 0xfffff150 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a81b0 │ │ │ │ + addne r9, sl, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3776] @ 0xfffff140 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108a81b8 │ │ │ │ + addne r9, sl, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1376] @ 0xfffffaa0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r8, sl, r0, asr #3 │ │ │ │ + addne r9, sl, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, asr #3 │ │ │ │ + addne r9, sl, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1400] @ 0xfffffa88 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r8, [sl], r0 │ │ │ │ + addne r9, sl, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1304] @ 0xfffffae8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne r8, [sl], r8 @ │ │ │ │ + addne r9, sl, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1312] @ 0xfffffae0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, ror #3 │ │ │ │ + addne r9, sl, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1328] @ 0xfffffad0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, r8, ror #3 │ │ │ │ + addne r9, sl, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne r8, [sl], r0 │ │ │ │ + addne r9, sl, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], r8 @ │ │ │ │ + addne r9, sl, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #28 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, r0, lsl #4 │ │ │ │ + addne r9, sl, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr r1 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r8, sl, r8, lsl #4 │ │ │ │ + addne r9, sl, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, lsl r2 │ │ │ │ + addne r9, sl, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr r1 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r8, sl, r8, lsl r2 │ │ │ │ + umullne r9, sl, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1056 @ 0x420 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, r0, lsr #4 │ │ │ │ + umullne r9, sl, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1064 @ 0x428 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, lsr #4 │ │ │ │ + addne r9, sl, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1080 @ 0x438 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r0, lsr r2 │ │ │ │ + addne r9, sl, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #4088 @ 0xff8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, r8, lsr r2 │ │ │ │ + @ instruction: 0x108a95b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, asr #4 │ │ │ │ + @ instruction: 0x108a95b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #16 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r8, sl, r8, asr #4 │ │ │ │ + addne r9, sl, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r8, sl, r0, asr r2 │ │ │ │ + addne r9, sl, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, asr r2 │ │ │ │ + ldrdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r0, [r1, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r8, sl, r0, ror #4 │ │ │ │ + ldrdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r8, sl, r8, ror #4 │ │ │ │ + addne r9, sl, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, ror r2 │ │ │ │ + addne r9, sl, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r8, ror r2 │ │ │ │ + strdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r8, sl, r0, lsl #5 │ │ │ │ + strdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, lsl #5 │ │ │ │ + addne r9, sl, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr r1 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne r8, sl, r0, r2 │ │ │ │ + addne r9, sl, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #0, 14 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r8, sl, r8, r2 │ │ │ │ + addne r9, sl, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, lsr #5 │ │ │ │ + addne r9, sl, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, r8, lsr #5 │ │ │ │ + addne r9, sl, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr #22 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - @ instruction: 0x108a82b0 │ │ │ │ + addne r9, sl, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a82b8 │ │ │ │ + addne r9, sl, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror fp │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, r0, asr #5 │ │ │ │ + addne r9, sl, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2304 @ 0x900 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r8, sl, r8, asr #5 │ │ │ │ + addne r9, sl, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2312 @ 0x908 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r8, [sl], r0 │ │ │ │ + addne r9, sl, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2328 @ 0x918 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r8, [sl], r8 @ │ │ │ │ + addne r9, sl, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, ror #5 │ │ │ │ + addne r9, sl, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, ror #5 │ │ │ │ + addne r9, sl, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne r8, [sl], r0 │ │ │ │ + addne r9, sl, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r8, [sl], r8 @ │ │ │ │ + addne r9, sl, r0, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3560 @ 0xde8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, lsl #6 │ │ │ │ + addne r9, sl, r8, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3576 @ 0xdf8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r8, lsl #6 │ │ │ │ + addne r9, sl, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r8, sl, r0, lsl r3 │ │ │ │ + addne r9, sl, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #160, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, lsl r3 │ │ │ │ + umullne r9, sl, r0, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #176, 4 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r0, lsr #6 │ │ │ │ + umullne r9, sl, r8, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r8, sl, r8, lsr #6 │ │ │ │ + addne r9, sl, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3216 @ 0xc90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, lsr r3 │ │ │ │ + addne r9, sl, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3232 @ 0xca0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r8, lsr r3 │ │ │ │ + @ instruction: 0x108a96b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #7 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r8, sl, r0, asr #6 │ │ │ │ + @ instruction: 0x108a96b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, asr #6 │ │ │ │ + addne r9, sl, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #56]! @ 0x38 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r0, asr r3 │ │ │ │ + addne r9, sl, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3040] @ 0xfffff420 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, r8, asr r3 │ │ │ │ + ldrdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3064] @ 0xfffff408 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, ror #6 │ │ │ │ + ldrdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3080] @ 0xfffff3f8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, r8, ror #6 │ │ │ │ + addne r9, sl, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r0, ror r3 │ │ │ │ + addne r9, sl, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #432 @ 0x1b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, ror r3 │ │ │ │ + strdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #448 @ 0x1c0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, r0, lsl #7 │ │ │ │ + strdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2896 @ 0xb50 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r8, sl, r8, lsl #7 │ │ │ │ + addne r9, sl, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2912 @ 0xb60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, r0, r3 │ │ │ │ + addne r9, sl, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r8, sl, r8, r3 │ │ │ │ + addne r9, sl, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1560] @ 0xfffff9e8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r0, lsr #7 │ │ │ │ + addne r9, sl, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, lsr #7 │ │ │ │ + addne r9, sl, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1592] @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - @ instruction: 0x108a83b0 │ │ │ │ + addne r9, sl, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror #10 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108a83b8 │ │ │ │ + addne r9, sl, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, asr #7 │ │ │ │ + addne r9, sl, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #11 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r8, asr #7 │ │ │ │ + addne r9, sl, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2968] @ 0xfffff468 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r8, [sl], r0 │ │ │ │ + addne r9, sl, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2976] @ 0xfffff460 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r8, [sl], r8 @ │ │ │ │ + addne r9, sl, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2992] @ 0xfffff450 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r8, sl, r0, ror #7 │ │ │ │ + addne r9, sl, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1168 @ 0x490 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r8, sl, r8, ror #7 │ │ │ │ + addne r9, sl, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1176 @ 0x498 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], r0 │ │ │ │ + addne r9, sl, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - strdne r8, [sl], r8 @ │ │ │ │ + addne r9, sl, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09e98 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r8, sl, r0, lsl #8 │ │ │ │ + addne r9, sl, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, lsl #8 │ │ │ │ + addne r9, sl, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r8, sl, r0, lsl r4 │ │ │ │ + addne r9, sl, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1544 @ 0x608 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r8, sl, r8, lsl r4 │ │ │ │ + umullne r9, sl, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1560 @ 0x618 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, lsr #8 │ │ │ │ + umullne r9, sl, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1576 @ 0x628 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, r8, lsr #8 │ │ │ │ + addne r9, sl, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2360] @ 0xfffff6c8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r8, sl, r0, lsr r4 │ │ │ │ + addne r9, sl, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, lsr r4 │ │ │ │ + @ instruction: 0x108a97b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, r0, asr #8 │ │ │ │ + @ instruction: 0x108a97b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-936] @ 0xfffffc58 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r8, sl, r8, asr #8 │ │ │ │ + addne r9, sl, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-952] @ 0xfffffc48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, asr r4 │ │ │ │ + addne r9, sl, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-968] @ 0xfffffc38 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r8, sl, r8, asr r4 │ │ │ │ + ldrdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #968 @ 0x3c8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, r0, ror #8 │ │ │ │ + ldrdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #992 @ 0x3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, ror #8 │ │ │ │ + addne r9, sl, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1008 @ 0x3f0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r0, ror r4 │ │ │ │ + addne r9, sl, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #32]! │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, r8, ror r4 │ │ │ │ + strdne r9, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, lsl #9 │ │ │ │ + strdne r9, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #40]! @ 0x28 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r8, lsl #9 │ │ │ │ + addne r9, sl, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1056 @ 0x420 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r8, sl, r0, r4 │ │ │ │ + addne r9, sl, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1080 @ 0x438 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, r8, r4 │ │ │ │ + addne r9, sl, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1096 @ 0x448 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r0, lsr #9 │ │ │ │ + addne r9, sl, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #128]! @ 0x80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, r8, lsr #9 │ │ │ │ + addne r9, sl, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a84b0 │ │ │ │ + addne r9, sl, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl r9 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - @ instruction: 0x108a84b8 │ │ │ │ + addne r9, sl, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, r0, asr #9 │ │ │ │ + addne r9, sl, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3472 @ 0xd90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r8, asr #9 │ │ │ │ + addne r9, sl, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3488 @ 0xda0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - ldrdne r8, [sl], r0 │ │ │ │ + addne r9, sl, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11d98 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne r8, [sl], r8 @ │ │ │ │ + addne r9, sl, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r0, ror #9 │ │ │ │ + addne r9, sl, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #27 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r8, ror #9 │ │ │ │ + addne r9, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #18 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror r9 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #208 @ 0xd0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, r4, lsl #10 │ │ │ │ + addne r9, sl, ip, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #232 @ 0xe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl #10 │ │ │ │ + addne r9, sl, r4, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #248 @ 0xf8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r4, lsl r5 │ │ │ │ + addne r9, sl, ip, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl #6 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, ip, lsl r5 │ │ │ │ + umullne r9, sl, r4, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr #10 │ │ │ │ + umullne r9, sl, ip, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr r3 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, ip, lsr #10 │ │ │ │ + addne r9, sl, r4, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3680 @ 0xe60 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, r4, lsr r5 │ │ │ │ + addne r9, sl, ip, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3704 @ 0xe78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr r5 │ │ │ │ + @ instruction: 0x108a98b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3720 @ 0xe88 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r4, asr #10 │ │ │ │ + @ instruction: 0x108a98bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #120 @ 0x78 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r8, sl, ip, asr #10 │ │ │ │ + addne r9, sl, r4, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #136 @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr r5 │ │ │ │ + addne r9, sl, ip, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #152 @ 0x98 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r8, sl, ip, asr r5 │ │ │ │ + ldrdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2336 @ 0x920 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, r4, ror #10 │ │ │ │ + ldrdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2344 @ 0x928 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror #10 │ │ │ │ + addne r9, sl, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2360 @ 0x938 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r8, sl, r4, ror r5 │ │ │ │ + addne r9, sl, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1136] @ 0xfffffb90 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, ip, ror r5 │ │ │ │ + strdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1160] @ 0xfffffb78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl #11 │ │ │ │ + strdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1176] @ 0xfffffb68 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r8, sl, ip, lsl #11 │ │ │ │ + addne r9, sl, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1320] @ 0xfffffad8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne r8, sl, r4, r5 │ │ │ │ + addne r9, sl, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1336] @ 0xfffffac8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, ip, r5 │ │ │ │ + addne r9, sl, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1352] @ 0xfffffab8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r8, sl, r4, lsr #11 │ │ │ │ + addne r9, sl, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3128] @ 0xfffff3c8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r8, sl, ip, lsr #11 │ │ │ │ + addne r9, sl, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3136] @ 0xfffff3c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a85b4 │ │ │ │ + addne r9, sl, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3152] @ 0xfffff3b0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108a85bc │ │ │ │ + addne r9, sl, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3736] @ 0xfffff168 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r8, sl, r4, asr #11 │ │ │ │ + addne r9, sl, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr #11 │ │ │ │ + addne r9, sl, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3768] @ 0xfffff148 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3376 @ 0xd30 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3384 @ 0xd38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror #11 │ │ │ │ + addne r9, sl, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3400 @ 0xd48 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, ip, ror #11 │ │ │ │ + addne r9, sl, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2088 @ 0x828 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2104 @ 0x838 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2120 @ 0x848 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r8, sl, r4, lsl #12 │ │ │ │ + addne r9, sl, ip, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r8, sl, ip, lsl #12 │ │ │ │ + addne r9, sl, r4, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #256 @ 0x100 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl r6 │ │ │ │ + addne r9, sl, ip, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #272 @ 0x110 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r8, sl, ip, lsl r6 │ │ │ │ + umullne r9, sl, r4, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3856 @ 0xf10 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r8, sl, r4, lsr #12 │ │ │ │ + umullne r9, sl, ip, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3872 @ 0xf20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr #12 │ │ │ │ + addne r9, sl, r4, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3888 @ 0xf30 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, r4, lsr r6 │ │ │ │ + addne r9, sl, ip, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r8, sl, ip, lsr r6 │ │ │ │ + @ instruction: 0x108a99b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr #12 │ │ │ │ + @ instruction: 0x108a99bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, ip, asr #12 │ │ │ │ + addne r9, sl, r4, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1864 @ 0x748 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r8, sl, r4, asr r6 │ │ │ │ + addne r9, sl, ip, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1880 @ 0x758 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr r6 │ │ │ │ + ldrdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1896 @ 0x768 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, r4, ror #12 │ │ │ │ + ldrdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1760 @ 0x6e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r8, sl, ip, ror #12 │ │ │ │ + addne r9, sl, r4, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1776 @ 0x6f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror r6 │ │ │ │ + addne r9, sl, ip, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1792 @ 0x700 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, ip, ror r6 │ │ │ │ + strdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2000 @ 0x7d0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r8, sl, r4, lsl #13 │ │ │ │ + strdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2016 @ 0x7e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl #13 │ │ │ │ + addne r9, sl, r4, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r8, sl, r4, r6 │ │ │ │ + addne r9, sl, ip, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1368 @ 0x558 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r8, sl, ip, r6 │ │ │ │ + addne r9, sl, r4, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1376 @ 0x560 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr #13 │ │ │ │ + addne r9, sl, ip, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1392 @ 0x570 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, ip, lsr #13 │ │ │ │ + addne r9, sl, r4, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #376 @ 0x178 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - @ instruction: 0x108a86b4 │ │ │ │ + addne r9, sl, ip, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #400 @ 0x190 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a86bc │ │ │ │ + addne r9, sl, r4, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, r4, asr #13 │ │ │ │ + addne r9, sl, ip, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr #13 │ │ │ │ + addne r9, sl, r4, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-936] @ 0xfffffc58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-952] @ 0xfffffc48 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11090 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r4, ror #13 │ │ │ │ + addne r9, sl, ip, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror #13 │ │ │ │ + addne r9, sl, r4, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #0]! │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1776 @ 0x6f0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1792 @ 0x700 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl #14 │ │ │ │ + addne r9, sl, ip, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1808 @ 0x710 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, ip, lsl #14 │ │ │ │ + addne r9, sl, r4, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #152]! @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl r7 │ │ │ │ + addne r9, sl, ip, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl r7 │ │ │ │ + umullne r9, sl, r4, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r0, [r1, #152]! @ 0x98 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, r4, lsr #14 │ │ │ │ + umullne r9, sl, ip, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1552] @ 0xfffff9f0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r8, sl, ip, lsr #14 │ │ │ │ + addne r9, sl, r4, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1560] @ 0xfffff9e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr r7 │ │ │ │ + addne r9, sl, ip, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, ip, lsr r7 │ │ │ │ + @ instruction: 0x108a9ab4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-200] @ 0xffffff38 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r8, sl, r4, asr #14 │ │ │ │ + @ instruction: 0x108a9abc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr #14 │ │ │ │ + addne r9, sl, r4, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-240] @ 0xffffff10 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, r4, asr r7 │ │ │ │ + addne r9, sl, ip, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3296] @ 0xfffff320 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r8, sl, ip, asr r7 │ │ │ │ + ldrdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror #14 │ │ │ │ + ldrdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3320] @ 0xfffff308 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, ip, ror #14 │ │ │ │ + addne r9, sl, r4, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr r3 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r8, sl, r4, ror r7 │ │ │ │ + addne r9, sl, ip, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror r7 │ │ │ │ + strdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr r3 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r4, lsl #15 │ │ │ │ + strdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr lr │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, ip, lsl #15 │ │ │ │ + addne r9, sl, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, r4, r7 │ │ │ │ + addne r9, sl, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr lr │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne r8, sl, ip, r7 │ │ │ │ + addne r9, sl, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3784 @ 0xec8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r8, sl, r4, lsr #15 │ │ │ │ + addne r9, sl, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3800 @ 0xed8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr #15 │ │ │ │ + addne r9, sl, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3816 @ 0xee8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108a87b4 │ │ │ │ + addne r9, sl, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3416 @ 0xd58 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108a87bc │ │ │ │ + addne r9, sl, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3424 @ 0xd60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr #15 │ │ │ │ + addne r9, sl, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3440 @ 0xd70 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r8, sl, ip, asr #15 │ │ │ │ + addne r9, sl, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-208] @ 0xffffff30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-216] @ 0xffffff28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-232] @ 0xffffff18 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r8, sl, r4, ror #15 │ │ │ │ + addne r9, sl, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r8, sl, ip, ror #15 │ │ │ │ + addne r9, sl, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2152] @ 0xfffff798 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2168] @ 0xfffff788 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1104 @ 0x450 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r8, sl, r4, lsl #16 │ │ │ │ + addne r9, sl, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1120 @ 0x460 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl #16 │ │ │ │ + addne r9, sl, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1136 @ 0x470 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r8, sl, r4, lsl r8 │ │ │ │ + addne r9, sl, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #520 @ 0x208 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r8, sl, ip, lsl r8 │ │ │ │ + umullne r9, sl, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #528 @ 0x210 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr #16 │ │ │ │ + umullne r9, sl, ip, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #544 @ 0x220 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, ip, lsr #16 │ │ │ │ + addne r9, sl, r4, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3496 @ 0xda8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, r4, lsr r8 │ │ │ │ + addne r9, sl, ip, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3504 @ 0xdb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr r8 │ │ │ │ + @ instruction: 0x108a9bb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3520 @ 0xdc0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r8, sl, r4, asr #16 │ │ │ │ + @ instruction: 0x108a9bbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, ip, asr #16 │ │ │ │ + addne r9, sl, r4, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr r8 │ │ │ │ + addne r9, sl, ip, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, ip, asr r8 │ │ │ │ + ldrdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1992] @ 0xfffff838 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r4, ror #16 │ │ │ │ + ldrdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2008] @ 0xfffff828 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror #16 │ │ │ │ + addne r9, sl, r4, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2024] @ 0xfffff818 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r4, ror r8 │ │ │ │ + addne r9, sl, ip, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr ip │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, ip, ror r8 │ │ │ │ + strdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl #17 │ │ │ │ + strdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror ip │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, ip, lsl #17 │ │ │ │ + addne r9, sl, r4, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #9 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r8, sl, r4, r8 │ │ │ │ + addne r9, sl, ip, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11490 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, ip, r8 │ │ │ │ + addne r9, sl, r4, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #9 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r4, lsr #17 │ │ │ │ + addne r9, sl, ip, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2072] @ 0xfffff7e8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, ip, lsr #17 │ │ │ │ + addne r9, sl, r4, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a88b4 │ │ │ │ + addne r9, sl, ip, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2104] @ 0xfffff7c8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - @ instruction: 0x108a88bc │ │ │ │ + addne r9, sl, r4, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #10 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r4, asr #17 │ │ │ │ + addne r9, sl, ip, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr #17 │ │ │ │ + addne r9, sl, r4, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #10 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1128 @ 0x468 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1144 @ 0x478 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror #17 │ │ │ │ + addne r9, sl, ip, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1160 @ 0x488 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, ip, ror #17 │ │ │ │ + addne r9, sl, r4, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #25 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r2, [r1, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #25 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r4, lsl #18 │ │ │ │ + addne r9, sl, ip, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #12 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, ip, lsl #18 │ │ │ │ + addne r9, sl, r4, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl r9 │ │ │ │ + addne r9, sl, ip, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #12 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, ip, lsl r9 │ │ │ │ + umullne r9, sl, r4, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3352 @ 0xd18 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r4, lsr #18 │ │ │ │ + umullne r9, sl, ip, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr #18 │ │ │ │ + addne r9, sl, r4, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3384 @ 0xd38 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r4, lsr r9 │ │ │ │ + addne r9, sl, ip, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r8, sl, ip, lsr r9 │ │ │ │ + @ instruction: 0x108a9cb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1704 @ 0x6a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr #18 │ │ │ │ + @ instruction: 0x108a9cbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1720 @ 0x6b8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r8, sl, ip, asr #18 │ │ │ │ + addne r9, sl, r4, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r1, [r1, #64]! @ 0x40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r4, asr r9 │ │ │ │ + addne r9, sl, ip, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror #9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr r9 │ │ │ │ + ldrdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #64]! @ 0x40 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, r4, ror #18 │ │ │ │ + ldrdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, ip, ror #18 │ │ │ │ + addne r9, sl, r4, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1224 @ 0x4c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror r9 │ │ │ │ + addne r9, sl, ip, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1240 @ 0x4d8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r8, sl, ip, ror r9 │ │ │ │ + strdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3432 @ 0xd68 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r4, lsl #19 │ │ │ │ + strdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl #19 │ │ │ │ + addne r9, sl, r4, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3464 @ 0xd88 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - umullne r8, sl, r4, r9 │ │ │ │ + addne r9, sl, ip, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r8, sl, ip, r9 │ │ │ │ + addne r9, sl, r4, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr #19 │ │ │ │ + addne r9, sl, ip, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r8, sl, ip, lsr #19 │ │ │ │ + addne r9, sl, r4, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - @ instruction: 0x108a89b4 │ │ │ │ + addne r9, sl, ip, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a89bc │ │ │ │ + addne r9, sl, r4, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror #6 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r8, sl, r4, asr #19 │ │ │ │ + addne r9, sl, ip, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3104 @ 0xc20 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, ip, asr #19 │ │ │ │ + addne r9, sl, r4, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3112 @ 0xc28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2128 @ 0x850 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r8, sl, r4, ror #19 │ │ │ │ + addne r9, sl, ip, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2136 @ 0x858 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror #19 │ │ │ │ + addne r9, sl, r4, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2152 @ 0x868 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl #20 │ │ │ │ + addne r9, sl, ip, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, ip, lsl #20 │ │ │ │ + addne r9, sl, r4, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #25 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r4, lsl sl │ │ │ │ + addne r9, sl, ip, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl sl │ │ │ │ + umullne r9, sl, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #25 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, r4, lsr #20 │ │ │ │ + umullne r9, sl, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #22 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, ip, lsr #20 │ │ │ │ + addne r9, sl, r4, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr sl │ │ │ │ + addne r9, sl, ip, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #22 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, ip, lsr sl │ │ │ │ + @ instruction: 0x108a9db4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #560 @ 0x230 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r8, sl, r4, asr #20 │ │ │ │ + @ instruction: 0x108a9dbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #568 @ 0x238 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr #20 │ │ │ │ + addne r9, sl, r4, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #584 @ 0x248 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r8, sl, r4, asr sl │ │ │ │ + addne r9, sl, ip, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, asr r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r8, sl, ip, asr sl │ │ │ │ + ldrdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror #20 │ │ │ │ + ldrdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #16 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, ip, ror #20 │ │ │ │ + addne r9, sl, r4, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #25 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, r4, ror sl │ │ │ │ + addne r9, sl, ip, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror sl │ │ │ │ + strdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl #26 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, r4, lsl #21 │ │ │ │ + strdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsl sp │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, ip, lsl #21 │ │ │ │ + addne r9, sl, r4, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, r4, sl │ │ │ │ + addne r9, sl, ip, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr sp │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne r8, sl, ip, sl │ │ │ │ + addne r9, sl, r4, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2488] @ 0xfffff648 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r8, sl, r4, lsr #21 │ │ │ │ + addne r9, sl, ip, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr #21 │ │ │ │ + addne r9, sl, r4, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2512] @ 0xfffff630 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108a8ab4 │ │ │ │ + addne r9, sl, ip, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror r0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108a8abc │ │ │ │ + addne r9, sl, r4, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr #21 │ │ │ │ + addne r9, sl, ip, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06090 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, ip, asr #21 │ │ │ │ + addne r9, sl, r4, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #26 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #26 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r8, sl, r4, ror #21 │ │ │ │ + addne r9, sl, ip, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #600 @ 0x258 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r8, sl, ip, ror #21 │ │ │ │ + addne r9, sl, r4, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #616 @ 0x268 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #632 @ 0x278 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r8, sl, r4, lsl #22 │ │ │ │ + addne r9, sl, ip, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl #22 │ │ │ │ + addne r9, sl, r4, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1224 @ 0x4c8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, r4, lsl fp │ │ │ │ + addne r9, sl, ip, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-544] @ 0xfffffde0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r8, sl, ip, lsl fp │ │ │ │ + umullne r9, sl, r4, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-552] @ 0xfffffdd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr #22 │ │ │ │ + umullne r9, sl, ip, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-568] @ 0xfffffdc8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r8, sl, ip, lsr #22 │ │ │ │ + addne r9, sl, r4, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, r4, lsr fp │ │ │ │ + addne r9, sl, ip, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3088 @ 0xc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr fp │ │ │ │ + @ instruction: 0x108a9eb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3104 @ 0xc20 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r8, sl, r4, asr #22 │ │ │ │ + @ instruction: 0x108a9ebc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3064 @ 0xbf8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r8, sl, ip, asr #22 │ │ │ │ + addne r9, sl, r4, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr fp │ │ │ │ + addne r9, sl, ip, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, ip, asr fp │ │ │ │ + ldrdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3888 @ 0xf30 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, r4, ror #22 │ │ │ │ + ldrdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3912 @ 0xf48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror #22 │ │ │ │ + addne r9, sl, r4, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3928 @ 0xf58 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r8, sl, r4, ror fp │ │ │ │ + addne r9, sl, ip, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3800 @ 0xed8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r8, sl, ip, ror fp │ │ │ │ + strdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3808 @ 0xee0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl #23 │ │ │ │ + strdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3824 @ 0xef0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r8, sl, ip, lsl #23 │ │ │ │ + addne r9, sl, r4, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r8, sl, r4, fp │ │ │ │ + addne r9, sl, ip, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, ip, fp │ │ │ │ + addne r9, sl, r4, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1544 @ 0x608 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r4, lsr #23 │ │ │ │ + addne r9, sl, ip, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-336] @ 0xfffffeb0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r8, sl, ip, lsr #23 │ │ │ │ + addne r9, sl, r4, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a8bb4 │ │ │ │ + addne r9, sl, ip, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108a8bbc │ │ │ │ + addne r9, sl, r4, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr r1 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r8, sl, r4, asr #23 │ │ │ │ + addne r9, sl, ip, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr #23 │ │ │ │ + addne r9, sl, r4, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror r1 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-560] @ 0xfffffdd0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-584] @ 0xfffffdb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror #23 │ │ │ │ + addne r9, sl, ip, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-600] @ 0xfffffda8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r8, sl, ip, ror #23 │ │ │ │ + addne r9, sl, r4, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1176 @ 0x498 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne r9, sl, ip, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne r9, sl, r4, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r8, sl, r4, lsl #24 │ │ │ │ + addne r9, sl, ip, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3064 @ 0xbf8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, ip, lsl #24 │ │ │ │ + addne r9, sl, r4, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3088 @ 0xc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl ip │ │ │ │ + addne r9, sl, ip, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3104 @ 0xc20 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r8, sl, ip, lsl ip │ │ │ │ + umullne r9, sl, r4, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr #24 │ │ │ │ + umullne r9, sl, ip, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr #24 │ │ │ │ + addne r9, sl, r4, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r8, sl, r4, lsr ip │ │ │ │ + addne r9, sl, ip, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1720 @ 0x6b8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r8, sl, ip, lsr ip │ │ │ │ + @ instruction: 0x108a9fb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1752 @ 0x6d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr #24 │ │ │ │ + @ instruction: 0x108a9fbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1768 @ 0x6e8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, ip, asr #24 │ │ │ │ + addne r9, sl, r4, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3496] @ 0xfffff258 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r8, sl, r4, asr ip │ │ │ │ + addne r9, sl, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr ip │ │ │ │ + ldrdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, r4, ror #24 │ │ │ │ + ldrdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2840 @ 0xb18 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r8, sl, ip, ror #24 │ │ │ │ + addne r9, sl, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2856 @ 0xb28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror ip │ │ │ │ + addne r9, sl, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2872 @ 0xb38 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r8, sl, ip, ror ip │ │ │ │ + strdne r9, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r8, sl, r4, lsl #25 │ │ │ │ + strdne r9, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3176] @ 0xfffff398 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl #25 │ │ │ │ + addne sl, sl, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3192] @ 0xfffff388 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r8, sl, r4, ip │ │ │ │ + addne sl, sl, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r8, sl, ip, ip │ │ │ │ + addne sl, sl, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-416] @ 0xfffffe60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr #25 │ │ │ │ + addne sl, sl, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r8, sl, ip, lsr #25 │ │ │ │ + addne sl, sl, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-760] @ 0xfffffd08 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108a8cb4 │ │ │ │ + addne sl, sl, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-792] @ 0xfffffce8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a8cbc │ │ │ │ + addne sl, sl, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-808] @ 0xfffffcd8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, r4, asr #25 │ │ │ │ + addne sl, sl, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10298 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r8, sl, ip, asr #25 │ │ │ │ + addne sl, sl, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #32]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne sl, sl, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #5 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne sl, sl, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #200 @ 0xc8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r8, sl, r4, ror #25 │ │ │ │ + addne sl, sl, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #216 @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror #25 │ │ │ │ + addne sl, sl, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #232 @ 0xe8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne sl, sl, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror r2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne sl, sl, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl #26 │ │ │ │ + addne sl, sl, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0d298 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r8, sl, ip, lsl #26 │ │ │ │ + addne sl, sl, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1568] @ 0xfffff9e0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r8, sl, r4, lsl sp │ │ │ │ + addne sl, sl, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1584] @ 0xfffff9d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl sp │ │ │ │ + umullne sl, sl, r4, r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r8, sl, r4, lsr #26 │ │ │ │ + umullne sl, sl, ip, r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, ip, lsr #26 │ │ │ │ + addne sl, sl, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr sp │ │ │ │ + addne sl, sl, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3392] @ 0xfffff2c0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r8, sl, ip, lsr sp │ │ │ │ + strhne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3344 @ 0xd10 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r8, sl, r4, asr #26 │ │ │ │ + strhne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr #26 │ │ │ │ + addne sl, sl, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3384 @ 0xd38 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r8, sl, r4, asr sp │ │ │ │ + addne sl, sl, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0ff90 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r8, sl, ip, asr sp │ │ │ │ + ldrdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq pc, [r0, #240]! @ 0xf0 @ │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror #26 │ │ │ │ + ldrdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq pc, r0, asr #31 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r8, sl, ip, ror #26 │ │ │ │ + addne sl, sl, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r8, sl, r4, ror sp │ │ │ │ + addne sl, sl, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror sp │ │ │ │ + strdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #30 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r8, sl, r4, lsl #27 │ │ │ │ + strdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2056] @ 0xfffff7f8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r8, sl, ip, lsl #27 │ │ │ │ + addne sl, sl, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, r4, sp │ │ │ │ + addne sl, sl, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2104] @ 0xfffff7c8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne r8, sl, ip, sp │ │ │ │ + addne sl, sl, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1952 @ 0x7a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r8, sl, r4, lsr #27 │ │ │ │ + addne sl, sl, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1968 @ 0x7b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr #27 │ │ │ │ + addne sl, sl, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1984 @ 0x7c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - @ instruction: 0x108a8db4 │ │ │ │ + addne sl, sl, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108a8dbc │ │ │ │ + addne sl, sl, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1968] @ 0xfffff850 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr #27 │ │ │ │ + addne sl, sl, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1984] @ 0xfffff840 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r8, sl, ip, asr #27 │ │ │ │ + addne sl, sl, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne sl, sl, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne sl, sl, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r8, sl, r4, ror #27 │ │ │ │ + addne sl, sl, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r8, sl, ip, ror #27 │ │ │ │ + addne sl, sl, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3864] @ 0xfffff0e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne sl, sl, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne sl, sl, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #23 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r8, sl, r4, lsl #28 │ │ │ │ + addne sl, sl, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r2, [r1, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl #28 │ │ │ │ + addne sl, sl, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror #23 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r8, sl, r4, lsl lr │ │ │ │ + addne sl, sl, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r8, sl, ip, lsl lr │ │ │ │ + umullne sl, sl, r4, r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr #28 │ │ │ │ + umullne sl, sl, ip, r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r8, sl, ip, lsr #28 │ │ │ │ + addne sl, sl, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl r8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r8, sl, r4, lsr lr │ │ │ │ + addne sl, sl, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr lr │ │ │ │ + @ instruction: 0x108aa1b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr r8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r8, sl, r4, asr #28 │ │ │ │ + @ instruction: 0x108aa1bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2920] @ 0xfffff498 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, ip, asr #28 │ │ │ │ + addne sl, sl, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2936] @ 0xfffff488 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr lr │ │ │ │ + addne sl, sl, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2952] @ 0xfffff478 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, ip, asr lr │ │ │ │ + ldrdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1992] @ 0xfffff838 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r8, sl, r4, ror #28 │ │ │ │ + ldrdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2008] @ 0xfffff828 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror #28 │ │ │ │ + addne sl, sl, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2024] @ 0xfffff818 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, r4, ror lr │ │ │ │ + addne sl, sl, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0c498 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r8, sl, ip, ror lr │ │ │ │ + strdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r0, #64]! @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl #29 │ │ │ │ + strdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr #9 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, ip, lsl #29 │ │ │ │ + addne sl, sl, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #16 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r8, sl, r4, lr │ │ │ │ + addne sl, sl, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r8, sl, ip, lr │ │ │ │ + addne sl, sl, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsl #17 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r8, sl, r4, lsr #29 │ │ │ │ + addne sl, sl, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, ip, lsr #29 │ │ │ │ + addne sl, sl, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a8eb4 │ │ │ │ + addne sl, sl, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl #22 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x108a8ebc │ │ │ │ + addne sl, sl, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl r1 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r8, sl, r4, asr #29 │ │ │ │ + addne sl, sl, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr #29 │ │ │ │ + addne sl, sl, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr r1 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne sl, sl, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1472] @ 0xfffffa40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne sl, sl, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror #29 │ │ │ │ + addne sl, sl, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r8, sl, ip, ror #29 │ │ │ │ + addne sl, sl, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r7, [r0, #16]! │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne sl, sl, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r7, [r0, #24]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne sl, sl, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #3 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r8, sl, r4, lsl #30 │ │ │ │ + addne sl, sl, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #17 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r8, sl, ip, lsl #30 │ │ │ │ + addne sl, sl, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsl pc │ │ │ │ + addne sl, sl, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r2, [r1, #136]! @ 0x88 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r8, sl, ip, lsl pc │ │ │ │ + umullne sl, sl, r4, r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r8, sl, r4, lsr #30 │ │ │ │ + umullne sl, sl, ip, r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsr #30 │ │ │ │ + addne sl, sl, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r8, sl, r4, lsr pc │ │ │ │ + addne sl, sl, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2536] @ 0xfffff618 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r8, sl, ip, lsr pc │ │ │ │ + @ instruction: 0x108aa2b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2544] @ 0xfffff610 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, asr #30 │ │ │ │ + @ instruction: 0x108aa2bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r8, sl, ip, asr #30 │ │ │ │ + addne sl, sl, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3816] @ 0xfffff118 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r8, sl, r4, asr pc │ │ │ │ + addne sl, sl, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3832] @ 0xfffff108 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, asr pc │ │ │ │ + ldrdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3848] @ 0xfffff0f8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r8, sl, r4, ror #30 │ │ │ │ + ldrdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3568] @ 0xfffff210 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r8, sl, ip, ror #30 │ │ │ │ + addne sl, sl, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3584] @ 0xfffff200 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, ror pc │ │ │ │ + addne sl, sl, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3600] @ 0xfffff1f0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r8, sl, ip, ror pc │ │ │ │ + strdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3912 @ 0xf48 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r8, sl, r4, lsl #31 │ │ │ │ + strdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3920 @ 0xf50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, lsl #31 │ │ │ │ + addne sl, sl, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3936 @ 0xf60 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - umullne r8, sl, r4, pc @ │ │ │ │ + addne sl, sl, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4df98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r8, sl, ip, pc @ │ │ │ │ + addne sl, sl, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, r4, lsr #31 │ │ │ │ + addne sl, sl, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4, #240] @ 0xf0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r8, sl, ip, lsr #31 │ │ │ │ + addne sl, sl, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2240 @ 0x8c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108a8fb4 │ │ │ │ + addne sl, sl, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2248 @ 0x8c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a8fbc │ │ │ │ + addne sl, sl, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2264 @ 0x8d8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r8, sl, r4, asr #31 │ │ │ │ + addne sl, sl, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #18 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r8, sl, ip, asr #31 │ │ │ │ + addne sl, sl, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r8, [sl], r4 │ │ │ │ + addne sl, sl, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr r9 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - ldrdne r8, [sl], ip │ │ │ │ + addne sl, sl, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-4088] @ 0xfffff008 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r8, sl, r4, ror #31 │ │ │ │ + addne sl, sl, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-8] │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r8, sl, ip, ror #31 │ │ │ │ + addne sl, sl, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-24] @ 0xffffffe8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne r8, [sl], r4 │ │ │ │ + addne sl, sl, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #96]! @ 0x60 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne r8, [sl], ip │ │ │ │ + addne sl, sl, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #104]! @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4 │ │ │ │ + addne sl, sl, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr #13 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, ip │ │ │ │ + addne sl, sl, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3536] @ 0xfffff230 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r9, sl, r4, lsl r0 │ │ │ │ + addne sl, sl, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsl r0 │ │ │ │ + umullne sl, sl, r4, r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3560] @ 0xfffff218 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r4, lsr #32 │ │ │ │ + umullne sl, sl, ip, r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1848 @ 0x738 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r9, sl, ip, lsr #32 │ │ │ │ + addne sl, sl, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1856 @ 0x740 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsr r0 │ │ │ │ + addne sl, sl, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1872 @ 0x750 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x108aa3b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3208 @ 0xc88 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r9, sl, r4, asr #32 │ │ │ │ + @ instruction: 0x108aa3bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3216 @ 0xc90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, asr #32 │ │ │ │ + addne sl, sl, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3232 @ 0xca0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, r4, asr r0 │ │ │ │ + addne sl, sl, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1040] @ 0xfffffbf0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, ip, asr r0 │ │ │ │ + ldrdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1048] @ 0xfffffbe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, rrx │ │ │ │ + ldrdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1064] @ 0xfffffbd8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r9, sl, ip, rrx │ │ │ │ + addne sl, sl, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #31 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r9, sl, r4, ror r0 │ │ │ │ + addne sl, sl, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, ror r0 │ │ │ │ + strdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r4, lsl #1 │ │ │ │ + strdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1856 @ 0x740 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, ip, lsl #1 │ │ │ │ + addne sl, sl, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1864 @ 0x748 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, r4, r0 │ │ │ │ + addne sl, sl, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1880 @ 0x758 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r9, sl, ip, r0 │ │ │ │ + addne sl, sl, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2816] @ 0xfffff500 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r9, sl, r4, lsr #1 │ │ │ │ + addne sl, sl, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsr #1 │ │ │ │ + addne sl, sl, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2856] @ 0xfffff4d8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - strhne r9, [sl], r4 │ │ │ │ + addne sl, sl, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #112 @ 0x70 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - strhne r9, [sl], ip │ │ │ │ + addne sl, sl, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #144 @ 0x90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, asr #1 │ │ │ │ + addne sl, sl, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #160 @ 0xa0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r9, sl, ip, asr #1 │ │ │ │ + addne sl, sl, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl #21 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r9, [sl], r4 │ │ │ │ + addne sl, sl, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0ca98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], ip │ │ │ │ + addne sl, sl, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #21 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r9, sl, r4, ror #1 │ │ │ │ + addne sl, sl, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3176] @ 0xfffff398 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r9, sl, ip, ror #1 │ │ │ │ + addne sl, sl, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3208] @ 0xfffff378 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], r4 │ │ │ │ + addne sl, sl, ip, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - strdne r9, [sl], ip │ │ │ │ + addne sl, sl, r4, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2904 @ 0xb58 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r4, lsl #2 │ │ │ │ + addne sl, sl, ip, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2912 @ 0xb60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsl #2 │ │ │ │ + addne sl, sl, r4, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r4, lsl r1 │ │ │ │ + addne sl, sl, ip, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #1 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, ip, lsl r1 │ │ │ │ + umullne sl, sl, r4, r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsr #2 │ │ │ │ + umullne sl, sl, ip, r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #8]! │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r9, sl, ip, lsr #2 │ │ │ │ + addne sl, sl, r4, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #400 @ 0x190 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, r4, lsr r1 │ │ │ │ + addne sl, sl, ip, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsr r1 │ │ │ │ + @ instruction: 0x108aa4b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #432 @ 0x1b0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r9, sl, r4, asr #2 │ │ │ │ + @ instruction: 0x108aa4bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2016] @ 0xfffff820 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, ip, asr #2 │ │ │ │ + addne sl, sl, r4, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2032] @ 0xfffff810 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, asr r1 │ │ │ │ + addne sl, sl, ip, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2048] @ 0xfffff800 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r9, sl, ip, asr r1 │ │ │ │ + ldrdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r4, ror #2 │ │ │ │ + ldrdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2816 @ 0xb00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, ror #2 │ │ │ │ + addne sl, sl, r4, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2832 @ 0xb10 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r4, ror r1 │ │ │ │ + addne sl, sl, ip, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, ip, ror r1 │ │ │ │ + strdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2904] @ 0xfffff4a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsl #3 │ │ │ │ + strdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2920] @ 0xfffff498 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r9, sl, ip, lsl #3 │ │ │ │ + addne sl, sl, r4, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - umullne r9, sl, r4, r1 │ │ │ │ + addne sl, sl, ip, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, ip, r1 │ │ │ │ + addne sl, sl, r4, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #968 @ 0x3c8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r9, sl, r4, lsr #3 │ │ │ │ + addne sl, sl, ip, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #384 @ 0x180 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r9, sl, ip, lsr #3 │ │ │ │ + addne sl, sl, r4, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #408 @ 0x198 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a91b4 │ │ │ │ + addne sl, sl, ip, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #424 @ 0x1a8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - @ instruction: 0x108a91bc │ │ │ │ + addne sl, sl, r4, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3552] @ 0xfffff220 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, r4, asr #3 │ │ │ │ + addne sl, sl, ip, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3560] @ 0xfffff218 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, asr #3 │ │ │ │ + addne sl, sl, r4, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3576] @ 0xfffff208 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - ldrdne r9, [sl], r4 │ │ │ │ + addne sl, sl, ip, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3264 @ 0xcc0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r9, [sl], ip │ │ │ │ + addne sl, sl, r4, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3272 @ 0xcc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, ror #3 │ │ │ │ + addne sl, sl, ip, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3288 @ 0xcd8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r9, sl, ip, ror #3 │ │ │ │ + addne sl, sl, r4, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #24]! │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r9, [sl], r4 │ │ │ │ + addne sl, sl, ip, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], ip │ │ │ │ + addne sl, sl, r4, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r0, #16]! │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r9, sl, r4, lsl #4 │ │ │ │ + addne sl, sl, ip, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #25 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, ip, lsl #4 │ │ │ │ + addne sl, sl, r4, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror #25 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsl r2 │ │ │ │ + addne sl, sl, ip, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r0, [r1, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r9, sl, ip, lsl r2 │ │ │ │ + umullne sl, sl, r4, r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1648 @ 0x670 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r9, sl, r4, lsr #4 │ │ │ │ + umullne sl, sl, ip, r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1664 @ 0x680 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsr #4 │ │ │ │ + addne sl, sl, r4, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1680 @ 0x690 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r4, lsr r2 │ │ │ │ + addne sl, sl, ip, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #96]! @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsr r2 │ │ │ │ + @ instruction: 0x108aa5b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, asr #4 │ │ │ │ + @ instruction: 0x108aa5bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl r7 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r9, sl, ip, asr #4 │ │ │ │ + addne sl, sl, r4, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r9, sl, r4, asr r2 │ │ │ │ + addne sl, sl, ip, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, asr r2 │ │ │ │ + ldrdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r9, sl, r4, ror #4 │ │ │ │ + ldrdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3064 @ 0xbf8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r9, sl, ip, ror #4 │ │ │ │ + addne sl, sl, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3072 @ 0xc00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, ror r2 │ │ │ │ + addne sl, sl, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3088 @ 0xc10 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, ip, ror r2 │ │ │ │ + strdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2464] @ 0xfffff660 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, r4, lsl #5 │ │ │ │ + strdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2472] @ 0xfffff658 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsl #5 │ │ │ │ + addne sl, sl, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2488] @ 0xfffff648 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne r9, sl, r4, r2 │ │ │ │ + addne sl, sl, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - umullne r9, sl, ip, r2 │ │ │ │ + addne sl, sl, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsr #5 │ │ │ │ + addne sl, sl, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl lr │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, ip, lsr #5 │ │ │ │ + addne sl, sl, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr ip │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108a92b4 │ │ │ │ + addne sl, sl, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a92bc │ │ │ │ + addne sl, sl, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror ip │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r9, sl, r4, asr #5 │ │ │ │ + addne sl, sl, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2888] @ 0xfffff4b8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r9, sl, ip, asr #5 │ │ │ │ + addne sl, sl, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2904] @ 0xfffff4a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], r4 │ │ │ │ + addne sl, sl, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2920] @ 0xfffff498 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r9, [sl], ip │ │ │ │ + addne sl, sl, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #27 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r9, sl, r4, ror #5 │ │ │ │ + addne sl, sl, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, ror #5 │ │ │ │ + addne sl, sl, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0dd98 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - strdne r9, [sl], r4 │ │ │ │ + addne sl, sl, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #24 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - strdne r9, [sl], ip │ │ │ │ + addne sl, sl, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsl #6 │ │ │ │ + addne sl, sl, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #48 @ 0x30 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r9, sl, ip, lsl #6 │ │ │ │ + addne sl, sl, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r4, lsl r3 │ │ │ │ + addne sl, sl, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsl r3 │ │ │ │ + umullne sl, sl, r4, r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r9, sl, r4, lsr #6 │ │ │ │ + umullne sl, sl, ip, r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #592 @ 0x250 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, ip, lsr #6 │ │ │ │ + addne sl, sl, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #600 @ 0x258 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsr r3 │ │ │ │ + addne sl, sl, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #616 @ 0x268 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, ip, lsr r3 │ │ │ │ + @ instruction: 0x108aa6b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1816] @ 0xfffff8e8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r9, sl, r4, asr #6 │ │ │ │ + @ instruction: 0x108aa6bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1824] @ 0xfffff8e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, asr #6 │ │ │ │ + addne sl, sl, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1840] @ 0xfffff8d0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r9, sl, r4, asr r3 │ │ │ │ + addne sl, sl, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2104 @ 0x838 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, ip, asr r3 │ │ │ │ + ldrdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2112 @ 0x840 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, ror #6 │ │ │ │ + ldrdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2128 @ 0x850 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r9, sl, ip, ror #6 │ │ │ │ + addne sl, sl, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2376 @ 0x948 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r9, sl, r4, ror r3 │ │ │ │ + addne sl, sl, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2392 @ 0x958 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, ror r3 │ │ │ │ + strdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2408 @ 0x968 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, r4, lsl #7 │ │ │ │ + strdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, ip, lsl #7 │ │ │ │ + addne sl, sl, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, r4, r3 │ │ │ │ + addne sl, sl, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r9, sl, ip, r3 │ │ │ │ + addne sl, sl, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r4, lsr #7 │ │ │ │ + addne sl, sl, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1448 @ 0x5a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsr #7 │ │ │ │ + addne sl, sl, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1464 @ 0x5b8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108a93b4 │ │ │ │ + addne sl, sl, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl #30 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108a93bc │ │ │ │ + addne sl, sl, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, asr #7 │ │ │ │ + addne sl, sl, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #30 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r9, sl, ip, asr #7 │ │ │ │ + addne sl, sl, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #4056 @ 0xfd8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r9, [sl], r4 │ │ │ │ + addne sl, sl, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #4064 @ 0xfe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], ip │ │ │ │ + addne sl, sl, r4, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r9, sl, r4, ror #7 │ │ │ │ + addne sl, sl, ip, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1544 @ 0x608 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, ip, ror #7 │ │ │ │ + addne sl, sl, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1560 @ 0x618 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], r4 │ │ │ │ + addne sl, sl, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1576 @ 0x628 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r9, [sl], ip │ │ │ │ + addne sl, sl, r4, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r3, [r1, #16]! │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r9, sl, r4, lsl #8 │ │ │ │ + addne sl, sl, ip, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsl #8 │ │ │ │ + addne sl, sl, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r3, [r1, #16]! │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r4, lsl r4 │ │ │ │ + addne sl, sl, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r3, [r1, #8]! │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r9, sl, ip, lsl r4 │ │ │ │ + umullne sl, sl, r4, r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsl r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsr #8 │ │ │ │ + umullne sl, sl, ip, r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr #2 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r9, sl, ip, lsr #8 │ │ │ │ + addne sl, sl, r4, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsr r4 │ │ │ │ + addne sl, sl, ip, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2976 @ 0xba0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsr r4 │ │ │ │ + @ instruction: 0x108aa7b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2992 @ 0xbb0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r9, sl, r4, asr #8 │ │ │ │ + @ instruction: 0x108aa7bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2416 @ 0x970 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r9, sl, ip, asr #8 │ │ │ │ + addne sl, sl, r4, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2432 @ 0x980 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, asr r4 │ │ │ │ + addne sl, sl, ip, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2448 @ 0x990 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, ip, asr r4 │ │ │ │ + ldrdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, ror sl │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r4, ror #8 │ │ │ │ + ldrdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, ror #8 │ │ │ │ + addne sl, sl, r4, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4ea90 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r9, sl, r4, ror r4 │ │ │ │ + addne sl, sl, ip, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, lsr #28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r9, sl, ip, ror r4 │ │ │ │ + strdne sl, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, lsr lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsl #9 │ │ │ │ + strdne sl, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, asr #28 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, ip, lsl #9 │ │ │ │ + addne sl, sl, r4, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1648 @ 0x670 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r9, sl, r4, r4 │ │ │ │ + addne sl, sl, ip, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1656 @ 0x678 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, ip, r4 │ │ │ │ + addne sl, sl, r4, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1672 @ 0x688 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r9, sl, r4, lsr #9 │ │ │ │ + addne sl, sl, ip, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1656] @ 0xfffff988 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, ip, lsr #9 │ │ │ │ + addne sl, sl, r4, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1672] @ 0xfffff978 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a94b4 │ │ │ │ + addne sl, sl, ip, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1688] @ 0xfffff968 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - @ instruction: 0x108a94bc │ │ │ │ + addne sl, sl, r4, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #968 @ 0x3c8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - ldrdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1528] @ 0xfffffa08 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1536] @ 0xfffffa00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, ror #9 │ │ │ │ + addne sl, sl, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1552] @ 0xfffff9f0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r9, sl, r8, ror #9 │ │ │ │ + addne sl, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr #17 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #136]! @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #17 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r9, sl, r0, lsl #10 │ │ │ │ + addne sl, sl, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #88]! @ 0x58 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r9, sl, r8, lsl #10 │ │ │ │ + addne sl, sl, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsl r5 │ │ │ │ + addne sl, sl, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl r6 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r9, sl, r8, lsl r5 │ │ │ │ + umullne sl, sl, r0, r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1840 @ 0x730 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r0, lsr #10 │ │ │ │ + umullne sl, sl, r8, r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1848 @ 0x738 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsr #10 │ │ │ │ + addne sl, sl, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1864 @ 0x748 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r0, lsr r5 │ │ │ │ + addne sl, sl, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-656] @ 0xfffffd70 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r9, sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x108aa8b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-680] @ 0xfffffd58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x108aa8b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r9, sl, r8, asr #10 │ │ │ │ + addne sl, sl, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r5, [r0, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r9, sl, r0, asr r5 │ │ │ │ + addne sl, sl, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, lsl pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, asr r5 │ │ │ │ + ldrdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, lsr #30 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r9, sl, r0, ror #10 │ │ │ │ + ldrdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1296] @ 0xfffffaf0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r9, sl, r8, ror #10 │ │ │ │ + addne sl, sl, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1320] @ 0xfffffad8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, ror r5 │ │ │ │ + addne sl, sl, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1336] @ 0xfffffac8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r9, sl, r8, ror r5 │ │ │ │ + strdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r0, lsl #11 │ │ │ │ + strdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsl #11 │ │ │ │ + addne sl, sl, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - umullne r9, sl, r0, r5 │ │ │ │ + addne sl, sl, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r9, sl, r8, r5 │ │ │ │ + addne sl, sl, r0, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsr #11 │ │ │ │ + addne sl, sl, r8, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl pc │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r9, sl, r8, lsr #11 │ │ │ │ + addne sl, sl, r0, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a95b0 │ │ │ │ + addne sl, sl, r8, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2544 @ 0x9f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a95b8 │ │ │ │ + addne sl, sl, r0, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2560 @ 0xa00 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r9, sl, r0, asr #11 │ │ │ │ + addne sl, sl, r8, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, asr #11 │ │ │ │ + addne sl, sl, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10a98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #21 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - ldrdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, lsr #27 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, r0, ror #11 │ │ │ │ + addne sl, sl, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r5, [r0, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, ror #11 │ │ │ │ + addne sl, sl, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, asr #27 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3480 @ 0xd98 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3496 @ 0xda8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsl #12 │ │ │ │ + addne sl, sl, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3512 @ 0xdb8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r8, lsl #12 │ │ │ │ + addne sl, sl, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #12 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, r0, lsl r6 │ │ │ │ + addne sl, sl, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsl r6 │ │ │ │ + umullne sl, sl, r0, r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsl #13 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r9, sl, r0, lsr #12 │ │ │ │ + umullne sl, sl, r8, r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #808 @ 0x328 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r9, sl, r8, lsr #12 │ │ │ │ + addne sl, sl, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #816 @ 0x330 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsr r6 │ │ │ │ + addne sl, sl, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #832 @ 0x340 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r9, sl, r8, lsr r6 │ │ │ │ + @ instruction: 0x108aa9b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, r0, asr #12 │ │ │ │ + @ instruction: 0x108aa9b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, asr #12 │ │ │ │ + addne sl, sl, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq pc, r8, ror pc @ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r9, sl, r0, asr r6 │ │ │ │ + addne sl, sl, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2536] @ 0xfffff618 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r9, sl, r8, asr r6 │ │ │ │ + ldrdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2544] @ 0xfffff610 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, ror #12 │ │ │ │ + ldrdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r9, sl, r8, ror #12 │ │ │ │ + addne sl, sl, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #160 @ 0xa0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r9, sl, r0, ror r6 │ │ │ │ + addne sl, sl, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #168 @ 0xa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, ror r6 │ │ │ │ + strdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #184 @ 0xb8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r9, sl, r0, lsl #13 │ │ │ │ + strdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl r1 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, r8, lsl #13 │ │ │ │ + addne sl, sl, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, r0, r6 │ │ │ │ + addne sl, sl, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr r1 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - umullne r9, sl, r8, r6 │ │ │ │ + addne sl, sl, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13798 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r9, sl, r0, lsr #13 │ │ │ │ + addne sl, sl, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsr #13 │ │ │ │ + addne sl, sl, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r3, [r1, #112]! @ 0x70 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - @ instruction: 0x108a96b0 │ │ │ │ + addne sl, sl, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a96b8 │ │ │ │ + addne sl, sl, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, asr #13 │ │ │ │ + addne sl, sl, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r9, sl, r8, asr #13 │ │ │ │ + addne sl, sl, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr r0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, rrx │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r9, sl, r0, ror #13 │ │ │ │ + addne sl, sl, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2624 @ 0xa40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r8, ror #13 │ │ │ │ + addne sl, sl, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - strdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-848] @ 0xfffffcb0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r9, sl, r0, lsl #14 │ │ │ │ + addne sl, sl, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-856] @ 0xfffffca8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsl #14 │ │ │ │ + addne sl, sl, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r9, sl, r0, lsl r7 │ │ │ │ + addne sl, sl, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r9, sl, r8, lsl r7 │ │ │ │ + umullne sl, sl, r0, sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsr #14 │ │ │ │ + umullne sl, sl, r8, sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, r8, lsr #14 │ │ │ │ + addne sl, sl, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r9, sl, r0, lsr r7 │ │ │ │ + addne sl, sl, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3672] @ 0xfffff1a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsr r7 │ │ │ │ + @ instruction: 0x108aaab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3688] @ 0xfffff198 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r9, sl, r0, asr #14 │ │ │ │ + @ instruction: 0x108aaab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl r0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r8, asr #14 │ │ │ │ + addne sl, sl, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, asr r7 │ │ │ │ + addne sl, sl, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr r0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r9, sl, r8, asr r7 │ │ │ │ + ldrdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, ror #27 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, r0, ror #14 │ │ │ │ + ldrdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, ror #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, ror #14 │ │ │ │ + addne sl, sl, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r5, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r9, sl, r0, ror r7 │ │ │ │ + addne sl, sl, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #312 @ 0x138 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, r8, ror r7 │ │ │ │ + strdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #320 @ 0x140 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsl #15 │ │ │ │ + strdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #336 @ 0x150 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r9, sl, r8, lsl #15 │ │ │ │ + addne sl, sl, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq lr, [r4, #176] @ 0xb0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r9, sl, r0, r7 │ │ │ │ + addne sl, sl, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, r8, r7 │ │ │ │ + addne sl, sl, r0, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r9, sl, r0, lsr #15 │ │ │ │ + addne sl, sl, r8, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r9, sl, r8, lsr #15 │ │ │ │ + addne sl, sl, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1112] @ 0xfffffba8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a97b0 │ │ │ │ + addne sl, sl, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108a97b8 │ │ │ │ + addne sl, sl, r0, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #23 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r9, sl, r0, asr #15 │ │ │ │ + addne sl, sl, r8, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, asr #15 │ │ │ │ + addne sl, sl, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #23 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - ldrdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #4072 @ 0xfe8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #4088 @ 0xff8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, ror #15 │ │ │ │ + addne sl, sl, r8, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r9, sl, r8, ror #15 │ │ │ │ + addne sl, sl, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2120 @ 0x848 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2136 @ 0x858 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2152 @ 0x868 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r9, sl, r0, lsl #16 │ │ │ │ + addne sl, sl, r8, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2456 @ 0x998 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r8, lsl #16 │ │ │ │ + addne sl, sl, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2472 @ 0x9a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsl r8 │ │ │ │ + addne sl, sl, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2488 @ 0x9b8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r9, sl, r8, lsl r8 │ │ │ │ + umullne sl, sl, r0, fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror #3 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, r0, lsr #16 │ │ │ │ + umullne sl, sl, r8, fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsr #16 │ │ │ │ + addne sl, sl, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #24]! │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r9, sl, r0, lsr r8 │ │ │ │ + addne sl, sl, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1688] @ 0xfffff968 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r9, sl, r8, lsr r8 │ │ │ │ + @ instruction: 0x108aabb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, asr #16 │ │ │ │ + @ instruction: 0x108aabb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r9, sl, r8, asr #16 │ │ │ │ + addne sl, sl, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r0, asr r8 │ │ │ │ + addne sl, sl, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2952 @ 0xb88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, asr r8 │ │ │ │ + ldrdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2968 @ 0xb98 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r9, sl, r0, ror #16 │ │ │ │ + ldrdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2296] @ 0xfffff708 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r9, sl, r8, ror #16 │ │ │ │ + addne sl, sl, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2312] @ 0xfffff6f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, ror r8 │ │ │ │ + addne sl, sl, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2328] @ 0xfffff6e8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r9, sl, r8, ror r8 │ │ │ │ + strdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r9, sl, r0, lsl #17 │ │ │ │ + strdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsl #17 │ │ │ │ + addne sl, sl, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r9, sl, r0, r8 │ │ │ │ + addne sl, sl, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3184 @ 0xc70 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r9, sl, r8, r8 │ │ │ │ + addne sl, sl, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsr #17 │ │ │ │ + addne sl, sl, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3208 @ 0xc88 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r9, sl, r8, lsr #17 │ │ │ │ + addne sl, sl, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr r0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108a98b0 │ │ │ │ + addne sl, sl, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a98b8 │ │ │ │ + addne sl, sl, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr r0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r9, sl, r0, asr #17 │ │ │ │ + addne sl, sl, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2432] @ 0xfffff680 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r9, sl, r8, asr #17 │ │ │ │ + addne sl, sl, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2440] @ 0xfffff678 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2456] @ 0xfffff668 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr pc │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r9, sl, r0, ror #17 │ │ │ │ + addne sl, sl, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, ror #17 │ │ │ │ + addne sl, sl, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror pc │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsl #18 │ │ │ │ + addne sl, sl, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r8, lsl #18 │ │ │ │ + addne sl, sl, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, r0, lsl r9 │ │ │ │ + addne sl, sl, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsl r9 │ │ │ │ + umullne sl, sl, r0, ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, r0, lsr #18 │ │ │ │ + umullne sl, sl, r8, ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3496] @ 0xfffff258 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r9, sl, r8, lsr #18 │ │ │ │ + addne sl, sl, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsr r9 │ │ │ │ + addne sl, sl, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3520] @ 0xfffff240 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r9, sl, r8, lsr r9 │ │ │ │ + @ instruction: 0x108aacb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r9, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x108aacb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, asr #18 │ │ │ │ + addne sl, sl, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r9, sl, r0, asr r9 │ │ │ │ + addne sl, sl, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror #8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r8, asr r9 │ │ │ │ + ldrdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, ror #18 │ │ │ │ + ldrdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #9 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r9, sl, r8, ror #18 │ │ │ │ + addne sl, sl, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, asr #25 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, r0, ror r9 │ │ │ │ + addne sl, sl, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r5, [r0, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, ror r9 │ │ │ │ + strdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, ror #25 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r9, sl, r0, lsl #19 │ │ │ │ + strdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2360 @ 0x938 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r8, lsl #19 │ │ │ │ + addne sl, sl, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2368 @ 0x940 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, r0, r9 │ │ │ │ + addne sl, sl, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2384 @ 0x950 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - umullne r9, sl, r8, r9 │ │ │ │ + addne sl, sl, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r9, sl, r0, lsr #19 │ │ │ │ + addne sl, sl, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsr #19 │ │ │ │ + addne sl, sl, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #968 @ 0x3c8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108a99b0 │ │ │ │ + addne sl, sl, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #12 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108a99b8 │ │ │ │ + addne sl, sl, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, asr #19 │ │ │ │ + addne sl, sl, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #12 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r8, asr #19 │ │ │ │ + addne sl, sl, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3688] @ 0xfffff198 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3712] @ 0xfffff180 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r9, sl, r0, ror #19 │ │ │ │ + addne sl, sl, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl #26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r9, sl, r8, ror #19 │ │ │ │ + addne sl, sl, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #26 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r9, sl, r0, lsl #20 │ │ │ │ + addne sl, sl, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsl #20 │ │ │ │ + addne sl, sl, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #0, 18 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r0, lsl sl │ │ │ │ + addne sl, sl, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #472 @ 0x1d8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r9, sl, r8, lsl sl │ │ │ │ + umullne sl, sl, r0, sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #504 @ 0x1f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsr #20 │ │ │ │ + umullne sl, sl, r8, sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #520 @ 0x208 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r8, lsr #20 │ │ │ │ + addne sl, sl, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2256 @ 0x8d0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r9, sl, r0, lsr sl │ │ │ │ + addne sl, sl, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2280 @ 0x8e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsr sl │ │ │ │ + @ instruction: 0x108aadb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2296 @ 0x8f8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r0, asr #20 │ │ │ │ + @ instruction: 0x108aadb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #464 @ 0x1d0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r9, sl, r8, asr #20 │ │ │ │ + addne sl, sl, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, asr sl │ │ │ │ + addne sl, sl, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #496 @ 0x1f0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r8, asr sl │ │ │ │ + ldrdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #88]! @ 0x58 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r9, sl, r0, ror #20 │ │ │ │ + ldrdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #80]! @ 0x50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, ror #20 │ │ │ │ + addne sl, sl, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #11 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r0, ror sl │ │ │ │ + addne sl, sl, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r9, sl, r8, ror sl │ │ │ │ + strdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsl #21 │ │ │ │ + strdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3040 @ 0xbe0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r8, lsl #21 │ │ │ │ + addne sl, sl, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3168 @ 0xc60 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - umullne r9, sl, r0, sl │ │ │ │ + addne sl, sl, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3176 @ 0xc68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, r8, sl │ │ │ │ + addne sl, sl, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r9, sl, r0, lsr #21 │ │ │ │ + addne sl, sl, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1536 @ 0x600 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r8, lsr #21 │ │ │ │ + addne sl, sl, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1552 @ 0x610 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a9ab0 │ │ │ │ + addne sl, sl, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1568 @ 0x620 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108a9ab8 │ │ │ │ + addne sl, sl, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2072 @ 0x818 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, r0, asr #21 │ │ │ │ + addne sl, sl, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2088 @ 0x828 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, asr #21 │ │ │ │ + addne sl, sl, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2104 @ 0x838 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-4088] @ 0xfffff008 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-8] │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, ror #21 │ │ │ │ + addne sl, sl, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-24] @ 0xffffffe8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, r8, ror #21 │ │ │ │ + addne sl, sl, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror r2 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, r0, lsl #22 │ │ │ │ + addne sl, sl, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r8, lsl #22 │ │ │ │ + addne sl, sl, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsl fp │ │ │ │ + addne sl, sl, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #32 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r8, lsl fp │ │ │ │ + umullne sl, sl, r0, lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #4072 @ 0xfe8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r9, sl, r0, lsr #22 │ │ │ │ + umullne sl, sl, r8, lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #4088 @ 0xff8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsr #22 │ │ │ │ + addne sl, sl, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, r0, lsr fp │ │ │ │ + addne sl, sl, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1080 @ 0x438 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r9, sl, r8, lsr fp │ │ │ │ + @ instruction: 0x108aaeb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1096 @ 0x448 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, asr #22 │ │ │ │ + @ instruction: 0x108aaeb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1112 @ 0x458 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, r8, asr #22 │ │ │ │ + addne sl, sl, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #16 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r9, sl, r0, asr fp │ │ │ │ + addne sl, sl, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, asr fp │ │ │ │ + ldrdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #48 @ 0x30 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r9, sl, r0, ror #22 │ │ │ │ + ldrdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2704 @ 0xa90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, r8, ror #22 │ │ │ │ + addne sl, sl, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2712 @ 0xa98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, ror fp │ │ │ │ + addne sl, sl, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, r8, ror fp │ │ │ │ + strdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #456 @ 0x1c8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, r0, lsl #23 │ │ │ │ + strdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #464 @ 0x1d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsl #23 │ │ │ │ + addne sl, sl, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne r9, sl, r0, fp │ │ │ │ + addne sl, sl, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #27 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r9, sl, r8, fp │ │ │ │ + addne sl, sl, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsr #23 │ │ │ │ + addne sl, sl, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #27 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r9, sl, r8, lsr #23 │ │ │ │ + addne sl, sl, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #160 @ 0xa0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108a9bb0 │ │ │ │ + addne sl, sl, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #176 @ 0xb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a9bb8 │ │ │ │ + addne sl, sl, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #192 @ 0xc0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r9, sl, r0, asr #23 │ │ │ │ + addne sl, sl, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r3, [r1, #0]! │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, r8, asr #23 │ │ │ │ + addne sl, sl, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r3, [r1, #0]! │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-112] @ 0xffffff90 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r9, sl, r0, ror #23 │ │ │ │ + addne sl, sl, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-136] @ 0xffffff78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, ror #23 │ │ │ │ + addne sl, sl, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - strdne r9, [sl], r0 │ │ │ │ + addne sl, sl, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r9, [sl], r8 │ │ │ │ + addne sl, sl, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #0, 12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsl #24 │ │ │ │ + addne sl, sl, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r8, lsl #24 │ │ │ │ + addne sl, sl, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r9, sl, r0, lsl ip │ │ │ │ + addne sl, sl, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3192] @ 0xfffff388 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsl ip │ │ │ │ + umullne sl, sl, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3208] @ 0xfffff378 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r0, lsr #24 │ │ │ │ + umullne sl, sl, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl #3 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r9, sl, r8, lsr #24 │ │ │ │ + addne sl, sl, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13198 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsr ip │ │ │ │ + addne sl, sl, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr #3 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r8, lsr ip │ │ │ │ + @ instruction: 0x108aafb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r9, sl, r0, asr #24 │ │ │ │ + @ instruction: 0x108aafb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2792] @ 0xfffff518 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, asr #24 │ │ │ │ + addne sl, sl, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r9, sl, r0, asr ip │ │ │ │ + addne sl, sl, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror #16 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r9, sl, r8, asr ip │ │ │ │ + ldrdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, ror #24 │ │ │ │ + ldrdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsl #17 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r8, ror #24 │ │ │ │ + addne sl, sl, r0, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3072] @ 0xfffff400 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r9, sl, r0, ror ip │ │ │ │ + addne sl, sl, r8, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, ror ip │ │ │ │ + strdne sl, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3112] @ 0xfffff3d8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r9, sl, r0, lsl #25 │ │ │ │ + strdne sl, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1752 @ 0x6d8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r9, sl, r8, lsl #25 │ │ │ │ + addne fp, sl, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1784 @ 0x6f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, r0, ip │ │ │ │ + addne fp, sl, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1800 @ 0x708 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne r9, sl, r8, ip │ │ │ │ + addne fp, sl, r0, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3280 @ 0xcd0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r9, sl, r0, lsr #25 │ │ │ │ + addne fp, sl, r8, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsr #25 │ │ │ │ + addne fp, sl, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x108a9cb0 │ │ │ │ + addne fp, sl, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror r6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108a9cb8 │ │ │ │ + addne fp, sl, r0, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, asr #25 │ │ │ │ + addne fp, sl, r8, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0b690 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r9, sl, r8, asr #25 │ │ │ │ + addne fp, sl, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r9, [sl], r0 │ │ │ │ + addne fp, sl, r8, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], r8 │ │ │ │ + addne fp, sl, r0, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-88] @ 0xffffffa8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r9, sl, r0, ror #25 │ │ │ │ + addne fp, sl, r8, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #7 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r8, ror #25 │ │ │ │ + addne fp, sl, r0, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #48]! @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], r0 │ │ │ │ + addne fp, sl, r8, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #7 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - strdne r9, [sl], r8 │ │ │ │ + addne fp, sl, r0, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #296 @ 0x128 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r0, lsl #26 │ │ │ │ + addne fp, sl, r8, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #304 @ 0x130 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsl #26 │ │ │ │ + addne fp, sl, r0, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #320 @ 0x140 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r9, sl, r0, lsl sp │ │ │ │ + addne fp, sl, r8, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, r8, lsl sp │ │ │ │ + umullne fp, sl, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2536 @ 0x9e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, lsr #26 │ │ │ │ + umullne fp, sl, r8, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2552 @ 0x9f8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r9, sl, r8, lsr #26 │ │ │ │ + addne fp, sl, r0, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2920 @ 0xb68 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, r0, lsr sp │ │ │ │ + addne fp, sl, r8, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2936 @ 0xb78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, lsr sp │ │ │ │ + strhne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2952 @ 0xb88 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r9, sl, r0, asr #26 │ │ │ │ + strhne fp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #872 @ 0x368 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r9, sl, r8, asr #26 │ │ │ │ + addne fp, sl, r0, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #888 @ 0x378 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r0, asr sp │ │ │ │ + addne fp, sl, r8, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #904 @ 0x388 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r9, sl, r8, asr sp │ │ │ │ + ldrdne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r9, sl, r0, ror #26 │ │ │ │ + ldrdne fp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r8, ror #26 │ │ │ │ + addne fp, sl, r0, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r9, sl, r0, ror sp │ │ │ │ + addne fp, sl, r8, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r9, sl, r8, ror sp │ │ │ │ + strdne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl #5 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2192 @ 0x890 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, ip, lsl #27 │ │ │ │ + addne fp, sl, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2200 @ 0x898 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, r4, sp │ │ │ │ + addne fp, sl, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2216 @ 0x8a8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - umullne r9, sl, ip, sp │ │ │ │ + addne fp, sl, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr r1 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r4, lsr #27 │ │ │ │ + addne fp, sl, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsr #27 │ │ │ │ + addne fp, sl, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror #2 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x108a9db4 │ │ │ │ + addne fp, sl, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1560 @ 0x618 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108a9dbc │ │ │ │ + addne fp, sl, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1568 @ 0x620 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, asr #27 │ │ │ │ + addne fp, sl, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1584 @ 0x630 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r9, sl, ip, asr #27 │ │ │ │ + addne fp, sl, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1336 @ 0x538 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r9, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1344 @ 0x540 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], ip │ │ │ │ + addne fp, sl, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1360 @ 0x550 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r9, sl, r4, ror #27 │ │ │ │ + addne fp, sl, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl #23 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r9, sl, ip, ror #27 │ │ │ │ + addne fp, sl, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2408] @ 0xfffff698 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2424] @ 0xfffff688 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r9, [sl], ip │ │ │ │ + addne fp, sl, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-752] @ 0xfffffd10 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r9, sl, r4, lsl #28 │ │ │ │ + addne fp, sl, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-760] @ 0xfffffd08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsl #28 │ │ │ │ + addne fp, sl, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-776] @ 0xfffffcf8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r9, sl, r4, lsl lr │ │ │ │ + addne fp, sl, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror #4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, ip, lsl lr │ │ │ │ + umullne fp, sl, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsr #28 │ │ │ │ + umullne fp, sl, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl #5 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, ip, lsr #28 │ │ │ │ + addne fp, sl, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-424] @ 0xfffffe58 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r9, sl, r4, lsr lr │ │ │ │ + addne fp, sl, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsr lr │ │ │ │ + @ instruction: 0x108ab1b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-464] @ 0xfffffe30 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, r4, asr #28 │ │ │ │ + @ instruction: 0x108ab1bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2664] @ 0xfffff598 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r9, sl, ip, asr #28 │ │ │ │ + addne fp, sl, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, asr lr │ │ │ │ + addne fp, sl, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r9, sl, ip, asr lr │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3400 @ 0xd48 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r4, ror #28 │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3408 @ 0xd50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, ror #28 │ │ │ │ + addne fp, sl, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3424 @ 0xd60 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, r4, ror lr │ │ │ │ + addne fp, sl, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #13 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, ip, ror lr │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r2, [r1, #96]! @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsl #29 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #13 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, ip, lsl #29 │ │ │ │ + addne fp, sl, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1872] @ 0xfffff8b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, r4, lr │ │ │ │ + addne fp, sl, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1888] @ 0xfffff8a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r9, sl, ip, lr │ │ │ │ + addne fp, sl, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, r4, lsr #29 │ │ │ │ + addne fp, sl, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r9, sl, ip, lsr #29 │ │ │ │ + addne fp, sl, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a9eb4 │ │ │ │ + addne fp, sl, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - @ instruction: 0x108a9ebc │ │ │ │ + addne fp, sl, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r4, asr #29 │ │ │ │ + addne fp, sl, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, asr #29 │ │ │ │ + addne fp, sl, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror r4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne r9, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r9, [sl], ip │ │ │ │ + addne fp, sl, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, ror #29 │ │ │ │ + addne fp, sl, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r9, sl, ip, ror #29 │ │ │ │ + addne fp, sl, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r9, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1656] @ 0xfffff988 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r9, [sl], ip │ │ │ │ + addne fp, sl, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1672] @ 0xfffff978 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r9, sl, r4, lsl #30 │ │ │ │ + addne fp, sl, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2440 @ 0x988 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r9, sl, ip, lsl #30 │ │ │ │ + addne fp, sl, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2448 @ 0x990 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsl pc │ │ │ │ + addne fp, sl, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r9, sl, ip, lsl pc │ │ │ │ + umullne fp, sl, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r9, sl, r4, lsr #30 │ │ │ │ + umullne fp, sl, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3944] @ 0xfffff098 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsr #30 │ │ │ │ + addne fp, sl, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r9, sl, r4, lsr pc │ │ │ │ + addne fp, sl, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-752] @ 0xfffffd10 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r9, sl, ip, lsr pc │ │ │ │ + @ instruction: 0x108ab2b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-776] @ 0xfffffcf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, asr #30 │ │ │ │ + @ instruction: 0x108ab2bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-792] @ 0xfffffce8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r9, sl, ip, asr #30 │ │ │ │ + addne fp, sl, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #736 @ 0x2e0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r9, sl, r4, asr pc │ │ │ │ + addne fp, sl, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #760 @ 0x2f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, asr pc │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #776 @ 0x308 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r9, sl, r4, ror #30 │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #23 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r9, sl, ip, ror #30 │ │ │ │ + addne fp, sl, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4, #176] @ 0xb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, ror pc │ │ │ │ + addne fp, sl, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr #23 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r9, sl, ip, ror pc │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl r2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r9, sl, r4, lsl #31 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, lsl #31 │ │ │ │ + addne fp, sl, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr r2 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - umullne r9, sl, r4, pc @ │ │ │ │ + addne fp, sl, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2176] @ 0xfffff780 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r9, sl, ip, pc @ │ │ │ │ + addne fp, sl, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2192] @ 0xfffff770 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, r4, lsr #31 │ │ │ │ + addne fp, sl, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2208] @ 0xfffff760 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r9, sl, ip, lsr #31 │ │ │ │ + addne fp, sl, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #31 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108a9fb4 │ │ │ │ + addne fp, sl, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06f90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108a9fbc │ │ │ │ + addne fp, sl, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsr #31 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r9, sl, r4, asr #31 │ │ │ │ + addne fp, sl, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #800 @ 0x320 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r9, sl, ip, asr #31 │ │ │ │ + addne fp, sl, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #816 @ 0x330 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r9, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #832 @ 0x340 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne r9, [sl], ip │ │ │ │ + addne fp, sl, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr lr │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r9, sl, r4, ror #31 │ │ │ │ + addne fp, sl, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r9, sl, ip, ror #31 │ │ │ │ + addne fp, sl, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror #28 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - strdne r9, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13a98 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - strdne r9, [sl], ip │ │ │ │ + addne fp, sl, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4 │ │ │ │ + addne fp, sl, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r3, [r1, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne sl, sl, ip │ │ │ │ + addne fp, sl, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1392 @ 0x570 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sl, sl, r4, lsl r0 │ │ │ │ + addne fp, sl, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1408 @ 0x580 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsl r0 │ │ │ │ + umullne fp, sl, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1424 @ 0x590 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, r4, lsr #32 │ │ │ │ + umullne fp, sl, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2592 @ 0xa20 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sl, sl, ip, lsr #32 │ │ │ │ + addne fp, sl, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2608 @ 0xa30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsr r0 │ │ │ │ + addne fp, sl, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2624 @ 0xa40 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x108ab3b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1352 @ 0x548 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sl, sl, r4, asr #32 │ │ │ │ + @ instruction: 0x108ab3bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1360 @ 0x550 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, asr #32 │ │ │ │ + addne fp, sl, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1376 @ 0x560 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, r4, asr r0 │ │ │ │ + addne fp, sl, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2368] @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne sl, sl, ip, asr r0 │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, rrx │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2408] @ 0xfffff698 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, ip, rrx │ │ │ │ + addne fp, sl, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2264] @ 0xfffff728 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sl, sl, r4, ror r0 │ │ │ │ + addne fp, sl, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2280] @ 0xfffff718 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, ror r0 │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2296] @ 0xfffff708 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, r4, lsl #1 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r2, [r1, #80]! @ 0x50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsl #1 │ │ │ │ + addne fp, sl, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, r4, r0 @ │ │ │ │ + addne fp, sl, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #80]! @ 0x50 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - umullne sl, sl, ip, r0 @ │ │ │ │ + addne fp, sl, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1616 @ 0x650 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r4, lsr #1 │ │ │ │ + addne fp, sl, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1632 @ 0x660 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsr #1 │ │ │ │ + addne fp, sl, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1648 @ 0x670 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - strhne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3312] @ 0xfffff310 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strhne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3328] @ 0xfffff300 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, asr #1 │ │ │ │ + addne fp, sl, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3344] @ 0xfffff2f0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sl, sl, ip, asr #1 │ │ │ │ + addne fp, sl, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #48 @ 0x30 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #64 @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #80 @ 0x50 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne sl, sl, r4, ror #1 │ │ │ │ + addne fp, sl, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1224] @ 0xfffffb38 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sl, sl, ip, ror #1 │ │ │ │ + addne fp, sl, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1240] @ 0xfffffb28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1256] @ 0xfffffb18 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - strdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #256 @ 0x100 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r4, lsl #2 │ │ │ │ + addne fp, sl, ip, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #272 @ 0x110 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsl #2 │ │ │ │ + addne fp, sl, r4, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #288 @ 0x120 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne sl, sl, r4, lsl r1 │ │ │ │ + addne fp, sl, ip, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06898 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, ip, lsl r1 │ │ │ │ + umullne fp, sl, r4, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsr #2 │ │ │ │ + umullne fp, sl, ip, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r6, [r0, #136]! @ 0x88 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne sl, sl, ip, lsr #2 │ │ │ │ + addne fp, sl, r4, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr sl │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sl, sl, r4, lsr r1 │ │ │ │ + addne fp, sl, ip, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsr r1 │ │ │ │ + @ instruction: 0x108ab4b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr sl │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne sl, sl, r4, asr #2 │ │ │ │ + @ instruction: 0x108ab4bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1944 @ 0x798 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, ip, asr #2 │ │ │ │ + addne fp, sl, r4, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, asr r1 │ │ │ │ + addne fp, sl, ip, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, ip, asr r1 │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #680 @ 0x2a8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sl, sl, r4, ror #2 │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #688 @ 0x2b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, ror #2 │ │ │ │ + addne fp, sl, r4, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #704 @ 0x2c0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne sl, sl, r4, ror r1 │ │ │ │ + addne fp, sl, ip, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sl, sl, ip, ror r1 │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2512 @ 0x9d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsl #3 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne sl, sl, ip, lsl #3 │ │ │ │ + addne fp, sl, r4, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1824 @ 0x720 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne sl, sl, r4, r1 @ │ │ │ │ + addne fp, sl, ip, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1840 @ 0x730 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, ip, r1 @ │ │ │ │ + addne fp, sl, r4, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1856 @ 0x740 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne sl, sl, r4, lsr #3 │ │ │ │ + addne fp, sl, ip, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1352 @ 0x548 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsr #3 │ │ │ │ + addne fp, sl, r4, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1368 @ 0x558 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aa1b4 │ │ │ │ + addne fp, sl, ip, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1384 @ 0x568 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - @ instruction: 0x108aa1bc │ │ │ │ + addne fp, sl, r4, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3216 @ 0xc90 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sl, sl, r4, asr #3 │ │ │ │ + addne fp, sl, ip, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3232 @ 0xca0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, asr #3 │ │ │ │ + addne fp, sl, r4, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3248 @ 0xcb0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - ldrdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, ror #3 │ │ │ │ + addne fp, sl, ip, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne sl, sl, ip, ror #3 │ │ │ │ + addne fp, sl, r4, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2696 @ 0xa88 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2712 @ 0xa98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, r4, lsl #4 │ │ │ │ + addne fp, sl, ip, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #848 @ 0x350 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne sl, sl, ip, lsl #4 │ │ │ │ + addne fp, sl, r4, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #856 @ 0x358 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsl r2 │ │ │ │ + addne fp, sl, ip, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #872 @ 0x368 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne sl, sl, ip, lsl r2 │ │ │ │ + umullne fp, sl, r4, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #304 @ 0x130 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sl, sl, r4, lsr #4 │ │ │ │ + umullne fp, sl, ip, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #312 @ 0x138 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsr #4 │ │ │ │ + addne fp, sl, r4, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #328 @ 0x148 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, r4, lsr r2 │ │ │ │ + addne fp, sl, ip, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3432 @ 0xd68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sl, sl, ip, lsr r2 │ │ │ │ + @ instruction: 0x108ab5b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3440 @ 0xd70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, asr #4 │ │ │ │ + @ instruction: 0x108ab5bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3456 @ 0xd80 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne sl, sl, ip, asr #4 │ │ │ │ + addne fp, sl, r4, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2776 @ 0xad8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r4, asr r2 │ │ │ │ + addne fp, sl, ip, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, asr r2 │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2808 @ 0xaf8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne sl, sl, r4, ror #4 │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sl, sl, ip, ror #4 │ │ │ │ + addne fp, sl, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, ror r2 │ │ │ │ + addne fp, sl, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #4008 @ 0xfa8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne sl, sl, ip, ror r2 │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3672 @ 0xe58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsl #5 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3688 @ 0xe68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsl #5 │ │ │ │ + addne fp, sl, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3704 @ 0xe78 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne sl, sl, r4, r2 @ │ │ │ │ + addne fp, sl, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne sl, sl, ip, r2 @ │ │ │ │ + addne fp, sl, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsr #5 │ │ │ │ + addne fp, sl, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3064] @ 0xfffff408 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne sl, sl, ip, lsr #5 │ │ │ │ + addne fp, sl, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3288 @ 0xcd8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108aa2b4 │ │ │ │ + addne fp, sl, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aa2bc │ │ │ │ + addne fp, sl, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3328 @ 0xd00 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, r4, asr #5 │ │ │ │ + addne fp, sl, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #22 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, ip, asr #5 │ │ │ │ + addne fp, sl, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #22 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - ldrdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne sl, sl, r4, ror #5 │ │ │ │ + addne fp, sl, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, ror #5 │ │ │ │ + addne fp, sl, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #30 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1760] @ 0xfffff920 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1768] @ 0xfffff918 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsl #6 │ │ │ │ + addne fp, sl, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1784] @ 0xfffff908 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne sl, sl, ip, lsl #6 │ │ │ │ + addne fp, sl, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4dc90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sl, sl, r4, lsl r3 │ │ │ │ + addne fp, sl, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4dc98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsl r3 │ │ │ │ + umullne fp, sl, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsr #25 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sl, sl, r4, lsr #6 │ │ │ │ + umullne fp, sl, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2760 @ 0xac8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sl, sl, ip, lsr #6 │ │ │ │ + addne fp, sl, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2776 @ 0xad8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsr r3 │ │ │ │ + addne fp, sl, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne sl, sl, ip, lsr r3 │ │ │ │ + @ instruction: 0x108ab6b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1224 @ 0x4c8 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne sl, sl, r4, asr #6 │ │ │ │ + @ instruction: 0x108ab6bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1256 @ 0x4e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, asr #6 │ │ │ │ + addne fp, sl, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sl, sl, r4, asr r3 │ │ │ │ + addne fp, sl, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #96 @ 0x60 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, ip, asr r3 │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #112 @ 0x70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, ror #6 │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #128 @ 0x80 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne sl, sl, ip, ror #6 │ │ │ │ + addne fp, sl, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-832] @ 0xfffffcc0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, r4, ror r3 │ │ │ │ + addne fp, sl, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-848] @ 0xfffffcb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, ror r3 │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-864] @ 0xfffffca0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne sl, sl, r4, lsl #7 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1328 @ 0x530 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne sl, sl, ip, lsl #7 │ │ │ │ + addne fp, sl, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1352 @ 0x548 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, r4, r3 @ │ │ │ │ + addne fp, sl, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1368 @ 0x558 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - umullne sl, sl, ip, r3 @ │ │ │ │ + addne fp, sl, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #664 @ 0x298 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sl, sl, r4, lsr #7 │ │ │ │ + addne fp, sl, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #680 @ 0x2a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsr #7 │ │ │ │ + addne fp, sl, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108aa3b4 │ │ │ │ + addne fp, sl, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aa3bc │ │ │ │ + addne fp, sl, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, asr #7 │ │ │ │ + addne fp, sl, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #28 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sl, sl, ip, asr #7 │ │ │ │ + addne fp, sl, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2376 @ 0x948 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2392 @ 0x958 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2408 @ 0x968 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne sl, sl, r4, ror #7 │ │ │ │ + addne fp, sl, ip, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #88 @ 0x58 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne sl, sl, ip, ror #7 │ │ │ │ + addne fp, sl, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #112 @ 0x70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #128 @ 0x80 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3840 @ 0xf00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne sl, sl, r4, lsl #8 │ │ │ │ + addne fp, sl, ip, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3864 @ 0xf18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsl #8 │ │ │ │ + addne fp, sl, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r4, lsl r4 │ │ │ │ + addne fp, sl, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr sp │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne sl, sl, ip, lsl r4 │ │ │ │ + umullne fp, sl, r4, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsr #8 │ │ │ │ + umullne fp, sl, ip, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror #26 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, ip, lsr #8 │ │ │ │ + addne fp, sl, r4, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r8, [r0, #64]! @ 0x40 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, r4, lsr r4 │ │ │ │ + addne fp, sl, ip, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsr r4 │ │ │ │ + @ instruction: 0x108ab7b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #64]! @ 0x40 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne sl, sl, r4, asr #8 │ │ │ │ + @ instruction: 0x108ab7bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, ip, asr #8 │ │ │ │ + addne fp, sl, r4, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #4008 @ 0xfa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, asr r4 │ │ │ │ + addne fp, sl, ip, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #4024 @ 0xfb8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne sl, sl, ip, asr r4 │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2104] @ 0xfffff7c8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sl, sl, r4, ror #8 │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, ror #8 │ │ │ │ + addne fp, sl, r4, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sl, sl, r4, ror r4 │ │ │ │ + addne fp, sl, ip, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, ror r4 │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsl #9 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl #15 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sl, sl, ip, lsl #9 │ │ │ │ + addne fp, sl, r4, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl #12 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne sl, sl, r4, r4 @ │ │ │ │ + addne fp, sl, ip, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, ip, r4 @ │ │ │ │ + addne fp, sl, r4, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #12 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne sl, sl, r4, lsr #9 │ │ │ │ + addne fp, sl, ip, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq lr, [r4, #56] @ 0x38 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sl, sl, ip, lsr #9 │ │ │ │ + addne fp, sl, r4, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, asr #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aa4b4 │ │ │ │ + addne fp, sl, ip, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq lr, [r4, #56] @ 0x38 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108aa4bc │ │ │ │ + addne fp, sl, r4, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1776 @ 0x6f0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sl, sl, r4, asr #9 │ │ │ │ + addne fp, sl, ip, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1784 @ 0x6f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, asr #9 │ │ │ │ + addne fp, sl, r4, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1800 @ 0x708 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - ldrdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2912] @ 0xfffff4a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, ror #9 │ │ │ │ + addne fp, sl, ip, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2928] @ 0xfffff490 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne sl, sl, ip, ror #9 │ │ │ │ + addne fp, sl, r4, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3672] @ 0xfffff1a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3688] @ 0xfffff198 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne sl, sl, r4, lsl #10 │ │ │ │ + addne fp, sl, ip, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2776 @ 0xad8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sl, sl, ip, lsl #10 │ │ │ │ + addne fp, sl, r4, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsl r5 │ │ │ │ + addne fp, sl, ip, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne sl, sl, ip, lsl r5 │ │ │ │ + umullne fp, sl, r4, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sl, sl, r4, lsr #10 │ │ │ │ + umullne fp, sl, ip, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2432] @ 0xfffff680 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsr #10 │ │ │ │ + addne fp, sl, r4, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sl, sl, r4, lsr r5 │ │ │ │ + addne fp, sl, ip, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3784] @ 0xfffff138 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sl, sl, ip, lsr r5 │ │ │ │ + @ instruction: 0x108ab8b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, asr #10 │ │ │ │ + @ instruction: 0x108ab8bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3808] @ 0xfffff120 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne sl, sl, ip, asr #10 │ │ │ │ + addne fp, sl, r4, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #28 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sl, sl, r4, asr r5 │ │ │ │ + addne fp, sl, ip, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, asr r5 │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #28 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne sl, sl, r4, ror #10 │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sl, sl, ip, ror #10 │ │ │ │ + addne fp, sl, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, ror r5 │ │ │ │ + addne fp, sl, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1224 @ 0x4c8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, ip, ror r5 │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1440] @ 0xfffffa60 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne sl, sl, r4, lsl #11 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1448] @ 0xfffffa58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsl #11 │ │ │ │ + addne fp, sl, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1464] @ 0xfffffa48 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - umullne sl, sl, r4, r5 @ │ │ │ │ + addne fp, sl, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2920 @ 0xb68 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne sl, sl, ip, r5 @ │ │ │ │ + addne fp, sl, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2936 @ 0xb78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsr #11 │ │ │ │ + addne fp, sl, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2952 @ 0xb88 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, ip, lsr #11 │ │ │ │ + addne fp, sl, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3416 @ 0xd58 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108aa5b4 │ │ │ │ + addne fp, sl, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3432 @ 0xd68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aa5bc │ │ │ │ + addne fp, sl, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, r4, asr #11 │ │ │ │ + addne fp, sl, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #848 @ 0x350 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sl, sl, ip, asr #11 │ │ │ │ + addne fp, sl, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #864 @ 0x360 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #880 @ 0x370 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3024] @ 0xfffff430 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r4, ror #11 │ │ │ │ + addne fp, sl, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3040] @ 0xfffff420 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, ror #11 │ │ │ │ + addne fp, sl, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3056] @ 0xfffff410 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3344] @ 0xfffff2f0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsl #12 │ │ │ │ + addne fp, sl, ip, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sl, sl, ip, lsl #12 │ │ │ │ + addne fp, sl, r4, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl #25 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sl, sl, r4, lsl r6 │ │ │ │ + addne fp, sl, ip, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #25 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsl r6 │ │ │ │ + umullne fp, sl, r4, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0ac98 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, r4, lsr #12 │ │ │ │ + umullne fp, sl, ip, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl ip │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sl, sl, ip, lsr #12 │ │ │ │ + addne fp, sl, r4, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsr r6 │ │ │ │ + addne fp, sl, ip, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr ip │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sl, sl, ip, lsr r6 │ │ │ │ + @ instruction: 0x108ab9b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr r7 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r4, asr #12 │ │ │ │ + @ instruction: 0x108ab9bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, asr #12 │ │ │ │ + addne fp, sl, r4, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr r7 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sl, sl, r4, asr r6 │ │ │ │ + addne fp, sl, ip, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, ip, asr r6 │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2712] @ 0xfffff568 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, ror #12 │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2728] @ 0xfffff558 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne sl, sl, ip, ror #12 │ │ │ │ + addne fp, sl, r4, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r5, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, r4, ror r6 │ │ │ │ + addne fp, sl, ip, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, lsl #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, ror r6 │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, lsl ip │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r4, lsl #13 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #656 @ 0x290 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne sl, sl, ip, lsl #13 │ │ │ │ + addne fp, sl, r4, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #680 @ 0x2a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, r4, r6 @ │ │ │ │ + addne fp, sl, ip, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne sl, sl, ip, r6 @ │ │ │ │ + addne fp, sl, r4, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r6, [r0, #56]! @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne sl, sl, r4, lsr #13 │ │ │ │ + addne fp, sl, ip, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsr #13 │ │ │ │ + addne fp, sl, r4, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #48]! @ 0x30 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - @ instruction: 0x108aa6b4 │ │ │ │ + addne fp, sl, ip, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r3, [r1, #64]! @ 0x40 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108aa6bc │ │ │ │ + addne fp, sl, r4, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr #9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, asr #13 │ │ │ │ + addne fp, sl, ip, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r3, [r1, #64]! @ 0x40 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, ip, asr #13 │ │ │ │ + addne fp, sl, r4, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-992] @ 0xfffffc20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r4, ror #13 │ │ │ │ + addne fp, sl, ip, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-0] │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne sl, sl, ip, ror #13 │ │ │ │ + addne fp, sl, r4, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-8] │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sl, sl, r4, lsl #14 │ │ │ │ + addne fp, sl, ip, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1216] @ 0xfffffb40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsl #14 │ │ │ │ + addne fp, sl, r4, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1232] @ 0xfffffb30 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r4, lsl r7 │ │ │ │ + addne fp, sl, ip, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3936 @ 0xf60 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne sl, sl, ip, lsl r7 │ │ │ │ + umullne fp, sl, r4, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3944 @ 0xf68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsr #14 │ │ │ │ + umullne fp, sl, ip, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3960 @ 0xf78 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne sl, sl, ip, lsr #14 │ │ │ │ + addne fp, sl, r4, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06198 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsr r7 │ │ │ │ + addne fp, sl, ip, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsr r7 │ │ │ │ + @ instruction: 0x108abab4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r6, [r0, #24]! │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, r4, asr #14 │ │ │ │ + @ instruction: 0x108ababc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1512 @ 0x5e8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sl, sl, ip, asr #14 │ │ │ │ + addne fp, sl, r4, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, asr r7 │ │ │ │ + addne fp, sl, ip, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1536 @ 0x600 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, ip, asr r7 │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, ror #14 │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2048 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, ror #14 │ │ │ │ + addne fp, sl, r4, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2064 @ 0x810 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, r4, ror r7 │ │ │ │ + addne fp, sl, ip, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1048] @ 0xfffffbe8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sl, sl, ip, ror r7 │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsl #15 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1088] @ 0xfffffbc0 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne sl, sl, ip, lsl #15 │ │ │ │ + addne fp, sl, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #840 @ 0x348 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne sl, sl, r4, r7 @ │ │ │ │ + addne fp, sl, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #856 @ 0x358 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, ip, r7 @ │ │ │ │ + addne fp, sl, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #872 @ 0x368 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne sl, sl, r4, lsr #15 │ │ │ │ + addne fp, sl, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2440 @ 0x988 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, ip, lsr #15 │ │ │ │ + addne fp, sl, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2456 @ 0x998 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aa7b4 │ │ │ │ + addne fp, sl, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2472 @ 0x9a8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - @ instruction: 0x108aa7bc │ │ │ │ + addne fp, sl, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #440 @ 0x1b8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sl, sl, r4, asr #15 │ │ │ │ + addne fp, sl, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #456 @ 0x1c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, asr #15 │ │ │ │ + addne fp, sl, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #472 @ 0x1d8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - ldrdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #976 @ 0x3d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #992 @ 0x3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, ror #15 │ │ │ │ + addne fp, sl, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1008 @ 0x3f0 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne sl, sl, ip, ror #15 │ │ │ │ + addne fp, sl, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2360 @ 0x938 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2376 @ 0x948 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2392 @ 0x958 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne sl, sl, r4, lsl #16 │ │ │ │ + addne fp, sl, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #176 @ 0xb0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne sl, sl, ip, lsl #16 │ │ │ │ + addne fp, sl, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #200 @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsl r8 │ │ │ │ + addne fp, sl, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #216 @ 0xd8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, ip, lsl r8 │ │ │ │ + umullne fp, sl, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #12 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sl, sl, r4, lsr #16 │ │ │ │ + umullne fp, sl, ip, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsr #16 │ │ │ │ + addne fp, sl, r4, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl r6 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sl, sl, r4, lsr r8 │ │ │ │ + addne fp, sl, ip, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-760] @ 0xfffffd08 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sl, sl, ip, lsr r8 │ │ │ │ + @ instruction: 0x108abbb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-768] @ 0xfffffd00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, asr #16 │ │ │ │ + @ instruction: 0x108abbbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-784] @ 0xfffffcf0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne sl, sl, ip, asr #16 │ │ │ │ + addne fp, sl, r4, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-768] @ 0xfffffd00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sl, sl, r4, asr r8 │ │ │ │ + addne fp, sl, ip, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-784] @ 0xfffffcf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, asr r8 │ │ │ │ + ldrdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r4, ror #16 │ │ │ │ + ldrdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2152 @ 0x868 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sl, sl, ip, ror #16 │ │ │ │ + addne fp, sl, r4, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2160 @ 0x870 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, ror r8 │ │ │ │ + addne fp, sl, ip, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2176 @ 0x880 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, ip, ror r8 │ │ │ │ + strdne fp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #616 @ 0x268 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne sl, sl, r4, lsl #17 │ │ │ │ + strdne fp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #640 @ 0x280 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, lsl #17 │ │ │ │ + addne fp, sl, r4, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #656 @ 0x290 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne sl, sl, r4, r8 @ │ │ │ │ + addne fp, sl, ip, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - umullne sl, sl, ip, r8 @ │ │ │ │ + addne fp, sl, r4, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3184] @ 0xfffff390 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r4, lsr #17 │ │ │ │ + addne fp, sl, ip, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3200] @ 0xfffff380 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, ip, lsr #17 │ │ │ │ + addne fp, sl, r4, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2840 @ 0xb18 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - @ instruction: 0x108aa8b4 │ │ │ │ + addne fp, sl, ip, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aa8bc │ │ │ │ + addne fp, sl, r4, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, r4, asr #17 │ │ │ │ + addne fp, sl, ip, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1064 @ 0x428 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne sl, sl, ip, asr #17 │ │ │ │ + addne fp, sl, r4, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1096 @ 0x448 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1112 @ 0x458 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - ldrdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1072 @ 0x430 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sl, sl, r4, ror #17 │ │ │ │ + addne fp, sl, ip, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1088 @ 0x440 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, ip, ror #17 │ │ │ │ + addne fp, sl, r4, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1104 @ 0x450 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne sl, [sl], r4 │ │ │ │ + addne fp, sl, ip, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #176 @ 0xb0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne sl, [sl], ip │ │ │ │ + addne fp, sl, r4, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #192 @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2400] @ 0xfffff6a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sl, sl, r0, lsl r9 │ │ │ │ + addne fp, sl, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsl r9 │ │ │ │ + umullne fp, sl, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2432] @ 0xfffff680 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r0, lsr #18 │ │ │ │ + umullne fp, sl, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1792 @ 0x700 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne sl, sl, r8, lsr #18 │ │ │ │ + addne fp, sl, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1816 @ 0x718 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsr r9 │ │ │ │ + addne fp, sl, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1832 @ 0x728 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, r8, lsr r9 │ │ │ │ + @ instruction: 0x108abcb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x108abcb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, asr #18 │ │ │ │ + addne fp, sl, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3472] @ 0xfffff270 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r0, asr r9 │ │ │ │ + addne fp, sl, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3640 @ 0xe38 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sl, sl, r8, asr r9 │ │ │ │ + ldrdne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3664 @ 0xe50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, ror #18 │ │ │ │ + ldrdne fp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3680 @ 0xe60 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne sl, sl, r8, ror #18 │ │ │ │ + addne fp, sl, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr lr │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r0, ror r9 │ │ │ │ + addne fp, sl, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, ror r9 │ │ │ │ + strdne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr lr │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne sl, sl, r0, lsl #19 │ │ │ │ + strdne fp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09b90 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r8, lsl #19 │ │ │ │ + addne fp, sl, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, r0, r9 @ │ │ │ │ + addne fp, sl, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne sl, sl, r8, r9 @ │ │ │ │ + addne fp, sl, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r0, lsr #19 │ │ │ │ + addne fp, sl, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsr #19 │ │ │ │ + addne fp, sl, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108aa9b0 │ │ │ │ + addne fp, sl, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3560 @ 0xde8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108aa9b8 │ │ │ │ + addne fp, sl, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, asr #19 │ │ │ │ + addne fp, sl, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3584 @ 0xe00 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r8, asr #19 │ │ │ │ + addne fp, sl, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne sl, [sl], r0 │ │ │ │ + addne fp, sl, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], r8 │ │ │ │ + addne fp, sl, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl r0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne sl, sl, r0, ror #19 │ │ │ │ + addne fp, sl, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sl, sl, r8, ror #19 │ │ │ │ + addne fp, sl, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], r0 │ │ │ │ + addne fp, sl, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne sl, [sl], r8 │ │ │ │ + addne fp, sl, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2616 @ 0xa38 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sl, sl, r0, lsl #20 │ │ │ │ + addne fp, sl, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2632 @ 0xa48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsl #20 │ │ │ │ + addne fp, sl, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2648 @ 0xa58 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne sl, sl, r0, lsl sl │ │ │ │ + addne fp, sl, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4e798 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sl, sl, r8, lsl sl │ │ │ │ + umullne fp, sl, r0, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsr #20 │ │ │ │ + umullne fp, sl, r8, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq lr, [r4, #112] @ 0x70 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne sl, sl, r8, lsr #20 │ │ │ │ + addne fp, sl, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3944 @ 0xf68 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sl, sl, r0, lsr sl │ │ │ │ + addne fp, sl, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3952 @ 0xf70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsr sl │ │ │ │ + @ instruction: 0x108abdb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3968 @ 0xf80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne sl, sl, r0, asr #20 │ │ │ │ + @ instruction: 0x108abdb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #4 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sl, sl, r8, asr #20 │ │ │ │ + addne fp, sl, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, asr sl │ │ │ │ + addne fp, sl, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r8, asr sl │ │ │ │ + ldrdne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2200] @ 0xfffff768 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sl, sl, r0, ror #20 │ │ │ │ + ldrdne fp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2216] @ 0xfffff758 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, ror #20 │ │ │ │ + addne fp, sl, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2232] @ 0xfffff748 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, r0, ror sl │ │ │ │ + addne fp, sl, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror r8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sl, sl, r8, ror sl │ │ │ │ + strdne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, ror r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsl #21 │ │ │ │ + strdne fp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsl #17 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r8, lsl #21 │ │ │ │ + addne fp, sl, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1560 @ 0x618 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne sl, sl, r0, sl @ │ │ │ │ + addne fp, sl, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1576 @ 0x628 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, r8, sl @ │ │ │ │ + addne fp, sl, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1592 @ 0x638 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne sl, sl, r0, lsr #21 │ │ │ │ + addne fp, sl, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #13 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sl, sl, r8, lsr #21 │ │ │ │ + addne fp, sl, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #96]! @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aaab0 │ │ │ │ + addne fp, sl, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #13 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x108aaab8 │ │ │ │ + addne fp, sl, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1256 @ 0x4e8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sl, sl, r0, asr #21 │ │ │ │ + addne fp, sl, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, asr #21 │ │ │ │ + addne fp, sl, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1288 @ 0x508 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - ldrdne sl, [sl], r0 │ │ │ │ + addne fp, sl, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr pc │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne sl, [sl], r8 │ │ │ │ + addne fp, sl, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, ror #21 │ │ │ │ + addne fp, sl, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr pc │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r8, ror #21 │ │ │ │ + addne fp, sl, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1440 @ 0x5a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne sl, [sl], r0 │ │ │ │ + addne fp, sl, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1456 @ 0x5b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], r8 │ │ │ │ + addne fp, sl, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, r0, lsl #22 │ │ │ │ + addne fp, sl, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2344 @ 0x928 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne sl, sl, r8, lsl #22 │ │ │ │ + addne fp, sl, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2352 @ 0x930 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsl fp │ │ │ │ + addne fp, sl, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2368 @ 0x940 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r8, lsl fp │ │ │ │ + umullne fp, sl, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3512] @ 0xfffff248 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sl, sl, r0, lsr #22 │ │ │ │ + umullne fp, sl, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsr #22 │ │ │ │ + addne fp, sl, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, r0, lsr fp │ │ │ │ + addne fp, sl, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sl, sl, r8, lsr fp │ │ │ │ + @ instruction: 0x108abeb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3328 @ 0xd00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, asr #22 │ │ │ │ + @ instruction: 0x108abeb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3344 @ 0xd10 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne sl, sl, r8, asr #22 │ │ │ │ + addne fp, sl, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr pc │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sl, sl, r0, asr fp │ │ │ │ + addne fp, sl, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, asr fp │ │ │ │ + ldrdne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr pc │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne sl, sl, r0, ror #22 │ │ │ │ + ldrdne fp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3200 @ 0xc80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sl, sl, r8, ror #22 │ │ │ │ + addne fp, sl, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3208 @ 0xc88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, ror fp │ │ │ │ + addne fp, sl, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3224 @ 0xc98 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne sl, sl, r8, ror fp │ │ │ │ + strdne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sl, sl, r0, lsl #23 │ │ │ │ + strdne fp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsl #23 │ │ │ │ + addne fp, sl, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne sl, sl, r0, fp @ │ │ │ │ + addne fp, sl, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1224 @ 0x4c8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne sl, sl, r8, fp @ │ │ │ │ + addne fp, sl, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1240 @ 0x4d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsr #23 │ │ │ │ + addne fp, sl, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1256 @ 0x4e8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sl, sl, r8, lsr #23 │ │ │ │ + addne fp, sl, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1176 @ 0x498 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108aabb0 │ │ │ │ + addne fp, sl, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1184 @ 0x4a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aabb8 │ │ │ │ + addne fp, sl, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1200 @ 0x4b0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne sl, sl, r0, asr #23 │ │ │ │ + addne fp, sl, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, r8, asr #23 │ │ │ │ + addne fp, sl, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], r0 │ │ │ │ + addne fp, sl, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne sl, [sl], r8 │ │ │ │ + addne fp, sl, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, ror #23 │ │ │ │ + addne fp, sl, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, ror #23 │ │ │ │ + addne fp, sl, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3320] @ 0xfffff308 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne sl, [sl], r0 │ │ │ │ + addne fp, sl, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #856 @ 0x358 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], r8 │ │ │ │ + addne fp, sl, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #872 @ 0x368 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsl #24 │ │ │ │ + addne fp, sl, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #888 @ 0x378 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r8, lsl #24 │ │ │ │ + addne fp, sl, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3504 @ 0xdb0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sl, sl, r0, lsl ip │ │ │ │ + addne fp, sl, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3512 @ 0xdb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsl ip │ │ │ │ + umullne fp, sl, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3528 @ 0xdc8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne sl, sl, r0, lsr #24 │ │ │ │ + umullne fp, sl, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-376] @ 0xfffffe88 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sl, sl, r8, lsr #24 │ │ │ │ + addne fp, sl, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-392] @ 0xfffffe78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsr ip │ │ │ │ + addne fp, sl, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-408] @ 0xfffffe68 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne sl, sl, r8, lsr ip │ │ │ │ + @ instruction: 0x108abfb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl r2 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sl, sl, r0, asr #24 │ │ │ │ + @ instruction: 0x108abfb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, asr #24 │ │ │ │ + addne fp, sl, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr r2 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r0, asr ip │ │ │ │ + addne fp, sl, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2176] @ 0xfffff780 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, r8, asr ip │ │ │ │ + ldrdne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2192] @ 0xfffff770 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, ror #24 │ │ │ │ + ldrdne fp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2208] @ 0xfffff760 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne sl, sl, r8, ror #24 │ │ │ │ + addne fp, sl, r0, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2712 @ 0xa98 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sl, sl, r0, ror ip │ │ │ │ + addne fp, sl, r8, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, ror ip │ │ │ │ + strdne fp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2744 @ 0xab8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sl, sl, r0, lsl #25 │ │ │ │ + strdne fp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #27 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sl, sl, r8, lsl #25 │ │ │ │ + addne ip, sl, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, r0, ip @ │ │ │ │ + addne ip, sl, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsl #28 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne sl, sl, r8, ip @ │ │ │ │ + addne ip, sl, r0, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne sl, sl, r0, lsr #25 │ │ │ │ + addne ip, sl, r8, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3296] @ 0xfffff320 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsr #25 │ │ │ │ + addne ip, sl, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3312] @ 0xfffff310 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - @ instruction: 0x108aacb0 │ │ │ │ + addne ip, sl, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2216 @ 0x8a8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - @ instruction: 0x108aacb8 │ │ │ │ + addne ip, sl, r0, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2224 @ 0x8b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, asr #25 │ │ │ │ + addne ip, sl, r8, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2240 @ 0x8c0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r8, asr #25 │ │ │ │ + addne ip, sl, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3400] @ 0xfffff2b8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - ldrdne sl, [sl], r0 │ │ │ │ + addne ip, sl, r8, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3408] @ 0xfffff2b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], r8 │ │ │ │ + addne ip, sl, r0, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r0, ror #25 │ │ │ │ + addne ip, sl, r8, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr r2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sl, sl, r8, ror #25 │ │ │ │ + addne ip, sl, r0, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], r0 │ │ │ │ + addne ip, sl, r8, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #4 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne sl, [sl], r8 │ │ │ │ + addne ip, sl, r0, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #0, 28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne sl, sl, r0, lsl #26 │ │ │ │ + addne ip, sl, r8, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsl #26 │ │ │ │ + addne ip, sl, r0, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne sl, sl, r0, lsl sp │ │ │ │ + addne ip, sl, r8, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #13 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sl, sl, r8, lsl sp │ │ │ │ + umullne ip, sl, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #96]! @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsr #26 │ │ │ │ + umullne ip, sl, r8, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #13 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne sl, sl, r8, lsr #26 │ │ │ │ + addne ip, sl, r0, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl #17 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sl, sl, r0, lsr sp │ │ │ │ + addne ip, sl, r8, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsr sp │ │ │ │ + strhne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f08898 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r0, asr #26 │ │ │ │ + strhne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1472] @ 0xfffffa40 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sl, sl, r8, asr #26 │ │ │ │ + addne ip, sl, r0, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, asr sp │ │ │ │ + addne ip, sl, r8, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne sl, sl, r8, asr sp │ │ │ │ + ldrdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, lsl #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, ror #26 │ │ │ │ + ldrdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, lsl sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, ror #26 │ │ │ │ + addne ip, sl, r0, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, lsr #26 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r0, ror sp │ │ │ │ + addne ip, sl, r8, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sl, sl, r8, ror sp │ │ │ │ + strdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3368] @ 0xfffff2d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsl #27 │ │ │ │ + strdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3384] @ 0xfffff2c8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r8, lsl #27 │ │ │ │ + addne ip, sl, r0, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1960] @ 0xfffff858 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne sl, sl, r0, sp @ │ │ │ │ + addne ip, sl, r8, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, r8, sp @ │ │ │ │ + addne ip, sl, r0, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1992] @ 0xfffff838 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r0, lsr #27 │ │ │ │ + addne ip, sl, r8, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r8, lsr #27 │ │ │ │ + addne ip, sl, r0, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aadb0 │ │ │ │ + addne ip, sl, r8, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3760] @ 0xfffff150 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108aadb8 │ │ │ │ + addne ip, sl, r0, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2856] @ 0xfffff4d8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r0, asr #27 │ │ │ │ + addne ip, sl, r8, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2872] @ 0xfffff4c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, asr #27 │ │ │ │ + addne ip, sl, r0, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2888] @ 0xfffff4b8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne sl, [sl], r0 │ │ │ │ + addne ip, sl, r8, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3640] @ 0xfffff1c8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne sl, [sl], r8 │ │ │ │ + addne ip, sl, r0, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3656] @ 0xfffff1b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, ror #27 │ │ │ │ + addne ip, sl, r8, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3672] @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r8, ror #27 │ │ │ │ + addne ip, sl, r0, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #976 @ 0x3d0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne sl, [sl], r0 │ │ │ │ + addne ip, sl, r8, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #992 @ 0x3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], r8 │ │ │ │ + addne ip, sl, r0, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1008 @ 0x3f0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r0, lsl #28 │ │ │ │ + addne ip, sl, r8, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sl, sl, r8, lsl #28 │ │ │ │ + addne ip, sl, r0, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsl lr │ │ │ │ + addne ip, sl, r8, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sl, sl, r8, lsl lr │ │ │ │ + umullne ip, sl, r0, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr #27 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sl, sl, r0, lsr #28 │ │ │ │ + umullne ip, sl, r8, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r2, [r1, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsr #28 │ │ │ │ + addne ip, sl, r0, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #27 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne sl, sl, r0, lsr lr │ │ │ │ + addne ip, sl, r8, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, ror r5 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne sl, sl, r8, lsr lr │ │ │ │ + @ instruction: 0x108ac1b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, asr #28 │ │ │ │ + @ instruction: 0x108ac1b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4e590 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sl, sl, r8, asr #28 │ │ │ │ + addne ip, sl, r0, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #608 @ 0x260 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sl, sl, r0, asr lr │ │ │ │ + addne ip, sl, r8, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #616 @ 0x268 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, asr lr │ │ │ │ + ldrdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #632 @ 0x278 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r0, ror #28 │ │ │ │ + ldrdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2056] @ 0xfffff7f8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sl, sl, r8, ror #28 │ │ │ │ + addne ip, sl, r0, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2064] @ 0xfffff7f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, ror lr │ │ │ │ + addne ip, sl, r8, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2080] @ 0xfffff7e0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sl, sl, r8, ror lr │ │ │ │ + strdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-520] @ 0xfffffdf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sl, sl, r0, lsl #29 │ │ │ │ + strdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-528] @ 0xfffffdf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsl #29 │ │ │ │ + addne ip, sl, r0, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-544] @ 0xfffffde0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne sl, sl, r0, lr @ │ │ │ │ + addne ip, sl, r8, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2744] @ 0xfffff548 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne sl, sl, r8, lr @ │ │ │ │ + addne ip, sl, r0, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2752] @ 0xfffff540 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsr #29 │ │ │ │ + addne ip, sl, r8, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sl, sl, r8, lsr #29 │ │ │ │ + addne ip, sl, r0, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2376 @ 0x948 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108aaeb0 │ │ │ │ + addne ip, sl, r8, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2384 @ 0x950 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aaeb8 │ │ │ │ + addne ip, sl, r0, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2400 @ 0x960 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sl, sl, r0, asr #29 │ │ │ │ + addne ip, sl, r8, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2720 @ 0xaa0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne sl, sl, r8, asr #29 │ │ │ │ + addne ip, sl, r0, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], r0 │ │ │ │ + addne ip, sl, r8, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2744 @ 0xab8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne sl, [sl], r8 │ │ │ │ + addne ip, sl, r0, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr #5 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne sl, sl, r0, ror #29 │ │ │ │ + addne ip, sl, r8, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, asr #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, ror #29 │ │ │ │ + addne ip, sl, r0, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r3, [r1, #40]! @ 0x28 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne sl, [sl], r0 │ │ │ │ + addne ip, sl, r8, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1648] @ 0xfffff990 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne sl, [sl], r8 │ │ │ │ + addne ip, sl, r0, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1656] @ 0xfffff988 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsl #30 │ │ │ │ + addne ip, sl, r8, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1672] @ 0xfffff978 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r8, lsl #30 │ │ │ │ + addne ip, sl, r0, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #72, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne sl, sl, r0, lsl pc │ │ │ │ + addne ip, sl, r8, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #80, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsl pc │ │ │ │ + umullne ip, sl, r0, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #96, 2 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r0, lsr #30 │ │ │ │ + umullne ip, sl, r8, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2224] @ 0xfffff750 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sl, sl, r8, lsr #30 │ │ │ │ + addne ip, sl, r0, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2232] @ 0xfffff748 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, lsr pc │ │ │ │ + addne ip, sl, r8, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2248] @ 0xfffff738 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, r8, lsr pc │ │ │ │ + @ instruction: 0x108ac2b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2168] @ 0xfffff788 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sl, sl, r0, asr #30 │ │ │ │ + @ instruction: 0x108ac2b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2176] @ 0xfffff780 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, asr #30 │ │ │ │ + addne ip, sl, r0, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2192] @ 0xfffff770 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sl, sl, r0, asr pc │ │ │ │ + addne ip, sl, r8, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sl, sl, r8, asr pc │ │ │ │ + ldrdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3904 @ 0xf40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, ror #30 │ │ │ │ + ldrdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3920 @ 0xf50 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sl, sl, r8, ror #30 │ │ │ │ + addne ip, sl, r0, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1272] @ 0xfffffb08 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sl, sl, r0, ror pc │ │ │ │ + addne ip, sl, r8, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1280] @ 0xfffffb00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, ror pc │ │ │ │ + strdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1296] @ 0xfffffaf0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sl, sl, r0, lsl #31 │ │ │ │ + strdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sl, sl, r8, lsl #31 │ │ │ │ + addne ip, sl, r0, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2736 @ 0xab0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sl, sl, r0, pc @ │ │ │ │ + addne ip, sl, r8, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2752 @ 0xac0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne sl, sl, r8, pc @ │ │ │ │ + addne ip, sl, r0, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #4040 @ 0xfc8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sl, sl, r0, lsr #31 │ │ │ │ + addne ip, sl, r8, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #4056 @ 0xfd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r8, lsr #31 │ │ │ │ + addne ip, sl, r0, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #4072 @ 0xfe8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108aafb0 │ │ │ │ + addne ip, sl, r8, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108aafb8 │ │ │ │ + addne ip, sl, r0, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sl, sl, r0, asr #31 │ │ │ │ + addne ip, sl, r8, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror r1 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne sl, sl, r8, asr #31 │ │ │ │ + addne ip, sl, r0, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne sl, [sl], r0 │ │ │ │ + addne ip, sl, r8, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3200 @ 0xc80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sl, [sl], r8 │ │ │ │ + addne ip, sl, r0, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3216 @ 0xc90 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne sl, sl, r0, ror #31 │ │ │ │ + addne ip, sl, r8, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sl, sl, r8, ror #31 │ │ │ │ + addne ip, sl, r0, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sl, [sl], r0 │ │ │ │ + addne ip, sl, r8, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1744] @ 0xfffff930 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - strdne sl, [sl], r8 │ │ │ │ + addne ip, sl, r0, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne fp, sl, r0 │ │ │ │ + addne ip, sl, r8, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8 │ │ │ │ + addne ip, sl, r0, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r0, lsl r0 │ │ │ │ + addne ip, sl, r8, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne fp, sl, r8, lsl r0 │ │ │ │ + umullne ip, sl, r0, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsr #32 │ │ │ │ + umullne ip, sl, r8, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3392] @ 0xfffff2c0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne fp, sl, r8, lsr #32 │ │ │ │ + addne ip, sl, r0, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #288 @ 0x120 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne fp, sl, r0, lsr r0 │ │ │ │ + addne ip, sl, r8, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #304 @ 0x130 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsr r0 │ │ │ │ + @ instruction: 0x108ac3b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #320 @ 0x140 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne fp, sl, r0, asr #32 │ │ │ │ + @ instruction: 0x108ac3b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-864] @ 0xfffffca0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, r8, asr #32 │ │ │ │ + addne ip, sl, r0, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-880] @ 0xfffffc90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, asr r0 │ │ │ │ + addne ip, sl, r8, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-896] @ 0xfffffc80 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne fp, sl, r8, asr r0 │ │ │ │ + ldrdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #336 @ 0x150 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne fp, sl, r0, rrx │ │ │ │ + ldrdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #360 @ 0x168 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, rrx │ │ │ │ + addne ip, sl, r0, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #376 @ 0x178 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne fp, sl, r0, ror r0 │ │ │ │ + addne ip, sl, r8, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #936 @ 0x3a8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne fp, sl, r8, ror r0 │ │ │ │ + strdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsl #1 │ │ │ │ + strdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #960 @ 0x3c0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne fp, sl, r8, lsl #1 │ │ │ │ + addne ip, sl, r0, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne fp, sl, r0, r0 │ │ │ │ + addne ip, sl, r8, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3512] @ 0xfffff248 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne fp, sl, r8, r0 │ │ │ │ + addne ip, sl, r0, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne fp, sl, r0, lsr #1 │ │ │ │ + addne ip, sl, r8, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #25 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsr #1 │ │ │ │ + addne ip, sl, r0, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror #25 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strhne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3480 @ 0xd98 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne fp, sl, r0, asr #1 │ │ │ │ + addne ip, sl, r8, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3488 @ 0xda0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, asr #1 │ │ │ │ + addne ip, sl, r0, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3504 @ 0xdb0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl ip │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, ror #1 │ │ │ │ + addne ip, sl, r8, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr ip │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne fp, sl, r8, ror #1 │ │ │ │ + addne ip, sl, r0, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1392] @ 0xfffffa90 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1400] @ 0xfffffa88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1416] @ 0xfffffa78 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne fp, sl, r0, lsl #2 │ │ │ │ + addne ip, sl, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1688 @ 0x698 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne fp, sl, r8, lsl #2 │ │ │ │ + addne ip, sl, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsl r1 │ │ │ │ + addne ip, sl, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1712 @ 0x6b0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne fp, sl, r8, lsl r1 │ │ │ │ + umullne ip, sl, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1624] @ 0xfffff9a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne fp, sl, r0, lsr #2 │ │ │ │ + umullne ip, sl, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsr #2 │ │ │ │ + addne ip, sl, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1648] @ 0xfffff990 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne fp, sl, r0, lsr r1 │ │ │ │ + addne ip, sl, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r8, [r0, #32]! │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne fp, sl, r8, lsr r1 │ │ │ │ + @ instruction: 0x108ac4b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r8, [r0, #40]! @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, asr #2 │ │ │ │ + @ instruction: 0x108ac4b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #5 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne fp, sl, r8, asr #2 │ │ │ │ + addne ip, sl, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror r6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne fp, sl, r0, asr r1 │ │ │ │ + addne ip, sl, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, asr r1 │ │ │ │ + ldrdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #13 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne fp, sl, r0, ror #2 │ │ │ │ + ldrdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-936] @ 0xfffffc58 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, r8, ror #2 │ │ │ │ + addne ip, sl, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-952] @ 0xfffffc48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, ror r1 │ │ │ │ + addne ip, sl, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-968] @ 0xfffffc38 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne fp, sl, r8, ror r1 │ │ │ │ + strdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2200 @ 0x898 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsl #3 │ │ │ │ + strdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2216 @ 0x8a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsl #3 │ │ │ │ + addne ip, sl, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne fp, sl, r0, r1 │ │ │ │ + addne ip, sl, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr r0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne fp, sl, r8, r1 │ │ │ │ + addne ip, sl, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, rrx │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsr #3 │ │ │ │ + addne ip, sl, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror r0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne fp, sl, r8, lsr #3 │ │ │ │ + addne ip, sl, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #18 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - @ instruction: 0x108ab1b0 │ │ │ │ + addne ip, sl, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ab1b8 │ │ │ │ + addne ip, sl, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr r9 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne fp, sl, r0, asr #3 │ │ │ │ + addne ip, sl, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, r8, asr #3 │ │ │ │ + addne ip, sl, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #496 @ 0x1f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #512 @ 0x200 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne fp, sl, r0, ror #3 │ │ │ │ + addne ip, sl, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, ror #3 │ │ │ │ + addne ip, sl, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #24 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strdne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3080] @ 0xfffff3f8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3088] @ 0xfffff3f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsl #4 │ │ │ │ + addne ip, sl, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne fp, sl, r8, lsl #4 │ │ │ │ + addne ip, sl, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2944] @ 0xfffff480 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne fp, sl, r0, lsl r2 │ │ │ │ + addne ip, sl, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2952] @ 0xfffff478 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsl r2 │ │ │ │ + umullne ip, sl, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2968] @ 0xfffff468 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne fp, sl, r0, lsr #4 │ │ │ │ + umullne ip, sl, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1856 @ 0x740 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, r8, lsr #4 │ │ │ │ + addne ip, sl, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1872 @ 0x750 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsr r2 │ │ │ │ + addne ip, sl, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1888 @ 0x760 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r8, lsr r2 │ │ │ │ + @ instruction: 0x108ac5b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-0] │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne fp, sl, r0, asr #4 │ │ │ │ + @ instruction: 0x108ac5b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-8] │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, asr #4 │ │ │ │ + addne ip, sl, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r0, asr r2 │ │ │ │ + addne ip, sl, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2344 @ 0x928 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, asr r2 │ │ │ │ + ldrdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2360 @ 0x938 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, ror #4 │ │ │ │ + ldrdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2376 @ 0x948 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne fp, sl, r8, ror #4 │ │ │ │ + addne ip, sl, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3144] @ 0xfffff3b8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne fp, sl, r0, ror r2 │ │ │ │ + addne ip, sl, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3152] @ 0xfffff3b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, ror r2 │ │ │ │ + strdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r0, lsl #5 │ │ │ │ + strdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #3 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne fp, sl, r8, lsl #5 │ │ │ │ + addne ip, sl, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne fp, sl, r0, r2 │ │ │ │ + addne ip, sl, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r8, [r0, #24]! │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne fp, sl, r8, r2 │ │ │ │ + addne ip, sl, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1560] @ 0xfffff9e8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne fp, sl, r0, lsr #5 │ │ │ │ + addne ip, sl, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1568] @ 0xfffff9e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsr #5 │ │ │ │ + addne ip, sl, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1584] @ 0xfffff9d0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108ab2b0 │ │ │ │ + addne ip, sl, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108ab2b8 │ │ │ │ + addne ip, sl, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, asr #5 │ │ │ │ + addne ip, sl, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3664 @ 0xe50 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ - addne fp, sl, r8, asr #5 │ │ │ │ + addne ip, sl, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #23 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #23 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne fp, sl, r0, ror #5 │ │ │ │ + addne ip, sl, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr r6 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, r8, ror #5 │ │ │ │ + addne ip, sl, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror r6 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ - strdne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2384 @ 0x950 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne fp, sl, r0, lsl #6 │ │ │ │ + addne ip, sl, r8, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2392 @ 0x958 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsl #6 │ │ │ │ + addne ip, sl, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2408 @ 0x968 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne fp, sl, r0, lsl r3 │ │ │ │ + addne ip, sl, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3736] @ 0xfffff168 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, r8, lsl r3 │ │ │ │ + umullne ip, sl, r0, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsr #6 │ │ │ │ + umullne ip, sl, r8, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3768] @ 0xfffff148 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ - addne fp, sl, r8, lsr #6 │ │ │ │ + addne ip, sl, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3488 @ 0xda0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, r0, lsr r3 │ │ │ │ + addne ip, sl, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3504 @ 0xdb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsr r3 │ │ │ │ + @ instruction: 0x108ac6b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3520 @ 0xdc0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r0, asr #6 │ │ │ │ + @ instruction: 0x108ac6b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #4 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, r8, asr #6 │ │ │ │ + addne ip, sl, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, asr r3 │ │ │ │ + addne ip, sl, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr #4 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne fp, sl, r8, asr r3 │ │ │ │ + ldrdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3504 @ 0xdb0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne fp, sl, r0, ror #6 │ │ │ │ + ldrdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3512 @ 0xdb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, ror #6 │ │ │ │ + addne ip, sl, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3528 @ 0xdc8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r0, ror r3 │ │ │ │ + addne ip, sl, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1224] @ 0xfffffb38 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, r8, ror r3 │ │ │ │ + strdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1240] @ 0xfffffb28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsl #7 │ │ │ │ + strdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1256] @ 0xfffffb18 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne fp, sl, r8, lsl #7 │ │ │ │ + addne ip, sl, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne fp, sl, r0, r3 │ │ │ │ + addne ip, sl, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #424 @ 0x1a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne fp, sl, r8, r3 │ │ │ │ + addne ip, sl, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #440 @ 0x1b8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r0, lsr #7 │ │ │ │ + addne ip, sl, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, r8, lsr #7 │ │ │ │ + addne ip, sl, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2808 @ 0xaf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ab3b0 │ │ │ │ + addne ip, sl, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2824 @ 0xb08 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108ab3b8 │ │ │ │ + addne ip, sl, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr #24 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, r0, asr #7 │ │ │ │ + addne ip, sl, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, asr #7 │ │ │ │ + addne ip, sl, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #24 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #136 @ 0x88 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #152 @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, ror #7 │ │ │ │ + addne ip, sl, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #168 @ 0xa8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne fp, sl, r8, ror #7 │ │ │ │ + addne ip, sl, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #288 @ 0x120 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - strdne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #296 @ 0x128 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #312 @ 0x138 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne fp, sl, r0, lsl #8 │ │ │ │ + addne ip, sl, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl r1 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne fp, sl, r8, lsl #8 │ │ │ │ + addne ip, sl, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsl r4 │ │ │ │ + addne ip, sl, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #2 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne fp, sl, r8, lsl r4 │ │ │ │ + umullne ip, sl, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #976 @ 0x3d0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne fp, sl, r0, lsr #8 │ │ │ │ + umullne ip, sl, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #984 @ 0x3d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsr #8 │ │ │ │ + addne ip, sl, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1000 @ 0x3e8 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne fp, sl, r0, lsr r4 │ │ │ │ + addne ip, sl, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1816 @ 0x718 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne fp, sl, r8, lsr r4 │ │ │ │ + @ instruction: 0x108ac7b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1832 @ 0x728 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, asr #8 │ │ │ │ + @ instruction: 0x108ac7b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1848 @ 0x738 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r8, asr #8 │ │ │ │ + addne ip, sl, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, r0, asr r4 │ │ │ │ + addne ip, sl, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, asr r4 │ │ │ │ + ldrdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #40 @ 0x28 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r0, ror #8 │ │ │ │ + ldrdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #0, 16 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, r8, ror #8 │ │ │ │ + addne ip, sl, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, ror r4 │ │ │ │ + addne ip, sl, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r8, ror r4 │ │ │ │ + strdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr r8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne fp, sl, r0, lsl #9 │ │ │ │ + strdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsl #9 │ │ │ │ + addne ip, sl, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror r8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne fp, sl, r0, r4 │ │ │ │ + addne ip, sl, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #352 @ 0x160 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne fp, sl, r8, r4 │ │ │ │ + addne ip, sl, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #368 @ 0x170 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsr #9 │ │ │ │ + addne ip, sl, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #384 @ 0x180 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne fp, sl, r8, lsr #9 │ │ │ │ + addne ip, sl, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1104 @ 0x450 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108ab4b0 │ │ │ │ + addne ip, sl, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1112 @ 0x458 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ab4b8 │ │ │ │ + addne ip, sl, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1128 @ 0x468 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne fp, sl, r0, asr #9 │ │ │ │ + addne ip, sl, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne fp, sl, r8, asr #9 │ │ │ │ + addne ip, sl, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #112, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #128, 4 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne fp, sl, r0, ror #9 │ │ │ │ + addne ip, sl, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3584 @ 0xe00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, ror #9 │ │ │ │ + addne ip, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3600 @ 0xe10 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - strdne fp, [sl], r0 │ │ │ │ + addne ip, sl, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f08098 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - strdne fp, [sl], r8 │ │ │ │ + addne ip, sl, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r8, [r0, #8]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsl #10 │ │ │ │ + addne ip, sl, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #1 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne fp, sl, r8, lsl #10 │ │ │ │ + addne ip, sl, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, r0, lsl r5 │ │ │ │ + addne ip, sl, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsl r5 │ │ │ │ + umullne ip, sl, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne fp, sl, r0, lsr #10 │ │ │ │ + umullne ip, sl, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, lsr #10 │ │ │ │ + addne ip, sl, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, lsr r5 │ │ │ │ + addne ip, sl, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3912 @ 0xf48 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne fp, sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x108ac8b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #776 @ 0x308 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne fp, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x108ac8b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #784 @ 0x310 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, asr #10 │ │ │ │ + addne ip, sl, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #800 @ 0x320 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne fp, sl, r0, asr r5 │ │ │ │ + addne ip, sl, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne fp, sl, r8, asr r5 │ │ │ │ + ldrdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2424] @ 0xfffff688 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r0, ror #10 │ │ │ │ + ldrdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2440] @ 0xfffff678 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne fp, sl, r8, ror #10 │ │ │ │ + addne ip, sl, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne fp, sl, r0, ror r5 │ │ │ │ + addne ip, sl, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3296] @ 0xfffff320 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r8, ror r5 │ │ │ │ + strdne ip, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3312] @ 0xfffff310 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne fp, sl, r0, lsl #11 │ │ │ │ + strdne ip, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl #30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, r8, lsl #11 │ │ │ │ + addne ip, sl, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl #11 │ │ │ │ + addne ip, sl, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #30 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - umullne fp, sl, r4, r5 │ │ │ │ + addne ip, sl, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #27 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne fp, sl, ip, r5 │ │ │ │ + addne ip, sl, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06d98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr #11 │ │ │ │ + addne ip, sl, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #27 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne fp, sl, ip, lsr #11 │ │ │ │ + addne ip, sl, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108ab5b4 │ │ │ │ + addne ip, sl, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ab5bc │ │ │ │ + addne ip, sl, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne fp, sl, r4, asr #11 │ │ │ │ + addne ip, sl, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr #8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne fp, sl, ip, asr #11 │ │ │ │ + addne ip, sl, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl r5 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne fp, sl, r4, ror #11 │ │ │ │ + addne ip, sl, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror #11 │ │ │ │ + addne ip, sl, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #10 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3488 @ 0xda0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3504 @ 0xdb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl #12 │ │ │ │ + addne ip, sl, ip, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3520 @ 0xdc0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne fp, sl, ip, lsl #12 │ │ │ │ + addne ip, sl, r4, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #448 @ 0x1c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, r4, lsl r6 │ │ │ │ + addne ip, sl, ip, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #464 @ 0x1d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl r6 │ │ │ │ + umullne ip, sl, r4, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne fp, sl, r4, lsr #12 │ │ │ │ + umullne ip, sl, ip, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne fp, sl, ip, lsr #12 │ │ │ │ + addne ip, sl, r4, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3816 @ 0xee8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr r6 │ │ │ │ + addne ip, sl, ip, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3832 @ 0xef8 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne fp, sl, ip, lsr r6 │ │ │ │ + @ instruction: 0x108ac9b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2664] @ 0xfffff598 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne fp, sl, r4, asr #12 │ │ │ │ + @ instruction: 0x108ac9bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr #12 │ │ │ │ + addne ip, sl, r4, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne fp, sl, r4, asr r6 │ │ │ │ + addne ip, sl, ip, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1312 @ 0x520 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne fp, sl, ip, asr r6 │ │ │ │ + ldrdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1336 @ 0x538 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror #12 │ │ │ │ + ldrdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1352 @ 0x548 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne fp, sl, ip, ror #12 │ │ │ │ + addne ip, sl, r4, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2648 @ 0xa58 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne fp, sl, r4, ror r6 │ │ │ │ + addne ip, sl, ip, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror r6 │ │ │ │ + strdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2672 @ 0xa70 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, r4, lsl #13 │ │ │ │ + strdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, ip, lsl #13 │ │ │ │ + addne ip, sl, r4, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne fp, sl, r4, r6 │ │ │ │ + addne ip, sl, ip, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2672 @ 0xa70 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne fp, sl, ip, r6 │ │ │ │ + addne ip, sl, r4, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2616 @ 0xa38 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne fp, sl, r4, lsr #13 │ │ │ │ + addne ip, sl, ip, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2632 @ 0xa48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr #13 │ │ │ │ + addne ip, sl, r4, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2648 @ 0xa58 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - @ instruction: 0x108ab6b4 │ │ │ │ + addne ip, sl, ip, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, asr #18 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - @ instruction: 0x108ab6bc │ │ │ │ + addne ip, sl, r4, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr #13 │ │ │ │ + addne ip, sl, ip, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror #18 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, ip, asr #13 │ │ │ │ + addne ip, sl, r4, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #848 @ 0x350 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #864 @ 0x360 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #880 @ 0x370 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne fp, sl, r4, ror #13 │ │ │ │ + addne ip, sl, ip, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2328] @ 0xfffff6e8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne fp, sl, ip, ror #13 │ │ │ │ + addne ip, sl, r4, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2352] @ 0xfffff6d0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #528 @ 0x210 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, r4, lsl #14 │ │ │ │ + addne ip, sl, ip, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #544 @ 0x220 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl #14 │ │ │ │ + addne ip, sl, r4, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #560 @ 0x230 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r4, lsl r7 │ │ │ │ + addne ip, sl, ip, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #0, 12 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, ip, lsl r7 │ │ │ │ + umullne ip, sl, r4, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr #14 │ │ │ │ + umullne ip, sl, ip, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne fp, sl, ip, lsr #14 │ │ │ │ + addne ip, sl, r4, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-208] @ 0xffffff30 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne fp, sl, r4, lsr r7 │ │ │ │ + addne ip, sl, ip, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr r7 │ │ │ │ + @ instruction: 0x108acab4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-240] @ 0xffffff10 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne fp, sl, r4, asr #14 │ │ │ │ + @ instruction: 0x108acabc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #256 @ 0x100 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, ip, asr #14 │ │ │ │ + addne ip, sl, r4, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #272 @ 0x110 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr r7 │ │ │ │ + addne ip, sl, ip, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #288 @ 0x120 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne fp, sl, ip, asr r7 │ │ │ │ + ldrdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1136] @ 0xfffffb90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror #14 │ │ │ │ + ldrdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror #14 │ │ │ │ + addne ip, sl, r4, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1168] @ 0xfffffb70 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne fp, sl, r4, ror r7 │ │ │ │ + addne ip, sl, ip, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #10 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne fp, sl, ip, ror r7 │ │ │ │ + strdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl #15 │ │ │ │ + strdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr #10 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne fp, sl, ip, lsl #15 │ │ │ │ + addne ip, sl, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1928] @ 0xfffff878 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne fp, sl, r4, r7 │ │ │ │ + addne ip, sl, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1936] @ 0xfffff870 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne fp, sl, ip, r7 │ │ │ │ + addne ip, sl, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne fp, sl, r4, lsr #15 │ │ │ │ + addne ip, sl, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #80]! @ 0x50 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne fp, sl, ip, lsr #15 │ │ │ │ + addne ip, sl, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ab7b4 │ │ │ │ + addne ip, sl, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl r6 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108ab7bc │ │ │ │ + addne ip, sl, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #104]! @ 0x68 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, r4, asr #15 │ │ │ │ + addne ip, sl, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr #15 │ │ │ │ + addne ip, sl, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #104]! @ 0x68 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1592 @ 0x638 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1608 @ 0x648 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror #15 │ │ │ │ + addne ip, sl, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1624 @ 0x658 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne fp, sl, ip, ror #15 │ │ │ │ + addne ip, sl, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10490 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #72]! @ 0x48 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne fp, sl, r4, lsl #16 │ │ │ │ + addne ip, sl, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2704 @ 0xa90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl #16 │ │ │ │ + addne ip, sl, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2720 @ 0xaa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl r8 │ │ │ │ + addne ip, sl, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2736 @ 0xab0 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne fp, sl, ip, lsl r8 │ │ │ │ + umullne ip, sl, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2312 @ 0x908 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr #16 │ │ │ │ + umullne ip, sl, ip, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2328 @ 0x918 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr #16 │ │ │ │ + addne ip, sl, r4, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2344 @ 0x928 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne fp, sl, r4, lsr r8 │ │ │ │ + addne ip, sl, ip, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr r8 │ │ │ │ + @ instruction: 0x108acbb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr #16 │ │ │ │ + @ instruction: 0x108acbbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr #16 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne fp, sl, ip, asr #16 │ │ │ │ + addne ip, sl, r4, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2440 @ 0x988 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne fp, sl, r4, asr r8 │ │ │ │ + addne ip, sl, ip, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2448 @ 0x990 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr r8 │ │ │ │ + ldrdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne fp, sl, r4, ror #16 │ │ │ │ + ldrdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09798 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, ip, ror #16 │ │ │ │ + addne ip, sl, r4, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror r8 │ │ │ │ + addne ip, sl, ip, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #120]! @ 0x78 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne fp, sl, ip, ror r8 │ │ │ │ + strdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3240] @ 0xfffff358 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne fp, sl, r4, lsl #17 │ │ │ │ + strdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3256] @ 0xfffff348 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl #17 │ │ │ │ + addne ip, sl, r4, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3272] @ 0xfffff338 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne fp, sl, r4, r8 │ │ │ │ + addne ip, sl, ip, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2608] @ 0xfffff5d0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne fp, sl, ip, r8 │ │ │ │ + addne ip, sl, r4, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr #17 │ │ │ │ + addne ip, sl, ip, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2632] @ 0xfffff5b8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne fp, sl, ip, lsr #17 │ │ │ │ + addne ip, sl, r4, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3184] @ 0xfffff390 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - @ instruction: 0x108ab8b4 │ │ │ │ + addne ip, sl, ip, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3208] @ 0xfffff378 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ab8bc │ │ │ │ + addne ip, sl, r4, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne fp, sl, r4, asr #17 │ │ │ │ + addne ip, sl, ip, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne fp, sl, ip, asr #17 │ │ │ │ + addne ip, sl, r4, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3384] @ 0xfffff2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3400] @ 0xfffff2b8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror fp │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne fp, sl, r4, ror #17 │ │ │ │ + addne ip, sl, ip, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror #17 │ │ │ │ + addne ip, sl, r4, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #23 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2896 @ 0xb50 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2904 @ 0xb58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl #18 │ │ │ │ + addne ip, sl, ip, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2920 @ 0xb68 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne fp, sl, ip, lsl #18 │ │ │ │ + addne ip, sl, r4, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2640] @ 0xfffff5b0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne fp, sl, r4, lsl r9 │ │ │ │ + addne ip, sl, ip, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl r9 │ │ │ │ + umullne ip, sl, r4, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2664] @ 0xfffff598 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, r4, lsr #18 │ │ │ │ + umullne ip, sl, ip, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2272] @ 0xfffff720 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, ip, lsr #18 │ │ │ │ + addne ip, sl, r4, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2288] @ 0xfffff710 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr r9 │ │ │ │ + addne ip, sl, ip, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2304] @ 0xfffff700 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne fp, sl, ip, lsr r9 │ │ │ │ + @ instruction: 0x108accb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #328 @ 0x148 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne fp, sl, r4, asr #18 │ │ │ │ + @ instruction: 0x108accbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #360 @ 0x168 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr #18 │ │ │ │ + addne ip, sl, r4, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #376 @ 0x178 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r4, asr r9 │ │ │ │ + addne ip, sl, ip, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3152] @ 0xfffff3b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr r9 │ │ │ │ + ldrdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror #18 │ │ │ │ + ldrdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3184] @ 0xfffff390 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne fp, sl, ip, ror #18 │ │ │ │ + addne ip, sl, r4, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #672 @ 0x2a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne fp, sl, r4, ror r9 │ │ │ │ + addne ip, sl, ip, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #688 @ 0x2b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror r9 │ │ │ │ + strdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #704 @ 0x2c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne fp, sl, r4, lsl #19 │ │ │ │ + strdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #664 @ 0x298 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne fp, sl, ip, lsl #19 │ │ │ │ + addne ip, sl, r4, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #688 @ 0x2b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne fp, sl, r4, r9 │ │ │ │ + addne ip, sl, ip, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #704 @ 0x2c0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - umullne fp, sl, ip, r9 │ │ │ │ + addne ip, sl, r4, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1904 @ 0x770 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, r4, lsr #19 │ │ │ │ + addne ip, sl, ip, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1920 @ 0x780 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr #19 │ │ │ │ + addne ip, sl, r4, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1936 @ 0x790 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108ab9b4 │ │ │ │ + addne ip, sl, ip, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2568] @ 0xfffff5f8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108ab9bc │ │ │ │ + addne ip, sl, r4, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr #19 │ │ │ │ + addne ip, sl, ip, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne fp, sl, ip, asr #19 │ │ │ │ + addne ip, sl, r4, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, rrx │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne fp, sl, r4, ror #19 │ │ │ │ + addne ip, sl, ip, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne fp, sl, ip, ror #19 │ │ │ │ + addne ip, sl, r4, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3920 @ 0xf50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3936 @ 0xf60 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2576 @ 0xa10 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne fp, sl, r4, lsl #20 │ │ │ │ + addne ip, sl, ip, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl #20 │ │ │ │ + addne ip, sl, r4, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2616 @ 0xa38 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne fp, sl, r4, lsl sl │ │ │ │ + addne ip, sl, ip, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1152 @ 0x480 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne fp, sl, ip, lsl sl │ │ │ │ + umullne ip, sl, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1176 @ 0x498 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr #20 │ │ │ │ + umullne ip, sl, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne fp, sl, ip, lsr #20 │ │ │ │ + addne ip, sl, r4, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1400 @ 0x578 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne fp, sl, r4, lsr sl │ │ │ │ + addne ip, sl, ip, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1416 @ 0x588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr sl │ │ │ │ + @ instruction: 0x108acdb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne fp, sl, r4, asr #20 │ │ │ │ + @ instruction: 0x108acdbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1464 @ 0x5b8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne fp, sl, ip, asr #20 │ │ │ │ + addne ip, sl, r4, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1480 @ 0x5c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr sl │ │ │ │ + addne ip, sl, ip, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1496 @ 0x5d8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne fp, sl, ip, asr sl │ │ │ │ + ldrdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-280] @ 0xfffffee8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, r4, ror #20 │ │ │ │ + ldrdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-296] @ 0xfffffed8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror #20 │ │ │ │ + addne ip, sl, r4, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne fp, sl, r4, ror sl │ │ │ │ + addne ip, sl, ip, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, ip, ror sl │ │ │ │ + strdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl #21 │ │ │ │ + strdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq fp, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne fp, sl, ip, lsl #21 │ │ │ │ + addne ip, sl, r4, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #24 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne fp, sl, r4, sl │ │ │ │ + addne ip, sl, ip, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne fp, sl, ip, sl │ │ │ │ + addne ip, sl, r4, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #24 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne fp, sl, r4, lsr #21 │ │ │ │ + addne ip, sl, ip, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #544 @ 0x220 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne fp, sl, ip, lsr #21 │ │ │ │ + addne ip, sl, r4, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #560 @ 0x230 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108abab4 │ │ │ │ + addne ip, sl, ip, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #576 @ 0x240 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - @ instruction: 0x108ababc │ │ │ │ + addne ip, sl, r4, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr #21 │ │ │ │ + addne ip, sl, ip, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr #21 │ │ │ │ + addne ip, sl, r4, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2504] @ 0xfffff638 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2520] @ 0xfffff628 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror #21 │ │ │ │ + addne ip, sl, ip, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2536] @ 0xfffff618 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne fp, sl, ip, ror #21 │ │ │ │ + addne ip, sl, r4, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1928 @ 0x788 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1944 @ 0x798 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne fp, sl, r4, lsl #22 │ │ │ │ + addne ip, sl, ip, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1560 @ 0x618 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, ip, lsl #22 │ │ │ │ + addne ip, sl, r4, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1576 @ 0x628 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl fp │ │ │ │ + addne ip, sl, ip, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1592 @ 0x638 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, ip, lsl fp │ │ │ │ + umullne ip, sl, r4, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl r8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, r4, lsr #22 │ │ │ │ + umullne ip, sl, ip, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr #22 │ │ │ │ + addne ip, sl, r4, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr r8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, r4, lsr fp │ │ │ │ + addne ip, sl, ip, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #40]! @ 0x28 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, ip, lsr fp │ │ │ │ + @ instruction: 0x108aceb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr #22 │ │ │ │ + @ instruction: 0x108acebc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r0, #40]! @ 0x28 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, ip, asr #22 │ │ │ │ + addne ip, sl, r4, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2088 @ 0x828 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, r4, asr fp │ │ │ │ + addne ip, sl, ip, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2104 @ 0x838 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr fp │ │ │ │ + ldrdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2120 @ 0x848 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, r4, ror #22 │ │ │ │ + ldrdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #632 @ 0x278 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror #22 │ │ │ │ + addne ip, sl, r4, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #648 @ 0x288 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror fp │ │ │ │ + addne ip, sl, ip, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #664 @ 0x298 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, ip, ror fp │ │ │ │ + strdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl #23 │ │ │ │ + strdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl #23 │ │ │ │ + addne ip, sl, r4, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1504 @ 0x5e0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - umullne fp, sl, r4, fp │ │ │ │ + addne ip, sl, ip, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne fp, sl, ip, fp │ │ │ │ + addne ip, sl, r4, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr #23 │ │ │ │ + addne ip, sl, ip, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r0, [r1, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, ip, lsr #23 │ │ │ │ + addne ip, sl, r4, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2664] @ 0xfffff598 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108abbb4 │ │ │ │ + addne ip, sl, ip, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108abbbc │ │ │ │ + addne ip, sl, r4, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, r4, asr #23 │ │ │ │ + addne ip, sl, ip, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, ip, asr #23 │ │ │ │ + addne ip, sl, r4, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3864 @ 0xf18 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, r4, ror #23 │ │ │ │ + addne ip, sl, ip, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror #23 │ │ │ │ + addne ip, sl, r4, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne ip, sl, ip, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2040 @ 0x7f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne ip, sl, r4, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2056 @ 0x808 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl #24 │ │ │ │ + addne ip, sl, ip, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2072 @ 0x818 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, ip, lsl #24 │ │ │ │ + addne ip, sl, r4, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2016 @ 0x7e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, r4, lsl ip │ │ │ │ + addne ip, sl, ip, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl ip │ │ │ │ + umullne ip, sl, r4, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2048 @ 0x800 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, r4, lsr #24 │ │ │ │ + umullne ip, sl, ip, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2992 @ 0xbb0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, ip, lsr #24 │ │ │ │ + addne ip, sl, r4, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3008 @ 0xbc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr ip │ │ │ │ + addne ip, sl, ip, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne fp, sl, ip, lsr ip │ │ │ │ + @ instruction: 0x108acfb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1352 @ 0x548 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne fp, sl, r4, asr #24 │ │ │ │ + @ instruction: 0x108acfbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1360 @ 0x550 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr #24 │ │ │ │ + addne ip, sl, r4, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1376 @ 0x560 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, r4, asr ip │ │ │ │ + addne ip, sl, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne fp, sl, ip, asr ip │ │ │ │ + ldrdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror #24 │ │ │ │ + ldrdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #24 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, ip, ror #24 │ │ │ │ + addne ip, sl, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #208 @ 0xd0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, r4, ror ip │ │ │ │ + addne ip, sl, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #224 @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror ip │ │ │ │ + strdne ip, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #240 @ 0xf0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne fp, sl, r4, lsl #25 │ │ │ │ + strdne ip, [sl], ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2992 @ 0xbb0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne fp, sl, ip, lsl #25 │ │ │ │ + addne sp, sl, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne fp, sl, r4, ip │ │ │ │ + addne sp, sl, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3016 @ 0xbc8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - umullne fp, sl, ip, ip │ │ │ │ + addne sp, sl, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne fp, sl, r4, lsr #25 │ │ │ │ + addne sp, sl, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr #25 │ │ │ │ + addne sp, sl, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108abcb4 │ │ │ │ + addne sp, sl, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2520 @ 0x9d8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108abcbc │ │ │ │ + addne sp, sl, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2536 @ 0x9e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr #25 │ │ │ │ + addne sp, sl, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2552 @ 0x9f8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne fp, sl, ip, asr #25 │ │ │ │ + addne sp, sl, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #15 │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne sp, sl, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r2, [r1, #112]! @ 0x70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne sp, sl, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #15 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne fp, sl, r4, ror #25 │ │ │ │ + addne sp, sl, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1176 @ 0x498 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne fp, sl, ip, ror #25 │ │ │ │ + addne sp, sl, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1184 @ 0x4a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne sp, sl, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1200 @ 0x4b0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne sp, sl, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2288 @ 0x8f0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne fp, sl, r4, lsl #26 │ │ │ │ + addne sp, sl, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2304 @ 0x900 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl #26 │ │ │ │ + addne sp, sl, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2320 @ 0x910 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne fp, sl, r4, lsl sp │ │ │ │ + addne sp, sl, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror #6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne fp, sl, ip, lsl sp │ │ │ │ + umullne sp, sl, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr #26 │ │ │ │ + umullne sp, sl, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl #7 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne fp, sl, ip, lsr #26 │ │ │ │ + addne sp, sl, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, r4, lsr sp │ │ │ │ + addne sp, sl, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr sp │ │ │ │ + strhne sp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #4008 @ 0xfa8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne fp, sl, r4, asr #26 │ │ │ │ + strhne sp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1040 @ 0x410 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne fp, sl, ip, asr #26 │ │ │ │ + addne sp, sl, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1048 @ 0x418 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr sp │ │ │ │ + addne sp, sl, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1064 @ 0x428 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne fp, sl, ip, asr sp │ │ │ │ + ldrdne sp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2048 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror #26 │ │ │ │ + ldrdne sp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2064 @ 0x810 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror #26 │ │ │ │ + addne sp, sl, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2080 @ 0x820 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne fp, sl, r4, ror sp │ │ │ │ + addne sp, sl, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr r4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne fp, sl, ip, ror sp │ │ │ │ + strdne sp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl #27 │ │ │ │ + strdne sp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror r4 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne fp, sl, ip, lsl #27 │ │ │ │ + addne sp, sl, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne fp, sl, r4, sp │ │ │ │ + addne sp, sl, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-56] @ 0xffffffc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne fp, sl, ip, sp │ │ │ │ + addne sp, sl, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, r4, lsr #27 │ │ │ │ + addne sp, sl, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #9 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne fp, sl, ip, lsr #27 │ │ │ │ + addne sp, sl, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r6, [r0, #72]! @ 0x48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108abdb4 │ │ │ │ + addne sp, sl, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #9 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x108abdbc │ │ │ │ + addne sp, sl, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2144] @ 0xfffff7a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne fp, sl, r4, asr #27 │ │ │ │ + addne sp, sl, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2152] @ 0xfffff798 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr #27 │ │ │ │ + addne sp, sl, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2168] @ 0xfffff788 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne sp, sl, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2376 @ 0x948 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne sp, sl, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2384 @ 0x950 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror #27 │ │ │ │ + addne sp, sl, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2400 @ 0x960 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne fp, sl, ip, ror #27 │ │ │ │ + addne sp, sl, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2688] @ 0xfffff580 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne sp, sl, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne sp, sl, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2712] @ 0xfffff568 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne fp, sl, r4, lsl #28 │ │ │ │ + addne sp, sl, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3464] @ 0xfffff278 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne fp, sl, ip, lsl #28 │ │ │ │ + addne sp, sl, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3488] @ 0xfffff260 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl lr │ │ │ │ + addne sp, sl, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne fp, sl, ip, lsl lr │ │ │ │ + umullne sp, sl, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3536 @ 0xdd0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne fp, sl, r4, lsr #28 │ │ │ │ + umullne sp, sl, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3552 @ 0xde0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr #28 │ │ │ │ + addne sp, sl, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne fp, sl, r4, lsr lr │ │ │ │ + addne sp, sl, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, ip, lsr lr │ │ │ │ + @ instruction: 0x108ad1b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2432] @ 0xfffff680 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr #28 │ │ │ │ + @ instruction: 0x108ad1bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne fp, sl, ip, asr #28 │ │ │ │ + addne sp, sl, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, r4, asr lr │ │ │ │ + addne sp, sl, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr lr │ │ │ │ + ldrdne sp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne fp, sl, r4, ror #28 │ │ │ │ + ldrdne sp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #18 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne fp, sl, ip, ror #28 │ │ │ │ + addne sp, sl, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror lr │ │ │ │ + addne sp, sl, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror r9 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne fp, sl, ip, ror lr │ │ │ │ + strdne sp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #592 @ 0x250 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne fp, sl, r4, lsl #29 │ │ │ │ + strdne sp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #600 @ 0x258 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl #29 │ │ │ │ + addne sp, sl, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #616 @ 0x268 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - umullne fp, sl, r4, lr │ │ │ │ + addne sp, sl, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2288 @ 0x8f0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne fp, sl, ip, lr │ │ │ │ + addne sp, sl, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2296 @ 0x8f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr #29 │ │ │ │ + addne sp, sl, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2312 @ 0x908 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne fp, sl, ip, lsr #29 │ │ │ │ + addne sp, sl, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #936 @ 0x3a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108abeb4 │ │ │ │ + addne sp, sl, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108abebc │ │ │ │ + addne sp, sl, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #960 @ 0x3c0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne fp, sl, r4, asr #29 │ │ │ │ + addne sp, sl, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, ip, asr #29 │ │ │ │ + addne sp, sl, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne sp, sl, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne sp, sl, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #4048 @ 0xfd0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne fp, sl, r4, ror #29 │ │ │ │ + addne sp, sl, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #4064 @ 0xfe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror #29 │ │ │ │ + addne sp, sl, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne sp, sl, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1496 @ 0x5d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne sp, sl, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1512 @ 0x5e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsl #30 │ │ │ │ + addne sp, sl, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, ip, lsl #30 │ │ │ │ + addne sp, sl, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2208] @ 0xfffff760 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne fp, sl, r4, lsl pc │ │ │ │ + addne sp, sl, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2216] @ 0xfffff758 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsl pc │ │ │ │ + umullne sp, sl, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2232] @ 0xfffff748 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ - addne fp, sl, r4, lsr #30 │ │ │ │ + umullne sp, sl, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1448] @ 0xfffffa58 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne fp, sl, ip, lsr #30 │ │ │ │ + addne sp, sl, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1464] @ 0xfffffa48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, lsr pc │ │ │ │ + addne sp, sl, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, ip, lsr pc │ │ │ │ + @ instruction: 0x108ad2b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1344] @ 0xfffffac0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne fp, sl, r4, asr #30 │ │ │ │ + @ instruction: 0x108ad2bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1352] @ 0xfffffab8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, asr #30 │ │ │ │ + addne sp, sl, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1368] @ 0xfffffaa8 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ - addne fp, sl, r4, asr pc │ │ │ │ + addne sp, sl, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-328] @ 0xfffffeb8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne fp, sl, ip, asr pc │ │ │ │ + ldrdne sp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, ror #30 │ │ │ │ + ldrdne sp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne fp, sl, ip, ror #30 │ │ │ │ + addne sp, sl, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl #25 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne fp, sl, r4, ror pc │ │ │ │ + addne sp, sl, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #25 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, ror pc │ │ │ │ + strdne sp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06c98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, r4, lsl #31 │ │ │ │ + strdne sp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3144 @ 0xc48 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne fp, sl, ip, lsl #31 │ │ │ │ + addne sp, sl, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3160 @ 0xc58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne fp, sl, r4, pc @ │ │ │ │ + addne sp, sl, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3176 @ 0xc68 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - umullne fp, sl, ip, pc @ │ │ │ │ + addne sp, sl, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3768 @ 0xeb8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne fp, sl, r4, lsr #31 │ │ │ │ + addne sp, sl, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, ip, lsr #31 │ │ │ │ + addne sp, sl, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3808 @ 0xee0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - @ instruction: 0x108abfb4 │ │ │ │ + addne sp, sl, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3920 @ 0xf50 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108abfbc │ │ │ │ + addne sp, sl, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3936 @ 0xf60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne fp, sl, r4, asr #31 │ │ │ │ + addne sp, sl, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3952 @ 0xf70 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne fp, sl, ip, asr #31 │ │ │ │ + addne sp, sl, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne fp, [sl], r4 │ │ │ │ + addne sp, sl, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2672 @ 0xa70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne fp, [sl], ip │ │ │ │ + addne sp, sl, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2688 @ 0xa80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne fp, sl, r4, ror #31 │ │ │ │ + addne sp, sl, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2832 @ 0xb10 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne fp, sl, ip, ror #31 │ │ │ │ + addne sp, sl, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2848 @ 0xb20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne fp, [sl], r4 │ │ │ │ + addne sp, sl, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne fp, [sl], ip │ │ │ │ + addne sp, sl, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #4064 @ 0xfe0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne ip, sl, r4 │ │ │ │ + addne sp, sl, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #4072 @ 0xfe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, ip │ │ │ │ + addne sp, sl, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #4088 @ 0xff8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne ip, sl, r4, lsl r0 │ │ │ │ + addne sp, sl, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1768] @ 0xfffff918 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne ip, sl, ip, lsl r0 │ │ │ │ + umullne sp, sl, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1784] @ 0xfffff908 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r4, lsr #32 │ │ │ │ + umullne sp, sl, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1800] @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, ip, lsr #32 │ │ │ │ + addne sp, sl, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r4, lsr r0 │ │ │ │ + addne sp, sl, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r0, #48]! @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x108ad3b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror #7 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, r4, asr #32 │ │ │ │ + @ instruction: 0x108ad3bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3488 @ 0xda0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, ip, asr #32 │ │ │ │ + addne sp, sl, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3504 @ 0xdb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r4, asr r0 │ │ │ │ + addne sp, sl, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3520 @ 0xdc0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne ip, sl, ip, asr r0 │ │ │ │ + ldrdne sp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3272 @ 0xcc8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r4, rrx │ │ │ │ + ldrdne sp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3280 @ 0xcd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, ip, rrx │ │ │ │ + addne sp, sl, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne ip, sl, r4, ror r0 │ │ │ │ + addne sp, sl, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1056 @ 0x420 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, ip, ror r0 │ │ │ │ + strdne sp, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1064 @ 0x428 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r4, lsl #1 │ │ │ │ + strdne sp, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1080 @ 0x438 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne ip, sl, ip, lsl #1 │ │ │ │ + addne sp, sl, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2256] @ 0xfffff730 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne ip, sl, r4, r0 │ │ │ │ + addne sp, sl, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2264] @ 0xfffff728 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, ip, r0 │ │ │ │ + addne sp, sl, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2280] @ 0xfffff718 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne ip, sl, r4, lsr #1 │ │ │ │ + addne sp, sl, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #440 @ 0x1b8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, ip, lsr #1 │ │ │ │ + addne sp, sl, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #448 @ 0x1c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne ip, [sl], r4 │ │ │ │ + addne sp, sl, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #464 @ 0x1d0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strhne ip, [sl], ip @ │ │ │ │ + addne sp, sl, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #920 @ 0x398 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r4, asr #1 │ │ │ │ + addne sp, sl, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, ip, asr #1 │ │ │ │ + addne sp, sl, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - ldrdne ip, [sl], r4 │ │ │ │ + addne sp, sl, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #40 @ 0x28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne ip, [sl], ip @ │ │ │ │ + addne sp, sl, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #48 @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r4, ror #1 │ │ │ │ + addne sp, sl, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #64 @ 0x40 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne ip, sl, ip, ror #1 │ │ │ │ + addne sp, sl, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #12 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #12 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl #2 │ │ │ │ + addne sp, sl, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror #8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r8, lsl #2 │ │ │ │ + addne sp, sl, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl r1 │ │ │ │ + addne sp, sl, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsl #9 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl r1 │ │ │ │ + umullne sp, sl, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2880] @ 0xfffff4c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r0, lsr #2 │ │ │ │ + umullne sp, sl, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr #2 │ │ │ │ + addne sp, sl, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2912] @ 0xfffff4a0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr r1 │ │ │ │ + addne sp, sl, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r0, [r1, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r8, lsr r1 │ │ │ │ + @ instruction: 0x108ad4b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #2 │ │ │ │ + @ instruction: 0x108ad4b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsl r0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne ip, sl, r8, asr #2 │ │ │ │ + addne sp, sl, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl #26 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r0, asr r1 │ │ │ │ + addne sp, sl, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr r1 │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl sp │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne ip, sl, r0, ror #2 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #200 @ 0xc8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne ip, sl, r8, ror #2 │ │ │ │ + addne sp, sl, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #208 @ 0xd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror r1 │ │ │ │ + addne sp, sl, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #224 @ 0xe0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, r8, ror r1 │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr #1 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne ip, sl, r0, lsl #3 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #8]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl #3 │ │ │ │ + addne sp, sl, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #1 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - umullne ip, sl, r0, r1 │ │ │ │ + addne sp, sl, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne ip, sl, r8, r1 │ │ │ │ + addne sp, sl, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #3 │ │ │ │ + addne sp, sl, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne ip, sl, r8, lsr #3 │ │ │ │ + addne sp, sl, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq lr, [r4, #128] @ 0x80 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108ac1b0 │ │ │ │ + addne sp, sl, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ac1b8 │ │ │ │ + addne sp, sl, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq lr, [r4, #128] @ 0x80 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne ip, sl, r0, asr #3 │ │ │ │ + addne sp, sl, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #12 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r8, asr #3 │ │ │ │ + addne sp, sl, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror r6 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2128] @ 0xfffff7b0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne ip, sl, r0, ror #3 │ │ │ │ + addne sp, sl, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2144] @ 0xfffff7a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror #3 │ │ │ │ + addne sp, sl, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2160] @ 0xfffff790 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsl r4 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl #4 │ │ │ │ + addne sp, sl, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr #8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl #4 │ │ │ │ + addne sp, sl, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2624 @ 0xa40 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne ip, sl, r0, lsl r2 │ │ │ │ + addne sp, sl, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2648 @ 0xa58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl r2 │ │ │ │ + umullne sp, sl, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2664 @ 0xa68 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr #4 │ │ │ │ + umullne sp, sl, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3864 @ 0xf18 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne ip, sl, r8, lsr #4 │ │ │ │ + addne sp, sl, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr r2 │ │ │ │ + addne sp, sl, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, lsr r2 │ │ │ │ + @ instruction: 0x108ad5b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, asr #4 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne ip, sl, r0, asr #4 │ │ │ │ + @ instruction: 0x108ad5b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, asr r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr #4 │ │ │ │ + addne sp, sl, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror #4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, asr r2 │ │ │ │ + addne sp, sl, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #9 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne ip, sl, r8, asr r2 │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #72]! @ 0x48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror #4 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsl #10 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, ror #4 │ │ │ │ + addne sp, sl, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #528 @ 0x210 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne ip, sl, r0, ror r2 │ │ │ │ + addne sp, sl, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #552 @ 0x228 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror r2 │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #568 @ 0x238 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl #5 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3560] @ 0xfffff218 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne ip, sl, r8, lsl #5 │ │ │ │ + addne sp, sl, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3584] @ 0xfffff200 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, r0, r2 │ │ │ │ + addne sp, sl, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3600] @ 0xfffff1f0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne ip, sl, r8, r2 │ │ │ │ + addne sp, sl, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2296] @ 0xfffff708 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne ip, sl, r0, lsr #5 │ │ │ │ + addne sp, sl, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2320] @ 0xfffff6f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr #5 │ │ │ │ + addne sp, sl, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108ac2b0 │ │ │ │ + addne sp, sl, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108ac2b8 │ │ │ │ + addne sp, sl, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2248 @ 0x8c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #5 │ │ │ │ + addne sp, sl, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2264 @ 0x8d8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, asr #5 │ │ │ │ + addne sp, sl, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3720] @ 0xfffff178 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3736] @ 0xfffff168 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, ror #5 │ │ │ │ + addne sp, sl, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2168 @ 0x878 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r8, ror #5 │ │ │ │ + addne sp, sl, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2176 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2192 @ 0x890 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne ip, sl, r0, lsl #6 │ │ │ │ + addne sp, sl, r8, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl #6 │ │ │ │ + addne sp, sl, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-664] @ 0xfffffd68 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl r3 │ │ │ │ + addne sp, sl, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2920 @ 0xb68 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne ip, sl, r8, lsl r3 │ │ │ │ + umullne sp, sl, r0, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #6 │ │ │ │ + umullne sp, sl, r8, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, lsr #6 │ │ │ │ + addne sp, sl, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-4056] @ 0xfffff028 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne ip, sl, r0, lsr r3 │ │ │ │ + addne sp, sl, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-4080] @ 0xfffff010 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr r3 │ │ │ │ + @ instruction: 0x108ad6b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-0] │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, asr #6 │ │ │ │ + @ instruction: 0x108ad6b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne ip, sl, r8, asr #6 │ │ │ │ + addne sp, sl, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1984 @ 0x7c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr r3 │ │ │ │ + addne sp, sl, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2000 @ 0x7d0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, asr r3 │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr r7 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne ip, sl, r0, ror #6 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror #6 │ │ │ │ + addne sp, sl, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror #14 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, ror r3 │ │ │ │ + addne sp, sl, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3216] @ 0xfffff370 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne ip, sl, r8, ror r3 │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3240] @ 0xfffff358 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl #7 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3256] @ 0xfffff348 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl #7 │ │ │ │ + addne sp, sl, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr sp │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne ip, sl, r0, r3 │ │ │ │ + addne sp, sl, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, asr sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, r8, r3 │ │ │ │ + addne sp, sl, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #26 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr #7 │ │ │ │ + addne sp, sl, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3936] @ 0xfffff0a0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne ip, sl, r8, lsr #7 │ │ │ │ + addne sp, sl, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3968] @ 0xfffff080 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ac3b0 │ │ │ │ + addne sp, sl, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3984] @ 0xfffff070 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108ac3b8 │ │ │ │ + addne sp, sl, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3928] @ 0xfffff0a8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne ip, sl, r0, asr #7 │ │ │ │ + addne sp, sl, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr #7 │ │ │ │ + addne sp, sl, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3976] @ 0xfffff078 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2160] @ 0xfffff790 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2184] @ 0xfffff778 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror #7 │ │ │ │ + addne sp, sl, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2200] @ 0xfffff768 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, ror #7 │ │ │ │ + addne sp, sl, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl #15 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0c798 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #15 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl #8 │ │ │ │ + addne sp, sl, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #16 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r8, lsl #8 │ │ │ │ + addne sp, sl, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl r4 │ │ │ │ + addne sp, sl, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr r8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl r4 │ │ │ │ + umullne sp, sl, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #5 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne ip, sl, r0, lsr #8 │ │ │ │ + umullne sp, sl, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr #8 │ │ │ │ + addne sp, sl, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl r3 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr r4 │ │ │ │ + addne sp, sl, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne ip, sl, r8, lsr r4 │ │ │ │ + @ instruction: 0x108ad7b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-424] @ 0xfffffe58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #8 │ │ │ │ + @ instruction: 0x108ad7b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-440] @ 0xfffffe48 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, asr #8 │ │ │ │ + addne sp, sl, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr r4 │ │ │ │ + addne sp, sl, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-504] @ 0xfffffe08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr r4 │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-520] @ 0xfffffdf8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, ror #8 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr r9 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne ip, sl, r8, ror #8 │ │ │ │ + addne sp, sl, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror r4 │ │ │ │ + addne sp, sl, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr r9 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, ror r4 │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #22 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne ip, sl, r0, lsl #9 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl #9 │ │ │ │ + addne sp, sl, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #22 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne ip, sl, r0, r4 │ │ │ │ + addne sp, sl, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #144 @ 0x90 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - umullne ip, sl, r8, r4 │ │ │ │ + addne sp, sl, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #168 @ 0xa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #9 │ │ │ │ + addne sp, sl, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #184 @ 0xb8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, lsr #9 │ │ │ │ + addne sp, sl, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1312 @ 0x520 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - @ instruction: 0x108ac4b0 │ │ │ │ + addne sp, sl, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1344 @ 0x540 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ac4b8 │ │ │ │ + addne sp, sl, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1360 @ 0x550 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, asr #9 │ │ │ │ + addne sp, sl, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1488] @ 0xfffffa30 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne ip, sl, r8, asr #9 │ │ │ │ + addne sp, sl, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1520] @ 0xfffffa10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1536] @ 0xfffffa00 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne ip, sl, r0, ror #9 │ │ │ │ + addne sp, sl, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror #9 │ │ │ │ + addne sp, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq lr, [r4, #40] @ 0x28 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq lr, [r4, #32] │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl #10 │ │ │ │ + addne sp, sl, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #6 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl #10 │ │ │ │ + addne sp, sl, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne ip, sl, r0, lsl r5 │ │ │ │ + addne sp, sl, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2984] @ 0xfffff458 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl r5 │ │ │ │ + umullne sp, sl, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3000] @ 0xfffff448 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr #10 │ │ │ │ + umullne sp, sl, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr r3 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne ip, sl, r8, lsr #10 │ │ │ │ + addne sp, sl, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr r5 │ │ │ │ + addne sp, sl, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr r3 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x108ad8b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne ip, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x108ad8b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr #10 │ │ │ │ + addne sp, sl, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1168] @ 0xfffffb70 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, asr r5 │ │ │ │ + addne sp, sl, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3800] @ 0xfffff128 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne ip, sl, r8, asr r5 │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3824] @ 0xfffff110 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror #10 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, ror #10 │ │ │ │ + addne sp, sl, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne ip, sl, r0, ror r5 │ │ │ │ + addne sp, sl, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror r5 │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl #11 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #14 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl #11 │ │ │ │ + addne sp, sl, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, r0, r5 │ │ │ │ + addne sp, sl, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror r7 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne ip, sl, r8, r5 │ │ │ │ + addne sp, sl, r0, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3848] @ 0xfffff0f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #11 │ │ │ │ + addne sp, sl, r8, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3864] @ 0xfffff0e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr #11 │ │ │ │ + addne sp, sl, r0, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108ac5b0 │ │ │ │ + addne sp, sl, r8, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10190 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108ac5b8 │ │ │ │ + addne sp, sl, r0, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #11 │ │ │ │ + addne sp, sl, r8, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #24]! │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, asr #11 │ │ │ │ + addne sp, sl, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr pc │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, ror pc │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne ip, sl, r0, ror #11 │ │ │ │ + addne sp, sl, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr #25 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne ip, sl, r8, ror #11 │ │ │ │ + addne sp, sl, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #192] @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #25 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #7 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r0, lsl #12 │ │ │ │ + addne sp, sl, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0b390 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl #12 │ │ │ │ + addne sp, sl, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #7 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl r6 │ │ │ │ + addne sp, sl, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2200] @ 0xfffff768 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r8, lsl r6 │ │ │ │ + umullne sp, sl, r0, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2208] @ 0xfffff760 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #12 │ │ │ │ + umullne sp, sl, r8, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2224] @ 0xfffff750 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne ip, sl, r8, lsr #12 │ │ │ │ + addne sp, sl, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #96]! @ 0x60 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne ip, sl, r0, lsr r6 │ │ │ │ + addne sp, sl, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr r6 │ │ │ │ + @ instruction: 0x108ad9b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #96]! @ 0x60 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r0, asr #12 │ │ │ │ + @ instruction: 0x108ad9b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr sl │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne ip, sl, r8, asr #12 │ │ │ │ + addne sp, sl, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr r6 │ │ │ │ + addne sp, sl, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror sl │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne ip, sl, r8, asr r6 │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3512] @ 0xfffff248 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne ip, sl, r0, ror #12 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror #12 │ │ │ │ + addne sp, sl, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne ip, sl, r0, ror r6 │ │ │ │ + addne sp, sl, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #19 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne ip, sl, r8, ror r6 │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl #13 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #152]! @ 0x98 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl #13 │ │ │ │ + addne sp, sl, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne ip, sl, r0, r6 │ │ │ │ + addne sp, sl, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, r8, r6 │ │ │ │ + addne sp, sl, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr #13 │ │ │ │ + addne sp, sl, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3040] @ 0xfffff420 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r8, lsr #13 │ │ │ │ + addne sp, sl, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ac6b0 │ │ │ │ + addne sp, sl, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3064] @ 0xfffff408 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - @ instruction: 0x108ac6b8 │ │ │ │ + addne sp, sl, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3352 @ 0xd18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r0, asr #13 │ │ │ │ + addne sp, sl, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3360 @ 0xd20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr #13 │ │ │ │ + addne sp, sl, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3376 @ 0xd30 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2672 @ 0xa70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror #13 │ │ │ │ + addne sp, sl, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2688 @ 0xa80 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, ror #13 │ │ │ │ + addne sp, sl, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2480] @ 0xfffff650 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2512] @ 0xfffff630 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl #14 │ │ │ │ + addne sp, sl, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1456 @ 0x5b0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r8, lsl #14 │ │ │ │ + addne sp, sl, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl r7 │ │ │ │ + addne sp, sl, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl r7 │ │ │ │ + umullne sp, sl, r0, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r0, lsr #14 │ │ │ │ + umullne sp, sl, r8, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr #14 │ │ │ │ + addne sp, sl, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr r7 │ │ │ │ + addne sp, sl, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3248 @ 0xcb0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r8, lsr r7 │ │ │ │ + @ instruction: 0x108adab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3264 @ 0xcc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #14 │ │ │ │ + @ instruction: 0x108adab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3280 @ 0xcd0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, asr #14 │ │ │ │ + addne sp, sl, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3280] @ 0xfffff330 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne ip, sl, r0, asr r7 │ │ │ │ + addne sp, sl, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3296] @ 0xfffff320 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr r7 │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3312] @ 0xfffff310 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne ip, sl, r0, ror #14 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r8, ror #14 │ │ │ │ + addne sp, sl, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror r7 │ │ │ │ + addne sp, sl, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, r8, ror r7 │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr fp │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne ip, sl, r0, lsl #15 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl #15 │ │ │ │ + addne sp, sl, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #22 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne ip, sl, r0, r7 │ │ │ │ + addne sp, sl, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1624 @ 0x658 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne ip, sl, r8, r7 │ │ │ │ + addne sp, sl, r0, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1640 @ 0x668 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #15 │ │ │ │ + addne sp, sl, r8, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1656 @ 0x678 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne ip, sl, r8, lsr #15 │ │ │ │ + addne sp, sl, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108ac7b0 │ │ │ │ + addne sp, sl, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3456 @ 0xd80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ac7b8 │ │ │ │ + addne sp, sl, r0, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3472 @ 0xd90 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne ip, sl, r0, asr #15 │ │ │ │ + addne sp, sl, r8, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r0, #88]! @ 0x58 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne ip, sl, r8, asr #15 │ │ │ │ + addne sp, sl, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl r6 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1312 @ 0x520 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne ip, sl, r0, ror #15 │ │ │ │ + addne sp, sl, r8, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1328 @ 0x530 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror #15 │ │ │ │ + addne sp, sl, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1344 @ 0x540 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0bd98 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl #16 │ │ │ │ + addne sp, sl, r8, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl #16 │ │ │ │ + addne sp, sl, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-624] @ 0xfffffd90 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne ip, sl, r0, lsl r8 │ │ │ │ + addne sp, sl, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-640] @ 0xfffffd80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl r8 │ │ │ │ + umullne sp, sl, r0, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-656] @ 0xfffffd70 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr #16 │ │ │ │ + umullne sp, sl, r8, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3800 @ 0xed8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r8, lsr #16 │ │ │ │ + addne sp, sl, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3808 @ 0xee0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr r8 │ │ │ │ + addne sp, sl, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3824 @ 0xef0 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne ip, sl, r8, lsr r8 │ │ │ │ + @ instruction: 0x108adbb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #27 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne ip, sl, r0, asr #16 │ │ │ │ + @ instruction: 0x108adbb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr #16 │ │ │ │ + addne sp, sl, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #216] @ 0xd8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne ip, sl, r0, asr r8 │ │ │ │ + addne sp, sl, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #600 @ 0x258 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne ip, sl, r8, asr r8 │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #624 @ 0x270 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror #16 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #640 @ 0x280 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne ip, sl, r8, ror #16 │ │ │ │ + addne sp, sl, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1984 @ 0x7c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne ip, sl, r0, ror r8 │ │ │ │ + addne sp, sl, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1992 @ 0x7c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror r8 │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2008 @ 0x7d8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl #17 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #80 @ 0x50 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne ip, sl, r8, lsl #17 │ │ │ │ + addne sp, sl, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #104 @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, r0, r8 │ │ │ │ + addne sp, sl, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #120 @ 0x78 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - umullne ip, sl, r8, r8 │ │ │ │ + addne sp, sl, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1288 @ 0x508 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne ip, sl, r0, lsr #17 │ │ │ │ + addne sp, sl, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1296 @ 0x510 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr #17 │ │ │ │ + addne sp, sl, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1312 @ 0x520 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108ac8b0 │ │ │ │ + addne sp, sl, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3768 @ 0xeb8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108ac8b8 │ │ │ │ + addne sp, sl, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3784 @ 0xec8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #17 │ │ │ │ + addne sp, sl, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3800 @ 0xed8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne ip, sl, r8, asr #17 │ │ │ │ + addne sp, sl, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #584 @ 0x248 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #592 @ 0x250 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #608 @ 0x260 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne ip, sl, r0, ror #17 │ │ │ │ + addne sp, sl, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #5 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r8, ror #17 │ │ │ │ + addne sp, sl, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #40]! @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #5 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r3, [r1, #104]! @ 0x68 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r0, lsl #18 │ │ │ │ + addne sp, sl, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl #18 │ │ │ │ + addne sp, sl, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r3, [r1, #104]! @ 0x68 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl r9 │ │ │ │ + addne sp, sl, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #16 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne ip, sl, r8, lsl r9 │ │ │ │ + umullne sp, sl, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #18 │ │ │ │ + umullne sp, sl, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #48 @ 0x30 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r8, lsr #18 │ │ │ │ + addne sp, sl, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2496 @ 0x9c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r0, lsr r9 │ │ │ │ + addne sp, sl, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr r9 │ │ │ │ + @ instruction: 0x108adcb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2520 @ 0x9d8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x108adcb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #32]! │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r8, asr #18 │ │ │ │ + addne sp, sl, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #40]! @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr r9 │ │ │ │ + addne sp, sl, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #6 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne ip, sl, r8, asr r9 │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1280] @ 0xfffffb00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne ip, sl, r0, ror #18 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1304] @ 0xfffffae8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror #18 │ │ │ │ + addne sp, sl, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1320] @ 0xfffffad8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne ip, sl, r0, ror r9 │ │ │ │ + addne sp, sl, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #3 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r8, ror r9 │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #16]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl #19 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #4 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl #19 │ │ │ │ + addne sp, sl, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2296 @ 0x8f8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne ip, sl, r0, r9 │ │ │ │ + addne sp, sl, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2312 @ 0x908 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, r8, r9 │ │ │ │ + addne sp, sl, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2328 @ 0x918 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr #19 │ │ │ │ + addne sp, sl, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne ip, sl, r8, lsr #19 │ │ │ │ + addne sp, sl, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2648 @ 0xa58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ac9b0 │ │ │ │ + addne sp, sl, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2664 @ 0xa68 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x108ac9b8 │ │ │ │ + addne sp, sl, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3448] @ 0xfffff288 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne ip, sl, r0, asr #19 │ │ │ │ + addne sp, sl, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3464] @ 0xfffff278 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr #19 │ │ │ │ + addne sp, sl, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3480] @ 0xfffff268 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-328] @ 0xfffffeb8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-352] @ 0xfffffea0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror #19 │ │ │ │ + addne sp, sl, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-368] @ 0xfffffe90 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, r8, ror #19 │ │ │ │ + addne sp, sl, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1056 @ 0x420 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1064 @ 0x428 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1080 @ 0x438 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl #20 │ │ │ │ + addne sp, sl, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #20 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r8, lsl #20 │ │ │ │ + addne sp, sl, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl sl │ │ │ │ + addne sp, sl, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror sl │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl sl │ │ │ │ + umullne sp, sl, r0, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr #19 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r0, lsr #20 │ │ │ │ + umullne sp, sl, r8, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #144]! @ 0x90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr #20 │ │ │ │ + addne sp, sl, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #19 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne ip, sl, r0, lsr sl │ │ │ │ + addne sp, sl, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1144 @ 0x478 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r8, lsr sl │ │ │ │ + @ instruction: 0x108addb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1152 @ 0x480 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #20 │ │ │ │ + @ instruction: 0x108addb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1168 @ 0x490 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne ip, sl, r8, asr #20 │ │ │ │ + addne sp, sl, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #20 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne ip, sl, r0, asr sl │ │ │ │ + addne sp, sl, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, asr #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr sl │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, asr sl │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne ip, sl, r0, ror #20 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr sl │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r8, ror #20 │ │ │ │ + addne sp, sl, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror sl │ │ │ │ + addne sp, sl, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror sl │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne ip, sl, r8, ror sl │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1112 @ 0x458 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne ip, sl, r0, lsl #21 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1128 @ 0x468 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl #21 │ │ │ │ + addne sp, sl, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1144 @ 0x478 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne ip, sl, r0, sl │ │ │ │ + addne sp, sl, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3472 @ 0xd90 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - umullne ip, sl, r8, sl │ │ │ │ + addne sp, sl, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3496 @ 0xda8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #21 │ │ │ │ + addne sp, sl, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3512 @ 0xdb8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, r8, lsr #21 │ │ │ │ + addne sp, sl, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #40]! @ 0x28 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108acab0 │ │ │ │ + addne sp, sl, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108acab8 │ │ │ │ + addne sp, sl, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl r3 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, r0, asr #21 │ │ │ │ + addne sp, sl, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #984 @ 0x3d8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne ip, sl, r8, asr #21 │ │ │ │ + addne sp, sl, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1000 @ 0x3e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3488 @ 0xda0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne ip, sl, r0, ror #21 │ │ │ │ + addne sp, sl, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3504 @ 0xdb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror #21 │ │ │ │ + addne sp, sl, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #3520 @ 0xdc0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3016 @ 0xbc8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl #22 │ │ │ │ + addne sp, sl, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3040 @ 0xbe0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl #22 │ │ │ │ + addne sp, sl, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3712 @ 0xe80 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne ip, sl, r0, lsl fp │ │ │ │ + addne sp, sl, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3728 @ 0xe90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl fp │ │ │ │ + umullne sp, sl, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr #22 │ │ │ │ + umullne sp, sl, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3760] @ 0xfffff150 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne ip, sl, r8, lsr #22 │ │ │ │ + addne sp, sl, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3768] @ 0xfffff148 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr fp │ │ │ │ + addne sp, sl, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3784] @ 0xfffff138 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r8, lsr fp │ │ │ │ + @ instruction: 0x108adeb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r0, asr #22 │ │ │ │ + @ instruction: 0x108adeb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2400] @ 0xfffff6a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr #22 │ │ │ │ + addne sp, sl, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r0, asr fp │ │ │ │ + addne sp, sl, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr #13 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r8, asr fp │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror #22 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq lr, [r4, #104] @ 0x68 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r8, ror #22 │ │ │ │ + addne sp, sl, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #4008 @ 0xfa8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne ip, sl, r0, ror fp │ │ │ │ + addne sp, sl, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #4024 @ 0xfb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror fp │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #4040 @ 0xfc8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl #23 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3536 @ 0xdd0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne ip, sl, r8, lsl #23 │ │ │ │ + addne sp, sl, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3552 @ 0xde0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, r0, fp │ │ │ │ + addne sp, sl, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne ip, sl, r8, fp │ │ │ │ + addne sp, sl, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r5, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r0, lsr #23 │ │ │ │ + addne sp, sl, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr #23 │ │ │ │ + addne sp, sl, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl r0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108acbb0 │ │ │ │ + addne sp, sl, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3856 @ 0xf10 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - @ instruction: 0x108acbb8 │ │ │ │ + addne sp, sl, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3864 @ 0xf18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #23 │ │ │ │ + addne sp, sl, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne ip, sl, r8, asr #23 │ │ │ │ + addne sp, sl, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl r8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #16 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r0, ror #23 │ │ │ │ + addne sp, sl, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1808] @ 0xfffff8f0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne ip, sl, r8, ror #23 │ │ │ │ + addne sp, sl, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1816] @ 0xfffff8e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne sp, sl, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1832] @ 0xfffff8d8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne sp, sl, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne ip, sl, r0, lsl #24 │ │ │ │ + addne sp, sl, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, asr #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl #24 │ │ │ │ + addne sp, sl, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl ip │ │ │ │ + addne sp, sl, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-456] @ 0xfffffe38 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne ip, sl, r8, lsl ip │ │ │ │ + umullne sp, sl, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-472] @ 0xfffffe28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #24 │ │ │ │ + umullne sp, sl, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne ip, sl, r8, lsr #24 │ │ │ │ + addne sp, sl, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r0, lsr ip │ │ │ │ + addne sp, sl, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr ip │ │ │ │ + @ instruction: 0x108adfb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne ip, sl, r0, asr #24 │ │ │ │ + @ instruction: 0x108adfb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #768 @ 0x300 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne ip, sl, r8, asr #24 │ │ │ │ + addne sp, sl, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #776 @ 0x308 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr ip │ │ │ │ + addne sp, sl, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #792 @ 0x318 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne ip, sl, r8, asr ip │ │ │ │ + ldrdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl #31 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r0, ror #24 │ │ │ │ + ldrdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f12f90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror #24 │ │ │ │ + addne sp, sl, r0, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #31 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne ip, sl, r0, ror ip │ │ │ │ + addne sp, sl, r8, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #3 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne ip, sl, r8, ror ip │ │ │ │ + strdne sp, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #16]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl #25 │ │ │ │ + strdne sp, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #3 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl #25 │ │ │ │ + addne lr, sl, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #27 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne ip, sl, r0, ip │ │ │ │ + addne lr, sl, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0ad90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, r8, ip │ │ │ │ + addne lr, sl, r0, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #27 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne ip, sl, r0, lsr #25 │ │ │ │ + addne lr, sl, r8, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne ip, sl, r8, lsr #25 │ │ │ │ + addne lr, sl, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2608] @ 0xfffff5d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108accb0 │ │ │ │ + addne lr, sl, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2624] @ 0xfffff5c0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - @ instruction: 0x108accb8 │ │ │ │ + addne lr, sl, r0, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne ip, sl, r0, asr #25 │ │ │ │ + addne lr, sl, r8, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-368] @ 0xfffffe90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr #25 │ │ │ │ + addne lr, sl, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-384] @ 0xfffffe80 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1400 @ 0x578 │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1416 @ 0x588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror #25 │ │ │ │ + addne lr, sl, r8, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne ip, sl, r8, ror #25 │ │ │ │ + addne lr, sl, r0, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl #25 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne lr, sl, r8, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #25 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0bc98 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl #26 │ │ │ │ + addne lr, sl, r8, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2408] @ 0xfffff698 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r8, lsl #26 │ │ │ │ + addne lr, sl, r0, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2424] @ 0xfffff688 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl sp │ │ │ │ + addne lr, sl, r8, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2440] @ 0xfffff678 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl sp │ │ │ │ + umullne lr, sl, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r0, lsr #26 │ │ │ │ + umullne lr, sl, r8, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr #26 │ │ │ │ + addne lr, sl, r0, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr sp │ │ │ │ + addne lr, sl, r8, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r8, lsr sp │ │ │ │ + strhne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3016 @ 0xbc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #26 │ │ │ │ + strhne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3032 @ 0xbd8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne ip, sl, r8, asr #26 │ │ │ │ + addne lr, sl, r0, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2168 @ 0x878 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r0, asr sp │ │ │ │ + addne lr, sl, r8, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2184 @ 0x888 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr sp │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2200 @ 0x898 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne ip, sl, r0, ror #26 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r8, ror #26 │ │ │ │ + addne lr, sl, r0, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-816] @ 0xfffffcd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror sp │ │ │ │ + addne lr, sl, r8, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-832] @ 0xfffffcc0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne ip, sl, r8, ror sp │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3392] @ 0xfffff2c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne ip, sl, r0, lsl #27 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3408] @ 0xfffff2b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl #27 │ │ │ │ + addne lr, sl, r0, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - umullne ip, sl, r0, sp │ │ │ │ + addne lr, sl, r8, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-760] @ 0xfffffd08 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne ip, sl, r8, sp │ │ │ │ + addne lr, sl, r0, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-776] @ 0xfffffcf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #27 │ │ │ │ + addne lr, sl, r8, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-792] @ 0xfffffce8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne ip, sl, r8, lsr #27 │ │ │ │ + addne lr, sl, r0, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3216 @ 0xc90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108acdb0 │ │ │ │ + addne lr, sl, r8, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3232 @ 0xca0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108acdb8 │ │ │ │ + addne lr, sl, r0, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3248 @ 0xcb0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, r0, asr #27 │ │ │ │ + addne lr, sl, r8, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne ip, sl, r8, asr #27 │ │ │ │ + addne lr, sl, r0, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne ip, sl, r0, ror #27 │ │ │ │ + addne lr, sl, r8, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror #27 │ │ │ │ + addne lr, sl, r0, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3136] @ 0xfffff3c0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-712] @ 0xfffffd38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl #28 │ │ │ │ + addne lr, sl, r8, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne ip, sl, r8, lsl #28 │ │ │ │ + addne lr, sl, r0, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror #23 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne ip, sl, r0, lsl lr │ │ │ │ + addne lr, sl, r8, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl lr │ │ │ │ + umullne lr, sl, r0, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsl #24 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne ip, sl, r0, lsr #28 │ │ │ │ + umullne lr, sl, r8, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3616 @ 0xe20 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne ip, sl, r8, lsr #28 │ │ │ │ + addne lr, sl, r0, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr lr │ │ │ │ + addne lr, sl, r8, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne ip, sl, r8, lsr lr │ │ │ │ + @ instruction: 0x108ae1b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #96]! @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #28 │ │ │ │ + @ instruction: 0x108ae1b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr #28 │ │ │ │ + addne lr, sl, r0, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r1, [r1, #96]! @ 0x60 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne ip, sl, r0, asr lr │ │ │ │ + addne lr, sl, r8, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-104] @ 0xffffff98 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne ip, sl, r8, asr lr │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-136] @ 0xffffff78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror #28 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne ip, sl, r8, ror #28 │ │ │ │ + addne lr, sl, r0, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr #10 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne ip, sl, r0, ror lr │ │ │ │ + addne lr, sl, r8, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror lr │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror r5 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne ip, sl, r0, lsl #29 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2088 @ 0x828 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne ip, sl, r8, lsl #29 │ │ │ │ + addne lr, sl, r0, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2104 @ 0x838 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, r0, lr │ │ │ │ + addne lr, sl, r8, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2120 @ 0x848 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - umullne ip, sl, r8, lr │ │ │ │ + addne lr, sl, r0, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #984 @ 0x3d8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne ip, sl, r0, lsr #29 │ │ │ │ + addne lr, sl, r8, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1000 @ 0x3e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr #29 │ │ │ │ + addne lr, sl, r0, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108aceb0 │ │ │ │ + addne lr, sl, r8, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #26 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108aceb8 │ │ │ │ + addne lr, sl, r0, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr #29 │ │ │ │ + addne lr, sl, r8, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr #26 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne ip, sl, r8, asr #29 │ │ │ │ + addne lr, sl, r0, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3600 @ 0xe10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3616 @ 0xe20 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne ip, sl, r0, ror #29 │ │ │ │ + addne lr, sl, r8, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne ip, sl, r8, ror #29 │ │ │ │ + addne lr, sl, r0, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-4072] @ 0xfffff018 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-4088] @ 0xfffff008 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2760] @ 0xfffff538 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne ip, sl, r0, lsl #30 │ │ │ │ + addne lr, sl, r8, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2776] @ 0xfffff528 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsl #30 │ │ │ │ + addne lr, sl, r0, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2792] @ 0xfffff518 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne ip, sl, r0, lsl pc │ │ │ │ + addne lr, sl, r8, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1152 @ 0x480 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne ip, sl, r8, lsl pc │ │ │ │ + umullne lr, sl, r0, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1176 @ 0x498 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsr #30 │ │ │ │ + umullne lr, sl, r8, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne ip, sl, r8, lsr #30 │ │ │ │ + addne lr, sl, r0, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3584 @ 0xe00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne ip, sl, r0, lsr pc │ │ │ │ + addne lr, sl, r8, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3600 @ 0xe10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, lsr pc │ │ │ │ + @ instruction: 0x108ae2b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3616 @ 0xe20 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne ip, sl, r0, asr #30 │ │ │ │ + @ instruction: 0x108ae2b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne ip, sl, r8, asr #30 │ │ │ │ + addne lr, sl, r0, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, asr pc │ │ │ │ + addne lr, sl, r8, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2864] @ 0xfffff4d0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne ip, sl, r8, asr pc │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #688 @ 0x2b0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne ip, sl, r0, ror #30 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, ror #30 │ │ │ │ + addne lr, sl, r0, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne ip, sl, r0, ror pc │ │ │ │ + addne lr, sl, r8, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3984] @ 0xfffff070 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne ip, sl, r8, ror pc │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-4016] @ 0xfffff050 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, lsl #31 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne ip, sl, r8, lsl #31 │ │ │ │ + addne lr, sl, r0, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne ip, sl, r0, pc @ │ │ │ │ + addne lr, sl, r8, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-96] @ 0xffffffa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne ip, sl, r8, pc @ │ │ │ │ + addne lr, sl, r0, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-112] @ 0xffffff90 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne ip, sl, r0, lsr #31 │ │ │ │ + addne lr, sl, r8, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1112 @ 0x458 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne ip, sl, r8, lsr #31 │ │ │ │ + addne lr, sl, r0, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1144 @ 0x478 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108acfb0 │ │ │ │ + addne lr, sl, r8, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1160 @ 0x488 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108acfb8 │ │ │ │ + addne lr, sl, r0, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #808 @ 0x328 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne ip, sl, r0, asr #31 │ │ │ │ + addne lr, sl, r8, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #824 @ 0x338 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r8, asr #31 │ │ │ │ + addne lr, sl, r0, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #840 @ 0x348 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne ip, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr fp │ │ │ │ andmi r0, r0, pc │ │ │ │ - ldrdne ip, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne ip, sl, r0, ror #31 │ │ │ │ + addne lr, sl, r8, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr fp │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne ip, sl, r8, ror #31 │ │ │ │ + addne lr, sl, r0, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r2, [r1, #8]! │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne ip, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne ip, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #8]! │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r0 │ │ │ │ + addne lr, sl, r8, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sp, sl, r8 │ │ │ │ + addne lr, sl, r0, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl r0 │ │ │ │ + addne lr, sl, r8, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl r0 │ │ │ │ + umullne lr, sl, r0, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1888 @ 0x760 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne sp, sl, r0, lsr #32 │ │ │ │ + umullne lr, sl, r8, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1912 @ 0x778 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #32 │ │ │ │ + addne lr, sl, r0, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1928 @ 0x788 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne sp, sl, r0, lsr r0 │ │ │ │ + addne lr, sl, r8, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3296] @ 0xfffff320 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sp, sl, r8, lsr r0 │ │ │ │ + @ instruction: 0x108ae3b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3312] @ 0xfffff310 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #32 │ │ │ │ + @ instruction: 0x108ae3b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3328] @ 0xfffff300 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r8, asr #32 │ │ │ │ + addne lr, sl, r0, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #5 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sp, sl, r0, asr r0 │ │ │ │ + addne lr, sl, r8, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr r0 │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r7, [r0, #32]! │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne sp, sl, r0, rrx │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2520] @ 0xfffff628 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r8, rrx │ │ │ │ + addne lr, sl, r0, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2528] @ 0xfffff620 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror r0 │ │ │ │ + addne lr, sl, r8, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2544] @ 0xfffff610 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne sp, sl, r8, ror r0 │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sp, sl, r0, lsl #1 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-968] @ 0xfffffc38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #1 │ │ │ │ + addne lr, sl, r0, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-984] @ 0xfffffc28 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - umullne sp, sl, r0, r0 │ │ │ │ + addne lr, sl, r8, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-864] @ 0xfffffca0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne sp, sl, r8, r0 │ │ │ │ + addne lr, sl, r0, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #1 │ │ │ │ + addne lr, sl, r8, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr #1 │ │ │ │ + addne lr, sl, r0, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3320 @ 0xcf8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strhne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3328 @ 0xd00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3344 @ 0xd10 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, asr #1 │ │ │ │ + addne lr, sl, r8, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3576 @ 0xdf8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sp, sl, r8, asr #1 │ │ │ │ + addne lr, sl, r0, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3584 @ 0xe00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3600 @ 0xe10 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2440 @ 0x988 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sp, sl, r0, ror #1 │ │ │ │ + addne lr, sl, r8, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2448 @ 0x990 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #1 │ │ │ │ + addne lr, sl, r0, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl #2 │ │ │ │ + addne lr, sl, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr pc │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne sp, sl, r8, lsl #2 │ │ │ │ + addne lr, sl, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2848 @ 0xb20 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sp, sl, r0, lsl r1 │ │ │ │ + addne lr, sl, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl r1 │ │ │ │ + umullne lr, sl, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne sp, sl, r0, lsr #2 │ │ │ │ + umullne lr, sl, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #19 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r8, lsr #2 │ │ │ │ + addne lr, sl, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10990 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr r1 │ │ │ │ + addne lr, sl, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #19 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne sp, sl, r8, lsr r1 │ │ │ │ + @ instruction: 0x108ae4b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sp, sl, r0, asr #2 │ │ │ │ + @ instruction: 0x108ae4b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1504 @ 0x5e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr #2 │ │ │ │ + addne lr, sl, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r0, asr r1 │ │ │ │ + addne lr, sl, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsl #19 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sp, sl, r8, asr r1 │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f13990 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #2 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsr #19 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, ror #2 │ │ │ │ + addne lr, sl, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1152 @ 0x480 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r0, ror r1 │ │ │ │ + addne lr, sl, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1160 @ 0x488 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror r1 │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1176 @ 0x498 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sp, sl, r0, lsl #3 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #328 @ 0x148 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl #3 │ │ │ │ + addne lr, sl, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #344 @ 0x158 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r0, r1 │ │ │ │ + addne lr, sl, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #360 @ 0x168 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - umullne sp, sl, r8, r1 │ │ │ │ + addne lr, sl, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3432 @ 0xd68 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r0, lsr #3 │ │ │ │ + addne lr, sl, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #3 │ │ │ │ + addne lr, sl, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3464 @ 0xd88 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108ad1b0 │ │ │ │ + addne lr, sl, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr fp │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108ad1b8 │ │ │ │ + addne lr, sl, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #3 │ │ │ │ + addne lr, sl, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror fp │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sp, sl, r8, asr #3 │ │ │ │ + addne lr, sl, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr #11 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq lr, [r4, #80] @ 0x50 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r0, ror #3 │ │ │ │ + addne lr, sl, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2888] @ 0xfffff4b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #3 │ │ │ │ + addne lr, sl, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2904] @ 0xfffff4a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2920] @ 0xfffff498 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r0, lsl #4 │ │ │ │ + addne lr, sl, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #4 │ │ │ │ + addne lr, sl, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-904] @ 0xfffffc78 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne sp, sl, r0, lsl r2 │ │ │ │ + addne lr, sl, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #96 @ 0x60 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl r2 │ │ │ │ + umullne lr, sl, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #128 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #4 │ │ │ │ + umullne lr, sl, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #144 @ 0x90 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr #4 │ │ │ │ + addne lr, sl, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3200 @ 0xc80 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sp, sl, r0, lsr r2 │ │ │ │ + addne lr, sl, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3216 @ 0xc90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr r2 │ │ │ │ + @ instruction: 0x108ae5b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3232 @ 0xca0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r0, asr #4 │ │ │ │ + @ instruction: 0x108ae5b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl #1 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r8, asr #4 │ │ │ │ + addne lr, sl, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0c098 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr r2 │ │ │ │ + addne lr, sl, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #1 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne sp, sl, r8, asr r2 │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl sl │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sp, sl, r0, ror #4 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #4 │ │ │ │ + addne lr, sl, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr sl │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne sp, sl, r0, ror r2 │ │ │ │ + addne lr, sl, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3624 @ 0xe28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r8, ror r2 │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl #5 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl #5 │ │ │ │ + addne lr, sl, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2648 @ 0xa58 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne sp, sl, r0, r2 │ │ │ │ + addne lr, sl, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2664 @ 0xa68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r8, r2 │ │ │ │ + addne lr, sl, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2680 @ 0xa78 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne sp, sl, r0, lsr #5 │ │ │ │ + addne lr, sl, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-624] @ 0xfffffd90 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne sp, sl, r8, lsr #5 │ │ │ │ + addne lr, sl, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-656] @ 0xfffffd70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ad2b0 │ │ │ │ + addne lr, sl, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-672] @ 0xfffffd60 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108ad2b8 │ │ │ │ + addne lr, sl, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sp, sl, r0, asr #5 │ │ │ │ + addne lr, sl, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr #5 │ │ │ │ + addne lr, sl, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3216] @ 0xfffff370 │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3232] @ 0xfffff360 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #5 │ │ │ │ + addne lr, sl, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3248] @ 0xfffff350 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r8, ror #5 │ │ │ │ + addne lr, sl, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1928 @ 0x788 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1944 @ 0x798 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r0, lsl #6 │ │ │ │ + addne lr, sl, r8, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3976] @ 0xfffff078 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #6 │ │ │ │ + addne lr, sl, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3992] @ 0xfffff068 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl r3 │ │ │ │ + addne lr, sl, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-4008] @ 0xfffff058 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl r3 │ │ │ │ + umullne lr, sl, r0, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3768 @ 0xeb8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne sp, sl, r0, lsr #6 │ │ │ │ + umullne lr, sl, r8, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #6 │ │ │ │ + addne lr, sl, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3808 @ 0xee0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne sp, sl, r0, lsr r3 │ │ │ │ + addne lr, sl, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #80, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sp, sl, r8, lsr r3 │ │ │ │ + @ instruction: 0x108ae6b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #96, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #6 │ │ │ │ + @ instruction: 0x108ae6b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #112, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r8, asr #6 │ │ │ │ + addne lr, sl, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sp, sl, r0, asr r3 │ │ │ │ + addne lr, sl, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr r3 │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sp, sl, r0, ror #6 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sp, sl, r8, ror #6 │ │ │ │ + addne lr, sl, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3112] @ 0xfffff3d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror r3 │ │ │ │ + addne lr, sl, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3128] @ 0xfffff3c8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne sp, sl, r8, ror r3 │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #88]! @ 0x58 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sp, sl, r0, lsl #7 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #7 │ │ │ │ + addne lr, sl, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #12 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - umullne sp, sl, r0, r3 │ │ │ │ + addne lr, sl, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #144]! @ 0x90 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne sp, sl, r8, r3 │ │ │ │ + addne lr, sl, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #7 │ │ │ │ + addne lr, sl, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsl sl │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr #7 │ │ │ │ + addne lr, sl, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-704] @ 0xfffffd40 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - @ instruction: 0x108ad3b0 │ │ │ │ + addne lr, sl, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ad3b8 │ │ │ │ + addne lr, sl, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-744] @ 0xfffffd18 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sp, sl, r0, asr #7 │ │ │ │ + addne lr, sl, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1240 @ 0x4d8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne sp, sl, r8, asr #7 │ │ │ │ + addne lr, sl, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1288 @ 0x508 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1248 @ 0x4e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #7 │ │ │ │ + addne lr, sl, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #7 │ │ │ │ + addne lr, sl, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1280 @ 0x500 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2264] @ 0xfffff728 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2280] @ 0xfffff718 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl #8 │ │ │ │ + addne lr, sl, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2296] @ 0xfffff708 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl #8 │ │ │ │ + addne lr, sl, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #13 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r0, lsl r4 │ │ │ │ + addne lr, sl, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f08698 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl r4 │ │ │ │ + umullne lr, sl, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr #13 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne sp, sl, r0, lsr #8 │ │ │ │ + umullne lr, sl, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2936] @ 0xfffff488 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne sp, sl, r8, lsr #8 │ │ │ │ + addne lr, sl, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr r4 │ │ │ │ + addne lr, sl, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2976] @ 0xfffff460 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr r4 │ │ │ │ + @ instruction: 0x108ae7b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sp, sl, r0, asr #8 │ │ │ │ + @ instruction: 0x108ae7b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2784] @ 0xfffff520 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr #8 │ │ │ │ + addne lr, sl, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-2800] @ 0xfffff510 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r0, asr r4 │ │ │ │ + addne lr, sl, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sp, sl, r8, asr r4 │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-136] @ 0xffffff78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #8 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sp, sl, r8, ror #8 │ │ │ │ + addne lr, sl, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3200] @ 0xfffff380 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne sp, sl, r0, ror r4 │ │ │ │ + addne lr, sl, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror r4 │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3240] @ 0xfffff358 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r0, lsl #9 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #168 @ 0xa8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl #9 │ │ │ │ + addne lr, sl, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #184 @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r0, r4 │ │ │ │ + addne lr, sl, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #200 @ 0xc8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - umullne sp, sl, r8, r4 │ │ │ │ + addne lr, sl, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #160 @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sp, sl, r0, lsr #9 │ │ │ │ + addne lr, sl, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #184 @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #9 │ │ │ │ + addne lr, sl, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #200 @ 0xc8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108ad4b0 │ │ │ │ + addne lr, sl, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108ad4b8 │ │ │ │ + addne lr, sl, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3760 @ 0xeb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #9 │ │ │ │ + addne lr, sl, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3776 @ 0xec0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r8, asr #9 │ │ │ │ + addne lr, sl, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1656 @ 0x678 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1672 @ 0x688 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1688 @ 0x698 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r0, ror #9 │ │ │ │ + addne lr, sl, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2208 @ 0x8a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne sp, sl, r8, ror #9 │ │ │ │ + addne lr, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2216 @ 0x8a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sp, sl, r0, lsl #10 │ │ │ │ + addne lr, sl, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3656 @ 0xe48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #10 │ │ │ │ + addne lr, sl, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3672 @ 0xe58 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne sp, sl, r0, lsl r5 │ │ │ │ + addne lr, sl, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sp, sl, r8, lsl r5 │ │ │ │ + umullne lr, sl, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #10 │ │ │ │ + umullne lr, sl, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr #10 │ │ │ │ + addne lr, sl, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #7 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne sp, sl, r0, lsr r5 │ │ │ │ + addne lr, sl, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x108ae8b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r0, #56]! @ 0x38 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x108ae8b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror #24 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r8, asr #10 │ │ │ │ + addne lr, sl, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr r5 │ │ │ │ + addne lr, sl, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #25 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, asr r5 │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-928] @ 0xfffffc60 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r0, ror #10 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-944] @ 0xfffffc50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #10 │ │ │ │ + addne lr, sl, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r0, ror r5 │ │ │ │ + addne lr, sl, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sp, sl, r8, ror r5 │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl #11 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, lsl #11 │ │ │ │ + addne lr, sl, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1128 @ 0x468 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne sp, sl, r0, r5 │ │ │ │ + addne lr, sl, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1136 @ 0x470 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r8, r5 │ │ │ │ + addne lr, sl, r0, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1152 @ 0x480 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, lsr #11 │ │ │ │ + addne lr, sl, r8, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sp, sl, r8, lsr #11 │ │ │ │ + addne lr, sl, r0, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ad5b0 │ │ │ │ + addne lr, sl, r8, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1992 @ 0x7c8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108ad5b8 │ │ │ │ + addne lr, sl, r0, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #4032 @ 0xfc0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sp, sl, r0, asr #11 │ │ │ │ + addne lr, sl, r8, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #4040 @ 0xfc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr #11 │ │ │ │ + addne lr, sl, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #4056 @ 0xfd8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3448] @ 0xfffff288 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3464] @ 0xfffff278 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #11 │ │ │ │ + addne lr, sl, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3480] @ 0xfffff268 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, ror #11 │ │ │ │ + addne lr, sl, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1120] @ 0xfffffba0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1136] @ 0xfffffb90 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r0, lsl #12 │ │ │ │ + addne lr, sl, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #16, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sp, sl, r8, lsl #12 │ │ │ │ + addne lr, sl, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl r6 │ │ │ │ + addne lr, sl, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #48, 4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r8, lsl r6 │ │ │ │ + umullne lr, sl, r0, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr sl │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sp, sl, r0, lsr #12 │ │ │ │ + umullne lr, sl, r8, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #12 │ │ │ │ + addne lr, sl, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror sl │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, lsr r6 │ │ │ │ + addne lr, sl, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr r6 │ │ │ │ + @ instruction: 0x108ae9b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-904] @ 0xfffffc78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #12 │ │ │ │ + @ instruction: 0x108ae9b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, asr #12 │ │ │ │ + addne lr, sl, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2848 @ 0xb20 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r0, asr r6 │ │ │ │ + addne lr, sl, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2856 @ 0xb28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr r6 │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2872 @ 0xb38 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, ror #12 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r8, ror #12 │ │ │ │ + addne lr, sl, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1056] @ 0xfffffbe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror r6 │ │ │ │ + addne lr, sl, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne sp, sl, r8, ror r6 │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r0, lsl #13 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1544 @ 0x608 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #13 │ │ │ │ + addne lr, sl, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1560 @ 0x618 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - umullne sp, sl, r0, r6 │ │ │ │ + addne lr, sl, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #624 @ 0x270 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne sp, sl, r8, r6 │ │ │ │ + addne lr, sl, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #632 @ 0x278 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #13 │ │ │ │ + addne lr, sl, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #648 @ 0x288 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr #13 │ │ │ │ + addne lr, sl, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108ad6b0 │ │ │ │ + addne lr, sl, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #496 @ 0x1f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ad6b8 │ │ │ │ + addne lr, sl, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #512 @ 0x200 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sp, sl, r0, asr #13 │ │ │ │ + addne lr, sl, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1416 @ 0x588 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r8, asr #13 │ │ │ │ + addne lr, sl, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1432 @ 0x598 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1448 @ 0x5a8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #296 @ 0x128 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sp, sl, r0, ror #13 │ │ │ │ + addne lr, sl, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #312 @ 0x138 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #13 │ │ │ │ + addne lr, sl, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #328 @ 0x148 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr #11 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #80]! @ 0x50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl #14 │ │ │ │ + addne lr, sl, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #11 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne sp, sl, r8, lsl #14 │ │ │ │ + addne lr, sl, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #15 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, lsl r7 │ │ │ │ + addne lr, sl, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl r7 │ │ │ │ + umullne lr, sl, r0, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #120]! @ 0x78 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, lsr #14 │ │ │ │ + umullne lr, sl, r8, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sp, sl, r8, lsr #14 │ │ │ │ + addne lr, sl, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr r7 │ │ │ │ + addne lr, sl, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr r7 │ │ │ │ + @ instruction: 0x108aeab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, asr #19 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sp, sl, r0, asr #14 │ │ │ │ + @ instruction: 0x108aeab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq lr, [r4, #144] @ 0x90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr #14 │ │ │ │ + addne lr, sl, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror #19 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, asr r7 │ │ │ │ + addne lr, sl, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r8, asr r7 │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #14 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r8, ror #14 │ │ │ │ + addne lr, sl, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3704 @ 0xe78 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sp, sl, r0, ror r7 │ │ │ │ + addne lr, sl, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3728 @ 0xe90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror r7 │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r0, lsl #15 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #15 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sp, sl, r8, lsl #15 │ │ │ │ + addne lr, sl, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #120]! @ 0x78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r0, r7 │ │ │ │ + addne lr, sl, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror #15 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne sp, sl, r8, r7 │ │ │ │ + addne lr, sl, r0, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1120 @ 0x460 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sp, sl, r0, lsr #15 │ │ │ │ + addne lr, sl, r8, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1136 @ 0x470 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #15 │ │ │ │ + addne lr, sl, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1152 @ 0x480 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108ad7b0 │ │ │ │ + addne lr, sl, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1920 @ 0x780 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108ad7b8 │ │ │ │ + addne lr, sl, r0, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1928 @ 0x788 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #15 │ │ │ │ + addne lr, sl, r8, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1944 @ 0x798 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, asr #15 │ │ │ │ + addne lr, sl, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1400 @ 0x578 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1416 @ 0x588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r0, ror #15 │ │ │ │ + addne lr, sl, r8, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sp, sl, r8, ror #15 │ │ │ │ + addne lr, sl, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #21 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3656] @ 0xfffff1b8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r0, lsl #16 │ │ │ │ + addne lr, sl, r8, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3672] @ 0xfffff1a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #16 │ │ │ │ + addne lr, sl, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3688] @ 0xfffff198 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, lsl r8 │ │ │ │ + addne lr, sl, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl r8 │ │ │ │ + umullne lr, sl, r0, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #16 │ │ │ │ + umullne lr, sl, r8, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror #24 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr #16 │ │ │ │ + addne lr, sl, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, lsr r8 │ │ │ │ + addne lr, sl, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr r8 │ │ │ │ + @ instruction: 0x108aebb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, asr #16 │ │ │ │ + @ instruction: 0x108aebb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sp, sl, r8, asr #16 │ │ │ │ + addne lr, sl, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3376 @ 0xd30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr r8 │ │ │ │ + addne lr, sl, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3392 @ 0xd40 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, asr r8 │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq lr, [r4, #176] @ 0xb0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r0, ror #16 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #16 │ │ │ │ + addne lr, sl, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #0, 26 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, ror r8 │ │ │ │ + addne lr, sl, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-816] @ 0xfffffcd0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r8, ror r8 │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-832] @ 0xfffffcc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl #17 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-848] @ 0xfffffcb0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, lsl #17 │ │ │ │ + addne lr, sl, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror #17 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne sp, sl, r0, r8 │ │ │ │ + addne lr, sl, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r3, [r1, #136]! @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r8, r8 │ │ │ │ + addne lr, sl, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl #18 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, lsr #17 │ │ │ │ + addne lr, sl, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sp, sl, r8, lsr #17 │ │ │ │ + addne lr, sl, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ad8b0 │ │ │ │ + addne lr, sl, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #5 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108ad8b8 │ │ │ │ + addne lr, sl, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1640 @ 0x668 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sp, sl, r0, asr #17 │ │ │ │ + addne lr, sl, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1656 @ 0x678 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr #17 │ │ │ │ + addne lr, sl, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1672 @ 0x688 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1288 @ 0x508 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1296 @ 0x510 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #17 │ │ │ │ + addne lr, sl, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1312 @ 0x520 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r8, ror #17 │ │ │ │ + addne lr, sl, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #736 @ 0x2e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #752 @ 0x2f0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, lsl #18 │ │ │ │ + addne lr, sl, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #4040 @ 0xfc8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sp, sl, r8, lsl #18 │ │ │ │ + addne lr, sl, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #4048 @ 0xfd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl r9 │ │ │ │ + addne lr, sl, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #4064 @ 0xfe0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne sp, sl, r8, lsl r9 │ │ │ │ + umullne lr, sl, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2352 @ 0x930 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sp, sl, r0, lsr #18 │ │ │ │ + umullne lr, sl, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2368 @ 0x940 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #18 │ │ │ │ + addne lr, sl, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2384 @ 0x950 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne sp, sl, r0, lsr r9 │ │ │ │ + addne lr, sl, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sp, sl, r8, lsr r9 │ │ │ │ + @ instruction: 0x108aecb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x108aecb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ - addne sp, sl, r8, asr #18 │ │ │ │ + addne lr, sl, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl #19 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sp, sl, r0, asr r9 │ │ │ │ + addne lr, sl, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f12998 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr r9 │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr #19 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ - addne sp, sl, r0, ror #18 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #48 @ 0x30 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne sp, sl, r8, ror #18 │ │ │ │ + addne lr, sl, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #72 @ 0x48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror r9 │ │ │ │ + addne lr, sl, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #88 @ 0x58 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ - addne sp, sl, r8, ror r9 │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr r9 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sp, sl, r0, lsl #19 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #19 │ │ │ │ + addne lr, sl, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #18 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - umullne sp, sl, r0, r9 │ │ │ │ + addne lr, sl, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2768 @ 0xad0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne sp, sl, r8, r9 │ │ │ │ + addne lr, sl, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #19 │ │ │ │ + addne lr, sl, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne sp, sl, r8, lsr #19 │ │ │ │ + addne lr, sl, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2256] @ 0xfffff730 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108ad9b0 │ │ │ │ + addne lr, sl, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2272] @ 0xfffff720 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ad9b8 │ │ │ │ + addne lr, sl, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2288] @ 0xfffff710 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne sp, sl, r0, asr #19 │ │ │ │ + addne lr, sl, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #32 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne sp, sl, r8, asr #19 │ │ │ │ + addne lr, sl, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #48 @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #64 @ 0x40 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, ror #19 │ │ │ │ + addne lr, sl, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #720 @ 0x2d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #19 │ │ │ │ + addne lr, sl, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #736 @ 0x2e0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3040 @ 0xbe0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3048 @ 0xbe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl #20 │ │ │ │ + addne lr, sl, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3064 @ 0xbf8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl #20 │ │ │ │ + addne lr, sl, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #392 @ 0x188 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, lsl sl │ │ │ │ + addne lr, sl, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #400 @ 0x190 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl sl │ │ │ │ + umullne lr, sl, r0, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r0, lsr #20 │ │ │ │ + umullne lr, sl, r8, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1000 @ 0x3e8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r8, lsr #20 │ │ │ │ + addne lr, sl, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1008 @ 0x3f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr sl │ │ │ │ + addne lr, sl, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1024 @ 0x400 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r8, lsr sl │ │ │ │ + @ instruction: 0x108aedb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2592] @ 0xfffff5e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, asr #20 │ │ │ │ + @ instruction: 0x108aedb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr #20 │ │ │ │ + addne lr, sl, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne sp, sl, r0, asr sl │ │ │ │ + addne lr, sl, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3624] @ 0xfffff1d8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne sp, sl, r8, asr sl │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3632] @ 0xfffff1d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #20 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3648] @ 0xfffff1c0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sp, sl, r8, ror #20 │ │ │ │ + addne lr, sl, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1096 @ 0x448 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, ror sl │ │ │ │ + addne lr, sl, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1104 @ 0x450 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror sl │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1120 @ 0x460 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne sp, sl, r0, lsl #21 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-768] @ 0xfffffd00 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl #21 │ │ │ │ + addne lr, sl, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r0, sl │ │ │ │ + addne lr, sl, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-816] @ 0xfffffcd0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - umullne sp, sl, r8, sl │ │ │ │ + addne lr, sl, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, lsr #21 │ │ │ │ + addne lr, sl, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #21 │ │ │ │ + addne lr, sl, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #24 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - @ instruction: 0x108adab0 │ │ │ │ + addne lr, sl, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1312 @ 0x520 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108adab8 │ │ │ │ + addne lr, sl, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1320 @ 0x528 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #21 │ │ │ │ + addne lr, sl, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1336 @ 0x538 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne sp, sl, r8, asr #21 │ │ │ │ + addne lr, sl, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2128] @ 0xfffff7b0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2144] @ 0xfffff7a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2160] @ 0xfffff790 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne sp, sl, r0, ror #21 │ │ │ │ + addne lr, sl, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #104]! @ 0x68 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne sp, sl, r8, ror #21 │ │ │ │ + addne lr, sl, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #96]! @ 0x60 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sp, sl, r0, lsl #22 │ │ │ │ + addne lr, sl, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #22 │ │ │ │ + addne lr, sl, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2816 @ 0xb00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne sp, sl, r0, lsl fp │ │ │ │ + addne lr, sl, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2320 @ 0x910 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r8, lsl fp │ │ │ │ + umullne lr, sl, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2328 @ 0x918 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #22 │ │ │ │ + umullne lr, sl, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2344 @ 0x928 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne sp, sl, r8, lsr #22 │ │ │ │ + addne lr, sl, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sp, sl, r0, lsr fp │ │ │ │ + addne lr, sl, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2904 @ 0xb58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr fp │ │ │ │ + @ instruction: 0x108aeeb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2920 @ 0xb68 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne sp, sl, r0, asr #22 │ │ │ │ + @ instruction: 0x108aeeb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r8, asr #22 │ │ │ │ + addne lr, sl, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr fp │ │ │ │ + addne lr, sl, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne sp, sl, r8, asr fp │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #264 @ 0x108 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r0, ror #22 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #272 @ 0x110 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #22 │ │ │ │ + addne lr, sl, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #288 @ 0x120 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r0, ror fp │ │ │ │ + addne lr, sl, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3104 @ 0xc20 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r8, ror fp │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3112 @ 0xc28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl #23 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r8, lsl #23 │ │ │ │ + addne lr, sl, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2976 @ 0xba0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r0, fp │ │ │ │ + addne lr, sl, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2992 @ 0xbb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r8, fp │ │ │ │ + addne lr, sl, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3008 @ 0xbc0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sp, sl, r0, lsr #23 │ │ │ │ + addne lr, sl, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2240 @ 0x8c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne sp, sl, r8, lsr #23 │ │ │ │ + addne lr, sl, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2256 @ 0x8d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108adbb0 │ │ │ │ + addne lr, sl, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - @ instruction: 0x108adbb8 │ │ │ │ + addne lr, sl, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1632 @ 0x660 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, asr #23 │ │ │ │ + addne lr, sl, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1640 @ 0x668 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr #23 │ │ │ │ + addne lr, sl, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1656 @ 0x678 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2376 @ 0x948 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2392 @ 0x958 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #23 │ │ │ │ + addne lr, sl, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2408 @ 0x968 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r8, ror #23 │ │ │ │ + addne lr, sl, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3360 @ 0xd20 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne lr, sl, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3376 @ 0xd30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne lr, sl, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3392 @ 0xd40 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r0, lsl #24 │ │ │ │ + addne lr, sl, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #4048 @ 0xfd0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sp, sl, r8, lsl #24 │ │ │ │ + addne lr, sl, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #4064 @ 0xfe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl ip │ │ │ │ + addne lr, sl, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl ip │ │ │ │ + umullne lr, sl, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sp, sl, r0, lsr #24 │ │ │ │ + umullne lr, sl, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, ror #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #24 │ │ │ │ + addne lr, sl, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r0, lsr ip │ │ │ │ + addne lr, sl, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl #13 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sp, sl, r8, lsr ip │ │ │ │ + @ instruction: 0x108aefb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09690 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #24 │ │ │ │ + @ instruction: 0x108aefb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #13 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r8, asr #24 │ │ │ │ + addne lr, sl, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #528 @ 0x210 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne sp, sl, r0, asr ip │ │ │ │ + addne lr, sl, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #552 @ 0x228 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr ip │ │ │ │ + ldrdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #568 @ 0x238 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r0, ror #24 │ │ │ │ + ldrdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3056 @ 0xbf0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne sp, sl, r8, ror #24 │ │ │ │ + addne lr, sl, r0, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror ip │ │ │ │ + addne lr, sl, r8, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r8, ror ip │ │ │ │ + strdne lr, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r0, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r0, lsl #25 │ │ │ │ + strdne lr, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #25 │ │ │ │ + addne pc, sl, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne sp, sl, r0, ip │ │ │ │ + addne pc, sl, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3840 @ 0xf00 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne sp, sl, r8, ip │ │ │ │ + addne pc, sl, r0, lsl r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3856 @ 0xf10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #25 │ │ │ │ + addne pc, sl, r8, lsl r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3872 @ 0xf20 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r8, lsr #25 │ │ │ │ + addne pc, sl, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1160] @ 0xfffffb78 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108adcb0 │ │ │ │ + addne pc, sl, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1184] @ 0xfffffb60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108adcb8 │ │ │ │ + addne pc, sl, r0, lsr r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-1200] @ 0xfffffb50 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne sp, sl, r0, asr #25 │ │ │ │ + addne pc, sl, r8, lsr r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1760] @ 0xfffff920 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r8, asr #25 │ │ │ │ + addne pc, sl, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1768] @ 0xfffff918 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1784] @ 0xfffff908 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sp, sl, r0, ror #25 │ │ │ │ + addne pc, sl, r8, asr r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #25 │ │ │ │ + addne pc, sl, r0, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne pc, sl, r8, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #16, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl #26 │ │ │ │ + addne pc, sl, r8, ror r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32, 2 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne sp, sl, r8, lsl #26 │ │ │ │ + addne pc, sl, r0, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1424 @ 0x590 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne sp, sl, r0, lsl sp │ │ │ │ + addne pc, sl, r8, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1432 @ 0x598 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl sp │ │ │ │ + umullne pc, sl, r0, r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1448 @ 0x5a8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sp, sl, r0, lsr #26 │ │ │ │ + umullne pc, sl, r8, r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1360 @ 0x550 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne sp, sl, r8, lsr #26 │ │ │ │ + addne pc, sl, r0, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1376 @ 0x560 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr sp │ │ │ │ + addne pc, sl, r8, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1392 @ 0x570 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr sp │ │ │ │ + strhne pc, [sl], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2560 @ 0xa00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, asr #26 │ │ │ │ + strhne pc, [sl], r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr #26 │ │ │ │ + addne pc, sl, r0, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r0, asr sp │ │ │ │ + addne pc, sl, r8, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq pc, r8, ror #31 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r8, asr sp │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq pc, [r0, #240]! @ 0xf0 @ │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #26 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r8, ror #26 │ │ │ │ + addne pc, sl, r0, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-0] │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, ror sp │ │ │ │ + addne pc, sl, r8, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-8] │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror sp │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-24] @ 0xffffffe8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r0, lsl #27 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r8, lsl #27 │ │ │ │ + addne pc, sl, r0, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2040 @ 0x7f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r0, sp │ │ │ │ + addne pc, sl, r8, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2056 @ 0x808 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne sp, sl, r8, sp │ │ │ │ + addne pc, sl, r0, lsl r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl #19 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, lsr #27 │ │ │ │ + addne pc, sl, r8, lsl r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #27 │ │ │ │ + addne pc, sl, r0, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07998 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108addb0 │ │ │ │ + addne pc, sl, r8, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2304 @ 0x900 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108addb8 │ │ │ │ + addne pc, sl, r0, lsr r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2312 @ 0x908 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #27 │ │ │ │ + addne pc, sl, r8, lsr r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2328 @ 0x918 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne sp, sl, r8, asr #27 │ │ │ │ + addne pc, sl, r0, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3464 @ 0xd88 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3480 @ 0xd98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3496 @ 0xda8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne sp, sl, r0, ror #27 │ │ │ │ + addne pc, sl, r8, asr r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r8, ror #27 │ │ │ │ + addne pc, sl, r0, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #24 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl r8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r0, lsl #28 │ │ │ │ + addne pc, sl, r8, ror r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #28 │ │ │ │ + addne pc, sl, r0, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #16 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne sp, sl, r0, lsl lr │ │ │ │ + addne pc, sl, r8, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sp, sl, r8, lsl lr │ │ │ │ + umullne pc, sl, r0, r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #28 │ │ │ │ + umullne pc, sl, r8, r1 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl r0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr #28 │ │ │ │ + addne pc, sl, r0, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #552 @ 0x228 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne sp, sl, r0, lsr lr │ │ │ │ + addne pc, sl, r8, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #576 @ 0x240 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr lr │ │ │ │ + @ instruction: 0x108af1b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #592 @ 0x250 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r0, asr #28 │ │ │ │ + @ instruction: 0x108af1b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2712 @ 0xa98 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r8, asr #28 │ │ │ │ + addne pc, sl, r0, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr lr │ │ │ │ + addne pc, sl, r8, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2744 @ 0xab8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne sp, sl, r8, asr lr │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne sp, sl, r0, ror #28 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #28 │ │ │ │ + addne pc, sl, r0, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r0, ror lr │ │ │ │ + addne pc, sl, r8, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne sp, sl, r8, ror lr │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl #29 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r8, lsl #29 │ │ │ │ + addne pc, sl, r0, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #26 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne sp, sl, r0, lr │ │ │ │ + addne pc, sl, r8, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne sp, sl, r8, lr │ │ │ │ + addne pc, sl, r0, lsl r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #26 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r0, lsr #29 │ │ │ │ + addne pc, sl, r8, lsl r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne sp, sl, r8, lsr #29 │ │ │ │ + addne pc, sl, r0, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108adeb0 │ │ │ │ + addne pc, sl, r8, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3768] @ 0xfffff148 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x108adeb8 │ │ │ │ + addne pc, sl, r0, lsr r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2520] @ 0xfffff628 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #29 │ │ │ │ + addne pc, sl, r8, lsr r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2536] @ 0xfffff618 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr #29 │ │ │ │ + addne pc, sl, r0, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2552] @ 0xfffff608 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2416 @ 0x970 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2424 @ 0x978 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror #29 │ │ │ │ + addne pc, sl, r8, asr r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2440 @ 0x988 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sp, sl, r8, ror #29 │ │ │ │ + addne pc, sl, r0, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1952 @ 0x7a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1960 @ 0x7a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne sp, sl, r0, lsl #30 │ │ │ │ + addne pc, sl, r8, ror r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1064] @ 0xfffffbd8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r8, lsl #30 │ │ │ │ + addne pc, sl, r0, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsl pc │ │ │ │ + addne pc, sl, r8, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1088] @ 0xfffffbc0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r8, lsl pc │ │ │ │ + umullne pc, sl, r0, r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne sp, sl, r0, lsr #30 │ │ │ │ + umullne pc, sl, r8, r2 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1984] @ 0xfffff840 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsr #30 │ │ │ │ + addne pc, sl, r0, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2000] @ 0xfffff830 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne sp, sl, r0, lsr pc │ │ │ │ + addne pc, sl, r8, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne sp, sl, r8, lsr pc │ │ │ │ + @ instruction: 0x108af2b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3136 @ 0xc40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, asr #30 │ │ │ │ + @ instruction: 0x108af2b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3152 @ 0xc50 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne sp, sl, r8, asr #30 │ │ │ │ + addne pc, sl, r0, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3456 @ 0xd80 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne sp, sl, r0, asr pc │ │ │ │ + addne pc, sl, r8, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3472 @ 0xd90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, asr pc │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3488 @ 0xda0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne sp, sl, r0, ror #30 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne sp, sl, r8, ror #30 │ │ │ │ + addne pc, sl, r0, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1960] @ 0xfffff858 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, ror pc │ │ │ │ + addne pc, sl, r8, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne sp, sl, r8, ror pc │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1816 @ 0x718 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne sp, sl, r0, lsl #31 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1832 @ 0x728 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, lsl #31 │ │ │ │ + addne pc, sl, r0, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1848 @ 0x738 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne sp, sl, r0, pc @ │ │ │ │ + addne pc, sl, r8, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #688 @ 0x2b0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - umullne sp, sl, r8, pc @ │ │ │ │ + addne pc, sl, r0, lsl r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r0, lsr #31 │ │ │ │ + addne pc, sl, r8, lsl r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne sp, sl, r8, lsr #31 │ │ │ │ + addne pc, sl, r0, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3816] @ 0xfffff118 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108adfb0 │ │ │ │ + addne pc, sl, r8, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3824] @ 0xfffff110 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108adfb8 │ │ │ │ + addne pc, sl, r0, lsr r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne sp, sl, r0, asr #31 │ │ │ │ + addne pc, sl, r8, lsr r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-4016] @ 0xfffff050 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sp, sl, r8, asr #31 │ │ │ │ + addne pc, sl, r0, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne sp, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - ldrdne sp, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #4064 @ 0xfe0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne sp, sl, r0, ror #31 │ │ │ │ + addne pc, sl, r8, asr r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne sp, sl, r8, ror #31 │ │ │ │ + addne pc, sl, r0, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne sp, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2728] @ 0xfffff558 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne sp, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2744] @ 0xfffff548 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0 │ │ │ │ + addne pc, sl, r8, ror r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2760] @ 0xfffff538 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r8 │ │ │ │ + addne pc, sl, r0, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0a090 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne lr, sl, r0, lsl r0 │ │ │ │ + addne pc, sl, r8, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl r0 │ │ │ │ + umullne pc, sl, r0, r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #8]! │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r0, lsr #32 │ │ │ │ + umullne pc, sl, r8, r3 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl #30 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne lr, sl, r8, lsr #32 │ │ │ │ + addne pc, sl, r0, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr r0 │ │ │ │ + addne pc, sl, r8, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #30 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r8, lsr r0 │ │ │ │ + @ instruction: 0x108af3b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #448 @ 0x1c0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne lr, sl, r0, asr #32 │ │ │ │ + @ instruction: 0x108af3b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #472 @ 0x1d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr #32 │ │ │ │ + addne pc, sl, r0, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #488 @ 0x1e8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r0, asr r0 │ │ │ │ + addne pc, sl, r8, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2968 @ 0xb98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r8, asr r0 │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2984 @ 0xba8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, rrx │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r8, rrx │ │ │ │ + addne pc, sl, r0, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #29 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, r0, ror r0 │ │ │ │ + addne pc, sl, r8, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror r0 │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl pc │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl #1 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne lr, sl, r8, lsl #1 │ │ │ │ + addne pc, sl, r0, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1504] @ 0xfffffa20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r0, r0 │ │ │ │ + addne pc, sl, r8, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1520] @ 0xfffffa10 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - umullne lr, sl, r8, r0 │ │ │ │ + addne pc, sl, r0, lsl r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07c98 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne lr, sl, r0, lsr #1 │ │ │ │ + addne pc, sl, r8, lsl r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr #1 │ │ │ │ + addne pc, sl, r0, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #25 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strhne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsr ip │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strhne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, lsr r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr #1 │ │ │ │ + addne pc, sl, r8, lsr r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr ip │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r8, asr #1 │ │ │ │ + addne pc, sl, r0, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1304 @ 0x518 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1312 @ 0x520 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1328 @ 0x530 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne lr, sl, r0, ror #1 │ │ │ │ + addne pc, sl, r8, asr r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3656 @ 0xe48 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r8, ror #1 │ │ │ │ + addne pc, sl, r0, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3664 @ 0xe50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3680 @ 0xe60 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1296] @ 0xfffffaf0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne lr, sl, r0, lsl #2 │ │ │ │ + addne pc, sl, r8, ror r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1312] @ 0xfffffae0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl #2 │ │ │ │ + addne pc, sl, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1328] @ 0xfffffad0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl r1 │ │ │ │ + addne pc, sl, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl r1 │ │ │ │ + umullne pc, sl, r0, r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr #2 │ │ │ │ + umullne pc, sl, r8, r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne lr, sl, r8, lsr #2 │ │ │ │ + addne pc, sl, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1984 @ 0x7c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne lr, sl, r0, lsr r1 │ │ │ │ + addne pc, sl, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1992 @ 0x7c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr r1 │ │ │ │ + @ instruction: 0x108af4b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2008 @ 0x7d8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne lr, sl, r0, asr #2 │ │ │ │ + @ instruction: 0x108af4b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3736 @ 0xe98 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne lr, sl, r8, asr #2 │ │ │ │ + addne pc, sl, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr r1 │ │ │ │ + addne pc, sl, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3760 @ 0xeb0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne lr, sl, r8, asr r1 │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3608 @ 0xe18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r0, ror #2 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3616 @ 0xe20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror #2 │ │ │ │ + addne pc, sl, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne lr, sl, r0, ror r1 │ │ │ │ + addne pc, sl, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2744] @ 0xfffff548 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne lr, sl, r8, ror r1 │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2752] @ 0xfffff540 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl #3 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl #3 │ │ │ │ + addne pc, sl, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne lr, sl, r0, r1 │ │ │ │ + addne pc, sl, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r8, r1 │ │ │ │ + addne pc, sl, r0, lsl r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #18 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r0, lsr #3 │ │ │ │ + addne pc, sl, r8, lsl r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1616 @ 0x650 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne lr, sl, r8, lsr #3 │ │ │ │ + addne pc, sl, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1632 @ 0x660 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ae1b0 │ │ │ │ + addne pc, sl, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1648 @ 0x670 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x108ae1b8 │ │ │ │ + addne pc, sl, r0, lsr r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne lr, sl, r0, asr #3 │ │ │ │ + addne pc, sl, r8, lsr r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-496] @ 0xfffffe10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr #3 │ │ │ │ + addne pc, sl, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - ldrdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1080 @ 0x438 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1088 @ 0x440 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror #3 │ │ │ │ + addne pc, sl, r8, asr r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1104 @ 0x450 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r8, ror #3 │ │ │ │ + addne pc, sl, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl #20 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl sl │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl #4 │ │ │ │ + addne pc, sl, r8, ror r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsr #28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne lr, sl, r8, lsl #4 │ │ │ │ + addne pc, sl, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl r2 │ │ │ │ + addne pc, sl, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr #28 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl r2 │ │ │ │ + umullne pc, sl, r0, r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #256 @ 0x100 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r0, lsr #4 │ │ │ │ + umullne pc, sl, r8, r5 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #264 @ 0x108 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr #4 │ │ │ │ + addne pc, sl, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #280 @ 0x118 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r0, lsr r2 │ │ │ │ + addne pc, sl, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3080] @ 0xfffff3f8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne lr, sl, r8, lsr r2 │ │ │ │ + @ instruction: 0x108af5b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr #4 │ │ │ │ + @ instruction: 0x108af5b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3112] @ 0xfffff3d8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r8, asr #4 │ │ │ │ + addne pc, sl, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2464] @ 0xfffff660 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne lr, sl, r0, asr r2 │ │ │ │ + addne pc, sl, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2472] @ 0xfffff658 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr r2 │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2488] @ 0xfffff648 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne lr, sl, r0, ror #4 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3264] @ 0xfffff340 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne lr, sl, r8, ror #4 │ │ │ │ + addne pc, sl, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3272] @ 0xfffff338 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror r2 │ │ │ │ + addne pc, sl, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ - addne lr, sl, r8, ror r2 │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne lr, sl, r0, lsl #5 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl #5 │ │ │ │ + addne pc, sl, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror #18 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne lr, sl, r0, r2 │ │ │ │ + addne pc, sl, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1312 @ 0x520 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne lr, sl, r8, r2 │ │ │ │ + addne pc, sl, r0, lsl r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1320 @ 0x528 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr #5 │ │ │ │ + addne pc, sl, r8, lsl r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1336 @ 0x538 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne lr, sl, r8, lsr #5 │ │ │ │ + addne pc, sl, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #5 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108ae2b0 │ │ │ │ + addne pc, sl, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r6, [r0, #40]! @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ae2b8 │ │ │ │ + addne pc, sl, r0, lsr r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #5 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne lr, sl, r0, asr #5 │ │ │ │ + addne pc, sl, r8, lsr r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r8, asr #5 │ │ │ │ + addne pc, sl, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsl #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsl r4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne lr, sl, r0, ror #5 │ │ │ │ + addne pc, sl, r8, asr r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror #5 │ │ │ │ + addne pc, sl, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2896 @ 0xb50 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl #26 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl #6 │ │ │ │ + addne pc, sl, r8, ror r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsr #26 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl #6 │ │ │ │ + addne pc, sl, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2256 @ 0x8d0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne lr, sl, r0, lsl r3 │ │ │ │ + addne pc, sl, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl r3 │ │ │ │ + umullne pc, sl, r0, r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2288 @ 0x8f0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r0, lsr #6 │ │ │ │ + umullne pc, sl, r8, r6 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne lr, sl, r8, lsr #6 │ │ │ │ + addne pc, sl, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1504 @ 0x5e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr r3 │ │ │ │ + addne pc, sl, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r8, lsr r3 │ │ │ │ + @ instruction: 0x108af6b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl lr │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne lr, sl, r0, asr #6 │ │ │ │ + @ instruction: 0x108af6b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr #6 │ │ │ │ + addne pc, sl, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #28 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne lr, sl, r0, asr r3 │ │ │ │ + addne pc, sl, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0d798 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne lr, sl, r8, asr r3 │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror #6 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #120]! @ 0x78 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne lr, sl, r8, ror #6 │ │ │ │ + addne pc, sl, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-928] @ 0xfffffc60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror r3 │ │ │ │ + addne pc, sl, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-944] @ 0xfffffc50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror r3 │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl #7 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-104] @ 0xffffff98 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne lr, sl, r8, lsl #7 │ │ │ │ + addne pc, sl, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r0, r3 │ │ │ │ + addne pc, sl, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-136] @ 0xffffff78 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne lr, sl, r8, r3 │ │ │ │ + addne pc, sl, r0, lsl r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne lr, sl, ip, r3 │ │ │ │ + addne pc, sl, r4, lsl r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1024 @ 0x400 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, lsr #7 │ │ │ │ + addne pc, sl, ip, lsl r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1040 @ 0x410 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne lr, sl, ip, lsr #7 │ │ │ │ + addne pc, sl, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3024] @ 0xfffff430 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - @ instruction: 0x108ae3b4 │ │ │ │ + addne pc, sl, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ae3bc │ │ │ │ + addne pc, sl, r4, lsr r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne lr, sl, r4, asr #7 │ │ │ │ + addne pc, sl, ip, lsr r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2312 @ 0x908 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne lr, sl, ip, asr #7 │ │ │ │ + addne pc, sl, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2320 @ 0x910 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], r4 │ │ │ │ + addne pc, sl, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2336 @ 0x920 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne lr, [sl], ip │ │ │ │ + addne pc, sl, r4, asr r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #16 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r4, ror #7 │ │ │ │ + addne pc, sl, ip, asr r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, ror #7 │ │ │ │ + addne pc, sl, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr r8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - strdne lr, [sl], r4 │ │ │ │ + addne pc, sl, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07190 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne lr, [sl], ip │ │ │ │ + addne pc, sl, r4, ror r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f07198 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, lsl #8 │ │ │ │ + addne pc, sl, ip, ror r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #3 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne lr, sl, ip, lsl #8 │ │ │ │ + addne pc, sl, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2056 @ 0x808 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne lr, sl, r4, lsl r4 │ │ │ │ + addne pc, sl, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2064 @ 0x810 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, lsl r4 │ │ │ │ + umullne pc, sl, r4, r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2080 @ 0x820 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne lr, sl, r4, lsr #8 │ │ │ │ + umullne pc, sl, ip, r7 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0c998 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, lsr #8 │ │ │ │ + addne pc, sl, r4, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, lsr r4 │ │ │ │ + addne pc, sl, ip, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r0, #152]! @ 0x98 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne lr, sl, ip, lsr r4 │ │ │ │ + @ instruction: 0x108af7b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2912 @ 0xb60 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne lr, sl, r4, asr #8 │ │ │ │ + @ instruction: 0x108af7bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, asr #8 │ │ │ │ + addne pc, sl, r4, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r4, asr r4 │ │ │ │ + addne pc, sl, ip, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1776 @ 0x6f0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, ip, asr r4 │ │ │ │ + ldrdne pc, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1784 @ 0x6f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, ror #8 │ │ │ │ + ldrdne pc, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1800 @ 0x708 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, ip, ror #8 │ │ │ │ + addne pc, sl, r4, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne lr, sl, r4, ror r4 │ │ │ │ + addne pc, sl, ip, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2592 @ 0xa20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, ror r4 │ │ │ │ + strdne pc, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2608 @ 0xa30 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r4, lsl #9 │ │ │ │ + strdne pc, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne lr, sl, ip, lsl #9 │ │ │ │ + addne pc, sl, r4, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r4, r4 │ │ │ │ + addne pc, sl, ip, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr lr │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne lr, sl, ip, r4 │ │ │ │ + addne pc, sl, r4, lsl r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2552] @ 0xfffff608 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne lr, sl, r4, lsr #9 │ │ │ │ + addne pc, sl, ip, lsl r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, lsr #9 │ │ │ │ + addne pc, sl, r4, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - @ instruction: 0x108ae4b4 │ │ │ │ + addne pc, sl, ip, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, ror #2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108ae4bc │ │ │ │ + addne pc, sl, r4, lsr r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, asr #9 │ │ │ │ + addne pc, sl, ip, lsr r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #3 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne lr, sl, ip, asr #9 │ │ │ │ + addne pc, sl, r4, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #18 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne lr, [sl], r4 │ │ │ │ + addne pc, sl, ip, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #18 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne lr, sl, r0, ror #9 │ │ │ │ + addne pc, sl, r8, asr r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne lr, sl, r8, ror #9 │ │ │ │ + addne pc, sl, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsr r2 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1632 @ 0x660 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne lr, sl, r0, lsl #10 │ │ │ │ + addne pc, sl, r8, ror r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1640 @ 0x668 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl #10 │ │ │ │ + addne pc, sl, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1656 @ 0x678 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl r5 │ │ │ │ + addne pc, sl, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl r5 │ │ │ │ + umullne pc, sl, r0, r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #4008 @ 0xfa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr #10 │ │ │ │ + umullne pc, sl, r8, r8 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #4024 @ 0xfb8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne lr, sl, r8, lsr #10 │ │ │ │ + addne pc, sl, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3416 @ 0xd58 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r0, lsr r5 │ │ │ │ + addne pc, sl, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3424 @ 0xd60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr r5 │ │ │ │ + @ instruction: 0x108af8b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3440 @ 0xd70 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x108af8b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1096] @ 0xfffffbb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne lr, sl, r8, asr #10 │ │ │ │ + addne pc, sl, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr r5 │ │ │ │ + addne pc, sl, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1120] @ 0xfffffba0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne lr, sl, r8, asr r5 │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1272] @ 0xfffffb08 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne lr, sl, r0, ror #10 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1288] @ 0xfffffaf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror #10 │ │ │ │ + addne pc, sl, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1304] @ 0xfffffae8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r0, ror r5 │ │ │ │ + addne pc, sl, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2416 @ 0x970 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne lr, sl, r8, ror r5 │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f05b98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl #11 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, lsr #23 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl #11 │ │ │ │ + addne pc, sl, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne lr, sl, r0, r5 │ │ │ │ + addne pc, sl, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2288 @ 0x8f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r8, r5 │ │ │ │ + addne pc, sl, r0, lsl r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2304 @ 0x900 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r0, lsr #11 │ │ │ │ + addne pc, sl, r8, lsl r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r8, lsr #11 │ │ │ │ + addne pc, sl, r0, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ae5b0 │ │ │ │ + addne pc, sl, r8, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108ae5b8 │ │ │ │ + addne pc, sl, r0, lsr r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1240 @ 0x4d8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r0, asr #11 │ │ │ │ + addne pc, sl, r8, lsr r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1256 @ 0x4e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr #11 │ │ │ │ + addne pc, sl, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2344] @ 0xfffff6d8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2360] @ 0xfffff6c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror #11 │ │ │ │ + addne pc, sl, r8, asr r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne lr, sl, r8, ror #11 │ │ │ │ + addne pc, sl, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3184] @ 0xfffff390 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl #12 │ │ │ │ + addne pc, sl, r8, ror r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #25 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne lr, sl, r8, lsl #12 │ │ │ │ + addne pc, sl, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl r6 │ │ │ │ + addne pc, sl, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #25 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl r6 │ │ │ │ + umullne pc, sl, r0, r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3112] @ 0xfffff3d8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne lr, sl, r0, lsr #12 │ │ │ │ + umullne pc, sl, r8, r9 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3136] @ 0xfffff3c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr #12 │ │ │ │ + addne pc, sl, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3152] @ 0xfffff3b0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne lr, sl, r0, lsr r6 │ │ │ │ + addne pc, sl, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1000] @ 0xfffffc18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne lr, sl, r8, lsr r6 │ │ │ │ + @ instruction: 0x108af9b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr #12 │ │ │ │ + @ instruction: 0x108af9b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne lr, sl, r8, asr #12 │ │ │ │ + addne pc, sl, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #672 @ 0x2a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne lr, sl, r0, asr r6 │ │ │ │ + addne pc, sl, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #688 @ 0x2b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr r6 │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #704 @ 0x2c0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r0, ror #12 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1096] @ 0xfffffbb8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r8, ror #12 │ │ │ │ + addne pc, sl, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror r6 │ │ │ │ + addne pc, sl, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1120] @ 0xfffffba0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r8, ror r6 │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3072 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne lr, sl, r0, lsl #13 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl #13 │ │ │ │ + addne pc, sl, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne lr, sl, r0, r6 │ │ │ │ + addne pc, sl, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne lr, sl, r8, r6 │ │ │ │ + addne pc, sl, r0, lsl sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1216] @ 0xfffffb40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr #13 │ │ │ │ + addne pc, sl, r8, lsl sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1232] @ 0xfffffb30 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne lr, sl, r8, lsr #13 │ │ │ │ + addne pc, sl, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, ror sl │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108ae6b0 │ │ │ │ + addne pc, sl, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ae6b8 │ │ │ │ + addne pc, sl, r0, lsr sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11a90 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r0, asr #13 │ │ │ │ + addne pc, sl, r8, lsr sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #184 @ 0xb8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne lr, sl, r8, asr #13 │ │ │ │ + addne pc, sl, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #200 @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #216 @ 0xd8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3736] @ 0xfffff168 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne lr, sl, r0, ror #13 │ │ │ │ + addne pc, sl, r8, asr sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror #13 │ │ │ │ + addne pc, sl, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3760] @ 0xfffff150 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1408] @ 0xfffffa80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1416] @ 0xfffffa78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl #14 │ │ │ │ + addne pc, sl, r8, ror sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1432] @ 0xfffffa68 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl #14 │ │ │ │ + addne pc, sl, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl ip │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne lr, sl, r0, lsl r7 │ │ │ │ + addne pc, sl, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl r7 │ │ │ │ + umullne pc, sl, r0, sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr ip │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne lr, sl, r0, lsr #14 │ │ │ │ + umullne pc, sl, r8, sl @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #40 @ 0x28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne lr, sl, r8, lsr #14 │ │ │ │ + addne pc, sl, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #48 @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr r7 │ │ │ │ + addne pc, sl, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #64 @ 0x40 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, r8, lsr r7 │ │ │ │ + @ instruction: 0x108afab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2296 @ 0x8f8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne lr, sl, r0, asr #14 │ │ │ │ + @ instruction: 0x108afab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2312 @ 0x908 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr #14 │ │ │ │ + addne pc, sl, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2328 @ 0x918 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, r0, asr r7 │ │ │ │ + addne pc, sl, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1768 @ 0x6e8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne lr, sl, r8, asr r7 │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1784 @ 0x6f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror #14 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1800 @ 0x708 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne lr, sl, r8, ror #14 │ │ │ │ + addne pc, sl, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, r0, ror r7 │ │ │ │ + addne pc, sl, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror r7 │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl #15 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #24 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne lr, sl, r8, lsl #15 │ │ │ │ + addne pc, sl, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #40 @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r0, r7 │ │ │ │ + addne pc, sl, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #56 @ 0x38 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne lr, sl, r8, r7 │ │ │ │ + addne pc, sl, r0, lsl fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2232] @ 0xfffff748 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne lr, sl, r0, lsr #15 │ │ │ │ + addne pc, sl, r8, lsl fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2248] @ 0xfffff738 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr #15 │ │ │ │ + addne pc, sl, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2264] @ 0xfffff728 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108ae7b0 │ │ │ │ + addne pc, sl, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108ae7b8 │ │ │ │ + addne pc, sl, r0, lsr fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1032 @ 0x408 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr #15 │ │ │ │ + addne pc, sl, r8, lsr fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1048 @ 0x418 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne lr, sl, r8, asr #15 │ │ │ │ + addne pc, sl, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne lr, sl, r0, ror #15 │ │ │ │ + addne pc, sl, r8, asr fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #16 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r8, ror #15 │ │ │ │ + addne pc, sl, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #16 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1936] @ 0xfffff870 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne lr, sl, r0, lsl #16 │ │ │ │ + addne pc, sl, r8, ror fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1960] @ 0xfffff858 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl #16 │ │ │ │ + addne pc, sl, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl r8 │ │ │ │ + addne pc, sl, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr r2 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne lr, sl, r8, lsl r8 │ │ │ │ + umullne pc, sl, r0, fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr #16 │ │ │ │ + umullne pc, sl, r8, fp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl #5 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r8, lsr #16 │ │ │ │ + addne pc, sl, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr r5 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne lr, sl, r0, lsr r8 │ │ │ │ + addne pc, sl, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr r8 │ │ │ │ + @ instruction: 0x108afbb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl #11 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r0, asr #16 │ │ │ │ + @ instruction: 0x108afbb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r8, asr #16 │ │ │ │ + addne pc, sl, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-376] @ 0xfffffe88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr r8 │ │ │ │ + addne pc, sl, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-392] @ 0xfffffe78 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r8, asr r8 │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #72 @ 0x48 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne lr, sl, r0, ror #16 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #80 @ 0x50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror #16 │ │ │ │ + addne pc, sl, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #96 @ 0x60 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne lr, sl, r0, ror r8 │ │ │ │ + addne pc, sl, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-4016] @ 0xfffff050 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror r8 │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl #17 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl #17 │ │ │ │ + addne pc, sl, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r0, r8 │ │ │ │ + addne pc, sl, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #80]! @ 0x50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r8, r8 │ │ │ │ + addne pc, sl, r0, lsl ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #11 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne lr, sl, r0, lsr #17 │ │ │ │ + addne pc, sl, r8, lsl ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r8, lsr #17 │ │ │ │ + addne pc, sl, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2648 @ 0xa58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ae8b0 │ │ │ │ + addne pc, sl, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2664 @ 0xa68 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - @ instruction: 0x108ae8b8 │ │ │ │ + addne pc, sl, r0, lsr ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne lr, sl, r0, asr #17 │ │ │ │ + addne pc, sl, r8, lsr ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr #17 │ │ │ │ + addne pc, sl, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3712] @ 0xfffff180 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2968] @ 0xfffff468 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror #17 │ │ │ │ + addne pc, sl, r8, asr ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2984] @ 0xfffff458 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne lr, sl, r8, ror #17 │ │ │ │ + addne pc, sl, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #400 @ 0x190 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #408 @ 0x198 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #424 @ 0x1a8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl #18 │ │ │ │ + addne pc, sl, r8, ror ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne lr, sl, r8, lsl #18 │ │ │ │ + addne pc, sl, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2968] @ 0xfffff468 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl r9 │ │ │ │ + addne pc, sl, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2984] @ 0xfffff458 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl r9 │ │ │ │ + umullne pc, sl, r0, ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq fp, [r0, #64]! @ 0x40 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne lr, sl, r0, lsr #18 │ │ │ │ + umullne pc, sl, r8, ip @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr #18 │ │ │ │ + addne pc, sl, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #64]! @ 0x40 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne lr, sl, r0, lsr r9 │ │ │ │ + addne pc, sl, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3800 @ 0xed8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne lr, sl, r8, lsr r9 │ │ │ │ + @ instruction: 0x108afcb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3808 @ 0xee0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x108afcb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3824 @ 0xef0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne lr, sl, r8, asr #18 │ │ │ │ + addne pc, sl, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1712 @ 0x6b0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r0, asr r9 │ │ │ │ + addne pc, sl, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1720 @ 0x6b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr r9 │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1736 @ 0x6c8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne lr, sl, r0, ror #18 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #408 @ 0x198 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne lr, sl, r8, ror #18 │ │ │ │ + addne pc, sl, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #432 @ 0x1b0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #12 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne lr, sl, ip, ror r9 │ │ │ │ + strdne pc, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl #19 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror #12 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl #19 │ │ │ │ + addne pc, sl, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #232] @ 0xe8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne lr, sl, r0, r9 │ │ │ │ + addne pc, sl, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r8, r9 │ │ │ │ + addne pc, sl, r0, lsl sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #224] @ 0xe0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne lr, sl, r0, lsr #19 │ │ │ │ + addne pc, sl, r8, lsl sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2344] @ 0xfffff6d8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne lr, sl, r8, lsr #19 │ │ │ │ + addne pc, sl, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2360] @ 0xfffff6c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108ae9b0 │ │ │ │ + addne pc, sl, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - @ instruction: 0x108ae9b8 │ │ │ │ + addne pc, sl, r0, lsr sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne lr, sl, r0, asr #19 │ │ │ │ + addne pc, sl, r8, lsr sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr #19 │ │ │ │ + addne pc, sl, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-1168] @ 0xfffffb70 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - ldrdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror #19 │ │ │ │ + addne pc, sl, r8, asr sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #32 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r8, ror #19 │ │ │ │ + addne pc, sl, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3480] @ 0xfffff268 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3520] @ 0xfffff240 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl #20 │ │ │ │ + addne pc, sl, r8, ror sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne lr, sl, r8, lsl #20 │ │ │ │ + addne pc, sl, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl sl │ │ │ │ + addne pc, sl, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1504 @ 0x5e0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl sl │ │ │ │ + umullne pc, sl, r0, sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3336 @ 0xd08 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne lr, sl, r0, lsr #20 │ │ │ │ + umullne pc, sl, r8, sp @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3352 @ 0xd18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr #20 │ │ │ │ + addne pc, sl, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r0, lsr sl │ │ │ │ + addne pc, sl, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #28 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne lr, sl, r8, lsr sl │ │ │ │ + @ instruction: 0x108afdb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr #20 │ │ │ │ + @ instruction: 0x108afdb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #28 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r8, asr #20 │ │ │ │ + addne pc, sl, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1720 @ 0x6b8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne lr, sl, r0, asr sl │ │ │ │ + addne pc, sl, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1736 @ 0x6c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr sl │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1752 @ 0x6d8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r0, ror #20 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1392 @ 0x570 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne lr, sl, r8, ror #20 │ │ │ │ + addne pc, sl, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1408 @ 0x580 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror sl │ │ │ │ + addne pc, sl, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1424 @ 0x590 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne lr, sl, r8, ror sl │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r2, [r1, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r0, lsl #21 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl #28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl #21 │ │ │ │ + addne pc, sl, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl lr │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne lr, sl, r0, sl │ │ │ │ + addne pc, sl, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne lr, sl, r8, sl │ │ │ │ + addne pc, sl, r0, lsl lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3112 @ 0xc28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr #21 │ │ │ │ + addne pc, sl, r8, lsl lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r8, lsr #21 │ │ │ │ + addne pc, sl, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2560 @ 0xa00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108aeab0 │ │ │ │ + addne pc, sl, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aeab8 │ │ │ │ + addne pc, sl, r0, lsr lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r0, asr #21 │ │ │ │ + addne pc, sl, r8, lsr lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r8, asr #21 │ │ │ │ + addne pc, sl, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r0, ror #21 │ │ │ │ + addne pc, sl, r8, asr lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror #21 │ │ │ │ + addne pc, sl, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #0, 14 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsl #22 │ │ │ │ + addne pc, sl, r8, ror lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4e390 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r8, lsl #22 │ │ │ │ + addne pc, sl, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne lr, sl, r0, lsl fp │ │ │ │ + addne pc, sl, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl fp │ │ │ │ + umullne pc, sl, r0, lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, r0, lsr #22 │ │ │ │ + umullne pc, sl, r8, lr @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne lr, sl, r8, lsr #22 │ │ │ │ + addne pc, sl, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr fp │ │ │ │ + addne pc, sl, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #6 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r8, lsr fp │ │ │ │ + @ instruction: 0x108afeb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2368 @ 0x940 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne lr, sl, r0, asr #22 │ │ │ │ + @ instruction: 0x108afeb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2384 @ 0x950 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, asr #22 │ │ │ │ + addne pc, sl, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2400 @ 0x960 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne lr, sl, r0, asr fp │ │ │ │ + addne pc, sl, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #25 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne lr, sl, r8, asr fp │ │ │ │ + ldrdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r6, [r0, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror #22 │ │ │ │ + ldrdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #25 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne lr, sl, r8, ror #22 │ │ │ │ + addne pc, sl, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2104 @ 0x838 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, ror fp │ │ │ │ + addne pc, sl, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2120 @ 0x848 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, ror fp │ │ │ │ + strdne pc, [sl], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2136 @ 0x858 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne lr, sl, r0, lsl #23 │ │ │ │ + strdne pc, [sl], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1912 @ 0x778 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl #23 │ │ │ │ + addne pc, sl, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1928 @ 0x788 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r0, fp │ │ │ │ + addne pc, sl, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1944 @ 0x798 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - umullne lr, sl, r8, fp │ │ │ │ + addne pc, sl, r0, lsl pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1160] @ 0xfffffb78 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne lr, sl, r0, lsr #23 │ │ │ │ + addne pc, sl, r8, lsl pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1168] @ 0xfffffb70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr #23 │ │ │ │ + addne pc, sl, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1184] @ 0xfffffb60 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - @ instruction: 0x108aebb0 │ │ │ │ + addne pc, sl, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2400 @ 0x960 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108aebb8 │ │ │ │ + addne pc, sl, r0, lsr pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2408 @ 0x968 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr #23 │ │ │ │ + addne pc, sl, r8, lsr pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2424 @ 0x978 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne lr, sl, r8, asr #23 │ │ │ │ + addne pc, sl, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror #16 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - ldrdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, asr pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl #17 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne lr, sl, r0, ror #23 │ │ │ │ + addne pc, sl, r8, asr pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2304 @ 0x900 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne lr, sl, r8, ror #23 │ │ │ │ + addne pc, sl, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2312 @ 0x908 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r0 │ │ │ │ + addne pc, sl, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2328 @ 0x918 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strdne lr, [sl], r8 │ │ │ │ + addne pc, sl, r0, ror pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr ip │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne lr, sl, r0, lsl #24 │ │ │ │ + addne pc, sl, r8, ror pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsl #24 │ │ │ │ + addne pc, sl, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr ip │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne lr, sl, r0, lsl ip │ │ │ │ + addne pc, sl, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1768 @ 0x6e8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, r8, lsl ip │ │ │ │ + umullne pc, sl, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1792 @ 0x700 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, lsr #24 │ │ │ │ + umullne pc, sl, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1808 @ 0x710 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne lr, sl, r8, lsr #24 │ │ │ │ + addne pc, sl, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #160 @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, r0, lsr ip │ │ │ │ + addne pc, sl, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #184 @ 0xb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r8, lsr ip │ │ │ │ + @ instruction: 0x108affb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #200 @ 0xc8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne lr, sl, r0, asr #24 │ │ │ │ + @ instruction: 0x108affb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2992 @ 0xbb0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne lr, sl, r8, asr #24 │ │ │ │ + addne pc, sl, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3008 @ 0xbc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r0, asr ip │ │ │ │ + addne pc, sl, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne lr, sl, r4, asr ip │ │ │ │ + addne pc, sl, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3360 @ 0xd20 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne lr, sl, ip, asr ip │ │ │ │ + ldrdne pc, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, ror #24 │ │ │ │ + ldrdne pc, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3384 @ 0xd38 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, ip, ror #24 │ │ │ │ + addne pc, sl, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2104 @ 0x838 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne lr, sl, r4, ror ip │ │ │ │ + addne pc, sl, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2120 @ 0x848 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, ror ip │ │ │ │ + strdne pc, [sl], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2136 @ 0x858 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne lr, sl, r4, lsl #25 │ │ │ │ + strdne pc, [sl], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3896] @ 0xfffff0c8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne lr, sl, ip, lsl #25 │ │ │ │ + addne r0, fp, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3912] @ 0xfffff0b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r4, ip │ │ │ │ + addne r0, fp, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3928] @ 0xfffff0a8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - umullne lr, sl, ip, ip │ │ │ │ + addne r0, fp, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3824] @ 0xfffff110 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, r4, lsr #25 │ │ │ │ + addne r0, fp, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3832] @ 0xfffff108 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, lsr #25 │ │ │ │ + addne r0, fp, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3848] @ 0xfffff0f8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - @ instruction: 0x108aecb4 │ │ │ │ + addne r0, fp, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, asr #27 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108aecbc │ │ │ │ + addne r0, fp, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, asr #25 │ │ │ │ + addne r0, fp, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne lr, sl, ip, asr #25 │ │ │ │ + addne r0, fp, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr r1 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - ldrdne lr, [sl], r4 │ │ │ │ + addne r0, fp, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], ip │ │ │ │ + addne r0, fp, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror r1 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r4, ror #25 │ │ │ │ + addne r0, fp, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1176] @ 0xfffffb68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne lr, sl, ip, ror #25 │ │ │ │ + addne r0, fp, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1184] @ 0xfffffb60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r4 │ │ │ │ + addne r0, fp, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1200] @ 0xfffffb50 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne lr, [sl], ip │ │ │ │ + addne r0, fp, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0a190 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne lr, sl, r4, lsl #26 │ │ │ │ + addne r0, fp, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, lsl #26 │ │ │ │ + addne r0, fp, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #16]! │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne lr, sl, r4, lsl sp │ │ │ │ + addne r0, fp, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr r6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, ip, lsl sp │ │ │ │ + umullne r0, fp, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, lsr #26 │ │ │ │ + umullne r0, fp, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, asr r6 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, ip, lsr #26 │ │ │ │ + addne r0, fp, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #960 @ 0x3c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne lr, sl, r4, lsr sp │ │ │ │ + addne r0, fp, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #976 @ 0x3d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, lsr sp │ │ │ │ + strhne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #992 @ 0x3e0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, r4, asr #26 │ │ │ │ + strhne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #0]! │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne lr, sl, ip, asr #26 │ │ │ │ + addne r0, fp, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #8]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, asr sp │ │ │ │ + addne r0, fp, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr #1 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne lr, sl, ip, asr sp │ │ │ │ + ldrdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne lr, sl, r4, ror #26 │ │ │ │ + ldrdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2592 @ 0xa20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, ror #26 │ │ │ │ + addne r0, fp, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2608 @ 0xa30 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne lr, sl, r4, ror sp │ │ │ │ + addne r0, fp, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #864 @ 0x360 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne lr, sl, ip, ror sp │ │ │ │ + strdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #888 @ 0x378 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, lsl #27 │ │ │ │ + strdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #904 @ 0x388 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne lr, sl, ip, lsl #27 │ │ │ │ + addne r0, fp, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #208 @ 0xd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r4, sp │ │ │ │ + addne r0, fp, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #224 @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, ip, sp │ │ │ │ + addne r0, fp, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #240 @ 0xf0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne lr, sl, r4, lsr #27 │ │ │ │ + addne r0, fp, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, ip, lsr #27 │ │ │ │ + addne r0, fp, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1520] @ 0xfffffa10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aedb4 │ │ │ │ + addne r0, fp, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1536] @ 0xfffffa00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108aedbc │ │ │ │ + addne r0, fp, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, asr #27 │ │ │ │ + addne r0, fp, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, asr #27 │ │ │ │ + addne r0, fp, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #0, 10 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - ldrdne lr, [sl], r4 │ │ │ │ + addne r0, fp, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #64]! @ 0x40 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - ldrdne lr, [sl], ip │ │ │ │ + addne r0, fp, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #64]! @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, ror #27 │ │ │ │ + addne r0, fp, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror #9 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne lr, sl, ip, ror #27 │ │ │ │ + addne r0, fp, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2840 @ 0xb18 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - strdne lr, [sl], r4 │ │ │ │ + addne r0, fp, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2872 @ 0xb38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], ip │ │ │ │ + addne r0, fp, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2888 @ 0xb48 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne lr, sl, r4, lsl #28 │ │ │ │ + addne r0, fp, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2168 @ 0x878 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne lr, sl, ip, lsl #28 │ │ │ │ + addne r0, fp, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2184 @ 0x888 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, lsl lr │ │ │ │ + addne r0, fp, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2200 @ 0x898 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne lr, sl, ip, lsl lr │ │ │ │ + umullne r0, fp, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3240 @ 0xca8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne lr, sl, r4, lsr #28 │ │ │ │ + umullne r0, fp, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3256 @ 0xcb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, lsr #28 │ │ │ │ + addne r0, fp, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3272 @ 0xcc8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, r4, lsr lr │ │ │ │ + addne r0, fp, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1160] @ 0xfffffb78 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne lr, sl, ip, lsr lr │ │ │ │ + @ instruction: 0x108b01b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1176] @ 0xfffffb68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, asr #28 │ │ │ │ + @ instruction: 0x108b01bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1192] @ 0xfffffb58 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne lr, sl, ip, asr #28 │ │ │ │ + addne r0, fp, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #6 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne lr, sl, r4, asr lr │ │ │ │ + addne r0, fp, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, asr lr │ │ │ │ + ldrdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09390 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne lr, sl, r4, ror #28 │ │ │ │ + ldrdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr r3 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne lr, sl, ip, ror #28 │ │ │ │ + addne r0, fp, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, ror lr │ │ │ │ + addne r0, fp, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr r3 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne lr, sl, ip, ror lr │ │ │ │ + strdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-712] @ 0xfffffd38 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne lr, sl, r4, lsl #29 │ │ │ │ + strdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, lsl #29 │ │ │ │ + addne r0, fp, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-744] @ 0xfffffd18 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne lr, sl, r4, lr │ │ │ │ + addne r0, fp, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-688] @ 0xfffffd50 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne lr, sl, ip, lr │ │ │ │ + addne r0, fp, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-712] @ 0xfffffd38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, lsr #29 │ │ │ │ + addne r0, fp, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne lr, sl, ip, lsr #29 │ │ │ │ + addne r0, fp, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3264] @ 0xfffff340 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108aeeb4 │ │ │ │ + addne r0, fp, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3280] @ 0xfffff330 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108aeebc │ │ │ │ + addne r0, fp, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3296] @ 0xfffff320 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne lr, sl, r4, asr #29 │ │ │ │ + addne r0, fp, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror #15 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, ip, asr #29 │ │ │ │ + addne r0, fp, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #120]! @ 0x78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], r4 │ │ │ │ + addne r0, fp, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl #16 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne lr, [sl], ip │ │ │ │ + addne r0, fp, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl #17 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne lr, sl, r4, ror #29 │ │ │ │ + addne r0, fp, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0b898 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, ror #29 │ │ │ │ + addne r0, fp, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #17 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - strdne lr, [sl], r4 │ │ │ │ + addne r0, fp, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror r3 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - strdne lr, [sl], ip │ │ │ │ + addne r0, fp, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11398 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, lsl #30 │ │ │ │ + addne r0, fp, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #7 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne lr, sl, ip, lsl #30 │ │ │ │ + addne r0, fp, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2240 @ 0x8c0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne lr, sl, r4, lsl pc │ │ │ │ + addne r0, fp, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2264 @ 0x8d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, lsl pc │ │ │ │ + umullne r0, fp, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2280 @ 0x8e8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, r4, lsr #30 │ │ │ │ + umullne r0, fp, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-272] @ 0xfffffef0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne lr, sl, ip, lsr #30 │ │ │ │ + addne r0, fp, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-304] @ 0xfffffed0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, lsr pc │ │ │ │ + addne r0, fp, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-320] @ 0xfffffec0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne lr, sl, ip, lsr pc │ │ │ │ + @ instruction: 0x108b02b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne lr, sl, r4, asr #30 │ │ │ │ + @ instruction: 0x108b02bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, asr #30 │ │ │ │ + addne r0, fp, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne lr, sl, r4, asr pc │ │ │ │ + addne r0, fp, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2240 @ 0x8c0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne lr, sl, ip, asr pc │ │ │ │ + ldrdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2256 @ 0x8d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, ror #30 │ │ │ │ + ldrdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne lr, sl, ip, ror #30 │ │ │ │ + addne r0, fp, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3624 @ 0xe28 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne lr, sl, r4, ror pc │ │ │ │ + addne r0, fp, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3640 @ 0xe38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, ror pc │ │ │ │ + strdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3656 @ 0xe48 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne lr, sl, r4, lsl #31 │ │ │ │ + strdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3216] @ 0xfffff370 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, ip, lsl #31 │ │ │ │ + addne r0, fp, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3240] @ 0xfffff358 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne lr, sl, r4, pc @ │ │ │ │ + addne r0, fp, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3256] @ 0xfffff348 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne lr, sl, ip, pc @ │ │ │ │ + addne r0, fp, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne lr, sl, r4, lsr #31 │ │ │ │ + addne r0, fp, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-208] @ 0xffffff30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, ip, lsr #31 │ │ │ │ + addne r0, fp, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - @ instruction: 0x108aefb4 │ │ │ │ + addne r0, fp, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr sp │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108aefbc │ │ │ │ + addne r0, fp, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne lr, sl, r4, asr #31 │ │ │ │ + addne r0, fp, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror sp │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne lr, sl, ip, asr #31 │ │ │ │ + addne r0, fp, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne lr, [sl], r4 │ │ │ │ + addne r0, fp, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3376 @ 0xd30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne lr, [sl], ip │ │ │ │ + addne r0, fp, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3392 @ 0xd40 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne lr, sl, r4, ror #31 │ │ │ │ + addne r0, fp, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3352 @ 0xd18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne lr, sl, ip, ror #31 │ │ │ │ + addne r0, fp, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3360 @ 0xd20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne lr, [sl], r4 │ │ │ │ + addne r0, fp, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3376 @ 0xd30 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne lr, [sl], ip │ │ │ │ + addne r0, fp, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne pc, sl, r4 │ │ │ │ + addne r0, fp, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1536 @ 0x600 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip │ │ │ │ + addne r0, fp, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1552 @ 0x610 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r4, lsl r0 @ │ │ │ │ + addne r0, fp, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, ip, lsl r0 @ │ │ │ │ + umullne r0, fp, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-552] @ 0xfffffdd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsr #32 │ │ │ │ + umullne r0, fp, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-568] @ 0xfffffdc8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, ip, lsr #32 │ │ │ │ + addne r0, fp, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1360] @ 0xfffffab0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne pc, sl, r4, lsr r0 @ │ │ │ │ + addne r0, fp, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1392] @ 0xfffffa90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsr r0 @ │ │ │ │ + @ instruction: 0x108b03b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1408] @ 0xfffffa80 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, r4, asr #32 │ │ │ │ + @ instruction: 0x108b03bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-408] @ 0xfffffe68 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne pc, sl, ip, asr #32 │ │ │ │ + addne r0, fp, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-416] @ 0xfffffe60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, asr r0 @ │ │ │ │ + addne r0, fp, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne pc, sl, ip, asr r0 @ │ │ │ │ + ldrdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #31 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne pc, sl, r4, rrx │ │ │ │ + ldrdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, rrx │ │ │ │ + addne r0, fp, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne pc, sl, r4, ror r0 @ │ │ │ │ + addne r0, fp, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, ip, ror r0 @ │ │ │ │ + strdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsl #1 │ │ │ │ + strdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl #9 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, ip, lsl #1 │ │ │ │ + addne r0, fp, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3392 @ 0xd40 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne pc, sl, r4, r0 @ │ │ │ │ + addne r0, fp, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3400 @ 0xd48 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3416 @ 0xd58 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1688] @ 0xfffff968 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne pc, sl, r8, lsr #1 │ │ │ │ + addne r0, fp, r0, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1704] @ 0xfffff958 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne pc, [sl], r0 @ │ │ │ │ + addne r0, fp, r8, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1720] @ 0xfffff948 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strhne pc, [sl], r8 @ │ │ │ │ + addne r0, fp, r0, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #448 @ 0x1c0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne pc, sl, r0, asr #1 │ │ │ │ + addne r0, fp, r8, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #472 @ 0x1d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, asr #1 │ │ │ │ + addne r0, fp, r0, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #488 @ 0x1e8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2496 @ 0x9c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, ror #1 │ │ │ │ + addne r0, fp, r8, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2520 @ 0x9d8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne pc, sl, r8, ror #1 │ │ │ │ + addne r0, fp, r0, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #760 @ 0x2f8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #784 @ 0x310 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #800 @ 0x320 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne pc, sl, r0, lsl #2 │ │ │ │ + addne r0, fp, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0c190 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r8, lsl #2 │ │ │ │ + addne r0, fp, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsl r1 @ │ │ │ │ + addne r0, fp, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r0, #16]! │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne pc, sl, r8, lsl r1 @ │ │ │ │ + umullne r0, fp, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsr #2 │ │ │ │ + umullne r0, fp, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsr #2 │ │ │ │ + addne r0, fp, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne pc, sl, r0, lsr r1 @ │ │ │ │ + addne r0, fp, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1152 @ 0x480 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne pc, sl, r8, lsr r1 @ │ │ │ │ + @ instruction: 0x108b04b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1168 @ 0x490 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, asr #2 │ │ │ │ + @ instruction: 0x108b04b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1184 @ 0x4a0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne pc, sl, r8, asr #2 │ │ │ │ + addne r0, fp, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3608 @ 0xe18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, asr r1 @ │ │ │ │ + addne r0, fp, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3624 @ 0xe28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, asr r1 @ │ │ │ │ + ldrdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3640 @ 0xe38 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne pc, sl, r0, ror #2 │ │ │ │ + ldrdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #88 @ 0x58 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne pc, sl, r8, ror #2 │ │ │ │ + addne r0, fp, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #104 @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, ror r1 @ │ │ │ │ + addne r0, fp, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #120 @ 0x78 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne pc, sl, r8, ror r1 @ │ │ │ │ + strdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsl #3 │ │ │ │ + strdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsl #3 │ │ │ │ + addne r0, fp, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne pc, sl, r0, r1 @ │ │ │ │ + addne r0, fp, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #520 @ 0x208 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne pc, sl, r8, r1 @ │ │ │ │ + addne r0, fp, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #536 @ 0x218 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsr #3 │ │ │ │ + addne r0, fp, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #552 @ 0x228 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne pc, sl, r8, lsr #3 │ │ │ │ + addne r0, fp, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, asr pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108af1b0 │ │ │ │ + addne r0, fp, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, ror #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108af1b8 │ │ │ │ + addne r0, fp, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, ror pc │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne pc, sl, r0, asr #3 │ │ │ │ + addne r0, fp, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #448 @ 0x1c0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne pc, sl, r8, asr #3 │ │ │ │ + addne r0, fp, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #456 @ 0x1c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #472 @ 0x1d8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2736 @ 0xab0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, r0, ror #3 │ │ │ │ + addne r0, fp, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2744 @ 0xab8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, ror #3 │ │ │ │ + addne r0, fp, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2760 @ 0xac8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl #31 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsl #4 │ │ │ │ + addne r0, fp, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0af98 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne pc, sl, r8, lsl #4 │ │ │ │ + addne r0, fp, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne pc, sl, r0, lsl r2 @ │ │ │ │ + addne r0, fp, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3136 @ 0xc40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsl r2 @ │ │ │ │ + umullne r0, fp, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3152 @ 0xc50 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r0, lsr #4 │ │ │ │ + umullne r0, fp, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr r3 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, r8, lsr #4 │ │ │ │ + addne r0, fp, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsr r2 @ │ │ │ │ + addne r0, fp, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr r3 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne pc, sl, r8, lsr r2 @ │ │ │ │ + @ instruction: 0x108b05b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl sl │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne pc, sl, r0, asr #4 │ │ │ │ + @ instruction: 0x108b05b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, asr #4 │ │ │ │ + addne r0, fp, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr sl │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, r0, asr r2 @ │ │ │ │ + addne r0, fp, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne pc, sl, r8, asr r2 @ │ │ │ │ + ldrdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-936] @ 0xfffffc58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, ror #4 │ │ │ │ + ldrdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-952] @ 0xfffffc48 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, r8, ror #4 │ │ │ │ + addne r0, fp, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #392 @ 0x188 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne pc, sl, r0, ror r2 @ │ │ │ │ + addne r0, fp, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #408 @ 0x198 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, ror r2 @ │ │ │ │ + strdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #424 @ 0x1a8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, r0, lsl #5 │ │ │ │ + strdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne pc, sl, r8, lsl #5 │ │ │ │ + addne r0, fp, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-904] @ 0xfffffc78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne pc, sl, r0, r2 @ │ │ │ │ + addne r0, fp, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne pc, sl, r8, r2 @ │ │ │ │ + addne r0, fp, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1848 @ 0x738 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne pc, sl, r0, lsr #5 │ │ │ │ + addne r0, fp, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1856 @ 0x740 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsr #5 │ │ │ │ + addne r0, fp, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1872 @ 0x750 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108af2b0 │ │ │ │ + addne r0, fp, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108af2b8 │ │ │ │ + addne r0, fp, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3176] @ 0xfffff398 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, asr #5 │ │ │ │ + addne r0, fp, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3192] @ 0xfffff388 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne pc, sl, r8, asr #5 │ │ │ │ + addne r0, fp, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3976] @ 0xfffff078 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3992] @ 0xfffff068 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne pc, sl, r0, ror #5 │ │ │ │ + addne r0, fp, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #14 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne pc, sl, r8, ror #5 │ │ │ │ + addne r0, fp, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #14 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - strdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3072 @ 0xc00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne pc, sl, r0, lsl #6 │ │ │ │ + addne r0, fp, r8, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsl #6 │ │ │ │ + addne r0, fp, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3112 @ 0xc28 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne pc, sl, r0, lsl r3 @ │ │ │ │ + addne r0, fp, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10f98 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r8, lsl r3 @ │ │ │ │ + umullne r0, fp, r0, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r0, [r1, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsr #6 │ │ │ │ + umullne r0, fp, r8, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #31 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne pc, sl, r8, lsr #6 │ │ │ │ + addne r0, fp, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3784 @ 0xec8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r0, lsr r3 @ │ │ │ │ + addne r0, fp, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3808 @ 0xee0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsr r3 @ │ │ │ │ + @ instruction: 0x108b06b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3824 @ 0xef0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne pc, sl, r0, asr #6 │ │ │ │ + @ instruction: 0x108b06b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #48]! @ 0x30 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne pc, sl, r8, asr #6 │ │ │ │ + addne r0, fp, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, asr r3 @ │ │ │ │ + addne r0, fp, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #56]! @ 0x38 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne pc, sl, r8, asr r3 @ │ │ │ │ + ldrdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3824] @ 0xfffff110 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne pc, sl, r0, ror #6 │ │ │ │ + ldrdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, ror #6 │ │ │ │ + addne r0, fp, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3856] @ 0xfffff0f0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne pc, sl, r0, ror r3 @ │ │ │ │ + addne r0, fp, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3416] @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, r8, ror r3 @ │ │ │ │ + strdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsl #7 │ │ │ │ + strdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, r8, lsl #7 │ │ │ │ + addne r0, fp, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #872 @ 0x368 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne pc, sl, r0, r3 @ │ │ │ │ + addne r0, fp, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #880 @ 0x370 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne pc, sl, r8, r3 @ │ │ │ │ + addne r0, fp, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #896 @ 0x380 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r0, lsr #7 │ │ │ │ + addne r0, fp, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r8, lsr #7 │ │ │ │ + addne r0, fp, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108af3b0 │ │ │ │ + addne r0, fp, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-4064] @ 0xfffff020 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x108af3b8 │ │ │ │ + addne r0, fp, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1856 @ 0x740 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r0, asr #7 │ │ │ │ + addne r0, fp, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1872 @ 0x750 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, asr #7 │ │ │ │ + addne r0, fp, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #1888 @ 0x760 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl #22 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, ror #7 │ │ │ │ + addne r0, fp, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr fp │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, r8, ror #7 │ │ │ │ + addne r0, fp, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3552 @ 0xde0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne pc, sl, r0, lsl #8 │ │ │ │ + addne r0, fp, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne pc, sl, r8, lsl #8 │ │ │ │ + addne r0, fp, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3552] @ 0xfffff220 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsl r4 @ │ │ │ │ + addne r0, fp, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3568] @ 0xfffff210 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne pc, sl, r8, lsl r4 @ │ │ │ │ + umullne r0, fp, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne pc, sl, r0, lsr #8 │ │ │ │ + umullne r0, fp, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #4000 @ 0xfa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsr #8 │ │ │ │ + addne r0, fp, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #4016 @ 0xfb0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne pc, sl, r0, lsr r4 @ │ │ │ │ + addne r0, fp, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2112 @ 0x840 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r8, lsr r4 @ │ │ │ │ + @ instruction: 0x108b07b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2128 @ 0x850 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, asr #8 │ │ │ │ + @ instruction: 0x108b07b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2144 @ 0x860 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne pc, sl, r8, asr #8 │ │ │ │ + addne r0, fp, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09190 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne pc, sl, r0, asr r4 @ │ │ │ │ + addne r0, fp, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, asr r4 @ │ │ │ │ + ldrdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #16]! │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne pc, sl, r0, ror #8 │ │ │ │ + ldrdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne pc, sl, r8, ror #8 │ │ │ │ + addne r0, fp, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2808 @ 0xaf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, ror r4 @ │ │ │ │ + addne r0, fp, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2824 @ 0xb08 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r8, ror r4 @ │ │ │ │ + strdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2720 @ 0xaa0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne pc, sl, r0, lsl #9 │ │ │ │ + strdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2736 @ 0xab0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsl #9 │ │ │ │ + addne r0, fp, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2752 @ 0xac0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne pc, sl, r0, r4 @ │ │ │ │ + addne r0, fp, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #15 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne pc, sl, r8, r4 @ │ │ │ │ + addne r0, fp, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #112]! @ 0x70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsr #9 │ │ │ │ + addne r0, fp, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror #15 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r8, lsr #9 │ │ │ │ + addne r0, fp, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #72]! @ 0x48 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108af4b0 │ │ │ │ + addne r0, fp, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108af4b8 │ │ │ │ + addne r0, fp, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl r5 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r0, asr #9 │ │ │ │ + addne r0, fp, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne pc, sl, r8, asr #9 │ │ │ │ + addne r0, fp, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1848 @ 0x738 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne pc, sl, r0, ror #9 │ │ │ │ + addne r0, fp, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1856 @ 0x740 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, ror #9 │ │ │ │ + addne r0, fp, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1872 @ 0x750 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - strdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1416 @ 0x588 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1424 @ 0x590 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsl #10 │ │ │ │ + addne r0, fp, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1440 @ 0x5a0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r8, lsl #10 │ │ │ │ + addne r0, fp, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsr r9 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne pc, sl, r0, lsl r5 @ │ │ │ │ + addne r0, fp, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsl r5 @ │ │ │ │ + umullne r0, fp, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr r9 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r0, lsr #10 │ │ │ │ + umullne r0, fp, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r8, lsr #10 │ │ │ │ + addne r0, fp, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsr r5 @ │ │ │ │ + addne r0, fp, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #128, 6 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne pc, sl, r8, lsr r5 @ │ │ │ │ + @ instruction: 0x108b08b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1608] @ 0xfffff9b8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne pc, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x108b08b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1624] @ 0xfffff9a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, asr #10 │ │ │ │ + addne r0, fp, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne pc, sl, r0, asr r5 @ │ │ │ │ + addne r0, fp, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-392] @ 0xfffffe78 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne pc, sl, r8, asr r5 @ │ │ │ │ + ldrdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-416] @ 0xfffffe60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, ror #10 │ │ │ │ + ldrdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne pc, sl, r8, ror #10 │ │ │ │ + addne r0, fp, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne pc, sl, r0, ror r5 @ │ │ │ │ + addne r0, fp, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, ror r5 @ │ │ │ │ + strdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2808 @ 0xaf8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne pc, sl, r0, lsl #11 │ │ │ │ + strdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne pc, sl, r8, lsl #11 │ │ │ │ + addne r0, fp, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2536 @ 0x9e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne pc, sl, r0, r5 @ │ │ │ │ + addne r0, fp, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2552 @ 0x9f8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - umullne pc, sl, r8, r5 @ │ │ │ │ + addne r0, fp, r0, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2664 @ 0xa68 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne pc, sl, r0, lsr #11 │ │ │ │ + addne r0, fp, r8, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2688 @ 0xa80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsr #11 │ │ │ │ + addne r0, fp, r0, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2704 @ 0xa90 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - @ instruction: 0x108af5b0 │ │ │ │ + addne r0, fp, r8, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2488] @ 0xfffff648 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108af5b8 │ │ │ │ + addne r0, fp, r0, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, asr #11 │ │ │ │ + addne r0, fp, r8, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2512] @ 0xfffff630 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne pc, sl, r8, asr #11 │ │ │ │ + addne r0, fp, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3072] @ 0xfffff400 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3088] @ 0xfffff3f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne pc, sl, r0, ror #11 │ │ │ │ + addne r0, fp, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #28 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne pc, sl, r8, ror #11 │ │ │ │ + addne r0, fp, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsl #29 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-552] @ 0xfffffdd8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, r0, lsl #12 │ │ │ │ + addne r0, fp, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-560] @ 0xfffffdd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsl #12 │ │ │ │ + addne r0, fp, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-576] @ 0xfffffdc0 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne pc, sl, r0, lsl r6 @ │ │ │ │ + addne r0, fp, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-296] @ 0xfffffed8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne pc, sl, r8, lsl r6 @ │ │ │ │ + umullne r0, fp, r0, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-304] @ 0xfffffed0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsr #12 │ │ │ │ + umullne r0, fp, r8, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-320] @ 0xfffffec0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne pc, sl, r8, lsr #12 │ │ │ │ + addne r0, fp, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2128 @ 0x850 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne pc, sl, r0, lsr r6 @ │ │ │ │ + addne r0, fp, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2136 @ 0x858 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsr r6 @ │ │ │ │ + @ instruction: 0x108b09b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2152 @ 0x868 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne pc, sl, r0, asr #12 │ │ │ │ + @ instruction: 0x108b09b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2072] @ 0xfffff7e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, asr #12 │ │ │ │ + addne r0, fp, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, asr r6 @ │ │ │ │ + addne r0, fp, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2104] @ 0xfffff7c8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne pc, sl, r8, asr r6 @ │ │ │ │ + ldrdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r0, [r1, #48]! @ 0x30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne pc, sl, r0, ror #12 │ │ │ │ + ldrdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r0, [r1, #56]! @ 0x38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, ror #12 │ │ │ │ + addne r0, fp, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror #7 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne pc, sl, r0, ror r6 @ │ │ │ │ + addne r0, fp, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #128, 6 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne pc, sl, r8, ror r6 @ │ │ │ │ + strdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsl #13 │ │ │ │ + strdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne pc, sl, r8, lsl #13 │ │ │ │ + addne r0, fp, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #64]! @ 0x40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne pc, sl, r0, r6 @ │ │ │ │ + addne r0, fp, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #72]! @ 0x48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne pc, sl, r8, r6 @ │ │ │ │ + addne r0, fp, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #10 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne pc, sl, r0, lsr #13 │ │ │ │ + addne r0, fp, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2576 @ 0xa10 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne pc, sl, r8, lsr #13 │ │ │ │ + addne r0, fp, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108af6b0 │ │ │ │ + addne r0, fp, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2616 @ 0xa38 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108af6b8 │ │ │ │ + addne r0, fp, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne pc, sl, r0, asr #13 │ │ │ │ + addne r0, fp, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, asr #13 │ │ │ │ + addne r0, fp, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2072 @ 0x818 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2080 @ 0x820 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, ror #13 │ │ │ │ + addne r0, fp, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2096 @ 0x830 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne pc, sl, r8, ror #13 │ │ │ │ + addne r0, fp, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #56]! @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl r4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r0, lsl #14 │ │ │ │ + addne r0, fp, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr r7 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r8, lsl #14 │ │ │ │ + addne r0, fp, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsl r7 @ │ │ │ │ + addne r0, fp, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror r7 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne pc, sl, r8, lsl r7 @ │ │ │ │ + umullne r0, fp, r0, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne pc, sl, r0, lsr #14 │ │ │ │ + umullne r0, fp, r8, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #8, 30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsr #14 │ │ │ │ + addne r0, fp, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne pc, sl, r0, lsr r7 @ │ │ │ │ + addne r0, fp, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #792 @ 0x318 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsr r7 @ │ │ │ │ + @ instruction: 0x108b0ab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #808 @ 0x328 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, asr #14 │ │ │ │ + @ instruction: 0x108b0ab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #824 @ 0x338 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne pc, sl, r8, asr #14 │ │ │ │ + addne r0, fp, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3416 @ 0xd58 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r0, asr r7 @ │ │ │ │ + addne r0, fp, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3432 @ 0xd68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, asr r7 @ │ │ │ │ + ldrdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne pc, sl, r0, ror #14 │ │ │ │ + ldrdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror #15 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne pc, sl, r8, ror #14 │ │ │ │ + addne r0, fp, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #120]! @ 0x78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, ror r7 @ │ │ │ │ + addne r0, fp, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #16 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne pc, sl, r8, ror r7 @ │ │ │ │ + strdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-840] @ 0xfffffcb8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne pc, sl, r0, lsl #15 │ │ │ │ + strdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-856] @ 0xfffffca8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsl #15 │ │ │ │ + addne r0, fp, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne pc, sl, r0, r7 @ │ │ │ │ + addne r0, fp, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3144 @ 0xc48 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne pc, sl, r8, r7 @ │ │ │ │ + addne r0, fp, r0, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3160 @ 0xc58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsr #15 │ │ │ │ + addne r0, fp, r8, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3176 @ 0xc68 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne pc, sl, r8, lsr #15 │ │ │ │ + addne r0, fp, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2256 @ 0x8d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108af7b0 │ │ │ │ + addne r0, fp, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108af7b8 │ │ │ │ + addne r0, fp, r0, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2288 @ 0x8f0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne pc, sl, r0, asr #15 │ │ │ │ + addne r0, fp, r8, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1840 @ 0x730 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne pc, sl, r8, asr #15 │ │ │ │ + addne r0, fp, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1864 @ 0x748 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1880 @ 0x758 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - ldrdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne pc, sl, r0, ror #15 │ │ │ │ + addne r0, fp, r8, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2832] @ 0xfffff4f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, ror #15 │ │ │ │ + addne r0, fp, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-424] @ 0xfffffe58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsl #16 │ │ │ │ + addne r0, fp, r8, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-440] @ 0xfffffe48 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne pc, sl, r8, lsl #16 │ │ │ │ + addne r0, fp, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3920 @ 0xf50 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r0, lsl r8 @ │ │ │ │ + addne r0, fp, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3936 @ 0xf60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsl r8 @ │ │ │ │ + umullne r0, fp, r0, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3952 @ 0xf70 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne pc, sl, r0, lsr #16 │ │ │ │ + umullne r0, fp, r8, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0d490 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r8, lsr #16 │ │ │ │ + addne r0, fp, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsr r8 @ │ │ │ │ + addne r0, fp, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #64]! @ 0x40 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne pc, sl, r8, lsr r8 @ │ │ │ │ + @ instruction: 0x108b0bb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1368] @ 0xfffffaa8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne pc, sl, r0, asr #16 │ │ │ │ + @ instruction: 0x108b0bb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, asr #16 │ │ │ │ + addne r0, fp, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1400] @ 0xfffffa88 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne pc, sl, r0, asr r8 @ │ │ │ │ + addne r0, fp, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2672] @ 0xfffff590 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne pc, sl, r8, asr r8 @ │ │ │ │ + ldrdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2688] @ 0xfffff580 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, ror #16 │ │ │ │ + ldrdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2704] @ 0xfffff570 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne pc, sl, r8, ror #16 │ │ │ │ + addne r0, fp, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2384 @ 0x950 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, ror r8 @ │ │ │ │ + addne r0, fp, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2400 @ 0x960 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, ror r8 @ │ │ │ │ + strdne r0, [fp], r0 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, ror fp │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne pc, sl, r0, lsl #17 │ │ │ │ + strdne r0, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #22 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne pc, sl, r8, lsl #17 │ │ │ │ + addne r0, fp, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr fp │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne pc, sl, r0, r8 @ │ │ │ │ + addne r0, fp, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #22 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne pc, sl, r8, r8 @ │ │ │ │ + addne r0, fp, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, ror #13 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne pc, sl, r0, lsr #17 │ │ │ │ + addne r0, fp, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r0, [r1, #96]! @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsr #17 │ │ │ │ + addne r0, fp, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl #14 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - @ instruction: 0x108af8b0 │ │ │ │ + addne r0, fp, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #832 @ 0x340 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - @ instruction: 0x108af8b8 │ │ │ │ + addne r0, fp, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #840 @ 0x348 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, asr #17 │ │ │ │ + addne r0, fp, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #856 @ 0x358 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne pc, sl, r8, asr #17 │ │ │ │ + addne r0, fp, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3392 @ 0xd40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3400 @ 0xd48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3416 @ 0xd58 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne pc, sl, r0, ror #17 │ │ │ │ + addne r0, fp, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-4072] @ 0xfffff018 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r8, ror #17 │ │ │ │ + addne r0, fp, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-4088] @ 0xfffff008 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], r0 │ │ │ │ + addne r0, fp, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-8] │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne pc, [sl], r8 │ │ │ │ + addne r0, fp, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r0, lsl #18 │ │ │ │ + addne r0, fp, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r8, lsl #18 │ │ │ │ + addne r0, fp, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2408] @ 0xfffff698 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne pc, sl, r0, lsl r9 @ │ │ │ │ + addne r0, fp, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne pc, sl, r8, lsl r9 @ │ │ │ │ + umullne r0, fp, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3800] @ 0xfffff128 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r0, lsr #18 │ │ │ │ + umullne r0, fp, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3816] @ 0xfffff118 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r8, lsr #18 │ │ │ │ + addne r0, fp, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3152] @ 0xfffff3b0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, ip, lsr #18 │ │ │ │ + addne r0, fp, r4, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsr r9 @ │ │ │ │ + addne r0, fp, ip, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-3176] @ 0xfffff398 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, ip, lsr r9 @ │ │ │ │ + @ instruction: 0x108b0cb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #472 @ 0x1d8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, r4, asr #18 │ │ │ │ + @ instruction: 0x108b0cbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, asr #18 │ │ │ │ + addne r0, fp, r4, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #496 @ 0x1f0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r4, asr r9 @ │ │ │ │ + addne r0, fp, ip, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10b90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, ip, asr r9 @ │ │ │ │ + ldrdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10b98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, ror #18 │ │ │ │ + ldrdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsr #23 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne pc, sl, ip, ror #18 │ │ │ │ + addne r0, fp, r4, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror #1 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne pc, sl, r4, ror r9 @ │ │ │ │ + addne r0, fp, ip, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq lr, [r4] │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, ror r9 @ │ │ │ │ + strdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #2 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne pc, sl, r4, lsl #19 │ │ │ │ + strdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1824 @ 0x720 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne pc, sl, ip, lsl #19 │ │ │ │ + addne r0, fp, r4, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1840 @ 0x730 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne pc, sl, r4, r9 @ │ │ │ │ + addne r0, fp, ip, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1856 @ 0x740 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne pc, sl, ip, r9 @ │ │ │ │ + addne r0, fp, r4, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #11 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r4, lsr #19 │ │ │ │ + addne r0, fp, ip, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #88]! @ 0x58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsr #19 │ │ │ │ + addne r0, fp, r4, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #11 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108af9b4 │ │ │ │ + addne r0, fp, ip, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2208 @ 0x8a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108af9bc │ │ │ │ + addne r0, fp, r4, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2224 @ 0x8b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, asr #19 │ │ │ │ + addne r0, fp, ip, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2240 @ 0x8c0 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne pc, sl, ip, asr #19 │ │ │ │ + addne r0, fp, r4, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1768 @ 0x6e8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne pc, [sl], r4 │ │ │ │ + addne r0, fp, ip, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1776 @ 0x6f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], ip │ │ │ │ + addne r0, fp, r4, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1792 @ 0x700 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, r4, ror #19 │ │ │ │ + addne r0, fp, ip, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr #26 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, ip, ror #19 │ │ │ │ + addne r0, fp, r4, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], r4 │ │ │ │ + addne r0, fp, ip, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror sp │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne pc, [sl], ip │ │ │ │ + addne r0, fp, r4, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3712] @ 0xfffff180 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r4, lsl #20 │ │ │ │ + addne r0, fp, ip, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsl #20 │ │ │ │ + addne r0, fp, r4, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne pc, sl, r4, lsl sl @ │ │ │ │ + addne r0, fp, ip, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2208 @ 0x8a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne pc, sl, ip, lsl sl @ │ │ │ │ + umullne r0, fp, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2216 @ 0x8a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsr #20 │ │ │ │ + umullne r0, fp, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne pc, sl, ip, lsr #20 │ │ │ │ + addne r0, fp, r4, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2400 @ 0x960 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne pc, sl, r4, lsr sl @ │ │ │ │ + addne r0, fp, ip, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2408 @ 0x968 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsr sl @ │ │ │ │ + @ instruction: 0x108b0db4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2424 @ 0x978 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne pc, sl, r4, asr #20 │ │ │ │ + @ instruction: 0x108b0dbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne pc, sl, ip, asr #20 │ │ │ │ + addne r0, fp, r4, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1704 @ 0x6a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, asr sl @ │ │ │ │ + addne r0, fp, ip, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #1720 @ 0x6b8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne pc, sl, ip, asr sl @ │ │ │ │ + ldrdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-896] @ 0xfffffc80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, r4, ror #20 │ │ │ │ + ldrdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-904] @ 0xfffffc78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, ror #20 │ │ │ │ + addne r0, fp, r4, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne pc, sl, r4, ror sl @ │ │ │ │ + addne r0, fp, ip, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-776] @ 0xfffffcf8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne pc, sl, ip, ror sl @ │ │ │ │ + strdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsl #21 │ │ │ │ + strdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-816] @ 0xfffffcd0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne pc, sl, ip, lsl #21 │ │ │ │ + addne r0, fp, r4, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #232 @ 0xe8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne pc, sl, r4, sl @ │ │ │ │ + addne r0, fp, ip, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #240 @ 0xf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne pc, sl, ip, sl @ │ │ │ │ + addne r0, fp, r4, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #256 @ 0x100 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne pc, sl, r4, lsr #21 │ │ │ │ + addne r0, fp, ip, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #104]! @ 0x68 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne pc, sl, ip, lsr #21 │ │ │ │ + addne r0, fp, r4, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108afab4 │ │ │ │ + addne r0, fp, ip, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl r7 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - @ instruction: 0x108afabc │ │ │ │ + addne r0, fp, r4, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2848 @ 0xb20 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r4, asr #21 │ │ │ │ + addne r0, fp, ip, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, asr #21 │ │ │ │ + addne r0, fp, r4, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - ldrdne pc, [sl], r4 │ │ │ │ + addne r0, fp, ip, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror #25 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne pc, [sl], ip │ │ │ │ + addne r0, fp, r4, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, ror #21 │ │ │ │ + addne r0, fp, ip, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #26 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne pc, sl, ip, ror #21 │ │ │ │ + addne r0, fp, r4, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne pc, [sl], r4 │ │ │ │ + addne r0, fp, ip, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], ip │ │ │ │ + addne r0, fp, r4, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #2 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne pc, sl, r4, lsl #22 │ │ │ │ + addne r0, fp, ip, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, ip, lsl #22 │ │ │ │ + addne r0, fp, r4, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2608 @ 0xa30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsl fp @ │ │ │ │ + addne r0, fp, ip, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2624 @ 0xa40 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne pc, sl, ip, lsl fp @ │ │ │ │ + umullne r0, fp, r4, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3232 @ 0xca0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne pc, sl, r4, lsr #22 │ │ │ │ + umullne r0, fp, ip, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3240 @ 0xca8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsr #22 │ │ │ │ + addne r0, fp, r4, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3256 @ 0xcb8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne pc, sl, r4, lsr fp @ │ │ │ │ + addne r0, fp, ip, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl #18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne pc, sl, ip, lsr fp @ │ │ │ │ + @ instruction: 0x108b0eb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, asr #22 │ │ │ │ + @ instruction: 0x108b0ebc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #18 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne pc, sl, ip, asr #22 │ │ │ │ + addne r0, fp, r4, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr r3 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne pc, sl, r4, asr fp @ │ │ │ │ + addne r0, fp, ip, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, asr fp @ │ │ │ │ + ldrdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr r3 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne pc, sl, r4, ror #22 │ │ │ │ + ldrdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr r2 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne pc, sl, ip, ror #22 │ │ │ │ + addne r0, fp, r4, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, ror fp @ │ │ │ │ + addne r0, fp, ip, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror r2 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne pc, sl, ip, ror fp @ │ │ │ │ + strdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r4, lsl #23 │ │ │ │ + strdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1712 @ 0x6b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsl #23 │ │ │ │ + addne r0, fp, r4, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1728 @ 0x6c0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne pc, sl, r4, fp @ │ │ │ │ + addne r0, fp, ip, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne pc, sl, ip, fp @ │ │ │ │ + addne r0, fp, r4, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsr #23 │ │ │ │ + addne r0, fp, ip, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #4 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, ip, lsr #23 │ │ │ │ + addne r0, fp, r4, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09890 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108afbb4 │ │ │ │ + addne r0, fp, ip, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f09898 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108afbbc │ │ │ │ + addne r0, fp, r4, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #17 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, r4, asr #23 │ │ │ │ + addne r0, fp, ip, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #144]! @ 0x90 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne pc, sl, ip, asr #23 │ │ │ │ + addne r0, fp, r4, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #152]! @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], r4 │ │ │ │ + addne r0, fp, ip, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror #19 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne pc, [sl], ip │ │ │ │ + addne r0, fp, r4, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2480 @ 0x9b0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne pc, sl, r4, ror #23 │ │ │ │ + addne r0, fp, ip, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2488 @ 0x9b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, ror #23 │ │ │ │ + addne r0, fp, r4, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - strdne pc, [sl], r4 │ │ │ │ + addne r0, fp, ip, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #384 @ 0x180 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne pc, [sl], ip │ │ │ │ + addne r0, fp, r4, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #400 @ 0x190 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsl #24 │ │ │ │ + addne r0, fp, ip, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne pc, sl, ip, lsl #24 │ │ │ │ + addne r0, fp, r4, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r4, lsl ip @ │ │ │ │ + addne r0, fp, ip, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsl ip @ │ │ │ │ + umullne r0, fp, r4, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne pc, sl, r4, lsr #24 │ │ │ │ + umullne r0, fp, ip, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #856 @ 0x358 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne pc, sl, ip, lsr #24 │ │ │ │ + addne r0, fp, r4, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #872 @ 0x368 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsr ip @ │ │ │ │ + addne r0, fp, ip, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #888 @ 0x378 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne pc, sl, ip, lsr ip @ │ │ │ │ + @ instruction: 0x108b0fb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1792 @ 0x700 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne pc, sl, r4, asr #24 │ │ │ │ + @ instruction: 0x108b0fbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1808 @ 0x710 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, asr #24 │ │ │ │ + addne r0, fp, r4, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1824 @ 0x720 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne pc, sl, r4, asr ip @ │ │ │ │ + addne r0, fp, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne pc, sl, ip, asr ip @ │ │ │ │ + ldrdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, ror #24 │ │ │ │ + ldrdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, ip, ror #24 │ │ │ │ + addne r0, fp, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2504] @ 0xfffff638 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r4, ror ip @ │ │ │ │ + addne r0, fp, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2520] @ 0xfffff628 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, ror ip @ │ │ │ │ + strdne r0, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2536] @ 0xfffff618 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne pc, sl, r4, lsl #25 │ │ │ │ + strdne r0, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror #1 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne pc, sl, ip, lsl #25 │ │ │ │ + addne r1, fp, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #0]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne pc, sl, r4, ip @ │ │ │ │ + addne r1, fp, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne pc, sl, ip, ip @ │ │ │ │ + addne r1, fp, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #28 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne pc, sl, r4, lsr #25 │ │ │ │ + addne r1, fp, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsr #25 │ │ │ │ + addne r1, fp, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #29 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108afcb4 │ │ │ │ + addne r1, fp, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr r8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108afcbc │ │ │ │ + addne r1, fp, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, asr #25 │ │ │ │ + addne r1, fp, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr #16 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne pc, sl, ip, asr #25 │ │ │ │ + addne r1, fp, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3680 @ 0xe60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne pc, [sl], r4 │ │ │ │ + addne r1, fp, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3688 @ 0xe68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], ip │ │ │ │ + addne r1, fp, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3704 @ 0xe78 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne pc, sl, r4, ror #25 │ │ │ │ + addne r1, fp, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne pc, sl, ip, ror #25 │ │ │ │ + addne r1, fp, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-528] @ 0xfffffdf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], r4 │ │ │ │ + addne r1, fp, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-544] @ 0xfffffde0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne pc, [sl], ip │ │ │ │ + addne r1, fp, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r4, lsl #26 │ │ │ │ + addne r1, fp, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsl #26 │ │ │ │ + addne r1, fp, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1744] @ 0xfffff930 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne pc, sl, r4, lsl sp @ │ │ │ │ + addne r1, fp, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-520] @ 0xfffffdf8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, ip, lsl sp @ │ │ │ │ + umullne r1, fp, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-536] @ 0xfffffde8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsr #26 │ │ │ │ + umullne r1, fp, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-552] @ 0xfffffdd8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne pc, sl, ip, lsr #26 │ │ │ │ + addne r1, fp, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2976 @ 0xba0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, r4, lsr sp @ │ │ │ │ + addne r1, fp, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2984 @ 0xba8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsr sp @ │ │ │ │ + strhne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne pc, sl, r4, asr #26 │ │ │ │ + strhne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr r8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne pc, sl, ip, asr #26 │ │ │ │ + addne r1, fp, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, asr sp @ │ │ │ │ + addne r1, fp, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror r8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne pc, sl, ip, asr sp @ │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #12 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne pc, sl, r4, ror #26 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, ror #26 │ │ │ │ + addne r1, fp, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr r6 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r4, ror sp @ │ │ │ │ + addne r1, fp, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #25 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne pc, sl, ip, ror sp @ │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsl #27 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #26 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne pc, sl, ip, lsl #27 │ │ │ │ + addne r1, fp, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1616] @ 0xfffff9b0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne pc, sl, r4, sp @ │ │ │ │ + addne r1, fp, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne pc, sl, ip, sp @ │ │ │ │ + addne r1, fp, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1648] @ 0xfffff990 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne pc, sl, r4, lsr #27 │ │ │ │ + addne r1, fp, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2544] @ 0xfffff610 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne pc, sl, ip, lsr #27 │ │ │ │ + addne r1, fp, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108afdb4 │ │ │ │ + addne r1, fp, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x108afdbc │ │ │ │ + addne r1, fp, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3832 @ 0xef8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne pc, sl, r4, asr #27 │ │ │ │ + addne r1, fp, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3840 @ 0xf00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, asr #27 │ │ │ │ + addne r1, fp, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3856 @ 0xf10 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - ldrdne pc, [sl], r4 │ │ │ │ + addne r1, fp, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r2, [r1, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne pc, [sl], ip │ │ │ │ + addne r1, fp, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r2, [r1, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, ror #27 │ │ │ │ + addne r1, fp, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror #31 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne pc, sl, ip, ror #27 │ │ │ │ + addne r1, fp, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2664 @ 0xa68 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne pc, [sl], r4 │ │ │ │ + addne r1, fp, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2672 @ 0xa70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], ip │ │ │ │ + addne r1, fp, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2688 @ 0xa80 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, r4, lsl #28 │ │ │ │ + addne r1, fp, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2168 @ 0x878 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne pc, sl, ip, lsl #28 │ │ │ │ + addne r1, fp, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2184 @ 0x888 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsl lr @ │ │ │ │ + addne r1, fp, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #2200 @ 0x898 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, ip, lsl lr @ │ │ │ │ + umullne r1, fp, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne pc, sl, r4, lsr #28 │ │ │ │ + umullne r1, fp, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2064 @ 0x810 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsr #28 │ │ │ │ + addne r1, fp, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2080 @ 0x820 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, r4, lsr lr @ │ │ │ │ + addne r1, fp, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne pc, sl, ip, lsr lr @ │ │ │ │ + @ instruction: 0x108b11b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, asr #28 │ │ │ │ + @ instruction: 0x108b11bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, ip, asr #28 │ │ │ │ + addne r1, fp, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl #6 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne pc, sl, r4, asr lr @ │ │ │ │ + addne r1, fp, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, asr lr @ │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr r3 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, r4, ror #28 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl #24 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne pc, sl, ip, ror #28 │ │ │ │ + addne r1, fp, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, ror lr @ │ │ │ │ + addne r1, fp, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsr #24 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, ip, ror lr @ │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr #29 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r4, lsl #29 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsl #29 │ │ │ │ + addne r1, fp, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr #29 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne pc, sl, r4, lr @ │ │ │ │ + addne r1, fp, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #704 @ 0x2c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne pc, sl, ip, lr @ │ │ │ │ + addne r1, fp, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsr #29 │ │ │ │ + addne r1, fp, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, ip, lsr #29 │ │ │ │ + addne r1, fp, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108afeb4 │ │ │ │ + addne r1, fp, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1504] @ 0xfffffa20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108afebc │ │ │ │ + addne r1, fp, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1520] @ 0xfffffa10 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne pc, sl, r4, asr #29 │ │ │ │ + addne r1, fp, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1568 @ 0x620 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, ip, asr #29 │ │ │ │ + addne r1, fp, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1584 @ 0x630 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], r4 │ │ │ │ + addne r1, fp, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #1600 @ 0x640 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - ldrdne pc, [sl], ip │ │ │ │ + addne r1, fp, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #768 @ 0x300 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne pc, sl, r4, ror #29 │ │ │ │ + addne r1, fp, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #784 @ 0x310 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, ror #29 │ │ │ │ + addne r1, fp, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #800 @ 0x320 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne pc, [sl], r4 │ │ │ │ + addne r1, fp, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #456 @ 0x1c8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne pc, [sl], ip │ │ │ │ + addne r1, fp, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #464 @ 0x1d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsl #30 │ │ │ │ + addne r1, fp, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne pc, sl, ip, lsl #30 │ │ │ │ + addne r1, fp, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3872] @ 0xfffff0e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne pc, sl, r4, lsl pc @ │ │ │ │ + addne r1, fp, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsl pc @ │ │ │ │ + umullne r1, fp, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3896] @ 0xfffff0c8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne pc, sl, r4, lsr #30 │ │ │ │ + umullne r1, fp, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r0, [r1, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsr #30 │ │ │ │ + addne r1, fp, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, lsr pc @ │ │ │ │ + addne r1, fp, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r0, [r1, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne pc, sl, ip, lsr pc @ │ │ │ │ + @ instruction: 0x108b12b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1984 @ 0x7c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne pc, sl, r4, asr #30 │ │ │ │ + @ instruction: 0x108b12bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #1992 @ 0x7c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, asr #30 │ │ │ │ + addne r1, fp, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2008 @ 0x7d8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne pc, sl, r4, asr pc @ │ │ │ │ + addne r1, fp, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2248 @ 0x8c8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne pc, sl, ip, asr pc @ │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2264 @ 0x8d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, ror #30 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2280 @ 0x8e8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne pc, sl, ip, ror #30 │ │ │ │ + addne r1, fp, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1400 @ 0x578 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r4, ror pc @ │ │ │ │ + addne r1, fp, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1416 @ 0x588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, ror pc @ │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne pc, sl, r4, lsl #31 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2016 @ 0x7e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne pc, sl, ip, lsl #31 │ │ │ │ + addne r1, fp, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne pc, sl, r4, pc @ │ │ │ │ + addne r1, fp, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2048 @ 0x800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne pc, sl, ip, pc @ │ │ │ │ + addne r1, fp, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3936 @ 0xf60 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne pc, sl, r4, lsr #31 │ │ │ │ + addne r1, fp, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3952 @ 0xf70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, ip, lsr #31 │ │ │ │ + addne r1, fp, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3968 @ 0xf80 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108affb4 │ │ │ │ + addne r1, fp, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2176 @ 0x880 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108affbc │ │ │ │ + addne r1, fp, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2184 @ 0x888 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne pc, sl, r4, asr #31 │ │ │ │ + addne r1, fp, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2200 @ 0x898 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne pc, sl, ip, asr #31 │ │ │ │ + addne r1, fp, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne pc, [sl], r4 │ │ │ │ + addne r1, fp, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3800] @ 0xfffff128 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne pc, [sl], ip │ │ │ │ + addne r1, fp, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3816] @ 0xfffff118 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne pc, sl, r4, ror #31 │ │ │ │ + addne r1, fp, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #26 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne pc, sl, ip, ror #31 │ │ │ │ + addne r1, fp, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne pc, [sl], r4 │ │ │ │ + addne r1, fp, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #26 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne pc, [sl], ip │ │ │ │ + addne r1, fp, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2272] @ 0xfffff720 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r0, fp, r4 │ │ │ │ + addne r1, fp, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2288] @ 0xfffff710 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip │ │ │ │ + addne r1, fp, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2304] @ 0xfffff700 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, r4, lsl r0 │ │ │ │ + addne r1, fp, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, ip, lsl r0 │ │ │ │ + umullne r1, fp, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1120] @ 0xfffffba0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #32 │ │ │ │ + umullne r1, fp, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1136] @ 0xfffffb90 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr #32 │ │ │ │ + addne r1, fp, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2816 @ 0xb00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r0, fp, r4, lsr r0 │ │ │ │ + addne r1, fp, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2840 @ 0xb18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr r0 │ │ │ │ + @ instruction: 0x108b13b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2856 @ 0xb28 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, r4, asr #32 │ │ │ │ + @ instruction: 0x108b13bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr sp │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r0, fp, ip, asr #32 │ │ │ │ + addne r1, fp, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr r0 │ │ │ │ + addne r1, fp, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr sp │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, ip, asr r0 │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #14 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r0, fp, r4, rrx │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, rrx │ │ │ │ + addne r1, fp, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #14 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, r4, ror r0 │ │ │ │ + addne r1, fp, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1680] @ 0xfffff970 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r0, fp, ip, ror r0 │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #1 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #400 @ 0x190 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, ip, lsl #1 │ │ │ │ + addne r1, fp, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #552 @ 0x228 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, r4, r0 │ │ │ │ + addne r1, fp, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #568 @ 0x238 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, ip, r0 │ │ │ │ + addne r1, fp, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #584 @ 0x248 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr #1 │ │ │ │ + addne r1, fp, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr #12 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, ip, lsr #1 │ │ │ │ + addne r1, fp, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, asr r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror #12 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strhne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r0, fp, r4, asr #1 │ │ │ │ + addne r1, fp, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #1 │ │ │ │ + addne r1, fp, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #984 @ 0x3d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1000 @ 0x3e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #1 │ │ │ │ + addne r1, fp, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, ip, ror #1 │ │ │ │ + addne r1, fp, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3560] @ 0xfffff218 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3584] @ 0xfffff200 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3600] @ 0xfffff1f0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, r4, lsl #2 │ │ │ │ + addne r1, fp, ip, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r0, fp, ip, lsl #2 │ │ │ │ + addne r1, fp, r4, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3760 @ 0xeb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl r1 │ │ │ │ + addne r1, fp, ip, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3776 @ 0xec0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r0, fp, ip, lsl r1 │ │ │ │ + umullne r1, fp, r4, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #352 @ 0x160 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r0, fp, r4, lsr #2 │ │ │ │ + umullne r1, fp, ip, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #360 @ 0x168 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #2 │ │ │ │ + addne r1, fp, r4, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #376 @ 0x178 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr r1 │ │ │ │ + addne r1, fp, ip, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1192] @ 0xfffffb58 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r0, fp, ip, lsr r1 │ │ │ │ + @ instruction: 0x108b14b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1200] @ 0xfffffb50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr #2 │ │ │ │ + @ instruction: 0x108b14bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1216] @ 0xfffffb40 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r0, fp, ip, asr #2 │ │ │ │ + addne r1, fp, r4, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r0, fp, r4, asr r1 │ │ │ │ + addne r1, fp, ip, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr r1 │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl pc │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r0, fp, r4, ror #2 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r0, fp, ip, ror #2 │ │ │ │ + addne r1, fp, r4, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-200] @ 0xffffff38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror r1 │ │ │ │ + addne r1, fp, ip, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r4, #-216] @ 0xffffff28 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r0, fp, ip, ror r1 │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-336] @ 0xfffffeb0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r0, fp, r4, lsl #3 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-352] @ 0xfffffea0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl #3 │ │ │ │ + addne r1, fp, r4, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-368] @ 0xfffffe90 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne r0, fp, r4, r1 │ │ │ │ + addne r1, fp, ip, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3952 @ 0xf70 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r0, fp, ip, r1 │ │ │ │ + addne r1, fp, r4, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3960 @ 0xf78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #3 │ │ │ │ + addne r1, fp, ip, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr #3 │ │ │ │ + addne r1, fp, r4, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2616 @ 0xa38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108b01b4 │ │ │ │ + addne r1, fp, ip, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2624 @ 0xa40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b01bc │ │ │ │ + addne r1, fp, r4, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r0, fp, r4, asr #3 │ │ │ │ + addne r1, fp, ip, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1888 @ 0x760 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r0, fp, ip, asr #3 │ │ │ │ + addne r1, fp, r4, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1896 @ 0x768 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1912 @ 0x778 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r0, fp, r4, ror #3 │ │ │ │ + addne r1, fp, ip, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1480 @ 0x5c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #3 │ │ │ │ + addne r1, fp, r4, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1496 @ 0x5d8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #56 @ 0x38 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #64 @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #4 │ │ │ │ + addne r1, fp, ip, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #80 @ 0x50 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, ip, lsl #4 │ │ │ │ + addne r1, fp, r4, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3832 @ 0xef8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r0, fp, r4, lsl r2 │ │ │ │ + addne r1, fp, ip, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3840 @ 0xf00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl r2 │ │ │ │ + umullne r1, fp, r4, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #3856 @ 0xf10 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr #4 │ │ │ │ + umullne r1, fp, ip, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #4 │ │ │ │ + addne r1, fp, r4, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr sl │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr r2 │ │ │ │ + addne r1, fp, ip, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #20 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr r2 │ │ │ │ + @ instruction: 0x108b15b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r0, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, r4, asr #4 │ │ │ │ + @ instruction: 0x108b15bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #25 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #4 │ │ │ │ + addne r1, fp, r4, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r0, fp, r4, asr r2 │ │ │ │ + addne r1, fp, ip, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r0, fp, ip, asr r2 │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #4 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r0, fp, ip, ror #4 │ │ │ │ + addne r1, fp, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3472 @ 0xd90 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r0, fp, r4, ror r2 │ │ │ │ + addne r1, fp, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3480 @ 0xd98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror r2 │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3496 @ 0xda8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r0, fp, r4, lsl #5 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2304] @ 0xfffff700 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, ip, lsl #5 │ │ │ │ + addne r1, fp, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2320] @ 0xfffff6f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, r4, r2 │ │ │ │ + addne r1, fp, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r0, fp, ip, r2 │ │ │ │ + addne r1, fp, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsr #2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, r4, lsr #5 │ │ │ │ + addne r1, fp, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #5 │ │ │ │ + addne r1, fp, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #2 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108b02b4 │ │ │ │ + addne r1, fp, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1432] @ 0xfffffa68 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108b02bc │ │ │ │ + addne r1, fp, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1440] @ 0xfffffa60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr #5 │ │ │ │ + addne r1, fp, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1456] @ 0xfffffa50 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, ip, asr #5 │ │ │ │ + addne r1, fp, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2440 @ 0x988 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2456 @ 0x998 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2472 @ 0x9a8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, r4, ror #5 │ │ │ │ + addne r1, fp, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3384 @ 0xd38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r0, fp, ip, ror #5 │ │ │ │ + addne r1, fp, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3392 @ 0xd40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3408 @ 0xd50 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2728] @ 0xfffff558 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r0, fp, r4, lsl #6 │ │ │ │ + addne r1, fp, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl #6 │ │ │ │ + addne r1, fp, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2752] @ 0xfffff540 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r0, fp, r4, lsl r3 │ │ │ │ + addne r1, fp, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-480] @ 0xfffffe20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl r3 │ │ │ │ + umullne r1, fp, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-496] @ 0xfffffe10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #6 │ │ │ │ + umullne r1, fp, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr #6 │ │ │ │ + addne r1, fp, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r0, fp, r4, lsr r3 │ │ │ │ + addne r1, fp, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr r3 │ │ │ │ + @ instruction: 0x108b16b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, r4, asr #6 │ │ │ │ + @ instruction: 0x108b16bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2936 @ 0xb78 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, ip, asr #6 │ │ │ │ + addne r1, fp, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr r3 │ │ │ │ + addne r1, fp, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r0, fp, ip, asr r3 │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #17 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r0, fp, r4, ror #6 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #6 │ │ │ │ + addne r1, fp, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r7, [r0, #136]! @ 0x88 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r0, fp, r4, ror r3 │ │ │ │ + addne r1, fp, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r0, fp, ip, ror r3 │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3888] @ 0xfffff0d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #7 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r0, fp, ip, lsl #7 │ │ │ │ + addne r1, fp, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr sl │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r0, fp, r4, r3 │ │ │ │ + addne r1, fp, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, ip, r3 │ │ │ │ + addne r1, fp, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, asr sl │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr #7 │ │ │ │ + addne r1, fp, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r0, [r1, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r0, fp, ip, lsr #7 │ │ │ │ + addne r1, fp, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b03b4 │ │ │ │ + addne r1, fp, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r0, [r1, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108b03bc │ │ │ │ + addne r1, fp, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2040 @ 0x7f8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r0, fp, r4, asr #7 │ │ │ │ + addne r1, fp, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2056 @ 0x808 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #7 │ │ │ │ + addne r1, fp, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2072 @ 0x818 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #48, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #56, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #7 │ │ │ │ + addne r1, fp, ip, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #72, 2 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r0, fp, ip, ror #7 │ │ │ │ + addne r1, fp, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr #23 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsr #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r0, fp, r4, lsl #8 │ │ │ │ + addne r1, fp, ip, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1784] @ 0xfffff908 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r0, fp, ip, lsl #8 │ │ │ │ + addne r1, fp, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1792] @ 0xfffff900 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl r4 │ │ │ │ + addne r1, fp, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1808] @ 0xfffff8f0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r0, fp, ip, lsl r4 │ │ │ │ + umullne r1, fp, r4, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2320] @ 0xfffff6f0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r0, fp, r4, lsr #8 │ │ │ │ + umullne r1, fp, ip, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2328] @ 0xfffff6e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #8 │ │ │ │ + addne r1, fp, r4, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-2344] @ 0xfffff6d8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr r4 │ │ │ │ + addne r1, fp, ip, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r0, fp, ip, lsr r4 │ │ │ │ + @ instruction: 0x108b17b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2784] @ 0xfffff520 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr #8 │ │ │ │ + @ instruction: 0x108b17bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2800] @ 0xfffff510 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, ip, asr #8 │ │ │ │ + addne r1, fp, r4, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1544 @ 0x608 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r0, fp, r4, asr r4 │ │ │ │ + addne r1, fp, ip, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1568 @ 0x620 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr r4 │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1584 @ 0x630 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, r4, ror #8 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror r5 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r0, fp, ip, ror #8 │ │ │ │ + addne r1, fp, r4, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f12590 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror r4 │ │ │ │ + addne r1, fp, ip, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsr #11 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, ip, ror r4 │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3512 @ 0xdb8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r0, fp, r4, lsl #9 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl #9 │ │ │ │ + addne r1, fp, r4, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3560 @ 0xde8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - umullne r0, fp, r4, r4 │ │ │ │ + addne r1, fp, ip, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r0, fp, ip, r4 │ │ │ │ + addne r1, fp, r4, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #9 │ │ │ │ + addne r1, fp, ip, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3584 @ 0xe00 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr #9 │ │ │ │ + addne r1, fp, r4, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, ror r3 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108b04b4 │ │ │ │ + addne r1, fp, ip, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, ror r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b04bc │ │ │ │ + addne r1, fp, r4, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #7 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, r4, asr #9 │ │ │ │ + addne r1, fp, ip, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2984] @ 0xfffff458 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r0, fp, ip, asr #9 │ │ │ │ + addne r1, fp, r4, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3008] @ 0xfffff440 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3024] @ 0xfffff430 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3208] @ 0xfffff378 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #9 │ │ │ │ + addne r1, fp, ip, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #9 │ │ │ │ + addne r1, fp, r4, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-3240] @ 0xfffff358 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3720] @ 0xfffff178 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #10 │ │ │ │ + addne r1, fp, ip, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3768] @ 0xfffff148 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, ip, lsl #10 │ │ │ │ + addne r1, fp, r4, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2680 @ 0xa78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl r5 │ │ │ │ + addne r1, fp, ip, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2696 @ 0xa88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl r5 │ │ │ │ + umullne r1, fp, r4, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2712 @ 0xa98 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr #10 │ │ │ │ + umullne r1, fp, ip, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #10 │ │ │ │ + addne r1, fp, r4, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr r5 │ │ │ │ + addne r1, fp, ip, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #14 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr r5 │ │ │ │ + @ instruction: 0x108b18b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3560] @ 0xfffff218 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r0, fp, r4, asr #10 │ │ │ │ + @ instruction: 0x108b18bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3576] @ 0xfffff208 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #10 │ │ │ │ + addne r1, fp, r4, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, r4, asr r5 │ │ │ │ + addne r1, fp, ip, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #56 @ 0x38 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r0, fp, ip, asr r5 │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #80 @ 0x50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #10 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #96 @ 0x60 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, ip, ror #10 │ │ │ │ + addne r1, fp, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1232 @ 0x4d0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r0, fp, r4, ror r5 │ │ │ │ + addne r1, fp, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror r5 │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1280 @ 0x500 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, r4, lsl #11 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2488 @ 0x9b8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r0, fp, ip, lsl #11 │ │ │ │ + addne r1, fp, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, r4, r5 │ │ │ │ + addne r1, fp, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2520 @ 0x9d8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - umullne r0, fp, ip, r5 │ │ │ │ + addne r1, fp, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r0, fp, r4, lsr #11 │ │ │ │ + addne r1, fp, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #11 │ │ │ │ + addne r1, fp, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #2808 @ 0xaf8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - @ instruction: 0x108b05b4 │ │ │ │ + addne r1, fp, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1000] @ 0xfffffc18 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108b05bc │ │ │ │ + addne r1, fp, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1016] @ 0xfffffc08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr #11 │ │ │ │ + addne r1, fp, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1032] @ 0xfffffbf8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r0, fp, ip, asr #11 │ │ │ │ + addne r1, fp, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #2984 @ 0xba8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3016 @ 0xbc8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r0, fp, r4, ror #11 │ │ │ │ + addne r1, fp, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r0, fp, ip, ror #11 │ │ │ │ + addne r1, fp, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-280] @ 0xfffffee8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r0, fp, r4, lsl #12 │ │ │ │ + addne r1, fp, ip, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl #12 │ │ │ │ + addne r1, fp, r4, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-304] @ 0xfffffed0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r0, fp, r4, lsl r6 │ │ │ │ + addne r1, fp, ip, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3680 @ 0xe60 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, ip, lsl r6 │ │ │ │ + umullne r1, fp, r4, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3696 @ 0xe70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #12 │ │ │ │ + umullne r1, fp, ip, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #3712 @ 0xe80 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr #12 │ │ │ │ + addne r1, fp, r4, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq lr, [r4, #16] │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r0, fp, r4, lsr r6 │ │ │ │ + addne r1, fp, ip, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, asr #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr r6 │ │ │ │ + @ instruction: 0x108b19b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq lr, [r4, #16] │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r0, fp, r4, asr #12 │ │ │ │ + @ instruction: 0x108b19bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r0, fp, ip, asr #12 │ │ │ │ + addne r1, fp, r4, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #440 @ 0x1b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr r6 │ │ │ │ + addne r1, fp, ip, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #456 @ 0x1c8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r0, fp, ip, asr r6 │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, ror #28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, r4, ror #12 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, ror lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #12 │ │ │ │ + addne r1, fp, r4, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, lsl #29 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, r4, ror r6 │ │ │ │ + addne r1, fp, ip, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr r7 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r0, fp, ip, ror r6 │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #13 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr r7 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, ip, lsl #13 │ │ │ │ + addne r1, fp, r4, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-552] @ 0xfffffdd8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r0, fp, r4, r6 │ │ │ │ + addne r1, fp, ip, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-568] @ 0xfffffdc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, ip, r6 │ │ │ │ + addne r1, fp, r4, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-584] @ 0xfffffdb8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr #13 │ │ │ │ + addne r1, fp, ip, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl r9 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r0, fp, ip, lsr #13 │ │ │ │ + addne r1, fp, r4, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr #18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b06b4 │ │ │ │ + addne r1, fp, ip, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsr r9 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108b06bc │ │ │ │ + addne r1, fp, r4, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3120 @ 0xc30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, r4, asr #13 │ │ │ │ + addne r1, fp, ip, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3136 @ 0xc40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #13 │ │ │ │ + addne r1, fp, r4, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3152 @ 0xc50 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1208 @ 0x4b8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1216 @ 0x4c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #13 │ │ │ │ + addne r1, fp, ip, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1232 @ 0x4d0 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r0, fp, ip, ror #13 │ │ │ │ + addne r1, fp, r4, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3728 @ 0xe90 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3760 @ 0xeb0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, r4, lsl #14 │ │ │ │ + addne r1, fp, ip, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, ip, lsl #14 │ │ │ │ + addne r1, fp, r4, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl r7 │ │ │ │ + addne r1, fp, ip, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #0, 14 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r0, fp, ip, lsl r7 │ │ │ │ + umullne r1, fp, r4, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, r4, lsr #14 │ │ │ │ + umullne r1, fp, ip, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1440 @ 0x5a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #14 │ │ │ │ + addne r1, fp, r4, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #1456 @ 0x5b0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr r7 │ │ │ │ + addne r1, fp, ip, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3344 @ 0xd10 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r0, fp, ip, lsr r7 │ │ │ │ + @ instruction: 0x108b1ab4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3352 @ 0xd18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr #14 │ │ │ │ + @ instruction: 0x108b1abc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r0, fp, ip, asr #14 │ │ │ │ + addne r1, fp, r4, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #7 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, r4, asr r7 │ │ │ │ + addne r1, fp, ip, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0d390 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr r7 │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #7 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r0, fp, r4, ror #14 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #856 @ 0x358 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #14 │ │ │ │ + addne r1, fp, r4, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #872 @ 0x368 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror r7 │ │ │ │ + addne r1, fp, ip, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #888 @ 0x378 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r0, fp, ip, ror r7 │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-336] @ 0xfffffeb0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, r4, lsl #15 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl #15 │ │ │ │ + addne r1, fp, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne r0, fp, r4, r7 │ │ │ │ + addne r1, fp, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r0, fp, ip, r7 │ │ │ │ + addne r1, fp, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #15 │ │ │ │ + addne r1, fp, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr #15 │ │ │ │ + addne r1, fp, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2928] @ 0xfffff490 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108b07b4 │ │ │ │ + addne r1, fp, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2944] @ 0xfffff480 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b07bc │ │ │ │ + addne r1, fp, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r0, fp, r4, asr #15 │ │ │ │ + addne r1, fp, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1400 @ 0x578 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r0, fp, ip, asr #15 │ │ │ │ + addne r1, fp, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1416 @ 0x588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1256] @ 0xfffffb18 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, r4, ror #15 │ │ │ │ + addne r1, fp, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1272] @ 0xfffffb08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #15 │ │ │ │ + addne r1, fp, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1288] @ 0xfffffaf8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1312 @ 0x520 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1328 @ 0x530 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #16 │ │ │ │ + addne r1, fp, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1344 @ 0x540 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r0, fp, ip, lsl #16 │ │ │ │ + addne r1, fp, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1680 @ 0x690 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r0, fp, r4, lsl r8 │ │ │ │ + addne r1, fp, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1688 @ 0x698 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl r8 │ │ │ │ + umullne r1, fp, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1704 @ 0x6a8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr #16 │ │ │ │ + umullne r1, fp, ip, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, ip, lsr #16 │ │ │ │ + addne r1, fp, r4, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1712 @ 0x6b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr r8 │ │ │ │ + addne r1, fp, ip, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1728 @ 0x6c0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr r8 │ │ │ │ + @ instruction: 0x108b1bb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2288] @ 0xfffff710 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, r4, asr #16 │ │ │ │ + @ instruction: 0x108b1bbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2296] @ 0xfffff708 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #16 │ │ │ │ + addne r1, fp, r4, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2312] @ 0xfffff6f8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, r4, asr r8 │ │ │ │ + addne r1, fp, ip, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #96 @ 0x60 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, ip, asr r8 │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #104 @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #16 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #120 @ 0x78 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r0, fp, ip, ror #16 │ │ │ │ + addne r1, fp, r4, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #29 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, r4, ror r8 │ │ │ │ + addne r1, fp, ip, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r0, #224]! @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror r8 │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl #30 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r0, fp, r4, lsl #17 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, ip, lsl #17 │ │ │ │ + addne r1, fp, r4, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, r4, r8 │ │ │ │ + addne r1, fp, ip, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne r0, fp, ip, r8 │ │ │ │ + addne r1, fp, r4, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1480 @ 0x5c8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r0, fp, r4, lsr #17 │ │ │ │ + addne r1, fp, ip, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1504 @ 0x5e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #17 │ │ │ │ + addne r1, fp, r4, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108b08b4 │ │ │ │ + addne r1, fp, ip, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - @ instruction: 0x108b08bc │ │ │ │ + addne r1, fp, r4, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1216] @ 0xfffffb40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr #17 │ │ │ │ + addne r1, fp, ip, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1232] @ 0xfffffb30 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r0, fp, ip, asr #17 │ │ │ │ + addne r1, fp, r4, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #48 @ 0x30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #56 @ 0x38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #72 @ 0x48 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, r4, ror #17 │ │ │ │ + addne r1, fp, ip, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, ip, ror #17 │ │ │ │ + addne r1, fp, r4, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2624] @ 0xfffff5c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2640] @ 0xfffff5b0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r0, fp, r4, lsl #18 │ │ │ │ + addne r1, fp, ip, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl #18 │ │ │ │ + addne r1, fp, r4, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr r4 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, r4, lsl r9 │ │ │ │ + addne r1, fp, ip, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl #2 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r0, fp, ip, lsl r9 │ │ │ │ + umullne r1, fp, r4, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #18 │ │ │ │ + umullne r1, fp, ip, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr r1 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr #18 │ │ │ │ + addne r1, fp, r4, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r0, fp, r4, lsr r9 │ │ │ │ + addne r1, fp, ip, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #40 @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr r9 │ │ │ │ + @ instruction: 0x108b1cb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #56 @ 0x38 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, r4, asr #18 │ │ │ │ + @ instruction: 0x108b1cbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3048 @ 0xbe8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r0, fp, ip, asr #18 │ │ │ │ + addne r1, fp, r4, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr r9 │ │ │ │ + addne r1, fp, ip, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, ip, asr r9 │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, asr r9 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r0, fp, r4, ror #18 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr r9 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #18 │ │ │ │ + addne r1, fp, r4, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #18 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r0, fp, r4, ror r9 │ │ │ │ + addne r1, fp, ip, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #19 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r0, fp, ip, ror r9 │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #19 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #152]! @ 0x98 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r0, fp, ip, lsl #19 │ │ │ │ + addne r1, fp, r4, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - umullne r0, fp, r4, r9 │ │ │ │ + addne r1, fp, ip, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2664 @ 0xa68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, ip, r9 │ │ │ │ + addne r1, fp, r4, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2680 @ 0xa78 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr #19 │ │ │ │ + addne r1, fp, ip, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsr sl │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r0, fp, ip, lsr #19 │ │ │ │ + addne r1, fp, r4, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b09b4 │ │ │ │ + addne r1, fp, ip, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr sl │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108b09bc │ │ │ │ + addne r1, fp, r4, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #328 @ 0x148 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r0, fp, r4, asr #19 │ │ │ │ + addne r1, fp, ip, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #336 @ 0x150 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #19 │ │ │ │ + addne r1, fp, r4, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #352 @ 0x160 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2024 @ 0x7e8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #19 │ │ │ │ + addne r1, fp, ip, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2048 @ 0x800 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r0, fp, ip, ror #19 │ │ │ │ + addne r1, fp, r4, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2776 @ 0xad8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r0, fp, r4, lsl #20 │ │ │ │ + addne r1, fp, ip, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl #29 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r0, fp, ip, lsl #20 │ │ │ │ + addne r1, fp, r4, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl sl │ │ │ │ + addne r1, fp, ip, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f08e98 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, ip, lsl sl │ │ │ │ + umullne r1, fp, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsr #4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r0, fp, r4, lsr #20 │ │ │ │ + umullne r1, fp, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #20 │ │ │ │ + addne r1, fp, r4, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr sl │ │ │ │ + addne r1, fp, ip, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2776 @ 0xad8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r0, fp, ip, lsr sl │ │ │ │ + @ instruction: 0x108b1db4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr #20 │ │ │ │ + @ instruction: 0x108b1dbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2808 @ 0xaf8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r0, fp, ip, asr #20 │ │ │ │ + addne r1, fp, r4, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #26 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r0, fp, r4, asr sl │ │ │ │ + addne r1, fp, ip, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr sl │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #26 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, r4, ror #20 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3912] @ 0xfffff0b8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r0, fp, ip, ror #20 │ │ │ │ + addne r1, fp, r4, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror sl │ │ │ │ + addne r1, fp, ip, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-3936] @ 0xfffff0a0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r0, fp, ip, ror sl │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2712 @ 0xa98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r0, fp, r4, lsl #21 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl #21 │ │ │ │ + addne r1, fp, r4, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2744 @ 0xab8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r0, fp, r4, sl │ │ │ │ + addne r1, fp, ip, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #992 @ 0x3e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r0, fp, ip, sl │ │ │ │ + addne r1, fp, r4, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1000 @ 0x3e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #21 │ │ │ │ + addne r1, fp, ip, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr #21 │ │ │ │ + addne r1, fp, r4, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #96]! @ 0x60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108b0ab4 │ │ │ │ + addne r1, fp, ip, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #104]! @ 0x68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b0abc │ │ │ │ + addne r1, fp, r4, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl #14 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, r4, asr #21 │ │ │ │ + addne r1, fp, ip, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr pc │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r0, fp, ip, asr #21 │ │ │ │ + addne r1, fp, r4, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, asr pc │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3872 @ 0xf20 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r0, fp, r4, ror #21 │ │ │ │ + addne r1, fp, ip, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #21 │ │ │ │ + addne r1, fp, r4, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #792 @ 0x318 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #800 @ 0x320 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #22 │ │ │ │ + addne r1, fp, ip, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #816 @ 0x330 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, ip, lsl #22 │ │ │ │ + addne r1, fp, r4, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3168 @ 0xc60 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r0, fp, r4, lsl fp │ │ │ │ + addne r1, fp, ip, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3192 @ 0xc78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl fp │ │ │ │ + umullne r1, fp, r4, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #3208 @ 0xc88 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr #22 │ │ │ │ + umullne r1, fp, ip, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr #16 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, ip, lsr #22 │ │ │ │ + addne r1, fp, r4, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, asr r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr fp │ │ │ │ + addne r1, fp, ip, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, ror #16 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r0, fp, ip, lsr fp │ │ │ │ + @ instruction: 0x108b1eb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3672 @ 0xe58 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r0, fp, r4, asr #22 │ │ │ │ + @ instruction: 0x108b1ebc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3688 @ 0xe68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #22 │ │ │ │ + addne r1, fp, r4, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #3704 @ 0xe78 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r0, fp, r4, asr fp │ │ │ │ + addne r1, fp, ip, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r0, fp, ip, asr fp │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #22 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #3112 @ 0xc28 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r0, fp, ip, ror #22 │ │ │ │ + addne r1, fp, r4, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r0, fp, r4, ror fp │ │ │ │ + addne r1, fp, ip, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-136] @ 0xffffff78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror fp │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r0, fp, r4, lsl #23 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsr #2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr r1 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r0, fp, r8, fp │ │ │ │ + addne r1, fp, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #736 @ 0x2e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, r0, lsr #23 │ │ │ │ + addne r1, fp, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #752 @ 0x2f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #23 │ │ │ │ + addne r1, fp, ip, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #768 @ 0x300 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r0, fp, ip, lsr #23 │ │ │ │ + addne r1, fp, r4, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108b0bb4 │ │ │ │ + addne r1, fp, ip, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b0bbc │ │ │ │ + addne r1, fp, r4, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1968] @ 0xfffff850 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r0, fp, r4, asr #23 │ │ │ │ + addne r1, fp, ip, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #992 @ 0x3e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r0, fp, ip, asr #23 │ │ │ │ + addne r1, fp, r4, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1000 @ 0x3e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r6, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, r4, ror #23 │ │ │ │ + addne r1, fp, ip, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #23 │ │ │ │ + addne r1, fp, r4, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl ip │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r1, fp, ip, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r1, fp, r4, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #24 │ │ │ │ + addne r1, fp, ip, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r0, fp, ip, lsl #24 │ │ │ │ + addne r1, fp, r4, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2032] @ 0xfffff810 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r0, fp, r4, lsl ip │ │ │ │ + addne r1, fp, ip, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2040] @ 0xfffff808 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl ip │ │ │ │ + umullne r1, fp, r4, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2056] @ 0xfffff7f8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, r4, lsr #24 │ │ │ │ + umullne r1, fp, ip, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #656 @ 0x290 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, ip, lsr #24 │ │ │ │ + addne r1, fp, r4, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #672 @ 0x2a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr ip │ │ │ │ + addne r1, fp, ip, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #688 @ 0x2b0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr ip │ │ │ │ + @ instruction: 0x108b1fb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3152] @ 0xfffff3b0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r0, fp, r4, asr #24 │ │ │ │ + @ instruction: 0x108b1fbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #24 │ │ │ │ + addne r1, fp, r4, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3176] @ 0xfffff398 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r0, fp, r4, asr ip │ │ │ │ + addne r1, fp, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-936] @ 0xfffffc58 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r0, fp, ip, asr ip │ │ │ │ + ldrdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-944] @ 0xfffffc50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #24 │ │ │ │ + ldrdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r0, fp, ip, ror #24 │ │ │ │ + addne r1, fp, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsl r7 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, r4, ror ip │ │ │ │ + addne r1, fp, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror ip │ │ │ │ + strdne r1, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, lsr r7 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, r4, lsl #25 │ │ │ │ + strdne r1, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1464 @ 0x5b8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r0, fp, ip, lsl #25 │ │ │ │ + addne r2, fp, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, r4, ip │ │ │ │ + addne r2, fp, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r0, fp, ip, ip │ │ │ │ + addne r2, fp, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl #8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r0, fp, r4, lsr #25 │ │ │ │ + addne r2, fp, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #25 │ │ │ │ + addne r2, fp, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl r4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108b0cb4 │ │ │ │ + addne r2, fp, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108b0cbc │ │ │ │ + addne r2, fp, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr #25 │ │ │ │ + addne r2, fp, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-2864] @ 0xfffff4d0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r0, fp, ip, asr #25 │ │ │ │ + addne r2, fp, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r2, fp, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, asr pc │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r0, fp, r4, ror #25 │ │ │ │ + addne r2, fp, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2392 @ 0x958 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, ip, ror #25 │ │ │ │ + addne r2, fp, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2400 @ 0x960 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r2, fp, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2416 @ 0x970 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r2, fp, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #26 │ │ │ │ + addne r2, fp, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl #26 │ │ │ │ + addne r2, fp, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, r4, lsl sp │ │ │ │ + addne r2, fp, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3088] @ 0xfffff3f0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r0, fp, ip, lsl sp │ │ │ │ + umullne r2, fp, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #26 │ │ │ │ + umullne r2, fp, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, ip, lsr #26 │ │ │ │ + addne r2, fp, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, ror #13 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r0, fp, r4, lsr sp │ │ │ │ + addne r2, fp, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq lr, [r4, #96] @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr sp │ │ │ │ + strhne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsl #14 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r0, fp, r4, asr #26 │ │ │ │ + strhne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, asr #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #26 │ │ │ │ + addne r2, fp, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, asr r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr sp │ │ │ │ + addne r2, fp, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror #2 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r0, fp, ip, asr sp │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3240 @ 0xca8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r0, fp, r4, ror #26 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3256 @ 0xcb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #26 │ │ │ │ + addne r2, fp, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3272 @ 0xcc8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r0, fp, r4, ror sp │ │ │ │ + addne r2, fp, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror #30 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r0, fp, ip, ror sp │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, ror pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #27 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl #31 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, ip, lsl #27 │ │ │ │ + addne r2, fp, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #17 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r0, fp, r4, sp │ │ │ │ + addne r2, fp, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, ip, sp │ │ │ │ + addne r2, fp, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #136]! @ 0x88 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r0, fp, r4, lsr #27 │ │ │ │ + addne r2, fp, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2248 @ 0x8c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r0, fp, ip, lsr #27 │ │ │ │ + addne r2, fp, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2256 @ 0x8d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b0db4 │ │ │ │ + addne r2, fp, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x108b0dbc │ │ │ │ + addne r2, fp, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #256 @ 0x100 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r0, fp, r4, asr #27 │ │ │ │ + addne r2, fp, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #280 @ 0x118 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #27 │ │ │ │ + addne r2, fp, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #296 @ 0x128 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsl r0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r2, fp, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsl r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #27 │ │ │ │ + addne r2, fp, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, lsr #32 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r0, fp, ip, ror #27 │ │ │ │ + addne r2, fp, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1328] @ 0xfffffad0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1336] @ 0xfffffac8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r2, fp, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4, #-1352] @ 0xfffffab8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r0, fp, r4, lsl #28 │ │ │ │ + addne r2, fp, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r6, [r0, #144]! @ 0x90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl #28 │ │ │ │ + addne r2, fp, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, asr #19 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl lr │ │ │ │ + addne r2, fp, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #144]! @ 0x90 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r0, fp, ip, lsl lr │ │ │ │ + umullne r2, fp, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2296 @ 0x8f8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, r4, lsr #28 │ │ │ │ + umullne r2, fp, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2304 @ 0x900 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #28 │ │ │ │ + addne r2, fp, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq fp, [sl], #2320 @ 0x910 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r0, fp, r4, lsr lr │ │ │ │ + addne r2, fp, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3800 @ 0xed8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r0, fp, ip, lsr lr │ │ │ │ + @ instruction: 0x108b21b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3816 @ 0xee8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr #28 │ │ │ │ + @ instruction: 0x108b21bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3832 @ 0xef8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r0, fp, ip, asr #28 │ │ │ │ + addne r2, fp, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror #2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r0, fp, r4, asr lr │ │ │ │ + addne r2, fp, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, ror r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr lr │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #3 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r0, fp, r4, ror #28 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #7 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r0, fp, ip, ror #28 │ │ │ │ + addne r2, fp, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror lr │ │ │ │ + addne r2, fp, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #48]! @ 0x30 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r0, fp, ip, ror lr │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, ror #28 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r0, fp, r4, lsl #29 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl #29 │ │ │ │ + addne r2, fp, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #29 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r0, fp, r4, lr │ │ │ │ + addne r2, fp, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #168 @ 0xa8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r0, fp, ip, lr │ │ │ │ + addne r2, fp, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #176 @ 0xb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr #29 │ │ │ │ + addne r2, fp, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #192 @ 0xc0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r0, fp, ip, lsr #29 │ │ │ │ + addne r2, fp, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, asr #10 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108b0eb4 │ │ │ │ + addne r2, fp, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b0ebc │ │ │ │ + addne r2, fp, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #10 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r0, fp, r4, asr #29 │ │ │ │ + addne r2, fp, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2760] @ 0xfffff538 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r0, fp, ip, asr #29 │ │ │ │ + addne r2, fp, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2776] @ 0xfffff528 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2792] @ 0xfffff518 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r2, fp, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r0, fp, r4, ror #29 │ │ │ │ + addne r2, fp, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2712] @ 0xfffff568 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror #29 │ │ │ │ + addne r2, fp, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-2728] @ 0xfffff558 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-560] @ 0xfffffdd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r2, fp, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-576] @ 0xfffffdc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsl #30 │ │ │ │ + addne r2, fp, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-592] @ 0xfffffdb0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r0, fp, ip, lsl #30 │ │ │ │ + addne r2, fp, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsl pc │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, r4, lsl pc │ │ │ │ + addne r2, fp, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsr #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsl pc │ │ │ │ + umullne r2, fp, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsr pc │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r0, fp, r4, lsr #30 │ │ │ │ + umullne r2, fp, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2624] @ 0xfffff5c0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r0, fp, ip, lsr #30 │ │ │ │ + addne r2, fp, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, lsr pc │ │ │ │ + addne r2, fp, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-2664] @ 0xfffff598 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r0, fp, ip, lsr pc │ │ │ │ + @ instruction: 0x108b22b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsl fp │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r0, fp, r4, asr #30 │ │ │ │ + @ instruction: 0x108b22bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, asr #30 │ │ │ │ + addne r2, fp, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr fp │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r0, fp, r4, asr pc │ │ │ │ + addne r2, fp, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3488 @ 0xda0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r0, fp, ip, asr pc │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3504 @ 0xdb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror #30 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3520 @ 0xdc0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r0, fp, ip, ror #30 │ │ │ │ + addne r2, fp, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, ror pc │ │ │ │ + addne r2, fp, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1088] @ 0xfffffbc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, ror pc │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r0, fp, r4, lsl #31 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1200] @ 0xfffffb50 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r0, fp, ip, lsl #31 │ │ │ │ + addne r2, fp, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1224] @ 0xfffffb38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r0, fp, r4, pc @ │ │ │ │ + addne r2, fp, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r4, #-1240] @ 0xfffffb28 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - umullne r0, fp, ip, pc @ │ │ │ │ + addne r2, fp, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2280 @ 0x8e8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r0, fp, r4, lsr #31 │ │ │ │ + addne r2, fp, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2304 @ 0x900 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, ip, lsr #31 │ │ │ │ + addne r2, fp, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2320 @ 0x910 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108b0fb4 │ │ │ │ + addne r2, fp, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108b0fbc │ │ │ │ + addne r2, fp, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r0, fp, r4, asr #31 │ │ │ │ + addne r2, fp, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r0, fp, ip, asr #31 │ │ │ │ + addne r2, fp, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3376 @ 0xd30 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r0, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3392 @ 0xd40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r0, [fp], ip │ │ │ │ + addne r2, fp, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #3408 @ 0xd50 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r0, fp, r4, ror #31 │ │ │ │ + addne r2, fp, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #920 @ 0x398 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r0, fp, ip, ror #31 │ │ │ │ + addne r2, fp, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #936 @ 0x3a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r0, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne r0, [fp], ip │ │ │ │ + addne r2, fp, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1200 @ 0x4b0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, r4 │ │ │ │ + addne r2, fp, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1216 @ 0x4c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip │ │ │ │ + addne r2, fp, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #1232 @ 0x4d0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, fp, r4, lsl r0 │ │ │ │ + addne r2, fp, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r1, fp, ip, lsl r0 │ │ │ │ + umullne r2, fp, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr #32 │ │ │ │ + umullne r2, fp, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #2896 @ 0xb50 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r1, fp, ip, lsr #32 │ │ │ │ + addne r2, fp, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3512 @ 0xdb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr r0 │ │ │ │ + addne r2, fp, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3528 @ 0xdc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr r0 │ │ │ │ + @ instruction: 0x108b23b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r1, fp, r4, asr #32 │ │ │ │ + @ instruction: 0x108b23bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl #20 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, ip, asr #32 │ │ │ │ + addne r2, fp, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl sl │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr r0 │ │ │ │ + addne r2, fp, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr #20 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, fp, ip, asr r0 │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, fp, r4, rrx │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, rrx │ │ │ │ + addne r2, fp, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r1, fp, r4, ror r0 │ │ │ │ + addne r2, fp, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, fp, ip, ror r0 │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl #1 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl #1 │ │ │ │ + addne r2, fp, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror sl │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne r1, fp, r4, r0 │ │ │ │ + addne r2, fp, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, fp, ip, r0 │ │ │ │ + addne r2, fp, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f08a98 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r1, fp, r4, lsr #1 │ │ │ │ + addne r2, fp, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3496] @ 0xfffff258 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, fp, ip, lsr #1 │ │ │ │ + addne r2, fp, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3512] @ 0xfffff248 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - strhne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2120 @ 0x848 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, r4, asr #1 │ │ │ │ + addne r2, fp, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2128 @ 0x850 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr #1 │ │ │ │ + addne r2, fp, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #2144 @ 0x860 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1624 @ 0x658 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1632 @ 0x660 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror #1 │ │ │ │ + addne r2, fp, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #1648 @ 0x670 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, ip, ror #1 │ │ │ │ + addne r2, fp, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #4024 @ 0xfb8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #4032 @ 0xfc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #4048 @ 0xfd0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, fp, r4, lsl #2 │ │ │ │ + addne r2, fp, ip, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #624 @ 0x270 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r1, fp, ip, lsl #2 │ │ │ │ + addne r2, fp, r4, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #640 @ 0x280 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl r1 │ │ │ │ + addne r2, fp, ip, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #656 @ 0x290 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl r1 │ │ │ │ + umullne r2, fp, r4, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsl r4 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r1, fp, r4, lsr #2 │ │ │ │ + umullne r2, fp, ip, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr #2 │ │ │ │ + addne r2, fp, r4, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr r4 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, r4, lsr r1 │ │ │ │ + addne r2, fp, ip, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #720 @ 0x2d0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r1, fp, ip, lsr r1 │ │ │ │ + @ instruction: 0x108b24b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #744 @ 0x2e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr #2 │ │ │ │ + @ instruction: 0x108b24bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #760 @ 0x2f8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, ip, asr #2 │ │ │ │ + addne r2, fp, r4, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror #4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r1, fp, r4, asr r1 │ │ │ │ + addne r2, fp, ip, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, ror r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr r1 │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r8, lsl #5 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, r4, ror #2 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, asr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror #2 │ │ │ │ + addne r2, fp, r4, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, asr ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror r1 │ │ │ │ + addne r2, fp, ip, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r0, ror #24 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, ip, ror r1 │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2840 @ 0xb18 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r1, fp, r4, lsl #3 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2856 @ 0xb28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl #3 │ │ │ │ + addne r2, fp, r4, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2872 @ 0xb38 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r1, fp, r4, r1 │ │ │ │ + addne r2, fp, ip, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-592] @ 0xfffffdb0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - umullne r1, fp, ip, r1 │ │ │ │ + addne r2, fp, r4, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-616] @ 0xfffffd98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr #3 │ │ │ │ + addne r2, fp, ip, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, ip, lsr #3 │ │ │ │ + addne r2, fp, r4, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror #8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108b11b4 │ │ │ │ + addne r2, fp, ip, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b11bc │ │ │ │ + addne r2, fp, r4, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, lsl #9 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, r4, asr #3 │ │ │ │ + addne r2, fp, ip, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #96]! @ 0x60 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r1, fp, ip, asr #3 │ │ │ │ + addne r2, fp, r4, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r0, #104]! @ 0x68 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, r4, ror #3 │ │ │ │ + addne r2, fp, ip, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #248 @ 0xf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror #3 │ │ │ │ + addne r2, fp, r4, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #8, 2 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1104 @ 0x450 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1120 @ 0x460 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl #4 │ │ │ │ + addne r2, fp, ip, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1136 @ 0x470 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl #4 │ │ │ │ + addne r2, fp, r4, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3216] @ 0xfffff370 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, r4, lsl r2 │ │ │ │ + addne r2, fp, ip, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3232] @ 0xfffff360 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl r2 │ │ │ │ + umullne r2, fp, r4, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3248] @ 0xfffff350 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, r4, lsr #4 │ │ │ │ + umullne r2, fp, ip, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2152] @ 0xfffff798 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r1, fp, ip, lsr #4 │ │ │ │ + addne r2, fp, r4, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2160] @ 0xfffff790 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr r2 │ │ │ │ + addne r2, fp, ip, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2176] @ 0xfffff780 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, ip, lsr r2 │ │ │ │ + @ instruction: 0x108b25b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, lsl #19 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r1, fp, r4, asr #4 │ │ │ │ + @ instruction: 0x108b25bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0b998 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr #4 │ │ │ │ + addne r2, fp, r4, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #19 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, r4, asr r2 │ │ │ │ + addne r2, fp, ip, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #20 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, ip, asr r2 │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr sl │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror #4 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, asr #20 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, ip, ror #4 │ │ │ │ + addne r2, fp, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #768 @ 0x300 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, fp, r4, ror r2 │ │ │ │ + addne r2, fp, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #776 @ 0x308 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror r2 │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #792 @ 0x318 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, lsl #5 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-1992] @ 0xfffff838 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, ip, lsl #5 │ │ │ │ + addne r2, fp, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2000] @ 0xfffff830 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, fp, r4, r2 │ │ │ │ + addne r2, fp, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2016] @ 0xfffff820 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - umullne r1, fp, ip, r2 │ │ │ │ + addne r2, fp, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2208] @ 0xfffff760 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r1, fp, r4, lsr #5 │ │ │ │ + addne r2, fp, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2216] @ 0xfffff758 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr #5 │ │ │ │ + addne r2, fp, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-2232] @ 0xfffff748 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108b12b4 │ │ │ │ + addne r2, fp, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #5 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108b12bc │ │ │ │ + addne r2, fp, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r0, [r1, #32]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr #5 │ │ │ │ + addne r2, fp, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl #6 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, ip, asr #5 │ │ │ │ + addne r2, fp, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r8, asr #14 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror r7 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, r4, ror #5 │ │ │ │ + addne r2, fp, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r7, [r0, #0]! │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r1, fp, ip, ror #5 │ │ │ │ + addne r2, fp, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl r1 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r1, fp, r4, lsl #6 │ │ │ │ + addne r2, fp, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl #6 │ │ │ │ + addne r2, fp, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, r4, lsl r3 │ │ │ │ + addne r2, fp, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sl, [r0, #56]! @ 0x38 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r1, fp, ip, lsl r3 │ │ │ │ + umullne r2, fp, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sl, [r0, #48]! @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr #6 │ │ │ │ + umullne r2, fp, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsl #8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, ip, lsr #6 │ │ │ │ + addne r2, fp, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1512 @ 0x5e8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r1, fp, r4, lsr r3 │ │ │ │ + addne r2, fp, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr r3 │ │ │ │ + @ instruction: 0x108b26b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1544 @ 0x608 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, r4, asr #6 │ │ │ │ + @ instruction: 0x108b26bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, ip, asr #6 │ │ │ │ + addne r2, fp, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2976 @ 0xba0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr r3 │ │ │ │ + addne r2, fp, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2992 @ 0xbb0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, ip, asr r3 │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1536] @ 0xfffffa00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, fp, r4, ror #6 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1560] @ 0xfffff9e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror #6 │ │ │ │ + addne r2, fp, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, r4, ror r3 │ │ │ │ + addne r2, fp, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, ip, ror r3 │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl #7 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3, #-3136] @ 0xfffff3c0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl #7 │ │ │ │ + addne r2, fp, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r0, lsr sp │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r1, fp, r4, r3 │ │ │ │ + addne r2, fp, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, fp, ip, r3 │ │ │ │ + addne r2, fp, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr sp │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, r4, lsr #7 │ │ │ │ + addne r2, fp, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr #7 │ │ │ │ + addne r2, fp, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b13b4 │ │ │ │ + addne r2, fp, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108b13bc │ │ │ │ + addne r2, fp, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1576 @ 0x628 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr #7 │ │ │ │ + addne r2, fp, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1592 @ 0x638 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr #7 │ │ │ │ + addne r2, fp, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1608 @ 0x648 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, asr sl │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror #7 │ │ │ │ + addne r2, fp, ip, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r8, ror sl │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, ip, ror #7 │ │ │ │ + addne r2, fp, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-680] @ 0xfffffd58 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-704] @ 0xfffffd40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-720] @ 0xfffffd30 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, r4, lsl #8 │ │ │ │ + addne r2, fp, ip, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1120 @ 0x460 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, ip, lsl #8 │ │ │ │ + addne r2, fp, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1136 @ 0x470 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl r4 │ │ │ │ + addne r2, fp, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #1152 @ 0x480 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl r4 │ │ │ │ + umullne r2, fp, r4, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3016 @ 0xbc8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, fp, r4, lsr #8 │ │ │ │ + umullne r2, fp, ip, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr #8 │ │ │ │ + addne r2, fp, r4, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #3040 @ 0xbe0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, r4, lsr r4 │ │ │ │ + addne r2, fp, ip, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3288 @ 0xcd8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r1, fp, ip, lsr r4 │ │ │ │ + @ instruction: 0x108b27b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr #8 │ │ │ │ + @ instruction: 0x108b27bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, ip, asr #8 │ │ │ │ + addne r2, fp, r4, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, r4, asr r4 │ │ │ │ + addne r2, fp, ip, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1712 @ 0x6b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr r4 │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1728 @ 0x6c0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, r4, ror #8 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, ip, ror #8 │ │ │ │ + addne r2, fp, r4, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #48, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror r4 │ │ │ │ + addne r2, fp, ip, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #64, 4 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r1, fp, ip, ror r4 │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3520] @ 0xfffff240 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, r4, lsl #9 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl #9 │ │ │ │ + addne r2, fp, r4, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne r1, fp, r4, r4 │ │ │ │ + addne r2, fp, ip, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3936] @ 0xfffff0a0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne r1, fp, ip, r4 │ │ │ │ + addne r2, fp, r4, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3952] @ 0xfffff090 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr #9 │ │ │ │ + addne r2, fp, ip, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-3968] @ 0xfffff080 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, ip, lsr #9 │ │ │ │ + addne r2, fp, r4, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #464 @ 0x1d0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108b14b4 │ │ │ │ + addne r2, fp, ip, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b14bc │ │ │ │ + addne r2, fp, r4, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [r9], #496 @ 0x1f0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r1, fp, r4, asr #9 │ │ │ │ + addne r2, fp, ip, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, asr r8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r1, fp, ip, asr #9 │ │ │ │ + addne r2, fp, r4, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror r8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1280 @ 0x500 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r1, fp, r4, ror #9 │ │ │ │ + addne r2, fp, ip, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1296 @ 0x510 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror #9 │ │ │ │ + addne r2, fp, r4, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #1312 @ 0x520 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1416] @ 0xfffffa78 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1424] @ 0xfffffa70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl #10 │ │ │ │ + addne r2, fp, ip, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-1440] @ 0xfffffa60 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, ip, lsl #10 │ │ │ │ + addne r2, fp, r4, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3432 @ 0xd68 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, fp, r4, lsl r5 │ │ │ │ + addne r2, fp, ip, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl r5 │ │ │ │ + umullne r2, fp, r4, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #3464 @ 0xd88 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r1, fp, r4, lsr #10 │ │ │ │ + umullne r2, fp, ip, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, ip, lsr #10 │ │ │ │ + addne r2, fp, r4, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, ror #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr r5 │ │ │ │ + addne r2, fp, ip, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r9, [r0, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r1, fp, ip, lsr r5 │ │ │ │ + @ instruction: 0x108b28b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2216] @ 0xfffff758 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr #10 │ │ │ │ + @ instruction: 0x108b28bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2232] @ 0xfffff748 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr #10 │ │ │ │ + addne r2, fp, r4, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2248] @ 0xfffff738 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, asr r5 │ │ │ │ + addne r2, fp, ip, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r1, fp, ip, asr r5 │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror #10 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r5, #-2856] @ 0xfffff4d8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r1, fp, ip, ror #10 │ │ │ │ + addne r2, fp, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, fp, r4, ror r5 │ │ │ │ + addne r2, fp, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1720 @ 0x6b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror r5 │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #1736 @ 0x6c8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, r4, lsl #11 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, ip, lsl #11 │ │ │ │ + addne r2, fp, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3144 @ 0xc48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, fp, r4, r5 │ │ │ │ + addne r2, fp, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3160 @ 0xc58 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - umullne r1, fp, ip, r5 │ │ │ │ + addne r2, fp, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #56]! @ 0x38 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r1, fp, r4, lsr #11 │ │ │ │ + addne r2, fp, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r9, [r0, #48]! @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr #11 │ │ │ │ + addne r2, fp, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror #7 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ - @ instruction: 0x108b15b4 │ │ │ │ + addne r2, fp, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2840 @ 0xb18 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108b15bc │ │ │ │ + addne r2, fp, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2856 @ 0xb28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr #11 │ │ │ │ + addne r2, fp, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [sl], #2872 @ 0xb38 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r1, fp, ip, asr #11 │ │ │ │ + addne r2, fp, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsr r4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, asr r4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, fp, r4, ror #11 │ │ │ │ + addne r2, fp, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3680 @ 0xe60 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r1, fp, ip, ror #11 │ │ │ │ + addne r2, fp, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3696 @ 0xe70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #3712 @ 0xe80 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1560 @ 0x618 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r1, fp, r4, lsl #12 │ │ │ │ + addne r2, fp, ip, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1576 @ 0x628 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl #12 │ │ │ │ + addne r2, fp, r4, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #1592 @ 0x638 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, fp, r4, lsl r6 │ │ │ │ + addne r2, fp, ip, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, fp, ip, lsl r6 │ │ │ │ + umullne r2, fp, r4, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr #12 │ │ │ │ + umullne r2, fp, ip, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, ip, lsr #12 │ │ │ │ + addne r2, fp, r4, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror sp │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, r4, lsr r6 │ │ │ │ + addne r2, fp, ip, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, ror sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr r6 │ │ │ │ + @ instruction: 0x108b29b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, lsl #27 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, asr #12 │ │ │ │ + @ instruction: 0x108b29bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f0a798 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, ip, asr #12 │ │ │ │ + addne r2, fp, r4, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr r6 │ │ │ │ + addne r2, fp, ip, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sl, [r0, #112]! @ 0x70 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, asr r6 │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1680 @ 0x690 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, r4, ror #12 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror #12 │ │ │ │ + addne r2, fp, r4, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1712 @ 0x6b0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, ror r6 │ │ │ │ + addne r2, fp, ip, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #936 @ 0x3a8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r1, fp, ip, ror r6 │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl #13 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #968 @ 0x3c8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl #13 │ │ │ │ + addne r2, fp, r4, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2016 @ 0x7e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r1, fp, r4, r6 │ │ │ │ + addne r2, fp, ip, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, fp, ip, r6 │ │ │ │ + addne r2, fp, r4, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2048 @ 0x800 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, lsr #13 │ │ │ │ + addne r2, fp, ip, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror #26 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, ip, lsr #13 │ │ │ │ + addne r2, fp, r4, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, ror sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b16b4 │ │ │ │ + addne r2, fp, ip, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsl #27 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108b16bc │ │ │ │ + addne r2, fp, r4, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #824 @ 0x338 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, fp, r4, asr #13 │ │ │ │ + addne r2, fp, ip, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #832 @ 0x340 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr #13 │ │ │ │ + addne r2, fp, r4, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #848 @ 0x350 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1328 @ 0x530 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1344 @ 0x540 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror #13 │ │ │ │ + addne r2, fp, ip, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1360 @ 0x550 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, ror #13 │ │ │ │ + addne r2, fp, r4, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1648 @ 0x670 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1664 @ 0x680 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1680 @ 0x690 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, lsl #14 │ │ │ │ + addne r2, fp, ip, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, ror #14 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, ip, lsl #14 │ │ │ │ + addne r2, fp, r4, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl r7 │ │ │ │ + addne r2, fp, ip, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, lsl #15 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r1, fp, ip, lsl r7 │ │ │ │ + umullne r2, fp, r4, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3440 @ 0xd70 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, r4, lsr #14 │ │ │ │ + umullne r2, fp, ip, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr #14 │ │ │ │ + addne r2, fp, r4, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #3464 @ 0xd88 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, r4, lsr r7 │ │ │ │ + addne r2, fp, ip, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr fp │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r1, fp, ip, lsr r7 │ │ │ │ + @ instruction: 0x108b2ab4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr #14 │ │ │ │ + @ instruction: 0x108b2abc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, asr fp │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r1, fp, ip, asr #14 │ │ │ │ + addne r2, fp, r4, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2456 @ 0x998 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r1, fp, r4, asr r7 │ │ │ │ + addne r2, fp, ip, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2472 @ 0x9a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr r7 │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #2488 @ 0x9b8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r1, fp, r4, ror #14 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #4064 @ 0xfe0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, fp, ip, ror #14 │ │ │ │ + addne r2, fp, r4, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #4088 @ 0xff8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror r7 │ │ │ │ + addne r2, fp, ip, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r1, fp, ip, ror r7 │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, asr #10 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, fp, r4, lsl #15 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl #15 │ │ │ │ + addne r2, fp, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r8, asr r5 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r1, fp, r4, r7 │ │ │ │ + addne r2, fp, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2192 @ 0x890 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r1, fp, ip, r7 │ │ │ │ + addne r2, fp, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2208 @ 0x8a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr #15 │ │ │ │ + addne r2, fp, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #2224 @ 0x8b0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, lsr #15 │ │ │ │ + addne r2, fp, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1376 @ 0x560 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108b17b4 │ │ │ │ + addne r2, fp, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1384 @ 0x568 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b17bc │ │ │ │ + addne r2, fp, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #1400 @ 0x578 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r1, fp, r4, asr #15 │ │ │ │ + addne r2, fp, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #128 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, ip, asr #15 │ │ │ │ + addne r2, fp, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #136 @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #152 @ 0x98 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r8, lsl r7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, r4, ror #15 │ │ │ │ + addne r2, fp, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror #15 │ │ │ │ + addne r2, fp, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr r7 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl #16 │ │ │ │ + addne r2, fp, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-376] @ 0xfffffe88 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl #16 │ │ │ │ + addne r2, fp, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, fp, r4, lsl r8 │ │ │ │ + addne r2, fp, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl r8 │ │ │ │ + umullne r2, fp, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r0, lsr #16 │ │ │ │ + umullne r2, fp, r8, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r5, [r0, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r1, fp, r8, lsr #16 │ │ │ │ + addne r2, fp, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r5, r8, asr #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, lsr r8 │ │ │ │ + addne r2, fp, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r5, [r0, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r8, lsr r8 │ │ │ │ + @ instruction: 0x108b2bb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r1, fp, r0, asr #16 │ │ │ │ + @ instruction: 0x108b2bb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2888 @ 0xb48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, asr #16 │ │ │ │ + addne r2, fp, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2904 @ 0xb58 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r0, asr r8 │ │ │ │ + addne r2, fp, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsl #29 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r1, fp, r8, asr r8 │ │ │ │ + ldrdne r2, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f06e98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, ror #16 │ │ │ │ + ldrdne r2, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, lsr #29 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r8, ror #16 │ │ │ │ + addne r2, fp, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, fp, r0, ror r8 │ │ │ │ + addne r2, fp, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, ror r8 │ │ │ │ + strdne r2, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r0, lsl #17 │ │ │ │ + strdne r2, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3480] @ 0xfffff268 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, r8, lsl #17 │ │ │ │ + addne r2, fp, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3488] @ 0xfffff260 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, fp, r0, r8 │ │ │ │ + addne r2, fp, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r1, fp, r8, r8 │ │ │ │ + addne r2, fp, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3760 @ 0xeb0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, r0, lsr #17 │ │ │ │ + addne r2, fp, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3768 @ 0xeb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, lsr #17 │ │ │ │ + addne r2, fp, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #3784 @ 0xec8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108b18b0 │ │ │ │ + addne r2, fp, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsr #3 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108b18b8 │ │ │ │ + addne r2, fp, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, asr #17 │ │ │ │ + addne r2, fp, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r0, #24]! │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, r8, asr #17 │ │ │ │ + addne r2, fp, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r1, [fp], r0 │ │ │ │ + addne r2, fp, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2904] @ 0xfffff4a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], r8 │ │ │ │ + addne r2, fp, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2920] @ 0xfffff498 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r0, ror #17 │ │ │ │ + addne r2, fp, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3304 @ 0xce8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, fp, r8, ror #17 │ │ │ │ + addne r2, fp, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], r0 │ │ │ │ + addne r2, fp, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3328 @ 0xd00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r1, [fp], r8 │ │ │ │ + addne r2, fp, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-4040] @ 0xfffff038 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, r0, lsl #18 │ │ │ │ + addne r2, fp, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, lsl #18 │ │ │ │ + addne r2, fp, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-4064] @ 0xfffff020 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r0, lsl r9 │ │ │ │ + addne r2, fp, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, lsr #1 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, r8, lsl r9 │ │ │ │ + umullne r2, fp, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, lsr #18 │ │ │ │ + umullne r2, fp, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #8]! │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r8, lsr #18 │ │ │ │ + addne r2, fp, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1264 @ 0x4f0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, r0, lsr r9 │ │ │ │ + addne r2, fp, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1280 @ 0x500 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, lsr r9 │ │ │ │ + @ instruction: 0x108b2cb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1296 @ 0x510 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r0, asr #18 │ │ │ │ + @ instruction: 0x108b2cb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r1, fp, r8, asr #18 │ │ │ │ + addne r2, fp, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, asr r9 │ │ │ │ + addne r2, fp, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [fp], #2896 @ 0xb50 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r8, asr r9 │ │ │ │ + ldrdne r2, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2176 @ 0x880 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, fp, r0, ror #18 │ │ │ │ + ldrdne r2, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2192 @ 0x890 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, ror #18 │ │ │ │ + addne r2, fp, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #2208 @ 0x8a0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r0, ror r9 │ │ │ │ + addne r2, fp, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, r8, ror r9 │ │ │ │ + strdne r2, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, lsl #19 │ │ │ │ + strdne r2, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #3328 @ 0xd00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r8, lsl #19 │ │ │ │ + addne r2, fp, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #144 @ 0x90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r1, fp, r0, r9 │ │ │ │ + addne r2, fp, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #152 @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, fp, r8, r9 │ │ │ │ + addne r2, fp, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #168 @ 0xa8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, r0, lsr #19 │ │ │ │ + addne r2, fp, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl #6 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, fp, r8, lsr #19 │ │ │ │ + addne r2, fp, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsl r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b19b0 │ │ │ │ + addne r2, fp, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, lsr #6 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108b19b8 │ │ │ │ + addne r2, fp, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #384 @ 0x180 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, r0, asr #19 │ │ │ │ + addne r2, fp, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #400 @ 0x190 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, asr #19 │ │ │ │ + addne r2, fp, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [sl], #416 @ 0x1a0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne r1, [fp], r0 │ │ │ │ + addne r2, fp, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1224] @ 0xfffffb38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r1, [fp], r8 │ │ │ │ + addne r2, fp, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1232] @ 0xfffffb30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, ror #19 │ │ │ │ + addne r2, fp, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r5, #-1248] @ 0xfffffb20 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r1, fp, r8, ror #19 │ │ │ │ + addne r2, fp, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq fp, [r0, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - strdne r1, [fp], r0 │ │ │ │ + addne r2, fp, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r0, ror #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], r8 │ │ │ │ + addne r2, fp, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq fp, [r0, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r1, fp, r0, lsl #20 │ │ │ │ + addne r2, fp, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, fp, r8, lsl #20 │ │ │ │ + addne r2, fp, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1960] @ 0xfffff858 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, lsl sl │ │ │ │ + addne r2, fp, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r8, lsl sl │ │ │ │ + umullne r2, fp, r0, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, r0, lsr #20 │ │ │ │ + umullne r2, fp, r8, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, lsr #20 │ │ │ │ + addne r2, fp, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r0, lsr sl │ │ │ │ + addne r2, fp, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #80 @ 0x50 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, r8, lsr sl │ │ │ │ + @ instruction: 0x108b2db0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #88 @ 0x58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, asr #20 │ │ │ │ + @ instruction: 0x108b2db8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #104 @ 0x68 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, r8, asr #20 │ │ │ │ + addne r2, fp, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3936] @ 0xfffff0a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r1, fp, r0, asr sl │ │ │ │ + addne r2, fp, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3952] @ 0xfffff090 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, asr sl │ │ │ │ + ldrdne r2, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3968] @ 0xfffff080 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r0, ror #20 │ │ │ │ + ldrdne r2, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r6, [r0, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, fp, r8, ror #20 │ │ │ │ + addne r2, fp, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r6, r8, asr #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, ror sl │ │ │ │ + addne r2, fp, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r6, [r0, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r8, ror sl │ │ │ │ + strdne r2, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, ror r2 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r1, fp, r0, lsl #21 │ │ │ │ + strdne r2, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r2, r0, lsl #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, lsl #21 │ │ │ │ + addne r2, fp, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f12290 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r1, fp, r0, sl │ │ │ │ + addne r2, fp, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3672 @ 0xe58 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne r1, fp, r8, sl │ │ │ │ + addne r2, fp, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3696 @ 0xe70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, lsr #21 │ │ │ │ + addne r2, fp, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3712 @ 0xe80 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r8, lsr #21 │ │ │ │ + addne r2, fp, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl sl │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108b1ab0 │ │ │ │ + addne r2, fp, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b1ab8 │ │ │ │ + addne r2, fp, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsr sl │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r0, asr #21 │ │ │ │ + addne r2, fp, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #176 @ 0xb0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, fp, r8, asr #21 │ │ │ │ + addne r2, fp, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #200 @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr #21 │ │ │ │ + addne r2, fp, r4, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [sl], #216 @ 0xd8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #144]! @ 0x90 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #152]! @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror #21 │ │ │ │ + addne r2, fp, ip, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsl #20 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, ror #21 │ │ │ │ + addne r2, fp, r4, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-480] @ 0xfffffe20 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3, #-504] @ 0xfffffe08 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, r4, lsl #22 │ │ │ │ + addne r2, fp, ip, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, fp, ip, lsl #22 │ │ │ │ + addne r2, fp, r4, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #960 @ 0x3c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl fp │ │ │ │ + addne r2, fp, ip, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [fp], #976 @ 0x3d0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, ip, lsl fp │ │ │ │ + umullne r2, fp, r4, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #120]! @ 0x78 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, r4, lsr #22 │ │ │ │ + umullne r2, fp, ip, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr #22 │ │ │ │ + addne r2, fp, r4, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, lsl r8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, lsr fp │ │ │ │ + addne r2, fp, ip, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, ip, lsr fp │ │ │ │ + @ instruction: 0x108b2eb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr #22 │ │ │ │ + @ instruction: 0x108b2ebc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, ip, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, asr #22 │ │ │ │ + addne r2, fp, r4, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, r4, asr fp │ │ │ │ + addne r2, fp, ip, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr fp │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, ror #22 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, fp, ip, ror #22 │ │ │ │ + addne r2, fp, r4, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r1, ip, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror fp │ │ │ │ + addne r2, fp, ip, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, ror fp │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1560] @ 0xfffff9e8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, r4, lsl #23 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl #23 │ │ │ │ + addne r2, fp, r4, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r5, #-1592] @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r1, fp, r4, fp │ │ │ │ + addne r2, fp, ip, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r0, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r1, fp, ip, fp │ │ │ │ + addne r2, fp, r4, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr #23 │ │ │ │ + addne r2, fp, ip, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r0, lsl sp │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, fp, ip, lsr #23 │ │ │ │ + addne r2, fp, r4, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4e298 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108b1bb4 │ │ │ │ + addne r2, fp, ip, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq lr, r4, r0, lsr #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b1bbc │ │ │ │ + addne r2, fp, r4, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq lr, [r4, #32] │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r1, fp, r4, asr #23 │ │ │ │ + addne r2, fp, ip, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-624] @ 0xfffffd90 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r1, fp, ip, asr #23 │ │ │ │ + addne r2, fp, r4, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2096 @ 0x830 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r1, fp, r4, ror #23 │ │ │ │ + addne r2, fp, ip, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2112 @ 0x840 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror #23 │ │ │ │ + addne r2, fp, r4, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #2128 @ 0x850 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r2, fp, ip, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3552 @ 0xde0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r2, fp, r4, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3560 @ 0xde8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl #24 │ │ │ │ + addne r2, fp, ip, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [sl], #3576 @ 0xdf8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl #24 │ │ │ │ + addne r2, fp, r4, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3416] @ 0xfffff2a8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r1, fp, r4, lsl ip │ │ │ │ + addne r2, fp, ip, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3432] @ 0xfffff298 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl ip │ │ │ │ + umullne r2, fp, r4, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r4, #-3448] @ 0xfffff288 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r1, fp, r4, lsr #24 │ │ │ │ + umullne r2, fp, ip, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #496 @ 0x1f0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, ip, lsr #24 │ │ │ │ + addne r2, fp, r4, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #512 @ 0x200 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr ip │ │ │ │ + addne r2, fp, ip, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #528 @ 0x210 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, ip, lsr ip │ │ │ │ + @ instruction: 0x108b2fb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsl #15 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, fp, r4, asr #24 │ │ │ │ + @ instruction: 0x108b2fbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r8, lsl #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr #24 │ │ │ │ + addne r2, fp, r4, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10798 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, r4, asr ip │ │ │ │ + addne r2, fp, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1736 @ 0x6c8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, ip, asr ip │ │ │ │ + ldrdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1744 @ 0x6d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror #24 │ │ │ │ + ldrdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [fp], #1760 @ 0x6e0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, ip, ror #24 │ │ │ │ + addne r2, fp, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2952] @ 0xfffff478 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, r4, ror ip │ │ │ │ + addne r2, fp, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror ip │ │ │ │ + strdne r2, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r5, #-2976] @ 0xfffff460 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, r4, lsl #25 │ │ │ │ + strdne r2, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3400 @ 0xd48 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, ip, lsl #25 │ │ │ │ + addne r3, fp, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3408 @ 0xd50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, fp, r4, ip │ │ │ │ + addne r3, fp, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #3424 @ 0xd60 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r1, fp, ip, ip │ │ │ │ + addne r3, fp, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, fp, r4, lsr #25 │ │ │ │ + addne r3, fp, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #192 @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr #25 │ │ │ │ + addne r3, fp, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r2, ip, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108b1cb4 │ │ │ │ + addne r3, fp, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #112 @ 0x70 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108b1cbc │ │ │ │ + addne r3, fp, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #128 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr #25 │ │ │ │ + addne r3, fp, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r9, [r9], #144 @ 0x90 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, asr #25 │ │ │ │ + addne r3, fp, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1552 @ 0x610 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r3, fp, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1568 @ 0x620 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r3, fp, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #1584 @ 0x630 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, ror #25 │ │ │ │ + addne r3, fp, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, fp, ip, ror #25 │ │ │ │ + addne r3, fp, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #3984 @ 0xf90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r3, fp, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [sl], #4000 @ 0xfa0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r3, fp, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r1, fp, r4, lsl #26 │ │ │ │ + addne r3, fp, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1032] @ 0xfffffbf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl #26 │ │ │ │ + addne r3, fp, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r4, #-1048] @ 0xfffffbe8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r1, fp, r4, lsl sp │ │ │ │ + addne r3, fp, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1808 @ 0x710 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r1, fp, ip, lsl sp │ │ │ │ + umullne r3, fp, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1816 @ 0x718 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr #26 │ │ │ │ + umullne r3, fp, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #1832 @ 0x728 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, ip, lsr #26 │ │ │ │ + addne r3, fp, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r1, fp, r4, lsr sp │ │ │ │ + addne r3, fp, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1544 @ 0x608 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr sp │ │ │ │ + strhne r3, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [r9], #1560 @ 0x618 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, r4, asr #26 │ │ │ │ + strhne r3, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-256] @ 0xffffff00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r1, fp, ip, asr #26 │ │ │ │ + addne r3, fp, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-280] @ 0xfffffee8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr sp │ │ │ │ + addne r3, fp, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4, #-296] @ 0xfffffed8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, ip, asr sp │ │ │ │ + ldrdne r3, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, ror r0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r1, fp, r4, ror #26 │ │ │ │ + ldrdne r3, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f10090 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror #26 │ │ │ │ + addne r3, fp, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r0, r0, lsr #1 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, r4, ror sp │ │ │ │ + addne r3, fp, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r1, [r1, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, fp, ip, ror sp │ │ │ │ + strdne r3, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl #28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl #27 │ │ │ │ + strdne r3, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r0, lsl lr │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl #27 │ │ │ │ + addne r3, fp, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r1, fp, r4, sp │ │ │ │ + addne r3, fp, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2000 @ 0x7d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, fp, ip, sp │ │ │ │ + addne r3, fp, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [fp], #2016 @ 0x7e0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, r4, lsr #27 │ │ │ │ + addne r3, fp, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11c98 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r1, fp, ip, lsr #27 │ │ │ │ + addne r3, fp, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #25 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b1db4 │ │ │ │ + addne r3, fp, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r1, [r1, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - @ instruction: 0x108b1dbc │ │ │ │ + addne r3, fp, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, asr r0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, fp, r4, asr #27 │ │ │ │ + addne r3, fp, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, rrx │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr #27 │ │ │ │ + addne r3, fp, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r0, ror r0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r3, fp, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r8, [r0, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r3, fp, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r8, r0, ror #21 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror #27 │ │ │ │ + addne r3, fp, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq r8, [r0, #160]! @ 0xa0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, ip, ror #27 │ │ │ │ + addne r3, fp, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsl #5 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r3, fp, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01f11298 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r3, fp, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r1, r8, lsr #5 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, r4, lsl #28 │ │ │ │ + addne r3, fp, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2576 @ 0xa10 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r1, fp, ip, lsl #28 │ │ │ │ + addne r3, fp, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl lr │ │ │ │ + addne r3, fp, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r1, [fp], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl lr │ │ │ │ + umullne r3, fp, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, ror #17 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, fp, r4, lsr #28 │ │ │ │ + umullne r3, fp, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r0, #136]! @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsr #28 │ │ │ │ + addne r3, fp, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r8, lsl #18 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, r4, lsr lr │ │ │ │ + addne r3, fp, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, asr #3 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r1, fp, ip, lsr lr │ │ │ │ + @ instruction: 0x108b31b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r0, #24]! │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, asr #28 │ │ │ │ + @ instruction: 0x108b31bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sp, r8, ror #3 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, ip, asr #28 │ │ │ │ + addne r3, fp, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2776 @ 0xad8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r1, fp, r4, asr lr │ │ │ │ + addne r3, fp, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, asr lr │ │ │ │ + ldrdne r3, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [sl], #2816 @ 0xb00 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, r4, ror #28 │ │ │ │ + ldrdne r3, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, lsr r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror #28 │ │ │ │ + addne r3, fp, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, ror lr │ │ │ │ + addne r3, fp, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq ip, r0, asr r0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, ip, ror lr │ │ │ │ + strdne r3, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3864 @ 0xf18 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r1, fp, r4, lsl #29 │ │ │ │ + strdne r3, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3888 @ 0xf30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl #29 │ │ │ │ + addne r3, fp, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sl, [sl], #3904 @ 0xf40 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - umullne r1, fp, r4, lr │ │ │ │ + addne r3, fp, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-4008] @ 0xfffff058 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - umullne r1, fp, ip, lr │ │ │ │ + addne r3, fp, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr #29 │ │ │ │ + addne r3, fp, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r1, fp, ip, lsr #29 │ │ │ │ + addne r3, fp, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2784 @ 0xae0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108b1eb4 │ │ │ │ + addne r3, fp, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b1ebc │ │ │ │ + addne r3, fp, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sl], #2808 @ 0xaf8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, asr #29 │ │ │ │ + addne r3, fp, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2432 @ 0x980 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, ip, asr #29 │ │ │ │ + addne r3, fp, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2440 @ 0x988 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], r4 │ │ │ │ + addne r3, fp, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [r9], #2456 @ 0x998 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne r1, [fp], ip │ │ │ │ + addne r3, fp, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r1, fp, r4, ror #29 │ │ │ │ + addne r3, fp, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, ror #29 │ │ │ │ + addne r3, fp, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq r4, ip, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r1, [fp], r4 │ │ │ │ + addne r3, fp, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr #28 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r1, [fp], ip │ │ │ │ + addne r3, fp, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, lsr lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsl #30 │ │ │ │ + addne r3, fp, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq sl, r0, asr #28 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, ip, lsl #30 │ │ │ │ + addne r3, fp, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #224 @ 0xe0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r1, fp, r4, lsl pc │ │ │ │ + addne r3, fp, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #240 @ 0xf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, ip, lsl pc │ │ │ │ + umullne r3, fp, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r8, [r9], #256 @ 0x100 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r1, fp, r4, lsr #30 │ │ │ │ + umullne r3, fp, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-32] @ 0xffffffe0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, fp, ip, lsr #30 │ │ │ │ + addne r3, fp, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-40] @ 0xffffffd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r4, lsr pc │ │ │ │ + addne r3, fp, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r4, #-56] @ 0xffffffc8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, ip, lsr pc │ │ │ │ + @ instruction: 0x108b32b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, r4, asr #30 │ │ │ │ + @ instruction: 0x108b32bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3752 @ 0xea8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r6, [r9], #3768 @ 0xeb8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r8, asr sl │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r1, fp, r8, asr pc │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror #20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, ror #30 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r3, r0, ror sl │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r1, fp, r8, ror #30 │ │ │ │ + addne r3, fp, r0, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2496 @ 0x9c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r1, fp, r0, ror pc │ │ │ │ + addne r3, fp, r8, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r8, ror pc │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r0, [fp], #2520 @ 0x9d8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r1, fp, r0, lsl #31 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3496 @ 0xda8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r1, fp, r8, lsl #31 │ │ │ │ + addne r3, fp, r0, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3512 @ 0xdb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r1, fp, r0, pc @ │ │ │ │ + addne r3, fp, r8, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r1, fp, r8, pc @ │ │ │ │ + addne r3, fp, r0, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3816 @ 0xee8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, lsr #31 │ │ │ │ + addne r3, fp, r8, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ eorseq r2, lr, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r1, fp, r8, lsr #31 │ │ │ │ + addne r3, fp, r0, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #960 @ 0x3c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b1fb0 │ │ │ │ + addne r3, fp, r8, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2152 @ 0x868 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b1fb8 │ │ │ │ + addne r3, fp, r0, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2176 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, asr #31 │ │ │ │ + addne r3, fp, r8, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4, #128] @ 0x80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r1, fp, r8, asr #31 │ │ │ │ + addne r3, fp, r0, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r1, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4d090 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r1, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r1, fp, r0, ror #31 │ │ │ │ + addne r3, fp, r8, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #13 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r1, fp, r8, ror #31 │ │ │ │ + addne r3, fp, r0, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4d698 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r1, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1216 @ 0x4c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r1, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1224 @ 0x4c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0 │ │ │ │ + addne r3, fp, r8, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #3 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r2, fp, r8 │ │ │ │ + addne r3, fp, r0, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4d190 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl r0 │ │ │ │ + addne r3, fp, r8, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1144 @ 0x478 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl r0 │ │ │ │ + umullne r3, fp, r0, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1176 @ 0x498 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #32 │ │ │ │ + umullne r3, fp, r8, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2552 @ 0x9f8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #32 │ │ │ │ + addne r3, fp, r0, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr r0 │ │ │ │ + addne r3, fp, r8, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3944 @ 0xf68 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr r0 │ │ │ │ + @ instruction: 0x108b33b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #32 │ │ │ │ + @ instruction: 0x108b33b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #32 │ │ │ │ + addne r3, fp, r0, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr r0 │ │ │ │ + addne r3, fp, r8, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, asr #30 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r2, fp, r8, asr r0 │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, ror #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, rrx │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2808 @ 0xaf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r8, rrx │ │ │ │ + addne r3, fp, r0, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2824 @ 0xb08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror r0 │ │ │ │ + addne r3, fp, r8, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsr #13 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, fp, r8, ror r0 │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #1 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1656 @ 0x678 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, fp, r8, lsl #1 │ │ │ │ + addne r3, fp, r0, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1672 @ 0x688 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, r0 │ │ │ │ + addne r3, fp, r8, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1744 @ 0x6d0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r2, fp, r8, r0 │ │ │ │ + addne r3, fp, r0, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1760 @ 0x6e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #1 │ │ │ │ + addne r3, fp, r8, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr r6 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #1 │ │ │ │ + addne r3, fp, r0, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strhne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2296 @ 0x8f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #1 │ │ │ │ + addne r3, fp, r8, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #1 │ │ │ │ + addne r3, fp, r0, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3392 @ 0xd40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #288 @ 0x120 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #312 @ 0x138 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #1 │ │ │ │ + addne r3, fp, r8, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2472 @ 0x9a8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #1 │ │ │ │ + addne r3, fp, r0, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2496 @ 0x9c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #224 @ 0xe0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #248 @ 0xf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #2 │ │ │ │ + addne r3, fp, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r4, #224] @ 0xe0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r2, fp, r8, lsl #2 │ │ │ │ + addne r3, fp, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, ror #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl r1 │ │ │ │ + addne r3, fp, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4d898 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, fp, r8, lsl r1 │ │ │ │ + umullne r3, fp, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #2 │ │ │ │ + umullne r3, fp, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1688 @ 0x698 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r2, fp, r8, lsr #2 │ │ │ │ + addne r3, fp, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, lsr pc │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr r1 │ │ │ │ + addne r3, fp, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr r1 │ │ │ │ + @ instruction: 0x108b34b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #40 @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #2 │ │ │ │ + @ instruction: 0x108b34b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr r5 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #2 │ │ │ │ + addne r3, fp, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr r1 │ │ │ │ + addne r3, fp, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r4, #224] @ 0xe0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r2, fp, r8, asr r1 │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, lsr #30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #2 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1992 @ 0x7c8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #2 │ │ │ │ + addne r3, fp, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2040 @ 0x7f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror r1 │ │ │ │ + addne r3, fp, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r2, fp, r8, ror r1 │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #3 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #952 @ 0x3b8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #3 │ │ │ │ + addne r3, fp, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #992 @ 0x3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, r1 │ │ │ │ + addne r3, fp, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #576 @ 0x240 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - umullne r2, fp, r8, r1 │ │ │ │ + addne r3, fp, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #632 @ 0x278 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #3 │ │ │ │ + addne r3, fp, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3928 @ 0xf58 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #3 │ │ │ │ + addne r3, fp, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3976 @ 0xf88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b21b0 │ │ │ │ + addne r3, fp, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r4, #240] @ 0xf0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108b21b8 │ │ │ │ + addne r3, fp, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r4, #248] @ 0xf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #3 │ │ │ │ + addne r3, fp, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #9 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #3 │ │ │ │ + addne r3, fp, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4, #64] @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, ror r6 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, lsr #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #3 │ │ │ │ + addne r3, fp, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2448 @ 0x990 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #3 │ │ │ │ + addne r3, fp, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2488 @ 0x9b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3560 @ 0xde8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3600 @ 0xe10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #4 │ │ │ │ + addne r3, fp, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #848 @ 0x350 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #4 │ │ │ │ + addne r3, fp, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #888 @ 0x378 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl r2 │ │ │ │ + addne r3, fp, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, lsr #24 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl r2 │ │ │ │ + umullne r3, fp, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, asr #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #4 │ │ │ │ + umullne r3, fp, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8 @ │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #4 │ │ │ │ + addne r3, fp, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r0, ror #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr r2 │ │ │ │ + addne r3, fp, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3616 @ 0xe20 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r2, fp, r8, lsr r2 │ │ │ │ + @ instruction: 0x108b35b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3672 @ 0xe58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #4 │ │ │ │ + @ instruction: 0x108b35b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #4 │ │ │ │ + addne r3, fp, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr r2 │ │ │ │ + addne r3, fp, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #744 @ 0x2e8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r2, fp, r8, asr r2 │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #792 @ 0x318 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #4 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2384 @ 0x950 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #4 │ │ │ │ + addne r3, fp, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2432 @ 0x980 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror r2 │ │ │ │ + addne r3, fp, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, ror r2 │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1568 @ 0x620 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #5 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #5 │ │ │ │ + addne r3, fp, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, r2 │ │ │ │ + addne r3, fp, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3784 @ 0xec8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - umullne r2, fp, r8, r2 │ │ │ │ + addne r3, fp, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3824 @ 0xef0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #5 │ │ │ │ + addne r3, fp, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2576 @ 0xa10 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #5 │ │ │ │ + addne r3, fp, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2616 @ 0xa38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b22b0 │ │ │ │ + addne r3, fp, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #56 @ 0x38 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - @ instruction: 0x108b22b8 │ │ │ │ + addne r3, fp, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #112 @ 0x70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #5 │ │ │ │ + addne r3, fp, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #368 @ 0x170 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r2, fp, r8, asr #5 │ │ │ │ + addne r3, fp, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #424 @ 0x1a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3160 @ 0xc58 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3208 @ 0xc88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #5 │ │ │ │ + addne r3, fp, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #5 │ │ │ │ + addne r3, fp, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, ror pc │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, lsr #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #6 │ │ │ │ + addne r3, fp, r8, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1072 @ 0x430 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #6 │ │ │ │ + addne r3, fp, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1112 @ 0x458 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl r3 │ │ │ │ + addne r3, fp, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #10 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl r3 │ │ │ │ + umullne r3, fp, r0, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #6 │ │ │ │ + umullne r3, fp, r8, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #0, 26 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #6 │ │ │ │ + addne r3, fp, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr r3 │ │ │ │ + addne r3, fp, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1784 @ 0x6f8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr r3 │ │ │ │ + @ instruction: 0x108b36b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1824 @ 0x720 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #6 │ │ │ │ + @ instruction: 0x108b36b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #24] │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #6 │ │ │ │ + addne r3, fp, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr r3 │ │ │ │ + addne r3, fp, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r2, fp, r8, asr r3 │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #6 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #80] @ 0x50 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #6 │ │ │ │ + addne r3, fp, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror r3 │ │ │ │ + addne r3, fp, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3528 @ 0xdc8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r2, fp, r8, ror r3 │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3576 @ 0xdf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #7 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #2 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #7 │ │ │ │ + addne r3, fp, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr #2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, r3 │ │ │ │ + addne r3, fp, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #264 @ 0x108 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r2, fp, r8, r3 │ │ │ │ + addne r3, fp, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #296 @ 0x128 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #7 │ │ │ │ + addne r3, fp, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #7 │ │ │ │ + addne r3, fp, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1536 @ 0x600 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b23b0 │ │ │ │ + addne r3, fp, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1880 @ 0x758 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - @ instruction: 0x108b23b8 │ │ │ │ + addne r3, fp, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1928 @ 0x788 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #7 │ │ │ │ + addne r3, fp, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3400 @ 0xd48 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #7 │ │ │ │ + addne r3, fp, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1944 @ 0x798 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1984 @ 0x7c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #7 │ │ │ │ + addne r3, fp, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2856 @ 0xb28 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #7 │ │ │ │ + addne r3, fp, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2896 @ 0xb50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #8 │ │ │ │ + addne r3, fp, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #8 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r2, fp, r8, lsl #8 │ │ │ │ + addne r3, fp, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #56 @ 0x38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl r4 │ │ │ │ + addne r3, fp, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #440 @ 0x1b8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl r4 │ │ │ │ + umullne r3, fp, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #8 │ │ │ │ + umullne r3, fp, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2872 @ 0xb38 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #8 │ │ │ │ + addne r3, fp, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2912 @ 0xb60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr r4 │ │ │ │ + addne r3, fp, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #128 @ 0x80 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r2, fp, r8, lsr r4 │ │ │ │ + @ instruction: 0x108b37b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #176 @ 0xb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #8 │ │ │ │ + @ instruction: 0x108b37b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr r8 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ - addne r2, fp, r8, asr #8 │ │ │ │ + addne r3, fp, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl #17 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr r4 │ │ │ │ + addne r3, fp, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr #4 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, asr r4 │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror #4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #8 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2280 @ 0x8e8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #8 │ │ │ │ + addne r3, fp, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2312 @ 0x908 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror r4 │ │ │ │ + addne r3, fp, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, ror r4 │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #9 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2312 @ 0x908 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #9 │ │ │ │ + addne r3, fp, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2360 @ 0x938 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, r4 │ │ │ │ + addne r3, fp, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #600 @ 0x258 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r2, fp, r8, r4 │ │ │ │ + addne r3, fp, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #640 @ 0x280 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #9 │ │ │ │ + addne r3, fp, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2816 @ 0xb00 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #9 │ │ │ │ + addne r3, fp, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2856 @ 0xb28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b24b0 │ │ │ │ + addne r3, fp, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #832 @ 0x340 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x108b24b8 │ │ │ │ + addne r3, fp, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #888 @ 0x378 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #9 │ │ │ │ + addne r3, fp, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #312 @ 0x138 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #9 │ │ │ │ + addne r3, fp, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #352 @ 0x160 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2752 @ 0xac0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #9 │ │ │ │ + addne r3, fp, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, asr #28 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #9 │ │ │ │ + addne r3, fp, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, ror lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3832 @ 0xef8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3888 @ 0xf30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #10 │ │ │ │ + addne r3, fp, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4cc90 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #10 │ │ │ │ + addne r3, fp, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r4, #192] @ 0xc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl r5 │ │ │ │ + addne r3, fp, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2504 @ 0x9c8 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r2, fp, r8, lsl r5 │ │ │ │ + umullne r3, fp, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2560 @ 0xa00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #10 │ │ │ │ + umullne r3, fp, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1328 @ 0x530 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #10 │ │ │ │ + addne r3, fp, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1360 @ 0x550 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr r5 │ │ │ │ + addne r3, fp, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #168 @ 0xa8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr r5 │ │ │ │ + @ instruction: 0x108b38b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #208 @ 0xd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #10 │ │ │ │ + @ instruction: 0x108b38b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr #9 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #10 │ │ │ │ + addne r3, fp, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #64] @ 0x40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr r5 │ │ │ │ + addne r3, fp, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, asr r5 │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1312 @ 0x520 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #10 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3264 @ 0xcc0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #10 │ │ │ │ + addne r3, fp, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror r5 │ │ │ │ + addne r3, fp, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3592 @ 0xe08 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, ror r5 │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3632 @ 0xe30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #11 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #112] @ 0x70 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #11 │ │ │ │ + addne r3, fp, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl r8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, r5 │ │ │ │ + addne r3, fp, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1552 @ 0x610 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - umullne r2, fp, r8, r5 │ │ │ │ + addne r3, fp, r0, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1584 @ 0x630 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #11 │ │ │ │ + addne r3, fp, r8, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3408 @ 0xd50 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #11 │ │ │ │ + addne r3, fp, r0, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3448 @ 0xd78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b25b0 │ │ │ │ + addne r3, fp, r8, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #4048 @ 0xfd0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108b25b8 │ │ │ │ + addne r3, fp, r0, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #4088 @ 0xff8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #11 │ │ │ │ + addne r3, fp, r8, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #7 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #11 │ │ │ │ + addne r3, fp, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #752 @ 0x2f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #11 │ │ │ │ + addne r3, fp, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl r4 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #11 │ │ │ │ + addne r3, fp, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #12 │ │ │ │ + addne r3, fp, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #12 │ │ │ │ + addne r3, fp, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl r6 │ │ │ │ + addne r3, fp, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #128] @ 0x80 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl r6 │ │ │ │ + umullne r3, fp, r0, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #136] @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #12 │ │ │ │ + umullne r3, fp, r8, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1160 @ 0x488 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #12 │ │ │ │ + addne r3, fp, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1200 @ 0x4b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr r6 │ │ │ │ + addne r3, fp, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1368 @ 0x558 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr r6 │ │ │ │ + @ instruction: 0x108b39b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1408 @ 0x580 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #12 │ │ │ │ + @ instruction: 0x108b39b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1192 @ 0x4a8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #12 │ │ │ │ + addne r3, fp, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1232 @ 0x4d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr r6 │ │ │ │ + addne r3, fp, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, ror r5 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r2, fp, r8, asr r6 │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ eorseq r2, lr, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #12 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #12 │ │ │ │ + addne r3, fp, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3688 @ 0xe68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror r6 │ │ │ │ + addne r3, fp, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2760 @ 0xac8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, fp, r8, ror r6 │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #13 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr r3 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #13 │ │ │ │ + addne r3, fp, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr r3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, r6 │ │ │ │ + addne r3, fp, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2696 @ 0xa88 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - umullne r2, fp, r8, r6 │ │ │ │ + addne r3, fp, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2736 @ 0xab0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #13 │ │ │ │ + addne r3, fp, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #656 @ 0x290 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #13 │ │ │ │ + addne r3, fp, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b26b0 │ │ │ │ + addne r3, fp, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #496 @ 0x1f0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108b26b8 │ │ │ │ + addne r3, fp, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #536 @ 0x218 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #13 │ │ │ │ + addne r3, fp, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1920 @ 0x780 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r2, fp, r8, asr #13 │ │ │ │ + addne r3, fp, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1976 @ 0x7b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3688 @ 0xe68 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3728 @ 0xe90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #13 │ │ │ │ + addne r3, fp, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3296 @ 0xce0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r2, fp, r8, ror #13 │ │ │ │ + addne r3, fp, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3352 @ 0xd18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #552 @ 0x228 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #584 @ 0x248 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #14 │ │ │ │ + addne r3, fp, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2328 @ 0x918 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #14 │ │ │ │ + addne r3, fp, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2368 @ 0x940 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl r7 │ │ │ │ + addne r3, fp, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3016 @ 0xbc8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl r7 │ │ │ │ + umullne r3, fp, r0, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3056 @ 0xbf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #14 │ │ │ │ + umullne r3, fp, r8, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1600 @ 0x640 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #14 │ │ │ │ + addne r3, fp, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1640 @ 0x668 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr r7 │ │ │ │ + addne r3, fp, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1688 @ 0x698 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr r7 │ │ │ │ + @ instruction: 0x108b3ab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1728 @ 0x6c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #14 │ │ │ │ + @ instruction: 0x108b3ab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror #6 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r2, fp, r8, asr #14 │ │ │ │ + addne r3, fp, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr r7 │ │ │ │ + addne r3, fp, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r2, fp, r8, asr r7 │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #0, 24 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #14 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #14 │ │ │ │ + addne r3, fp, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #4032 @ 0xfc0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror r7 │ │ │ │ + addne r3, fp, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3144 @ 0xc48 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r2, fp, r8, ror r7 │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3184 @ 0xc70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #15 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4, #112] @ 0x70 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #15 │ │ │ │ + addne r3, fp, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, r7 │ │ │ │ + addne r3, fp, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne r2, fp, r8, r7 │ │ │ │ + addne r3, fp, r0, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #520 @ 0x208 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #15 │ │ │ │ + addne r3, fp, r8, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #3 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #15 │ │ │ │ + addne r3, fp, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr #3 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b27b0 │ │ │ │ + addne r3, fp, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3840 @ 0xf00 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108b27b8 │ │ │ │ + addne r3, fp, r0, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #15 │ │ │ │ + addne r3, fp, r8, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1376 @ 0x560 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #15 │ │ │ │ + addne r3, fp, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1416 @ 0x588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1472 @ 0x5c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #15 │ │ │ │ + addne r3, fp, r8, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2672 @ 0xa70 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #15 │ │ │ │ + addne r3, fp, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2704 @ 0xa90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsr r7 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #16 │ │ │ │ + addne r3, fp, r8, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl #16 │ │ │ │ + addne r3, fp, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl r8 │ │ │ │ + addne r3, fp, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8 @ │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ - addne r2, fp, r8, lsl r8 │ │ │ │ + umullne r3, fp, r0, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, lsr r6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #16 │ │ │ │ + umullne r3, fp, r8, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #648 @ 0x288 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #16 │ │ │ │ + addne r3, fp, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr r8 │ │ │ │ + addne r3, fp, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #192 @ 0xc0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr r8 │ │ │ │ + @ instruction: 0x108b3bb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #216 @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #16 │ │ │ │ + @ instruction: 0x108b3bb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #376 @ 0x178 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #16 │ │ │ │ + addne r3, fp, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #408 @ 0x198 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr r8 │ │ │ │ + addne r3, fp, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2192 @ 0x890 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r2, fp, r8, asr r8 │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2216 @ 0x8a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #16 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #16 │ │ │ │ + addne r3, fp, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #968 @ 0x3c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror r8 │ │ │ │ + addne r3, fp, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r2, fp, r8, ror r8 │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3768 @ 0xeb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #17 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #8] │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl #17 │ │ │ │ + addne r3, fp, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, r8 │ │ │ │ + addne r3, fp, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3904 @ 0xf40 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r2, fp, r8, r8 │ │ │ │ + addne r3, fp, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3928 @ 0xf58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #17 │ │ │ │ + addne r3, fp, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3464 @ 0xd88 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r2, fp, r8, lsr #17 │ │ │ │ + addne r3, fp, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3480 @ 0xd98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b28b0 │ │ │ │ + addne r3, fp, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1056 @ 0x420 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - @ instruction: 0x108b28b8 │ │ │ │ + addne r3, fp, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1088 @ 0x440 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #17 │ │ │ │ + addne r3, fp, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #104] @ 0x68 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r2, fp, r8, asr #17 │ │ │ │ + addne r3, fp, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsr #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, lsr #29 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, asr #29 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #17 │ │ │ │ + addne r3, fp, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r2, fp, r8, ror #17 │ │ │ │ + addne r3, fp, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #8] │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #18 │ │ │ │ + addne r3, fp, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1040 @ 0x410 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, fp, r8, lsl #18 │ │ │ │ + addne r3, fp, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1056 @ 0x420 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl r9 │ │ │ │ + addne r3, fp, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #424 @ 0x1a8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl r9 │ │ │ │ + umullne r3, fp, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #464 @ 0x1d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #18 │ │ │ │ + umullne r3, fp, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1840 @ 0x730 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #18 │ │ │ │ + addne r3, fp, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1864 @ 0x748 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr r9 │ │ │ │ + addne r3, fp, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1584 @ 0x630 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr r9 │ │ │ │ + @ instruction: 0x108b3cb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1616 @ 0x650 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #18 │ │ │ │ + @ instruction: 0x108b3cb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r0, lsl r7 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #18 │ │ │ │ + addne r3, fp, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, lsr r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr r9 │ │ │ │ + addne r3, fp, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #976 @ 0x3d0 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r2, fp, r8, asr r9 │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1024 @ 0x400 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #18 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, lsr #11 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #18 │ │ │ │ + addne r3, fp, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, asr #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror r9 │ │ │ │ + addne r3, fp, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, asr #12 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r2, fp, r8, ror r9 │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, ror #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #19 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3504 @ 0xdb0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #19 │ │ │ │ + addne r3, fp, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, r9 │ │ │ │ + addne r3, fp, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne r2, fp, r8, r9 │ │ │ │ + addne r3, fp, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #19 │ │ │ │ + addne r3, fp, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2192 @ 0x890 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #19 │ │ │ │ + addne r3, fp, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2224 @ 0x8b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b29b0 │ │ │ │ + addne r3, fp, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1816 @ 0x718 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - @ instruction: 0x108b29b8 │ │ │ │ + addne r3, fp, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1864 @ 0x748 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #19 │ │ │ │ + addne r3, fp, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3016 @ 0xbc8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, fp, r8, asr #19 │ │ │ │ + addne r3, fp, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3056 @ 0xbf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, lsl #28 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, lsr lr │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #19 │ │ │ │ + addne r3, fp, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #19 │ │ │ │ + addne r3, fp, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1456 @ 0x5b0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1480 @ 0x5c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #20 │ │ │ │ + addne r3, fp, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1008 @ 0x3f0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl #20 │ │ │ │ + addne r3, fp, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1040 @ 0x410 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl sl │ │ │ │ + addne r3, fp, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #328 @ 0x148 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl sl │ │ │ │ + umullne r3, fp, r0, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #360 @ 0x168 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #20 │ │ │ │ + umullne r3, fp, r8, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #20 │ │ │ │ + addne r3, fp, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2256 @ 0x8d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr sl │ │ │ │ + addne r3, fp, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #112 @ 0x70 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr sl │ │ │ │ + @ instruction: 0x108b3db0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #152 @ 0x98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #20 │ │ │ │ + @ instruction: 0x108b3db8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #20 │ │ │ │ + addne r3, fp, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2680 @ 0xa78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr sl │ │ │ │ + addne r3, fp, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, lsl #29 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r2, fp, r8, asr sl │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4ce98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #20 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3112 @ 0xc28 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #20 │ │ │ │ + addne r3, fp, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3144 @ 0xc48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror sl │ │ │ │ + addne r3, fp, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #4040 @ 0xfc8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, fp, r8, ror sl │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #21 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2000 @ 0x7d0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #21 │ │ │ │ + addne r3, fp, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2040 @ 0x7f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, sl │ │ │ │ + addne r3, fp, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3992 @ 0xf98 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - umullne r2, fp, r8, sl │ │ │ │ + addne r3, fp, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #4024 @ 0xfb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #21 │ │ │ │ + addne r3, fp, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1288 @ 0x508 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #21 │ │ │ │ + addne r3, fp, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1312 @ 0x520 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b2ab0 │ │ │ │ + addne r3, fp, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4d590 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x108b2ab8 │ │ │ │ + addne r3, fp, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4, #88] @ 0x58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #21 │ │ │ │ + addne r3, fp, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r4, #216] @ 0xd8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #21 │ │ │ │ + addne r3, fp, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r4, #216] @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #904 @ 0x388 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #21 │ │ │ │ + addne r3, fp, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #5 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #21 │ │ │ │ + addne r3, fp, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq sp, [r4, #40] @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr r1 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror r1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #22 │ │ │ │ + addne r3, fp, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1880 @ 0x758 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl #22 │ │ │ │ + addne r3, fp, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1904 @ 0x770 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl fp │ │ │ │ + addne r3, fp, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, lsl #26 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl fp │ │ │ │ + umullne r3, fp, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, lsr #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #22 │ │ │ │ + umullne r3, fp, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl #6 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #22 │ │ │ │ + addne r3, fp, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #6 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr fp │ │ │ │ + addne r3, fp, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, lsr #27 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr fp │ │ │ │ + @ instruction: 0x108b3eb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, asr #27 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #22 │ │ │ │ + @ instruction: 0x108b3eb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr r0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #22 │ │ │ │ + addne r3, fp, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr #32 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr fp │ │ │ │ + addne r3, fp, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl r2 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r2, fp, r8, asr fp │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr r2 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #22 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #792 @ 0x318 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #22 │ │ │ │ + addne r3, fp, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #816 @ 0x330 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror fp │ │ │ │ + addne r3, fp, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3360 @ 0xd20 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r2, fp, r8, ror fp │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3384 @ 0xd38 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #23 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr #11 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl #23 │ │ │ │ + addne r3, fp, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, fp │ │ │ │ + addne r3, fp, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3464 @ 0xd88 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne r2, fp, r8, fp │ │ │ │ + addne r3, fp, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3488 @ 0xda0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #23 │ │ │ │ + addne r3, fp, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, fp, r8, lsr #23 │ │ │ │ + addne r3, fp, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b2bb0 │ │ │ │ + addne r3, fp, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsl #15 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108b2bb8 │ │ │ │ + addne r3, fp, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr #15 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #23 │ │ │ │ + addne r3, fp, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3752 @ 0xea8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #23 │ │ │ │ + addne r3, fp, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3776 @ 0xec0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #23 │ │ │ │ + addne r3, fp, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, lsr #16 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #23 │ │ │ │ + addne r3, fp, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, asr #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r3, fp, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsr r6 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r3, fp, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr #12 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #24 │ │ │ │ + addne r3, fp, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2632 @ 0xa48 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl #24 │ │ │ │ + addne r3, fp, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2656 @ 0xa60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl ip │ │ │ │ + addne r3, fp, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1328 @ 0x530 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl ip │ │ │ │ + umullne r3, fp, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1352 @ 0x548 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #24 │ │ │ │ + umullne r3, fp, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1776 @ 0x6f0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #24 │ │ │ │ + addne r3, fp, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1800 @ 0x708 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr ip │ │ │ │ + addne r3, fp, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3256 @ 0xcb8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr ip │ │ │ │ + @ instruction: 0x108b3fb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3280 @ 0xcd0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #24 │ │ │ │ + @ instruction: 0x108b3fb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1104 @ 0x450 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #24 │ │ │ │ + addne r3, fp, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1128 @ 0x468 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr ip │ │ │ │ + addne r3, fp, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r2, fp, r8, asr ip │ │ │ │ + ldrdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #8, 30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #24 │ │ │ │ + ldrdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #904 @ 0x388 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #24 │ │ │ │ + addne r3, fp, r0, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #936 @ 0x3a8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror ip │ │ │ │ + addne r3, fp, r8, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror #14 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r2, fp, r8, ror ip │ │ │ │ + strdne r3, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror r7 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #25 │ │ │ │ + strdne r3, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2720 @ 0xaa0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl #25 │ │ │ │ + addne r4, fp, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2744 @ 0xab8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, ip │ │ │ │ + addne r4, fp, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4] │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne r2, fp, r8, ip │ │ │ │ + addne r4, fp, r0, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #25 │ │ │ │ + addne r4, fp, r8, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4d290 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ - addne r2, fp, r8, lsr #25 │ │ │ │ + addne r4, fp, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #32] │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b2cb0 │ │ │ │ + addne r4, fp, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #984 @ 0x3d8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - @ instruction: 0x108b2cb8 │ │ │ │ + addne r4, fp, r0, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #25 │ │ │ │ + addne r4, fp, r8, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r4, #176] @ 0xb0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #25 │ │ │ │ + addne r4, fp, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, lsl ip │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2104 @ 0x838 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2136 @ 0x858 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #25 │ │ │ │ + addne r4, fp, r8, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #232 @ 0xe8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #25 │ │ │ │ + addne r4, fp, r0, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #272 @ 0x110 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r4, fp, r8, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, asr ip │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, lsl #25 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #26 │ │ │ │ + addne r4, fp, r8, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, lsr sp │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl #26 │ │ │ │ + addne r4, fp, r0, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, asr #26 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl sp │ │ │ │ + addne r4, fp, r8, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl sp │ │ │ │ + umullne r4, fp, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #26 │ │ │ │ + umullne r4, fp, r8, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3072 @ 0xc00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #26 │ │ │ │ + addne r4, fp, r0, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr sp │ │ │ │ + addne r4, fp, r8, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2056 @ 0x808 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr sp │ │ │ │ + strhne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2088 @ 0x828 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #26 │ │ │ │ + strhne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2912 @ 0xb60 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #26 │ │ │ │ + addne r4, fp, r0, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr sp │ │ │ │ + addne r4, fp, r8, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #96] @ 0x60 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r2, fp, r8, asr sp │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror #13 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #26 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #26 │ │ │ │ + addne r4, fp, r0, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror sp │ │ │ │ + addne r4, fp, r8, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2240 @ 0x8c0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, ror sp │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2264 @ 0x8d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #27 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3312 @ 0xcf0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl #27 │ │ │ │ + addne r4, fp, r0, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3344 @ 0xd10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, sp │ │ │ │ + addne r4, fp, r8, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1128 @ 0x468 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r2, fp, r8, sp │ │ │ │ + addne r4, fp, r0, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1144 @ 0x478 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #27 │ │ │ │ + addne r4, fp, r8, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1424 @ 0x590 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r2, fp, r8, lsr #27 │ │ │ │ + addne r4, fp, r0, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1440 @ 0x5a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b2db0 │ │ │ │ + addne r4, fp, r8, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #1032 @ 0x408 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - @ instruction: 0x108b2db8 │ │ │ │ + addne r4, fp, r0, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2840 @ 0xb18 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #27 │ │ │ │ + addne r4, fp, r8, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2512 @ 0x9d0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #27 │ │ │ │ + addne r4, fp, r0, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2536 @ 0x9e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3072 @ 0xc00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #27 │ │ │ │ + addne r4, fp, r8, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r0 @ │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r2, fp, r8, ror #27 │ │ │ │ + addne r4, fp, r0, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r0, lsl #14 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, asr #14 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #28 │ │ │ │ + addne r4, fp, r8, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1728 @ 0x6c0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r2, fp, r8, lsl #28 │ │ │ │ + addne r4, fp, r0, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1768 @ 0x6e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl lr │ │ │ │ + addne r4, fp, r8, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl lr │ │ │ │ + umullne r4, fp, r0, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #28 │ │ │ │ + umullne r4, fp, r8, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #712 @ 0x2c8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, fp, r8, lsr #28 │ │ │ │ + addne r4, fp, r0, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #728 @ 0x2d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr lr │ │ │ │ + addne r4, fp, r8, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #808 @ 0x328 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr lr │ │ │ │ + @ instruction: 0x108b41b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #832 @ 0x340 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #28 │ │ │ │ + @ instruction: 0x108b41b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2160 @ 0x870 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r2, fp, r8, asr #28 │ │ │ │ + addne r4, fp, r0, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2176 @ 0x880 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr lr │ │ │ │ + addne r4, fp, r8, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1672 @ 0x688 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, fp, r8, asr lr │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, ror #23 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #28 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq ip, [r4, #240] @ 0xf0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, fp, r8, ror #28 │ │ │ │ + addne r4, fp, r0, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, asr #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror lr │ │ │ │ + addne r4, fp, r8, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #10 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r2, fp, r8, ror lr │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl r5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #29 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3704 @ 0xe78 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl #29 │ │ │ │ + addne r4, fp, r0, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3736 @ 0xe98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, lr │ │ │ │ + addne r4, fp, r8, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r2, fp, r8, lr │ │ │ │ + addne r4, fp, r0, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #29 │ │ │ │ + addne r4, fp, r8, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, lsl #27 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r2, fp, r8, lsr #29 │ │ │ │ + addne r4, fp, r0, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01d4cd98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b2eb0 │ │ │ │ + addne r4, fp, r8, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2056 @ 0x808 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x108b2eb8 │ │ │ │ + addne r4, fp, r0, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2088 @ 0x828 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #29 │ │ │ │ + addne r4, fp, r8, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2928 @ 0xb70 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #29 │ │ │ │ + addne r4, fp, r0, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2440 @ 0x988 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2456 @ 0x998 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #29 │ │ │ │ + addne r4, fp, r8, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr r0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r2, fp, r8, ror #29 │ │ │ │ + addne r4, fp, r0, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #1 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, ror #25 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsheq ip, [r4, #200] @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #30 │ │ │ │ + addne r4, fp, r8, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1496 @ 0x5d8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r2, fp, r8, lsl #30 │ │ │ │ + addne r4, fp, r0, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1512 @ 0x5e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl pc │ │ │ │ + addne r4, fp, r8, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, asr r4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r2, fp, r8, lsl pc │ │ │ │ + umullne r4, fp, r0, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, ror r4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #30 │ │ │ │ + umullne r4, fp, r8, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, asr sp │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #30 │ │ │ │ + addne r4, fp, r0, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r8, ror sp │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr pc │ │ │ │ + addne r4, fp, r8, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #536 @ 0x218 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr pc │ │ │ │ + @ instruction: 0x108b42b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #560 @ 0x230 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #30 │ │ │ │ + @ instruction: 0x108b42b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r2, fp, r8, asr #30 │ │ │ │ + addne r4, fp, r0, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr pc │ │ │ │ + addne r4, fp, r8, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r2, fp, r8, asr pc │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #30 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1632 @ 0x660 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #30 │ │ │ │ + addne r4, fp, r0, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1656 @ 0x678 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror pc │ │ │ │ + addne r4, fp, r8, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2376 @ 0x948 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r2, fp, r8, ror pc │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #2424 @ 0x978 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsl #31 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #768 @ 0x300 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r2, fp, r8, lsl #31 │ │ │ │ + addne r4, fp, r0, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #776 @ 0x308 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r2, fp, r0, pc @ │ │ │ │ + addne r4, fp, r8, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1248 @ 0x4e0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne r2, fp, r8, pc @ │ │ │ │ + addne r4, fp, r0, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #1272 @ 0x4f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, lsr #31 │ │ │ │ + addne r4, fp, r8, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r2, fp, r8, lsr #31 │ │ │ │ + addne r4, fp, r0, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b2fb0 │ │ │ │ + addne r4, fp, r8, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b2fb8 │ │ │ │ + addne r4, fp, r0, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, asr #31 │ │ │ │ + addne r4, fp, r8, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r8, ror r2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r2, fp, r8, asr #31 │ │ │ │ + addne r4, fp, r0, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq sp, r4, r0, lsl #5 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r2, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r2, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ teqeq sp, r8, ror #11 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r2, fp, r0, ror #31 │ │ │ │ + addne r4, fp, r8, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1240 @ 0x4d8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r2, fp, r8, ror #31 │ │ │ │ + addne r4, fp, r0, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #1256 @ 0x4e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r2, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r4, #48] @ 0x30 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - strdne r2, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq sp, [r4, #48] @ 0x30 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0 │ │ │ │ + addne r4, fp, r8, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ bicseq ip, r4, r0, asr #25 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r8 │ │ │ │ + addne r4, fp, r0, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq ip, [r4, #200] @ 0xc8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0, lsl r0 │ │ │ │ + addne r4, fp, r8, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #72 @ 0x48 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl r0 │ │ │ │ + umullne r4, fp, r0, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r5, [sl], #96 @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0, lsr #32 │ │ │ │ + umullne r4, fp, r8, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3224 @ 0xc98 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #32 │ │ │ │ + addne r4, fp, r0, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3248 @ 0xcb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0, lsr r0 │ │ │ │ + addne r4, fp, r8, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3200 @ 0xc80 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r3, fp, r8, lsr r0 │ │ │ │ + @ instruction: 0x108b43b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [sl], #3240 @ 0xca8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0, asr #32 │ │ │ │ + @ instruction: 0x108b43b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #32 │ │ │ │ + addne r4, fp, r0, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ andeq sp, fp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0, asr r0 │ │ │ │ + addne r4, fp, r8, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3896 @ 0xf38 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r8, asr r0 │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sl], #3912 @ 0xf48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0, rrx │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, lsl #14 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r3, fp, r8, rrx │ │ │ │ + addne r4, fp, r0, ror #7 │ │ │ │ andeq r5, r0, r1, lsl #14 │ │ │ │ ldrbeq lr, [sl], #3480 @ 0xd98 │ │ │ │ orreq r7, r0, r8, asr #28 │ │ │ │ - addne r3, fp, r0, ror r0 │ │ │ │ + addne r4, fp, r8, ror #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, lsl r7 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ - addne r3, fp, r8, ror r0 │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, lsr #14 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - addne r3, fp, r0, lsl #1 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, lsr r7 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r3, fp, r8, lsl #1 │ │ │ │ + addne r4, fp, r0, lsl #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, asr #14 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - umullne r3, fp, r0, r0 │ │ │ │ + addne r4, fp, r8, lsl #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, asr r7 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - umullne r3, fp, r8, r0 │ │ │ │ + addne r4, fp, r0, lsl r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, ror #14 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr #1 │ │ │ │ + addne r4, fp, r8, lsl r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, ror r7 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #1 │ │ │ │ + addne r4, fp, r0, lsr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, lsl #15 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strhne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, lsr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x015ee798 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strhne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, lsr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, lsr #15 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r3, fp, r0, asr #1 │ │ │ │ + addne r4, fp, r8, lsr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrheq lr, [lr, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ - addne r3, fp, r8, asr #1 │ │ │ │ + addne r4, fp, r0, asr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrsbeq lr, [lr, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, r0 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r2, #-720] @ 0xfffffd30 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq lr, r8, ror #15 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ - addne r3, fp, r0, ror #1 │ │ │ │ + addne r4, fp, r8, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ cmpeq pc, r8, lsl #7 │ │ │ │ andmi r0, r0, sp, asr #32 │ │ │ │ - addne r3, fp, r8, ror #1 │ │ │ │ + addne r4, fp, r0, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1168] @ 0xfffffb70 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1184] @ 0xfffffb60 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1200] @ 0xfffffb50 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r0, lsl #2 │ │ │ │ + addne r4, fp, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r3, fp, r8, lsl #2 │ │ │ │ + addne r4, fp, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1136] @ 0xfffffb90 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, lsl r1 │ │ │ │ + addne r4, fp, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r8, lsl r1 │ │ │ │ + umullne r4, fp, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r3, fp, r0, lsr #2 │ │ │ │ + umullne r4, fp, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1080] @ 0xfffffbc8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #2 │ │ │ │ + addne r4, fp, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1112] @ 0xfffffba8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r0, lsr r1 │ │ │ │ + addne r4, fp, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r3, fp, r8, lsr r1 │ │ │ │ + @ instruction: 0x108b44b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1032] @ 0xfffffbf8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #2 │ │ │ │ + @ instruction: 0x108b44b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1056] @ 0xfffffbe0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r8, asr #2 │ │ │ │ + addne r4, fp, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r0, asr r1 │ │ │ │ + addne r4, fp, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r8, asr r1 │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-904] @ 0xfffffc78 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r0, ror #2 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, fp, r8, ror #2 │ │ │ │ + addne r4, fp, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-928] @ 0xfffffc60 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, r0, ror r1 │ │ │ │ + addne r4, fp, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-952] @ 0xfffffc48 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r8, ror r1 │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-968] @ 0xfffffc38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, r0, lsl #3 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-976] @ 0xfffffc30 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #3 │ │ │ │ + addne r4, fp, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r3, fp, r0, r1 │ │ │ │ + addne r4, fp, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r3, fp, r8, r1 │ │ │ │ + addne r4, fp, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-816] @ 0xfffffcd0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr #3 │ │ │ │ + addne r4, fp, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-840] @ 0xfffffcb8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #3 │ │ │ │ + addne r4, fp, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-712] @ 0xfffffd38 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b31b0 │ │ │ │ + addne r4, fp, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-736] @ 0xfffffd20 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b31b8 │ │ │ │ + addne r4, fp, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-760] @ 0xfffffd08 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, fp, r0, asr #3 │ │ │ │ + addne r4, fp, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-672] @ 0xfffffd60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r8, asr #3 │ │ │ │ + addne r4, fp, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-680] @ 0xfffffd58 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-560] @ 0xfffffdd0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, fp, r0, ror #3 │ │ │ │ + addne r4, fp, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-568] @ 0xfffffdc8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #3 │ │ │ │ + addne r4, fp, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-592] @ 0xfffffdb0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-608] @ 0xfffffda0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-624] @ 0xfffffd90 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl #4 │ │ │ │ + addne r4, fp, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #4 │ │ │ │ + addne r4, fp, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, r0, lsl r2 │ │ │ │ + addne r4, fp, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl r2 │ │ │ │ + umullne r4, fp, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r0, lsr #4 │ │ │ │ + umullne r4, fp, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r8, lsr #4 │ │ │ │ + addne r4, fp, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-80] @ 0xffffffb0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr r2 │ │ │ │ + addne r4, fp, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-104] @ 0xffffff98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r8, lsr r2 │ │ │ │ + @ instruction: 0x108b45b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-376] @ 0xfffffe88 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #4 │ │ │ │ + @ instruction: 0x108b45b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #4 │ │ │ │ + addne r4, fp, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-424] @ 0xfffffe58 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r3, fp, r0, asr r2 │ │ │ │ + addne r4, fp, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3800] @ 0xfffff128 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r8, asr r2 │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3816] @ 0xfffff118 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, ror #4 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #4 │ │ │ │ + addne r4, fp, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r0, ror r2 │ │ │ │ + addne r4, fp, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r8, ror r2 │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-216] @ 0xffffff28 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r0, lsl #5 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-232] @ 0xffffff18 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r8, lsl #5 │ │ │ │ + addne r4, fp, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-240] @ 0xffffff10 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r3, fp, r0, r2 │ │ │ │ + addne r4, fp, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-264] @ 0xfffffef8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r3, fp, r8, r2 │ │ │ │ + addne r4, fp, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-280] @ 0xfffffee8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r3, fp, r0, lsr #5 │ │ │ │ + addne r4, fp, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #5 │ │ │ │ + addne r4, fp, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-320] @ 0xfffffec0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108b32b0 │ │ │ │ + addne r4, fp, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-336] @ 0xfffffeb0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108b32b8 │ │ │ │ + addne r4, fp, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r0, asr #5 │ │ │ │ + addne r4, fp, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r8, asr #5 │ │ │ │ + addne r4, fp, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-456] @ 0xfffffe38 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-464] @ 0xfffffe30 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, fp, r0, ror #5 │ │ │ │ + addne r4, fp, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-0] │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r8, ror #5 │ │ │ │ + addne r4, fp, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-16] │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-4000] @ 0xfffff060 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r0, lsl #6 │ │ │ │ + addne r4, fp, r8, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-4016] @ 0xfffff050 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #6 │ │ │ │ + addne r4, fp, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-4040] @ 0xfffff038 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl r3 │ │ │ │ + addne r4, fp, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-4056] @ 0xfffff028 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r8, lsl r3 │ │ │ │ + umullne r4, fp, r0, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-4064] @ 0xfffff020 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r0, lsr #6 │ │ │ │ + umullne r4, fp, r8, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-4080] @ 0xfffff010 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r8, lsr #6 │ │ │ │ + addne r4, fp, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3928] @ 0xfffff0a8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r0, lsr r3 │ │ │ │ + addne r4, fp, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3944] @ 0xfffff098 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr r3 │ │ │ │ + @ instruction: 0x108b46b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3968] @ 0xfffff080 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #6 │ │ │ │ + @ instruction: 0x108b46b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3864] @ 0xfffff0e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r8, asr #6 │ │ │ │ + addne r4, fp, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, asr r3 │ │ │ │ + addne r4, fp, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r3, fp, r8, asr r3 │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-504] @ 0xfffffe08 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r0, ror #6 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #6 │ │ │ │ + addne r4, fp, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r2, #-536] @ 0xfffffde8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, ror r3 │ │ │ │ + addne r4, fp, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3368] @ 0xfffff2d8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r8, ror r3 │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl #7 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3408] @ 0xfffff2b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r8, lsl #7 │ │ │ │ + addne r4, fp, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3672] @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - umullne r3, fp, r0, r3 │ │ │ │ + addne r4, fp, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3704] @ 0xfffff188 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r3, fp, r8, r3 │ │ │ │ + addne r4, fp, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr #7 │ │ │ │ + addne r4, fp, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3608] @ 0xfffff1e8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, r8, lsr #7 │ │ │ │ + addne r4, fp, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3616] @ 0xfffff1e0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108b33b0 │ │ │ │ + addne r4, fp, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3656] @ 0xfffff1b8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108b33b8 │ │ │ │ + addne r4, fp, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r0, asr #7 │ │ │ │ + addne r4, fp, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #7 │ │ │ │ + addne r4, fp, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3472] @ 0xfffff270 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3520] @ 0xfffff240 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r3, fp, r0, ror #7 │ │ │ │ + addne r4, fp, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r8, ror #7 │ │ │ │ + addne r4, fp, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3320] @ 0xfffff308 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3344] @ 0xfffff2f0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl #8 │ │ │ │ + addne r4, fp, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3560] @ 0xfffff218 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, fp, r8, lsl #8 │ │ │ │ + addne r4, fp, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3568] @ 0xfffff210 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl r4 │ │ │ │ + addne r4, fp, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r8, lsl r4 │ │ │ │ + umullne r4, fp, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3760] @ 0xfffff150 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r3, fp, r0, lsr #8 │ │ │ │ + umullne r4, fp, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3768] @ 0xfffff148 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #8 │ │ │ │ + addne r4, fp, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r0, lsr r4 │ │ │ │ + addne r4, fp, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3264] @ 0xfffff340 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, fp, r8, lsr r4 │ │ │ │ + @ instruction: 0x108b47b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3272] @ 0xfffff338 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0, asr #8 │ │ │ │ + @ instruction: 0x108b47b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r8, asr #8 │ │ │ │ + addne r4, fp, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r0, asr r4 │ │ │ │ + addne r4, fp, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3200] @ 0xfffff380 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3216] @ 0xfffff370 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r3, fp, r4, ror #8 │ │ │ │ + ldrdne r4, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r3, fp, ip, ror #8 │ │ │ │ + addne r4, fp, r4, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3248] @ 0xfffff350 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, fp, r4, ror r4 │ │ │ │ + addne r4, fp, ip, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r3, fp, ip, ror r4 │ │ │ │ + strdne r4, [fp], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3112] @ 0xfffff3d8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r3, fp, r4, lsl #9 │ │ │ │ + strdne r4, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3144] @ 0xfffff3b8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, fp, ip, lsl #9 │ │ │ │ + addne r4, fp, r4, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3008] @ 0xfffff440 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r3, fp, r4, r4 │ │ │ │ + addne r4, fp, ip, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r3, fp, ip, r4 │ │ │ │ + addne r4, fp, r4, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3040] @ 0xfffff420 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r4, lsr #9 │ │ │ │ + addne r4, fp, ip, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3056] @ 0xfffff410 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, ip, lsr #9 │ │ │ │ + addne r4, fp, r4, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3064] @ 0xfffff408 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x108b34b4 │ │ │ │ + addne r4, fp, ip, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-3088] @ 0xfffff3f0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108b34bc │ │ │ │ + addne r4, fp, r4, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2944] @ 0xfffff480 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r4, asr #9 │ │ │ │ + addne r4, fp, ip, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, ip, asr #9 │ │ │ │ + addne r4, fp, r4, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2984] @ 0xfffff458 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne r3, [fp], r4 │ │ │ │ + addne r4, fp, ip, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2512] @ 0xfffff630 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne r3, [fp], ip │ │ │ │ + addne r4, fp, r4, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2536] @ 0xfffff618 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r4, ror #9 │ │ │ │ + addne r4, fp, ip, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, fp, ip, ror #9 │ │ │ │ + addne r4, fp, r4, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r3, [fp], r4 │ │ │ │ + addne r4, fp, ip, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - strdne r3, [fp], ip │ │ │ │ + addne r4, fp, r4, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2856] @ 0xfffff4d8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r4, lsl #10 │ │ │ │ + addne r4, fp, ip, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2704] @ 0xfffff570 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, ip, lsl #10 │ │ │ │ + addne r4, fp, r4, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2720] @ 0xfffff560 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r4, lsl r5 │ │ │ │ + addne r4, fp, ip, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r3, fp, ip, lsl r5 │ │ │ │ + umullne r4, fp, r4, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2760] @ 0xfffff538 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, r4, lsr #10 │ │ │ │ + umullne r4, fp, ip, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r3, fp, ip, lsr #10 │ │ │ │ + addne r4, fp, r4, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2792] @ 0xfffff518 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r4, lsr r5 │ │ │ │ + addne r4, fp, ip, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, ip, lsr r5 │ │ │ │ + @ instruction: 0x108b48b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r3, fp, r4, asr #10 │ │ │ │ + @ instruction: 0x108b48bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2656] @ 0xfffff5a0 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ - addne r3, fp, ip, asr #10 │ │ │ │ + addne r4, fp, r4, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2872] @ 0xfffff4c8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r4, asr r5 │ │ │ │ + addne r4, fp, ip, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2888] @ 0xfffff4b8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, ip, asr r5 │ │ │ │ + ldrdne r4, [fp], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r4, ror #10 │ │ │ │ + ldrdne r4, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2432] @ 0xfffff680 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, ip, ror #10 │ │ │ │ + addne r4, fp, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, r4, ror r5 │ │ │ │ + addne r4, fp, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2480] @ 0xfffff650 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r3, fp, ip, ror r5 │ │ │ │ + strdne r4, [fp], r4 @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2368] @ 0xfffff6c0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r4, lsl #11 │ │ │ │ + strdne r4, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2384] @ 0xfffff6b0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, ip, lsl #11 │ │ │ │ + addne r4, fp, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2408] @ 0xfffff698 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r3, fp, r4, r5 │ │ │ │ + addne r4, fp, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2224] @ 0xfffff750 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r3, fp, ip, r5 │ │ │ │ + addne r4, fp, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2248] @ 0xfffff738 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r3, fp, r4, lsr #11 │ │ │ │ + addne r4, fp, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2280] @ 0xfffff718 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, ip, lsr #11 │ │ │ │ + addne r4, fp, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2304] @ 0xfffff700 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108b35b4 │ │ │ │ + addne r4, fp, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2312] @ 0xfffff6f8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108b35bc │ │ │ │ + addne r4, fp, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2352] @ 0xfffff6d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r4, asr #11 │ │ │ │ + addne r4, fp, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, ip, asr #11 │ │ │ │ + addne r4, fp, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2144] @ 0xfffff7a0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r3, [fp], r4 │ │ │ │ + addne r4, fp, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2184] @ 0xfffff778 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1800] @ 0xfffff8f8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r0, ror #11 │ │ │ │ + addne r4, fp, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1816] @ 0xfffff8e8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #11 │ │ │ │ + addne r4, fp, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1840] @ 0xfffff8d0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2016] @ 0xfffff820 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2032] @ 0xfffff810 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl #12 │ │ │ │ + addne r4, fp, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2056] @ 0xfffff7f8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #12 │ │ │ │ + addne r4, fp, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1864] @ 0xfffff8b8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r0, lsl r6 │ │ │ │ + addne r4, fp, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1872] @ 0xfffff8b0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl r6 │ │ │ │ + umullne r4, fp, r0, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, lsr #12 │ │ │ │ + umullne r4, fp, r8, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1912] @ 0xfffff888 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #12 │ │ │ │ + addne r4, fp, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr r6 │ │ │ │ + addne r4, fp, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1968] @ 0xfffff850 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r3, fp, r8, lsr r6 │ │ │ │ + @ instruction: 0x108b49b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2080] @ 0xfffff7e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r0, asr #12 │ │ │ │ + @ instruction: 0x108b49b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #12 │ │ │ │ + addne r4, fp, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-2104] @ 0xfffff7c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0, asr r6 │ │ │ │ + addne r4, fp, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1752] @ 0xfffff928 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r8, asr r6 │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1768] @ 0xfffff918 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r0, ror #12 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1784] @ 0xfffff908 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r8, ror #12 │ │ │ │ + addne r4, fp, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, r0, ror r6 │ │ │ │ + addne r4, fp, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r8, ror r6 │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1656] @ 0xfffff988 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r3, fp, r0, lsl #13 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r8, lsl #13 │ │ │ │ + addne r4, fp, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1704] @ 0xfffff958 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne r3, fp, r0, r6 │ │ │ │ + addne r4, fp, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r3, fp, r8, r6 │ │ │ │ + addne r4, fp, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r0, lsr #13 │ │ │ │ + addne r4, fp, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1504] @ 0xfffffa20 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #13 │ │ │ │ + addne r4, fp, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1528] @ 0xfffffa08 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108b36b0 │ │ │ │ + addne r4, fp, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1544] @ 0xfffff9f8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108b36b8 │ │ │ │ + addne r4, fp, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1552] @ 0xfffff9f0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #13 │ │ │ │ + addne r4, fp, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1584] @ 0xfffff9d0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r8, asr #13 │ │ │ │ + addne r4, fp, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1424] @ 0xfffffa70 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1448] @ 0xfffffa58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1464] @ 0xfffffa48 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, fp, r0, ror #13 │ │ │ │ + addne r4, fp, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-976] @ 0xfffffc30 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, fp, r8, ror #13 │ │ │ │ + addne r4, fp, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1016] @ 0xfffffc08 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1040] @ 0xfffffbf0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1328] @ 0xfffffad0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r0, lsl #14 │ │ │ │ + addne r4, fp, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1344] @ 0xfffffac0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #14 │ │ │ │ + addne r4, fp, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1360] @ 0xfffffab0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r0, lsl r7 │ │ │ │ + addne r4, fp, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1280] @ 0xfffffb00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r8, lsl r7 │ │ │ │ + umullne r4, fp, r0, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1288] @ 0xfffffaf8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr #14 │ │ │ │ + umullne r4, fp, r8, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1312] @ 0xfffffae0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r8, lsr #14 │ │ │ │ + addne r4, fp, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1160] @ 0xfffffb78 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, fp, r0, lsr r7 │ │ │ │ + addne r4, fp, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1176] @ 0xfffffb68 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, fp, r8, lsr r7 │ │ │ │ + @ instruction: 0x108b4ab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #14 │ │ │ │ + @ instruction: 0x108b4ab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-904] @ 0xfffffc78 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #14 │ │ │ │ + addne r4, fp, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-928] @ 0xfffffc60 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r0, asr r7 │ │ │ │ + addne r4, fp, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-944] @ 0xfffffc50 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r3, fp, r8, asr r7 │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1080] @ 0xfffffbc8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, ror #14 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #14 │ │ │ │ + addne r4, fp, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r3, fp, r0, ror r7 │ │ │ │ + addne r4, fp, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-848] @ 0xfffffcb0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, r8, ror r7 │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-856] @ 0xfffffca8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl #15 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r8, lsl #15 │ │ │ │ + addne r4, fp, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1224] @ 0xfffffb38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r3, fp, r0, r7 │ │ │ │ + addne r4, fp, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1232] @ 0xfffffb30 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - umullne r3, fp, r8, r7 │ │ │ │ + addne r4, fp, r0, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1264] @ 0xfffffb10 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r0, lsr #15 │ │ │ │ + addne r4, fp, r8, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1376] @ 0xfffffaa0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r8, lsr #15 │ │ │ │ + addne r4, fp, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b37b0 │ │ │ │ + addne r4, fp, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-1408] @ 0xfffffa80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b37b8 │ │ │ │ + addne r4, fp, r0, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-744] @ 0xfffffd18 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, fp, r0, asr #15 │ │ │ │ + addne r4, fp, r8, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-784] @ 0xfffffcf0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #15 │ │ │ │ + addne r4, fp, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-808] @ 0xfffffcd8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-544] @ 0xfffffde0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, r0, ror #15 │ │ │ │ + addne r4, fp, r8, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-568] @ 0xfffffdc8 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ - addne r3, fp, r8, ror #15 │ │ │ │ + addne r4, fp, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-640] @ 0xfffffd80 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-664] @ 0xfffffd68 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r0, lsl #16 │ │ │ │ + addne r4, fp, r8, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-680] @ 0xfffffd58 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r8, lsl #16 │ │ │ │ + addne r4, fp, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl r8 │ │ │ │ + addne r4, fp, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-720] @ 0xfffffd30 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl r8 │ │ │ │ + umullne r4, fp, r0, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-424] @ 0xfffffe58 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r0, lsr #16 │ │ │ │ + umullne r4, fp, r8, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-440] @ 0xfffffe48 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #16 │ │ │ │ + addne r4, fp, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-464] @ 0xfffffe30 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr r8 │ │ │ │ + addne r4, fp, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r8, lsr r8 │ │ │ │ + @ instruction: 0x108b4bb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-376] @ 0xfffffe88 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #16 │ │ │ │ + @ instruction: 0x108b4bb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #16 │ │ │ │ + addne r4, fp, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r0, asr r8 │ │ │ │ + addne r4, fp, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r3, fp, r8, asr r8 │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-88] @ 0xffffffa8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r0, ror #16 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-104] @ 0xffffff98 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #16 │ │ │ │ + addne r4, fp, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r0, ror r8 │ │ │ │ + addne r4, fp, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-160] @ 0xffffff60 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r3, fp, r8, ror r8 │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r0, lsl #17 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-200] @ 0xffffff38 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #17 │ │ │ │ + addne r4, fp, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r3, fp, r0, r8 │ │ │ │ + addne r4, fp, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-248] @ 0xffffff08 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne r3, fp, r8, r8 │ │ │ │ + addne r4, fp, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-264] @ 0xfffffef8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr #17 │ │ │ │ + addne r4, fp, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #17 │ │ │ │ + addne r4, fp, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108b38b0 │ │ │ │ + addne r4, fp, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-320] @ 0xfffffec0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b38b8 │ │ │ │ + addne r4, fp, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, asr #17 │ │ │ │ + addne r4, fp, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3968] @ 0xfffff080 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #17 │ │ │ │ + addne r4, fp, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3992] @ 0xfffff068 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-4016] @ 0xfffff050 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0, ror #17 │ │ │ │ + addne r4, fp, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #17 │ │ │ │ + addne r4, fp, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3944] @ 0xfffff098 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-4040] @ 0xfffff038 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-4056] @ 0xfffff028 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl #18 │ │ │ │ + addne r4, fp, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-4080] @ 0xfffff010 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #18 │ │ │ │ + addne r4, fp, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3864] @ 0xfffff0e8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r0, lsl r9 │ │ │ │ + addne r4, fp, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3872] @ 0xfffff0e0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl r9 │ │ │ │ + umullne r4, fp, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3888] @ 0xfffff0d0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, lsr #18 │ │ │ │ + umullne r4, fp, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-8] │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r8, lsr #18 │ │ │ │ + addne r4, fp, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-16] │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr r9 │ │ │ │ + addne r4, fp, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq sl, [r2, #-32] @ 0xffffffe0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r8, lsr r9 │ │ │ │ + @ instruction: 0x108b4cb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3824] @ 0xfffff110 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r3, fp, r0, asr #18 │ │ │ │ + @ instruction: 0x108b4cb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3832] @ 0xfffff108 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r8, asr #18 │ │ │ │ + addne r4, fp, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3848] @ 0xfffff0f8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r0, asr r9 │ │ │ │ + addne r4, fp, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3648] @ 0xfffff1c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r8, asr r9 │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, ror #18 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3688] @ 0xfffff198 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #18 │ │ │ │ + addne r4, fp, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3712] @ 0xfffff180 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r0, ror r9 │ │ │ │ + addne r4, fp, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3720] @ 0xfffff178 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, ror r9 │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, lsl #19 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3584] @ 0xfffff200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r8, lsl #19 │ │ │ │ + addne r4, fp, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3600] @ 0xfffff1f0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne r3, fp, r0, r9 │ │ │ │ + addne r4, fp, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3624] @ 0xfffff1d8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - umullne r3, fp, r8, r9 │ │ │ │ + addne r4, fp, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3760] @ 0xfffff150 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r0, lsr #19 │ │ │ │ + addne r4, fp, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3776] @ 0xfffff140 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #19 │ │ │ │ + addne r4, fp, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3800] @ 0xfffff128 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - @ instruction: 0x108b39b0 │ │ │ │ + addne r4, fp, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3400] @ 0xfffff2b8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - @ instruction: 0x108b39b8 │ │ │ │ + addne r4, fp, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #19 │ │ │ │ + addne r4, fp, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3464] @ 0xfffff278 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r3, fp, r8, asr #19 │ │ │ │ + addne r4, fp, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r3, fp, r0, ror #19 │ │ │ │ + addne r4, fp, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3320] @ 0xfffff308 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r8, ror #19 │ │ │ │ + addne r4, fp, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3336] @ 0xfffff2f8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3272] @ 0xfffff338 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, fp, r0, lsl #20 │ │ │ │ + addne r4, fp, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3280] @ 0xfffff330 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #20 │ │ │ │ + addne r4, fp, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r0, lsl sl │ │ │ │ + addne r4, fp, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, r8, lsl sl │ │ │ │ + umullne r4, fp, r0, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3232] @ 0xfffff360 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr #20 │ │ │ │ + umullne r4, fp, r8, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3256] @ 0xfffff348 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r8, lsr #20 │ │ │ │ + addne r4, fp, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r0, lsr sl │ │ │ │ + addne r4, fp, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3176] @ 0xfffff398 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr sl │ │ │ │ + @ instruction: 0x108b4db0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3200] @ 0xfffff380 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #20 │ │ │ │ + @ instruction: 0x108b4db8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2976] @ 0xfffff460 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #20 │ │ │ │ + addne r4, fp, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3000] @ 0xfffff448 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r0, asr sl │ │ │ │ + addne r4, fp, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3024] @ 0xfffff430 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, asr sl │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, r0, ror #20 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3056] @ 0xfffff410 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #20 │ │ │ │ + addne r4, fp, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3080] @ 0xfffff3f8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r0, ror sl │ │ │ │ + addne r4, fp, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r8, ror sl │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3112] @ 0xfffff3d8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl #21 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-3136] @ 0xfffff3c0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #21 │ │ │ │ + addne r4, fp, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2888] @ 0xfffff4b8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne r3, fp, r0, sl │ │ │ │ + addne r4, fp, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2904] @ 0xfffff4a8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r3, fp, r8, sl │ │ │ │ + addne r4, fp, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2944] @ 0xfffff480 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr #21 │ │ │ │ + addne r4, fp, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r8, lsr #21 │ │ │ │ + addne r4, fp, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - @ instruction: 0x108b3ab0 │ │ │ │ + addne r4, fp, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2856] @ 0xfffff4d8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - @ instruction: 0x108b3ab8 │ │ │ │ + addne r4, fp, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2752] @ 0xfffff540 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r0, asr #21 │ │ │ │ + addne r4, fp, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2760] @ 0xfffff538 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, fp, r8, asr #21 │ │ │ │ + addne r4, fp, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2792] @ 0xfffff518 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2488] @ 0xfffff648 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r0, ror #21 │ │ │ │ + addne r4, fp, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2528] @ 0xfffff620 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, fp, r8, ror #21 │ │ │ │ + addne r4, fp, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2592] @ 0xfffff5e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2608] @ 0xfffff5d0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2632] @ 0xfffff5b8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl #22 │ │ │ │ + addne r4, fp, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2656] @ 0xfffff5a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r8, lsl #22 │ │ │ │ + addne r4, fp, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2664] @ 0xfffff598 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r0, lsl fp │ │ │ │ + addne r4, fp, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r8, lsl fp │ │ │ │ + umullne r4, fp, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2544] @ 0xfffff610 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r0, lsr #22 │ │ │ │ + umullne r4, fp, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2552] @ 0xfffff608 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #22 │ │ │ │ + addne r4, fp, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r0, lsr fp │ │ │ │ + addne r4, fp, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, r8, lsr fp │ │ │ │ + @ instruction: 0x108b4eb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2704] @ 0xfffff570 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, fp, r0, asr #22 │ │ │ │ + @ instruction: 0x108b4eb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r8, asr #22 │ │ │ │ + addne r4, fp, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, r0, asr fp │ │ │ │ + addne r4, fp, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2456] @ 0xfffff668 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r8, asr fp │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2472] @ 0xfffff658 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r0, ror #22 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2352] @ 0xfffff6d0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #22 │ │ │ │ + addne r4, fp, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, fp, r0, ror fp │ │ │ │ + addne r4, fp, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2408] @ 0xfffff698 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r3, fp, r8, ror fp │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2264] @ 0xfffff728 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r3, fp, r0, lsl #23 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2296] @ 0xfffff708 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #23 │ │ │ │ + addne r4, fp, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2320] @ 0xfffff6f0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r3, fp, r0, fp │ │ │ │ + addne r4, fp, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2184] @ 0xfffff778 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r3, fp, r8, fp │ │ │ │ + addne r4, fp, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2208] @ 0xfffff760 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr #23 │ │ │ │ + addne r4, fp, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2232] @ 0xfffff748 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #23 │ │ │ │ + addne r4, fp, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2096] @ 0xfffff7d0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108b3bb0 │ │ │ │ + addne r4, fp, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b3bb8 │ │ │ │ + addne r4, fp, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2144] @ 0xfffff7a0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r3, fp, r0, asr #23 │ │ │ │ + addne r4, fp, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2040] @ 0xfffff808 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r8, asr #23 │ │ │ │ + addne r4, fp, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2056] @ 0xfffff7f8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2072] @ 0xfffff7e8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, ror #23 │ │ │ │ + addne r4, fp, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #23 │ │ │ │ + addne r4, fp, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-2008] @ 0xfffff828 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r4, fp, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1800] @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r4, fp, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1808] @ 0xfffff8f0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl #24 │ │ │ │ + addne r4, fp, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1832] @ 0xfffff8d8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r8, lsl #24 │ │ │ │ + addne r4, fp, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1848] @ 0xfffff8c8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl ip │ │ │ │ + addne r4, fp, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1880] @ 0xfffff8a8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl ip │ │ │ │ + umullne r4, fp, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r3, fp, r0, lsr #24 │ │ │ │ + umullne r4, fp, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, r8, lsr #24 │ │ │ │ + addne r4, fp, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1744] @ 0xfffff930 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr ip │ │ │ │ + addne r4, fp, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1776] @ 0xfffff910 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr ip │ │ │ │ + @ instruction: 0x108b4fb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1680] @ 0xfffff970 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r0, asr #24 │ │ │ │ + @ instruction: 0x108b4fb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1688] @ 0xfffff968 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #24 │ │ │ │ + addne r4, fp, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, asr ip │ │ │ │ + addne r4, fp, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r8, asr ip │ │ │ │ + ldrdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r0, ror #24 │ │ │ │ + ldrdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1664] @ 0xfffff980 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r8, ror #24 │ │ │ │ + addne r4, fp, r0, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1584] @ 0xfffff9d0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, fp, r0, ror ip │ │ │ │ + addne r4, fp, r8, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1592] @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r8, ror ip │ │ │ │ + strdne r4, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1616] @ 0xfffff9b0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r0, lsl #25 │ │ │ │ + strdne r4, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1520] @ 0xfffffa10 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r8, lsl #25 │ │ │ │ + addne r5, fp, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1536] @ 0xfffffa00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - umullne r3, fp, r0, ip │ │ │ │ + addne r5, fp, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1560] @ 0xfffff9e8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r3, fp, r8, ip │ │ │ │ + addne r5, fp, r0, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1464] @ 0xfffffa48 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r0, lsr #25 │ │ │ │ + addne r5, fp, r8, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #25 │ │ │ │ + addne r5, fp, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1504] @ 0xfffffa20 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108b3cb0 │ │ │ │ + addne r5, fp, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - @ instruction: 0x108b3cb8 │ │ │ │ + addne r5, fp, r0, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1408] @ 0xfffffa80 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #25 │ │ │ │ + addne r5, fp, r8, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1432] @ 0xfffffa68 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #25 │ │ │ │ + addne r5, fp, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1304] @ 0xfffffae8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1328] @ 0xfffffad0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1352] @ 0xfffffab8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r3, fp, r0, ror #25 │ │ │ │ + addne r5, fp, r8, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1240] @ 0xfffffb28 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r8, ror #25 │ │ │ │ + addne r5, fp, r0, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1256] @ 0xfffffb18 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r5, fp, r8, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1280] @ 0xfffffb00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1184] @ 0xfffffb60 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, fp, r0, lsl #26 │ │ │ │ + addne r5, fp, r8, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1192] @ 0xfffffb58 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #26 │ │ │ │ + addne r5, fp, r0, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1224] @ 0xfffffb38 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r0, lsl sp │ │ │ │ + addne r5, fp, r8, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1040] @ 0xfffffbf0 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ - addne r3, fp, r8, lsl sp │ │ │ │ + umullne r5, fp, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, lsr #26 │ │ │ │ + umullne r5, fp, r8, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1120] @ 0xfffffba0 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ - addne r3, fp, r8, lsr #26 │ │ │ │ + addne r5, fp, r0, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, lsr sp │ │ │ │ + addne r5, fp, r8, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-976] @ 0xfffffc30 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr sp │ │ │ │ + strhne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #26 │ │ │ │ + strhne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-864] @ 0xfffffca0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #26 │ │ │ │ + addne r5, fp, r0, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-896] @ 0xfffffc80 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, asr sp │ │ │ │ + addne r5, fp, r8, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - addne r3, fp, r8, asr sp │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, ror #26 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-816] @ 0xfffffcd0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #26 │ │ │ │ + addne r5, fp, r0, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-840] @ 0xfffffcb8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, r0, ror sp │ │ │ │ + addne r5, fp, r8, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-664] @ 0xfffffd68 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r8, ror sp │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-688] @ 0xfffffd50 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, lsl #27 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-704] @ 0xfffffd40 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl #27 │ │ │ │ + addne r5, fp, r0, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-736] @ 0xfffffd20 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, fp, r0, sp │ │ │ │ + addne r5, fp, r8, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-752] @ 0xfffffd10 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r3, fp, r8, sp │ │ │ │ + addne r5, fp, r0, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-776] @ 0xfffffcf8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr #27 │ │ │ │ + addne r5, fp, r8, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-592] @ 0xfffffdb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r8, lsr #27 │ │ │ │ + addne r5, fp, r0, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-608] @ 0xfffffda0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108b3db0 │ │ │ │ + addne r5, fp, r8, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - @ instruction: 0x108b3db8 │ │ │ │ + addne r5, fp, r0, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-504] @ 0xfffffe08 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r3, fp, r0, asr #27 │ │ │ │ + addne r5, fp, r8, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r8, asr #27 │ │ │ │ + addne r5, fp, r0, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-528] @ 0xfffffdf0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-536] @ 0xfffffde8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-544] @ 0xfffffde0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r3, fp, r0, ror #27 │ │ │ │ + addne r5, fp, r8, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-576] @ 0xfffffdc0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, fp, r8, ror #27 │ │ │ │ + addne r5, fp, r0, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-480] @ 0xfffffe20 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl #28 │ │ │ │ + addne r5, fp, r8, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r8, lsl #28 │ │ │ │ + addne r5, fp, r0, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r0, lsl lr │ │ │ │ + addne r5, fp, r8, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-216] @ 0xffffff28 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r8, lsl lr │ │ │ │ + umullne r5, fp, r0, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-296] @ 0xfffffed8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r0, lsr #28 │ │ │ │ + umullne r5, fp, r8, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r3, fp, r8, lsr #28 │ │ │ │ + addne r5, fp, r0, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r0, lsr lr │ │ │ │ + addne r5, fp, r8, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-240] @ 0xffffff10 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, r8, lsr lr │ │ │ │ + @ instruction: 0x108b51b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-256] @ 0xffffff00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r3, fp, r0, asr #28 │ │ │ │ + @ instruction: 0x108b51b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-280] @ 0xfffffee8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r8, asr #28 │ │ │ │ + addne r5, fp, r0, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, fp, r0, asr lr │ │ │ │ + addne r5, fp, r8, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-136] @ 0xffffff78 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-368] @ 0xfffffe90 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r4, ror #28 │ │ │ │ + ldrdne r5, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-384] @ 0xfffffe80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, ip, ror #28 │ │ │ │ + addne r5, fp, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-408] @ 0xfffffe68 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r3, fp, r4, ror lr │ │ │ │ + addne r5, fp, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, ip, ror lr │ │ │ │ + strdne r5, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r3, fp, r4, lsl #29 │ │ │ │ + strdne r5, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-104] @ 0xffffff98 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, ip, lsl #29 │ │ │ │ + addne r5, fp, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-4064] @ 0xfffff020 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - umullne r3, fp, r4, lr │ │ │ │ + addne r5, fp, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-4072] @ 0xfffff018 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r3, fp, ip, lr │ │ │ │ + addne r5, fp, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-4088] @ 0xfffff008 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r4, lsr #29 │ │ │ │ + addne r5, fp, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-0] │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, fp, ip, lsr #29 │ │ │ │ + addne r5, fp, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-16] │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - @ instruction: 0x108b3eb4 │ │ │ │ + addne r5, fp, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r9, [r2, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108b3ebc │ │ │ │ + addne r5, fp, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3992] @ 0xfffff068 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r3, fp, r4, asr #29 │ │ │ │ + addne r5, fp, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-4016] @ 0xfffff050 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, ip, asr #29 │ │ │ │ + addne r5, fp, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-4040] @ 0xfffff038 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - ldrdne r3, [fp], r4 │ │ │ │ + addne r5, fp, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3952] @ 0xfffff090 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r3, [fp], ip │ │ │ │ + addne r5, fp, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r4, ror #29 │ │ │ │ + addne r5, fp, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3976] @ 0xfffff078 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, ip, ror #29 │ │ │ │ + addne r5, fp, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r3, [fp], r4 │ │ │ │ + addne r5, fp, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r3, [fp], ip │ │ │ │ + addne r5, fp, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3936] @ 0xfffff0a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r3, fp, r4, lsl #30 │ │ │ │ + addne r5, fp, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3824] @ 0xfffff110 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, ip, lsl #30 │ │ │ │ + addne r5, fp, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3848] @ 0xfffff0f8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, r4, lsl pc │ │ │ │ + addne r5, fp, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3872] @ 0xfffff0e0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r3, fp, ip, lsl pc │ │ │ │ + umullne r5, fp, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3768] @ 0xfffff148 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r3, fp, r4, lsr #30 │ │ │ │ + umullne r5, fp, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3784] @ 0xfffff138 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r3, fp, ip, lsr #30 │ │ │ │ + addne r5, fp, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3800] @ 0xfffff128 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r3, fp, r4, lsr pc │ │ │ │ + addne r5, fp, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r3, fp, ip, lsr pc │ │ │ │ + @ instruction: 0x108b52b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3736] @ 0xfffff168 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r3, fp, r4, asr #30 │ │ │ │ + @ instruction: 0x108b52bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, ip, asr #30 │ │ │ │ + addne r5, fp, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3672] @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r3, fp, r4, asr pc │ │ │ │ + addne r5, fp, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, ip, asr pc │ │ │ │ + ldrdne r5, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3712] @ 0xfffff180 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r3, fp, r4, ror #30 │ │ │ │ + ldrdne r5, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3136] @ 0xfffff3c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r3, fp, ip, ror #30 │ │ │ │ + addne r5, fp, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3144] @ 0xfffff3b8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r3, fp, r4, ror pc │ │ │ │ + addne r5, fp, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3176] @ 0xfffff398 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r3, fp, ip, ror pc │ │ │ │ + strdne r5, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3336] @ 0xfffff2f8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r3, fp, r4, lsl #31 │ │ │ │ + strdne r5, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r3, fp, ip, lsl #31 │ │ │ │ + addne r5, fp, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - umullne r3, fp, r4, pc @ │ │ │ │ + addne r5, fp, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3248] @ 0xfffff350 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - umullne r3, fp, ip, pc @ │ │ │ │ + addne r5, fp, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3256] @ 0xfffff348 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r3, fp, r4, lsr #31 │ │ │ │ + addne r5, fp, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3280] @ 0xfffff330 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, ip, lsr #31 │ │ │ │ + addne r5, fp, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3024] @ 0xfffff430 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108b3fb4 │ │ │ │ + addne r5, fp, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3064] @ 0xfffff408 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b3fbc │ │ │ │ + addne r5, fp, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3088] @ 0xfffff3f0 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ - addne r3, fp, r4, asr #31 │ │ │ │ + addne r5, fp, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3400] @ 0xfffff2b8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r3, fp, ip, asr #31 │ │ │ │ + addne r5, fp, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3416] @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r3, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r3, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3192] @ 0xfffff388 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r3, fp, r0, ror #31 │ │ │ │ + addne r5, fp, r8, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3200] @ 0xfffff380 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r3, fp, r8, ror #31 │ │ │ │ + addne r5, fp, r0, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3232] @ 0xfffff360 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r3, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne r3, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3296] @ 0xfffff320 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0 │ │ │ │ + addne r5, fp, r8, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3320] @ 0xfffff308 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r8 │ │ │ │ + addne r5, fp, r0, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3464] @ 0xfffff278 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r0, lsl r0 │ │ │ │ + addne r5, fp, r8, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3472] @ 0xfffff270 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r8, lsl r0 │ │ │ │ + umullne r5, fp, r0, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3488] @ 0xfffff260 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, lsr #32 │ │ │ │ + umullne r5, fp, r8, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r8, lsr #32 │ │ │ │ + addne r5, fp, r0, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3520] @ 0xfffff240 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr r0 │ │ │ │ + addne r5, fp, r8, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr r0 │ │ │ │ + @ instruction: 0x108b53b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3568] @ 0xfffff210 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, fp, r0, asr #32 │ │ │ │ + @ instruction: 0x108b53b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3576] @ 0xfffff208 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #32 │ │ │ │ + addne r5, fp, r0, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3608] @ 0xfffff1e8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, asr r0 │ │ │ │ + addne r5, fp, r8, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3624] @ 0xfffff1d8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r8, asr r0 │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3632] @ 0xfffff1d0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r4, fp, r0, rrx │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3656] @ 0xfffff1b8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r8, rrx │ │ │ │ + addne r5, fp, r0, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2952] @ 0xfffff478 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, ror r0 │ │ │ │ + addne r5, fp, r8, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2968] @ 0xfffff468 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r4, fp, r8, ror r0 │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-3000] @ 0xfffff448 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #1 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r8, lsl #1 │ │ │ │ + addne r5, fp, r0, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2456] @ 0xfffff668 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - umullne r4, fp, r0, r0 │ │ │ │ + addne r5, fp, r8, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2480] @ 0xfffff650 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r4, fp, r8, r0 │ │ │ │ + addne r5, fp, r0, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2744] @ 0xfffff548 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r4, fp, r0, lsr #1 │ │ │ │ + addne r5, fp, r8, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2752] @ 0xfffff540 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #1 │ │ │ │ + addne r5, fp, r0, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2784] @ 0xfffff520 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strhne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strhne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2704] @ 0xfffff570 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #1 │ │ │ │ + addne r5, fp, r8, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2728] @ 0xfffff558 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r8, asr #1 │ │ │ │ + addne r5, fp, r0, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2800] @ 0xfffff510 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, ror #1 │ │ │ │ + addne r5, fp, r8, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2856] @ 0xfffff4d8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r8, ror #1 │ │ │ │ + addne r5, fp, r0, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2872] @ 0xfffff4c8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2632] @ 0xfffff5b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r0, lsl #2 │ │ │ │ + addne r5, fp, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #2 │ │ │ │ + addne r5, fp, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2672] @ 0xfffff590 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl r1 │ │ │ │ + addne r5, fp, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r8, lsl r1 │ │ │ │ + umullne r5, fp, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2592] @ 0xfffff5e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #2 │ │ │ │ + umullne r5, fp, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r8, lsr #2 │ │ │ │ + addne r5, fp, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, fp, r0, lsr r1 │ │ │ │ + addne r5, fp, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2504] @ 0xfffff638 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr r1 │ │ │ │ + @ instruction: 0x108b54b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2528] @ 0xfffff620 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, asr #2 │ │ │ │ + @ instruction: 0x108b54b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2544] @ 0xfffff610 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r4, fp, r8, asr #2 │ │ │ │ + addne r5, fp, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2552] @ 0xfffff608 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, asr r1 │ │ │ │ + addne r5, fp, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r8, asr r1 │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r0, ror #2 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2920] @ 0xfffff498 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r8, ror #2 │ │ │ │ + addne r5, fp, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2936] @ 0xfffff488 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, ror r1 │ │ │ │ + addne r5, fp, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2368] @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, ror r1 │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #3 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #3 │ │ │ │ + addne r5, fp, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2296] @ 0xfffff708 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne r4, fp, r0, r1 │ │ │ │ + addne r5, fp, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2320] @ 0xfffff6f0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - umullne r4, fp, r8, r1 │ │ │ │ + addne r5, fp, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2344] @ 0xfffff6d8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #3 │ │ │ │ + addne r5, fp, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2240] @ 0xfffff740 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r8, lsr #3 │ │ │ │ + addne r5, fp, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2256] @ 0xfffff730 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b41b0 │ │ │ │ + addne r5, fp, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2280] @ 0xfffff718 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108b41b8 │ │ │ │ + addne r5, fp, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2200] @ 0xfffff768 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r4, fp, r0, asr #3 │ │ │ │ + addne r5, fp, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2208] @ 0xfffff760 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #3 │ │ │ │ + addne r5, fp, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2232] @ 0xfffff748 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2064] @ 0xfffff7f0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #3 │ │ │ │ + addne r5, fp, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2144] @ 0xfffff7a0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r4, fp, r8, ror #3 │ │ │ │ + addne r5, fp, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2000] @ 0xfffff830 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2016] @ 0xfffff820 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-2040] @ 0xfffff808 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #4 │ │ │ │ + addne r5, fp, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1936] @ 0xfffff870 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, fp, r8, lsl #4 │ │ │ │ + addne r5, fp, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, fp, r0, lsl r2 │ │ │ │ + addne r5, fp, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1984] @ 0xfffff840 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r8, lsl r2 │ │ │ │ + umullne r5, fp, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r4, fp, r0, lsr #4 │ │ │ │ + umullne r5, fp, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1736] @ 0xfffff938 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #4 │ │ │ │ + addne r5, fp, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1760] @ 0xfffff920 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r0, lsr r2 │ │ │ │ + addne r5, fp, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1832] @ 0xfffff8d8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r8, lsr r2 │ │ │ │ + @ instruction: 0x108b55b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1840] @ 0xfffff8d0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #4 │ │ │ │ + @ instruction: 0x108b55b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1864] @ 0xfffff8b8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #4 │ │ │ │ + addne r5, fp, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1776] @ 0xfffff910 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, asr r2 │ │ │ │ + addne r5, fp, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1792] @ 0xfffff900 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, asr r2 │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1816] @ 0xfffff8e8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, fp, r0, ror #4 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1888] @ 0xfffff8a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, fp, r8, ror #4 │ │ │ │ + addne r5, fp, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r0, ror r2 │ │ │ │ + addne r5, fp, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1920] @ 0xfffff880 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, fp, r8, ror r2 │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1648] @ 0xfffff990 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #5 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1672] @ 0xfffff978 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #5 │ │ │ │ + addne r5, fp, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r4, fp, r0, r2 │ │ │ │ + addne r5, fp, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1584] @ 0xfffff9d0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r4, fp, r8, r2 │ │ │ │ + addne r5, fp, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #5 │ │ │ │ + addne r5, fp, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1624] @ 0xfffff9a8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #5 │ │ │ │ + addne r5, fp, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108b42b0 │ │ │ │ + addne r5, fp, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1528] @ 0xfffffa08 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x108b42b8 │ │ │ │ + addne r5, fp, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1560] @ 0xfffff9e8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #5 │ │ │ │ + addne r5, fp, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1424] @ 0xfffffa70 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r8, asr #5 │ │ │ │ + addne r5, fp, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1432] @ 0xfffffa68 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1456] @ 0xfffffa50 │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1472] @ 0xfffffa40 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r0, ror #5 │ │ │ │ + addne r5, fp, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #5 │ │ │ │ + addne r5, fp, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1264] @ 0xfffffb10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1296] @ 0xfffffaf0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #6 │ │ │ │ + addne r5, fp, r8, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1320] @ 0xfffffad8 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r4, fp, r8, lsl #6 │ │ │ │ + addne r5, fp, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1368] @ 0xfffffaa8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r0, lsl r3 │ │ │ │ + addne r5, fp, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1376] @ 0xfffffaa0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, fp, r8, lsl r3 │ │ │ │ + umullne r5, fp, r0, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1408] @ 0xfffffa80 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r0, lsr #6 │ │ │ │ + umullne r5, fp, r8, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1192] @ 0xfffffb58 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r8, lsr #6 │ │ │ │ + addne r5, fp, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr r3 │ │ │ │ + addne r5, fp, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1232] @ 0xfffffb30 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr r3 │ │ │ │ + @ instruction: 0x108b56b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1040] @ 0xfffffbf0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #6 │ │ │ │ + @ instruction: 0x108b56b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1064] @ 0xfffffbd8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #6 │ │ │ │ + addne r5, fp, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1088] @ 0xfffffbc0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r4, fp, r0, asr r3 │ │ │ │ + addne r5, fp, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r8, asr r3 │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1144] @ 0xfffffb88 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #6 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1168] @ 0xfffffb70 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #6 │ │ │ │ + addne r5, fp, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-968] @ 0xfffffc38 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r0, ror r3 │ │ │ │ + addne r5, fp, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-992] @ 0xfffffc20 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, ror r3 │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-1016] @ 0xfffffc08 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #7 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #7 │ │ │ │ + addne r5, fp, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-912] @ 0xfffffc70 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r4, fp, r0, r3 │ │ │ │ + addne r5, fp, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-928] @ 0xfffffc60 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - umullne r4, fp, r8, r3 │ │ │ │ + addne r5, fp, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-816] @ 0xfffffcd0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, lsr #7 │ │ │ │ + addne r5, fp, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-832] @ 0xfffffcc0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #7 │ │ │ │ + addne r5, fp, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-864] @ 0xfffffca0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b43b0 │ │ │ │ + addne r5, fp, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b43b8 │ │ │ │ + addne r5, fp, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-752] @ 0xfffffd10 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #7 │ │ │ │ + addne r5, fp, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-776] @ 0xfffffcf8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, fp, r8, asr #7 │ │ │ │ + addne r5, fp, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-560] @ 0xfffffdd0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-584] @ 0xfffffdb8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-608] @ 0xfffffda0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, fp, r0, ror #7 │ │ │ │ + addne r5, fp, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #7 │ │ │ │ + addne r5, fp, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-672] @ 0xfffffd60 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-472] @ 0xfffffe28 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #8 │ │ │ │ + addne r5, fp, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-496] @ 0xfffffe10 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #8 │ │ │ │ + addne r5, fp, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-520] @ 0xfffffdf8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, fp, r0, lsl r4 │ │ │ │ + addne r5, fp, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-416] @ 0xfffffe60 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r8, lsl r4 │ │ │ │ + umullne r5, fp, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, lsr #8 │ │ │ │ + umullne r5, fp, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #8 │ │ │ │ + addne r5, fp, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-336] @ 0xfffffeb0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr r4 │ │ │ │ + addne r5, fp, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr r4 │ │ │ │ + @ instruction: 0x108b57b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-384] @ 0xfffffe80 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #8 │ │ │ │ + @ instruction: 0x108b57b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-272] @ 0xfffffef0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r8, asr #8 │ │ │ │ + addne r5, fp, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, asr r4 │ │ │ │ + addne r5, fp, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r8, asr r4 │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #8 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-208] @ 0xffffff30 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #8 │ │ │ │ + addne r5, fp, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-240] @ 0xffffff10 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r4, fp, r0, ror r4 │ │ │ │ + addne r5, fp, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r8, ror r4 │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-4040] @ 0xfffff038 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, fp, r0, lsl #9 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-4072] @ 0xfffff018 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r8, lsl #9 │ │ │ │ + addne r5, fp, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r4, fp, r0, r4 │ │ │ │ + addne r5, fp, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-56] @ 0xffffffc8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r4, fp, r8, r4 │ │ │ │ + addne r5, fp, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r0, lsr #9 │ │ │ │ + addne r5, fp, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-4088] @ 0xfffff008 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, fp, r8, lsr #9 │ │ │ │ + addne r5, fp, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-0] │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - @ instruction: 0x108b44b0 │ │ │ │ + addne r5, fp, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-32] @ 0xffffffe0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108b44b8 │ │ │ │ + addne r5, fp, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-88] @ 0xffffffa8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r0, asr #9 │ │ │ │ + addne r5, fp, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-96] @ 0xffffffa0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #9 │ │ │ │ + addne r5, fp, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-144] @ 0xffffff70 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #9 │ │ │ │ + addne r5, fp, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r8, [r2, #-176] @ 0xffffff50 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r8, ror #9 │ │ │ │ + addne r5, fp, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3968] @ 0xfffff080 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3984] @ 0xfffff070 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-4008] @ 0xfffff058 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #10 │ │ │ │ + addne r5, fp, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3712] @ 0xfffff180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, fp, r8, lsl #10 │ │ │ │ + addne r5, fp, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl r5 │ │ │ │ + addne r5, fp, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl r5 │ │ │ │ + umullne r5, fp, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3776] @ 0xfffff140 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, fp, r0, lsr #10 │ │ │ │ + umullne r5, fp, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #10 │ │ │ │ + addne r5, fp, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3816] @ 0xfffff118 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr r5 │ │ │ │ + addne r5, fp, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3848] @ 0xfffff0f8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r8, lsr r5 │ │ │ │ + @ instruction: 0x108b58b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3856] @ 0xfffff0f0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #10 │ │ │ │ + @ instruction: 0x108b58b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3888] @ 0xfffff0d0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r8, asr #10 │ │ │ │ + addne r5, fp, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, fp, r0, asr r5 │ │ │ │ + addne r5, fp, r8, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r8, asr r5 │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3936] @ 0xfffff0a0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #10 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r8, ror #10 │ │ │ │ + addne r5, fp, r0, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3672] @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r0, ror r5 │ │ │ │ + addne r5, fp, r8, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r8, ror r5 │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r0, lsl #11 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3608] @ 0xfffff1e8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #11 │ │ │ │ + addne r5, fp, r0, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3640] @ 0xfffff1c8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne r4, fp, r0, r5 │ │ │ │ + addne r5, fp, r8, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3552] @ 0xfffff220 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - umullne r4, fp, r8, r5 │ │ │ │ + addne r5, fp, r0, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3560] @ 0xfffff218 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #11 │ │ │ │ + addne r5, fp, r8, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3584] @ 0xfffff200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r8, lsr #11 │ │ │ │ + addne r5, fp, r0, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3488] @ 0xfffff260 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108b45b0 │ │ │ │ + addne r5, fp, r8, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b45b8 │ │ │ │ + addne r5, fp, r0, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #11 │ │ │ │ + addne r5, fp, r8, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r4, fp, r8, asr #11 │ │ │ │ + addne r5, fp, r0, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3416] @ 0xfffff2a8 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3448] @ 0xfffff288 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3184] @ 0xfffff390 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #11 │ │ │ │ + addne r5, fp, r8, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3208] @ 0xfffff378 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #11 │ │ │ │ + addne r5, fp, r0, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3232] @ 0xfffff360 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3256] @ 0xfffff348 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3272] @ 0xfffff338 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #12 │ │ │ │ + addne r5, fp, r8, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3296] @ 0xfffff320 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #12 │ │ │ │ + addne r5, fp, r0, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3328] @ 0xfffff300 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r0, lsl r6 │ │ │ │ + addne r5, fp, r8, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3336] @ 0xfffff2f8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl r6 │ │ │ │ + umullne r5, fp, r0, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r0, lsr #12 │ │ │ │ + umullne r5, fp, r8, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, lsr #12 │ │ │ │ + addne r5, fp, r0, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3136] @ 0xfffff3c0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr r6 │ │ │ │ + addne r5, fp, r8, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr r6 │ │ │ │ + @ instruction: 0x108b59b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3064] @ 0xfffff408 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r0, asr #12 │ │ │ │ + @ instruction: 0x108b59b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3072] @ 0xfffff400 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #12 │ │ │ │ + addne r5, fp, r0, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, asr r6 │ │ │ │ + addne r5, fp, r8, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2976] @ 0xfffff460 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, fp, r8, asr r6 │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3008] @ 0xfffff440 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #12 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, fp, r8, ror #12 │ │ │ │ + addne r5, fp, r0, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2800] @ 0xfffff510 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r0, ror r6 │ │ │ │ + addne r5, fp, r8, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, ror r6 │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r0, lsl #13 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r8, lsl #13 │ │ │ │ + addne r5, fp, r0, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r4, fp, r0, r6 │ │ │ │ + addne r5, fp, r8, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2864] @ 0xfffff4d0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne r4, fp, r8, r6 │ │ │ │ + addne r5, fp, r0, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2880] @ 0xfffff4c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r0, lsr #13 │ │ │ │ + addne r5, fp, r8, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2888] @ 0xfffff4b8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #13 │ │ │ │ + addne r5, fp, r0, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2920] @ 0xfffff498 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108b46b0 │ │ │ │ + addne r5, fp, r8, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2936] @ 0xfffff488 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - @ instruction: 0x108b46b8 │ │ │ │ + addne r5, fp, r0, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2944] @ 0xfffff480 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #13 │ │ │ │ + addne r5, fp, r8, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r8, asr #13 │ │ │ │ + addne r5, fp, r0, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2632] @ 0xfffff5b8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2672] @ 0xfffff590 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #13 │ │ │ │ + addne r5, fp, r8, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2528] @ 0xfffff620 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r8, ror #13 │ │ │ │ + addne r5, fp, r0, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2536] @ 0xfffff618 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2568] @ 0xfffff5f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r0, lsl #14 │ │ │ │ + addne r5, fp, r8, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2592] @ 0xfffff5e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #14 │ │ │ │ + addne r5, fp, r0, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r0, lsl r7 │ │ │ │ + addne r5, fp, r8, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, fp, r8, lsl r7 │ │ │ │ + umullne r5, fp, r0, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2704] @ 0xfffff570 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #14 │ │ │ │ + umullne r5, fp, r8, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2728] @ 0xfffff558 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, lsr #14 │ │ │ │ + addne r5, fp, r0, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2744] @ 0xfffff548 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r0, lsr r7 │ │ │ │ + addne r5, fp, r8, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2760] @ 0xfffff538 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r8, lsr r7 │ │ │ │ + @ instruction: 0x108b5ab0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2776] @ 0xfffff528 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #14 │ │ │ │ + @ instruction: 0x108b5ab8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2464] @ 0xfffff660 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, asr #14 │ │ │ │ + addne r5, fp, r0, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2480] @ 0xfffff650 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, asr r7 │ │ │ │ + addne r5, fp, r8, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2504] @ 0xfffff638 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r4, fp, r8, asr r7 │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2216] @ 0xfffff758 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #14 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2240] @ 0xfffff740 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #14 │ │ │ │ + addne r5, fp, r0, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2256] @ 0xfffff730 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r4, fp, r0, ror r7 │ │ │ │ + addne r5, fp, r8, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2152] @ 0xfffff798 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r8, ror r7 │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2168] @ 0xfffff788 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #15 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2192] @ 0xfffff770 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #15 │ │ │ │ + addne r5, fp, r0, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2296] @ 0xfffff708 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r4, fp, r0, r7 │ │ │ │ + addne r5, fp, r8, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2312] @ 0xfffff6f8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - umullne r4, fp, r8, r7 │ │ │ │ + addne r5, fp, r0, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #15 │ │ │ │ + addne r5, fp, r8, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2360] @ 0xfffff6c8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, fp, r8, lsr #15 │ │ │ │ + addne r5, fp, r0, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108b47b0 │ │ │ │ + addne r5, fp, r8, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2400] @ 0xfffff6a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108b47b8 │ │ │ │ + addne r5, fp, r0, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r0, asr #15 │ │ │ │ + addne r5, fp, r8, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2424] @ 0xfffff688 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #15 │ │ │ │ + addne r5, fp, r0, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2032] @ 0xfffff810 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2064] @ 0xfffff7f0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, fp, r0, ror #15 │ │ │ │ + addne r5, fp, r8, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2096] @ 0xfffff7d0 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - addne r4, fp, r8, ror #15 │ │ │ │ + addne r5, fp, r0, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1960] @ 0xfffff858 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-2000] @ 0xfffff830 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #16 │ │ │ │ + addne r5, fp, r8, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1912] @ 0xfffff888 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, fp, r8, lsl #16 │ │ │ │ + addne r5, fp, r0, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1920] @ 0xfffff880 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl r8 │ │ │ │ + addne r5, fp, r8, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, lsl r8 │ │ │ │ + umullne r5, fp, r0, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1856] @ 0xfffff8c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r0, lsr #16 │ │ │ │ + umullne r5, fp, r8, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1864] @ 0xfffff8b8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #16 │ │ │ │ + addne r5, fp, r0, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, lsr r8 │ │ │ │ + addne r5, fp, r8, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1808] @ 0xfffff8f0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r8, lsr r8 │ │ │ │ + @ instruction: 0x108b5bb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1816] @ 0xfffff8e8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #16 │ │ │ │ + @ instruction: 0x108b5bb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1840] @ 0xfffff8d0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r8, asr #16 │ │ │ │ + addne r5, fp, r0, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1704] @ 0xfffff958 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r4, fp, r0, asr r8 │ │ │ │ + addne r5, fp, r8, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1744] @ 0xfffff930 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r8, asr r8 │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1768] @ 0xfffff918 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - addne r4, fp, r0, ror #16 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, fp, r8, ror #16 │ │ │ │ + addne r5, fp, r0, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1648] @ 0xfffff990 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, ror r8 │ │ │ │ + addne r5, fp, r8, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1672] @ 0xfffff978 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r4, fp, r8, ror r8 │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1560] @ 0xfffff9e8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, fp, r0, lsl #17 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #17 │ │ │ │ + addne r5, fp, r0, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1608] @ 0xfffff9b8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - umullne r4, fp, r0, r8 │ │ │ │ + addne r5, fp, r8, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1504] @ 0xfffffa20 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - umullne r4, fp, r8, r8 │ │ │ │ + addne r5, fp, r0, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #17 │ │ │ │ + addne r5, fp, r8, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1544] @ 0xfffff9f8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, lsr #17 │ │ │ │ + addne r5, fp, r0, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - @ instruction: 0x108b48b0 │ │ │ │ + addne r5, fp, r8, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108b48b8 │ │ │ │ + addne r5, fp, r0, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r4, fp, r0, asr #17 │ │ │ │ + addne r5, fp, r8, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1064] @ 0xfffffbd8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r4, fp, r8, asr #17 │ │ │ │ + addne r5, fp, r0, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1120] @ 0xfffffba0 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1160] @ 0xfffffb78 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #17 │ │ │ │ + addne r5, fp, r8, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1184] @ 0xfffffb60 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #17 │ │ │ │ + addne r5, fp, r0, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1248] @ 0xfffffb20 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1264] @ 0xfffffb10 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #18 │ │ │ │ + addne r5, fp, r8, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1288] @ 0xfffffaf8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #18 │ │ │ │ + addne r5, fp, r0, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1312] @ 0xfffffae0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r0, lsl r9 │ │ │ │ + addne r5, fp, r8, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1320] @ 0xfffffad8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, fp, r8, lsl r9 │ │ │ │ + umullne r5, fp, r0, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1336] @ 0xfffffac8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, lsr #18 │ │ │ │ + umullne r5, fp, r8, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1352] @ 0xfffffab8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #18 │ │ │ │ + addne r5, fp, r0, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1376] @ 0xfffffaa0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, lsr r9 │ │ │ │ + addne r5, fp, r8, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1392] @ 0xfffffa90 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, fp, r8, lsr r9 │ │ │ │ + @ instruction: 0x108b5cb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-688] @ 0xfffffd50 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, fp, r0, asr #18 │ │ │ │ + @ instruction: 0x108b5cb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #18 │ │ │ │ + addne r5, fp, r0, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, fp, r0, asr r9 │ │ │ │ + addne r5, fp, r8, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r8, asr r9 │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-936] @ 0xfffffc58 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #18 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #18 │ │ │ │ + addne r5, fp, r0, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, fp, r0, ror r9 │ │ │ │ + addne r5, fp, r8, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-808] @ 0xfffffcd8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r8, ror r9 │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-832] @ 0xfffffcc0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, lsl #19 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-848] @ 0xfffffcb0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, fp, r8, lsl #19 │ │ │ │ + addne r5, fp, r0, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-864] @ 0xfffffca0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - umullne r4, fp, r0, r9 │ │ │ │ + addne r5, fp, r8, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-896] @ 0xfffffc80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - umullne r4, fp, r8, r9 │ │ │ │ + addne r5, fp, r0, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-744] @ 0xfffffd18 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, lsr #19 │ │ │ │ + addne r5, fp, r8, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-760] @ 0xfffffd08 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #19 │ │ │ │ + addne r5, fp, r0, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-776] @ 0xfffffcf8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b49b0 │ │ │ │ + addne r5, fp, r8, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-984] @ 0xfffffc28 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b49b8 │ │ │ │ + addne r5, fp, r0, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #19 │ │ │ │ + addne r5, fp, r8, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1032] @ 0xfffffbf8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #19 │ │ │ │ + addne r5, fp, r0, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-584] @ 0xfffffdb8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-600] @ 0xfffffda8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-624] @ 0xfffffd90 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #19 │ │ │ │ + addne r5, fp, r8, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-640] @ 0xfffffd80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r8, ror #19 │ │ │ │ + addne r5, fp, r0, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-672] @ 0xfffffd60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, lsl #20 │ │ │ │ + addne r5, fp, r8, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-528] @ 0xfffffdf0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r4, fp, r8, lsl #20 │ │ │ │ + addne r5, fp, r0, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-560] @ 0xfffffdd0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl sl │ │ │ │ + addne r5, fp, r8, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-416] @ 0xfffffe60 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl sl │ │ │ │ + umullne r5, fp, r0, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-440] @ 0xfffffe48 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #20 │ │ │ │ + umullne r5, fp, r8, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-464] @ 0xfffffe30 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r4, fp, r8, lsr #20 │ │ │ │ + addne r5, fp, r0, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr sl │ │ │ │ + addne r5, fp, r8, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-248] @ 0xffffff08 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr sl │ │ │ │ + @ instruction: 0x108b5db0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-272] @ 0xfffffef0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, fp, r0, asr #20 │ │ │ │ + @ instruction: 0x108b5db8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1432] @ 0xfffffa68 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #20 │ │ │ │ + addne r5, fp, r0, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1448] @ 0xfffffa58 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r0, asr sl │ │ │ │ + addne r5, fp, r8, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-1472] @ 0xfffffa40 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r4, fp, r8, asr sl │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, fp, r0, ror #20 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #20 │ │ │ │ + addne r5, fp, r0, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-208] @ 0xffffff30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, fp, r0, ror sl │ │ │ │ + addne r5, fp, r8, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-144] @ 0xffffff70 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r8, ror sl │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, lsl #21 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r8, lsl #21 │ │ │ │ + addne r5, fp, r0, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r4, fp, r0, sl │ │ │ │ + addne r5, fp, r8, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-80] @ 0xffffffb0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - umullne r4, fp, r8, sl │ │ │ │ + addne r5, fp, r0, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #21 │ │ │ │ + addne r5, fp, r8, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-4056] @ 0xfffff028 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r8, lsr #21 │ │ │ │ + addne r5, fp, r0, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-4072] @ 0xfffff018 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b4ab0 │ │ │ │ + addne r5, fp, r8, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-0] │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108b4ab8 │ │ │ │ + addne r5, fp, r0, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-16] │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r0, asr #21 │ │ │ │ + addne r5, fp, r8, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-24] @ 0xffffffe8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #21 │ │ │ │ + addne r5, fp, r0, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [r2, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-4000] @ 0xfffff060 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-4016] @ 0xfffff050 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #21 │ │ │ │ + addne r5, fp, r8, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #21 │ │ │ │ + addne r5, fp, r0, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3896] @ 0xfffff0c8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #22 │ │ │ │ + addne r5, fp, r8, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3944] @ 0xfffff098 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, fp, r8, lsl #22 │ │ │ │ + addne r5, fp, r0, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl fp │ │ │ │ + addne r5, fp, r8, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3976] @ 0xfffff078 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl fp │ │ │ │ + umullne r5, fp, r0, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3832] @ 0xfffff108 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r0, lsr #22 │ │ │ │ + umullne r5, fp, r8, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #22 │ │ │ │ + addne r5, fp, r0, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3864] @ 0xfffff0e8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, lsr fp │ │ │ │ + addne r5, fp, r8, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3776] @ 0xfffff140 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r8, lsr fp │ │ │ │ + @ instruction: 0x108b5eb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3784] @ 0xfffff138 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #22 │ │ │ │ + @ instruction: 0x108b5eb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3816] @ 0xfffff118 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r8, asr #22 │ │ │ │ + addne r5, fp, r0, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3552] @ 0xfffff220 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, fp, r0, asr fp │ │ │ │ + addne r5, fp, r8, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r8, asr fp │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3616] @ 0xfffff1e0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, fp, r0, ror #22 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3256] @ 0xfffff348 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r8, ror #22 │ │ │ │ + addne r5, fp, r0, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3264] @ 0xfffff340 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r0, ror fp │ │ │ │ + addne r5, fp, r8, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r8, ror fp │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3656] @ 0xfffff1b8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r0, lsl #23 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #23 │ │ │ │ + addne r5, fp, r0, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3688] @ 0xfffff198 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r4, fp, r0, fp │ │ │ │ + addne r5, fp, r8, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3448] @ 0xfffff288 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - umullne r4, fp, r8, fp │ │ │ │ + addne r5, fp, r0, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3480] @ 0xfffff268 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #23 │ │ │ │ + addne r5, fp, r8, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - addne r4, fp, r8, lsr #23 │ │ │ │ + addne r5, fp, r0, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108b4bb0 │ │ │ │ + addne r5, fp, r8, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3176] @ 0xfffff398 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b4bb8 │ │ │ │ + addne r5, fp, r0, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3200] @ 0xfffff380 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r0, asr #23 │ │ │ │ + addne r5, fp, r8, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3216] @ 0xfffff370 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r8, asr #23 │ │ │ │ + addne r5, fp, r0, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3240] @ 0xfffff358 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r0, ror #23 │ │ │ │ + addne r5, fp, r8, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3312] @ 0xfffff310 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #23 │ │ │ │ + addne r5, fp, r0, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3336] @ 0xfffff2f8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r5, fp, r8, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r5, fp, r0, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, lsl #24 │ │ │ │ + addne r5, fp, r8, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, lsl #24 │ │ │ │ + addne r5, fp, r0, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3392] @ 0xfffff2c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r4, fp, r0, lsl ip │ │ │ │ + addne r5, fp, r8, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3400] @ 0xfffff2b8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl ip │ │ │ │ + umullne r5, fp, r0, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #24 │ │ │ │ + umullne r5, fp, r8, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3704] @ 0xfffff188 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r4, fp, r8, lsr #24 │ │ │ │ + addne r5, fp, r0, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3720] @ 0xfffff178 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr ip │ │ │ │ + addne r5, fp, r8, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr ip │ │ │ │ + @ instruction: 0x108b5fb0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3064] @ 0xfffff408 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r0, asr #24 │ │ │ │ + @ instruction: 0x108b5fb8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3072] @ 0xfffff400 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #24 │ │ │ │ + addne r5, fp, r0, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r4, fp, r0, asr ip │ │ │ │ + addne r5, fp, r8, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3112] @ 0xfffff3d8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r8, asr ip │ │ │ │ + ldrdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #24 │ │ │ │ + ldrdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3144] @ 0xfffff3b8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #24 │ │ │ │ + addne r5, fp, r0, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2440] @ 0xfffff678 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, fp, r0, ror ip │ │ │ │ + addne r5, fp, r8, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2456] @ 0xfffff668 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r8, ror ip │ │ │ │ + strdne r5, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2472] @ 0xfffff658 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #25 │ │ │ │ + strdne r5, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2944] @ 0xfffff480 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, lsl #25 │ │ │ │ + addne r6, fp, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r4, fp, r0, ip │ │ │ │ + addne r6, fp, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2984] @ 0xfffff458 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - umullne r4, fp, r8, ip │ │ │ │ + addne r6, fp, r0, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2664] @ 0xfffff598 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, lsr #25 │ │ │ │ + addne r6, fp, r8, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #25 │ │ │ │ + addne r6, fp, r0, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2704] @ 0xfffff570 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - @ instruction: 0x108b4cb0 │ │ │ │ + addne r6, fp, r8, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2784] @ 0xfffff520 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108b4cb8 │ │ │ │ + addne r6, fp, r0, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2800] @ 0xfffff510 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #25 │ │ │ │ + addne r6, fp, r8, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #25 │ │ │ │ + addne r6, fp, r0, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r6, fp, r8, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2744] @ 0xfffff548 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r6, fp, r0, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r0, ror #25 │ │ │ │ + addne r6, fp, r8, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2856] @ 0xfffff4d8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #25 │ │ │ │ + addne r6, fp, r0, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2880] @ 0xfffff4c0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r6, fp, r8, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2904] @ 0xfffff4a8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r6, fp, r0, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r0, lsl #26 │ │ │ │ + addne r6, fp, r8, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2624] @ 0xfffff5c0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #26 │ │ │ │ + addne r6, fp, r0, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r0, lsl sp │ │ │ │ + addne r6, fp, r8, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r4, fp, r8, lsl sp │ │ │ │ + umullne r6, fp, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2568] @ 0xfffff5f8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #26 │ │ │ │ + umullne r6, fp, r8, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #26 │ │ │ │ + addne r6, fp, r0, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, lsr sp │ │ │ │ + addne r6, fp, r8, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2512] @ 0xfffff630 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr sp │ │ │ │ + strhne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2536] @ 0xfffff618 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #26 │ │ │ │ + strhne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3008] @ 0xfffff440 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, fp, r8, asr #26 │ │ │ │ + addne r6, fp, r0, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r4, fp, r0, asr sp │ │ │ │ + addne r6, fp, r8, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r4, fp, r8, asr sp │ │ │ │ + ldrdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r0, ror #26 │ │ │ │ + ldrdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #26 │ │ │ │ + addne r6, fp, r0, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, ror sp │ │ │ │ + addne r6, fp, r8, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2312] @ 0xfffff6f8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r8, ror sp │ │ │ │ + strdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2328] @ 0xfffff6e8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl #27 │ │ │ │ + strdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2352] @ 0xfffff6d0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #27 │ │ │ │ + addne r6, fp, r0, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2208] @ 0xfffff760 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - umullne r4, fp, r0, sp │ │ │ │ + addne r6, fp, r8, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2240] @ 0xfffff740 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r4, fp, r8, sp │ │ │ │ + addne r6, fp, r0, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2264] @ 0xfffff728 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r4, fp, r0, lsr #27 │ │ │ │ + addne r6, fp, r8, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2048] @ 0xfffff800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r4, fp, r8, lsr #27 │ │ │ │ + addne r6, fp, r0, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2056] @ 0xfffff7f8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108b4db0 │ │ │ │ + addne r6, fp, r8, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2080] @ 0xfffff7e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108b4db8 │ │ │ │ + addne r6, fp, r0, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r4, fp, r0, asr #27 │ │ │ │ + addne r6, fp, r8, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2096] @ 0xfffff7d0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #27 │ │ │ │ + addne r6, fp, r0, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2128] @ 0xfffff7b0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r6, fp, r8, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2144] @ 0xfffff7a0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r6, fp, r0, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2160] @ 0xfffff790 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #27 │ │ │ │ + addne r6, fp, r8, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2184] @ 0xfffff778 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #27 │ │ │ │ + addne r6, fp, r0, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2000] @ 0xfffff830 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r6, fp, r8, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2008] @ 0xfffff828 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r6, fp, r0, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-2032] @ 0xfffff810 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r0, lsl #28 │ │ │ │ + addne r6, fp, r8, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1888] @ 0xfffff8a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, fp, r8, lsl #28 │ │ │ │ + addne r6, fp, r0, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl lr │ │ │ │ + addne r6, fp, r8, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1920] @ 0xfffff880 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, lsl lr │ │ │ │ + umullne r6, fp, r0, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1936] @ 0xfffff870 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, lsr #28 │ │ │ │ + umullne r6, fp, r8, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #28 │ │ │ │ + addne r6, fp, r0, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr lr │ │ │ │ + addne r6, fp, r8, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1816] @ 0xfffff8e8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr lr │ │ │ │ + @ instruction: 0x108b61b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1832] @ 0xfffff8d8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #28 │ │ │ │ + @ instruction: 0x108b61b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1856] @ 0xfffff8c0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #28 │ │ │ │ + addne r6, fp, r0, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1760] @ 0xfffff920 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r0, asr lr │ │ │ │ + addne r6, fp, r8, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1776] @ 0xfffff910 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r4, fp, r8, asr lr │ │ │ │ + ldrdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1800] @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #28 │ │ │ │ + ldrdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1664] @ 0xfffff980 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r4, fp, r8, ror #28 │ │ │ │ + addne r6, fp, r0, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1672] @ 0xfffff978 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, ror lr │ │ │ │ + addne r6, fp, r8, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, ror lr │ │ │ │ + strdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r4, fp, r0, lsl #29 │ │ │ │ + strdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1720] @ 0xfffff948 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #29 │ │ │ │ + addne r6, fp, r0, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1752] @ 0xfffff928 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r4, fp, r0, lr │ │ │ │ + addne r6, fp, r8, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1624] @ 0xfffff9a8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - umullne r4, fp, r8, lr │ │ │ │ + addne r6, fp, r0, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #29 │ │ │ │ + addne r6, fp, r8, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1648] @ 0xfffff990 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r4, fp, r8, lsr #29 │ │ │ │ + addne r6, fp, r0, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - @ instruction: 0x108b4eb0 │ │ │ │ + addne r6, fp, r8, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108b4eb8 │ │ │ │ + addne r6, fp, r0, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1536] @ 0xfffffa00 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #29 │ │ │ │ + addne r6, fp, r8, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1064] @ 0xfffffbd8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r4, fp, r8, asr #29 │ │ │ │ + addne r6, fp, r0, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1112] @ 0xfffffba8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r6, fp, r8, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r6, fp, r0, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #29 │ │ │ │ + addne r6, fp, r8, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1416] @ 0xfffffa78 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #29 │ │ │ │ + addne r6, fp, r0, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1440] @ 0xfffffa60 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r6, fp, r8, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r6, fp, r0, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1216] @ 0xfffffb40 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, lsl #30 │ │ │ │ + addne r6, fp, r8, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1232] @ 0xfffffb30 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #30 │ │ │ │ + addne r6, fp, r0, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1248] @ 0xfffffb20 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r0, lsl pc │ │ │ │ + addne r6, fp, r8, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1264] @ 0xfffffb10 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl pc │ │ │ │ + umullne r6, fp, r0, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1288] @ 0xfffffaf8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr #30 │ │ │ │ + umullne r6, fp, r8, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1320] @ 0xfffffad8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r4, fp, r8, lsr #30 │ │ │ │ + addne r6, fp, r0, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1336] @ 0xfffffac8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r0, lsr pc │ │ │ │ + addne r6, fp, r8, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1360] @ 0xfffffab0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr pc │ │ │ │ + @ instruction: 0x108b62b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1568] @ 0xfffff9e0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r4, fp, r0, asr #30 │ │ │ │ + @ instruction: 0x108b62b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r4, fp, r8, asr #30 │ │ │ │ + addne r6, fp, r0, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1608] @ 0xfffff9b8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r0, asr pc │ │ │ │ + addne r6, fp, r8, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-952] @ 0xfffffc48 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r4, fp, r8, asr pc │ │ │ │ + ldrdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-968] @ 0xfffffc38 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r4, fp, r0, ror #30 │ │ │ │ + ldrdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-992] @ 0xfffffc20 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r8, ror #30 │ │ │ │ + addne r6, fp, r0, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1016] @ 0xfffffc08 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r4, fp, r0, ror pc │ │ │ │ + addne r6, fp, r8, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r4, fp, r8, ror pc │ │ │ │ + strdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-1048] @ 0xfffffbe8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r4, fp, r0, lsl #31 │ │ │ │ + strdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-856] @ 0xfffffca8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r4, fp, r8, lsl #31 │ │ │ │ + addne r6, fp, r0, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - umullne r4, fp, r0, pc @ │ │ │ │ + addne r6, fp, r8, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - umullne r4, fp, r8, pc @ │ │ │ │ + addne r6, fp, r0, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r4, fp, r0, lsr #31 │ │ │ │ + addne r6, fp, r8, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-808] @ 0xfffffcd8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r4, fp, r8, lsr #31 │ │ │ │ + addne r6, fp, r0, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-832] @ 0xfffffcc0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b4fb0 │ │ │ │ + addne r6, fp, r8, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108b4fb8 │ │ │ │ + addne r6, fp, r0, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-112] @ 0xffffff90 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r4, fp, r0, asr #31 │ │ │ │ + addne r6, fp, r8, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r4, fp, r8, asr #31 │ │ │ │ + addne r6, fp, r0, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-640] @ 0xfffffd80 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - ldrdne r4, [fp], r0 │ │ │ │ + addne r6, fp, r8, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-680] @ 0xfffffd58 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r4, [fp], r8 │ │ │ │ + addne r6, fp, r0, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r4, fp, r0, ror #31 │ │ │ │ + addne r6, fp, r8, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-384] @ 0xfffffe80 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r4, fp, r8, ror #31 │ │ │ │ + addne r6, fp, r0, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-424] @ 0xfffffe58 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r4, [fp], r0 │ │ │ │ + addne r6, fp, r8, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r4, [fp], r8 │ │ │ │ + addne r6, fp, r0, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, r0 │ │ │ │ + addne r6, fp, r8, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r8 │ │ │ │ + addne r6, fp, r0, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-536] @ 0xfffffde8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r5, fp, r0, lsl r0 │ │ │ │ + addne r6, fp, r8, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-576] @ 0xfffffdc0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, fp, r8, lsl r0 │ │ │ │ + umullne r6, fp, r0, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-592] @ 0xfffffdb0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, r0, lsr #32 │ │ │ │ + umullne r6, fp, r8, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-616] @ 0xfffffd98 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, r8, lsr #32 │ │ │ │ + addne r6, fp, r0, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r0, lsr r0 │ │ │ │ + addne r6, fp, r8, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-328] @ 0xfffffeb8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, r8, lsr r0 │ │ │ │ + @ instruction: 0x108b63b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, r0, asr #32 │ │ │ │ + @ instruction: 0x108b63b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r8, asr #32 │ │ │ │ + addne r6, fp, r0, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r0, asr r0 │ │ │ │ + addne r6, fp, r8, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-216] @ 0xffffff28 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r5, fp, r8, asr r0 │ │ │ │ + ldrdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-248] @ 0xffffff08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r0, rrx │ │ │ │ + ldrdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-264] @ 0xfffffef8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r8, rrx │ │ │ │ + addne r6, fp, r0, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r0, ror r0 │ │ │ │ + addne r6, fp, r8, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-736] @ 0xfffffd20 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r8, ror r0 │ │ │ │ + strdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-752] @ 0xfffffd10 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r0, lsl #1 │ │ │ │ + strdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-776] @ 0xfffffcf8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, r8, lsl #1 │ │ │ │ + addne r6, fp, r0, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-4056] @ 0xfffff028 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - umullne r5, fp, r0, r0 │ │ │ │ + addne r6, fp, r8, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-4064] @ 0xfffff020 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r5, fp, r8, r0 │ │ │ │ + addne r6, fp, r0, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-0] │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, r0, lsr #1 │ │ │ │ + addne r6, fp, r8, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-16] │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, fp, r8, lsr #1 │ │ │ │ + addne r6, fp, r0, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-24] @ 0xffffffe8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - strhne r5, [fp], r0 │ │ │ │ + addne r6, fp, r8, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r6, [r2, #-56] @ 0xffffffc8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strhne r5, [fp], r8 │ │ │ │ + addne r6, fp, r0, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3992] @ 0xfffff068 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r0, asr #1 │ │ │ │ + addne r6, fp, r8, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-4008] @ 0xfffff058 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r8, asr #1 │ │ │ │ + addne r6, fp, r0, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - ldrdne r5, [fp], r0 │ │ │ │ + addne r6, fp, r8, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - ldrdne r5, [fp], r8 │ │ │ │ + addne r6, fp, r0, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3928] @ 0xfffff0a8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r0, ror #1 │ │ │ │ + addne r6, fp, r8, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3952] @ 0xfffff090 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r5, fp, r8, ror #1 │ │ │ │ + addne r6, fp, r0, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3760] @ 0xfffff150 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ - strdne r5, [fp], r0 │ │ │ │ + addne r6, fp, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3824] @ 0xfffff110 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r5, [fp], r8 │ │ │ │ + addne r6, fp, r0, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ - addne r5, fp, r0, lsl #2 │ │ │ │ + addne r6, fp, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3720] @ 0xfffff178 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, r8, lsl #2 │ │ │ │ + addne r6, fp, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r0, lsl r1 │ │ │ │ + addne r6, fp, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r8, lsl r1 │ │ │ │ + umullne r6, fp, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3648] @ 0xfffff1c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, r0, lsr #2 │ │ │ │ + umullne r6, fp, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, r8, lsr #2 │ │ │ │ + addne r6, fp, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r0, lsr r1 │ │ │ │ + addne r6, fp, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, r8, lsr r1 │ │ │ │ + @ instruction: 0x108b64b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r5, fp, r0, asr #2 │ │ │ │ + @ instruction: 0x108b64b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3576] @ 0xfffff208 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, fp, r8, asr #2 │ │ │ │ + addne r6, fp, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, fp, r0, asr r1 │ │ │ │ + addne r6, fp, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3600] @ 0xfffff1f0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r5, fp, r8, asr r1 │ │ │ │ + ldrdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3632] @ 0xfffff1d0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, fp, r0, ror #2 │ │ │ │ + ldrdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3408] @ 0xfffff2b0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, fp, r8, ror #2 │ │ │ │ + addne r6, fp, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3416] @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, r0, ror r1 │ │ │ │ + addne r6, fp, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, r8, ror r1 │ │ │ │ + strdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r0, lsl #3 │ │ │ │ + strdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3472] @ 0xfffff270 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r8, lsl #3 │ │ │ │ + addne r6, fp, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3496] @ 0xfffff258 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - umullne r5, fp, r0, r1 │ │ │ │ + addne r6, fp, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3256] @ 0xfffff348 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, fp, r8, r1 │ │ │ │ + addne r6, fp, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3272] @ 0xfffff338 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, r0, lsr #3 │ │ │ │ + addne r6, fp, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r8, lsr #3 │ │ │ │ + addne r6, fp, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3192] @ 0xfffff388 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108b51b0 │ │ │ │ + addne r6, fp, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3208] @ 0xfffff378 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108b51b8 │ │ │ │ + addne r6, fp, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3232] @ 0xfffff360 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, r0, asr #3 │ │ │ │ + addne r6, fp, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3328] @ 0xfffff300 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, fp, r8, asr #3 │ │ │ │ + addne r6, fp, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3344] @ 0xfffff2f0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r5, [fp], r0 │ │ │ │ + addne r6, fp, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3384] @ 0xfffff2c8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne r5, [fp], r8 │ │ │ │ + addne r6, fp, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3128] @ 0xfffff3c8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, r0, ror #3 │ │ │ │ + addne r6, fp, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3144] @ 0xfffff3b8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r8, ror #3 │ │ │ │ + addne r6, fp, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r5, [fp], r0 │ │ │ │ + addne r6, fp, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r5, [fp], r8 │ │ │ │ + addne r6, fp, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3056] @ 0xfffff410 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, fp, r0, lsl #4 │ │ │ │ + addne r6, fp, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3088] @ 0xfffff3f0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r5, fp, r8, lsl #4 │ │ │ │ + addne r6, fp, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r5, fp, r0, lsl r2 │ │ │ │ + addne r6, fp, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r8, lsl r2 │ │ │ │ + umullne r6, fp, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2760] @ 0xfffff538 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r5, fp, r0, lsr #4 │ │ │ │ + umullne r6, fp, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, fp, r8, lsr #4 │ │ │ │ + addne r6, fp, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2928] @ 0xfffff490 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r0, lsr r2 │ │ │ │ + addne r6, fp, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2952] @ 0xfffff478 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r5, fp, r8, lsr r2 │ │ │ │ + @ instruction: 0x108b65b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2800] @ 0xfffff510 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, fp, r0, asr #4 │ │ │ │ + @ instruction: 0x108b65b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r8, asr #4 │ │ │ │ + addne r6, fp, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2864] @ 0xfffff4d0 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r5, fp, r0, asr r2 │ │ │ │ + addne r6, fp, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2984] @ 0xfffff458 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, r8, asr r2 │ │ │ │ + ldrdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2992] @ 0xfffff450 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r0, ror #4 │ │ │ │ + ldrdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r8, ror #4 │ │ │ │ + addne r6, fp, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, r0, ror r2 │ │ │ │ + addne r6, fp, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2640] @ 0xfffff5b0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r8, ror r2 │ │ │ │ + strdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2664] @ 0xfffff598 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, fp, r0, lsl #5 │ │ │ │ + strdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2568] @ 0xfffff5f8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, fp, r8, lsl #5 │ │ │ │ + addne r6, fp, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r5, fp, r0, r2 │ │ │ │ + addne r6, fp, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r5, fp, r8, r2 │ │ │ │ + addne r6, fp, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2512] @ 0xfffff630 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, r0, lsr #5 │ │ │ │ + addne r6, fp, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2528] @ 0xfffff620 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, r8, lsr #5 │ │ │ │ + addne r6, fp, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2552] @ 0xfffff608 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108b52b0 │ │ │ │ + addne r6, fp, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2200] @ 0xfffff768 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b52b8 │ │ │ │ + addne r6, fp, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2224] @ 0xfffff750 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r0, asr #5 │ │ │ │ + addne r6, fp, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2248] @ 0xfffff738 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r5, fp, r8, asr #5 │ │ │ │ + addne r6, fp, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2280] @ 0xfffff718 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r5, [fp], r0 │ │ │ │ + addne r6, fp, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2296] @ 0xfffff708 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [fp], r8 │ │ │ │ + addne r6, fp, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2312] @ 0xfffff6f8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r0, ror #5 │ │ │ │ + addne r6, fp, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, fp, r8, ror #5 │ │ │ │ + addne r6, fp, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2344] @ 0xfffff6d8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r5, [fp], r0 │ │ │ │ + addne r6, fp, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2368] @ 0xfffff6c0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2384] @ 0xfffff6b0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, r4, lsl #6 │ │ │ │ + addne r6, fp, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2408] @ 0xfffff698 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, fp, r8, lsl #6 │ │ │ │ + addne r6, fp, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2424] @ 0xfffff688 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, r0, lsl r3 │ │ │ │ + addne r6, fp, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2432] @ 0xfffff680 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, r8, lsl r3 │ │ │ │ + umullne r6, fp, r0, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r0, lsr #6 │ │ │ │ + umullne r6, fp, r8, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2464] @ 0xfffff660 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, r8, lsr #6 │ │ │ │ + addne r6, fp, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2472] @ 0xfffff658 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r0, lsr r3 │ │ │ │ + addne r6, fp, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r8, lsr r3 │ │ │ │ + @ instruction: 0x108b66b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2152] @ 0xfffff798 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, fp, r0, asr #6 │ │ │ │ + @ instruction: 0x108b66b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2160] @ 0xfffff790 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r8, asr #6 │ │ │ │ + addne r6, fp, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2184] @ 0xfffff778 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, r0, asr r3 │ │ │ │ + addne r6, fp, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2080] @ 0xfffff7e0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r8, asr r3 │ │ │ │ + ldrdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2096] @ 0xfffff7d0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, r0, ror #6 │ │ │ │ + ldrdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, r8, ror #6 │ │ │ │ + addne r6, fp, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1984] @ 0xfffff840 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, r0, ror r3 │ │ │ │ + addne r6, fp, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1992] @ 0xfffff838 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, r8, ror r3 │ │ │ │ + strdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2016] @ 0xfffff820 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r0, lsl #7 │ │ │ │ + strdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2032] @ 0xfffff810 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, fp, r8, lsl #7 │ │ │ │ + addne r6, fp, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2040] @ 0xfffff808 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r5, fp, r0, r3 │ │ │ │ + addne r6, fp, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-2064] @ 0xfffff7f0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r5, fp, r8, r3 │ │ │ │ + addne r6, fp, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1792] @ 0xfffff900 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, fp, r0, lsr #7 │ │ │ │ + addne r6, fp, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1832] @ 0xfffff8d8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r8, lsr #7 │ │ │ │ + addne r6, fp, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1856] @ 0xfffff8c0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - @ instruction: 0x108b53b0 │ │ │ │ + addne r6, fp, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - @ instruction: 0x108b53b8 │ │ │ │ + addne r6, fp, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r0, asr #7 │ │ │ │ + addne r6, fp, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1920] @ 0xfffff880 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r8, asr #7 │ │ │ │ + addne r6, fp, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1680] @ 0xfffff970 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r5, [fp], r0 │ │ │ │ + addne r6, fp, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r5, [fp], r8 │ │ │ │ + addne r6, fp, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1720] @ 0xfffff948 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, r0, ror #7 │ │ │ │ + addne r6, fp, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1744] @ 0xfffff930 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, r8, ror #7 │ │ │ │ + addne r6, fp, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1760] @ 0xfffff920 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - strdne r5, [fp], r0 │ │ │ │ + addne r6, fp, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1776] @ 0xfffff910 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r5, [fp], r8 │ │ │ │ + addne r6, fp, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1936] @ 0xfffff870 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, r0, lsl #8 │ │ │ │ + addne r6, fp, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r8, lsl #8 │ │ │ │ + addne r6, fp, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1968] @ 0xfffff850 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r0, lsl r4 │ │ │ │ + addne r6, fp, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-688] @ 0xfffffd50 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r5, fp, r8, lsl r4 │ │ │ │ + umullne r6, fp, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-720] @ 0xfffffd30 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, r0, lsr #8 │ │ │ │ + umullne r6, fp, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-752] @ 0xfffffd10 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, fp, r8, lsr #8 │ │ │ │ + addne r6, fp, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3704] @ 0xfffff188 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, fp, r0, lsr r4 │ │ │ │ + addne r6, fp, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3712] @ 0xfffff180 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, r8, lsr r4 │ │ │ │ + @ instruction: 0x108b67b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3736] @ 0xfffff168 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, r0, asr #8 │ │ │ │ + @ instruction: 0x108b67b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-136] @ 0xffffff78 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r8, asr #8 │ │ │ │ + addne r6, fp, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r0, asr r4 │ │ │ │ + addne r6, fp, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-176] @ 0xffffff50 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r8, asr r4 │ │ │ │ + ldrdne r6, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1016] @ 0xfffffc08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r0, ror #8 │ │ │ │ + ldrdne r6, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1032] @ 0xfffffbf8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r5, fp, r8, ror #8 │ │ │ │ + addne r6, fp, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #8 │ │ │ │ + addne r6, fp, r4, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1104] @ 0xfffffbb0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r5, fp, r4, ror r4 │ │ │ │ + addne r6, fp, ip, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, ror r4 │ │ │ │ + strdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r5, fp, r4, lsl #9 │ │ │ │ + strdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1288] @ 0xfffffaf8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, fp, ip, lsl #9 │ │ │ │ + addne r6, fp, r4, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1304] @ 0xfffffae8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne r5, fp, r4, r4 │ │ │ │ + addne r6, fp, ip, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1328] @ 0xfffffad0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r5, fp, ip, r4 │ │ │ │ + addne r6, fp, r4, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1200] @ 0xfffffb50 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #9 │ │ │ │ + addne r6, fp, ip, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1224] @ 0xfffffb38 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr #9 │ │ │ │ + addne r6, fp, r4, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1248] @ 0xfffffb20 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x108b54b4 │ │ │ │ + addne r6, fp, ip, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1344] @ 0xfffffac0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108b54bc │ │ │ │ + addne r6, fp, r4, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1360] @ 0xfffffab0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #9 │ │ │ │ + addne r6, fp, ip, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1392] @ 0xfffffa90 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #9 │ │ │ │ + addne r6, fp, r4, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1424] @ 0xfffffa70 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1440] @ 0xfffffa60 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1456] @ 0xfffffa50 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #9 │ │ │ │ + addne r6, fp, ip, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-896] @ 0xfffffc80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, ip, ror #9 │ │ │ │ + addne r6, fp, r4, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-912] @ 0xfffffc70 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-936] @ 0xfffffc58 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-504] @ 0xfffffe08 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #10 │ │ │ │ + addne r6, fp, ip, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-520] @ 0xfffffdf8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #10 │ │ │ │ + addne r6, fp, r4, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-544] @ 0xfffffde0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl r5 │ │ │ │ + addne r6, fp, ip, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-200] @ 0xffffff38 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, fp, ip, lsl r5 │ │ │ │ + umullne r6, fp, r4, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-208] @ 0xffffff30 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #10 │ │ │ │ + umullne r6, fp, ip, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-232] @ 0xffffff18 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, ip, lsr #10 │ │ │ │ + addne r6, fp, r4, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, r4, lsr r5 │ │ │ │ + addne r6, fp, ip, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-456] @ 0xfffffe38 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr r5 │ │ │ │ + @ instruction: 0x108b68b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r4, asr #10 │ │ │ │ + @ instruction: 0x108b68bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-248] @ 0xffffff08 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, ip, asr #10 │ │ │ │ + addne r6, fp, r4, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-264] @ 0xfffffef8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r4, asr r5 │ │ │ │ + addne r6, fp, ip, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, ip, asr r5 │ │ │ │ + ldrdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-624] @ 0xfffffd90 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, fp, r4, ror #10 │ │ │ │ + ldrdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-640] @ 0xfffffd80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #10 │ │ │ │ + addne r6, fp, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-664] @ 0xfffffd68 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r5, fp, r4, ror r5 │ │ │ │ + addne r6, fp, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-576] @ 0xfffffdc0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, ip, ror r5 │ │ │ │ + strdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-584] @ 0xfffffdb8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #11 │ │ │ │ + strdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-608] @ 0xfffffda0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, ip, lsl #11 │ │ │ │ + addne r6, fp, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-792] @ 0xfffffce8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - umullne r5, fp, r4, r5 │ │ │ │ + addne r6, fp, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - umullne r5, fp, ip, r5 │ │ │ │ + addne r6, fp, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-832] @ 0xfffffcc0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, fp, r4, lsr #11 │ │ │ │ + addne r6, fp, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-848] @ 0xfffffcb0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, ip, lsr #11 │ │ │ │ + addne r6, fp, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-856] @ 0xfffffca8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108b55b4 │ │ │ │ + addne r6, fp, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-880] @ 0xfffffc90 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108b55bc │ │ │ │ + addne r6, fp, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-368] @ 0xfffffe90 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #11 │ │ │ │ + addne r6, fp, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-392] @ 0xfffffe78 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #11 │ │ │ │ + addne r6, fp, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-416] @ 0xfffffe60 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-328] @ 0xfffffeb8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #11 │ │ │ │ + addne r6, fp, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #11 │ │ │ │ + addne r6, fp, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-952] @ 0xfffffc48 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-968] @ 0xfffffc38 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-992] @ 0xfffffc20 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #12 │ │ │ │ + addne r6, fp, ip, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #12 │ │ │ │ + addne r6, fp, r4, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl r6 │ │ │ │ + addne r6, fp, ip, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1520] @ 0xfffffa10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl r6 │ │ │ │ + umullne r6, fp, r4, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1552] @ 0xfffff9f0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #12 │ │ │ │ + umullne r6, fp, ip, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr #12 │ │ │ │ + addne r6, fp, r4, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r5, fp, r4, lsr r6 │ │ │ │ + addne r6, fp, ip, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-80] @ 0xffffffb0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, ip, lsr r6 │ │ │ │ + @ instruction: 0x108b69b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-88] @ 0xffffffa8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #12 │ │ │ │ + @ instruction: 0x108b69bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-112] @ 0xffffff90 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #12 │ │ │ │ + addne r6, fp, r4, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3976] @ 0xfffff078 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, fp, r4, asr r6 │ │ │ │ + addne r6, fp, ip, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3992] @ 0xfffff068 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, ip, asr r6 │ │ │ │ + ldrdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-4016] @ 0xfffff050 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #12 │ │ │ │ + ldrdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #12 │ │ │ │ + addne r6, fp, r4, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r4, ror r6 │ │ │ │ + addne r6, fp, ip, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-4072] @ 0xfffff018 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, ip, ror r6 │ │ │ │ + strdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, fp, r4, lsl #13 │ │ │ │ + strdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3760] @ 0xfffff150 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, fp, ip, lsl #13 │ │ │ │ + addne r6, fp, r4, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r5, fp, r4, r6 │ │ │ │ + addne r6, fp, ip, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne r5, fp, ip, r6 │ │ │ │ + addne r6, fp, r4, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #13 │ │ │ │ + addne r6, fp, ip, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3952] @ 0xfffff090 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr #13 │ │ │ │ + addne r6, fp, r4, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3808] @ 0xfffff120 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x108b56b4 │ │ │ │ + addne r6, fp, ip, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108b56bc │ │ │ │ + addne r6, fp, r4, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3856] @ 0xfffff0f0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - addne r5, fp, r4, asr #13 │ │ │ │ + addne r6, fp, ip, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-8] │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #13 │ │ │ │ + addne r6, fp, r4, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-32] @ 0xffffffe0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-56] @ 0xffffffc8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3576] @ 0xfffff208 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r4, ror #13 │ │ │ │ + addne r6, fp, ip, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #13 │ │ │ │ + addne r6, fp, r4, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3616] @ 0xfffff1e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3640] @ 0xfffff1c8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3656] @ 0xfffff1b8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #14 │ │ │ │ + addne r6, fp, ip, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #14 │ │ │ │ + addne r6, fp, r4, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, fp, r4, lsl r7 │ │ │ │ + addne r6, fp, ip, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1648] @ 0xfffff990 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, fp, ip, lsl r7 │ │ │ │ + umullne r6, fp, r4, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r2, #-1664] @ 0xfffff980 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r4, lsr #14 │ │ │ │ + umullne r6, fp, ip, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3536] @ 0xfffff230 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, ip, lsr #14 │ │ │ │ + addne r6, fp, r4, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr r7 │ │ │ │ + addne r6, fp, ip, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3560] @ 0xfffff218 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, ip, lsr r7 │ │ │ │ + @ instruction: 0x108b6ab4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #14 │ │ │ │ + @ instruction: 0x108b6abc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3368] @ 0xfffff2d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, ip, asr #14 │ │ │ │ + addne r6, fp, r4, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3384] @ 0xfffff2c8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, r4, asr r7 │ │ │ │ + addne r6, fp, ip, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, fp, ip, asr r7 │ │ │ │ + ldrdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #14 │ │ │ │ + ldrdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3336] @ 0xfffff2f8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #14 │ │ │ │ + addne r6, fp, r4, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r4, ror r7 │ │ │ │ + addne r6, fp, ip, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3240] @ 0xfffff358 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, ip, ror r7 │ │ │ │ + strdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3264] @ 0xfffff340 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #15 │ │ │ │ + strdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3416] @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, ip, lsl #15 │ │ │ │ + addne r6, fp, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3432] @ 0xfffff298 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r5, fp, r4, r7 │ │ │ │ + addne r6, fp, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3464] @ 0xfffff278 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne r5, fp, ip, r7 │ │ │ │ + addne r6, fp, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3480] @ 0xfffff268 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, fp, r4, lsr #15 │ │ │ │ + addne r6, fp, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3488] @ 0xfffff260 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr #15 │ │ │ │ + addne r6, fp, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3520] @ 0xfffff240 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108b57b4 │ │ │ │ + addne r6, fp, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3144] @ 0xfffff3b8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b57bc │ │ │ │ + addne r6, fp, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #15 │ │ │ │ + addne r6, fp, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3192] @ 0xfffff388 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #15 │ │ │ │ + addne r6, fp, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3072] @ 0xfffff400 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3088] @ 0xfffff3f0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #15 │ │ │ │ + addne r6, fp, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #15 │ │ │ │ + addne r6, fp, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2944] @ 0xfffff480 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2968] @ 0xfffff468 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, fp, r4, lsl #16 │ │ │ │ + addne r6, fp, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3024] @ 0xfffff430 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, fp, ip, lsl #16 │ │ │ │ + addne r6, fp, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-3056] @ 0xfffff410 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, r4, lsl r8 │ │ │ │ + addne r6, fp, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2864] @ 0xfffff4d0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, ip, lsl r8 │ │ │ │ + umullne r6, fp, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2872] @ 0xfffff4c8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #16 │ │ │ │ + umullne r6, fp, ip, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, ip, lsr #16 │ │ │ │ + addne r6, fp, r4, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2792] @ 0xfffff518 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, r4, lsr r8 │ │ │ │ + addne r6, fp, ip, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr r8 │ │ │ │ + @ instruction: 0x108b6bb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2840] @ 0xfffff4e8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #16 │ │ │ │ + @ instruction: 0x108b6bbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2632] @ 0xfffff5b8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, fp, ip, asr #16 │ │ │ │ + addne r6, fp, r4, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2672] @ 0xfffff590 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r4, asr r8 │ │ │ │ + addne r6, fp, ip, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r5, fp, ip, asr r8 │ │ │ │ + ldrdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, fp, r4, ror #16 │ │ │ │ + ldrdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #16 │ │ │ │ + addne r6, fp, r4, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2608] @ 0xfffff5d0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, r4, ror r8 │ │ │ │ + addne r6, fp, ip, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, ip, ror r8 │ │ │ │ + strdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2744] @ 0xfffff548 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #17 │ │ │ │ + strdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2776] @ 0xfffff528 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, ip, lsl #17 │ │ │ │ + addne r6, fp, r4, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2472] @ 0xfffff658 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - umullne r5, fp, r4, r8 │ │ │ │ + addne r6, fp, ip, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2504] @ 0xfffff638 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r5, fp, ip, r8 │ │ │ │ + addne r6, fp, r4, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2528] @ 0xfffff620 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - addne r5, fp, r4, lsr #17 │ │ │ │ + addne r6, fp, ip, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2368] @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, fp, ip, lsr #17 │ │ │ │ + addne r6, fp, r4, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - @ instruction: 0x108b58b4 │ │ │ │ + addne r6, fp, ip, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2408] @ 0xfffff698 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108b58bc │ │ │ │ + addne r6, fp, r4, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2424] @ 0xfffff688 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, fp, r4, asr #17 │ │ │ │ + addne r6, fp, ip, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2432] @ 0xfffff680 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #17 │ │ │ │ + addne r6, fp, r4, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2456] @ 0xfffff668 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2288] @ 0xfffff710 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2312] @ 0xfffff6f8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #17 │ │ │ │ + addne r6, fp, ip, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #17 │ │ │ │ + addne r6, fp, r4, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2216] @ 0xfffff758 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2232] @ 0xfffff748 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2256] @ 0xfffff730 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #18 │ │ │ │ + addne r6, fp, ip, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #18 │ │ │ │ + addne r6, fp, r4, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2160] @ 0xfffff790 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl r9 │ │ │ │ + addne r6, fp, ip, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2184] @ 0xfffff778 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl r9 │ │ │ │ + umullne r6, fp, r4, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r5, fp, r4, lsr #18 │ │ │ │ + umullne r6, fp, ip, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2096] @ 0xfffff7d0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr #18 │ │ │ │ + addne r6, fp, r4, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, fp, r4, lsr r9 │ │ │ │ + addne r6, fp, ip, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1928] @ 0xfffff878 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, ip, lsr r9 │ │ │ │ + @ instruction: 0x108b6cb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1936] @ 0xfffff870 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #18 │ │ │ │ + @ instruction: 0x108b6cbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, ip, asr #18 │ │ │ │ + addne r6, fp, r4, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1968] @ 0xfffff850 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r4, asr r9 │ │ │ │ + addne r6, fp, ip, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1984] @ 0xfffff840 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, ip, asr r9 │ │ │ │ + ldrdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2000] @ 0xfffff830 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #18 │ │ │ │ + ldrdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2032] @ 0xfffff810 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, ip, ror #18 │ │ │ │ + addne r6, fp, r4, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2048] @ 0xfffff800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r4, ror r9 │ │ │ │ + addne r6, fp, ip, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-2064] @ 0xfffff7f0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, ip, ror r9 │ │ │ │ + strdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1864] @ 0xfffff8b8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, fp, r4, lsl #19 │ │ │ │ + strdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1880] @ 0xfffff8a8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #19 │ │ │ │ + addne r6, fp, r4, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - umullne r5, fp, r4, r9 │ │ │ │ + addne r6, fp, ip, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1680] @ 0xfffff970 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r5, fp, ip, r9 │ │ │ │ + addne r6, fp, r4, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #19 │ │ │ │ + addne r6, fp, ip, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr #19 │ │ │ │ + addne r6, fp, r4, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1736] @ 0xfffff938 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108b59b4 │ │ │ │ + addne r6, fp, ip, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1760] @ 0xfffff920 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b59bc │ │ │ │ + addne r6, fp, r4, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1784] @ 0xfffff908 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r5, fp, r4, asr #19 │ │ │ │ + addne r6, fp, ip, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1824] @ 0xfffff8e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, fp, ip, asr #19 │ │ │ │ + addne r6, fp, r4, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1832] @ 0xfffff8d8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1848] @ 0xfffff8c8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, fp, r4, ror #19 │ │ │ │ + addne r6, fp, ip, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #19 │ │ │ │ + addne r6, fp, r4, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1664] @ 0xfffff980 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1584] @ 0xfffff9d0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #20 │ │ │ │ + addne r6, fp, ip, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1616] @ 0xfffff9b0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, fp, ip, lsl #20 │ │ │ │ + addne r6, fp, r4, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1376] @ 0xfffffaa0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, fp, r4, lsl sl │ │ │ │ + addne r6, fp, ip, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1392] @ 0xfffffa90 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl sl │ │ │ │ + umullne r6, fp, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1416] @ 0xfffffa78 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #20 │ │ │ │ + umullne r6, fp, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1440] @ 0xfffffa60 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr #20 │ │ │ │ + addne r6, fp, r4, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1464] @ 0xfffffa48 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr sl │ │ │ │ + addne r6, fp, ip, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1488] @ 0xfffffa30 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r5, fp, ip, lsr sl │ │ │ │ + @ instruction: 0x108b6db4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1528] @ 0xfffffa08 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, fp, r4, asr #20 │ │ │ │ + @ instruction: 0x108b6dbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1536] @ 0xfffffa00 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #20 │ │ │ │ + addne r6, fp, r4, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1568] @ 0xfffff9e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r4, asr sl │ │ │ │ + addne r6, fp, ip, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1312] @ 0xfffffae0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, ip, asr sl │ │ │ │ + ldrdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1328] @ 0xfffffad0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, r4, ror #20 │ │ │ │ + ldrdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1344] @ 0xfffffac0 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #20 │ │ │ │ + addne r6, fp, r4, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1256] @ 0xfffffb18 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, r4, ror sl │ │ │ │ + addne r6, fp, ip, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1264] @ 0xfffffb10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, ip, ror sl │ │ │ │ + strdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1296] @ 0xfffffaf0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r4, lsl #21 │ │ │ │ + strdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1112] @ 0xfffffba8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #21 │ │ │ │ + addne r6, fp, r4, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1136] @ 0xfffffb90 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r5, fp, r4, sl │ │ │ │ + addne r6, fp, ip, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1160] @ 0xfffffb78 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - umullne r5, fp, ip, sl │ │ │ │ + addne r6, fp, r4, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1192] @ 0xfffffb58 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r4, lsr #21 │ │ │ │ + addne r6, fp, ip, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, ip, lsr #21 │ │ │ │ + addne r6, fp, r4, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1224] @ 0xfffffb38 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - @ instruction: 0x108b5ab4 │ │ │ │ + addne r6, fp, ip, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-840] @ 0xfffffcb8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - @ instruction: 0x108b5abc │ │ │ │ + addne r6, fp, r4, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #21 │ │ │ │ + addne r6, fp, ip, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-896] @ 0xfffffc80 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #21 │ │ │ │ + addne r6, fp, r4, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-976] @ 0xfffffc30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-984] @ 0xfffffc28 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r4, ror #21 │ │ │ │ + addne r6, fp, ip, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, ip, ror #21 │ │ │ │ + addne r6, fp, r4, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1032] @ 0xfffffbf8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1056] @ 0xfffffbe0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-688] @ 0xfffffd50 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, r4, lsl #22 │ │ │ │ + addne r6, fp, ip, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-704] @ 0xfffffd40 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #22 │ │ │ │ + addne r6, fp, r4, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r4, lsl fp │ │ │ │ + addne r6, fp, ip, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-928] @ 0xfffffc60 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, fp, ip, lsl fp │ │ │ │ + umullne r6, fp, r4, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-936] @ 0xfffffc58 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #22 │ │ │ │ + umullne r6, fp, ip, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, ip, lsr #22 │ │ │ │ + addne r6, fp, r4, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-744] @ 0xfffffd18 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, r4, lsr fp │ │ │ │ + addne r6, fp, ip, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-752] @ 0xfffffd10 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr fp │ │ │ │ + @ instruction: 0x108b6eb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-784] @ 0xfffffcf0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r4, asr #22 │ │ │ │ + @ instruction: 0x108b6ebc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, fp, ip, asr #22 │ │ │ │ + addne r6, fp, r4, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-808] @ 0xfffffcd8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, r4, asr fp │ │ │ │ + addne r6, fp, ip, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-824] @ 0xfffffcc8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, ip, asr fp │ │ │ │ + ldrdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, fp, r4, ror #22 │ │ │ │ + ldrdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1080] @ 0xfffffbc8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #22 │ │ │ │ + addne r6, fp, r4, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-1096] @ 0xfffffbb8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, r4, ror fp │ │ │ │ + addne r6, fp, ip, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-608] @ 0xfffffda0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, ip, ror fp │ │ │ │ + strdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r4, lsl #23 │ │ │ │ + strdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r5, fp, ip, lsl #23 │ │ │ │ + addne r6, fp, r4, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-560] @ 0xfffffdd0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r5, fp, r4, fp │ │ │ │ + addne r6, fp, ip, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-568] @ 0xfffffdc8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - umullne r5, fp, ip, fp │ │ │ │ + addne r6, fp, r4, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-600] @ 0xfffffda8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, r4, lsr #23 │ │ │ │ + addne r6, fp, ip, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r5, fp, ip, lsr #23 │ │ │ │ + addne r6, fp, r4, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-456] @ 0xfffffe38 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - @ instruction: 0x108b5bb4 │ │ │ │ + addne r6, fp, ip, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108b5bbc │ │ │ │ + addne r6, fp, r4, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-504] @ 0xfffffe08 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r5, fp, r4, asr #23 │ │ │ │ + addne r6, fp, ip, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #23 │ │ │ │ + addne r6, fp, r4, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-544] @ 0xfffffde0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-24] @ 0xffffffe8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-40] @ 0xffffffd8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, fp, r4, ror #23 │ │ │ │ + addne r6, fp, ip, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #23 │ │ │ │ + addne r6, fp, r4, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-280] @ 0xfffffee8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r6, fp, ip, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r6, fp, r4, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #24 │ │ │ │ + addne r6, fp, ip, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-336] @ 0xfffffeb0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, ip, lsl #24 │ │ │ │ + addne r6, fp, r4, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-352] @ 0xfffffea0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl ip │ │ │ │ + addne r6, fp, ip, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-376] @ 0xfffffe88 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl ip │ │ │ │ + umullne r6, fp, r4, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-216] @ 0xffffff28 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, fp, r4, lsr #24 │ │ │ │ + umullne r6, fp, ip, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-232] @ 0xffffff18 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr #24 │ │ │ │ + addne r6, fp, r4, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-256] @ 0xffffff00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr ip │ │ │ │ + addne r6, fp, ip, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-88] @ 0xffffffa8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, ip, lsr ip │ │ │ │ + @ instruction: 0x108b6fb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-96] @ 0xffffffa0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #24 │ │ │ │ + @ instruction: 0x108b6fbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, ip, asr #24 │ │ │ │ + addne r6, fp, r4, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-136] @ 0xffffff78 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, r4, asr ip │ │ │ │ + addne r6, fp, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-160] @ 0xffffff60 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, asr ip │ │ │ │ + ldrdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #24 │ │ │ │ + ldrdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, ip, ror #24 │ │ │ │ + addne r6, fp, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-408] @ 0xfffffe68 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, r4, ror ip │ │ │ │ + addne r6, fp, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, ip, ror ip │ │ │ │ + strdne r6, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #25 │ │ │ │ + strdne r6, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3816] @ 0xfffff118 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #25 │ │ │ │ + addne r7, fp, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3848] @ 0xfffff0f8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - umullne r5, fp, r4, ip │ │ │ │ + addne r7, fp, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3952] @ 0xfffff090 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - umullne r5, fp, ip, ip │ │ │ │ + addne r7, fp, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #25 │ │ │ │ + addne r7, fp, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3992] @ 0xfffff068 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, ip, lsr #25 │ │ │ │ + addne r7, fp, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-4008] @ 0xfffff058 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b5cb4 │ │ │ │ + addne r7, fp, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-4024] @ 0xfffff048 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b5cbc │ │ │ │ + addne r7, fp, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #25 │ │ │ │ + addne r7, fp, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #25 │ │ │ │ + addne r7, fp, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3720] @ 0xfffff178 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r7, fp, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3880] @ 0xfffff0d8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, fp, r4, ror #25 │ │ │ │ + addne r7, fp, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3896] @ 0xfffff0c8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #25 │ │ │ │ + addne r7, fp, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r7, fp, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-4072] @ 0xfffff018 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r7, fp, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-4080] @ 0xfffff010 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #26 │ │ │ │ + addne r7, fp, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r2, #-8] │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, ip, lsl #26 │ │ │ │ + addne r7, fp, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3640] @ 0xfffff1c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, r4, lsl sp │ │ │ │ + addne r7, fp, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3648] @ 0xfffff1c0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl sp │ │ │ │ + umullne r7, fp, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r4, lsr #26 │ │ │ │ + umullne r7, fp, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3576] @ 0xfffff208 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, ip, lsr #26 │ │ │ │ + addne r7, fp, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr sp │ │ │ │ + addne r7, fp, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3616] @ 0xfffff1e0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr sp │ │ │ │ + strhne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, fp, r4, asr #26 │ │ │ │ + strhne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3520] @ 0xfffff240 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #26 │ │ │ │ + addne r7, fp, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r5, fp, r4, asr sp │ │ │ │ + addne r7, fp, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, ip, asr sp │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3464] @ 0xfffff278 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #26 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3488] @ 0xfffff260 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, ip, ror #26 │ │ │ │ + addne r7, fp, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3400] @ 0xfffff2b8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, r4, ror sp │ │ │ │ + addne r7, fp, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3416] @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, ip, ror sp │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, fp, r4, lsl #27 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2296] @ 0xfffff708 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #27 │ │ │ │ + addne r7, fp, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2328] @ 0xfffff6e8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - umullne r5, fp, r4, sp │ │ │ │ + addne r7, fp, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2360] @ 0xfffff6c8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - umullne r5, fp, ip, sp │ │ │ │ + addne r7, fp, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2976] @ 0xfffff460 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, r4, lsr #27 │ │ │ │ + addne r7, fp, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2984] @ 0xfffff458 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr #27 │ │ │ │ + addne r7, fp, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b5db4 │ │ │ │ + addne r7, fp, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3208] @ 0xfffff378 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108b5dbc │ │ │ │ + addne r7, fp, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #27 │ │ │ │ + addne r7, fp, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3248] @ 0xfffff350 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r5, fp, ip, asr #27 │ │ │ │ + addne r7, fp, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3112] @ 0xfffff3d8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r7, fp, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3144] @ 0xfffff3b8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, fp, r4, ror #27 │ │ │ │ + addne r7, fp, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, ip, ror #27 │ │ │ │ + addne r7, fp, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r7, fp, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3072] @ 0xfffff400 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r7, fp, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r5, fp, r4, lsl #28 │ │ │ │ + addne r7, fp, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #28 │ │ │ │ + addne r7, fp, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3192] @ 0xfffff388 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r4, lsl lr │ │ │ │ + addne r7, fp, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3272] @ 0xfffff338 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, ip, lsl lr │ │ │ │ + umullne r7, fp, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #28 │ │ │ │ + umullne r7, fp, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3320] @ 0xfffff308 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, fp, ip, lsr #28 │ │ │ │ + addne r7, fp, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r5, fp, r4, lsr lr │ │ │ │ + addne r7, fp, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2400] @ 0xfffff6a0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr lr │ │ │ │ + @ instruction: 0x108b71b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2424] @ 0xfffff688 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, fp, r4, asr #28 │ │ │ │ + @ instruction: 0x108b71bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, ip, asr #28 │ │ │ │ + addne r7, fp, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2864] @ 0xfffff4d0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r4, asr lr │ │ │ │ + addne r7, fp, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2888] @ 0xfffff4b8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, ip, asr lr │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2792] @ 0xfffff518 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, r4, ror #28 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2808] @ 0xfffff508 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, ip, ror #28 │ │ │ │ + addne r7, fp, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r5, fp, r4, ror lr │ │ │ │ + addne r7, fp, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, ip, ror lr │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl #29 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2720] @ 0xfffff560 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #29 │ │ │ │ + addne r7, fp, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2744] @ 0xfffff548 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - umullne r5, fp, r4, lr │ │ │ │ + addne r7, fp, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2752] @ 0xfffff540 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r5, fp, ip, lr │ │ │ │ + addne r7, fp, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2776] @ 0xfffff528 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r5, fp, r4, lsr #29 │ │ │ │ + addne r7, fp, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2480] @ 0xfffff650 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r5, fp, ip, lsr #29 │ │ │ │ + addne r7, fp, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108b5eb4 │ │ │ │ + addne r7, fp, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2520] @ 0xfffff628 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - @ instruction: 0x108b5ebc │ │ │ │ + addne r7, fp, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2544] @ 0xfffff610 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, r4, asr #29 │ │ │ │ + addne r7, fp, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2552] @ 0xfffff608 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r5, fp, ip, asr #29 │ │ │ │ + addne r7, fp, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r7, fp, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2624] @ 0xfffff5c0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #29 │ │ │ │ + addne r7, fp, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #29 │ │ │ │ + addne r7, fp, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2440] @ 0xfffff678 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r7, fp, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r7, fp, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2464] @ 0xfffff660 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r5, fp, r4, lsl #30 │ │ │ │ + addne r7, fp, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r5, fp, ip, lsl #30 │ │ │ │ + addne r7, fp, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2928] @ 0xfffff490 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r5, fp, r4, lsl pc │ │ │ │ + addne r7, fp, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2952] @ 0xfffff478 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl pc │ │ │ │ + umullne r7, fp, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3336] @ 0xfffff2f8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r4, lsr #30 │ │ │ │ + umullne r7, fp, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3352] @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, ip, lsr #30 │ │ │ │ + addne r7, fp, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr pc │ │ │ │ + addne r7, fp, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2240] @ 0xfffff740 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r5, fp, ip, lsr pc │ │ │ │ + @ instruction: 0x108b72b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2248] @ 0xfffff738 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r5, fp, r4, asr #30 │ │ │ │ + @ instruction: 0x108b72bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2280] @ 0xfffff718 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, ip, asr #30 │ │ │ │ + addne r7, fp, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2104] @ 0xfffff7c8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r4, asr pc │ │ │ │ + addne r7, fp, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r5, fp, ip, asr pc │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2144] @ 0xfffff7a0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r5, fp, r4, ror #30 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2168] @ 0xfffff788 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, ip, ror #30 │ │ │ │ + addne r7, fp, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2184] @ 0xfffff778 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r4, ror pc │ │ │ │ + addne r7, fp, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2208] @ 0xfffff760 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r5, fp, ip, ror pc │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1968] @ 0xfffff850 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r5, fp, r4, lsl #31 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r5, fp, ip, lsl #31 │ │ │ │ + addne r7, fp, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1992] @ 0xfffff838 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r5, fp, r4, pc @ │ │ │ │ + addne r7, fp, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2008] @ 0xfffff828 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r5, fp, ip, pc @ │ │ │ │ + addne r7, fp, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2016] @ 0xfffff820 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r5, fp, r4, lsr #31 │ │ │ │ + addne r7, fp, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2040] @ 0xfffff808 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r5, fp, ip, lsr #31 │ │ │ │ + addne r7, fp, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2056] @ 0xfffff7f8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - @ instruction: 0x108b5fb4 │ │ │ │ + addne r7, fp, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2064] @ 0xfffff7f0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b5fbc │ │ │ │ + addne r7, fp, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-2088] @ 0xfffff7d8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, r4, asr #31 │ │ │ │ + addne r7, fp, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r5, fp, ip, asr #31 │ │ │ │ + addne r7, fp, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1920] @ 0xfffff880 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - ldrdne r5, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - ldrdne r5, [fp], ip │ │ │ │ + addne r7, fp, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1832] @ 0xfffff8d8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r5, fp, r4, ror #31 │ │ │ │ + addne r7, fp, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1848] @ 0xfffff8c8 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r5, fp, ip, ror #31 │ │ │ │ + addne r7, fp, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1880] @ 0xfffff8a8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r5, [fp], r4 │ │ │ │ + addne r7, fp, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1792] @ 0xfffff900 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - strdne r5, [fp], ip │ │ │ │ + addne r7, fp, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1800] @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, r4 │ │ │ │ + addne r7, fp, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1824] @ 0xfffff8e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, ip │ │ │ │ + addne r7, fp, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1736] @ 0xfffff938 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, r4, lsl r0 │ │ │ │ + addne r7, fp, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1744] @ 0xfffff930 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl r0 │ │ │ │ + umullne r7, fp, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1768] @ 0xfffff918 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #32 │ │ │ │ + umullne r7, fp, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #32 │ │ │ │ + addne r7, fp, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1664] @ 0xfffff980 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, fp, r4, lsr r0 │ │ │ │ + addne r7, fp, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1704] @ 0xfffff958 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr r0 │ │ │ │ + @ instruction: 0x108b73b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r4, asr #32 │ │ │ │ + @ instruction: 0x108b73bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1592] @ 0xfffff9c8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #32 │ │ │ │ + addne r7, fp, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1624] @ 0xfffff9a8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, r4, asr r0 │ │ │ │ + addne r7, fp, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, asr r0 │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1536] @ 0xfffffa00 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r4, rrx │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1552] @ 0xfffff9f0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, ip, rrx │ │ │ │ + addne r7, fp, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1464] @ 0xfffffa48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, fp, r4, ror r0 │ │ │ │ + addne r7, fp, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1472] @ 0xfffffa40 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, ip, ror r0 │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r4, lsl #1 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1400] @ 0xfffffa88 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, ip, lsl #1 │ │ │ │ + addne r7, fp, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1416] @ 0xfffffa78 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r6, fp, r4, r0 │ │ │ │ + addne r7, fp, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1440] @ 0xfffffa60 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r6, fp, ip, r0 │ │ │ │ + addne r7, fp, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1344] @ 0xfffffac0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, r4, lsr #1 │ │ │ │ + addne r7, fp, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1352] @ 0xfffffab8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, fp, ip, lsr #1 │ │ │ │ + addne r7, fp, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strhne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1248] @ 0xfffffb20 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strhne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1256] @ 0xfffffb18 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r4, asr #1 │ │ │ │ + addne r7, fp, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1272] @ 0xfffffb08 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, ip, asr #1 │ │ │ │ + addne r7, fp, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1288] @ 0xfffffaf8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1304] @ 0xfffffae8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1328] @ 0xfffffad0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #1 │ │ │ │ + addne r7, fp, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, ip, ror #1 │ │ │ │ + addne r7, fp, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1144] @ 0xfffffb88 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r6, [fp], r0 │ │ │ │ + addne r7, fp, r8, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1168] @ 0xfffffb70 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r6, [fp], r8 │ │ │ │ + addne r7, fp, r0, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1192] @ 0xfffffb58 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, r0, lsl #2 │ │ │ │ + addne r7, fp, r8, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1200] @ 0xfffffb50 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r6, fp, r8, lsl #2 │ │ │ │ + addne r7, fp, r0, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1232] @ 0xfffffb30 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r0, lsl r1 │ │ │ │ + addne r7, fp, r8, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1040] @ 0xfffffbf0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r8, lsl r1 │ │ │ │ + umullne r7, fp, r0, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1064] @ 0xfffffbd8 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r6, fp, r0, lsr #2 │ │ │ │ + umullne r7, fp, r8, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1096] @ 0xfffffbb8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r6, fp, r8, lsr #2 │ │ │ │ + addne r7, fp, r0, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-992] @ 0xfffffc20 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, r0, lsr r1 │ │ │ │ + addne r7, fp, r8, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r8, lsr r1 │ │ │ │ + @ instruction: 0x108b74b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r0, asr #2 │ │ │ │ + @ instruction: 0x108b74b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-944] @ 0xfffffc50 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r8, asr #2 │ │ │ │ + addne r7, fp, r0, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r0, asr r1 │ │ │ │ + addne r7, fp, r8, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-976] @ 0xfffffc30 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, r8, asr r1 │ │ │ │ + ldrdne r7, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-880] @ 0xfffffc90 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r0, ror #2 │ │ │ │ + ldrdne r7, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-896] @ 0xfffffc80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r8, ror #2 │ │ │ │ + addne r7, fp, r0, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, r0, ror r1 │ │ │ │ + addne r7, fp, r8, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-824] @ 0xfffffcc8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r8, ror r1 │ │ │ │ + strdne r7, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-840] @ 0xfffffcb8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r0, lsl #3 │ │ │ │ + strdne r7, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-864] @ 0xfffffca0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r8, lsl #3 │ │ │ │ + addne r7, fp, r0, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-760] @ 0xfffffd08 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne r6, fp, r0, r1 │ │ │ │ + addne r7, fp, r8, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-776] @ 0xfffffcf8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r6, fp, r8, r1 │ │ │ │ + addne r7, fp, r0, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, r0, lsr #3 │ │ │ │ + addne r7, fp, r8, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-656] @ 0xfffffd70 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r6, fp, r8, lsr #3 │ │ │ │ + addne r7, fp, r0, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x108b61b0 │ │ │ │ + addne r7, fp, r8, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-720] @ 0xfffffd30 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x108b61b8 │ │ │ │ + addne r7, fp, r0, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-592] @ 0xfffffdb0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r0, asr #3 │ │ │ │ + addne r7, fp, r8, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-608] @ 0xfffffda0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, r8, asr #3 │ │ │ │ + addne r7, fp, r0, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne r6, [fp], r0 │ │ │ │ + addne r7, fp, r8, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-528] @ 0xfffffdf0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r6, [fp], r8 │ │ │ │ + addne r7, fp, r0, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-544] @ 0xfffffde0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r0, ror #3 │ │ │ │ + addne r7, fp, r8, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-568] @ 0xfffffdc8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r8, ror #3 │ │ │ │ + addne r7, fp, r0, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strdne r6, [fp], r0 │ │ │ │ + addne r7, fp, r8, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - strdne r6, [fp], r8 │ │ │ │ + addne r7, fp, r0, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-480] @ 0xfffffe20 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - addne r6, fp, r0, lsl #4 │ │ │ │ + addne r7, fp, r8, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-344] @ 0xfffffea8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r8, lsl #4 │ │ │ │ + addne r7, fp, r0, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, r0, lsl r2 │ │ │ │ + addne r7, fp, r8, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-384] @ 0xfffffe80 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, r8, lsl r2 │ │ │ │ + umullne r7, fp, r0, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-272] @ 0xfffffef0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r0, lsr #4 │ │ │ │ + umullne r7, fp, r8, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r8, lsr #4 │ │ │ │ + addne r7, fp, r0, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r6, fp, r0, lsr r2 │ │ │ │ + addne r7, fp, r8, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, fp, r8, lsr r2 │ │ │ │ + @ instruction: 0x108b75b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-176] @ 0xffffff50 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r6, fp, r0, asr #4 │ │ │ │ + @ instruction: 0x108b75b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-208] @ 0xffffff30 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r8, asr #4 │ │ │ │ + addne r7, fp, r0, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r6, fp, r0, asr r2 │ │ │ │ + addne r7, fp, r8, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-232] @ 0xffffff18 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r6, fp, r8, asr r2 │ │ │ │ + ldrdne r7, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-264] @ 0xfffffef8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, r0, ror #4 │ │ │ │ + ldrdne r7, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, fp, r8, ror #4 │ │ │ │ + addne r7, fp, r0, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, r0, ror r2 │ │ │ │ + addne r7, fp, r8, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r8, ror r2 │ │ │ │ + strdne r7, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-80] @ 0xffffffb0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r6, fp, r0, lsl #5 │ │ │ │ + strdne r7, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-88] @ 0xffffffa8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r8, lsl #5 │ │ │ │ + addne r7, fp, r0, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-112] @ 0xffffff90 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - umullne r6, fp, r0, r2 │ │ │ │ + addne r7, fp, r8, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-8] │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne r6, fp, r8, r2 │ │ │ │ + addne r7, fp, r0, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r0, lsr #5 │ │ │ │ + addne r7, fp, r8, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2, #-56] @ 0xffffffc8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, r8, lsr #5 │ │ │ │ + addne r7, fp, r0, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x108b62b0 │ │ │ │ + addne r7, fp, r8, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3976] @ 0xfffff078 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108b62b8 │ │ │ │ + addne r7, fp, r0, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-4000] @ 0xfffff060 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r6, fp, r0, asr #5 │ │ │ │ + addne r7, fp, r8, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, r8, asr #5 │ │ │ │ + addne r7, fp, r0, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-4056] @ 0xfffff028 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - ldrdne r6, [fp], r0 │ │ │ │ + addne r7, fp, r8, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-4080] @ 0xfffff010 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne r6, [fp], r8 │ │ │ │ + addne r7, fp, r0, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3864] @ 0xfffff0e8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, r0, ror #5 │ │ │ │ + addne r7, fp, r8, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3888] @ 0xfffff0d0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, r8, ror #5 │ │ │ │ + addne r7, fp, r0, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3912] @ 0xfffff0b8 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strdne r6, [fp], r0 │ │ │ │ + addne r7, fp, r8, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [fp], r8 │ │ │ │ + addne r7, fp, r0, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3808] @ 0xfffff120 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, fp, r0, lsl #6 │ │ │ │ + addne r7, fp, r8, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r8, lsl #6 │ │ │ │ + addne r7, fp, r0, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, r0, lsl r3 │ │ │ │ + addne r7, fp, r8, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r8, lsl r3 │ │ │ │ + umullne r7, fp, r0, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3776] @ 0xfffff140 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r0, lsr #6 │ │ │ │ + umullne r7, fp, r8, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3616] @ 0xfffff1e0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, r8, lsr #6 │ │ │ │ + addne r7, fp, r0, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3640] @ 0xfffff1c8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r0, lsr r3 │ │ │ │ + addne r7, fp, r8, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3656] @ 0xfffff1b8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, r8, lsr r3 │ │ │ │ + @ instruction: 0x108b76b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r0, asr #6 │ │ │ │ + @ instruction: 0x108b76b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r8, asr #6 │ │ │ │ + addne r7, fp, r0, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3720] @ 0xfffff178 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, fp, r0, asr r3 │ │ │ │ + addne r7, fp, r8, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r8, asr r3 │ │ │ │ + ldrdne r7, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3568] @ 0xfffff210 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r0, ror #6 │ │ │ │ + ldrdne r7, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3584] @ 0xfffff200 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r6, fp, r8, ror #6 │ │ │ │ + addne r7, fp, r0, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3488] @ 0xfffff260 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, r0, ror r3 │ │ │ │ + addne r7, fp, r8, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3496] @ 0xfffff258 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, fp, r8, ror r3 │ │ │ │ + strdne r7, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3528] @ 0xfffff238 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r0, lsl #7 │ │ │ │ + strdne r7, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3408] @ 0xfffff2b0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r8, lsl #7 │ │ │ │ + addne r7, fp, r0, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - umullne r6, fp, r0, r3 │ │ │ │ + addne r7, fp, r8, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - umullne r6, fp, r8, r3 │ │ │ │ + addne r7, fp, r0, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3312] @ 0xfffff310 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, r0, lsr #7 │ │ │ │ + addne r7, fp, r8, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3336] @ 0xfffff2f8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, r8, lsr #7 │ │ │ │ + addne r7, fp, r0, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - @ instruction: 0x108b63b0 │ │ │ │ + addne r7, fp, r8, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3248] @ 0xfffff350 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108b63b8 │ │ │ │ + addne r7, fp, r0, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3264] @ 0xfffff340 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r0, asr #7 │ │ │ │ + addne r7, fp, r8, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3288] @ 0xfffff328 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, r8, asr #7 │ │ │ │ + addne r7, fp, r0, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3072] @ 0xfffff400 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r6, [fp], r0 │ │ │ │ + addne r7, fp, r8, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3088] @ 0xfffff3f0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - ldrdne r6, [fp], r8 │ │ │ │ + addne r7, fp, r0, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3112] @ 0xfffff3d8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r0, ror #7 │ │ │ │ + addne r7, fp, r8, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3128] @ 0xfffff3c8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, r8, ror #7 │ │ │ │ + addne r7, fp, r0, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3136] @ 0xfffff3c0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - strdne r6, [fp], r0 │ │ │ │ + addne r7, fp, r8, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [fp], r8 │ │ │ │ + addne r7, fp, r0, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2992] @ 0xfffff450 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, r0, lsl #8 │ │ │ │ + addne r7, fp, r8, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r8, lsl #8 │ │ │ │ + addne r7, fp, r0, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3040] @ 0xfffff420 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r6, fp, r0, lsl r4 │ │ │ │ + addne r7, fp, r8, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3184] @ 0xfffff390 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r8, lsl r4 │ │ │ │ + umullne r7, fp, r0, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3200] @ 0xfffff380 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r0, lsr #8 │ │ │ │ + umullne r7, fp, r8, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, r8, lsr #8 │ │ │ │ + addne r7, fp, r0, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2920] @ 0xfffff498 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r0, lsr r4 │ │ │ │ + addne r7, fp, r8, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2936] @ 0xfffff488 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r6, fp, r8, lsr r4 │ │ │ │ + @ instruction: 0x108b77b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2968] @ 0xfffff468 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r0, asr #8 │ │ │ │ + @ instruction: 0x108b77b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2864] @ 0xfffff4d0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, r8, asr #8 │ │ │ │ + addne r7, fp, r0, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2880] @ 0xfffff4c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r0, asr r4 │ │ │ │ + addne r7, fp, r8, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r8, asr r4 │ │ │ │ + ldrdne r7, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2760] @ 0xfffff538 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, r0, ror #8 │ │ │ │ + ldrdne r7, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2768] @ 0xfffff530 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r6, fp, r8, ror #8 │ │ │ │ + addne r7, fp, r0, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2800] @ 0xfffff510 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r0, ror r4 │ │ │ │ + addne r7, fp, r8, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2816] @ 0xfffff500 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, fp, r8, ror r4 │ │ │ │ + strdne r7, [fp], r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2824] @ 0xfffff4f8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r0, lsl #9 │ │ │ │ + strdne r7, [fp], r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, r8, lsl #9 │ │ │ │ + addne r7, fp, r0, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, sl │ │ │ │ - umullne r6, fp, r0, r4 │ │ │ │ + addne r7, fp, r8, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2712] @ 0xfffff568 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r6, fp, r8, r4 │ │ │ │ + addne r7, fp, r0, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r0, lsr #9 │ │ │ │ + addne r7, fp, r8, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2640] @ 0xfffff5b0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, r8, lsr #9 │ │ │ │ + addne r7, fp, r0, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - @ instruction: 0x108b64b0 │ │ │ │ + addne r7, fp, r8, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2680] @ 0xfffff588 │ │ │ │ andmi r0, r0, sp │ │ │ │ - @ instruction: 0x108b64b8 │ │ │ │ + addne r7, fp, r0, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2512] @ 0xfffff630 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, r0, asr #9 │ │ │ │ + addne r7, fp, r8, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2528] @ 0xfffff620 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r6, fp, r8, asr #9 │ │ │ │ + addne r7, fp, r0, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - ldrdne r6, [fp], r0 │ │ │ │ + addne r7, fp, r8, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2584] @ 0xfffff5e8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r6, [fp], r8 │ │ │ │ + addne r7, fp, r0, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r0, ror #9 │ │ │ │ + addne r7, fp, r8, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r8, ror #9 │ │ │ │ + addne r7, fp, r0, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2464] @ 0xfffff660 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r6, [fp], r0 │ │ │ │ + addne r7, fp, r8, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2472] @ 0xfffff658 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [fp], r8 │ │ │ │ + addne r7, fp, r0, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2488] @ 0xfffff648 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, fp, r0, lsl #10 │ │ │ │ + addne r7, fp, r8, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, r8, lsl #10 │ │ │ │ + addne r7, fp, r0, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2424] @ 0xfffff688 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r0, lsl r5 │ │ │ │ + addne r7, fp, r8, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r8, lsl r5 │ │ │ │ + umullne r7, fp, r0, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2272] @ 0xfffff720 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, fp, r0, lsr #10 │ │ │ │ + umullne r7, fp, r8, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2280] @ 0xfffff718 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, fp, r8, lsr #10 │ │ │ │ + addne r7, fp, r0, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2312] @ 0xfffff6f8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r0, lsr r5 │ │ │ │ + addne r7, fp, r8, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2328] @ 0xfffff6e8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, fp, r8, lsr r5 │ │ │ │ + @ instruction: 0x108b78b0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r0, asr #10 │ │ │ │ + @ instruction: 0x108b78b8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2352] @ 0xfffff6d0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, r8, asr #10 │ │ │ │ + addne r7, fp, r0, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2368] @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2400] @ 0xfffff6a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, ip, asr r5 │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2096] @ 0xfffff7d0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, r4, ror #10 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2112] @ 0xfffff7c0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #10 │ │ │ │ + addne r7, fp, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, ror r5 │ │ │ │ + addne r7, fp, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2160] @ 0xfffff790 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, ip, ror r5 │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2176] @ 0xfffff780 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl #11 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2200] @ 0xfffff768 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl #11 │ │ │ │ + addne r7, fp, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2224] @ 0xfffff750 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r6, fp, r4, r5 │ │ │ │ + addne r7, fp, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2232] @ 0xfffff748 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - umullne r6, fp, ip, r5 │ │ │ │ + addne r7, fp, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2256] @ 0xfffff730 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r4, lsr #11 │ │ │ │ + addne r7, fp, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1992] @ 0xfffff838 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #11 │ │ │ │ + addne r7, fp, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2024] @ 0xfffff818 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - @ instruction: 0x108b65b4 │ │ │ │ + addne r7, fp, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-2056] @ 0xfffff7f8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - @ instruction: 0x108b65bc │ │ │ │ + addne r7, fp, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, r4, asr #11 │ │ │ │ + addne r7, fp, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #11 │ │ │ │ + addne r7, fp, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1976] @ 0xfffff848 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1912] @ 0xfffff888 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #11 │ │ │ │ + addne r7, fp, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1928] @ 0xfffff878 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, ip, ror #11 │ │ │ │ + addne r7, fp, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1856] @ 0xfffff8c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1864] @ 0xfffff8b8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1888] @ 0xfffff8a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r4, lsl #12 │ │ │ │ + addne r7, fp, ip, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1792] @ 0xfffff900 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, ip, lsl #12 │ │ │ │ + addne r7, fp, r4, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1808] @ 0xfffff8f0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl r6 │ │ │ │ + addne r7, fp, ip, lsl #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1832] @ 0xfffff8d8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl r6 │ │ │ │ + umullne r7, fp, r4, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1736] @ 0xfffff938 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, r4, lsr #12 │ │ │ │ + umullne r7, fp, ip, r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1752] @ 0xfffff928 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, ip, lsr #12 │ │ │ │ + addne r7, fp, r4, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1768] @ 0xfffff918 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr r6 │ │ │ │ + addne r7, fp, ip, lsr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1688] @ 0xfffff968 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, ip, lsr r6 │ │ │ │ + @ instruction: 0x108b79b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, asr #12 │ │ │ │ + @ instruction: 0x108b79bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1720] @ 0xfffff948 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, ip, asr #12 │ │ │ │ + addne r7, fp, r4, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1624] @ 0xfffff9a8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r4, asr r6 │ │ │ │ + addne r7, fp, ip, asr #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1640] @ 0xfffff998 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, fp, ip, asr r6 │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1672] @ 0xfffff978 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, r4, ror #12 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1320] @ 0xfffffad8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, ip, ror #12 │ │ │ │ + addne r7, fp, r4, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1336] @ 0xfffffac8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r6, fp, r4, ror r6 │ │ │ │ + addne r7, fp, ip, ror #19 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1368] @ 0xfffffaa8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, ip, ror r6 │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, r4, lsl #13 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1400] @ 0xfffffa88 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl #13 │ │ │ │ + addne r7, fp, r4, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1424] @ 0xfffffa70 │ │ │ │ andmi r0, r0, lr │ │ │ │ - umullne r6, fp, r4, r6 │ │ │ │ + addne r7, fp, ip, lsl #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1440] @ 0xfffffa60 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r6, fp, ip, r6 │ │ │ │ + addne r7, fp, r4, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1456] @ 0xfffffa50 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #13 │ │ │ │ + addne r7, fp, ip, lsl sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #13 │ │ │ │ + addne r7, fp, r4, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1504] @ 0xfffffa20 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - @ instruction: 0x108b66b4 │ │ │ │ + addne r7, fp, ip, lsr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - @ instruction: 0x108b66bc │ │ │ │ + addne r7, fp, r4, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1536] @ 0xfffffa00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, fp, r4, asr #13 │ │ │ │ + addne r7, fp, ip, lsr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1560] @ 0xfffff9e8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, ip, asr #13 │ │ │ │ + addne r7, fp, r4, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1272] @ 0xfffffb08 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - addne r6, fp, r4, ror #13 │ │ │ │ + addne r7, fp, ip, asr sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1280] @ 0xfffffb00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #13 │ │ │ │ + addne r7, fp, r4, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1304] @ 0xfffffae8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, ror #20 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1184] @ 0xfffffb60 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl #14 │ │ │ │ + addne r7, fp, ip, ror sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1232] @ 0xfffffb30 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, fp, ip, lsl #14 │ │ │ │ + addne r7, fp, r4, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1096] @ 0xfffffbb8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl r7 │ │ │ │ + addne r7, fp, ip, lsl #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1120] @ 0xfffffba0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl r7 │ │ │ │ + umullne r7, fp, r4, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #14 │ │ │ │ + umullne r7, fp, ip, sl │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1032] @ 0xfffffbf8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, ip, lsr #14 │ │ │ │ + addne r7, fp, r4, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1048] @ 0xfffffbe8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr r7 │ │ │ │ + addne r7, fp, ip, lsr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1080] @ 0xfffffbc8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr r7 │ │ │ │ + @ instruction: 0x108b7ab4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-904] @ 0xfffffc78 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, r4, asr #14 │ │ │ │ + @ instruction: 0x108b7abc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-920] @ 0xfffffc68 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #14 │ │ │ │ + addne r7, fp, r4, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-944] @ 0xfffffc50 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, asr r7 │ │ │ │ + addne r7, fp, ip, asr #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-968] @ 0xfffffc38 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, ip, asr r7 │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-984] @ 0xfffffc28 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, fp, r4, ror #14 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-1016] @ 0xfffffc08 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #14 │ │ │ │ + addne r7, fp, r4, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-864] @ 0xfffffca0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, r4, ror r7 │ │ │ │ + addne r7, fp, ip, ror #21 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, ip, ror r7 │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-888] @ 0xfffffc88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r4, lsl #15 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-784] @ 0xfffffcf0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl #15 │ │ │ │ + addne r7, fp, r4, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-808] @ 0xfffffcd8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r6, fp, r4, r7 │ │ │ │ + addne r7, fp, ip, lsl #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-832] @ 0xfffffcc0 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - umullne r6, fp, ip, r7 │ │ │ │ + addne r7, fp, r4, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-288] @ 0xfffffee0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #15 │ │ │ │ + addne r7, fp, ip, lsl fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-312] @ 0xfffffec8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #15 │ │ │ │ + addne r7, fp, r4, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-336] @ 0xfffffeb0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x108b67b4 │ │ │ │ + addne r7, fp, ip, lsr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-680] @ 0xfffffd58 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108b67bc │ │ │ │ + addne r7, fp, r4, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r4, asr #15 │ │ │ │ + addne r7, fp, ip, lsr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-712] @ 0xfffffd38 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, ip, asr #15 │ │ │ │ + addne r7, fp, r4, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-376] @ 0xfffffe88 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-416] @ 0xfffffe60 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #15 │ │ │ │ + addne r7, fp, ip, asr fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-504] @ 0xfffffe08 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #15 │ │ │ │ + addne r7, fp, r4, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-528] @ 0xfffffdf0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, ror #22 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-568] @ 0xfffffdc8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, r4, lsl #16 │ │ │ │ + addne r7, fp, ip, ror fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-456] @ 0xfffffe38 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl #16 │ │ │ │ + addne r7, fp, r4, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r4, lsl r8 │ │ │ │ + addne r7, fp, ip, lsl #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-600] @ 0xfffffda8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl r8 │ │ │ │ + umullne r7, fp, r4, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-624] @ 0xfffffd90 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #16 │ │ │ │ + umullne r7, fp, ip, fp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #16 │ │ │ │ + addne r7, fp, r4, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-184] @ 0xffffff48 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, r4, lsr r8 │ │ │ │ + addne r7, fp, ip, lsr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-200] @ 0xffffff38 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr r8 │ │ │ │ + @ instruction: 0x108b7bb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-224] @ 0xffffff20 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, asr #16 │ │ │ │ + @ instruction: 0x108b7bbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-248] @ 0xffffff08 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, ip, asr #16 │ │ │ │ + addne r7, fp, r4, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-256] @ 0xffffff00 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r4, asr r8 │ │ │ │ + addne r7, fp, ip, asr #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-272] @ 0xfffffef0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, ip, asr r8 │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-728] @ 0xfffffd28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, r4, ror #16 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-736] @ 0xfffffd20 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #16 │ │ │ │ + addne r7, fp, r4, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-768] @ 0xfffffd00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r4, ror r8 │ │ │ │ + addne r7, fp, ip, ror #23 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, ip, ror r8 │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-144] @ 0xffffff70 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl #17 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, ip, lsl #17 │ │ │ │ + addne r7, fp, r4, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-8] │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r6, fp, r4, r8 │ │ │ │ + addne r7, fp, ip, lsl #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-32] @ 0xffffffe0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - umullne r6, fp, ip, r8 │ │ │ │ + addne r7, fp, r4, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-56] @ 0xffffffc8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #17 │ │ │ │ + addne r7, fp, ip, lsl ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-80] @ 0xffffffb0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, fp, ip, lsr #17 │ │ │ │ + addne r7, fp, r4, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-88] @ 0xffffffa8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - @ instruction: 0x108b68b4 │ │ │ │ + addne r7, fp, ip, lsr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r2, #-112] @ 0xffffff90 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108b68bc │ │ │ │ + addne r7, fp, r4, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, fp, r4, asr #17 │ │ │ │ + addne r7, fp, ip, lsr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-4056] @ 0xfffff028 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #17 │ │ │ │ + addne r7, fp, r4, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-4088] @ 0xfffff008 │ │ │ │ andmi r0, r0, ip │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3984] @ 0xfffff070 │ │ │ │ andmi r0, r0, sl │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-4000] @ 0xfffff060 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, fp, r4, ror #17 │ │ │ │ + addne r7, fp, ip, asr ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-4032] @ 0xfffff040 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #17 │ │ │ │ + addne r7, fp, r4, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, ror #24 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3872] @ 0xfffff0e0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ - addne r6, fp, r4, lsl #18 │ │ │ │ + addne r7, fp, ip, ror ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, ip, lsl #18 │ │ │ │ + addne r7, fp, r4, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3936] @ 0xfffff0a0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl r9 │ │ │ │ + addne r7, fp, ip, lsl #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl r9 │ │ │ │ + umullne r7, fp, r4, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3648] @ 0xfffff1c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #18 │ │ │ │ + umullne r7, fp, ip, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3672] @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #18 │ │ │ │ + addne r7, fp, r4, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r6, fp, r4, lsr r9 │ │ │ │ + addne r7, fp, ip, lsr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3736] @ 0xfffff168 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, ip, lsr r9 │ │ │ │ + @ instruction: 0x108b7cb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3744] @ 0xfffff160 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, asr #18 │ │ │ │ + @ instruction: 0x108b7cbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3768] @ 0xfffff148 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #18 │ │ │ │ + addne r7, fp, r4, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3536] @ 0xfffff230 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, r4, asr r9 │ │ │ │ + addne r7, fp, ip, asr #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3552] @ 0xfffff220 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, asr r9 │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3576] @ 0xfffff208 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #18 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3600] @ 0xfffff1f0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, ip, ror #18 │ │ │ │ + addne r7, fp, r4, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3608] @ 0xfffff1e8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, ror r9 │ │ │ │ + addne r7, fp, ip, ror #25 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3632] @ 0xfffff1d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, ip, ror r9 │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3408] @ 0xfffff2b0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r4, lsl #19 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl #19 │ │ │ │ + addne r7, fp, r4, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3448] @ 0xfffff288 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r6, fp, r4, r9 │ │ │ │ + addne r7, fp, ip, lsl #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3472] @ 0xfffff270 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r6, fp, ip, r9 │ │ │ │ + addne r7, fp, r4, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3488] @ 0xfffff260 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #19 │ │ │ │ + addne r7, fp, ip, lsl sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3512] @ 0xfffff248 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #19 │ │ │ │ + addne r7, fp, r4, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - @ instruction: 0x108b69b4 │ │ │ │ + addne r7, fp, ip, lsr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3344] @ 0xfffff2f0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - @ instruction: 0x108b69bc │ │ │ │ + addne r7, fp, r4, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3368] @ 0xfffff2d8 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r6, fp, r4, asr #19 │ │ │ │ + addne r7, fp, ip, lsr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, ip, asr #19 │ │ │ │ + addne r7, fp, r4, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3240] @ 0xfffff358 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3280] @ 0xfffff330 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r4, ror #19 │ │ │ │ + addne r7, fp, ip, asr sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3176] @ 0xfffff398 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #19 │ │ │ │ + addne r7, fp, r4, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3200] @ 0xfffff380 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, ror #26 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3112] @ 0xfffff3d8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl #20 │ │ │ │ + addne r7, fp, ip, ror sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3144] @ 0xfffff3b8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, ip, lsl #20 │ │ │ │ + addne r7, fp, r4, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2944] @ 0xfffff480 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl sl │ │ │ │ + addne r7, fp, ip, lsl #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2960] @ 0xfffff470 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl sl │ │ │ │ + umullne r7, fp, r4, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2992] @ 0xfffff450 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #20 │ │ │ │ + umullne r7, fp, ip, sp │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r6, fp, ip, lsr #20 │ │ │ │ + addne r7, fp, r4, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3024] @ 0xfffff430 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr sl │ │ │ │ + addne r7, fp, ip, lsr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3048] @ 0xfffff418 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, ip, lsr sl │ │ │ │ + @ instruction: 0x108b7db4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2800] @ 0xfffff510 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, r4, asr #20 │ │ │ │ + @ instruction: 0x108b7dbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2816] @ 0xfffff500 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #20 │ │ │ │ + addne r7, fp, r4, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r6, fp, r4, asr sl │ │ │ │ + addne r7, fp, ip, asr #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2880] @ 0xfffff4c0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, ip, asr sl │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2896] @ 0xfffff4b0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #20 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2920] @ 0xfffff498 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #20 │ │ │ │ + addne r7, fp, r4, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3064] @ 0xfffff408 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, fp, r4, ror sl │ │ │ │ + addne r7, fp, ip, ror #27 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3072] @ 0xfffff400 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, ror sl │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, r4, lsl #21 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, ip, lsl #21 │ │ │ │ + addne r7, fp, r4, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2752] @ 0xfffff540 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - umullne r6, fp, r4, sl │ │ │ │ + addne r7, fp, ip, lsl #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2776] @ 0xfffff528 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - umullne r6, fp, ip, sl │ │ │ │ + addne r7, fp, r4, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2672] @ 0xfffff590 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r4, lsr #21 │ │ │ │ + addne r7, fp, ip, lsl lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2688] @ 0xfffff580 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #21 │ │ │ │ + addne r7, fp, r4, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2712] @ 0xfffff568 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - @ instruction: 0x108b6ab4 │ │ │ │ + addne r7, fp, ip, lsr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2560] @ 0xfffff600 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108b6abc │ │ │ │ + addne r7, fp, r4, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, asr #21 │ │ │ │ + addne r7, fp, ip, lsr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2600] @ 0xfffff5d8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, ip, asr #21 │ │ │ │ + addne r7, fp, r4, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2616] @ 0xfffff5c8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2632] @ 0xfffff5b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #21 │ │ │ │ + addne r7, fp, ip, asr lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2440] @ 0xfffff678 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, ip, ror #21 │ │ │ │ + addne r7, fp, r4, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2448] @ 0xfffff670 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, ror #28 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2480] @ 0xfffff650 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2496] @ 0xfffff640 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, r4, lsl #22 │ │ │ │ + addne r7, fp, ip, ror lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2512] @ 0xfffff630 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl #22 │ │ │ │ + addne r7, fp, r4, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2536] @ 0xfffff618 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl fp │ │ │ │ + addne r7, fp, ip, lsl #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2376] @ 0xfffff6b8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, ip, lsl fp │ │ │ │ + umullne r7, fp, r4, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #22 │ │ │ │ + umullne r7, fp, ip, lr │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2416] @ 0xfffff690 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #22 │ │ │ │ + addne r7, fp, r4, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2328] @ 0xfffff6e8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, fp, r4, lsr fp │ │ │ │ + addne r7, fp, ip, lsr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr fp │ │ │ │ + @ instruction: 0x108b7eb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2360] @ 0xfffff6c8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, r4, asr #22 │ │ │ │ + @ instruction: 0x108b7ebc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2240] @ 0xfffff740 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #22 │ │ │ │ + addne r7, fp, r4, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2264] @ 0xfffff728 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, asr fp │ │ │ │ + addne r7, fp, ip, asr #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2288] @ 0xfffff710 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r6, fp, ip, asr fp │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2184] @ 0xfffff778 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r4, ror #22 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2200] @ 0xfffff768 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #22 │ │ │ │ + addne r7, fp, r4, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2216] @ 0xfffff758 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r4, ror fp │ │ │ │ + addne r7, fp, ip, ror #29 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, ip, ror fp │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl #23 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2168] @ 0xfffff788 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, ip, lsl #23 │ │ │ │ + addne r7, fp, r4, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2048] @ 0xfffff800 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r6, fp, r4, fp │ │ │ │ + addne r7, fp, ip, lsl #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2064] @ 0xfffff7f0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - umullne r6, fp, ip, fp │ │ │ │ + addne r7, fp, r4, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2096] @ 0xfffff7d0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #23 │ │ │ │ + addne r7, fp, ip, lsl pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1984] @ 0xfffff840 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, ip, lsr #23 │ │ │ │ + addne r7, fp, r4, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2000] @ 0xfffff830 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b6bb4 │ │ │ │ + addne r7, fp, ip, lsr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-2024] @ 0xfffff818 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x108b6bbc │ │ │ │ + addne r7, fp, r4, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r6, fp, r4, asr #23 │ │ │ │ + addne r7, fp, ip, lsr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1952] @ 0xfffff860 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, ip, asr #23 │ │ │ │ + addne r7, fp, r4, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1968] @ 0xfffff850 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, asr #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1896] @ 0xfffff898 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #23 │ │ │ │ + addne r7, fp, ip, asr pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1928] @ 0xfffff878 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, ip, ror #23 │ │ │ │ + addne r7, fp, r4, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1784] @ 0xfffff908 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r7, fp, ip, ror #30 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1800] @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r7, fp, r4, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1824] @ 0xfffff8e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl #24 │ │ │ │ + addne r7, fp, ip, ror pc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1848] @ 0xfffff8c8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, fp, ip, lsl #24 │ │ │ │ + addne r7, fp, r4, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1856] @ 0xfffff8c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl ip │ │ │ │ + addne r7, fp, ip, lsl #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1880] @ 0xfffff8a8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, ip, lsl ip │ │ │ │ + umullne r7, fp, r4, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1728] @ 0xfffff940 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r4, lsr #24 │ │ │ │ + umullne r7, fp, ip, pc @ │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1744] @ 0xfffff930 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #24 │ │ │ │ + addne r7, fp, r4, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1768] @ 0xfffff918 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, r4, lsr ip │ │ │ │ + addne r7, fp, ip, lsr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1576] @ 0xfffff9d8 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, fp, ip, lsr ip │ │ │ │ + @ instruction: 0x108b7fb4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1608] @ 0xfffff9b8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, asr #24 │ │ │ │ + @ instruction: 0x108b7fbc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r6, fp, ip, asr #24 │ │ │ │ + addne r7, fp, r4, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1664] @ 0xfffff980 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r4, asr ip │ │ │ │ + addne r7, fp, ip, asr #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1680] @ 0xfffff970 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, asr ip │ │ │ │ + ldrdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1704] @ 0xfffff958 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #24 │ │ │ │ + ldrdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, ip, ror #24 │ │ │ │ + addne r7, fp, r4, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r6, fp, r4, ror ip │ │ │ │ + addne r7, fp, ip, ror #31 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1544] @ 0xfffff9f8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r6, fp, ip, ror ip │ │ │ │ + strdne r7, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1064] @ 0xfffffbd8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, fp, r4, lsl #25 │ │ │ │ + strdne r7, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1072] @ 0xfffffbd0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl #25 │ │ │ │ + addne r8, fp, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1096] @ 0xfffffbb8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r6, fp, r4, ip │ │ │ │ + addne r8, fp, ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1112] @ 0xfffffba8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - umullne r6, fp, ip, ip │ │ │ │ + addne r8, fp, r4, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1120] @ 0xfffffba0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #25 │ │ │ │ + addne r8, fp, ip, lsl r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1152] @ 0xfffffb80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #25 │ │ │ │ + addne r8, fp, r4, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1168] @ 0xfffffb70 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x108b6cb4 │ │ │ │ + addne r8, fp, ip, lsr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1192] @ 0xfffffb58 │ │ │ │ andmi r0, r0, lr │ │ │ │ - @ instruction: 0x108b6cbc │ │ │ │ + addne r8, fp, r4, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r6, fp, r4, asr #25 │ │ │ │ + addne r8, fp, ip, lsr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1240] @ 0xfffffb28 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, ip, asr #25 │ │ │ │ + addne r8, fp, r4, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1256] @ 0xfffffb18 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r8, fp, ip, asr #32 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1280] @ 0xfffffb00 │ │ │ │ andmi r0, r0, pc │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r8, fp, r4, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1296] @ 0xfffffaf0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #25 │ │ │ │ + addne r8, fp, ip, asr r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1320] @ 0xfffffad8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #25 │ │ │ │ + addne r8, fp, r4, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1344] @ 0xfffffac0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r8, fp, ip, rrx │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r8, fp, r4, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1416] @ 0xfffffa78 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl #26 │ │ │ │ + addne r8, fp, ip, ror r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1448] @ 0xfffffa58 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r6, fp, ip, lsl #26 │ │ │ │ + addne r8, fp, r4, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1008] @ 0xfffffc10 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, fp, r4, lsl sp │ │ │ │ + addne r8, fp, ip, lsl #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1016] @ 0xfffffc08 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl sp │ │ │ │ + umullne r8, fp, r4, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-1048] @ 0xfffffbe8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, r4, lsr #26 │ │ │ │ + umullne r8, fp, ip, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-952] @ 0xfffffc48 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, ip, lsr #26 │ │ │ │ + addne r8, fp, r4, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-960] @ 0xfffffc40 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr sp │ │ │ │ + addne r8, fp, ip, lsr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-984] @ 0xfffffc28 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr sp │ │ │ │ + strhne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-816] @ 0xfffffcd0 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r6, fp, r4, asr #26 │ │ │ │ + strhne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-872] @ 0xfffffc98 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #26 │ │ │ │ + addne r8, fp, r4, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-896] @ 0xfffffc80 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - addne r6, fp, r4, asr sp │ │ │ │ + addne r8, fp, ip, asr #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-768] @ 0xfffffd00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, fp, ip, asr sp │ │ │ │ + ldrdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-776] @ 0xfffffcf8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #26 │ │ │ │ + ldrdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-800] @ 0xfffffce0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, ip, ror #26 │ │ │ │ + addne r8, fp, r4, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-688] @ 0xfffffd50 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r4, ror sp │ │ │ │ + addne r8, fp, ip, ror #1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-704] @ 0xfffffd40 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r6, fp, ip, ror sp │ │ │ │ + strdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-736] @ 0xfffffd20 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl #27 │ │ │ │ + strdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-592] @ 0xfffffdb0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, fp, ip, lsl #27 │ │ │ │ + addne r8, fp, r4, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-600] @ 0xfffffda8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - umullne r6, fp, r4, sp │ │ │ │ + addne r8, fp, ip, lsl #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-632] @ 0xfffffd88 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne r6, fp, ip, sp │ │ │ │ + addne r8, fp, r4, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-648] @ 0xfffffd78 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, fp, r4, lsr #27 │ │ │ │ + addne r8, fp, ip, lsl r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-656] @ 0xfffffd70 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, ip, lsr #27 │ │ │ │ + addne r8, fp, r4, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-672] @ 0xfffffd60 │ │ │ │ andmi r0, r0, sl │ │ │ │ - @ instruction: 0x108b6db4 │ │ │ │ + addne r8, fp, ip, lsr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-504] @ 0xfffffe08 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - @ instruction: 0x108b6dbc │ │ │ │ + addne r8, fp, r4, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-536] @ 0xfffffde8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r4, asr #27 │ │ │ │ + addne r8, fp, ip, lsr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-552] @ 0xfffffdd8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r6, fp, ip, asr #27 │ │ │ │ + addne r8, fp, r4, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-456] @ 0xfffffe38 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r8, fp, ip, asr #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-472] @ 0xfffffe28 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r8, fp, r4, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-488] @ 0xfffffe18 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, r4, ror #27 │ │ │ │ + addne r8, fp, ip, asr r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-208] @ 0xffffff30 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - addne r6, fp, ip, ror #27 │ │ │ │ + addne r8, fp, r4, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-256] @ 0xffffff00 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r8, fp, ip, ror #2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-296] @ 0xfffffed8 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r8, fp, r4, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-352] @ 0xfffffea0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, r4, lsl #28 │ │ │ │ + addne r8, fp, ip, ror r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl #28 │ │ │ │ + addne r8, fp, r4, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-384] @ 0xfffffe80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r4, lsl lr │ │ │ │ + addne r8, fp, ip, lsl #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-400] @ 0xfffffe70 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r6, fp, ip, lsl lr │ │ │ │ + umullne r8, fp, r4, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-416] @ 0xfffffe60 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, r4, lsr #28 │ │ │ │ + umullne r8, fp, ip, r1 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #28 │ │ │ │ + addne r8, fp, r4, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-168] @ 0xffffff58 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r6, fp, r4, lsr lr │ │ │ │ + addne r8, fp, ip, lsr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-176] @ 0xffffff50 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr lr │ │ │ │ + @ instruction: 0x108b81b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r6, fp, r4, asr #28 │ │ │ │ + @ instruction: 0x108b81bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-80] @ 0xffffffb0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #28 │ │ │ │ + addne r8, fp, r4, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-104] @ 0xffffff98 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r4, asr lr │ │ │ │ + addne r8, fp, ip, asr #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-128] @ 0xffffff80 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - addne r6, fp, ip, asr lr │ │ │ │ + ldrdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-32] @ 0xffffffe0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, fp, r4, ror #28 │ │ │ │ + ldrdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #28 │ │ │ │ + addne r8, fp, r4, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-64] @ 0xffffffc0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, r4, ror lr │ │ │ │ + addne r8, fp, ip, ror #3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-4088] @ 0xfffff008 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r6, fp, ip, ror lr │ │ │ │ + strdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-0] │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl #29 │ │ │ │ + strdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r2, #-16] │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r6, fp, ip, lsl #29 │ │ │ │ + addne r8, fp, r4, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-4024] @ 0xfffff048 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, fp, r4, lr │ │ │ │ + addne r8, fp, ip, lsl #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-4040] @ 0xfffff038 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r6, fp, ip, lr │ │ │ │ + addne r8, fp, r4, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-4064] @ 0xfffff020 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #29 │ │ │ │ + addne r8, fp, ip, lsl r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3736] @ 0xfffff168 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #29 │ │ │ │ + addne r8, fp, r4, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3760] @ 0xfffff150 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x108b6eb4 │ │ │ │ + addne r8, fp, ip, lsr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3784] @ 0xfffff138 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x108b6ebc │ │ │ │ + addne r8, fp, r4, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3808] @ 0xfffff120 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r6, fp, r4, asr #29 │ │ │ │ + addne r8, fp, ip, lsr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3816] @ 0xfffff118 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #29 │ │ │ │ + addne r8, fp, r4, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3840] @ 0xfffff100 │ │ │ │ andmi r0, r0, fp │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r8, fp, ip, asr #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3856] @ 0xfffff0f0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r8, fp, r4, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3864] @ 0xfffff0e8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #29 │ │ │ │ + addne r8, fp, ip, asr r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3888] @ 0xfffff0d0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r6, fp, ip, ror #29 │ │ │ │ + addne r8, fp, r4, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3904] @ 0xfffff0c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r8, fp, ip, ror #4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r8, fp, r4, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3952] @ 0xfffff090 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl #30 │ │ │ │ + addne r8, fp, ip, ror r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3976] @ 0xfffff078 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, fp, ip, lsl #30 │ │ │ │ + addne r8, fp, r4, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3984] @ 0xfffff070 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, lsl pc │ │ │ │ + addne r8, fp, ip, lsl #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-4008] @ 0xfffff058 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, ip, lsl pc │ │ │ │ + umullne r8, fp, r4, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, r4, lsr #30 │ │ │ │ + umullne r8, fp, ip, r2 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #30 │ │ │ │ + addne r8, fp, r4, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3720] @ 0xfffff178 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr pc │ │ │ │ + addne r8, fp, ip, lsr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3624] @ 0xfffff1d8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - addne r6, fp, ip, lsr pc │ │ │ │ + @ instruction: 0x108b82b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3632] @ 0xfffff1d0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r6, fp, r4, asr #30 │ │ │ │ + @ instruction: 0x108b82bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3664] @ 0xfffff1b0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r6, fp, ip, asr #30 │ │ │ │ + addne r8, fp, r4, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3544] @ 0xfffff228 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r6, fp, r4, asr pc │ │ │ │ + addne r8, fp, ip, asr #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3568] @ 0xfffff210 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, ip, asr pc │ │ │ │ + ldrdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3592] @ 0xfffff1f8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r6, fp, r4, ror #30 │ │ │ │ + ldrdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3472] @ 0xfffff270 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r6, fp, ip, ror #30 │ │ │ │ + addne r8, fp, r4, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3488] @ 0xfffff260 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r6, fp, r4, ror pc │ │ │ │ + addne r8, fp, ip, ror #5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3512] @ 0xfffff248 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r6, fp, ip, ror pc │ │ │ │ + strdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3416] @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r6, fp, r4, lsl #31 │ │ │ │ + strdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3432] @ 0xfffff298 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r6, fp, ip, lsl #31 │ │ │ │ + addne r8, fp, r4, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne r6, fp, r4, pc @ │ │ │ │ + addne r8, fp, ip, lsl #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3344] @ 0xfffff2f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - umullne r6, fp, ip, pc @ │ │ │ │ + addne r8, fp, r4, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r6, fp, r4, lsr #31 │ │ │ │ + addne r8, fp, ip, lsl r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3384] @ 0xfffff2c8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r6, fp, ip, lsr #31 │ │ │ │ + addne r8, fp, r4, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3240] @ 0xfffff358 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - @ instruction: 0x108b6fb4 │ │ │ │ + addne r8, fp, ip, lsr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3280] @ 0xfffff330 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - @ instruction: 0x108b6fbc │ │ │ │ + addne r8, fp, r4, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - addne r6, fp, r4, asr #31 │ │ │ │ + addne r8, fp, ip, lsr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3128] @ 0xfffff3c8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r6, fp, ip, asr #31 │ │ │ │ + addne r8, fp, r4, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3160] @ 0xfffff3a8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne r6, [fp], r4 │ │ │ │ + addne r8, fp, ip, asr #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3184] @ 0xfffff390 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - ldrdne r6, [fp], ip │ │ │ │ + addne r8, fp, r4, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3080] @ 0xfffff3f8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r6, fp, r4, ror #31 │ │ │ │ + addne r8, fp, ip, asr r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3088] @ 0xfffff3f0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r6, fp, ip, ror #31 │ │ │ │ + addne r8, fp, r4, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3104] @ 0xfffff3e0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - strdne r6, [fp], r4 │ │ │ │ + addne r8, fp, ip, ror #6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - strdne r6, [fp], ip │ │ │ │ + addne r8, fp, r4, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2952] @ 0xfffff478 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r7, fp, r4 │ │ │ │ + addne r8, fp, ip, ror r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2984] @ 0xfffff458 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ - addne r7, fp, ip │ │ │ │ + addne r8, fp, r4, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2664] @ 0xfffff598 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, fp, r4, lsl r0 │ │ │ │ + addne r8, fp, ip, lsl #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2672] @ 0xfffff590 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl r0 │ │ │ │ + umullne r8, fp, r4, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2696] @ 0xfffff578 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr #32 │ │ │ │ + umullne r8, fp, ip, r3 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2624] @ 0xfffff5c0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, fp, ip, lsr #32 │ │ │ │ + addne r8, fp, r4, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2632] @ 0xfffff5b8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr r0 │ │ │ │ + addne r8, fp, ip, lsr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, fp, ip, lsr r0 │ │ │ │ + @ instruction: 0x108b83b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2720] @ 0xfffff560 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, fp, r4, asr #32 │ │ │ │ + @ instruction: 0x108b83bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2736] @ 0xfffff550 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r7, fp, ip, asr #32 │ │ │ │ + addne r8, fp, r4, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2760] @ 0xfffff538 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, fp, r4, asr r0 │ │ │ │ + addne r8, fp, ip, asr #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2776] @ 0xfffff528 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, fp, ip, asr r0 │ │ │ │ + ldrdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2784] @ 0xfffff520 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r7, fp, r4, rrx │ │ │ │ + ldrdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2816] @ 0xfffff500 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, fp, ip, rrx │ │ │ │ + addne r8, fp, r4, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2832] @ 0xfffff4f0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, fp, r4, ror r0 │ │ │ │ + addne r8, fp, ip, ror #7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r7, fp, ip, ror r0 │ │ │ │ + strdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2880] @ 0xfffff4c0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r7, fp, r4, lsl #1 │ │ │ │ + strdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3032] @ 0xfffff428 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, fp, ip, lsl #1 │ │ │ │ + addne r8, fp, r4, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3040] @ 0xfffff420 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne r7, fp, r4, r0 │ │ │ │ + addne r8, fp, ip, lsl #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-3064] @ 0xfffff408 │ │ │ │ andmi r0, r0, fp │ │ │ │ - umullne r7, fp, ip, r0 │ │ │ │ + addne r8, fp, r4, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1840] @ 0xfffff8d0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - addne r7, fp, r4, lsr #1 │ │ │ │ + addne r8, fp, ip, lsl r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1880] @ 0xfffff8a8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, ip, lsr #1 │ │ │ │ + addne r8, fp, r4, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1904] @ 0xfffff890 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - strhne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, lsr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2520] @ 0xfffff628 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - strhne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2528] @ 0xfffff620 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r7, fp, r4, asr #1 │ │ │ │ + addne r8, fp, ip, lsr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2552] @ 0xfffff608 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r7, fp, ip, asr #1 │ │ │ │ + addne r8, fp, r4, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2352] @ 0xfffff6d0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - ldrdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, asr #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2360] @ 0xfffff6c8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - ldrdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2392] @ 0xfffff6a8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, fp, r4, ror #1 │ │ │ │ + addne r8, fp, ip, asr r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2408] @ 0xfffff698 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, fp, ip, ror #1 │ │ │ │ + addne r8, fp, r4, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2432] @ 0xfffff680 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, ror #8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2472] @ 0xfffff658 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - strdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2304] @ 0xfffff700 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, fp, r4, lsl #2 │ │ │ │ + addne r8, fp, ip, ror r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2312] @ 0xfffff6f8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl #2 │ │ │ │ + addne r8, fp, r4, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2336] @ 0xfffff6e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, fp, r4, lsl r1 │ │ │ │ + addne r8, fp, ip, lsl #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2240] @ 0xfffff740 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, fp, ip, lsl r1 │ │ │ │ + umullne r8, fp, r4, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2256] @ 0xfffff730 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr #2 │ │ │ │ + umullne r8, fp, ip, r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2280] @ 0xfffff718 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, ip, lsr #2 │ │ │ │ + addne r8, fp, r4, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2120] @ 0xfffff7b8 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, fp, r4, lsr r1 │ │ │ │ + addne r8, fp, ip, lsr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2136] @ 0xfffff7a8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, fp, ip, lsr r1 │ │ │ │ + @ instruction: 0x108b84b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2160] @ 0xfffff790 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r7, fp, r4, asr #2 │ │ │ │ + @ instruction: 0x108b84bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2072] @ 0xfffff7e8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, fp, ip, asr #2 │ │ │ │ + addne r8, fp, r4, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2080] @ 0xfffff7e0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, fp, r4, asr r1 │ │ │ │ + addne r8, fp, ip, asr #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2104] @ 0xfffff7c8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r7, fp, ip, asr r1 │ │ │ │ + ldrdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2192] @ 0xfffff770 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, fp, r4, ror #2 │ │ │ │ + ldrdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2200] @ 0xfffff768 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, ip, ror #2 │ │ │ │ + addne r8, fp, r4, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2224] @ 0xfffff750 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r7, fp, r4, ror r1 │ │ │ │ + addne r8, fp, ip, ror #9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2016] @ 0xfffff820 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r7, fp, ip, ror r1 │ │ │ │ + strdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2024] @ 0xfffff818 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r7, fp, r4, lsl #3 │ │ │ │ + strdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2056] @ 0xfffff7f8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, fp, ip, lsl #3 │ │ │ │ + addne r8, fp, r4, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1944] @ 0xfffff868 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - umullne r7, fp, r4, r1 │ │ │ │ + addne r8, fp, ip, lsl #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1960] @ 0xfffff858 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - umullne r7, fp, ip, r1 │ │ │ │ + addne r8, fp, r4, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1992] @ 0xfffff838 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr #3 │ │ │ │ + addne r8, fp, ip, lsl r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2568] @ 0xfffff5f8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - addne r7, fp, ip, lsr #3 │ │ │ │ + addne r8, fp, r4, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2576] @ 0xfffff5f0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - @ instruction: 0x108b71b4 │ │ │ │ + addne r8, fp, ip, lsr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-2608] @ 0xfffff5d0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108b71bc │ │ │ │ + addne r8, fp, r4, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1784] @ 0xfffff908 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, fp, r4, asr #3 │ │ │ │ + addne r8, fp, ip, lsr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1792] @ 0xfffff900 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, ip, asr #3 │ │ │ │ + addne r8, fp, r4, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1816] @ 0xfffff8e8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - ldrdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, asr #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1712] @ 0xfffff950 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - ldrdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1736] @ 0xfffff938 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r7, fp, r4, ror #3 │ │ │ │ + addne r8, fp, ip, asr r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1760] @ 0xfffff920 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r7, fp, ip, ror #3 │ │ │ │ + addne r8, fp, r4, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1624] @ 0xfffff9a8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - strdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, ror #10 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1632] @ 0xfffff9a0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - strdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1664] @ 0xfffff980 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, fp, r4, lsl #4 │ │ │ │ + addne r8, fp, ip, ror r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1672] @ 0xfffff978 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r7, fp, ip, lsl #4 │ │ │ │ + addne r8, fp, r4, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1680] @ 0xfffff970 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, fp, r4, lsl r2 │ │ │ │ + addne r8, fp, ip, lsl #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1696] @ 0xfffff960 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r7, fp, ip, lsl r2 │ │ │ │ + umullne r8, fp, r4, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1544] @ 0xfffff9f8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr #4 │ │ │ │ + umullne r8, fp, ip, r5 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1568] @ 0xfffff9e0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r7, fp, ip, lsr #4 │ │ │ │ + addne r8, fp, r4, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1600] @ 0xfffff9c0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr r2 │ │ │ │ + addne r8, fp, ip, lsr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1496] @ 0xfffffa28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, fp, ip, lsr r2 │ │ │ │ + @ instruction: 0x108b85b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1512] @ 0xfffffa18 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, fp, r4, asr #4 │ │ │ │ + @ instruction: 0x108b85bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1528] @ 0xfffffa08 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, fp, ip, asr #4 │ │ │ │ + addne r8, fp, r4, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1368] @ 0xfffffaa8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, fp, r4, asr r2 │ │ │ │ + addne r8, fp, ip, asr #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1384] @ 0xfffffa98 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r7, fp, ip, asr r2 │ │ │ │ + ldrdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1416] @ 0xfffffa78 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, fp, r4, ror #4 │ │ │ │ + ldrdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1432] @ 0xfffffa68 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, fp, ip, ror #4 │ │ │ │ + addne r8, fp, r4, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1448] @ 0xfffffa58 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r7, fp, r4, ror r2 │ │ │ │ + addne r8, fp, ip, ror #11 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1480] @ 0xfffffa38 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, fp, ip, ror r2 │ │ │ │ + strdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1144] @ 0xfffffb88 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, fp, r4, lsl #5 │ │ │ │ + strdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1160] @ 0xfffffb78 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl #5 │ │ │ │ + addne r8, fp, r4, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1184] @ 0xfffffb60 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - umullne r7, fp, r4, r2 │ │ │ │ + addne r8, fp, ip, lsl #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1208] @ 0xfffffb48 │ │ │ │ andmi r0, r0, pc │ │ │ │ - umullne r7, fp, ip, r2 │ │ │ │ + addne r8, fp, r4, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1224] @ 0xfffffb38 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr #5 │ │ │ │ + addne r8, fp, ip, lsl r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1248] @ 0xfffffb20 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r7, fp, ip, lsr #5 │ │ │ │ + addne r8, fp, r4, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1280] @ 0xfffffb00 │ │ │ │ andmi r0, r0, pc │ │ │ │ - @ instruction: 0x108b72b4 │ │ │ │ + addne r8, fp, ip, lsr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1296] @ 0xfffffaf0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - @ instruction: 0x108b72bc │ │ │ │ + addne r8, fp, r4, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1328] @ 0xfffffad0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r7, fp, r4, asr #5 │ │ │ │ + addne r8, fp, ip, lsr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1088] @ 0xfffffbc0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, fp, ip, asr #5 │ │ │ │ + addne r8, fp, r4, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1096] @ 0xfffffbb8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - ldrdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, asr #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1128] @ 0xfffffb98 │ │ │ │ andmi r0, r0, sp │ │ │ │ - ldrdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1024] @ 0xfffffc00 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, fp, r4, ror #5 │ │ │ │ + addne r8, fp, ip, asr r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1040] @ 0xfffffbf0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, ip, ror #5 │ │ │ │ + addne r8, fp, r4, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1064] @ 0xfffffbd8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - strdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, ror #12 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-952] @ 0xfffffc48 │ │ │ │ andmi r0, r0, sl │ │ │ │ - strdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-968] @ 0xfffffc38 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r7, fp, r4, lsl #6 │ │ │ │ + addne r8, fp, ip, ror r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-1000] @ 0xfffffc18 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl #6 │ │ │ │ + addne r8, fp, r4, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-880] @ 0xfffffc90 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r7, fp, r4, lsl r3 │ │ │ │ + addne r8, fp, ip, lsl #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-896] @ 0xfffffc80 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl r3 │ │ │ │ + umullne r8, fp, r4, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-928] @ 0xfffffc60 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr #6 │ │ │ │ + umullne r8, fp, ip, r6 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-808] @ 0xfffffcd8 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, fp, ip, lsr #6 │ │ │ │ + addne r8, fp, r4, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-824] @ 0xfffffcc8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr r3 │ │ │ │ + addne r8, fp, ip, lsr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-848] @ 0xfffffcb0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r7, fp, ip, lsr r3 │ │ │ │ + @ instruction: 0x108b86b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-712] @ 0xfffffd38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r7, fp, r4, asr #6 │ │ │ │ + @ instruction: 0x108b86bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-720] @ 0xfffffd30 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, fp, ip, asr #6 │ │ │ │ + addne r8, fp, r4, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-736] @ 0xfffffd20 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r7, fp, r4, asr r3 │ │ │ │ + addne r8, fp, ip, asr #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-752] @ 0xfffffd10 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - addne r7, fp, ip, asr r3 │ │ │ │ + ldrdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-760] @ 0xfffffd08 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - addne r7, fp, r4, ror #6 │ │ │ │ + ldrdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-792] @ 0xfffffce8 │ │ │ │ andmi r0, r0, lr │ │ │ │ - addne r7, fp, ip, ror #6 │ │ │ │ + addne r8, fp, r4, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-656] @ 0xfffffd70 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, fp, r4, ror r3 │ │ │ │ + addne r8, fp, ip, ror #13 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-672] @ 0xfffffd60 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, fp, ip, ror r3 │ │ │ │ + strdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-696] @ 0xfffffd48 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, fp, r4, lsl #7 │ │ │ │ + strdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-560] @ 0xfffffdd0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl #7 │ │ │ │ + addne r8, fp, r4, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-584] @ 0xfffffdb8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - umullne r7, fp, r4, r3 │ │ │ │ + addne r8, fp, ip, lsl #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-608] @ 0xfffffda0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - umullne r7, fp, ip, r3 │ │ │ │ + addne r8, fp, r4, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-496] @ 0xfffffe10 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r7, fp, r4, lsr #7 │ │ │ │ + addne r8, fp, ip, lsl r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-512] @ 0xfffffe00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, ip, lsr #7 │ │ │ │ + addne r8, fp, r4, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-536] @ 0xfffffde8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - @ instruction: 0x108b73b4 │ │ │ │ + addne r8, fp, ip, lsr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-432] @ 0xfffffe50 │ │ │ │ andmi r0, r0, fp │ │ │ │ - @ instruction: 0x108b73bc │ │ │ │ + addne r8, fp, r4, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-448] @ 0xfffffe40 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, fp, r4, asr #7 │ │ │ │ + addne r8, fp, ip, lsr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-472] @ 0xfffffe28 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r7, fp, ip, asr #7 │ │ │ │ + addne r8, fp, r4, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-328] @ 0xfffffeb8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - ldrdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, asr #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-360] @ 0xfffffe98 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - ldrdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-384] @ 0xfffffe80 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ - addne r7, fp, r4, ror #7 │ │ │ │ + addne r8, fp, ip, asr r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-152] @ 0xffffff68 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - addne r7, fp, ip, ror #7 │ │ │ │ + addne r8, fp, r4, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-192] @ 0xffffff40 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - strdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, ror #14 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-216] @ 0xffffff28 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ - strdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-256] @ 0xffffff00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, fp, r4, lsl #8 │ │ │ │ + addne r8, fp, ip, ror r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-272] @ 0xfffffef0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl #8 │ │ │ │ + addne r8, fp, r4, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-296] @ 0xfffffed8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r7, fp, r4, lsl r4 │ │ │ │ + addne r8, fp, ip, lsl #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-72] @ 0xffffffb8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl r4 │ │ │ │ + umullne r8, fp, r4, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-96] @ 0xffffffa0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr #8 │ │ │ │ + umullne r8, fp, ip, r7 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-120] @ 0xffffff88 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r7, fp, ip, lsr #8 │ │ │ │ + addne r8, fp, r4, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3920] @ 0xfffff0b0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r7, fp, r4, lsr r4 │ │ │ │ + addne r8, fp, ip, lsr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3960] @ 0xfffff088 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r7, fp, ip, lsr r4 │ │ │ │ + @ instruction: 0x108b87b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3984] @ 0xfffff070 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - addne r7, fp, r4, asr #8 │ │ │ │ + @ instruction: 0x108b87bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-4024] @ 0xfffff048 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r7, fp, ip, asr #8 │ │ │ │ + addne r8, fp, r4, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-4048] @ 0xfffff030 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - addne r7, fp, r4, asr r4 │ │ │ │ + addne r8, fp, ip, asr #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-4080] @ 0xfffff010 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, fp, ip, asr r4 │ │ │ │ + ldrdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-16] │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, fp, r4, ror #8 │ │ │ │ + ldrdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-32] @ 0xffffffe0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, ip, ror #8 │ │ │ │ + addne r8, fp, r4, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2, #-56] @ 0xffffffc8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - addne r7, fp, r4, ror r4 │ │ │ │ + addne r8, fp, ip, ror #15 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3856] @ 0xfffff0f0 │ │ │ │ andmi r0, r0, sp │ │ │ │ - addne r7, fp, ip, ror r4 │ │ │ │ + strdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3872] @ 0xfffff0e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, r4, lsl #9 │ │ │ │ + strdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3896] @ 0xfffff0c8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl #9 │ │ │ │ + addne r8, fp, r4, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3792] @ 0xfffff130 │ │ │ │ andmi r0, r0, ip │ │ │ │ - umullne r7, fp, r4, r4 │ │ │ │ + addne r8, fp, ip, lsl #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3808] @ 0xfffff120 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - umullne r7, fp, ip, r4 │ │ │ │ + addne r8, fp, r4, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3832] @ 0xfffff108 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr #9 │ │ │ │ + addne r8, fp, ip, lsl r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3376] @ 0xfffff2d0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r7, fp, ip, lsr #9 │ │ │ │ + addne r8, fp, r4, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3392] @ 0xfffff2c0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - @ instruction: 0x108b74b4 │ │ │ │ + addne r8, fp, ip, lsr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3424] @ 0xfffff2a0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - @ instruction: 0x108b74bc │ │ │ │ + addne r8, fp, r4, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3680] @ 0xfffff1a0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r7, fp, r4, asr #9 │ │ │ │ + addne r8, fp, ip, lsr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3696] @ 0xfffff190 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - addne r7, fp, ip, asr #9 │ │ │ │ + addne r8, fp, r4, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3728] @ 0xfffff170 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - ldrdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, asr #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3496] @ 0xfffff258 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - ldrdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3504] @ 0xfffff250 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r7, fp, r4, ror #9 │ │ │ │ + addne r8, fp, ip, asr r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3536] @ 0xfffff230 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, fp, ip, ror #9 │ │ │ │ + addne r8, fp, r4, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3552] @ 0xfffff220 │ │ │ │ andmi r0, r0, lr │ │ │ │ - strdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, ror #16 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3568] @ 0xfffff210 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - strdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3584] @ 0xfffff200 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - addne r7, fp, r4, lsl #10 │ │ │ │ + addne r8, fp, ip, ror r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3608] @ 0xfffff1e8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, fp, ip, lsl #10 │ │ │ │ + addne r8, fp, r4, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3624] @ 0xfffff1d8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - addne r7, fp, r4, lsl r5 │ │ │ │ + addne r8, fp, ip, lsl #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3656] @ 0xfffff1b8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl r5 │ │ │ │ + umullne r8, fp, r4, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3440] @ 0xfffff290 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - addne r7, fp, r4, lsr #10 │ │ │ │ + umullne r8, fp, ip, r8 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3456] @ 0xfffff280 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - addne r7, fp, ip, lsr #10 │ │ │ │ + addne r8, fp, r4, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3480] @ 0xfffff268 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, fp, r4, lsr r5 │ │ │ │ + addne r8, fp, ip, lsr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3752] @ 0xfffff158 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - addne r7, fp, ip, lsr r5 │ │ │ │ + @ instruction: 0x108b88b4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3760] @ 0xfffff150 │ │ │ │ andmi r0, r0, pc │ │ │ │ - addne r7, fp, r4, asr #10 │ │ │ │ + @ instruction: 0x108b88bc │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3776] @ 0xfffff140 │ │ │ │ andmi r0, r0, fp │ │ │ │ - addne r7, fp, ip, asr #10 │ │ │ │ + addne r8, fp, r4, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3320] @ 0xfffff308 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - addne r7, fp, r4, asr r5 │ │ │ │ + addne r8, fp, ip, asr #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3328] @ 0xfffff300 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ - addne r7, fp, ip, asr r5 │ │ │ │ + ldrdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3360] @ 0xfffff2e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r7, fp, r4, ror #10 │ │ │ │ + ldrdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3264] @ 0xfffff340 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - addne r7, fp, ip, ror #10 │ │ │ │ + addne r8, fp, r4, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3272] @ 0xfffff338 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - addne r7, fp, r4, ror r5 │ │ │ │ + addne r8, fp, ip, ror #17 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3304] @ 0xfffff318 │ │ │ │ andmi r0, r0, ip │ │ │ │ - addne r7, fp, ip, ror r5 │ │ │ │ + strdne r8, [fp], r4 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3208] @ 0xfffff378 │ │ │ │ andmi r0, r0, sl │ │ │ │ - addne r7, fp, r4, lsl #11 │ │ │ │ + strdne r8, [fp], ip │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3224] @ 0xfffff368 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - addne r7, fp, ip, lsl #11 │ │ │ │ + addne r8, fp, r4, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3248] @ 0xfffff350 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - umullne r7, fp, r4, r5 │ │ │ │ + addne r8, fp, ip, lsl #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3120] @ 0xfffff3d0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - umullne r7, fp, ip, r5 │ │ │ │ + addne r8, fp, r4, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3144] @ 0xfffff3b8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - addne r7, fp, r4, lsr #11 │ │ │ │ + addne r8, fp, ip, lsl r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3168] @ 0xfffff3a0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - addne r7, fp, ip, lsr #11 │ │ │ │ + addne r8, fp, r4, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3056] @ 0xfffff410 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x108b75b4 │ │ │ │ + addne r8, fp, ip, lsr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3072] @ 0xfffff400 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - @ instruction: 0x108b75bc │ │ │ │ + addne r8, fp, r4, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3096] @ 0xfffff3e8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - addne r7, fp, r4, asr #11 │ │ │ │ + addne r8, fp, ip, lsr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-2952] @ 0xfffff478 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - addne r7, fp, ip, asr #11 │ │ │ │ + addne r8, fp, r4, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-2976] @ 0xfffff460 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - ldrdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, asr #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-3016] @ 0xfffff438 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ - ldrdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-2784] @ 0xfffff520 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - addne r7, fp, r4, ror #11 │ │ │ │ + addne r8, fp, ip, asr r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-2792] @ 0xfffff518 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - addne r7, fp, ip, ror #11 │ │ │ │ + addne r8, fp, r4, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-2816] @ 0xfffff500 │ │ │ │ andmi r0, r0, sp │ │ │ │ - strdne r7, [fp], r4 │ │ │ │ + addne r8, fp, ip, ror #18 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-2832] @ 0xfffff4f0 │ │ │ │ andmi r0, r0, pc │ │ │ │ - strdne r7, [fp], ip │ │ │ │ + addne r8, fp, r4, ror r9 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-2848] @ 0xfffff4e0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1, #-2872] @ 0xfffff4c8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ @@ -1909820,17 +1909820,17 @@ │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ andeq r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #8 │ │ │ │ cmpeq fp, r8, ror #18 │ │ │ │ - tsteq r0, r8, ror #30 │ │ │ │ + tsteq r0, r0, ror #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r3, [r0, -r0] │ │ │ │ + smlabteq r0, r8, pc, r3 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eoreq r7, r7, #96, 14 @ 0x1800000 │ │ │ │ andeq ip, lr, #40, 24 @ 0x2800 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ muleq r0, r5, r1 │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ @@ -2023067,15 +2023067,15 @@ │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, asr r7 │ │ │ │ rsceq r3, r1, r0, lsr #4 │ │ │ │ - @ instruction: 0x011dfeb8 │ │ │ │ + tstpeq sp, r0, asr #29 @ p-variant is OBSOLETE │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2024446,15 +2024446,15 @@ │ │ │ │ andhi r0, r0, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r1, [r0, #-24] @ 0xffffffe8 │ │ │ │ rsceq r0, r1, r8, lsr #15 │ │ │ │ - rsbeq r6, sp, #0, 2 │ │ │ │ + rsbeq r6, sp, #8, 2 │ │ │ │ cmneq r0, r8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r1, r0, r8, r1 │ │ │ │ @@ -2026070,15 +2026070,15 @@ │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 488 @ 0x1e8 │ │ │ │ rsceq r6, r5, r8, lsl r6 │ │ │ │ - rsbeq r4, r3, #240, 16 @ 0xf00000 │ │ │ │ + rsbeq r4, r3, #24, 18 @ 0x60000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0, asr #32 │ │ │ │ smlalbbeq r1, r0, r8, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2033586,15 +2033586,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smceq 8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andmi r0, sp, #13184 @ 0x3380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r0, pc, #160, 4 │ │ │ │ + rsbeq r0, pc, #152, 4 @ 0x80000009 │ │ │ │ strdeq r6, [r0, #-120] @ 0xffffff88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ vstrvs s7, [r1, #772] @ 0x304 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2033695,15 +2033695,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq ip, lr, #216, 22 @ 0x36000 │ │ │ │ + rsbeq ip, lr, #208, 22 @ 0x34000 │ │ │ │ smlaltteq r6, r0, r8, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ @ instruction: 0x4c2a9b47 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2033775,24 +2033775,24 @@ │ │ │ │ @ instruction: 0x011cd7d8 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ldmdacc fp!, {r0, r3, r4, r5, r6, sl, fp, ip, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq ip, lr, #104, 24 @ 0x6800 │ │ │ │ + rsbeq ip, lr, #96, 24 @ 0x6000 │ │ │ │ cmpeq r0, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq ip, lr, #16, 22 @ 0x4000 │ │ │ │ + rsbeq ip, lr, #8, 22 @ 0x2000 │ │ │ │ hvceq 1688 @ 0x698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ bmi 33dce28 <__bss_end__@@Base+0x266fe0c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2033803,15 +2033803,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq ip, lr, #224, 22 @ 0x38000 │ │ │ │ + rsbeq ip, lr, #216, 22 @ 0x36000 │ │ │ │ @ instruction: 0x01406998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ @ instruction: 0x076154d6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2033896,15 +2033896,15 @@ │ │ │ │ blvc 1c2a470 <__bss_end__@@Base+0xebd454> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsr #20 │ │ │ │ rsceq r2, r1, r0, lsl sl │ │ │ │ - rsbeq lr, r5, #8, 2 │ │ │ │ + rsbeq lr, r5, #32, 2 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ umaalcc r1, sp, r1, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2034296,15 +2034296,15 @@ │ │ │ │ vmovmi.16 d31[2], r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r6, r0, r8, ip │ │ │ │ rsceq r9, r0, r0, asr #17 │ │ │ │ - rsbeq r2, r3, #248, 22 @ 0x3e000 │ │ │ │ + rsbeq r2, r3, #0, 24 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrtvs r7, [lr], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2034516,15 +2034516,15 @@ │ │ │ │ mrceq 6, 4, r5, cr13, cr9, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsl #28 │ │ │ │ rsceq r7, r3, r0, ror r3 │ │ │ │ - rsbeq r6, sp, #8 │ │ │ │ + rsbeq r6, sp, #16 │ │ │ │ cmneq r0, r8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldrtvc r0, [r6], ip, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2034706,15 +2034706,15 @@ │ │ │ │ bicpl r1, r8, r6, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsr pc │ │ │ │ rsceq r1, r1, r0, ror #18 │ │ │ │ - rsbeq r5, sp, #152, 30 @ 0x260 │ │ │ │ + rsbeq r5, sp, #160, 30 @ 0x280 │ │ │ │ cmneq r0, r8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ bcc 30fe7e4 <__bss_end__@@Base+0x23917c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2034886,15 +2034886,15 @@ │ │ │ │ ldrmi r9, [sp, -r5, lsr #23]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ qdaddeq r7, r8, r0 │ │ │ │ rsceq ip, r1, r8, lsr lr │ │ │ │ - rsbeq r6, r9, #104, 28 @ 0x680 │ │ │ │ + rsbeq r6, r9, #136, 28 @ 0x880 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andpl r9, r9, #60928 @ 0xee00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2035856,15 +2035856,15 @@ │ │ │ │ mvnscs r0, fp, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, ror #12 │ │ │ │ rsceq r1, r1, r8, asr r2 │ │ │ │ - rsbeq r3, r2, #112, 16 @ 0x700000 │ │ │ │ + rsbeq r3, r2, #120, 16 @ 0x780000 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibcs ip!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2036166,15 +2036166,15 @@ │ │ │ │ rscscs lr, r7, lr, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, asr r8 │ │ │ │ rsceq r3, r1, r0, asr r2 │ │ │ │ - rsbeq lr, r7, #32, 14 @ 0x800000 │ │ │ │ + rsbeq lr, r7, #48, 14 @ 0xc00000 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcmi 3, 3, r2, cr15, cr6, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2036816,15 +2036816,15 @@ │ │ │ │ stmibne lr, {r3, r4, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, ror #24 │ │ │ │ rsceq r0, r1, r0, lsl #14 │ │ │ │ - rsbeq ip, lr, #160, 20 @ 0xa0000 │ │ │ │ + rsbeq ip, lr, #168, 20 @ 0xa8000 │ │ │ │ cmneq r0, r8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ mvnpl fp, r5, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2037616,15 +2037616,15 @@ │ │ │ │ svcne 0x00ab38b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, ror #2 │ │ │ │ rsceq sl, r2, r0, ror sl │ │ │ │ - rsbeq r5, sp, #48, 30 @ 0xc0 │ │ │ │ + rsbeq r5, sp, #64, 30 @ 0x100 │ │ │ │ cmneq r0, r8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldrne r3, [r8, #-3513] @ 0xfffff247 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2039813,15 +2039813,15 @@ │ │ │ │ beq 197d990 <__bss_end__@@Base+0xc10974> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r9, r0, r8, r6 │ │ │ │ rsceq r8, r0, r0, asr sp │ │ │ │ - rsbeq fp, sp, #192, 24 @ 0xc000 │ │ │ │ + rsbeq fp, sp, #200, 24 @ 0xc800 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvs 9c4e94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2039999,15 +2039999,15 @@ │ │ │ │ strne r3, [r5], -r6, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r9, [r0, #-120] @ 0xffffff88 │ │ │ │ rsceq r3, r1, r0, ror #26 │ │ │ │ - rsbeq r5, r2, #160, 4 │ │ │ │ + rsbeq r5, r2, #168, 4 @ 0x8000000a │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclcs 3, cr8, [pc, #-1000]! @ 18134f0 <__bss_end__@@Base+0xaa64d4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2041487,15 +2041487,15 @@ │ │ │ │ blcs 67f0f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsr #18 │ │ │ │ rsceq r9, r0, r0, asr r6 │ │ │ │ - rsbeq fp, lr, #32, 12 @ 0x2000000 │ │ │ │ + rsbeq fp, lr, #160, 20 @ 0xa0000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrmi sp, [pc], #-3218 @ 1815110 <__bss_end__@@Base+0xaa80f4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, r1, r0, lsl r1 │ │ │ │ @@ -2041784,15 +2041784,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r8, r0, r0 │ │ │ │ ldrbcc r4, [r1, -r5, asr #16] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, lsl #16 │ │ │ │ + strdeq r0, [r0, -r8] │ │ │ │ cmpeq r0, r8, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r8, r0, r0 │ │ │ │ svccc 0x0067de75 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2041997,15 +2041997,15 @@ │ │ │ │ eorne sp, ip, r9, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsl #26 │ │ │ │ rsceq fp, r0, r0, asr #28 │ │ │ │ - tsteq r0, r8, asr #4 │ │ │ │ + tsteq r0, r0, asr r2 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcmi 0x00dceb1a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2042177,15 +2042177,15 @@ │ │ │ │ mrcne 0, 5, r5, cr15, cr15, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0140af98 │ │ │ │ strdeq ip, [r0], #32 @ │ │ │ │ - tsteq r0, r0, lsl r2 │ │ │ │ + tsteq r0, r8, lsl r2 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmvs r7, {r2, r3, r5, r7, r8, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2042685,15 +2042685,15 @@ │ │ │ │ bne 120c1f0 <__bss_end__@@Base+0x49f1d4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsl r5 │ │ │ │ rsceq ip, r0, r8, rrx │ │ │ │ - rsbeq sl, r4, #96, 2 │ │ │ │ + rsbeq sl, r4, #104, 2 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvs 135b484 <__bss_end__@@Base+0x5ee468> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2046038,15 +2046038,15 @@ │ │ │ │ blvc 35d51c8 <__bss_end__@@Base+0x28681ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsl sp │ │ │ │ strdeq r7, [r0], #184 @ 0xb8 @ │ │ │ │ - rsbeq r8, r5, #224, 2 @ 0x38 │ │ │ │ + rsbeq r8, r5, #232, 2 @ 0x3a │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blne 297848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2046848,15 +2046848,15 @@ │ │ │ │ bcs 21bc924 <__bss_end__@@Base+0x144f908> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq pc, [r0, #-40] @ 0xffffffd8 │ │ │ │ rsceq r8, r0, r0, ror #6 │ │ │ │ - rsbeq r2, ip, #32, 26 @ 0x800 │ │ │ │ + rsbeq r2, ip, #64, 26 @ 0x1000 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclcs 15, cr14, [lr], #324 @ 0x144 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2047268,15 +2047268,15 @@ │ │ │ │ eorsne r9, r3, #-2147483644 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq pc, r0, r8, ip @ │ │ │ │ rsceq r8, r0, r0, lsl #15 │ │ │ │ - tsteq r6, r8, asr #22 │ │ │ │ + @ instruction: 0x01069b90 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcmi 3, cr12, [r2], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2047348,15 +2047348,15 @@ │ │ │ │ ldmvc fp, {r2, r3, r4, fp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r0, [r1, #-40] @ 0xffffffd8 │ │ │ │ rsceq r8, r0, r8, asr #18 │ │ │ │ - rsbeq r5, r3, #56, 6 @ 0xe0000000 │ │ │ │ + rsbeq r5, r3, #64, 6 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ smladvc pc, r5, sp, fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2048509,25 +2048509,25 @@ │ │ │ │ rsbeq r3, r7, #88, 16 @ 0x580000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdacc r9, {r1, r2, r3, r6, r7, r8, sl, fp, ip, sp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc7a62a18 │ │ │ │ + usada8gt fp, r8, sl, r8 │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbvc r2, r7, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strbgt r2, [lr, -r0, asr #30]! │ │ │ │ + ldrbgt r2, [r4, -r0, asr #30] │ │ │ │ cmpeq r1, r8, lsr sp │ │ │ │ smlaleq r5, r0, r0, r0 │ │ │ │ rsbeq r9, r6, #216, 8 @ 0xd8000000 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x071e3db2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2048697,15 +2048697,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r8, r0, r0 │ │ │ │ eorvs r2, ip, #393216 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc769e551 │ │ │ │ + smlsldgt lr, pc, r1, r5 @ │ │ │ │ smlaltbeq r3, r1, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrsmi r5, r2, #4718592 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2048820,15 +2048820,15 @@ │ │ │ │ bicsmi lr, r9, #11392 @ 0x2c80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01413898 │ │ │ │ smlaleq r3, r1, r0, r4 │ │ │ │ - rsbeq r2, pc, #32 │ │ │ │ + rsbeq r2, pc, #40 @ 0x28 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x566fe07d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2055547,15 +2055547,15 @@ │ │ │ │ svcne 0x003f5b9d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #32 │ │ │ │ strhteq fp, [r0], #208 @ 0xd0 │ │ │ │ - @ instruction: 0x01118dd0 │ │ │ │ + tsteq r1, r8, lsr #6 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x267fc97f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2056196,15 +2056196,15 @@ │ │ │ │ andspl r8, fp, r3, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr pc │ │ │ │ smlaleq ip, r0, r0, r5 │ │ │ │ - rsbeq ip, r6, #184, 22 @ 0x2e000 │ │ │ │ + rsbeq ip, r6, #208, 22 @ 0x34000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01a57b57 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2056296,15 +2056296,15 @@ │ │ │ │ blmi 1efbe50 <__bss_end__@@Base+0x118ee34> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsr r4 │ │ │ │ rsceq ip, r0, r0, asr #14 │ │ │ │ - rsbeq fp, lr, #80, 22 @ 0x14000 │ │ │ │ + rsbeq fp, lr, #160, 22 @ 0x28000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclvs 15, cr15, [r1], #956 @ 0x3bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2056966,15 +2056966,15 @@ │ │ │ │ ldrbmi r8, [r7, #-2663] @ 0xfffff599 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0141eb98 │ │ │ │ rsceq ip, r0, r8, asr #31 │ │ │ │ - rsbeq r2, ip, #224, 10 @ 0x38000000 │ │ │ │ + rsbeq r2, ip, #0, 12 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorvs sl, r7, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2057116,15 +2057116,15 @@ │ │ │ │ mrccc 6, 5, APSR_nzcv, cr5, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ rsceq sp, r0, r8, lsl #7 │ │ │ │ - rsbeq sp, r2, #136, 22 @ 0x22000 │ │ │ │ + rsbeq sp, r2, #192, 22 @ 0x30000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r6, r4, #195584 @ 0x2fc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2057303,15 +2057303,15 @@ │ │ │ │ rsbeq sp, r2, #184, 26 @ 0x2e00 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq sp, sl, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strbgt lr, [r9, -r5]! │ │ │ │ + strbgt lr, [pc, -r5] │ │ │ │ cmppeq r1, r8, lsr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x2ce1994d │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2060096,15 +2060096,15 @@ │ │ │ │ strbtvs r4, [r5], #-3782 @ 0xfffff13a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, asr #16 │ │ │ │ rsceq pc, r0, r8, ror #12 │ │ │ │ - rsbeq r5, r3, #160, 6 @ 0x80000002 │ │ │ │ + rsbeq r5, r3, #200, 6 @ 0x20000003 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvc r7, [fp, r0, lsl #27] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2060196,15 +2060196,15 @@ │ │ │ │ ldmibne r6, {r3, r4, r5, r8, r9, fp, ip, sp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r4, r2, r8, fp │ │ │ │ rsceq pc, r0, r0, ror r7 @ │ │ │ │ - tsteq r0, r8, asr r2 │ │ │ │ + tsteq r0, r8, ror #4 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlatbcc lr, r3, sl, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2060774,15 +2060774,15 @@ │ │ │ │ blvc d26bb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r8, r0, r8, sl │ │ │ │ rsceq r0, r0, r0, ror #10 │ │ │ │ - @ instruction: 0x01003290 │ │ │ │ + @ instruction: 0x01003298 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x432386fe │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2060811,15 +2060811,15 @@ │ │ │ │ rsbeq sl, r0, #224, 18 @ 0x380000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldmdavc r5, {r0, r2, r3, r4, r6, r9, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strbgt r9, [ip, -sp, ror #28]! │ │ │ │ + ldrbgt r9, [r2, -sp, ror #28] │ │ │ │ ldrdeq r8, [r0, #-184] @ 0xffffff48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strbtvc r4, [r1], #3319 @ 0xcf7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2061041,75 +2061041,75 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ bicne lr, r4, sp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc7a62a18 │ │ │ │ + usada8gt fp, r8, sl, r8 │ │ │ │ smlalbbeq ip, r0, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, asr r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldmcs r1!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, fp, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt sp, [sp, r1, lsl #24] │ │ │ │ + ldrbgt sp, [r3, -r1, lsl #24]! │ │ │ │ smlalbteq ip, r0, r8, ip │ │ │ │ rsceq r2, r0, r8, lsl #26 │ │ │ │ rsbeq lr, r0, #48, 18 @ 0xc0000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrbvs r1, [lr, sp, ror #21]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt fp, [ip, r9, asr #29] │ │ │ │ + ldrbgt fp, [r2, -r9, asr #29]! │ │ │ │ cmpeq r0, r8, asr #28 │ │ │ │ rsceq r3, r0, r0, lsl #7 │ │ │ │ rsbseq sp, r0, #40 @ 0x28 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldccs 0, cr4, [r1], #332 @ 0x14c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc76a1411 │ │ │ │ + smmlagt r0, r1, r4, r1 │ │ │ │ cmpeq r0, r8, asr pc │ │ │ │ rsceq r3, r0, r0, ror #7 │ │ │ │ rsbeq r8, r0, #184 @ 0xb8 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strtcc r8, [r6], #3798 @ 0xed6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78d0895 │ │ │ │ + @ instruction: 0xc7730895 │ │ │ │ cmpeq r0, r8, lsl #2 │ │ │ │ strdeq r3, [r0], #56 @ 0x38 @ │ │ │ │ rsbseq fp, r6, #200, 16 @ 0xc80000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrmi r7, [r1], #2023 @ 0x7e7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt sp, [fp, r9, lsr #10] │ │ │ │ + ldrbgt sp, [r1, -r9, lsr #10]! │ │ │ │ cmpeq r0, r8, asr #4 │ │ │ │ rsceq r3, r0, r0, lsl r4 │ │ │ │ rsbeq pc, lr, #184, 2 @ 0x2e │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ svceq 0x00de2d59 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78d8cf9 │ │ │ │ + @ instruction: 0xc7738cf9 │ │ │ │ cmpeq r0, r8, ror #10 │ │ │ │ rsceq r3, r0, r8, lsr #8 │ │ │ │ rsbeq lr, r0, #32, 20 @ 0x20000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ mcrne 2, 0, r5, cr11, cr0, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2061274,15 +2061274,15 @@ │ │ │ │ blne 754138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq fp, r2, r8, r5 │ │ │ │ ldrdeq r2, [r1], #208 @ 0xd0 @ │ │ │ │ - rsbeq sp, r2, #40, 26 @ 0xa00 │ │ │ │ + rsbeq sp, r2, #48, 26 @ 0xc00 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ biccs r4, r7, #2384 @ 0x950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2061451,15 +2061451,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ bfipl r5, sp, #0, #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r5, [ip, r1, lsl #7] │ │ │ │ + ldrbgt r5, [r2, -r1, lsl #7]! │ │ │ │ strheq sp, [r0, #-104] @ 0xffffff98 │ │ │ │ rsceq r3, r0, r0, lsl #10 │ │ │ │ rsbseq sp, r0, #200 @ 0xc8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbpl r0, [r4, #-2158] @ 0xfffff792 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2061471,25 +2061471,25 @@ │ │ │ │ rsbeq fp, r9, #24, 22 @ 0x6000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x575fc85e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78d30b1 │ │ │ │ + @ instruction: 0xc77330b1 │ │ │ │ strheq sp, [r0, #-120] @ 0xffffff88 │ │ │ │ rsceq r3, r0, r8, lsl r5 │ │ │ │ ldrdeq r4, [r3, -r0] │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strtvc r6, [fp], -r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt pc, [fp, r1, lsl #16] │ │ │ │ + ldrbgt pc, [r1, -r1, lsl #16]! @ │ │ │ │ cmpeq r0, r8, lsl #20 │ │ │ │ rsceq r3, r0, r0, lsr r5 │ │ │ │ rsbeq r7, r1, #144, 12 @ 0x9000000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclcc 15, cr3, [r4, #-872]! @ 0xfffffc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2061531,115 +2061531,115 @@ │ │ │ │ rsbeq r5, r8, #72, 20 @ 0x48000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclmi 13, cr15, [r8, #-772]! @ 0xfffffcfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt ip, [sp, r9, ror #8] │ │ │ │ + ldrbgt ip, [r3, -r9, ror #8]! │ │ │ │ smlalbbeq sp, r0, r8, fp │ │ │ │ rsceq r3, r0, r8, asr #10 │ │ │ │ rsbseq r5, r9, #224, 30 @ 0x380 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibpl r1!, {r1, r2, r3, r5, r6, r7, ip, sp, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78c94d9 │ │ │ │ + @ instruction: 0xc77294d9 │ │ │ │ ldrdeq sp, [r0, #-200] @ 0xffffff38 │ │ │ │ rsceq r3, r0, r0, ror #10 │ │ │ │ @ instruction: 0x01150df0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscsne r2, lr, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r4, [sp, r9, lsl #10] │ │ │ │ + ldrbgt r4, [r3, -r9, lsl #10]! │ │ │ │ smlaltbeq lr, r0, r8, r0 │ │ │ │ rsceq r3, r0, r8, ror r5 │ │ │ │ rsbeq r5, r6, #208, 30 @ 0x340 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrscc r4, r1, sl, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - usada8gt ip, r5, ip, r0 │ │ │ │ + @ instruction: 0xc7720c15 │ │ │ │ cmpeq r0, r8, lsl #4 │ │ │ │ smlaleq r3, r0, r0, r5 │ │ │ │ rsbeq r6, fp, #104, 2 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvc fb0698 <__bss_end__@@Base+0x24367c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt ip, [sp, r1, lsl #7] │ │ │ │ + ldrbgt ip, [r3, -r1, lsl #7]! │ │ │ │ cmpeq r0, r8, asr r3 │ │ │ │ rsceq r3, r0, r8, lsr #11 │ │ │ │ rsbeq lr, r0, #32, 18 @ 0x80000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x007fdcc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78c9291 │ │ │ │ + @ instruction: 0xc7729291 │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ rsceq r3, r0, r0, asr #11 │ │ │ │ rsbseq ip, r0, #248, 30 @ 0x3e0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrtcc r8, [r0], #-1658 @ 0xfffff986 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r3, [sp, r1, ror #16] │ │ │ │ + ldrbgt r3, [r3, -r1, ror #16]! │ │ │ │ cmpeq r0, r8, lsl r5 │ │ │ │ ldrdeq r3, [r0], #88 @ 0x58 @ │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x175feb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r0, [ip, r1, lsr #32] │ │ │ │ + ldrbgt r0, [r2, -r1, lsr #32]! │ │ │ │ strdeq lr, [r0, #-104] @ 0xffffff98 │ │ │ │ strdeq r3, [r0], #80 @ 0x50 @ │ │ │ │ rsbeq r7, r1, #192, 12 @ 0xc000000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcpl 1, cr11, [r0], {206} @ 0xce │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78bd099 │ │ │ │ + @ instruction: 0xc771d099 │ │ │ │ smlalbteq lr, r0, r8, r7 │ │ │ │ rsceq r3, r0, r8, lsl #12 │ │ │ │ rsbeq lr, r0, #240, 18 @ 0x3c0000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrpl r4, [pc, -fp, asr #29]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78bc0f1 │ │ │ │ + @ instruction: 0xc771c0f1 │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ rsceq r3, r0, r0, lsr #12 │ │ │ │ rsbseq ip, r0, #216, 30 @ 0x360 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclne 4, cr1, [r0], #-468 @ 0xfffffe2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r4, [sp, r1, lsl #25] │ │ │ │ + ldrbgt r4, [r3, -r1, lsl #25]! │ │ │ │ cmpeq r0, r8, lsl sl │ │ │ │ rsceq r3, r0, r8, lsr r6 │ │ │ │ smlatbeq r3, r8, sp, r3 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x001f797f │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2061682,15 +2061682,15 @@ │ │ │ │ ldmne r0, {r0, r2, r3, r5, r6, r7, r8, fp, ip, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r9, [r2, #-120] @ 0xffffff88 │ │ │ │ rsceq r0, r1, r0, lsr #13 │ │ │ │ - rsbeq fp, lr, #192, 20 @ 0xc0000 │ │ │ │ + rsbeq fp, lr, #216, 20 @ 0xd8000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcs r5, [r1, #-2922] @ 0xfffff496 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2061789,15 +2061789,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r4, r0, r0 │ │ │ │ stmdane r7!, {r1, r5, r6, sl, ip, sp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78c13f1 │ │ │ │ + @ instruction: 0xc77213f1 │ │ │ │ smlaltteq lr, r0, r8, sl │ │ │ │ rsceq r3, r0, r0, asr r6 │ │ │ │ rsbeq r7, r1, #80, 14 @ 0x1400000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbvc r2, [r0], #-961 @ 0xfffffc3f │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2062185,25 +2062185,25 @@ │ │ │ │ tsteq r0, r0, asr r8 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc 1d94d2c <__bss_end__@@Base+0x1027d10> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt pc, [sp, r1, lsr #1] │ │ │ │ + ldrbgt pc, [r3, -r1, lsr #1]! @ │ │ │ │ strheq lr, [r0, #-200] @ 0xffffff38 │ │ │ │ rsceq r3, r0, r8, ror #12 │ │ │ │ rsbeq lr, r0, #160, 18 @ 0x280000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcs 1f365ac <__bss_end__@@Base+0x11c9590> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt sp, [ip, r1, asr #29] │ │ │ │ + ldrbgt sp, [r2, -r1, asr #29]! │ │ │ │ @ instruction: 0x0140ee98 │ │ │ │ rsceq r3, r0, r0, lsl #13 │ │ │ │ rsbseq sp, r0, #56 @ 0x38 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsvs r6, r3, sp, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2062825,585 +2062825,585 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ vfnmsvc.f64 d14, d4, d22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r4, [sp, r5, asr #11] │ │ │ │ + ldrbgt r4, [r3, -r5, asr #11]! │ │ │ │ cmppeq r0, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ smlaleq r3, r0, r8, r6 │ │ │ │ tsteq r3, r8, ror pc │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi ip, #-2030043136 @ 0x87000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r0, [ip, r1, ror #25] │ │ │ │ + ldrbgt r0, [r2, -r1, ror #25]! │ │ │ │ cmppeq r0, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ strhteq r3, [r0], #96 @ 0x60 │ │ │ │ rsbeq r7, r1, #0, 14 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdaeq r3!, {r0, r3, r4, r5, r9, sl, fp, ip, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78dd271 │ │ │ │ + @ instruction: 0xc773d271 │ │ │ │ strdeq pc, [r0, #-24] @ 0xffffffe8 │ │ │ │ rsceq r3, r0, r8, asr #13 │ │ │ │ rsbeq lr, r0, #224, 18 @ 0x380000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbfxpl lr, r6, #16, #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt lr, [ip, r1, lsr #12] │ │ │ │ + ldrbgt lr, [r2, -r1, lsr #12]! │ │ │ │ cmppeq r0, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ rsceq r3, r0, r0, ror #13 │ │ │ │ rsbseq sp, r0, #152 @ 0x98 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclne 2, cr11, [lr], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78d2d35 │ │ │ │ + @ instruction: 0xc7732d35 │ │ │ │ strheq pc, [r0, #-104] @ 0xffffff98 @ │ │ │ │ strdeq r3, [r0], #104 @ 0x68 @ │ │ │ │ smlatbeq r3, r8, r3, r4 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x0091dfe2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78bf459 │ │ │ │ + @ instruction: 0xc771f459 │ │ │ │ cmppeq r0, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ rsceq r3, r0, r0, lsl r7 │ │ │ │ rsbeq r7, r1, #128, 12 @ 0x8000000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbvc r8, [lr], #1372 @ 0x55c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt pc, [sp, r1, lsl #16] │ │ │ │ + ldrbgt pc, [r3, -r1, lsl #16]! @ │ │ │ │ smlaltteq pc, r0, r8, fp @ │ │ │ │ rsceq r3, r0, r8, lsr #14 │ │ │ │ rsbeq lr, r0, #176, 18 @ 0x2c0000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcs pc, [r2, -r8, asr #20] @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78cf3d9 │ │ │ │ + @ instruction: 0xc772f3d9 │ │ │ │ cmppeq r0, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ rsceq r3, r0, r0, asr #14 │ │ │ │ rsbseq sp, r0, #120 @ 0x78 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcvs 0, cr10, [sp], {246} @ 0xf6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78d51d1 │ │ │ │ + @ instruction: 0xc77351d1 │ │ │ │ smlalbteq pc, r0, r8, lr @ │ │ │ │ rsceq r3, r0, r8, asr r7 │ │ │ │ smlabbeq r3, r0, r2, r4 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcmi 0x0062cdfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r1, [ip, r1, lsr #19] │ │ │ │ + ldrbgt r1, [r2, -r1, lsr #19]! │ │ │ │ cmppeq r0, r8, lsr #30 @ p-variant is OBSOLETE │ │ │ │ rsceq r3, r0, r0, ror r7 │ │ │ │ rsbeq r7, r1, #96, 14 @ 0x1800000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq r9, [sp], #-1858 @ 0xfffff8be │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78bd031 │ │ │ │ + @ instruction: 0xc771d031 │ │ │ │ smlaltbeq r0, r1, r8, r0 │ │ │ │ rsceq r3, r0, r8, lsl #15 │ │ │ │ rsbeq lr, r0, #64, 18 @ 0x100000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbtvc pc, [lr], r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt ip, [fp, r1, lsl #1] │ │ │ │ + ldrbgt ip, [r1, -r1, lsl #1]! │ │ │ │ hvceq 4120 @ 0x1018 │ │ │ │ rsceq r3, r0, r0, lsr #15 │ │ │ │ rsbseq sp, r0, #88 @ 0x58 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc 1494a68 <__bss_end__@@Base+0x727a4c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r4, [sp, r9, lsr #18] │ │ │ │ + ldrbgt r4, [r3, -r9, lsr #18]! │ │ │ │ cmpeq r1, r8, lsr #4 │ │ │ │ strhteq r3, [r0], #120 @ 0x78 │ │ │ │ strdeq r4, [r3, -r0] │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmne lr, {r5, r6, sl, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78c1071 │ │ │ │ + @ instruction: 0xc7721071 │ │ │ │ smlaltbeq r0, r1, r8, r3 │ │ │ │ ldrdeq r3, [r0], #112 @ 0x70 @ │ │ │ │ rsbeq r7, r1, #224, 12 @ 0xe000000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bicspl r9, r1, #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78bc475 │ │ │ │ + @ instruction: 0xc771c475 │ │ │ │ smlaltteq r1, r1, r8, r3 @ │ │ │ │ rsceq r3, r0, r8, ror #15 │ │ │ │ rsbeq lr, r0, #144, 18 @ 0x240000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldceq 8, cr2, [r3], {177} @ 0xb1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78bb439 │ │ │ │ + @ instruction: 0xc771b439 │ │ │ │ strheq r1, [r1, #-88] @ 0xffffffa8 │ │ │ │ rsceq r3, r0, r0, lsl #16 │ │ │ │ rsbseq sp, r0, #168 @ 0xa8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbmi r7, [ip, -pc, lsl #4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r2, [sp, r5, asr #26] │ │ │ │ + ldrbgt r2, [r3, -r5, asr #26]! │ │ │ │ cmpeq r1, r8, asr r6 │ │ │ │ rsceq r3, r0, r8, lsl r8 │ │ │ │ tsteq r3, r0, ror r3 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrtvs r1, [r3], #-3845 @ 0xfffff0fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt pc, [fp, r9, ror #8] │ │ │ │ + ldrbgt pc, [r1, -r9, ror #8]! @ │ │ │ │ cmpeq r1, r8, lsl r7 │ │ │ │ rsceq r3, r0, r0, lsr r8 │ │ │ │ rsbeq r7, r1, #64, 14 @ 0x1000000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccs 0x007c45bb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78dfa51 │ │ │ │ + @ instruction: 0xc773fa51 │ │ │ │ smlaltteq r1, r1, r8, r7 @ │ │ │ │ rsceq r3, r0, r8, asr #16 │ │ │ │ rsbeq lr, r0, #128, 18 @ 0x200000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vstmiavc r0!, {s7-s181} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78cfbf1 │ │ │ │ + @ instruction: 0xc772fbf1 │ │ │ │ cmpeq r1, r8, asr #16 │ │ │ │ rsceq r3, r0, r0, ror #16 │ │ │ │ rsbseq sp, r0, #136 @ 0x88 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x37af6011 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r5, [sp, r1, asr #9] │ │ │ │ + ldrbgt r5, [r3, -r1, asr #9]! │ │ │ │ smlaltbeq r1, r1, r8, r8 @ │ │ │ │ rsceq r3, r0, r8, ror r8 │ │ │ │ tsteq r3, r0, asr #28 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbne r0, [r0], #3355 @ 0xd1b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78c1cb9 │ │ │ │ + @ instruction: 0xc7721cb9 │ │ │ │ smlaltbeq r1, r1, r8, r9 @ │ │ │ │ smlaleq r3, r0, r0, r8 │ │ │ │ rsbeq r7, r1, #32, 14 @ 0x800000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcpl 0x008f57a5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78bc335 │ │ │ │ + @ instruction: 0xc771c335 │ │ │ │ smlaltbeq r1, r1, r8, fp @ │ │ │ │ rsceq r3, r0, r8, lsr #17 │ │ │ │ rsbeq lr, r0, #80, 18 @ 0x140000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpvc 4, 5, cr12, cr11, cr2, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78bb2f1 │ │ │ │ + @ instruction: 0xc771b2f1 │ │ │ │ cmpeq r1, r8, lsl sp │ │ │ │ rsceq r3, r0, r0, asr #17 │ │ │ │ rsbseq sp, r0, #104 @ 0x68 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcc r9, [r4, #-3836] @ 0xfffff104 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r2, [sp, r5, lsl #1] │ │ │ │ + ldrbgt r2, [r3, -r5, lsl #1]! │ │ │ │ strheq r1, [r1, #-216] @ 0xffffff28 │ │ │ │ ldrdeq r3, [r0], #136 @ 0x88 @ │ │ │ │ smlatbeq r3, r8, lr, r3 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x167bf3f6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78be759 │ │ │ │ + @ instruction: 0xc771e759 │ │ │ │ hvceq 4584 @ 0x11e8 │ │ │ │ strdeq r3, [r0], #128 @ 0x80 @ │ │ │ │ rsbeq r7, r1, #48, 14 @ 0xc00000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x5d34a948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt ip, [fp, sp, lsr #5] │ │ │ │ + ldrbgt ip, [r1, -sp, lsr #5]! │ │ │ │ hvceq 4648 @ 0x1228 │ │ │ │ rsceq r3, r0, r8, lsl #18 │ │ │ │ rsbeq lr, r0, #0, 20 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscseq r1, r6, #39, 30 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt fp, [fp, r9, ror #4] │ │ │ │ + ldrbgt fp, [r1, -r9, ror #4]! │ │ │ │ cmpeq r1, r8, lsr r4 │ │ │ │ rsceq r3, r0, r0, lsr #18 │ │ │ │ rsbseq ip, r0, #232, 30 @ 0x3a0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibmi r9!, {r0, r3, r4, r7, r8, sl, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r1, [sp, r5, lsr #27] │ │ │ │ + ldrbgt r1, [r3, -r5, lsr #27]! │ │ │ │ ldrdeq r2, [r1, #-72] @ 0xffffffb8 │ │ │ │ rsceq r3, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x01030cb0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvs db49b4 <__bss_end__@@Base+0x47998> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt lr, [fp, r1, ror #8] │ │ │ │ + ldrbgt lr, [r1, -r1, ror #8]! │ │ │ │ smlalbteq r2, r1, r8, r6 │ │ │ │ rsceq r3, r0, r0, asr r9 │ │ │ │ rsbeq r7, r1, #16, 14 @ 0x400000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrscs r7, r9, sp, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78dce59 │ │ │ │ + @ instruction: 0xc773ce59 │ │ │ │ cmpeq r1, r8, lsl r8 │ │ │ │ rsceq r3, r0, r8, ror #18 │ │ │ │ rsbeq lr, r0, #208, 18 @ 0x340000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andvc r0, r5, #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78ca999 │ │ │ │ + @ instruction: 0xc772a999 │ │ │ │ cmpeq r1, r8, lsl r9 │ │ │ │ rsceq r3, r0, r0, lsl #19 │ │ │ │ rsbseq sp, r0, #8, 2 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbcc sl, {r0, r1, r2, r7, r8, r9, sl, ip, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r2, [sp, r9, asr #5] │ │ │ │ + ldrbgt r2, [r3, -r9, asr #5]! │ │ │ │ cmpeq r1, r8, lsr #24 │ │ │ │ smlaleq r3, r0, r8, r9 │ │ │ │ smlabbeq r3, r8, pc, r3 @ │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bne 217923c <__bss_end__@@Base+0x140c220> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78be9d9 │ │ │ │ + @ instruction: 0xc771e9d9 │ │ │ │ smlaltbeq r2, r1, r8, ip │ │ │ │ strhteq r3, [r0], #144 @ 0x90 │ │ │ │ rsbeq r7, r1, #160, 12 @ 0xa000000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnpl sl, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt ip, [fp, r5, lsl #7] │ │ │ │ + ldrbgt ip, [r1, -r5, lsl #7]! │ │ │ │ smlaltteq r2, r1, r8, sp │ │ │ │ rsceq r3, r0, r8, asr #19 │ │ │ │ rsbseq r5, r9, #240, 30 @ 0x3c0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbcs r2!, {r0, r4, r5, r6, r7, r8, ip, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt fp, [fp, r1, asr #6] │ │ │ │ + ldrbgt fp, [r1, -r1, asr #6]! │ │ │ │ cmpeq r1, r8, ror #28 │ │ │ │ rsceq r3, r0, r0, ror #19 │ │ │ │ tsteq r5, r0, lsl #28 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbvs ip, sp, #80896 @ 0x13c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78dcbf1 │ │ │ │ + @ instruction: 0xc773cbf1 │ │ │ │ cmpeq r1, r8, lsr #32 │ │ │ │ strdeq r3, [r0], #152 @ 0x98 @ │ │ │ │ rsbeq lr, r0, #96, 18 @ 0x180000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcs r0, [r9, #1189]! @ 0x4a5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt sl, [ip, r9, asr #16] │ │ │ │ + ldrbgt sl, [r2, -r9, asr #16]! │ │ │ │ cmpeq r1, r8, asr #2 │ │ │ │ rsceq r3, r0, r0, lsl sl │ │ │ │ rsbseq sp, r0, #24 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcvs 14, 5, r5, cr6, cr11, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt r2, [sp, r9, lsr #2] │ │ │ │ + ldrbgt r2, [r3, -r9, lsr #2]! │ │ │ │ smlalbbeq r3, r1, r8, r3 │ │ │ │ rsceq r3, r0, r8, lsr #20 │ │ │ │ - smlabteq r3, r0, lr, r3 │ │ │ │ + smlabteq r3, r8, lr, r3 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclmi 3, cr3, [r9, #68] @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - usada8gt fp, r1, r8, lr │ │ │ │ + @ instruction: 0xc771e811 │ │ │ │ smlaltteq r3, r1, r8, r3 │ │ │ │ rsceq r3, r0, r0, asr #20 │ │ │ │ rsbeq r7, r1, #208, 12 @ 0xd000000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r6, [r6], pc, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78bc2fd │ │ │ │ + @ instruction: 0xc771c2fd │ │ │ │ hvceq 4936 @ 0x1348 │ │ │ │ rsceq r3, r0, r8, asr sl │ │ │ │ rsbeq lr, r0, #112, 18 @ 0x1c0000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbpl r4, {r6, r7, r8, r9, sl, fp, ip, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78bb2b9 │ │ │ │ + @ instruction: 0xc771b2b9 │ │ │ │ hvceq 4952 @ 0x1358 │ │ │ │ rsceq r3, r0, r0, ror sl │ │ │ │ rsbseq sp, r0, #216 @ 0xd8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andsne r8, fp, #528482304 @ 0x1f800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78d1e99 │ │ │ │ + @ instruction: 0xc7731e99 │ │ │ │ strdeq r3, [r1, #-88] @ 0xffffffa8 │ │ │ │ rsceq r3, r0, r8, lsl #21 │ │ │ │ tsteq r3, r8, lsl ip │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmncc r4, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt lr, [fp, r9, ror #10] │ │ │ │ + ldrbgt lr, [r1, -r9, ror #10]! │ │ │ │ hvceq 4968 @ 0x1368 │ │ │ │ rsceq r3, r0, r0, lsr #21 │ │ │ │ rsbeq r7, r1, #176, 12 @ 0xb000000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvc 27174e8 <__bss_end__@@Base+0x19aa4cc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt ip, [fp, sp, lsr #8] │ │ │ │ + ldrbgt ip, [r1, -sp, lsr #8]! │ │ │ │ cmpeq r1, r8, lsl #14 │ │ │ │ strhteq r3, [r0], #168 @ 0xa8 │ │ │ │ rsbeq lr, r0, #16, 20 @ 0x10000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibcs r7!, {r1, r2, r3, r4, r6, r7, r8, sl, fp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt fp, [fp, sp, ror #7] │ │ │ │ + ldrbgt fp, [r1, -sp, ror #7]! │ │ │ │ cmpeq r1, r8, lsl #16 │ │ │ │ ldrdeq r3, [r0], #160 @ 0xa0 @ │ │ │ │ rsbseq sp, r0, #184 @ 0xb8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscvs r9, r8, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78d27dd │ │ │ │ + @ instruction: 0xc77327dd │ │ │ │ cmpeq r1, r8, lsl #18 │ │ │ │ rsceq r3, r0, r8, ror #21 │ │ │ │ strheq r4, [r3, -r0] │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrmi pc, r7, sl, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - usada8gt fp, r9, pc, lr @ │ │ │ │ + @ instruction: 0xc771ef19 │ │ │ │ strdeq r3, [r1, #-152] @ 0xffffff68 │ │ │ │ rsceq r3, r0, r0, lsl #22 │ │ │ │ rsbeq r7, r1, #240, 12 @ 0xf000000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq a52db0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt sp, [sp, r9, lsl #9] │ │ │ │ + ldrbgt sp, [r3, -r9, lsl #9]! │ │ │ │ smlalbbeq r3, r1, r8, sl │ │ │ │ rsceq r3, r0, r8, lsl fp │ │ │ │ rsbeq lr, r0, #48, 20 @ 0x30000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclpl 14, cr3, [r3, #-612] @ 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt fp, [ip, r1, asr #32] │ │ │ │ + ldrbgt fp, [r2, -r1, asr #32]! │ │ │ │ cmpeq r1, r8, asr #22 │ │ │ │ rsceq r3, r0, r0, lsr fp │ │ │ │ rsbseq sp, r0, #232 @ 0xe8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strne r6, [ip], -r7, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt sp, [sp, r1, asr #12] │ │ │ │ + ldrbgt sp, [r3, -r1, asr #12]! │ │ │ │ smlaltteq r3, r1, r8, ip │ │ │ │ rsceq r3, r0, r8, asr #22 │ │ │ │ rsbeq lr, r0, #192, 18 @ 0x300000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcc r0, [r3, #-2349]! @ 0xfffff6d3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt fp, [ip, sp, asr #11] │ │ │ │ + ldrbgt fp, [r2, -sp, asr #11]! │ │ │ │ smlalbteq r3, r1, r8, pc @ │ │ │ │ rsceq r3, r0, r0, ror #22 │ │ │ │ rsbseq sp, r0, #248 @ 0xf8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcrvc 3, 1, r5, cr12, cr3, {4} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - usada8gt fp, r5, sl, ip │ │ │ │ + @ instruction: 0xc771ca15 │ │ │ │ cmpeq r1, r8, asr #2 │ │ │ │ rsceq r4, r0, r0, ror #8 │ │ │ │ rsbeq lr, r0, #0, 18 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbcc r5!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt fp, [fp, r1, lsr #20] │ │ │ │ + ldrbgt fp, [r1, -r1, lsr #20]! │ │ │ │ cmpeq r1, r8, lsl #6 │ │ │ │ rsceq r4, r0, r8, ror r4 │ │ │ │ rsbseq sp, r0, #8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbvc sl, sl, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt sp, [fp, sp, asr #1] │ │ │ │ + ldrbgt sp, [r1, -sp, asr #1]! │ │ │ │ ldrdeq r4, [r1, #-56] @ 0xffffffc8 │ │ │ │ smlaleq r4, r0, r0, r4 │ │ │ │ rsbeq lr, r0, #16, 18 @ 0x40000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bmi 8bab44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt ip, [fp, r9, lsr #2] │ │ │ │ + ldrbgt ip, [r1, -r9, lsr #2]! │ │ │ │ cmpeq r1, r8, lsr r4 │ │ │ │ rsceq r4, r0, r8, lsr #9 │ │ │ │ rsbseq sp, r0, #72 @ 0x48 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq r6, sp, sp, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc78d0899 │ │ │ │ + @ instruction: 0xc7730899 │ │ │ │ ldrdeq r4, [r1, #-72] @ 0xffffffb8 │ │ │ │ rsceq r4, r0, r0, asr #9 │ │ │ │ rsbseq fp, r6, #184, 16 @ 0xb80000 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x4640e8fd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strgt sp, [fp, sp, lsr #10] │ │ │ │ + ldrbgt sp, [r1, -sp, lsr #10]! │ │ │ │ cmpeq r1, r8, lsl r6 │ │ │ │ ldrdeq r4, [r0], #72 @ 0x48 @ │ │ │ │ rsbeq pc, lr, #168, 2 @ 0x2a │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stceq 2, cr11, [pc, #-268] @ 182aae4 <__bss_end__@@Base+0xabdac8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2063435,15 +2063435,15 @@ │ │ │ │ rsbeq r8, r0, #120 @ 0x78 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ bicscs sl, sp, pc, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strbgt pc, [r9, -r1, lsr #11]! @ │ │ │ │ + strbgt pc, [pc, -r1, lsr #11] @ │ │ │ │ smlaltteq r4, r1, r8, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbvs r1, [lr, sp, ror #21]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2063625,15 +2063625,15 @@ │ │ │ │ rsbeq pc, r2, #224, 24 @ 0xe000 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ umaalvc r0, r4, r7, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strbgt r7, [lr, -r0, asr #28]! │ │ │ │ + ldrbgt r7, [r4, -r0, asr #28] │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ rsceq r5, r0, r0, rrx │ │ │ │ rsbeq r9, r6, #200, 8 @ 0xc8000000 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrrceq 5, 6, r6, r0, cr10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2064157,15 +2064157,15 @@ │ │ │ │ strtcc r1, [r5], #-3286 @ 0xfffff32a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, lsr #14 │ │ │ │ rsceq r0, r1, r8, lsl #7 │ │ │ │ - rsbeq r2, ip, #176, 12 @ 0xb000000 │ │ │ │ + rsbeq r2, ip, #16, 14 @ 0x400000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcrmi 1, 7, r4, cr0, cr11, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2064497,15 +2064497,15 @@ │ │ │ │ ldmibpl r1, {r0, r2, r3, r4, r5, r8, r9, fp, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r2, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ rsceq r1, r1, r8, lsr #28 │ │ │ │ - rsbeq r5, r3, #248, 20 @ 0xf8000 │ │ │ │ + rsbeq r5, r3, #8, 22 @ 0x2000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ vfnmseq.f64 d17, d25, d14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2064557,15 +2064557,15 @@ │ │ │ │ strvc r9, [fp, #1969] @ 0x7b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r0, [r3, #-104] @ 0xffffff98 │ │ │ │ rsceq r1, r1, r0, lsr #29 │ │ │ │ - strdeq r3, [r0, -r8] │ │ │ │ + mrseq r3, R8_usr │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x274e8698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2064997,15 +2064997,15 @@ │ │ │ │ ldrhtpl r9, [lr], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r2, r3, r8, r2 │ │ │ │ rsceq r2, r1, r8, lsl #6 │ │ │ │ - rsbeq r2, r3, #248, 30 @ 0x3e0 │ │ │ │ + rsbeq r3, r3, #0 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x63a254e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2066353,25 +2066353,25 @@ │ │ │ │ rsbeq r6, r6, #136, 12 @ 0x8800000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r3], r4, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strbgt r9, [ip, -r1, lsr #21]! │ │ │ │ + ldrbgt r9, [r2, -r1, lsr #21] │ │ │ │ smlaltbeq r5, r3, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcs r2, [r4, #2973]! @ 0xb9d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0xc76c933d │ │ │ │ + smmlargt r2, sp, r3, r9 │ │ │ │ smlaltteq r5, r3, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq 29053d0 <__bss_end__@@Base+0x1b983b4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2067674,15 +2067674,15 @@ │ │ │ │ @ instruction: 0x20058cb7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r3, r8, lsr r4 │ │ │ │ rsceq r4, r1, r0, rrx │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ + tsteq r0, r0, ror r2 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcc r5, [r5], #3390 @ 0xd3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2079660,15 +2079660,15 @@ │ │ │ │ stmibvc r9!, {r1, r2, r3, r4, r7, r8} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, lsr r0 │ │ │ │ rsceq r4, r1, r8, lsr #31 │ │ │ │ - rsbeq pc, r2, #176, 26 @ 0x2c00 │ │ │ │ + rsbeq pc, r2, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r6!, {r0, r3, r4, r5, r6, r7, r8, sl, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2079820,15 +2079820,15 @@ │ │ │ │ bne 23fa3c4 <__bss_end__@@Base+0x168d3a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r2, r4, r8, r3 │ │ │ │ rsceq r4, r1, r0, ror #21 │ │ │ │ - rsbeq pc, r2, #232, 26 @ 0x3a00 │ │ │ │ + rsbeq pc, r2, #0, 28 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvs 2204cc0 <__bss_end__@@Base+0x1497ca4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2080050,15 +2080050,15 @@ │ │ │ │ svcpl 0x0087c767 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r2, r4, r8, fp │ │ │ │ smlaleq r4, r1, r0, ip │ │ │ │ - rsbeq pc, r2, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq pc, r2, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcscc r1, r2, #3719168 @ 0x38c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2080160,15 +2080160,15 @@ │ │ │ │ ldmdavc r0!, {r2, r3, r5, r8, ip, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, asr #32 │ │ │ │ rsceq r4, r1, r0, asr #28 │ │ │ │ - rsbeq r3, r3, #48, 4 │ │ │ │ + rsbeq r3, r3, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcs 2098ce8 <__bss_end__@@Base+0x132bccc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2080520,15 +2080520,15 @@ │ │ │ │ tstmi sl, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, asr r7 │ │ │ │ rsceq r4, r1, r8, lsl pc │ │ │ │ - rsbeq r3, r3, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq r3, r3, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strpl r0, [r8, #-3398] @ 0xfffff2ba │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2081990,15 +2081990,15 @@ │ │ │ │ stcne 6, cr12, [ip], {186} @ 0xba │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 17816 @ 0x4598 │ │ │ │ rsceq r5, r1, r0, lsl sl │ │ │ │ - strdeq r3, [r0, -r0] │ │ │ │ + strdeq r3, [r0, -r8] │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrne ip, [r5, #-2730] @ 0xfffff556 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2082712,15 +2082712,15 @@ │ │ │ │ ldmdami r5!, {r4, r7, fp, ip, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 18136 @ 0x46d8 │ │ │ │ rsceq r5, r1, r0, lsr #30 │ │ │ │ - rsbeq r5, r3, #56, 20 @ 0x38000 │ │ │ │ + rsbeq r5, r3, #64, 20 @ 0x40000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ strne r4, [r7, -r2, asr #13] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2083359,15 +2083359,15 @@ │ │ │ │ mvnvs r5, #40960 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, lsr sp │ │ │ │ rsceq r6, r1, r8, lsr r5 │ │ │ │ - rsbeq r2, ip, #80, 10 @ 0x14000000 │ │ │ │ + rsbeq r2, ip, #208, 10 @ 0x34000000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r5, [lr, ip, ror #25] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [r4, r8] │ │ │ │ @@ -2083719,15 +2083719,15 @@ │ │ │ │ ssatpl pc, #6, r2, asr #26 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r8, r4, r8, r5 │ │ │ │ rsceq r6, r1, r8, ror #10 │ │ │ │ - rsbeq sp, r2, #112, 22 @ 0x1c000 │ │ │ │ + rsbeq sp, r2, #120, 22 @ 0x1e000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnne r2, ip, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2084156,15 +2084156,15 @@ │ │ │ │ rsbeq fp, r7, #72, 28 @ 0x480 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcvc 3, cr14, [lr], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabteq r0, r0, r7, r0 │ │ │ │ + @ instruction: 0x010007b8 │ │ │ │ strdeq r9, [r4, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r8, r0, r0 │ │ │ │ svcne 0x00b5cb8f │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2084229,15 +2084229,15 @@ │ │ │ │ ldmibcc r5!, {r2, r3, r4, r6, r8, fp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, asr r9 │ │ │ │ rsceq r6, r1, r0, ror r9 │ │ │ │ - rsbeq r3, r6, #96, 20 @ 0x60000 │ │ │ │ + rsbeq r3, r6, #104, 20 @ 0x68000 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclcc 3, cr0, [ip], {120} @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2084949,15 +2084949,15 @@ │ │ │ │ adcspl pc, lr, #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq sl, r4, r8, r7 │ │ │ │ rsceq ip, r1, r8, ror r7 │ │ │ │ - rsbeq r5, r3, #24, 22 @ 0x6000 │ │ │ │ + rsbeq r5, r3, #32, 22 @ 0x8000 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq f980e0 <__bss_end__@@Base+0x22b0c4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2085331,15 +2085331,15 @@ │ │ │ │ ldrbeq pc, [sp], #-1603 @ 0xfffff9bd @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #16 │ │ │ │ rsceq r3, r0, r8, lsr #23 │ │ │ │ - rsbeq r3, r5, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq r3, r5, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcpl 0x001408e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2086139,15 +2086139,15 @@ │ │ │ │ cmpeq fp, lr, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01424f98 │ │ │ │ ldrdeq r4, [r1], #104 @ 0x68 @ │ │ │ │ - rsbeq r3, r3, #240 @ 0xf0 │ │ │ │ + rsbeq r3, r3, #24, 2 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vsubcs.f32 s13, s30, s6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2088861,15 +2088861,15 @@ │ │ │ │ stmibpl pc!, {r0, r4, r6, r7, r9, sl, fp, ip}^ @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r8, r3, r8, r6 │ │ │ │ rsceq r7, r1, r0, lsl #12 │ │ │ │ - tsteq r0, r8, lsl fp │ │ │ │ + tsteq r0, r0, lsr #22 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x41a1924b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2090955,15 +2090955,15 @@ │ │ │ │ teqppl sp, r2, lsr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, ror #24 │ │ │ │ rsceq r8, r1, r0, lsr #12 │ │ │ │ - rsbeq r3, r3, #64, 6 │ │ │ │ + rsbeq r3, r3, #80, 6 @ 0x40000001 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrtvc r4, [fp], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2094398,15 +2094398,15 @@ │ │ │ │ ldmdaeq sl, {r3, r4, r7, r9, fp, ip, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, lsl #6 │ │ │ │ rsceq r9, r1, r0, lsl r9 │ │ │ │ - rsbeq r7, r7, #72, 20 @ 0x48000 │ │ │ │ + rsbeq r7, r7, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldrtmi r2, [lr], r1, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2094858,15 +2094858,15 @@ │ │ │ │ cmnpne ip, #-335544320 @ p-variant is OBSOLETE @ 0xec000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 19768 @ 0x4d38 │ │ │ │ rsceq r9, r1, r8, asr #26 │ │ │ │ - rsbseq r6, r7, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r6, r7, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andvc r2, ip, #286720 @ 0x46000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2095273,15 +2095273,15 @@ │ │ │ │ bvs 9fdb04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, lsl r0 │ │ │ │ rsceq sl, r1, r0, rrx │ │ │ │ - rsbeq r5, r3, #136, 30 @ 0x220 │ │ │ │ + rsbeq r5, r3, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blne 1c7d550 <__bss_end__@@Base+0xf10534> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2095839,15 +2095839,15 @@ │ │ │ │ addsmi lr, r5, r3, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq pc, [r4, #-136] @ 0xffffff78 │ │ │ │ rsceq sl, r1, r0, ror #18 │ │ │ │ - rsbeq r5, r2, #8, 30 │ │ │ │ + rsbeq r5, r2, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bpl 20d6fe0 <__bss_end__@@Base+0x1369fc4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2096217,15 +2096217,15 @@ │ │ │ │ bcc ffd95e58 <_edata@@Base+0xfa595e58> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ rsceq sl, r1, r8, ror #17 │ │ │ │ - rsbeq r5, r3, #224, 24 @ 0xe000 │ │ │ │ + rsbeq r5, r3, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcs b808f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2096275,25 +2096275,25 @@ │ │ │ │ ssatvc sp, #10, sp, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r5, r8, lsr r6 │ │ │ │ rsceq sl, r1, r8, lsr #19 │ │ │ │ - rsbeq r5, r3, #200, 26 @ 0x3200 │ │ │ │ + rsbeq r5, r3, #208, 26 @ 0x3400 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcc 31ca274 <__bss_end__@@Base+0x245d258> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r5, r8, asr #12 │ │ │ │ smlaleq sl, r1, r0, r9 │ │ │ │ - rsbeq r5, r3, #224, 26 @ 0x3800 │ │ │ │ + rsbeq r5, r3, #240, 26 @ 0x3c00 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcs 2753d14 <__bss_end__@@Base+0x19e6cf8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2096821,15 +2096821,15 @@ │ │ │ │ svcpl 0x00eda51d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 20888 @ 0x5198 │ │ │ │ rsceq sl, r1, r0, lsr #26 │ │ │ │ - rsbeq pc, r2, #152, 26 @ 0x2600 │ │ │ │ + rsbeq pc, r2, #160, 26 @ 0x2800 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq 60066c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2100727,15 +2100727,15 @@ │ │ │ │ ldrvc r7, [r5, #-3822] @ 0xfffff112 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r6, r5, r8, r6 │ │ │ │ rsceq ip, r1, r8, ror #4 │ │ │ │ - rsbeq r3, r3, #104, 2 │ │ │ │ + rsbeq r3, r3, #120, 2 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvs 0x00a2b2bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, r5, r8, lsr fp │ │ │ │ @@ -2106462,15 +2106462,15 @@ │ │ │ │ @ instruction: 0x66b72935 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq pc, r5, r8, lr @ │ │ │ │ rsceq lr, r1, r8, lsl #30 │ │ │ │ - tsteq r6, r8, lsl #3 │ │ │ │ + @ instruction: 0x0116a190 │ │ │ │ smulbteq r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrne r1, [r4, #-1955] @ 0xfffff85d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2106482,15 +2106482,15 @@ │ │ │ │ ldclpl 5, cr13, [r3, #-1020] @ 0xfffffc04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r5, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ rsceq lr, r1, r8, lsr pc │ │ │ │ - rsbeq r9, r6, #8, 12 @ 0x800000 │ │ │ │ + rsbeq r9, r6, #16, 12 @ 0x1000000 │ │ │ │ smulbteq r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq ip, r5, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2106852,15 +2106852,15 @@ │ │ │ │ movtpl r1, #4848 @ 0x12f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r0, r6, r8, r8 │ │ │ │ strhteq pc, [r1], #32 @ │ │ │ │ - rsbeq sl, r4, #104, 16 @ 0x680000 │ │ │ │ + rsbeq sl, r4, #112, 16 @ 0x700000 │ │ │ │ smulbteq r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbtcs r6, [r2], r8, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2127212,15 +2127212,15 @@ │ │ │ │ mrccs 8, 1, lr, cr15, cr7, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r5, r8, lsl #2 │ │ │ │ strdeq r4, [r2], #248 @ 0xf8 @ │ │ │ │ - rsbeq r2, ip, #72, 14 @ 0x1200000 │ │ │ │ + rsbeq r2, ip, #104, 14 @ 0x1a00000 │ │ │ │ smulbteq r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcpl 5, cr6, [r3, #1004]! @ 0x3ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2129292,15 +2129292,15 @@ │ │ │ │ rsbmi r0, fp, #618496 @ 0x97000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r8, [r6, #-56] @ 0xffffffc8 │ │ │ │ rsceq r5, r2, r0, lsr #10 │ │ │ │ - rsbeq r3, r3, #24, 12 @ 0x1800000 │ │ │ │ + rsbeq r3, r3, #40, 12 @ 0x2800000 │ │ │ │ smulbteq r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blmi 1d74e74 <__bss_end__@@Base+0x1007e58> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2130310,15 +2130310,15 @@ │ │ │ │ blvs 1f6cc30 <__bss_end__@@Base+0x11ffc14> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq fp, r6, r8, ip │ │ │ │ smlaleq r6, r2, r0, r0 │ │ │ │ - rsbeq r3, r3, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq r3, r3, #72, 12 @ 0x4800000 │ │ │ │ smulbteq r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcmi 0, cr10, [r6, #620]! @ 0x26c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2132300,15 +2132300,15 @@ │ │ │ │ ldclvc 7, cr14, [lr, #556]! @ 0x22c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq lr, [r6, #-152] @ 0xffffff68 │ │ │ │ strdeq r6, [r2], #168 @ 0xa8 @ │ │ │ │ - rsbeq r0, r3, #152 @ 0x98 │ │ │ │ + rsbeq r0, r3, #168 @ 0xa8 │ │ │ │ cmneq r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcs 104e774 <__bss_end__@@Base+0x2e1758> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2132350,15 +2132350,15 @@ │ │ │ │ svccc 0x0045d6d7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0146ea98 │ │ │ │ rsceq r6, r2, r0, lsl fp │ │ │ │ - rsbeq pc, r2, #160, 30 @ 0x280 │ │ │ │ + rsbeq r0, r3, #48 @ 0x30 │ │ │ │ cmneq r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscvc r4, r6, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2132760,15 +2132760,15 @@ │ │ │ │ ldrbmi r7, [sp, #-2398] @ 0xfffff6a2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq pc, r6, r8, r1 @ │ │ │ │ strdeq r6, [r2], #192 @ 0xc0 @ │ │ │ │ - rsbeq r0, r3, #128 @ 0x80 │ │ │ │ + rsbeq r0, r3, #136 @ 0x88 │ │ │ │ cmneq r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvs sp, [r3, #-1366] @ 0xfffffaaa │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2133050,15 +2133050,15 @@ │ │ │ │ ldrbmi sl, [pc, #-3328] @ 1870710 <__bss_end__@@Base+0xb036f4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r5, r8, lsr r7 │ │ │ │ rsceq r4, r2, r0, asr #11 │ │ │ │ - rsbeq r1, sp, #32, 6 @ 0x80000000 │ │ │ │ + rsbeq r1, sp, #72, 6 @ 0x20000001 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldrbcc sl, [sl], ip, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2134457,15 +2134457,15 @@ │ │ │ │ eorspl r3, sl, r7, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01470a98 │ │ │ │ ldrdeq r7, [r2], #64 @ 0x40 @ │ │ │ │ - rsbeq r0, r3, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq r0, r3, #208, 4 │ │ │ │ strdeq r0, [r0, #-56]! @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq pc, [r8, #-1317] @ 0xfffffadb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2135247,15 +2135247,15 @@ │ │ │ │ svcvc 0x00d88416 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r0, [r7, #-248] @ 0xffffff08 │ │ │ │ rsceq r8, r5, r8, lsl r7 │ │ │ │ - rsbeq fp, r7, #184, 28 @ 0xb80 │ │ │ │ + rsbeq fp, r7, #192, 28 @ 0xc00 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmcs r5!, {r2, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2136265,15 +2136265,15 @@ │ │ │ │ mcrcs 2, 0, r4, cr10, cr11, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r1, r7, r8, fp │ │ │ │ rsceq r7, r2, r8, asr #13 │ │ │ │ - rsbeq r3, r3, #176, 14 @ 0x2c00000 │ │ │ │ + rsbeq r3, r3, #72, 16 @ 0x480000 │ │ │ │ strdeq r0, [r0, #-56]! @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x677ced9d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2137585,15 +2137585,15 @@ │ │ │ │ stclcs 5, cr0, [sp], #596 @ 0x254 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, r8, asr #6 │ │ │ │ rsceq r7, r2, r0, lsl #28 │ │ │ │ - rsbeq r0, sp, #24, 8 @ 0x18000000 │ │ │ │ + rsbeq r0, sp, #112, 10 @ 0x1c000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldmibeq sl!, {r1, r4, r5, r8, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2138145,15 +2138145,15 @@ │ │ │ │ stcvs 6, cr3, [r4], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, r8, lsr lr │ │ │ │ rsceq r8, r2, r8, ror #1 │ │ │ │ - rsbeq r0, sp, #24, 14 @ 0x600000 │ │ │ │ + rsbeq r0, sp, #184, 22 @ 0x2e000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ @ instruction: 0x57bc60b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2138674,15 +2138674,15 @@ │ │ │ │ ldrtne r7, [r8], r3, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, r8, ror #12 │ │ │ │ rsceq lr, r2, r0, ror #26 │ │ │ │ - rsbeq r3, r3, #152, 16 @ 0x980000 │ │ │ │ + rsbeq r3, r3, #160, 16 @ 0xa00000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addsvc sp, r3, lr, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r8, ror #10 │ │ │ │ @@ -2138744,15 +2138744,15 @@ │ │ │ │ strvs r8, [fp, -r4, asr #13] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r5, [r7, #-120] @ 0xffffff88 │ │ │ │ strhteq r8, [r2], #128 @ 0x80 │ │ │ │ - rsbeq r0, sp, #72, 30 @ 0x120 │ │ │ │ + rsbeq r0, sp, #80, 30 @ 0x140 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ svccs 0x005cc09b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2139064,15 +2139064,15 @@ │ │ │ │ ldmvs r6!, {r0, r1, r2, r3, r4, sl, fp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, r8, lsr #26 │ │ │ │ rsceq r8, r2, r8, ror #10 │ │ │ │ - rsbeq r0, sp, #64, 4 │ │ │ │ + rsbeq r0, sp, #72, 4 @ 0x80000004 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ fldmdbxmi r5!, {d29-d102} @ Deprecated │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2140714,15 +2140714,15 @@ │ │ │ │ stmibcc sl!, {r1, r2, r4, r5, r6, r8, sp, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r8, [r7, #-120] @ 0xffffff88 │ │ │ │ strdeq r9, [r2], #0 @ │ │ │ │ - rsbeq r0, r3, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq r0, r3, #88, 6 @ 0x60000001 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqvc pc, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2142699,15 +2142699,15 @@ │ │ │ │ bleq 95bad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r6, r8, ror #6 │ │ │ │ rsceq r3, r3, r8, ror #21 │ │ │ │ - rsbeq r3, r3, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq r3, r3, #232, 16 @ 0xe80000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq r5, r2, #14024704 @ 0xd60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2143618,15 +2143618,15 @@ │ │ │ │ @ instruction: 0x5647cf50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r6, r8, lsr #10 │ │ │ │ rsceq r7, r2, r0, lsl #25 │ │ │ │ - rsbeq r0, sp, #144, 10 @ 0x24000000 │ │ │ │ + rsbeq r0, sp, #184, 10 @ 0x2e000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcleq 5, cr0, [r6], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2145324,25 +2145324,25 @@ │ │ │ │ strhtpl pc, [r9], #-83 @ 0xffffffad @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r3, sl, r8, fp │ │ │ │ rsceq fp, r2, r8, asr #8 │ │ │ │ - rsbeq lr, r2, #136, 18 @ 0x220000 │ │ │ │ + rsbeq lr, r2, #152, 18 @ 0x260000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbvs r9!, {r1, r3, r6, r7, ip, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, r8, lsl #14 │ │ │ │ rsceq r9, r2, r0, lsl r8 │ │ │ │ - rsbeq r0, r0, #120, 26 @ 0x1e00 │ │ │ │ + rsbeq r0, r0, #224, 26 @ 0x3800 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldmdane sl, {r1, r2, r4, r5, r6, sl, fp, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2146717,15 +2146717,15 @@ │ │ │ │ ldmdbpl sl!, {r3, r4, r5, r6, r7, r9, sl, ip, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, r8 │ │ │ │ rsceq fp, r2, r8, asr #11 │ │ │ │ - rsbeq r7, r7, #144, 30 @ 0x240 │ │ │ │ + rsbeq r7, r7, #152, 30 @ 0x260 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorne r8, lr, #-2147483643 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2146737,15 +2146737,15 @@ │ │ │ │ stmdaeq r5, {r0, r4, r6, r8, sl, ip}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, r8, lsr #32 │ │ │ │ rsceq r2, r2, r0, lsr r1 │ │ │ │ - rsbeq r3, r3, #176, 16 @ 0xb00000 │ │ │ │ + rsbeq r3, r3, #192, 16 @ 0xc00000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcvs 2, cr15, [ip, #-360] @ 0xfffffe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2147257,15 +2147257,15 @@ │ │ │ │ movwvc r6, #3617 @ 0xe21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, r8, asr r4 │ │ │ │ ldrdeq fp, [r2], #48 @ 0x30 @ │ │ │ │ - strdeq r9, [r0, -r8] │ │ │ │ + tsteq r0, r0, lsl #10 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x006b97ed │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ strteq r6, [r6], #4064 @ 0xfe0 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2148476,15 +2148476,15 @@ │ │ │ │ strpl ip, [r1, #-1392]! @ 0xfffffa90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r7, r6, r8, ip │ │ │ │ rsceq r8, r2, r0, lsl #26 │ │ │ │ - rsbeq r0, sp, #16, 30 @ 0x40 │ │ │ │ + rsbeq r0, sp, #24, 30 @ 0x60 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ svccc 0x00d4d5a1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r8 │ │ │ │ @@ -2149982,15 +2149982,15 @@ │ │ │ │ stclvc 7, cr9, [r1, #-760]! @ 0xfffffd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq fp, r7, r8, r2 │ │ │ │ rsceq fp, r2, r8, asr #2 │ │ │ │ - rsbeq r0, sp, #24, 6 @ 0x60000000 │ │ │ │ + rsbeq r0, sp, #32, 6 @ 0x80000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ strbcs r2, [r5, #-3355] @ 0xfffff2e5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2150522,15 +2150522,15 @@ │ │ │ │ cmnpl r1, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0147c898 │ │ │ │ rsceq fp, r2, r0, lsl r6 │ │ │ │ - rsbeq r0, sp, #160, 12 @ 0xa000000 │ │ │ │ + rsbeq r0, sp, #8, 14 @ 0x200000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ strvs r4, [r5, #3098] @ 0xc1a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2150632,15 +2150632,15 @@ │ │ │ │ ldcvc 3, cr0, [pc, #-108]! @ 1882744 <__bss_end__@@Base+0xb15728> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, r8, lsr #26 │ │ │ │ rsceq fp, r2, r8, asr #14 │ │ │ │ - rsbeq r3, r3, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq r3, r3, #56, 18 @ 0xe0000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnpl r7, sp, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2151886,15 +2151886,15 @@ │ │ │ │ bpl b35458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq lr, [r7, #-232] @ 0xffffff18 │ │ │ │ ldrdeq fp, [r2], #240 @ 0xf0 @ │ │ │ │ - rsbeq r1, r7, #40, 2 │ │ │ │ + rsbeq r1, r7, #48, 2 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbspl r9, sl, ip, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2152874,15 +2152874,15 @@ │ │ │ │ addeq r8, ip, lr, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, lsr r4 │ │ │ │ rsceq ip, r2, r8, lsl #17 │ │ │ │ - rsbeq r0, sp, #8, 26 @ 0x200 │ │ │ │ + rsbeq r0, sp, #24, 26 @ 0x600 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ rsceq r3, r9, #-671088638 @ 0xd8000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2154744,15 +2154744,15 @@ │ │ │ │ bne 263a110 <__bss_end__@@Base+0x18cd0f4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, lsr r0 │ │ │ │ rsceq sp, r2, r8, lsr #8 │ │ │ │ - rsbeq r0, sp, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq r0, sp, #144, 12 @ 0x9000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ vmovmi.u16 r5, d24[2] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2155152,15 +2155152,15 @@ │ │ │ │ stclmi 2, cr13, [pc, #-416]! @ 1886cd8 <__bss_end__@@Base+0xb19cbc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 33912 @ 0x8478 │ │ │ │ rsceq sp, r2, r8, ror #12 │ │ │ │ - rsbeq r1, sp, #48 @ 0x30 │ │ │ │ + rsbeq r1, sp, #200, 4 @ 0x8000000c │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ @ instruction: 0x1dab693e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2159011,15 +2159011,15 @@ │ │ │ │ subsvs r7, r6, #48384 @ 0xbd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r8, #-120] @ 0xffffff88 │ │ │ │ rsceq pc, r2, r0, ror fp @ │ │ │ │ - rsbeq r6, r2, #48 @ 0x30 │ │ │ │ + rsbeq r6, r2, #56 @ 0x38 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ strbcc r5, [pc], -r7, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2160569,15 +2160569,15 @@ │ │ │ │ bfics sp, ip, #21, #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, lsl #16 │ │ │ │ rsceq r1, r4, r0, asr sp │ │ │ │ - rsbeq pc, r7, #240, 16 @ 0xf00000 │ │ │ │ + rsbeq pc, r7, #248, 16 @ 0xf80000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvc 137960c <__bss_end__@@Base+0x60c5f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r9, [r8, #-120] @ 0xffffff88 │ │ │ │ @@ -2160651,15 +2160651,15 @@ │ │ │ │ blcs 273b5c4 <__bss_end__@@Base+0x19ce5a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r9, r8, r8, r9 │ │ │ │ rsceq r1, r4, r8, asr #30 │ │ │ │ - rsbeq lr, r7, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq lr, r7, #8, 12 @ 0x800000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbccc r0, ip, #10688 @ 0x29c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2161191,15 +2161191,15 @@ │ │ │ │ ldccs 5, cr8, [fp], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, lsl r3 │ │ │ │ rsceq r3, r4, r8, lsr #32 │ │ │ │ - rsbeq sp, r7, #88, 16 @ 0x580000 │ │ │ │ + rsbeq sp, r7, #104, 16 @ 0x680000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addspl ip, fp, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2161443,15 +2161443,15 @@ │ │ │ │ cdpcc 6, 12, cr9, cr7, cr8, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, asr #14 │ │ │ │ strdeq r3, [r4], #136 @ 0x88 @ │ │ │ │ - rsbeq pc, r7, #152, 24 @ 0x9800 │ │ │ │ + rsbeq pc, r7, #200, 24 @ 0xc800 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnsvs pc, #11206656 @ 0xab0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 35432 @ 0x8a68 │ │ │ │ @@ -2161563,15 +2161563,15 @@ │ │ │ │ strbcc r9, [r9, -pc, asr #6]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq sl, r8, r8, r9 │ │ │ │ rsceq r3, r4, r0, ror #23 │ │ │ │ - rsbeq pc, r7, #40, 8 @ 0x28000000 │ │ │ │ + rsbeq pc, r7, #48, 8 @ 0x30000000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvs 14d384 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2161675,15 +2161675,15 @@ │ │ │ │ strpl r8, [r4], #-1266 @ 0xfffffb0e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, asr #22 │ │ │ │ ldrdeq r3, [r4], #240 @ 0xf0 @ │ │ │ │ - rsbeq r0, r8, #40, 26 @ 0xa00 │ │ │ │ + rsbeq r0, r8, #120, 26 @ 0x1e00 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdavc ip, {r2, r7, r8, r9, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2162019,15 +2162019,15 @@ │ │ │ │ stmiavs r0, {r0, r1, r7, r8, fp, ip, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, lsr #2 │ │ │ │ rsceq r4, r4, r0, asr #22 │ │ │ │ - rsbeq r0, r8, #80, 28 @ 0x500 │ │ │ │ + rsbeq r0, r8, #88, 28 @ 0x580 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcc r1, [sp, #1856]! @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq fp, [r8, #-8] │ │ │ │ @@ -2162595,15 +2162595,15 @@ │ │ │ │ bcs 2cea07c <__bss_end__@@Base+0x1f7d060> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, asr fp │ │ │ │ strhteq r5, [r4], #216 @ 0xd8 │ │ │ │ - rsbeq lr, r7, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq lr, r7, #216, 16 @ 0xd80000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x061989f7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2162735,15 +2162735,15 @@ │ │ │ │ stcvc 1, cr5, [r7], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq fp, [r8, #-216] @ 0xffffff28 │ │ │ │ strdeq r6, [r4], #16 @ │ │ │ │ - rsbeq sp, r7, #128, 10 @ 0x20000000 │ │ │ │ + rsbeq sp, r7, #160, 10 @ 0x28000000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbpl fp, pc, r0, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2163611,15 +2163611,15 @@ │ │ │ │ eorsvc fp, sp, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq ip, [r8, #-200] @ 0xffffff38 │ │ │ │ rsceq r7, r4, r0, lsr #23 │ │ │ │ - rsbeq lr, r2, #168, 6 @ 0xa0000002 │ │ │ │ + rsbeq lr, r2, #176, 6 @ 0xc0000002 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tstcs fp, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2163649,15 +2163649,15 @@ │ │ │ │ cdppl 15, 7, cr5, cr5, cr2, {4} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, asr sp │ │ │ │ rsceq r7, r4, r0, lsr #26 │ │ │ │ - rsbeq pc, r7, #208, 18 @ 0x340000 │ │ │ │ + rsbeq pc, r7, #224, 18 @ 0x380000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x5eb379f9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2163807,15 +2163807,15 @@ │ │ │ │ @ instruction: 0x4c717b6a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, lsr r0 │ │ │ │ rsceq r8, r4, r0, ror #4 │ │ │ │ - rsbeq lr, r2, #88, 12 @ 0x5800000 │ │ │ │ + rsbeq lr, r2, #96, 12 @ 0x6000000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcpl 2, 1, r0, cr0, cr3, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2164005,15 +2164005,15 @@ │ │ │ │ bpl eeeea4 <__bss_end__@@Base+0x181e88> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, asr r3 │ │ │ │ rsceq r8, r4, r8, ror #18 │ │ │ │ - rsbeq pc, r7, #88, 18 @ 0x160000 │ │ │ │ + rsbeq pc, r7, #128, 18 @ 0x200000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [r4, r6, ror #5]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 36136 @ 0x8d28 │ │ │ │ @@ -2164601,15 +2164601,15 @@ │ │ │ │ ldrvc r1, [sl, #1861]! @ 0x745 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, lsl #28 │ │ │ │ rsceq r9, r4, r8, asr ip │ │ │ │ - rsbeq sp, r7, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq sp, r7, #48, 16 @ 0x300000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbne r8, [r0, -r1, asr #26]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2164721,15 +2164721,15 @@ │ │ │ │ eoreq r3, r3, #733184 @ 0xb3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8 │ │ │ │ rsceq sl, r4, r8, lsl #2 │ │ │ │ - rsbeq lr, r7, #72, 22 @ 0x12000 │ │ │ │ + rsbeq lr, r7, #80, 22 @ 0x14000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpcs 13, 6, cr13, cr11, cr5, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2164923,15 +2164923,15 @@ │ │ │ │ blcs 36eeb28 <__bss_end__@@Base+0x2981b0c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq lr, r8, r8, r3 │ │ │ │ rsceq sl, r4, r0, asr #19 │ │ │ │ - rsbeq pc, r7, #232, 10 @ 0x3a000000 │ │ │ │ + rsbeq pc, r7, #16, 12 @ 0x1000000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvc r1, [r4], -fp, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq lr, r8, r8, r2 │ │ │ │ @@ -2165053,15 +2165053,15 @@ │ │ │ │ bicscc r8, r1, #81920 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq lr, [r8, #-88] @ 0xffffffa8 │ │ │ │ strdeq sl, [r4], #216 @ 0xd8 @ │ │ │ │ - rsbeq pc, r7, #208, 10 @ 0x34000000 │ │ │ │ + rsbeq pc, r7, #216, 10 @ 0x36000000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpvs 7, 14, cr14, cr12, cr6, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r8, r8, lsr #10 │ │ │ │ @@ -2165871,15 +2165871,15 @@ │ │ │ │ vstreq s23, [r3, #116] @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r8, r8, lsr r4 @ p-variant is OBSOLETE │ │ │ │ rsceq ip, r4, r0, lsr #13 │ │ │ │ - rsbeq lr, r7, #176, 8 @ 0xb0000000 │ │ │ │ + rsbeq lr, r7, #232, 8 @ 0xe8000000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq r8, [r1, sp, lsr #31] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2166521,15 +2166521,15 @@ │ │ │ │ mrcvc 3, 5, r4, cr2, cr11, {4} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r8, r8, ror #30 @ p-variant is OBSOLETE │ │ │ │ rsceq sp, r4, r8, lsl ip │ │ │ │ - rsbeq r0, r8, #128, 22 @ 0x20000 │ │ │ │ + rsbeq r0, r8, #136, 22 @ 0x22000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsne r0, r6, #38400 @ 0x9600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2166643,15 +2166643,15 @@ │ │ │ │ blvc 1722d14 <__bss_end__@@Base+0x9b5cf8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r9, r8, asr r1 │ │ │ │ strhteq lr, [r4], #0 │ │ │ │ - rsbeq pc, r7, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq pc, r7, #24, 8 @ 0x18000000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcs r2, [r7], sl, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr #2 │ │ │ │ @@ -2167207,15 +2167207,15 @@ │ │ │ │ blvc 1e0666c <__bss_end__@@Base+0x1099650> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r3, r9, r8, r7 │ │ │ │ smlaleq r6, r5, r8, r7 │ │ │ │ - rsbeq ip, r7, #208, 2 @ 0x34 │ │ │ │ + rsbeq ip, r7, #216, 2 @ 0x36 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbpl r0, [r2, -r9, ror #30] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r9, r8, lsr #32 │ │ │ │ @@ -2167337,15 +2167337,15 @@ │ │ │ │ addsvs fp, r8, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r3, r9, r8, sl │ │ │ │ rsceq r6, r5, r0, ror #21 │ │ │ │ - rsbeq ip, r7, #72, 4 @ 0x80000004 │ │ │ │ + rsbeq ip, r7, #208, 4 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrne r4, [sp, #-849]! @ 0xfffffcaf │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2167357,15 +2167357,15 @@ │ │ │ │ andne r6, r4, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r9, r8, lsr #22 │ │ │ │ ldrdeq r6, [r5], #176 @ 0xb0 @ │ │ │ │ - rsbeq ip, r7, #240, 4 │ │ │ │ + rsbeq ip, r7, #0, 6 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x572eea3d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2168412,15 +2168412,15 @@ │ │ │ │ strbtvc sp, [r9], #-2609 @ 0xfffff5cf │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sl, r8, lsr r6 │ │ │ │ rsceq fp, r3, r8, asr r5 │ │ │ │ - rsbeq r0, r3, #168, 6 @ 0xa0000002 │ │ │ │ + rsbeq r0, r3, #184, 6 @ 0xe0000002 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrmi lr, [r6, pc, ror #16]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2169114,15 +2169114,15 @@ │ │ │ │ stclpl 15, cr9, [lr], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sl, r8, lsl #26 │ │ │ │ rsceq r7, r3, r0, lsl r3 │ │ │ │ - rsbeq r7, r2, #216, 4 @ 0x8000000d │ │ │ │ + rsbeq r7, r2, #224, 4 │ │ │ │ ldrdeq r0, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclvs 15, cr0, [sp], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2170898,15 +2170898,15 @@ │ │ │ │ adcseq r5, sp, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r4, r9, r8, r2 │ │ │ │ strhteq r3, [r3], #120 @ 0x78 │ │ │ │ - rsbeq r7, r3, #32, 10 @ 0x8000000 │ │ │ │ + rsbeq r7, r3, #176, 10 @ 0x2c000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcs fp, [ip, #3103]! @ 0xc1f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2170998,15 +2170998,15 @@ │ │ │ │ blcs 1bc6d70 <__bss_end__@@Base+0xe59d54> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r4, r9, r8, sl │ │ │ │ rsceq r3, r3, r8, lsl fp │ │ │ │ - rsbeq r0, sp, #80, 24 @ 0x5000 │ │ │ │ + rsbeq r0, sp, #88, 24 @ 0x5800 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldrvs r1, [ip], #-3235 @ 0xfffff35d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2171496,15 +2171496,15 @@ │ │ │ │ stmdapl r6!, {r1, r2, r4, r5, r6, r9, sl, fp, sp, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r9, r8, asr r7 │ │ │ │ rsceq r4, r3, r0, lsl #14 │ │ │ │ - rsbeq r9, r7, #248, 30 @ 0x3e0 │ │ │ │ + rsbeq sl, r7, #0 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbfxvs r6, r7, #12, #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2172236,15 +2172236,15 @@ │ │ │ │ blcc 248de6c <__bss_end__@@Base+0x1720e50> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r9, r8, asr r1 │ │ │ │ rsceq r6, r3, r0, lsr #15 │ │ │ │ - rsbeq r7, r3, #0, 12 │ │ │ │ + rsbeq r7, r3, #8, 12 @ 0x800000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc 248de94 <__bss_end__@@Base+0x1720e78> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2172256,15 +2172256,15 @@ │ │ │ │ orrvs r2, fp, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq sl, r9, r8, r1 │ │ │ │ rsceq r6, r3, r0, asr #17 │ │ │ │ - rsbeq r7, r3, #40, 12 @ 0x2800000 │ │ │ │ + rsbeq r7, r3, #72, 12 @ 0x4800000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc 248dee4 <__bss_end__@@Base+0x1720ec8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2172806,15 +2172806,15 @@ │ │ │ │ ldcpl 2, cr5, [r2], {74} @ 0x4a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq fp, r9, r8, r0 │ │ │ │ smlaleq r7, r3, r0, r1 │ │ │ │ - tsteq r0, r0, ror #2 │ │ │ │ + tsteq r0, r8, ror #2 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcc r1, [r7, #2477]! @ 0x9ad │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r8, [r9, r0] │ │ │ │ @@ -2174047,15 +2174047,15 @@ │ │ │ │ bleq 5c2454 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sl, r8, lsr r0 │ │ │ │ rsceq pc, r2, r8, asr #3 │ │ │ │ - rsbeq pc, r2, #176, 6 @ 0xc0000002 │ │ │ │ + rsbeq pc, r2, #184, 6 @ 0xe0000002 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcc r4, [lr, #2492] @ 0x9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2174217,15 +2174217,15 @@ │ │ │ │ @ instruction: 0x33aee680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r7, [sl, #-40] @ 0xffffffd8 │ │ │ │ rsceq pc, r2, r0, ror #21 │ │ │ │ - rsbeq lr, r2, #160, 26 @ 0x2800 │ │ │ │ + rsbeq lr, r2, #168, 26 @ 0x2a00 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq 1423204 <__bss_end__@@Base+0x6b61e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2174560,15 +2174560,15 @@ │ │ │ │ ldrbmi fp, [r0, sl, lsl #20] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sl, r8, lsl r3 │ │ │ │ rsceq fp, r3, r8, asr #27 │ │ │ │ - rsbeq r0, r8, #168, 16 @ 0xa80000 │ │ │ │ + rsbeq r0, r8, #176, 16 @ 0xb00000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbeq r3, [ip, #-23] @ 0xffffffe9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r9, sl, r8, r3 │ │ │ │ @@ -2175763,15 +2175763,15 @@ │ │ │ │ strbtcc r0, [sl], #2721 @ 0xaa1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sl, r8, asr r5 │ │ │ │ strdeq pc, [r3], #104 @ 0x68 @ │ │ │ │ - rsbeq ip, r7, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq ip, r7, #208, 8 @ 0xd0000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strvc r8, [r6, r1, asr #21]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1 │ │ │ │ teqeq r5, r0, lsr #26 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2176071,15 +2176071,15 @@ │ │ │ │ addne r4, ip, #146432 @ 0x23c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sl, r8, lsl r3 │ │ │ │ rsceq fp, r3, r0, ror fp │ │ │ │ - rsbeq r0, r8, #136, 28 @ 0x880 │ │ │ │ + rsbeq r0, r8, #144, 28 @ 0x900 │ │ │ │ ldrdeq r0, [r0, #-72]! @ 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbmi r1, [r3, #1960]! @ 0x7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2176329,15 +2176329,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sl, r8, asr #2 │ │ │ │ rsceq r5, r4, r0, lsr #27 │ │ │ │ - rsbeq ip, r7, #240, 8 @ 0xf0000000 │ │ │ │ + rsbeq ip, r7, #248, 8 @ 0xf8000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x000bef4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1 │ │ │ │ teqeq r5, r8, lsr #14 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2176558,15 +2176558,15 @@ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sl, r8, asr #28 │ │ │ │ rsceq r8, r4, r0, lsr #9 │ │ │ │ - rsbeq ip, r7, #8, 10 @ 0x2000000 │ │ │ │ + rsbeq ip, r7, #16, 10 @ 0x4000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq 280beac <__bss_end__@@Base+0x1a9ee90> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177058,15 +2177058,15 @@ │ │ │ │ strmi pc, [fp], lr, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r0, fp, r8, r2 │ │ │ │ rsceq pc, r2, r8, asr #9 │ │ │ │ - rsbeq ip, r7, #64, 10 @ 0x10000000 │ │ │ │ + rsbeq ip, r7, #96, 10 @ 0x18000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sp, r0, #385875968 @ 0x17000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1 │ │ │ │ teqeq r5, r8, asr #15 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2177135,15 +2177135,15 @@ │ │ │ │ mvnmi r2, r2, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsr r4 │ │ │ │ rsceq pc, r4, r0, lsr #16 │ │ │ │ - rsbeq lr, r7, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq lr, r7, #136, 18 @ 0x220000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcs 62fcbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r0, fp, r8, r4 │ │ │ │ @@ -2177894,15 +2177894,15 @@ │ │ │ │ streq ip, [r1, -r8, lsr #1] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r4, fp, r8, pc @ │ │ │ │ rsceq pc, r3, r0, ror r7 @ │ │ │ │ - rsbeq pc, r7, #112, 8 @ 0x70000000 │ │ │ │ + rsbeq pc, r7, #136, 8 @ 0x88000000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrbvc r4, [r2, -sl, lsl #29]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2178155,15 +2178155,15 @@ │ │ │ │ blmi 2931fb8 <__bss_end__@@Base+0x1bc4f9c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r5, fp, r8, r4 │ │ │ │ rsceq r3, r4, r0, lsl #14 │ │ │ │ - rsbeq sp, r7, #248, 24 @ 0xf800 │ │ │ │ + rsbeq sp, r7, #8, 26 @ 0x200 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscne r4, r3, #610304 @ 0x95000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2178301,15 +2178301,15 @@ │ │ │ │ ldrtmi r8, [r5], #-1401 @ 0xfffffa87 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsr r6 │ │ │ │ rsceq r5, r4, r0, asr #17 │ │ │ │ - rsbeq sp, r7, #224, 24 @ 0xe000 │ │ │ │ + rsbeq sp, r7, #232, 24 @ 0xe800 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ @ instruction: 0x27a6f1b7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2178640,15 +2178640,15 @@ │ │ │ │ strcs r1, [ip, -r1, asr #9]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq lr, [sl, #-40] @ 0xffffffd8 │ │ │ │ rsceq r0, r3, r0, ror r7 │ │ │ │ - rsbeq lr, r2, #112, 16 @ 0x700000 │ │ │ │ + rsbeq lr, r2, #32, 18 @ 0x80000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdppl 6, 13, cr7, cr0, cr13, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2178936,15 +2178936,15 @@ │ │ │ │ teqvc r7, #331776 @ 0x51000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, asr #32 │ │ │ │ rsceq r4, r3, r0, asr r2 │ │ │ │ - rsbeq r0, r8, #240, 26 @ 0x3c00 │ │ │ │ + rsbeq r0, r8, #64, 28 @ 0x400 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ stclvc 6, cr13, [r8, #-568] @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2180086,15 +2180086,15 @@ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsr r6 │ │ │ │ rsceq lr, r4, r0, lsl #4 │ │ │ │ - rsbeq lr, r7, #96, 22 @ 0x18000 │ │ │ │ + rsbeq lr, r7, #184, 22 @ 0x2e000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlsdxne pc, lr, sp, sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2180258,15 +2180258,15 @@ │ │ │ │ cmpcs r0, r1, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsl r2 │ │ │ │ rsceq r6, r4, r0, lsl #17 │ │ │ │ - rsbeq ip, r7, #184, 24 @ 0xb800 │ │ │ │ + rsbeq ip, r7, #216, 24 @ 0xd800 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnne sp, #201326593 @ 0xc000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2180337,15 +2180337,15 @@ │ │ │ │ sbcscc pc, ip, #-1610612726 @ 0xa000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r7, fp, r8, r2 │ │ │ │ rsceq r4, r4, r8, lsr #22 │ │ │ │ - rsbeq ip, r7, #72, 16 @ 0x480000 │ │ │ │ + rsbeq ip, r7, #80, 16 @ 0x500000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subvc r1, r7, r6, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2180511,15 +2180511,15 @@ │ │ │ │ @ instruction: 0x43a108a9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsr ip │ │ │ │ rsceq ip, r4, r8, asr pc │ │ │ │ - rsbeq ip, r7, #248, 24 @ 0xf800 │ │ │ │ + rsbeq ip, r7, #32, 26 @ 0x800 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strcs fp, [r9, #2185] @ 0x889 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r3, fp, r8, lr │ │ │ │ @@ -2180609,15 +2180609,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, rrx │ │ │ │ smlaleq pc, r3, r8, r0 @ │ │ │ │ - rsbeq pc, r7, #216, 24 @ 0xd800 │ │ │ │ + rsbeq pc, r7, #224, 24 @ 0xe000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vstmiavc r4!, {s2-s134} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2180834,15 +2180834,15 @@ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 46168 @ 0xb458 │ │ │ │ rsceq r5, r3, r8, lsl #29 │ │ │ │ - rsbeq lr, r7, #72, 4 @ 0x80000004 │ │ │ │ + rsbeq lr, r7, #80, 4 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strcs r1, [r8, #3531] @ 0xdcb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, lsl #12 │ │ │ │ @@ -2181123,15 +2181123,15 @@ │ │ │ │ orrsvs r1, pc, #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r9, fp, r8, fp │ │ │ │ rsceq r4, r4, r0, asr #13 │ │ │ │ - rsbeq lr, r7, #16, 2 │ │ │ │ + rsbeq lr, r7, #24, 2 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibeq r7, {r1, r5, r6, r7, ip, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq fp, r8, asr ip │ │ │ │ @@ -2182532,15 +2182532,15 @@ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, asr #12 │ │ │ │ strdeq lr, [r3], #144 @ 0x90 @ │ │ │ │ - rsbeq pc, r7, #8, 14 @ 0x200000 │ │ │ │ + rsbeq pc, r7, #16, 14 @ 0x400000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrcs sl, r0, #42467328 @ 0x2880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r6, [fp, #-104] @ 0xffffff98 │ │ │ │ @@ -2183916,15 +2183916,15 @@ │ │ │ │ adcseq r3, r4, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r3, [sl, r0] │ │ │ │ @ instruction: 0x014bb998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - smlabteq r0, r0, pc, r3 @ │ │ │ │ + @ instruction: 0x01003fb8 │ │ │ │ smceq 8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ blmi 1a4d8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, sl, r8, lsl r0 │ │ │ │ @@ -2184006,15 +2184006,15 @@ │ │ │ │ rsbcc ip, r1, r5, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 47000 @ 0xb798 │ │ │ │ rsceq fp, r2, r8, asr r0 │ │ │ │ - rsbeq pc, r2, #56, 8 @ 0x38000000 │ │ │ │ + rsbeq pc, r2, #64, 8 @ 0x40000000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbeq r1!, {r2, r3, r4, r5, r6, r8, r9, fp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2184066,15 +2184066,15 @@ │ │ │ │ strbne r4, [sp, r9, lsr #25] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsr sl │ │ │ │ rsceq pc, r2, r8, lsr #31 │ │ │ │ - rsbeq lr, r2, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq lr, r2, #216, 8 @ 0xd8000000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x2e8d89d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2184146,15 +2184146,15 @@ │ │ │ │ stclvc 0, cr15, [r0], {170} @ 0xaa │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsr fp │ │ │ │ rsceq r1, r3, r8, lsl #7 │ │ │ │ - rsbeq pc, r2, #88, 14 @ 0x1600000 │ │ │ │ + rsbeq pc, r2, #104, 14 @ 0x1a00000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strmi r3, [r0, #1491] @ 0x5d3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2184246,15 +2184246,15 @@ │ │ │ │ ldcne 12, cr15, [pc], {167} @ 0xa7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 47048 @ 0xb7c8 │ │ │ │ rsceq r2, r3, r0, lsr #29 │ │ │ │ - rsbeq pc, r2, #152, 6 @ 0x60000002 │ │ │ │ + rsbeq pc, r2, #160, 6 @ 0x80000002 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcs r3, [pc, #-2526] @ 18a3b62 <__bss_end__@@Base+0xb36b46> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2184480,15 +2184480,15 @@ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, ror #10 │ │ │ │ rsceq sp, r3, r8, lsr #6 │ │ │ │ - rsbeq lr, r7, #96, 6 @ 0x80000001 │ │ │ │ + rsbeq lr, r7, #104, 6 @ 0xa0000001 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrne r9, [r1, #-3079]! @ 0xfffff3f9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r8, [fp, #-88] @ 0xffffffa8 │ │ │ │ @@ -2184883,15 +2184883,15 @@ │ │ │ │ ldccc 0, cr1, [r0], {124} @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r9, fp, r8, r5 │ │ │ │ rsceq r3, r4, r8, asr #23 │ │ │ │ - rsbeq lr, r7, #232, 28 @ 0xe80 │ │ │ │ + rsbeq lr, r7, #240, 28 @ 0xf00 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvs 0x0008b8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2184940,25 +2184940,25 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r8, r0, r0 │ │ │ │ orrmi lr, fp, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, lsr #4 │ │ │ │ + tsteq r0, r8, lsl r2 │ │ │ │ @ instruction: 0x014bbc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r8, r0, r0 │ │ │ │ addvs r1, fp, ip, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, lsl #6 │ │ │ │ + mrseq r5, LR_irq │ │ │ │ smlaltbeq fp, fp, r8, ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ldrmi r2, [r5, -r0, asr #14]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2185010,15 +2185010,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcpl 8, cr15, [r8], {98} @ 0x62 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq ip, lr, #216, 22 @ 0x36000 │ │ │ │ + rsbeq ip, lr, #208, 22 @ 0x34000 │ │ │ │ cmpeq fp, r8, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r8, r0, r0 │ │ │ │ mrcmi 2, 5, r0, cr6, cr5, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2185033,15 +2185033,15 @@ │ │ │ │ stcvc 0, cr1, [r7, #704] @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsr #26 │ │ │ │ rsceq r5, r4, r0, ror #25 │ │ │ │ - tsteq r0, r0, lsr pc │ │ │ │ + tsteq r0, r0, lsr #30 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bleq 884afc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2185203,15 +2185203,15 @@ │ │ │ │ stmdavs r1, {r0, r2, r9, sl, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsr sp │ │ │ │ rsceq fp, r6, r0, ror #18 │ │ │ │ - rsbeq r2, ip, #32, 10 @ 0x8000000 │ │ │ │ + rsbeq r2, ip, #24, 10 @ 0x6000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsccc r6, r5, #2539520 @ 0x26c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2185273,15 +2185273,15 @@ │ │ │ │ ldrtne sp, [lr], #-1203 @ 0xfffffb4d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014bbd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, r7, #56, 24 @ 0x3800 │ │ │ │ + rsbeq pc, r7, #48, 24 @ 0x3000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x03b6f3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2185303,25 +2185303,25 @@ │ │ │ │ bne fffad0bc <_edata@@Base+0xfa7ad0bc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq fp, fp, r8, sp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r9, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq r6, r9, #64, 8 @ 0x40000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdaeq fp!, {r0, r1, r8, r9, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [fp, #-216] @ 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, sl, #120, 2 │ │ │ │ + rsbeq lr, sl, #112, 2 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x26c77357 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2185393,45 +2185393,45 @@ │ │ │ │ stmdbpl r2, {r1, r3, r4, r8, sl, fp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, asr lr │ │ │ │ rsceq ip, r4, r0, asr r2 │ │ │ │ - @ instruction: 0x011814b0 │ │ │ │ + tsteq r8, r0, lsr #8 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x009c5513 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, ror #28 │ │ │ │ ldrdeq ip, [r4], #48 @ 0x30 @ │ │ │ │ - tsteq r8, r0, lsr #23 │ │ │ │ + @ instruction: 0x01182b98 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x07a0d2b9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 48104 @ 0xbbe8 │ │ │ │ rsceq fp, r6, r8, lsr #19 │ │ │ │ - rsbeq r2, ip, #96, 28 @ 0x600 │ │ │ │ + rsbeq r2, ip, #88, 28 @ 0x580 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tstvc r2, #257024 @ 0x3ec00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq fp, fp, r8, lr @ │ │ │ │ rsceq ip, r6, r0, ror #1 │ │ │ │ - rsbeq r2, sp, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq r2, sp, #128, 4 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strne r9, [r9, #-1263]! @ 0xfffffb11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2185443,15 +2185443,15 @@ │ │ │ │ svceq 0x00a2a26a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq fp, fp, r8, lr @ │ │ │ │ rsceq sp, r6, r0, lsr #19 │ │ │ │ - rsbeq ip, lr, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq ip, lr, #240, 8 @ 0xf0000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsceq r6, r5, #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2186063,15 +2186063,15 @@ │ │ │ │ adccs pc, pc, #9830400 @ 0x960000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq fp, [sl, #-248] @ 0xffffff08 │ │ │ │ rsceq r2, r5, r0, lsr sp │ │ │ │ - smlabteq r0, r8, r3, r7 │ │ │ │ + ldrdeq r7, [r0, -r0] │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldrbtcc r0, [fp], #-3348 @ 0xfffff2ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2186373,15 +2186373,15 @@ │ │ │ │ blcc 45cff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, asr fp │ │ │ │ rsceq r9, r5, r8, lsl ip │ │ │ │ - rsbeq sp, sl, #64, 10 @ 0x10000000 │ │ │ │ + rsbeq sp, sl, #72, 10 @ 0x12000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ usatcs pc, #17, r8, asr #17 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2186640,15 +2186640,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiapl fp, {r0, r1, r2, r3, r4, r5, r6, r9, sl, ip, sp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq r6, r8, sl, sl │ │ │ │ + ldrdeq sl, [r6, -r8] │ │ │ │ cmpeq fp, r8, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ldrbcs fp, [r8], #1698 @ 0x6a2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2186923,15 +2186923,15 @@ │ │ │ │ ldrbtcs pc, [r7], -r5, asr #10 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, r2, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq lr, r2, #168, 8 @ 0xa8000000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strmi r5, [r9], r1, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2187163,15 +2187163,15 @@ │ │ │ │ strdcs r6, [r1, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq lr, fp, r8, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, r2, #24, 28 @ 0x180 │ │ │ │ + rsbeq lr, r2, #144, 28 @ 0x900 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bicspl ip, lr, #790528 @ 0xc1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2187183,15 +2187183,15 @@ │ │ │ │ ldrbmi sl, [ip, #1359] @ 0x54f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq lr, [fp, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, r2, #176, 28 @ 0xb00 │ │ │ │ + rsbeq lr, r2, #192, 28 @ 0xc00 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcleq 1, cr8, [r2, #-592]! @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2187263,25 +2187263,25 @@ │ │ │ │ mrcpl 1, 0, r6, cr14, cr8, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, r2, #104, 2 │ │ │ │ + rsbeq pc, r2, #120, 2 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x032be607 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, r2, #200, 4 @ 0x8000000c │ │ │ │ + rsbeq pc, r2, #88, 6 @ 0x60000001 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movwne r7, #12073 @ 0x2f29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2187403,15 +2187403,15 @@ │ │ │ │ cmpmi r7, #49545216 @ 0x2f40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, lsl #8 │ │ │ │ rsceq r7, r4, r0, lsr r6 │ │ │ │ - smlatbeq sl, r8, sp, ip │ │ │ │ + @ instruction: 0x010acd98 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x377f92d1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2187742,25 +2187742,25 @@ │ │ │ │ sbcscs r9, sp, #19, 30 @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, asr #10 │ │ │ │ strdeq r8, [r8], #208 @ 0xd0 @ │ │ │ │ - rsbeq r0, r3, #24, 16 @ 0x180000 │ │ │ │ + rsbeq r0, r3, #40, 16 @ 0x280000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvc 1c13904 <__bss_end__@@Base+0xea68e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq fp, r8, asr r5 │ │ │ │ strdeq r4, [sl], #120 @ 0x78 @ │ │ │ │ - rsbeq r0, r3, #56, 16 @ 0x380000 │ │ │ │ + rsbeq r0, r3, #72, 16 @ 0x480000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mlami pc, fp, r7, r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2188357,25 +2188357,25 @@ │ │ │ │ ldmdbpl lr, {r1, r3, r4, r9, fp, sp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 48776 @ 0xbe88 │ │ │ │ rsceq sl, r9, r0, lsl #2 │ │ │ │ - rsbeq r0, r3, #96, 18 @ 0x180000 │ │ │ │ + rsbeq r0, r3, #104, 18 @ 0x1a0000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vldrmi d15, [r6, #-48] @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014be898 │ │ │ │ rsceq r1, fp, r0, ror sl │ │ │ │ - rsbeq r0, r3, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq r0, r3, #160, 18 @ 0x280000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcrmi 13, 4, r3, cr7, cr11, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2188467,15 +2188467,15 @@ │ │ │ │ stmdane r9!, {r0, r2, r6, sl, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq lr, fp, r8, r9 │ │ │ │ rsceq r8, r8, r8, lsr lr │ │ │ │ - rsbeq r0, r3, #248, 20 @ 0xf8000 │ │ │ │ + rsbeq r0, r3, #0, 22 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibpl r6!, {r1, r6, r8, r9, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2189246,15 +2189246,15 @@ │ │ │ │ mrceq 6, 0, r3, cr10, cr5, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r0, ip, r8, r1 │ │ │ │ smlaleq r7, r8, r0, r5 │ │ │ │ - rsbeq r1, r3, #72 @ 0x48 │ │ │ │ + rsbeq r1, r3, #80 @ 0x50 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x63b8eff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2189685,15 +2189685,15 @@ │ │ │ │ @ instruction: 0x470f29b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq fp, r8, lsl r0 @ p-variant is OBSOLETE │ │ │ │ smlaleq ip, r4, r0, sp │ │ │ │ - rsbeq lr, r2, #8, 14 @ 0x200000 │ │ │ │ + rsbeq lr, r2, #24, 14 @ 0x600000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpvc 12, 4, cr14, cr15, cr1, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2189764,15 +2189764,15 @@ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq fp, r8, asr #6 @ p-variant is OBSOLETE │ │ │ │ rsceq sp, r4, r8, lsr #10 │ │ │ │ - rsbeq pc, r7, #248, 26 @ 0x3e00 │ │ │ │ + rsbeq pc, r7, #8, 28 @ 0x80 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x7da2d975 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq pc, [fp, #-56] @ 0xffffffc8 │ │ │ │ @@ -2189932,15 +2189932,15 @@ │ │ │ │ svceq 0x00fa374d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq fp, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ rsceq pc, r4, r0, lsr #7 │ │ │ │ - rsbeq sp, r7, #176, 20 @ 0xb0000 │ │ │ │ + rsbeq sp, r7, #184, 20 @ 0xb8000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x2d44d9da │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq pc, [fp, #-120] @ 0xffffff88 @ │ │ │ │ @@ -2190505,15 +2190505,15 @@ │ │ │ │ bicseq sl, r2, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #10 │ │ │ │ rsceq ip, r4, r8, ror r1 │ │ │ │ - @ instruction: 0x011803b0 │ │ │ │ + tsteq r8, r0, ror r2 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscsvc sl, sp, #28573696 @ 0x1b40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2190712,15 +2190712,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smceq 8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ eorsmi r8, fp, r3, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r9, r8, lsl #24 │ │ │ │ + tsteq r9, r0, lsl #24 │ │ │ │ cmpeq ip, r8, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r8, r0, r0 │ │ │ │ svcpl 0x009fb4c1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2190755,15 +2190755,15 @@ │ │ │ │ ldrcc sl, [r8, -r2, lsl #16] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r2, ip, r8, r1 │ │ │ │ ldrdeq ip, [r4], #120 @ 0x78 @ │ │ │ │ - tsteq r9, r0, lsl r2 │ │ │ │ + tsteq r9, r8, ror #3 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvc 1f90eec <__bss_end__@@Base+0x1223ed0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2190985,15 +2190985,15 @@ │ │ │ │ bvs 21c2880 <__bss_end__@@Base+0x1455864> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq sp, r0, lsr #32 │ │ │ │ + @ instruction: 0x011d5fd0 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcmi 8, cr1, [r5], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2191065,35 +2191065,35 @@ │ │ │ │ ldrbvs sp, [r9, #-3819] @ 0xfffff115 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c2d98 │ │ │ │ ldrdeq sp, [r4], #56 @ 0x38 @ │ │ │ │ - @ instruction: 0x011ddfd0 │ │ │ │ + @ instruction: 0x011ddfb8 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvs r4, [ip, -r8, asr #20] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr lr │ │ │ │ rsceq sp, r4, r8, ror #5 │ │ │ │ - tsteq sp, r0, lsl r1 │ │ │ │ + ldrsheq ip, [sp, -r8] │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcreq 0, 1, fp, cr10, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 49928 @ 0xc308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, r1, #40, 30 @ 0xa0 │ │ │ │ + rsbeq lr, r1, #32, 30 @ 0x80 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blne 2b502c8 <__bss_end__@@Base+0x1de32ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2191215,15 +2191215,15 @@ │ │ │ │ ldclvs 5, cr0, [sl], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c3498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, sp, #64, 28 @ 0x400 │ │ │ │ + rsbeq r6, sp, #56, 28 @ 0x380 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvc 24160a4 <__bss_end__@@Base+0x16a9088> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2191385,15 +2191385,15 @@ │ │ │ │ eorcc r5, r6, #-1879048189 @ 0x90000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r3, ip, r8, sl │ │ │ │ rsceq lr, r5, r0, ror r9 │ │ │ │ - rsbeq sl, r5, #120, 24 @ 0x7800 │ │ │ │ + rsbeq sl, r5, #112, 24 @ 0x7000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mlascc r3, sl, r6, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2191405,295 +2191405,295 @@ │ │ │ │ stmdbne sl!, {r0, r2, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #24 │ │ │ │ rsceq lr, r5, r0, asr r5 │ │ │ │ - rsbeq sl, r5, #16, 18 @ 0x40000 │ │ │ │ + rsbeq sl, r5, #8, 18 @ 0x20000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqvs r0, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #24 │ │ │ │ rsceq lr, r5, r0, lsl #11 │ │ │ │ - rsbeq sl, r5, #32, 18 @ 0x80000 │ │ │ │ + rsbeq sl, r5, #24, 18 @ 0x60000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcvc 13, cr2, [r5, #472] @ 0x1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #24 │ │ │ │ smlaleq lr, r5, r8, r5 │ │ │ │ - rsbeq sl, r5, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq sl, r5, #40, 18 @ 0xa0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrpl r0, ip, #641728512 @ 0x26400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r3, ip, r8, ip │ │ │ │ rsceq lr, r5, r8, asr #11 │ │ │ │ - rsbeq sl, r5, #64, 18 @ 0x100000 │ │ │ │ + rsbeq sl, r5, #56, 18 @ 0xe0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcs d742e4 <__bss_end__@@Base+0x72c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r3, ip, r8, ip │ │ │ │ rsceq lr, r5, r0, ror #11 │ │ │ │ - rsbeq sl, r5, #80, 18 @ 0x140000 │ │ │ │ + rsbeq sl, r5, #72, 18 @ 0x120000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdapl r4, {r0, r2, r3, r5, r8, r9, sl, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r3, ip, r8, ip │ │ │ │ rsceq lr, r5, r0, lsl r6 │ │ │ │ - rsbeq sl, r5, #96, 18 @ 0x180000 │ │ │ │ + rsbeq sl, r5, #88, 18 @ 0x160000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcc r8, [r0, pc, lsl #15] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r3, ip, r8, ip │ │ │ │ rsceq lr, r5, r8, lsr #12 │ │ │ │ - rsbeq sl, r5, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq sl, r5, #104, 18 @ 0x1a0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclcc 8, cr10, [pc, #-616]! @ 18ab560 <__bss_end__@@Base+0xb3e544> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #26 │ │ │ │ rsceq lr, r5, r8, asr r6 │ │ │ │ - rsbeq sl, r5, #128, 18 @ 0x200000 │ │ │ │ + rsbeq sl, r5, #120, 18 @ 0x1e0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcc 383e3f0 <__bss_end__@@Base+0x2ad13d4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #26 │ │ │ │ rsceq lr, r5, r0, ror r6 │ │ │ │ - rsbeq sl, r5, #160, 18 @ 0x280000 │ │ │ │ + rsbeq sl, r5, #136, 18 @ 0x220000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stccs 3, cr0, [r3, #-288]! @ 0xfffffee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #26 │ │ │ │ rsceq lr, r5, r0, lsr #13 │ │ │ │ - rsbeq sl, r5, #208, 18 @ 0x340000 │ │ │ │ + rsbeq sl, r5, #184, 18 @ 0x2e0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addvs sl, sp, #191 @ 0xbf │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #26 │ │ │ │ strhteq lr, [r5], #104 @ 0x68 │ │ │ │ - rsbeq sl, r5, #224, 18 @ 0x380000 │ │ │ │ + rsbeq sl, r5, #216, 18 @ 0x360000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrvs r4, [ip, #805] @ 0x325 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r3, ip, r8, sp │ │ │ │ rsceq lr, r5, r8, ror #13 │ │ │ │ - rsbeq sl, r5, #240, 18 @ 0x3c0000 │ │ │ │ + rsbeq sl, r5, #232, 18 @ 0x3a0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbvc lr, [r0, #2295] @ 0x8f7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r3, ip, r8, sp │ │ │ │ rsceq lr, r5, r0, lsl #14 │ │ │ │ - rsbeq sl, r5, #0, 20 │ │ │ │ + rsbeq sl, r5, #248, 18 @ 0x3e0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x13b51a62 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r3, ip, r8, sp │ │ │ │ rsceq lr, r5, r0, lsr r7 │ │ │ │ - rsbeq sl, r5, #16, 20 @ 0x10000 │ │ │ │ + rsbeq sl, r5, #8, 20 @ 0x8000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andvs r4, r7, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r3, ip, r8, sp │ │ │ │ rsceq lr, r5, r8, asr #14 │ │ │ │ - rsbeq sl, r5, #32, 20 @ 0x20000 │ │ │ │ + rsbeq sl, r5, #24, 20 @ 0x18000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpeq 7, 2, cr4, cr4, cr12, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #28 │ │ │ │ rsceq lr, r5, r8, ror r7 │ │ │ │ - rsbeq sl, r5, #48, 20 @ 0x30000 │ │ │ │ + rsbeq sl, r5, #40, 20 @ 0x28000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subcc fp, r0, #17825792 @ 0x1100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #28 │ │ │ │ smlaleq lr, r5, r0, r7 │ │ │ │ - rsbeq sl, r5, #64, 20 @ 0x40000 │ │ │ │ + rsbeq sl, r5, #56, 20 @ 0x38000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpeq 12, 1, cr13, cr13, cr10, {1} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #28 │ │ │ │ rsceq lr, r5, r0, asr #15 │ │ │ │ - rsbeq sl, r5, #88, 20 @ 0x58000 │ │ │ │ + rsbeq sl, r5, #80, 20 @ 0x50000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcc r7, [sl, -r7, asr #11]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #28 │ │ │ │ ldrdeq lr, [r5], #120 @ 0x78 @ │ │ │ │ - rsbeq sl, r5, #112, 20 @ 0x70000 │ │ │ │ + rsbeq sl, r5, #104, 20 @ 0x68000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbeq r4!, {r1, r2, r3, r5, r7, sl, fp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r3, ip, r8, lr │ │ │ │ rsceq lr, r5, r8, lsl #16 │ │ │ │ - rsbeq sl, r5, #128, 20 @ 0x80000 │ │ │ │ + rsbeq sl, r5, #120, 20 @ 0x78000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscne r5, r4, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r3, ip, r8, lr │ │ │ │ rsceq lr, r5, r0, lsr #16 │ │ │ │ - rsbeq sl, r5, #144, 20 @ 0x90000 │ │ │ │ + rsbeq sl, r5, #136, 20 @ 0x88000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnvs r8, #134144 @ 0x20c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r3, ip, r8, lr │ │ │ │ rsceq lr, r5, r0, asr r8 │ │ │ │ - rsbeq sl, r5, #160, 20 @ 0xa0000 │ │ │ │ + rsbeq sl, r5, #152, 20 @ 0x98000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppvc sl, #16, 26 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r3, ip, r8, lr │ │ │ │ rsceq lr, r5, r8, ror #16 │ │ │ │ - rsbeq sl, r5, #184, 20 @ 0xb8000 │ │ │ │ + rsbeq sl, r5, #176, 20 @ 0xb0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvs 29b32fc <__bss_end__@@Base+0x1c462e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #30 │ │ │ │ smlaleq lr, r5, r8, r8 │ │ │ │ - rsbeq sl, r5, #200, 20 @ 0xc8000 │ │ │ │ + rsbeq sl, r5, #192, 20 @ 0xc0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vldmiavs r9, {s13-s224} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #30 │ │ │ │ strhteq lr, [r5], #128 @ 0x80 │ │ │ │ - rsbeq sl, r5, #216, 20 @ 0xd8000 │ │ │ │ + rsbeq sl, r5, #208, 20 @ 0xd0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbvs r4, [r3, #2504] @ 0x9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #30 │ │ │ │ rsceq lr, r5, r0, ror #17 │ │ │ │ - rsbeq sl, r5, #232, 20 @ 0xe8000 │ │ │ │ + rsbeq sl, r5, #224, 20 @ 0xe0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subvs r3, lr, #3136 @ 0xc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r3, ip, r8, pc @ │ │ │ │ strdeq lr, [r5], #136 @ 0x88 @ │ │ │ │ - rsbeq sl, r5, #248, 20 @ 0xf8000 │ │ │ │ + rsbeq sl, r5, #240, 20 @ 0xf0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bicmi ip, r7, #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r3, ip, r8, pc @ │ │ │ │ rsceq lr, r5, r8, lsr #18 │ │ │ │ - rsbeq sl, r5, #8, 22 @ 0x2000 │ │ │ │ + rsbeq sl, r5, #0, 22 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcrcc 7, 3, r2, cr0, cr3, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r3, ip, r8, pc @ │ │ │ │ rsceq lr, r5, r0, asr #18 │ │ │ │ - rsbeq sl, r5, #24, 22 @ 0x6000 │ │ │ │ + rsbeq sl, r5, #16, 22 @ 0x4000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r1, sl, r9, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2191742,15 +2191742,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r4, [ip, #-104] @ 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r2, #24 │ │ │ │ + rsbeq r0, r2, #16 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpvc 12, 7, cr0, cr11, cr14, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2191770,15 +2191770,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 50296 @ 0xc478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r2, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq r0, r2, #224, 22 @ 0x38000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorspl lr, r3, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2191980,15 +2191980,15 @@ │ │ │ │ vstrcc d2, [pc, #768] @ 18ac2c0 <__bss_end__@@Base+0xb3f2a4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c1598 │ │ │ │ rsceq r2, r5, r0, lsr r1 │ │ │ │ - rsbeq lr, r2, #40, 14 @ 0xa00000 │ │ │ │ + rsbeq lr, r2, #48, 14 @ 0xc00000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [pc], #3769 @ 18abfe8 <__bss_end__@@Base+0xb3efcc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2192575,15 +2192575,15 @@ │ │ │ │ strhtcs r6, [fp], #-154 @ 0xffffff66 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r4, [ip, #-200] @ 0xffffff38 │ │ │ │ rsceq r0, r5, r8, lsr #22 │ │ │ │ - rsbeq pc, r2, #144, 10 @ 0x24000000 │ │ │ │ + rsbeq pc, r2, #152, 10 @ 0x26000000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbne fp!, {r0, r1, r6, r7, sl, fp, sp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2192615,15 +2192615,15 @@ │ │ │ │ cdpne 4, 1, cr7, cr1, cr6, {4} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr sp │ │ │ │ smlaleq r0, r5, r0, ip │ │ │ │ - rsbeq pc, r2, #200, 6 @ 0x20000003 │ │ │ │ + rsbeq pc, r2, #240, 6 @ 0xc0000003 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smmlsrcs r1, pc, r1, fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2192815,15 +2192815,15 @@ │ │ │ │ stcvs 13, cr10, [sp], {149} @ 0x95 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r2, [ip, #-56] @ 0xffffffc8 │ │ │ │ rsceq lr, r3, r0, lsl r8 │ │ │ │ - rsbeq pc, r2, #72, 12 @ 0x4800000 │ │ │ │ + rsbeq pc, r2, #80, 12 @ 0x5000000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbpl r6, [sp, #-2284] @ 0xfffff714 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2192835,15 +2192835,15 @@ │ │ │ │ ldrbeq r0, [r2], #-2713 @ 0xfffff567 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r4 │ │ │ │ strdeq lr, [r3], #192 @ 0xc0 @ │ │ │ │ - rsbeq lr, r2, #96, 18 @ 0x180000 │ │ │ │ + rsbeq lr, r2, #120, 18 @ 0x1e0000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldccc 15, cr12, [r2, #-896] @ 0xfffffc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2193730,15 +2193730,15 @@ │ │ │ │ stclcs 14, cr11, [fp, #-700] @ 0xfffffd44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 50104 @ 0xc3b8 │ │ │ │ rsceq r3, r5, r0, lsr r3 │ │ │ │ - rsbeq ip, r7, #104, 28 @ 0x680 │ │ │ │ + rsbeq ip, r7, #128, 28 @ 0x800 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbmi pc, [r5], -r0, lsl #24 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2193820,15 +2193820,15 @@ │ │ │ │ ldrvs lr, [fp, -lr, ror #26] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 50424 @ 0xc4f8 │ │ │ │ smlaleq r1, r5, r8, r6 │ │ │ │ - rsbeq pc, r2, #72, 2 │ │ │ │ + rsbeq pc, r2, #88, 2 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcpl 8, 2, r2, cr11, cr7, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r0, lsr #18 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2193857,15 +2193857,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 50680 @ 0xc5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, r2, #128, 20 @ 0x80000 │ │ │ │ + rsbeq fp, r2, #120, 20 @ 0x78000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x4ec74bd3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2193885,15 +2193885,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, r2, #184, 8 @ 0xb8000000 │ │ │ │ + rsbeq ip, r2, #176, 8 @ 0xb0000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addvs sl, pc, #42240 @ 0xa500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r8, lsr #22 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2193922,15 +2193922,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sp, r2, #112, 2 │ │ │ │ + rsbeq sp, r2, #104, 2 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcc r6, [r8, pc, lsr #25] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2193950,15 +2193950,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r6, ip, r8, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sp, r2, #152, 22 @ 0x26000 │ │ │ │ + rsbeq sp, r2, #144, 22 @ 0x24000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blne cd0f7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r8, asr #23 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2193987,15 +2193987,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c6298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, r2, #80, 16 @ 0x500000 │ │ │ │ + rsbeq lr, r2, #72, 16 @ 0x480000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strmi r2, [pc, #-2407] @ 18ad751 <__bss_end__@@Base+0xb40735> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194015,15 +2194015,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, r2, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq pc, r2, #160, 4 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbvs r7, {r0, r4, r9, sl, fp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r8, lsl #17 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194034,15 +2194034,15 @@ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r6, ip, r8, r3 │ │ │ │ strhteq r3, [r5], #184 @ 0xb8 │ │ │ │ - rsbeq lr, r7, #192, 24 @ 0xc000 │ │ │ │ + rsbeq lr, r7, #200, 24 @ 0xc800 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcvs 3, cr4, [fp], {118} @ 0x76 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsr r4 │ │ │ │ @@ -2194052,15 +2194052,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, r2, #128, 30 @ 0x200 │ │ │ │ + rsbeq pc, r2, #120, 30 @ 0x1e0 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcs fffa08e4 <_edata@@Base+0xfa7a08e4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194080,15 +2194080,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r3, #136, 18 @ 0x220000 │ │ │ │ + rsbeq r0, r3, #128, 18 @ 0x200000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x06d32eb3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r0, lsr #23 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194117,25 +2194117,25 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c6698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, r3, #80, 12 @ 0x5000000 │ │ │ │ + rsbeq r1, r3, #72, 12 @ 0x4800000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdcs lr, [r4], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r6, [ip, #-104] @ 0xffffff98 │ │ │ │ rsceq r4, r5, r0, lsr r8 │ │ │ │ - rsbeq r0, r8, #24, 18 @ 0x60000 │ │ │ │ + rsbeq r0, r8, #32, 18 @ 0x80000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bmi 37d0f64 <__bss_end__@@Base+0x2a63f48> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, ror #14 │ │ │ │ @@ -2194145,15 +2194145,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, r3, #152 @ 0x98 │ │ │ │ + rsbeq r2, r3, #144 @ 0x90 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcleq 1, cr0, [ip], #-664 @ 0xfffffd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r0, ror #25 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194182,25 +2194182,25 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, r3, #80, 26 @ 0x1400 │ │ │ │ + rsbeq r2, r3, #56, 26 @ 0xe00 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcs r0, [r5, -sl, asr #10]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #16 │ │ │ │ smlaleq r4, r5, r8, pc @ │ │ │ │ - rsbeq r0, r8, #240, 16 @ 0xf00000 │ │ │ │ + rsbeq r0, r8, #248, 16 @ 0xf80000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclmi 8, cr6, [sp, #-572]! @ 0xfffffdc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [ip, #-136] @ 0xffffff78 │ │ │ │ @@ -2194210,15 +2194210,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r6, ip, r8, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, r3, #144, 14 @ 0x2400000 │ │ │ │ + rsbeq r3, r3, #136, 14 @ 0x2200000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bleq 3826d68 <__bss_end__@@Base+0x2ab9d4c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ ldrsbeq r8, [r3, #168] @ 0xa8 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194247,25 +2194247,25 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r6, [ip, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r4, r3, #72, 10 @ 0x12000000 │ │ │ │ + rsbeq r4, r3, #64, 10 @ 0x10000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbcc r4, r8, r2, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r6, [ip, #-152] @ 0xffffff68 │ │ │ │ rsceq r5, r5, r8, lsl #25 │ │ │ │ - rsbeq r0, r8, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq r0, r8, #216, 16 @ 0xd80000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bpl 24b685c <__bss_end__@@Base+0x1749840> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq r6, ip, r8, sl │ │ │ │ @@ -2194275,15 +2194275,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 50856 @ 0xc6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r4, r3, #120, 30 @ 0x1e0 │ │ │ │ + rsbeq r4, r3, #112, 30 @ 0x1c0 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x1c20aa74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r8, asr sp │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194312,15 +2194312,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r5, r3, #160, 24 @ 0xa000 │ │ │ │ + rsbeq r5, r3, #152, 24 @ 0x9800 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x00c6eef5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194340,15 +2194340,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r3, #152, 14 @ 0x2600000 │ │ │ │ + rsbeq r6, r3, #144, 14 @ 0x2400000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrpl r0, lr, #2146304 @ 0x20c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ ldrheq r8, [r3, #128] @ 0x80 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194377,15 +2194377,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r6, [ip, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r3, #0, 10 │ │ │ │ + rsbeq r7, r3, #248, 8 @ 0xf8000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmvc r7, {r0, r1, r2, r3, r5, r6, r8, sl, fp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194405,15 +2194405,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c6d98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r3, #48, 30 @ 0xc0 │ │ │ │ + rsbeq r7, r3, #40, 30 @ 0xa0 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrpl lr, [pc], #2585 @ 18ae7c0 <__bss_end__@@Base+0xb417a4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r0, lsl #22 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194442,15 +2194442,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r3, #8, 28 @ 0x80 │ │ │ │ + rsbeq r8, r3, #0, 28 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmvs fp, {r0, r2, r3, r4, r5, r7, r9, sl, sp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194470,15 +2194470,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r3, #248, 18 @ 0x3e0000 │ │ │ │ + rsbeq r9, r3, #240, 18 @ 0x3c0000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbmi r4, [r3], #459 @ 0x1cb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ ldrsheq r8, [r3, #176] @ 0xb0 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194507,15 +2194507,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, r3, #232 @ 0xe8 │ │ │ │ + rsbeq fp, r3, #224 @ 0xe0 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x004c083e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194535,15 +2194535,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r7, ip, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, r3, #232, 24 @ 0xe800 │ │ │ │ + rsbeq fp, r3, #224, 24 @ 0xe000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movwpl lr, #20296 @ 0x4f48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r0, ror #16 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194572,15 +2194572,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c7198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, r3, #8, 24 @ 0x800 │ │ │ │ + rsbeq ip, r3, #0, 24 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnne pc, #622592 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194600,15 +2194600,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sp, r3, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq sp, r3, #72, 14 @ 0x1200000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x0027ee50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ ldrheq r8, [r3, #200] @ 0xc8 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194637,15 +2194637,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r7, ip, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, r3, #168, 12 @ 0xa800000 │ │ │ │ + rsbeq lr, r3, #160, 12 @ 0xa000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccs 0x000bf85b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194665,15 +2194665,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, r3, #112, 4 │ │ │ │ + rsbeq pc, r3, #104, 4 @ 0x80000006 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movteq r1, #16173 @ 0x3f2d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r8, lsl #26 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194702,15 +2194702,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r4, #16, 4 │ │ │ │ + rsbeq r0, r4, #8, 4 @ 0x80000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpne r6, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194730,15 +2194730,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r7, ip, r8, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r4, #104, 30 @ 0x1a0 │ │ │ │ + rsbeq r0, r4, #96, 30 @ 0x180 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x001e7516 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r9, r3, r0, lsl r6 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194767,15 +2194767,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r7, [ip, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, r4, #184, 2 @ 0x2e │ │ │ │ + rsbeq r2, r4, #176, 2 @ 0x2c │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcs 20fdc0c <__bss_end__@@Base+0x1390bf0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194795,15 +2194795,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 51160 @ 0xc7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, r4, #104, 26 @ 0x1a00 │ │ │ │ + rsbeq r2, r4, #96, 26 @ 0x1800 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0669dcfb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ ldrheq r8, [r3, #160] @ 0xa0 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194832,15 +2194832,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, r4, #104, 28 @ 0x680 │ │ │ │ + rsbeq r3, r4, #96, 28 @ 0x600 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbtne ip, [pc], #-740 @ 18aeef0 <__bss_end__@@Base+0xb41ed4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194860,15 +2194860,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r4, r4, #104, 22 @ 0x1a000 │ │ │ │ + rsbeq r4, r4, #96, 22 @ 0x18000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdacc r7!, {r1, r4, r7, r8, sl, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r0, asr #19 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194897,15 +2194897,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r7, [ip, #-248] @ 0xffffff08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r5, r4, #192, 24 @ 0xc000 │ │ │ │ + rsbeq r5, r4, #184, 24 @ 0xb800 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00af110e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194925,15 +2194925,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ swpbeq r8, r8, [ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r4, #200, 20 @ 0xc8000 │ │ │ │ + rsbeq r6, r4, #184, 20 @ 0xb8000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvncs pc, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r0, lsl sl │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2194962,25 +2194962,25 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r4, #224, 18 @ 0x380000 │ │ │ │ + rsbeq r7, r4, #216, 18 @ 0x360000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpvc 5, 10, cr12, cr10, cr9, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r8, ip, r8, r1 │ │ │ │ rsceq sl, r5, r0, lsr #6 │ │ │ │ - rsbeq pc, r7, #48, 24 @ 0x3000 │ │ │ │ + rsbeq pc, r7, #64, 24 @ 0x4000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbtne sl, [r2], #2060 @ 0x80c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsr r2 │ │ │ │ @@ -2194990,15 +2194990,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r4, #208, 8 @ 0xd0000000 │ │ │ │ + rsbeq r8, r4, #192, 8 @ 0xc0000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscpl r2, r2, #-268435445 @ 0xf000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ @ instruction: 0x01d38c90 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2195027,15 +2195027,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r8, [ip, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r4, #208, 8 @ 0xd0000000 │ │ │ │ + rsbeq r9, r4, #200, 8 @ 0xc8000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcvs 3, 0, fp, cr1, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195055,15 +2195055,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r8, [ip, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, r4, #240, 30 @ 0x3c0 │ │ │ │ + rsbeq r9, r4, #232, 30 @ 0x3a0 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r5, r9, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ @ instruction: 0x01d38998 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2195092,15 +2195092,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r8, ip, r8, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r4, #224, 28 @ 0xe00 │ │ │ │ + rsbeq sl, r4, #216, 28 @ 0xd80 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strvc r5, [pc], -r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195120,15 +2195120,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, r4, #248, 20 @ 0xf8000 │ │ │ │ + rsbeq fp, r4, #240, 20 @ 0xf0000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bpl 2a9d00c <__bss_end__@@Base+0x1d2fff0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r0, asr #24 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2195157,15 +2195157,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, r4, #216, 18 @ 0x360000 │ │ │ │ + rsbeq ip, r4, #208, 18 @ 0x340000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x7192249e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195185,15 +2195185,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r8, [ip, #-104] @ 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sp, r4, #184, 10 @ 0x2e000000 │ │ │ │ + rsbeq sp, r4, #176, 10 @ 0x2c000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclpl 3, cr12, [sl, #928] @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r8, ror fp │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2195222,15 +2195222,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r8, ip, r8, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, r4, #128, 8 @ 0x80000000 │ │ │ │ + rsbeq lr, r4, #120, 8 @ 0x78000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmvc r8, {r1, r7, r8, r9, sl} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195250,15 +2195250,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, r4, #56 @ 0x38 │ │ │ │ + rsbeq pc, r4, #48 @ 0x30 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbpl lr, [r0], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r8, lsr sl │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2195287,15 +2195287,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c8998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, r4, #88, 30 @ 0x160 │ │ │ │ + rsbeq pc, r4, #80, 30 @ 0x140 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x0005737b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195315,15 +2195315,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r8, [ip, #-168] @ 0xffffff58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r5, #80, 22 @ 0x14000 │ │ │ │ + rsbeq r0, r5, #72, 22 @ 0x12000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movtpl r9, #54285 @ 0xd40d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r9, r3, r8, ror #11 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2195352,15 +2195352,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r8, ip, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, r5, #0, 20 │ │ │ │ + rsbeq r1, r5, #248, 18 @ 0x3e0000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcrpl 14, 4, r8, cr12, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195380,15 +2195380,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r8, ip, r8, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, r5, #32, 12 @ 0x2000000 │ │ │ │ + rsbeq r2, r5, #8, 12 @ 0x800000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcvc r6, r4, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r8, ror #24 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2195417,15 +2195417,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, r5, #240, 8 @ 0xf0000000 │ │ │ │ + rsbeq r3, r5, #232, 8 @ 0xe8000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x232b69f9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195445,15 +2195445,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r9, ip, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r4, r5, #200 @ 0xc8 │ │ │ │ + rsbeq r4, r5, #184 @ 0xb8 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00638e8f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195465,15 +2195465,15 @@ │ │ │ │ mvnscs ip, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, r5, #72, 16 @ 0x480000 │ │ │ │ + rsbeq lr, r5, #64, 16 @ 0x400000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsne pc, r9, #37632 @ 0x9300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195515,15 +2195515,15 @@ │ │ │ │ blcc 1dfe488 <__bss_end__@@Base+0x109146c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r9, ip, r8, r8 │ │ │ │ rsceq r3, r6, r0, asr r3 │ │ │ │ - rsbeq r8, r7, #56, 18 @ 0xe0000 │ │ │ │ + rsbeq r8, r7, #48, 18 @ 0xc0000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbcc r0, {r0, r2, r4, r5, r9, sl, fp, sp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195535,315 +2195535,315 @@ │ │ │ │ andsne r8, r9, sl, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr fp │ │ │ │ rsceq r3, r6, r8, rrx │ │ │ │ - rsbeq r8, r7, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq r8, r7, #240, 10 @ 0x3c000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvs 197a4d4 <__bss_end__@@Base+0xc0d4b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r9, ip, r8, fp │ │ │ │ rsceq r3, r6, r0, lsl #1 │ │ │ │ - rsbeq r8, r7, #8, 12 @ 0x800000 │ │ │ │ + rsbeq r8, r7, #0, 12 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrtvc r4, [r6], #1497 @ 0x5d9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r9, ip, r8, fp │ │ │ │ smlaleq r3, r6, r8, r0 │ │ │ │ - rsbeq r8, r7, #24, 12 @ 0x1800000 │ │ │ │ + rsbeq r8, r7, #16, 12 @ 0x1000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bpl 88afd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r9, [ip, #-184] @ 0xffffff48 │ │ │ │ strhteq r3, [r6], #0 │ │ │ │ - rsbeq r8, r7, #40, 12 @ 0x2800000 │ │ │ │ + rsbeq r8, r7, #32, 12 @ 0x2000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvncs r4, #303104 @ 0x4a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #24 │ │ │ │ rsceq r3, r6, r8, asr #1 │ │ │ │ - rsbeq r8, r7, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq r8, r7, #48, 12 @ 0x3000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnpl r7, r2, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr ip │ │ │ │ rsceq r3, r6, r0, ror #1 │ │ │ │ - rsbeq r8, r7, #72, 12 @ 0x4800000 │ │ │ │ + rsbeq r8, r7, #64, 12 @ 0x4000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpcc 15, 14, cr14, cr3, cr0, {1} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r9, ip, r8, ip │ │ │ │ strdeq r3, [r6], #8 @ │ │ │ │ - rsbeq r8, r7, #88, 12 @ 0x5800000 │ │ │ │ + rsbeq r8, r7, #80, 12 @ 0x5000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcc ip, [ip], #-53 @ 0xffffffcb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r9, [ip, #-200] @ 0xffffff38 │ │ │ │ rsceq r3, r6, r0, lsl r1 │ │ │ │ - rsbeq r8, r7, #104, 12 @ 0x6800000 │ │ │ │ + rsbeq r8, r7, #96, 12 @ 0x6000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movtcc r2, #54191 @ 0xd3af │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #26 │ │ │ │ rsceq r3, r6, r8, lsr #2 │ │ │ │ - rsbeq r8, r7, #120, 12 @ 0x7800000 │ │ │ │ + rsbeq r8, r7, #112, 12 @ 0x7000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcs r6, [r0], #-3047 @ 0xfffff419 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr sp │ │ │ │ rsceq r3, r6, r0, asr #2 │ │ │ │ - rsbeq r8, r7, #136, 12 @ 0x8800000 │ │ │ │ + rsbeq r8, r7, #128, 12 @ 0x8000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvs 861c50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 51672 @ 0xc9d8 │ │ │ │ rsceq r3, r6, r8, asr r1 │ │ │ │ - rsbeq r8, r7, #152, 12 @ 0x9800000 │ │ │ │ + rsbeq r8, r7, #144, 12 @ 0x9000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vstmiavs pc!, {d2-d6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r9, ip, r8, sp │ │ │ │ rsceq r3, r6, r0, ror r1 │ │ │ │ - rsbeq r8, r7, #168, 12 @ 0xa800000 │ │ │ │ + rsbeq r8, r7, #160, 12 @ 0xa000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclvc 0, cr8, [r3], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r9, [ip, #-216] @ 0xffffff28 │ │ │ │ rsceq r3, r6, r8, lsl #3 │ │ │ │ - rsbeq r8, r7, #184, 12 @ 0xb800000 │ │ │ │ + rsbeq r8, r7, #176, 12 @ 0xb000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bne ffa4c7bc <_edata@@Base+0xfa24c7bc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl lr │ │ │ │ rsceq r3, r6, r0, lsr #3 │ │ │ │ - rsbeq r8, r7, #200, 12 @ 0xc800000 │ │ │ │ + rsbeq r8, r7, #192, 12 @ 0xc000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvs 25bb81c <__bss_end__@@Base+0x184e800> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #28 │ │ │ │ strhteq r3, [r6], #24 │ │ │ │ - rsbeq r8, r7, #216, 12 @ 0xd800000 │ │ │ │ + rsbeq r8, r7, #208, 12 @ 0xd000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r2, [r7, -r3, asr #31] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 51688 @ 0xc9e8 │ │ │ │ ldrdeq r3, [r6], #16 @ │ │ │ │ - rsbeq r8, r7, #232, 12 @ 0xe800000 │ │ │ │ + rsbeq r8, r7, #224, 12 @ 0xe000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc 35a77f8 <__bss_end__@@Base+0x283a7dc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r9, ip, r8, lr │ │ │ │ rsceq r3, r6, r8, ror #3 │ │ │ │ - rsbeq r8, r7, #0, 14 │ │ │ │ + rsbeq r8, r7, #248, 12 @ 0xf800000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [lr, -r5, lsl #9]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r9, ip, r8, lr │ │ │ │ rsceq r3, r6, r0, lsl #4 │ │ │ │ - rsbeq r8, r7, #32, 14 @ 0x800000 │ │ │ │ + rsbeq r8, r7, #24, 14 @ 0x600000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpcc 13, 5, cr1, cr9, cr8, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r9, [ip, #-232] @ 0xffffff18 │ │ │ │ rsceq r3, r6, r8, lsl r2 │ │ │ │ - rsbeq r8, r7, #48, 14 @ 0xc00000 │ │ │ │ + rsbeq r8, r7, #40, 14 @ 0xa00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq lr, r7, r1, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #30 │ │ │ │ rsceq r3, r6, r0, lsr r2 │ │ │ │ - rsbeq r8, r7, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq r8, r7, #56, 14 @ 0xe00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blne e7dd4c <__bss_end__@@Base+0x110d30> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr pc │ │ │ │ rsceq r3, r6, r8, asr #4 │ │ │ │ - rsbeq r8, r7, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq r8, r7, #72, 14 @ 0x1200000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvs d68a78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r9, ip, r8, pc @ │ │ │ │ rsceq r3, r6, r0, ror #4 │ │ │ │ - rsbeq r8, r7, #96, 14 @ 0x1800000 │ │ │ │ + rsbeq r8, r7, #88, 14 @ 0x1600000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvc 33154ec <__bss_end__@@Base+0x25a84d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r9, ip, r8, pc @ │ │ │ │ rsceq r3, r6, r8, ror r2 │ │ │ │ - rsbeq r8, r7, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r8, r7, #104, 14 @ 0x1a00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsvs r7, r7, #136314880 @ 0x8200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r9, [ip, #-248] @ 0xffffff08 │ │ │ │ smlaleq r3, r6, r0, r2 │ │ │ │ - rsbeq r8, r7, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq r8, r7, #120, 14 @ 0x1e00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvs r0, [sl, #635]! @ 0x27b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r0 │ │ │ │ rsceq r3, r6, r8, lsr #5 │ │ │ │ - rsbeq r8, r7, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq r8, r7, #152, 14 @ 0x2600000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclvs 1, cr2, [r0], #412 @ 0x19c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq sl, ip, r8, r0 │ │ │ │ rsceq r3, r6, r0, asr #5 │ │ │ │ - rsbeq r8, r7, #176, 14 @ 0x2c00000 │ │ │ │ + rsbeq r8, r7, #168, 14 @ 0x2a00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvs 3805508 <__bss_end__@@Base+0x2a984ec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq sl, ip, r8, r0 │ │ │ │ ldrdeq r3, [r6], #40 @ 0x28 @ │ │ │ │ - rsbeq r8, r7, #192, 14 @ 0x3000000 │ │ │ │ + rsbeq r8, r7, #184, 14 @ 0x2e00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bmi 15da2a4 <__bss_end__@@Base+0x86d288> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r1 │ │ │ │ strdeq r3, [r6], #32 @ │ │ │ │ - rsbeq r8, r7, #208, 14 @ 0x3400000 │ │ │ │ + rsbeq r8, r7, #200, 14 @ 0x3200000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smmlacc r3, ip, pc, r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r1 │ │ │ │ rsceq r3, r6, r8, lsl #6 │ │ │ │ - rsbeq r8, r7, #224, 14 @ 0x3800000 │ │ │ │ + rsbeq r8, r7, #216, 14 @ 0x3600000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdaeq r9!, {r1, r2, r8, ip, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 51736 @ 0xca18 │ │ │ │ rsceq r3, r6, r0, lsr #6 │ │ │ │ - rsbeq r8, r7, #240, 14 @ 0x3c00000 │ │ │ │ + rsbeq r8, r7, #232, 14 @ 0x3a00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpne r0, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq sl, [ip, #-24] @ 0xffffffe8 │ │ │ │ rsceq r3, r6, r8, lsr r3 │ │ │ │ - rsbeq r8, r7, #0, 16 │ │ │ │ + rsbeq r8, r7, #248, 14 @ 0x3e00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcs r8, [r4, #267] @ 0x10b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195922,15 +2195922,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r7, #112, 10 @ 0x1c000000 │ │ │ │ + rsbeq r0, r7, #104, 10 @ 0x1a000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r8, -sp, lsr #9]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2195950,15 +2195950,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq ip, ip, r8, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r7, #152, 30 @ 0x260 │ │ │ │ + rsbeq r0, r7, #144, 30 @ 0x240 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcs 30cd0a4 <__bss_end__@@Base+0x2360088> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1 │ │ │ │ bicseq r8, r3, r8, lsl #21 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2195987,15 +2195987,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq ip, [ip, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, r7, #160, 24 @ 0xa000 │ │ │ │ + rsbeq r1, r7, #152, 24 @ 0x9800 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x31aca7ee │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196015,15 +2196015,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, r7, #200, 12 @ 0xc800000 │ │ │ │ + rsbeq r2, r7, #192, 12 @ 0xc000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclne 0, cr4, [r4, #608]! @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196124,35 +2196124,35 @@ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, r7, #88, 4 @ 0x80000005 │ │ │ │ + rsbeq fp, r7, #80, 4 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpvs 15, 12, cr11, cr2, cr8, {7} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 52536 @ 0xcd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, r7, #128, 6 │ │ │ │ + rsbeq fp, r7, #120, 6 @ 0xe0000001 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r5, sl, #10354688 @ 0x9e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014cd398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, r7, #136, 10 @ 0x22000000 │ │ │ │ + rsbeq fp, r7, #128, 10 @ 0x20000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcne 0x00b7365d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196172,15 +2196172,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq sp, ip, r8, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq fp, r7, #208, 22 @ 0x34000 │ │ │ │ + rsbeq fp, r7, #200, 22 @ 0x32000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcne 0x002b3733 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196200,45 +2196200,45 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, r7, #216, 12 @ 0xd800000 │ │ │ │ + rsbeq ip, r7, #208, 12 @ 0xd000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmncc r3, #69 @ 0x45 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq sp, ip, r8, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, r7, #24, 26 @ 0x600 │ │ │ │ + rsbeq ip, r7, #0, 26 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x002ec308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, r7, #120, 28 @ 0x780 │ │ │ │ + rsbeq ip, r7, #112, 28 @ 0x700 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnne r6, #2113929216 @ 0x7e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, r7, #144, 30 @ 0x240 │ │ │ │ + rsbeq ip, r7, #136, 30 @ 0x220 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x4e5b4abd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196258,15 +2196258,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq sp, ip, r8, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, r7, #160, 22 @ 0x28000 │ │ │ │ + rsbeq lr, r7, #104, 22 @ 0x1a000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrvs r6, [r6], r9, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq sp, [ip, #-72] @ 0xffffffb8 │ │ │ │ @@ -2196276,15 +2196276,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq sp, ip, r8, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, r7, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq pc, r7, #240, 10 @ 0x3c000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcc r1, [sl, -r9, asr #23]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196296,15 +2196296,15 @@ │ │ │ │ svcmi 0x002de691 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, r8, #56, 10 @ 0xe000000 │ │ │ │ + rsbeq r1, r8, #48, 10 @ 0xc000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc 2456cdc <__bss_end__@@Base+0x16e9cc0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196346,15 +2196346,15 @@ │ │ │ │ beq 1128b50 <__bss_end__@@Base+0x3bbb34> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r0, [sp, #-120] @ 0xffffff88 │ │ │ │ rsceq r7, r6, r0, asr r2 │ │ │ │ - rsbeq ip, r7, #176, 12 @ 0xb000000 │ │ │ │ + rsbeq ip, r7, #184, 12 @ 0xb800000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcscc sp, sp, r7, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196376,15 +2196376,15 @@ │ │ │ │ ldrbtmi r9, [r0], #1610 @ 0x64a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r0, [sp, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r9, #184, 26 @ 0x2e00 │ │ │ │ + rsbeq r7, r9, #176, 26 @ 0x2c00 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscscc lr, r3, sl, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196416,15 +2196416,15 @@ │ │ │ │ stmiavc r6!, {r3, r4, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r5, [ip, #-88] @ 0xffffffa8 │ │ │ │ ldrdeq r4, [r5], #40 @ 0x28 @ │ │ │ │ - rsbeq pc, r2, #208, 12 @ 0xd000000 │ │ │ │ + rsbeq pc, r2, #248, 12 @ 0xf800000 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x41a636e1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196796,15 +2196796,15 @@ │ │ │ │ strbcs r1, [sp], #-162 @ 0xffffff5e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsl #20 │ │ │ │ rsceq r9, r6, r8, lsr #20 │ │ │ │ - rsbeq ip, r7, #200, 12 @ 0xc800000 │ │ │ │ + rsbeq ip, r7, #240, 12 @ 0xf000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 8, 3, r2, cr1, cr3, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2196836,15 +2196836,15 @@ │ │ │ │ bvs 2fca7e8 <__bss_end__@@Base+0x225d7cc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, sl, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq pc, sl, #56, 14 @ 0xe00000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x1e5f190e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, fp, r8, lsl #1 │ │ │ │ @@ -2196915,15 +2196915,15 @@ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsl #14 │ │ │ │ strhteq fp, [r6], #136 @ 0x88 │ │ │ │ - rsbeq r0, ip, #232, 18 @ 0x3a0000 │ │ │ │ + rsbeq r0, ip, #224, 18 @ 0x380000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x21a18c48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2197135,15 +2197135,15 @@ │ │ │ │ @ instruction: 0x36da7538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, ror #18 │ │ │ │ rsceq ip, r6, r0, asr r0 │ │ │ │ - rsbeq r0, sp, #16, 26 @ 0x400 │ │ │ │ + rsbeq r0, sp, #8, 26 @ 0x200 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcscc r4, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, fp, r8, asr #8 │ │ │ │ @@ -2197175,35 +2197175,35 @@ │ │ │ │ ldmvs r6!, {r1, r5, r6, r7, sp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, asr #20 │ │ │ │ rsceq fp, r6, r8, ror #20 │ │ │ │ - rsbeq r4, ip, #88, 8 @ 0x58000000 │ │ │ │ + rsbeq r4, ip, #80, 8 @ 0x50000000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movtne sp, #44568 @ 0xae18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, asr sl │ │ │ │ strdeq fp, [r6], #144 @ 0x90 @ │ │ │ │ - rsbeq r3, ip, #96, 24 @ 0x6000 │ │ │ │ + rsbeq r3, ip, #88, 24 @ 0x5800 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbne r3, [fp], #-3458 @ 0xfffff27e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, ror #20 │ │ │ │ rsceq fp, r6, r0, lsr #23 │ │ │ │ - rsbeq r7, ip, #32, 30 @ 0x80 │ │ │ │ + rsbeq r7, ip, #24, 30 @ 0x60 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movweq r7, #26058 @ 0x65ca │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r1, fp, r8, lsr r5 │ │ │ │ @@ -2197883,15 +2197883,15 @@ │ │ │ │ lsrsmi r5, r7 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r0, [ip, #-120] @ 0xffffff88 │ │ │ │ rsceq r9, r9, r0, lsl #22 │ │ │ │ - rsbeq r1, r3, #104, 8 @ 0x68000000 │ │ │ │ + rsbeq r1, r3, #112, 8 @ 0x70000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibmi ip!, {r3, r5, r7, r8, r9, sl} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2198171,15 +2198171,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #16 │ │ │ │ strhteq r9, [r9], #72 @ 0x48 │ │ │ │ - rsbeq r1, r3, #128, 8 @ 0x80000000 │ │ │ │ + rsbeq r1, r3, #136, 8 @ 0x88000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvc 6a7ffc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2198251,25 +2198251,25 @@ │ │ │ │ mcrne 2, 7, r0, cr8, cr5, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c0898 │ │ │ │ rsceq r0, r9, r0, lsl r1 │ │ │ │ - rsbeq r1, r3, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq r1, r3, #8, 10 @ 0x2000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ubfxpl r2, r1, #9, #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r0, [ip, #-136] @ 0xffffff78 │ │ │ │ rsceq sp, r8, r8, asr #13 │ │ │ │ - rsbeq r1, r3, #24, 10 @ 0x6000000 │ │ │ │ + rsbeq r1, r3, #32, 10 @ 0x8000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcs r5, [sl, r0, asr #13]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2199191,15 +2199191,15 @@ │ │ │ │ ldmibne ip!, {r0, r2, r4, r6, r7, r8, r9, sl, fp, ip, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl fp │ │ │ │ rsceq r1, fp, r8, asr r7 │ │ │ │ - rsbeq r1, r3, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq r1, r3, #16, 14 @ 0x400000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcne 0x0016efe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2199351,25 +2199351,25 @@ │ │ │ │ ldrbvs ip, [sp, #2115] @ 0x843 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r0, [ip, #-184] @ 0xffffff48 │ │ │ │ rsceq pc, r8, r0, lsl #21 │ │ │ │ - rsbeq r1, r3, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq r1, r3, #88, 14 @ 0x1600000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strtcs r8, [sl], #397 @ 0x18d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r0, ip, r8, fp │ │ │ │ rsceq r6, sl, r8, lsr #12 │ │ │ │ - rsbeq r1, r3, #104, 14 @ 0x1a00000 │ │ │ │ + rsbeq r1, r3, #120, 14 @ 0x1e00000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrmi r9, [r6, #-340] @ 0xfffffeac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl r0 │ │ │ │ bicseq fp, r3, r8, ror #22 │ │ │ │ @ instruction: 0x010088b8 │ │ │ │ @@ -2199581,15 +2199581,15 @@ │ │ │ │ bcs f2933c <__bss_end__@@Base+0x1bc320> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 55032 @ 0xd6f8 │ │ │ │ strhteq ip, [r6], #48 @ 0x30 │ │ │ │ - rsbeq r7, sp, #184, 16 @ 0xb80000 │ │ │ │ + rsbeq r7, sp, #176, 16 @ 0xb00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x5054f997 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2199601,55 +2199601,55 @@ │ │ │ │ stmdbvc sp, {r3, r6, r9, ip, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r6, sp, r8, pc @ │ │ │ │ strdeq ip, [r6], #32 @ │ │ │ │ - rsbeq r7, sp, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq r7, sp, #72, 14 @ 0x1200000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvncc r3, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r6, [sp, #-248] @ 0xffffff08 │ │ │ │ rsceq ip, r6, r0, lsr #6 │ │ │ │ - rsbeq r7, sp, #96, 14 @ 0x1800000 │ │ │ │ + rsbeq r7, sp, #88, 14 @ 0x1600000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpvs 8, 4, cr7, cr3, cr1, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r6, [sp, #-248] @ 0xffffff08 │ │ │ │ rsceq ip, r6, r8, lsr r3 │ │ │ │ - rsbeq r7, sp, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r7, sp, #104, 14 @ 0x1a00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorpl r8, r7, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsl r0 │ │ │ │ rsceq ip, r6, r8, ror #6 │ │ │ │ - rsbeq r7, sp, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq r7, sp, #120, 14 @ 0x1e00000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclmi 12, cr3, [r4, #-276] @ 0xfffffeec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsr r0 │ │ │ │ rsceq ip, r6, r0, lsl #7 │ │ │ │ - rsbeq r7, sp, #144, 14 @ 0x2400000 │ │ │ │ + rsbeq r7, sp, #136, 14 @ 0x2200000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrne sp, [r7, #2042]! @ 0x7fa │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2200706,15 +2200706,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ldmdbeq sl!, {r0, r1, r2, r4, r5, fp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r4, lr, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq r4, lr, #216, 8 @ 0xd8000000 │ │ │ │ hvceq 55320 @ 0xd818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r8, r0, r0 │ │ │ │ stcne 0, cr4, [sp], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2201089,15 +2201089,15 @@ │ │ │ │ addcc sl, r7, fp, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r8, [sp, #-104] @ 0xffffff98 │ │ │ │ strdeq sp, [r6], #112 @ 0x70 @ │ │ │ │ - rsbeq r7, lr, #216, 26 @ 0x3600 │ │ │ │ + rsbeq r7, lr, #208, 26 @ 0x3400 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x1723c49b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2201309,15 +2201309,15 @@ │ │ │ │ svcvc 0x00ccdba4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r1, ip, r8, r4 │ │ │ │ rsceq r2, fp, r8, ror #10 │ │ │ │ - rsbeq r1, r3, #128, 22 @ 0x20000 │ │ │ │ + rsbeq r1, r3, #136, 22 @ 0x22000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ adcscc r1, r2, #16064 @ 0x3ec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2201469,15 +2201469,15 @@ │ │ │ │ strne r6, [r2, -ip, lsl #14] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #8 │ │ │ │ rsceq r9, r9, r8, lsr #11 │ │ │ │ - rsbeq r1, r3, #8, 24 @ 0x800 │ │ │ │ + rsbeq r1, r3, #144, 24 @ 0x9000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvs sl, [r9], #-3624 @ 0xfffff1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2201489,15 +2201489,15 @@ │ │ │ │ ldcpl 13, cr14, [fp], {124} @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r2, ip, r8, r4 │ │ │ │ rsceq sl, sl, r0, lsl #21 │ │ │ │ - rsbeq r1, r3, #176, 24 @ 0xb000 │ │ │ │ + rsbeq r1, r3, #192, 24 @ 0xc000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcmi 0x00b2b767 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2201649,15 +2201649,15 @@ │ │ │ │ stmdavs r4!, {r0, r1, r2, r6, r7, sl, sp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r8, sp, r8, sp │ │ │ │ strhteq sp, [r6], #152 @ 0x98 │ │ │ │ - rsbeq ip, lr, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq ip, lr, #152, 14 @ 0x2600000 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0ed38a9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbeq r0, [r4, #-3768]! @ 0xfffff148 │ │ │ │ @@ -2201806,15 +2201806,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smceq 8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ rsbeq r7, r0, #1982464 @ 0x1e4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r0, pc, #152, 10 @ 0x26000000 │ │ │ │ + rsbeq r0, pc, #112, 10 @ 0x1c000000 │ │ │ │ cmpeq sp, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, asr #32 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ldcpl 4, cr13, [r6, #520] @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2202919,15 +2202919,15 @@ │ │ │ │ ldrtmi r6, [lr], #-1001 @ 0xfffffc17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr pc │ │ │ │ smlaleq lr, r5, r8, lr │ │ │ │ - rsbeq r1, r3, #112, 28 @ 0x700 │ │ │ │ + rsbeq r1, r3, #128, 28 @ 0x800 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ strbtcs sp, [r9], -r0, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2202939,25 +2202939,25 @@ │ │ │ │ bcc 2929ecc <__bss_end__@@Base+0x1bbceb0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r3, [ip, #-248] @ 0xffffff08 │ │ │ │ rsceq r7, r8, r0, lsl #19 │ │ │ │ - rsbeq r1, r3, #160, 28 @ 0xa00 │ │ │ │ + rsbeq r1, r3, #168, 28 @ 0xa80 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrvs r4, [lr, r3, asr #13]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8 │ │ │ │ ldrdeq r7, [r4], #8 @ │ │ │ │ - rsbeq r1, r3, #184, 28 @ 0xb80 │ │ │ │ + rsbeq r1, r3, #192, 28 @ 0xc00 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiane r9!, {r4, r5, r9, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2202979,15 +2202979,15 @@ │ │ │ │ mrcne 2, 7, sl, cr7, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, rrx │ │ │ │ rsceq fp, sl, r8, asr sp │ │ │ │ - rsbeq r1, r3, #240, 28 @ 0xf00 │ │ │ │ + rsbeq r1, r3, #16, 30 @ 0x40 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ adcvs r5, r4, r8, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2203179,15 +2203179,15 @@ │ │ │ │ bleq 18927dc <__bss_end__@@Base+0xb257c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014ce798 │ │ │ │ rsceq ip, r8, r8, lsl #8 │ │ │ │ - rsbeq sl, r4, #184, 28 @ 0xb80 │ │ │ │ + rsbeq sl, r4, #192, 28 @ 0xc00 │ │ │ │ ldrdeq r0, [r0, #-96]! @ 0xffffffa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnsmi r2, #3702784 @ 0x388000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2203939,25 +2203939,25 @@ │ │ │ │ mrceq 13, 0, r2, cr9, cr5, {1} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r4 │ │ │ │ ldrdeq fp, [r5], #24 @ │ │ │ │ - rsbeq r2, r3, #112 @ 0x70 │ │ │ │ + rsbeq r2, r3, #120 @ 0x78 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ adcvs r7, r3, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #8 │ │ │ │ rsceq r2, fp, r8, lsr #15 │ │ │ │ - rsbeq r2, r3, #136 @ 0x88 │ │ │ │ + rsbeq r2, r3, #176 @ 0xb0 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bmi 1bf720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2204049,15 +2204049,15 @@ │ │ │ │ ldrbcs r6, [r6], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r4, [ip, #-72] @ 0xffffffb8 │ │ │ │ rsceq r8, r9, r8, lsr #4 │ │ │ │ - rsbeq r2, r3, #8, 4 @ 0x80000000 │ │ │ │ + rsbeq r2, r3, #16, 4 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x4c09cb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2204789,15 +2204789,15 @@ │ │ │ │ stcne 15, cr7, [r5], {189} @ 0xbd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r6, [ip, #-216] @ 0xffffff28 │ │ │ │ strhteq r7, [r9], #176 @ 0xb0 │ │ │ │ - @ instruction: 0x0109f6b0 │ │ │ │ + tstpeq r9, r0, lsl #18 @ p-variant is OBSOLETE │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnseq sp, #25165824 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2205019,15 +2205019,15 @@ │ │ │ │ teqvs r0, r1, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r8, [ip, #-24] @ 0xffffffe8 │ │ │ │ rsceq r7, r8, r8, asr #25 │ │ │ │ - rsbeq r2, r3, #104, 16 @ 0x680000 │ │ │ │ + rsbeq r2, r3, #112, 16 @ 0x700000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclcs 2, cr9, [r1, #-48]! @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2205089,15 +2205089,15 @@ │ │ │ │ rsbeq sp, sp, #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r8, [ip, #-72] @ 0xffffffb8 │ │ │ │ rsceq r2, fp, r8, ror r4 │ │ │ │ - rsbeq r2, r3, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq r2, r3, #88, 18 @ 0x160000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq ffb11978 <_edata@@Base+0xfa311978> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2205109,15 +2205109,15 @@ │ │ │ │ submi ip, r7, #153600 @ 0x25800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r8, ip, r8, r5 │ │ │ │ strdeq r8, [r9], #168 @ 0xa8 @ │ │ │ │ - rsbeq r2, r3, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq r2, r3, #136, 18 @ 0x220000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbpl sl, [sp, r5, lsr #1]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2205349,15 +2205349,15 @@ │ │ │ │ cmnvc fp, #-2147483585 @ 0x8000003f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #8 │ │ │ │ strhteq fp, [r8], #56 @ 0x38 │ │ │ │ - rsbeq r2, r3, #24, 22 @ 0x6000 │ │ │ │ + rsbeq r2, r3, #32, 22 @ 0x8000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmneq ip, #939524096 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2205379,15 +2205379,15 @@ │ │ │ │ @ instruction: 0x03aa121e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #8 │ │ │ │ strdeq sp, [r5], #32 @ │ │ │ │ - rsbeq r2, r3, #216, 22 @ 0x36000 │ │ │ │ + rsbeq r2, r3, #232, 22 @ 0x3a000 │ │ │ │ smceq 120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subspl lr, r4, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r9, fp, r8, lsr #11 │ │ │ │ @@ -2205439,15 +2205439,15 @@ │ │ │ │ blpl 2154aa4 <__bss_end__@@Base+0x13e7a88> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl fp │ │ │ │ strhteq r9, [r9], #216 @ 0xd8 │ │ │ │ - rsbeq r6, r3, #16, 4 │ │ │ │ + rsbeq r6, r3, #24, 4 @ 0x80000001 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrvs r6, [r0], #-3014 @ 0xfffff43a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2205529,15 +2205529,15 @@ │ │ │ │ @ instruction: 0x31bdba78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #28 │ │ │ │ rsceq pc, sl, r8, asr #11 │ │ │ │ - rsbeq r6, r3, #120, 6 @ 0xe0000001 │ │ │ │ + rsbeq r6, r3, #136, 6 @ 0x20000002 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcne 4, cr5, [lr], {67} @ 0x43 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2205849,25 +2205849,25 @@ │ │ │ │ strbpl r2, [fp], #-3902 @ 0xfffff0c2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq sl, ip, r8, r6 │ │ │ │ rsceq r1, r6, r8, asr r0 │ │ │ │ - rsbeq r6, r3, #16, 12 @ 0x1000000 │ │ │ │ + rsbeq r6, r3, #32, 12 @ 0x2000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strcs r2, [r5, #-3298] @ 0xfffff31e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq sl, [ip, #-104] @ 0xffffff98 │ │ │ │ smlaleq r4, r9, r0, r7 │ │ │ │ - rsbeq r6, r3, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq r6, r3, #88, 12 @ 0x5800000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbne r9, [r4, -r8, asr #31]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2206089,15 +2206089,15 @@ │ │ │ │ strbne sp, [ip], #-3634 @ 0xfffff1ce │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #8 │ │ │ │ rsceq r4, r5, r8, asr #22 │ │ │ │ - rsbeq r9, r4, #32, 20 @ 0x20000 │ │ │ │ + rsbeq r9, r4, #48, 20 @ 0x30000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x512a81b3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2206199,15 +2206199,15 @@ │ │ │ │ bicscs r2, r7, #-1073741765 @ 0xc000003b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 53064 @ 0xcf48 │ │ │ │ rsceq sp, sl, r0, ror #9 │ │ │ │ - rsbeq r3, r5, #160, 28 @ 0xa00 │ │ │ │ + rsbeq r3, r5, #176, 28 @ 0xb00 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, r6, pc, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2206379,15 +2206379,15 @@ │ │ │ │ bcc ffb766f4 <_edata@@Base+0xfa3766f4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq ip, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ rsceq r9, sl, r8, asr #17 │ │ │ │ - rsbeq lr, r5, #200 @ 0xc8 │ │ │ │ + rsbeq lr, r5, #224 @ 0xe0 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ adccc r5, sl, r8, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2206869,15 +2206869,15 @@ │ │ │ │ movtcc r8, #46133 @ 0xb435 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, ror #30 │ │ │ │ rsceq sp, r8, r0, lsr #15 │ │ │ │ - rsbeq sl, sl, #216, 16 @ 0xd80000 │ │ │ │ + rsbeq sl, sl, #232, 16 @ 0xe80000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strtne pc, [sl], sp, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2206889,15 +2206889,15 @@ │ │ │ │ strbpl r0, [fp, #3579]! @ 0xdfb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r0, sp, r8, pc @ │ │ │ │ strdeq r0, [r9], #224 @ 0xe0 @ │ │ │ │ - rsbeq sl, sl, #24, 18 @ 0x60000 │ │ │ │ + rsbeq sl, sl, #40, 18 @ 0xa0000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnmi r5, sp, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208159,15 +2208159,15 @@ │ │ │ │ ldrmi lr, [r7], ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r2, sp, r8, r1 │ │ │ │ rsceq pc, r5, r0, ror fp @ │ │ │ │ - rsbeq r1, sp, #200, 12 @ 0xc800000 │ │ │ │ + rsbeq r1, sp, #64, 18 @ 0x100000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldrpl r8, [r9, #-3894]! @ 0xfffff0ca │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208189,15 +2208189,15 @@ │ │ │ │ ldrbvs lr, [lr, #2915]! @ 0xb63 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r2, sp, r8, r1 │ │ │ │ rsceq pc, r5, r0, lsl #27 │ │ │ │ - rsbeq r1, sp, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq r1, sp, #144, 18 @ 0x240000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldmibeq r5, {r1, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208259,25 +2208259,25 @@ │ │ │ │ strne r1, [fp, #-1112]! @ 0xfffffba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 53800 @ 0xd228 │ │ │ │ rsceq lr, r8, r0, ror #29 │ │ │ │ - rsbeq r1, sp, #8, 20 @ 0x8000 │ │ │ │ + rsbeq r1, sp, #88, 20 @ 0x58000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ stcne 12, cr1, [ip], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r2, sp, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, sp, #104, 20 @ 0x68000 │ │ │ │ + rsbeq r1, sp, #72, 22 @ 0x12000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcc r8, [sl, #1908] @ 0x774 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208389,15 +2208389,15 @@ │ │ │ │ stmiacs r4, {r3, r5, r7, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r2, sp, r8, r3 │ │ │ │ rsceq lr, r5, r8, lsl #25 │ │ │ │ - rsbeq r1, sp, #80, 28 @ 0x500 │ │ │ │ + rsbeq r1, sp, #48, 30 @ 0xc0 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ strpl r2, [fp, -sl, lsl #23]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208409,15 +2208409,15 @@ │ │ │ │ @ instruction: 0x2d6a5903 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r2, [sp, #-56] @ 0xffffffc8 │ │ │ │ rsceq r8, r8, r0, asr #3 │ │ │ │ - rsbeq r1, sp, #96, 30 @ 0x180 │ │ │ │ + rsbeq r1, sp, #120, 30 @ 0x1e0 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ andvs lr, r3, r3, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208479,35 +2208479,35 @@ │ │ │ │ mrrcvs 7, 15, r1, r1, cr5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r2, sp, r8, r4 │ │ │ │ ldrdeq lr, [r5], #192 @ 0xc0 @ │ │ │ │ - rsbeq r2, sp, #0 │ │ │ │ + rsbeq r2, sp, #80 @ 0x50 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ rscseq r0, r1, r8, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r2, sp, r8, r4 │ │ │ │ rsceq r3, r8, r8, lsl r9 │ │ │ │ - rsbeq r2, sp, #96 @ 0x60 │ │ │ │ + rsbeq r2, sp, #216 @ 0xd8 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ umlalsne r7, fp, r3, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [sp, #-72] @ 0xffffffb8 │ │ │ │ rsceq r1, r5, r8, lsr #26 │ │ │ │ - rsbeq r2, sp, #232 @ 0xe8 │ │ │ │ + rsbeq r2, sp, #96, 2 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ rsbsne lr, r5, #-1073741808 @ 0xc0000010 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208569,15 +2208569,15 @@ │ │ │ │ @ instruction: 0x17ac60b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014d2598 │ │ │ │ strhteq r2, [r8], #80 @ 0x50 │ │ │ │ - rsbeq r2, sp, #232, 2 @ 0x3a │ │ │ │ + rsbeq r2, sp, #240, 2 @ 0x3c │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq 15736c4 <__bss_end__@@Base+0x8066a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208659,15 +2208659,15 @@ │ │ │ │ movwmi sl, #7966 @ 0x1f1e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, ror #12 │ │ │ │ rsceq r5, r5, r0, asr #30 │ │ │ │ - rsbeq r2, sp, #128, 4 │ │ │ │ + rsbeq r2, sp, #144, 4 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ @ instruction: 0x76694091 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208699,15 +2208699,15 @@ │ │ │ │ @ instruction: 0x609a64de │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r2, sp, r8, r6 │ │ │ │ rsceq ip, r9, r8, lsl #24 │ │ │ │ - rsbeq r2, sp, #184, 6 @ 0xe0000002 │ │ │ │ + rsbeq r2, sp, #48, 8 @ 0x30000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbpl r6, [r4, #-1220]! @ 0xfffffb3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208719,15 +2208719,15 @@ │ │ │ │ cmnvs r1, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsr r7 │ │ │ │ rsceq r2, r5, r0, lsl #29 │ │ │ │ - rsbeq r2, sp, #80, 8 @ 0x50000000 │ │ │ │ + rsbeq r2, sp, #104, 8 @ 0x68000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ svcvs 0x00ceda1d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208789,25 +2208789,25 @@ │ │ │ │ sbfxcc r8, sl, #0, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsr #16 │ │ │ │ rsceq pc, r5, r8, lsr #25 │ │ │ │ - rsbeq r2, sp, #240, 8 @ 0xf0000000 │ │ │ │ + rsbeq r2, sp, #64, 10 @ 0x10000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldrpl r8, [r9, #-3894]! @ 0xfffff0ca │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, asr r8 │ │ │ │ rsceq pc, r5, r8, asr r5 @ │ │ │ │ - rsbeq r2, sp, #80, 10 @ 0x14000000 │ │ │ │ + rsbeq r2, sp, #200, 10 @ 0x32000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ teqcc r1, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208829,15 +2208829,15 @@ │ │ │ │ cdppl 4, 3, cr9, cr12, cr4, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014d2898 │ │ │ │ rsceq r6, r5, r8, asr #21 │ │ │ │ - rsbeq r2, sp, #168, 12 @ 0xa800000 │ │ │ │ + rsbeq r2, sp, #176, 12 @ 0xb000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ strvs r2, [ip], #-421 @ 0xfffffe5b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208899,15 +2208899,15 @@ │ │ │ │ bleq ba5c94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsr r9 │ │ │ │ rsceq r6, r5, r0, ror #18 │ │ │ │ - rsbeq r2, sp, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r2, sp, #120, 14 @ 0x1e00000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ @ instruction: 0x46fecff2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2208979,15 +2208979,15 @@ │ │ │ │ ldrne lr, [r7, #2772]! @ 0xad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r2, sp, r8, sl │ │ │ │ rsceq pc, sl, r8, ror #1 │ │ │ │ - rsbeq r2, sp, #80, 18 @ 0x140000 │ │ │ │ + rsbeq r2, sp, #192, 18 @ 0x300000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbtcc r5, [r1], #-3151 @ 0xfffff3b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2209009,15 +2209009,15 @@ │ │ │ │ strbpl lr, [sp, #4042] @ 0xfca │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsl #12 │ │ │ │ rsceq pc, r5, r0, asr #10 │ │ │ │ - rsbeq r2, sp, #240, 18 @ 0x3c0000 │ │ │ │ + rsbeq r2, sp, #16, 20 @ 0x10000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ orrmi r3, sp, lr, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2209079,15 +2209079,15 @@ │ │ │ │ rsbspl r3, lr, #700416 @ 0xab000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r5, sp, r8, r8 │ │ │ │ rsceq r3, fp, r0, lsl #6 │ │ │ │ - rsbeq r2, sp, #136, 20 @ 0x88000 │ │ │ │ + rsbeq r2, sp, #216, 20 @ 0xd8000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ @ instruction: 0x01a741a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2209319,15 +2209319,15 @@ │ │ │ │ ldmmi r0, {r0, r1, r2, r3, r4, r5, r6, r7, fp, sp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r5, [sp, #-200] @ 0xffffff38 │ │ │ │ strhteq pc, [r5], #184 @ 0xb8 @ │ │ │ │ - rsbeq r3, sp, #104, 10 @ 0x1a000000 │ │ │ │ + rsbeq r3, sp, #112, 10 @ 0x1c000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ @ instruction: 0x3c156adb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2209399,15 +2209399,15 @@ │ │ │ │ mcrmi 4, 0, r1, cr9, cr1, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsr lr │ │ │ │ rsceq r4, r5, r8, asr sp │ │ │ │ - rsbeq r3, sp, #48, 12 @ 0x3000000 │ │ │ │ + rsbeq r3, sp, #56, 12 @ 0x3800000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ teqcc ip, sl, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2210319,15 +2210319,15 @@ │ │ │ │ bmi 37d1128 <__bss_end__@@Base+0x2a6410c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r7, [sp, #-56] @ 0xffffffc8 │ │ │ │ rsceq r6, r5, r0, ror #3 │ │ │ │ - rsbeq r3, sp, #88, 24 @ 0x5800 │ │ │ │ + rsbeq r3, sp, #104, 24 @ 0x6800 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ stmibvc r6, {r3, r4, r6, r8, fp, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2210369,15 +2210369,15 @@ │ │ │ │ blcc 171f988 <__bss_end__@@Base+0x9b296c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r7, [sp, #-88] @ 0xffffffa8 │ │ │ │ rsceq r4, r8, r8, asr #22 │ │ │ │ - rsbeq r3, sp, #184, 24 @ 0xb800 │ │ │ │ + rsbeq r3, sp, #216, 24 @ 0xd800 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ blcc 255c508 <__bss_end__@@Base+0x17ef4ec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2210399,15 +2210399,15 @@ │ │ │ │ ldrbtcc r5, [r5], r7, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r7, sp, r8, r7 │ │ │ │ rsceq r7, r8, r8, ror r2 │ │ │ │ - rsbeq r4, sp, #224, 2 @ 0x38 │ │ │ │ + rsbeq r4, sp, #232, 2 @ 0x3a │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bne ffb21088 <_edata@@Base+0xfa321088> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2210469,25 +2210469,25 @@ │ │ │ │ ldmdacs ip!, {r0, r1, r3, r4, r8, sl, fp, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r7, [sp, #-168] @ 0xffffff58 │ │ │ │ rsceq r6, r5, r0, lsl r2 │ │ │ │ - rsbeq r4, sp, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq r4, sp, #176, 4 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ blvc 2425b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsl #22 │ │ │ │ rsceq r3, r5, r0, asr #28 │ │ │ │ - rsbeq r4, sp, #216, 4 @ 0x8000000d │ │ │ │ + rsbeq r4, sp, #112, 6 @ 0xc0000001 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ subscc sp, r7, ip, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2210499,15 +2210499,15 @@ │ │ │ │ svcne 0x00e9823e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, asr #22 │ │ │ │ rsceq r6, r5, r0, lsl lr │ │ │ │ - rsbeq r4, sp, #144, 6 @ 0x40000002 │ │ │ │ + rsbeq r4, sp, #184, 6 @ 0xe0000002 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ bvc 1ded3bc <__bss_end__@@Base+0x10803a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2210579,25 +2210579,25 @@ │ │ │ │ svcpl 0x00f68c39 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r7, sp, r8, fp │ │ │ │ smlaleq r8, sl, r8, ip │ │ │ │ - rsbeq r4, sp, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq r4, sp, #128, 8 @ 0x80000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclne 12, cr1, [r1, #736]! @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r7, [sp, #-184] @ 0xffffff48 │ │ │ │ rsceq r3, r5, r8, asr #9 │ │ │ │ - rsbeq r4, sp, #144, 8 @ 0x90000000 │ │ │ │ + rsbeq r4, sp, #176, 8 @ 0xb0000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ldmdbcs r2!, {r1, r2, r3, r7, r8, r9, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2210619,15 +2210619,15 @@ │ │ │ │ ldmdaeq r3!, {r0, r3, r6, sl, fp, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsl ip │ │ │ │ ldrdeq r4, [r8], #112 @ 0x70 @ │ │ │ │ - rsbeq r4, sp, #56, 16 @ 0x380000 │ │ │ │ + rsbeq r4, sp, #64, 16 @ 0x400000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ cdppl 15, 11, cr10, cr8, cr7, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2210689,15 +2210689,15 @@ │ │ │ │ stmibvs r3!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, fp, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r8, [sp, #-8] │ │ │ │ rsceq r4, r9, r8, ror #7 │ │ │ │ - rsbeq r4, sp, #16, 18 @ 0x40000 │ │ │ │ + rsbeq r4, sp, #24, 18 @ 0x60000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbpl fp, {r0, r2, r3, r4, r5, r6, sl, fp, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2210779,15 +2210779,15 @@ │ │ │ │ bmi ffc01e78 <_edata@@Base+0xfa401e78> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq pc, [sp, #-216] @ 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r1, lr, #24, 28 @ 0x180 │ │ │ │ + rsbeq r1, lr, #32, 28 @ 0x200 │ │ │ │ smceq 120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscseq r5, r7, #231424 @ 0x38800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2212119,15 +2212119,15 @@ │ │ │ │ cdpvs 6, 0, cr15, cr8, cr0, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r8, [sp, #-40] @ 0xffffffd8 │ │ │ │ strdeq r3, [r5], #48 @ 0x30 @ │ │ │ │ - rsbeq r4, sp, #40, 20 @ 0x28000 │ │ │ │ + rsbeq r4, sp, #112, 20 @ 0x70000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ cmpvs sp, #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2212149,15 +2212149,15 @@ │ │ │ │ sbcvc fp, r7, lr, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsr r3 │ │ │ │ rsceq lr, r5, r8, asr #29 │ │ │ │ - rsbeq r4, sp, #224, 26 @ 0x3800 │ │ │ │ + rsbeq r4, sp, #232, 26 @ 0x3a00 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ stmdavs r3!, {r1, r2, r3, r4, r5, r7, fp, ip, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2215280,15 +2215280,15 @@ │ │ │ │ stcmi 13, cr1, [lr, #-520] @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq sl, sp, r8, r0 │ │ │ │ rsceq lr, r4, r8, lsr ip │ │ │ │ - rsbeq r8, sp, #24, 4 @ 0x80000001 │ │ │ │ + rsbeq r8, sp, #48, 4 │ │ │ │ cmneq r0, r0, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq 3256b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2218865,15 +2218865,15 @@ │ │ │ │ stcleq 7, cr15, [r2], #-280 @ 0xfffffee8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r6, lr, r8, r0 │ │ │ │ rsceq r7, r5, r0, asr #23 │ │ │ │ - rsbeq r3, r3, #200, 20 @ 0xc8000 │ │ │ │ + rsbeq r3, r3, #208, 20 @ 0xd0000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcs 6162e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2220373,15 +2220373,15 @@ │ │ │ │ strbtcc r9, [r9], #-359 @ 0xfffffe99 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r7, lr, r8, r8 │ │ │ │ rsceq r8, r9, r0, lsr pc │ │ │ │ - rsbeq r6, r3, #192, 14 @ 0x3000000 │ │ │ │ + rsbeq r6, r3, #80, 16 @ 0x500000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcs fp, [r5, #-2402]! @ 0xfffff69e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2223583,15 +2223583,15 @@ │ │ │ │ cdppl 14, 15, cr12, cr13, cr3, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq lr, r8, asr #26 │ │ │ │ strdeq r4, [sl], #0 @ │ │ │ │ - rsbseq pc, pc, #96, 30 @ 0x180 │ │ │ │ + rsbseq pc, pc, #104, 30 @ 0x1a0 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strpl fp, [fp], #1331 @ 0x533 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2223623,15 +2223623,15 @@ │ │ │ │ @ instruction: 0x0716e7f7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r8, lr, r8, sp │ │ │ │ rsceq r5, sl, r0, lsl #16 │ │ │ │ - rsbseq pc, pc, #192, 30 @ 0x300 │ │ │ │ + rsbseq pc, pc, #224, 30 @ 0x380 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbvc r6!, {r0, r2, r3, r4, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2223780,15 +2223780,15 @@ │ │ │ │ cdpcc 15, 3, cr13, cr3, cr5, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq fp, [sp, #-200] @ 0xffffff38 │ │ │ │ rsceq r6, r4, r8, lsl #13 │ │ │ │ - rsbeq pc, r7, #96, 16 @ 0x600000 │ │ │ │ + rsbeq pc, r7, #104, 16 @ 0x680000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbtpl fp, [fp], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sp, r8, asr #26 │ │ │ │ @@ -2223817,15 +2223817,15 @@ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq fp, sp, r8, sp │ │ │ │ rsceq r7, r4, r8, ror #23 │ │ │ │ - rsbeq pc, r7, #152, 22 @ 0x26000 │ │ │ │ + rsbeq pc, r7, #160, 22 @ 0x28000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x7689a4b3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sp, r8, lsl lr │ │ │ │ @@ -2223883,15 +2223883,15 @@ │ │ │ │ addpl r1, r9, r7, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r8, lr, r8, sp │ │ │ │ ldrdeq r9, [r5], #200 @ 0xc8 @ │ │ │ │ - tsteq r0, r0, lsr r6 │ │ │ │ + tsteq r0, r0, ror #12 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbvs r6, {r1, r3, r4, r5, r6, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2224033,15 +2224033,15 @@ │ │ │ │ rscsvc fp, r3, #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r8, [lr, #-232] @ 0xffffff18 │ │ │ │ rsceq r0, sl, r0, ror pc │ │ │ │ - tsteq r0, r8, ror r7 │ │ │ │ + smlabbeq r0, r8, r7, r0 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbpl r7, [r5, #63]! @ 0x3f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2226393,15 +2226393,15 @@ │ │ │ │ stmiacs lr, {r0, r2, r6, r7, r9, sl}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq lr, r8, lsl r7 │ │ │ │ rsceq r7, r8, r0, lsl #16 │ │ │ │ - rsbeq r8, r5, #200, 6 @ 0x20000003 │ │ │ │ + rsbeq r8, r5, #208, 6 @ 0x40000003 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addcc r0, r5, lr, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2233083,15 +2233083,15 @@ │ │ │ │ ldrbtcc fp, [r5], #3573 @ 0xdf5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 55992 @ 0xdab8 │ │ │ │ rsceq r2, r8, r0, lsr #4 │ │ │ │ - rsbeq r5, r4, #152, 14 @ 0x2600000 │ │ │ │ + rsbeq r5, r4, #32, 16 @ 0x200000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bmi 14503b4 <__bss_end__@@Base+0x6e3398> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2233443,15 +2233443,15 @@ │ │ │ │ blvs 3452c94 <__bss_end__@@Base+0x26e5c78> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ swpbeq ip, r8, [sp] │ │ │ │ ldrdeq r7, [r9], #120 @ 0x78 @ │ │ │ │ - rsbeq sp, r6, #56, 4 @ 0x80000003 │ │ │ │ + rsbeq sp, r6, #64, 4 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blne 20a99c8 <__bss_end__@@Base+0x133c9ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2234403,15 +2234403,15 @@ │ │ │ │ strbtpl r9, [r2], r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsr #32 │ │ │ │ rsceq sl, r8, r8, asr #25 │ │ │ │ - rsbeq sp, r6, #168, 16 @ 0xa80000 │ │ │ │ + rsbeq sp, r6, #176, 16 @ 0xb00000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcleq 8, cr11, [r3], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2235183,15 +2235183,15 @@ │ │ │ │ ldrmi sl, [r1, #-598]! @ 0xfffffdaa │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq pc, sp, r8, r0 @ │ │ │ │ rsceq r4, r8, r0, lsr #27 │ │ │ │ - rsbeq r2, r9, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq r2, r9, #80, 14 @ 0x1400000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrtne r2, [r1], #-253 @ 0xffffff03 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2242093,15 +2242093,15 @@ │ │ │ │ svcne 0x00caf75c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r7, lr, r8, r7 │ │ │ │ rsceq r0, r9, r8, lsr #11 │ │ │ │ - rsbeq r6, r9, #48 @ 0x30 │ │ │ │ + rsbeq r6, r9, #56 @ 0x38 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcmi 1, 4, r8, cr15, cr4, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2249193,15 +2249193,15 @@ │ │ │ │ strdeq r1, [sl], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, asr r1 │ │ │ │ rsceq r4, r9, r0, ror #20 │ │ │ │ - rsbeq r3, r3, #160, 22 @ 0x28000 │ │ │ │ + rsbeq r3, r3, #168, 22 @ 0x2a000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclne 3, cr10, [r8], {124} @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2249253,15 +2249253,15 @@ │ │ │ │ cmnvs sl, ip, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq fp, [sp, #-56] @ 0xffffffc8 │ │ │ │ smlaleq fp, sl, r8, ip │ │ │ │ - rsbeq r3, r3, #32, 24 @ 0x2000 │ │ │ │ + rsbeq r3, r3, #80, 24 @ 0x5000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcc lr, [sp, fp, lsr #22] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2249313,15 +2249313,15 @@ │ │ │ │ tstmi pc, r8, lsl r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014db498 │ │ │ │ rsceq pc, r4, r8, ror #22 │ │ │ │ - rsbeq r3, r3, #192, 24 @ 0xc000 │ │ │ │ + rsbeq r3, r3, #208, 24 @ 0xd000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibmi r9, {r1, r2, r3, r4, r5, r8, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2249633,15 +2249633,15 @@ │ │ │ │ strdcc r6, [r4, r1]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq fp, sp, r8, sl │ │ │ │ rsceq r3, sl, r8, ror #25 │ │ │ │ - rsbeq r3, r3, #8, 30 │ │ │ │ + rsbeq r3, r3, #16, 30 @ 0x40 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclvc 1, cr2, [sp, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2250133,15 +2250133,15 @@ │ │ │ │ svccs 0x00736dcd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, asr #30 │ │ │ │ strhteq ip, [r8], #160 @ 0xa0 │ │ │ │ - rsbeq r4, r3, #56, 6 @ 0xe0000000 │ │ │ │ + rsbeq r4, r3, #64, 6 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strpl r9, [r2, #1404] @ 0x57c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2250163,15 +2250163,15 @@ │ │ │ │ strbcc lr, [ip, #-3879]! @ 0xfffff0d9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsr #32 │ │ │ │ rsceq fp, sl, r8, lsr #26 │ │ │ │ - rsbeq r4, r3, #128, 6 │ │ │ │ + rsbeq r4, r3, #152, 6 @ 0x60000002 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsvc r4, ip, #45, 30 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2250353,25 +2250353,25 @@ │ │ │ │ strbmi pc, [r9], -r0, lsr #19 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq lr, sp, r8, sl │ │ │ │ strhteq r6, [sl], #104 @ 0x68 │ │ │ │ - rsbeq r4, r3, #32, 10 @ 0x8000000 │ │ │ │ + rsbeq r4, r3, #40, 10 @ 0xa000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibcs sp!, {r0, r2, r5, r6, r7, r9, ip, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014dea98 │ │ │ │ ldrdeq ip, [sl], #144 @ 0x90 @ │ │ │ │ - rsbeq r4, r3, #56, 10 @ 0xe000000 │ │ │ │ + rsbeq r4, r3, #96, 10 @ 0x18000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bvs 12464 <_mcleanup@plt-0x3621c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2250443,15 +2250443,15 @@ │ │ │ │ beq 2076f14 <__bss_end__@@Base+0x1309ef8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, lsr #24 │ │ │ │ rsceq ip, r7, r8, lsl #10 │ │ │ │ - rsbeq r4, r3, #168, 12 @ 0xa800000 │ │ │ │ + rsbeq r4, r3, #176, 12 @ 0xb000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdami r0, {r0, r4, r5, r7, r9, fp, ip, sp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2250643,15 +2250643,15 @@ │ │ │ │ strbmi ip, [r0, #-3081] @ 0xfffff3f7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq lr, [sp, #-216] @ 0xffffff28 │ │ │ │ strhteq r5, [r9], #88 @ 0x58 │ │ │ │ - rsbeq r4, r3, #248, 14 @ 0x3e00000 │ │ │ │ + rsbeq r4, r3, #0, 16 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ usada8eq sp, r2, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2250883,15 +2250883,15 @@ │ │ │ │ @ instruction: 0x47adc2b9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq sp, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ rsceq r0, r6, r8, ror #3 │ │ │ │ - rsbeq r0, r5, #96, 6 @ 0x80000001 │ │ │ │ + rsbeq r0, r5, #104, 6 @ 0xa0000001 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andhi r0, r0, r0 │ │ │ │ bmi 21c1ab0 <__bss_end__@@Base+0x1454a94> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2253373,15 +2253373,15 @@ │ │ │ │ svcpl 0x0078838d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq lr, r8, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, r7, #128, 26 @ 0x2000 │ │ │ │ + rsbeq pc, r7, #136, 26 @ 0x2200 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x572bb7fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2253483,15 +2253483,15 @@ │ │ │ │ cdpeq 7, 0, cr14, cr8, cr13, {7} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq lr, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r8, #144, 8 @ 0x90000000 │ │ │ │ + rsbeq r0, r8, #160, 8 @ 0xa0000000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcc lr, [r2], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2253533,25 +2253533,25 @@ │ │ │ │ bvc 28ad354 <__bss_end__@@Base+0x1b40338> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq lr, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r8, #72, 18 @ 0x120000 │ │ │ │ + rsbeq r0, r8, #88, 18 @ 0x160000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcne 0x00e9b46f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq lr, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r8, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq r0, r8, #128, 20 @ 0x80000 │ │ │ │ smultbeq r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strcs r4, [r9, #-871] @ 0xfffffc99 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2255053,15 +2255053,15 @@ │ │ │ │ ldrne r6, [r3, #1011] @ 0x3f3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq ip, [lr, #-72] @ 0xffffffb8 │ │ │ │ rsceq r2, r5, r0, asr #21 │ │ │ │ - rsbeq r0, r5, #224, 18 @ 0x380000 │ │ │ │ + rsbeq r0, r5, #240, 18 @ 0x3c0000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcs lr, [ip, #-2316] @ 0xfffff6f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2259263,15 +2259263,15 @@ │ │ │ │ stmpl sp, {r1, r3, r5, r6, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014ee698 │ │ │ │ rsceq sl, r8, r8, ror #30 │ │ │ │ - rsbeq r7, r3, #120, 6 @ 0xe0000001 │ │ │ │ + rsbeq r7, r3, #144, 6 @ 0x40000002 │ │ │ │ cmneq r0, r8, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bmi abe7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2259873,15 +2259873,15 @@ │ │ │ │ ldrbne r3, [pc, #-2363]! @ 18ee0ed <__bss_end__@@Base+0xb810d1> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq lr, r8, asr r1 @ p-variant is OBSOLETE │ │ │ │ rsceq r6, fp, r0, ror #21 │ │ │ │ - rsbeq r7, ip, #120, 6 @ 0xe0000001 │ │ │ │ + rsbeq r7, ip, #128, 6 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbeq r7, {r1, r5, r6, r8, r9, sl, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2260763,25 +2260763,25 @@ │ │ │ │ mrcmi 0, 7, fp, cr6, cr7, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq lr, r8, asr r8 @ p-variant is OBSOLETE │ │ │ │ rsceq r5, sl, r8, lsr r0 │ │ │ │ - rsbeq ip, lr, #112, 4 │ │ │ │ + rsbeq ip, lr, #152, 4 @ 0x80000009 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x26c2979b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq lr, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ rsceq sp, r8, r8, asr #16 │ │ │ │ - rsbeq ip, lr, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq ip, lr, #192, 6 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrrcvc 1, 10, sp, lr, cr5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2260843,15 +2260843,15 @@ │ │ │ │ stmibcs r2!, {r5, sl, fp, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq pc, [lr, #-136] @ 0xffffff78 │ │ │ │ strhteq fp, [sl], #144 @ 0x90 │ │ │ │ - rsbeq ip, lr, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq ip, lr, #80, 8 @ 0x50000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbvs r3, [r6], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2260933,15 +2260933,15 @@ │ │ │ │ stmiavs r5!, {r0, r1, r3, r4, r5, r6, r8, ip, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq lr, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ rsceq r6, sl, r0, asr #12 │ │ │ │ - rsbeq ip, lr, #240, 8 @ 0xf0000000 │ │ │ │ + rsbeq ip, lr, #0, 10 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x007f444b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2261033,15 +2261033,15 @@ │ │ │ │ stmdbvc r5, {r0, r6, r7, r8, sl, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq lr, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ rsceq r0, sl, r8, ror #28 │ │ │ │ - rsbeq ip, lr, #208, 12 @ 0xd000000 │ │ │ │ + rsbeq ip, lr, #232, 12 @ 0xe800000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmcc r5, {r1, r3, r4, r6, r8, sl, ip} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2261153,15 +2261153,15 @@ │ │ │ │ @ instruction: 0x3dfc2b5b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq pc, lr, r8, sl @ │ │ │ │ smlaleq r5, sl, r8, r3 │ │ │ │ - rsbeq ip, lr, #208, 14 @ 0x3400000 │ │ │ │ + rsbeq ip, lr, #32, 16 @ 0x200000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcs r4, [r8, #-1422] @ 0xfffffa72 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2263133,15 +2263133,15 @@ │ │ │ │ bvs 37774e0 <__bss_end__@@Base+0x2a0a4c4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r1, pc, r8, r6 @ │ │ │ │ rsceq r8, r5, r0, lsl r6 │ │ │ │ - rsbeq ip, r4, #128, 16 @ 0x800000 │ │ │ │ + rsbeq ip, r4, #160, 16 @ 0xa00000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnpl r0, #1140850688 @ 0x44000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2263973,15 +2263973,15 @@ │ │ │ │ tstvc r2, r5, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r1, pc, r8, fp @ │ │ │ │ rsceq r7, r5, r8, lsr #29 │ │ │ │ - rsbeq lr, r3, #48, 16 @ 0x300000 │ │ │ │ + rsbeq lr, r3, #56, 16 @ 0x380000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blmi 1b311b4 <__bss_end__@@Base+0xdc4198> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2265053,15 +2265053,15 @@ │ │ │ │ pkhtbvs sp, r6, r2, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r2, pc, r8, r2 @ │ │ │ │ strdeq ip, [r5], #240 @ 0xf0 @ │ │ │ │ - rsbeq sp, lr, #248 @ 0xf8 │ │ │ │ + rsbeq sp, lr, #208, 2 @ 0x34 │ │ │ │ smceq 120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r7], #3977 @ 0xf89 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2269591,15 +2269591,15 @@ │ │ │ │ blvc 9661bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq sp, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r2, [sl], #232 @ 0xe8 @ │ │ │ │ - rsbeq r8, r2, #40, 8 @ 0x28000000 │ │ │ │ + rsbeq r8, r2, #48, 8 @ 0x30000000 │ │ │ │ cmneq r0, r8, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbvc r6!, {r3, r7, r9, sl, fp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2269691,15 +2269691,15 @@ │ │ │ │ ldmcs fp!, {r2, r3, r4, r7, r9, sp, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r3, lr, r8, r7 │ │ │ │ rsceq r4, r5, r8, lsl #3 │ │ │ │ - rsbeq r2, r3, #128, 26 @ 0x2000 │ │ │ │ + rsbeq r2, r3, #16, 28 @ 0x100 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmeq r6, {r2, r3, r4, r7, r8, r9, ip, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2269791,15 +2269791,15 @@ │ │ │ │ @ instruction: 0x032f98fd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r3, [lr, #-248] @ 0xffffff08 │ │ │ │ rsceq r2, r8, r0, ror #29 │ │ │ │ - rsbeq r5, r3, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq r5, r3, #88, 14 @ 0x1600000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ fldmiaxeq r0, {d8} @ Deprecated │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2269851,15 +2269851,15 @@ │ │ │ │ stcne 1, cr7, [ip, #840]! @ 0x348 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq lr, r8, ror #2 │ │ │ │ strhteq r2, [sl], #240 @ 0xf0 │ │ │ │ - rsbeq r5, r3, #96, 16 @ 0x600000 │ │ │ │ + rsbeq r5, r3, #112, 16 @ 0x700000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x03b2b29d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2270031,35 +2270031,35 @@ │ │ │ │ mcrrmi 8, 7, r6, sl, cr11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r4, lr, r8, r4 │ │ │ │ ldrdeq pc, [r8], #8 @ │ │ │ │ - rsbeq r6, r3, #176, 16 @ 0xb00000 │ │ │ │ + rsbeq r6, r3, #192, 16 @ 0xc00000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbvs r8!, {r0, r1, r2, r5, r6, r7, r9, sl, ip, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r4, [lr, #-72] @ 0xffffffb8 │ │ │ │ rsceq pc, r8, r0, lsl lr @ │ │ │ │ - rsbeq r6, r3, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq r6, r3, #216, 16 @ 0xd80000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi r0, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r4, lr, r8, r4 │ │ │ │ strdeq sp, [r9], #64 @ 0x40 @ │ │ │ │ - rsbeq r6, r3, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq r6, r3, #0, 18 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnvc pc, sl, asr lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2270081,15 +2270081,15 @@ │ │ │ │ mcrne 1, 7, r9, cr6, cr2, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq lr, r8, lsl r5 │ │ │ │ rsceq pc, r4, r8, ror r7 @ │ │ │ │ - rsbeq r6, r3, #64, 18 @ 0x100000 │ │ │ │ + rsbeq r6, r3, #72, 18 @ 0x120000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq pc, [pc, r6, lsl #5] @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2270671,15 +2270671,15 @@ │ │ │ │ tstvs pc, r9, ror r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq lr, lr, r8, fp @ │ │ │ │ rsceq r6, r9, r8, lsl #18 │ │ │ │ - rsbeq r9, r5, #136, 8 @ 0x88000000 │ │ │ │ + rsbeq r9, r5, #216, 8 @ 0xd8000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqcs r2, r1, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2270861,15 +2270861,15 @@ │ │ │ │ ldrbne r1, [sl], #-305 @ 0xfffffecf │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, ror #12 │ │ │ │ rsceq r9, r5, r0, ror #3 │ │ │ │ - rsbeq r1, r7, #136, 14 @ 0x2200000 │ │ │ │ + rsbeq r1, r7, #144, 14 @ 0x2400000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcs 1d0cb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2270921,15 +2270921,15 @@ │ │ │ │ strbmi r5, [r0, #-2214] @ 0xfffff75a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, lsl #14 │ │ │ │ strhteq r0, [r9], #0 │ │ │ │ - rsbeq r1, r7, #16, 16 @ 0x100000 │ │ │ │ + rsbeq r1, r7, #200, 16 @ 0xc80000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibeq r2!, {r1, r2, r3, r4, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2270941,15 +2270941,15 @@ │ │ │ │ tstne r2, r2, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, lsr #14 │ │ │ │ rsceq pc, r8, r0, ror #15 │ │ │ │ - rsbeq r1, r7, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq r1, r7, #248, 16 @ 0xf80000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strne lr, [r1, #2510]! @ 0x9ce │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2271511,15 +2271511,15 @@ │ │ │ │ stmdami r7!, {r2, r3, r4, r5, r6, sl, ip, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r2, [pc, #-248] @ 18f9f24 <__bss_end__@@Base+0xb8cf08> │ │ │ │ rsceq lr, r4, r8, ror #27 │ │ │ │ - rsbeq r5, ip, #200, 28 @ 0xc80 │ │ │ │ + rsbeq r5, ip, #208, 28 @ 0xd00 │ │ │ │ cmneq r0, r0, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bmi 9c1434 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2276431,15 +2276431,15 @@ │ │ │ │ vstrne d29, [r4, #-212] @ 0xffffff2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, asr #28 │ │ │ │ rsceq r5, r9, r8, lsr #16 │ │ │ │ - rsbeq r2, r9, #240, 6 @ 0xc0000003 │ │ │ │ + rsbeq r2, r9, #24, 8 @ 0x18000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcne 0x008e308c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2281281,15 +2281281,15 @@ │ │ │ │ @ instruction: 0x466bcb9d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014cdf98 │ │ │ │ rsceq r3, r8, r8, asr #12 │ │ │ │ - @ instruction: 0x011e1698 │ │ │ │ + tsteq lr, r0, lsr #13 │ │ │ │ cmneq r0, r8, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strne r0, [r7, #3103] @ 0xc1f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2283879,15 +2283879,15 @@ │ │ │ │ ldrcs r8, [r7, #3585]! @ 0xe01 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r1, [pc, #-40] @ 190613c <__bss_end__@@Base+0xb99120> │ │ │ │ rsceq r9, sl, r0, asr r5 │ │ │ │ - rsbeq r5, r2, #136, 6 @ 0x20000002 │ │ │ │ + rsbeq r5, r2, #144, 6 @ 0x40000002 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq lr, [r5], #1063 @ 0x427 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2284159,15 +2284159,15 @@ │ │ │ │ mrrcvs 11, 15, r9, fp, cr3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, ror #6 │ │ │ │ strhteq r9, [sl], #80 @ 0x50 │ │ │ │ - rsbeq r5, r2, #88, 10 @ 0x16000000 │ │ │ │ + rsbeq r5, r2, #96, 10 @ 0x18000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcne 0x00b6b0cf │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2284459,15 +2284459,15 @@ │ │ │ │ sbcvs r4, r5, #576 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, ror #12 │ │ │ │ strhteq r2, [r8], #224 @ 0xe0 │ │ │ │ - rsbeq r6, r2, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq r6, r2, #0, 6 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcmi 3, cr14, [r8], {89} @ 0x59 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2284599,15 +2284599,15 @@ │ │ │ │ adcpl r8, pc, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, asr #16 │ │ │ │ rsceq sl, sl, r0, asr r7 │ │ │ │ - rsbeq r6, r2, #224, 6 @ 0x80000003 │ │ │ │ + rsbeq r6, r2, #232, 6 @ 0xa0000003 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x11a8e25c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2284879,15 +2284879,15 @@ │ │ │ │ svcvc 0x005b6909 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [pc, #-232] @ 190701c <__bss_end__@@Base+0xb9a000> │ │ │ │ rsceq fp, r9, r0, lsr r0 │ │ │ │ - rsbeq r6, r2, #208, 10 @ 0x34000000 │ │ │ │ + rsbeq r6, r2, #216, 10 @ 0x36000000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bicsvs fp, r6, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2284949,15 +2284949,15 @@ │ │ │ │ ldrvc r0, [r3, #1004]! @ 0x3ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, asr r1 @ │ │ │ │ rsceq r5, r8, r8, asr #5 │ │ │ │ - rsbeq r8, r3, #232, 30 @ 0x3a0 │ │ │ │ + rsbeq r8, r3, #240, 30 @ 0x3c0 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbne r2!, {r0, r5, r6, r8, sl} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2284989,25 +2284989,25 @@ │ │ │ │ ldmcs r3!, {r1, r5, sl}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, lsr fp @ │ │ │ │ rsceq sl, r9, r0, ror #26 │ │ │ │ - rsbeq sp, r3, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq sp, r3, #8, 12 @ 0x800000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcvc 8, cr13, [r6], {69} @ 0x45 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, asr #22 │ │ │ │ rsceq r0, fp, r8, ror r6 │ │ │ │ - rsbeq sp, r3, #24, 12 @ 0x1800000 │ │ │ │ + rsbeq sp, r3, #40, 12 @ 0x2800000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x51bd1af8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2285139,15 +2285139,15 @@ │ │ │ │ sbcsmi r9, lr, #229 @ 0xe5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014f3c98 │ │ │ │ rsceq r6, r8, r0, ror #9 │ │ │ │ - rsbeq sp, r3, #240, 14 @ 0x3c00000 │ │ │ │ + rsbeq sp, r3, #160, 16 @ 0xa00000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bne be34f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2285179,15 +2285179,15 @@ │ │ │ │ mvnsvc r0, #16896 @ 0x4200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r3, [pc, #-200] @ 19074ec <__bss_end__@@Base+0xb9a4d0> │ │ │ │ rsceq r5, r9, r8, ror #8 │ │ │ │ - rsbeq sp, r3, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq sp, r3, #232, 16 @ 0xe80000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcrpl 1, 6, r8, cr3, cr13, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2285229,25 +2285229,25 @@ │ │ │ │ blvs c596a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, asr lr @ │ │ │ │ rsceq r5, sl, r0, lsl r1 │ │ │ │ - rsbeq r5, r4, #200, 20 @ 0xc8000 │ │ │ │ + rsbeq r5, r4, #208, 20 @ 0xd0000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcrreq 8, 12, r0, r9, cr7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, ror #28 │ │ │ │ rsceq r5, sl, r0, asr #2 │ │ │ │ - rsbeq r5, r4, #224, 20 @ 0xe0000 │ │ │ │ + rsbeq r5, r4, #232, 20 @ 0xe8000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x071fc4bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2285279,15 +2285279,15 @@ │ │ │ │ andeq lr, ip, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r3, [pc, #-232] @ 190765c <__bss_end__@@Base+0xb9a640> │ │ │ │ strdeq lr, [r9], #0 @ │ │ │ │ - rsbeq r5, r4, #232, 28 @ 0xe80 │ │ │ │ + rsbeq r5, r4, #0, 30 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdppl 12, 10, cr12, cr5, cr2, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2287143,25 +2287143,25 @@ │ │ │ │ rsceq r3, r2, #21248 @ 0x5300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsheq r8, [r1, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r8, r5, #152, 26 @ 0x2600 │ │ │ │ + rsbeq r8, r5, #192, 26 @ 0x3000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpmi 12, 15, cr14, cr14, cr11, {4} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, r5, #88, 20 @ 0x58000 │ │ │ │ + rsbeq ip, r5, #96, 20 @ 0x60000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdavc r2, {r2, r6, r7, r9, sl, ip, sp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2295177,15 +2295177,15 @@ │ │ │ │ ldmibcc r3, {r0, r2, r6, r7, r9, fp, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsheq r1, [r1, #-8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq r6, r0, lsr #28 │ │ │ │ + tsteq r6, r8, lsr #28 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpcc 4, 8, cr7, cr4, cr14, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2299704,15 +2299704,15 @@ │ │ │ │ strtvs lr, [r8], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, r8, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - smlabbeq fp, r8, r3, r5 │ │ │ │ + ldrdeq r5, [fp, -r0] │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpvc 14, 13, cr0, cr8, cr8, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2299874,15 +2299874,15 @@ │ │ │ │ streq r0, [r8, -r5, lsr #8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 62712 @ 0xf4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - tsteq sp, r0, lsl sl │ │ │ │ + tsteq sp, r8, lsl sl │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvs 2496538 <__bss_end__@@Base+0x172951c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2300174,15 +2300174,15 @@ │ │ │ │ orrsvc r3, r9, #724 @ 0x2d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq ip, pc, r8, lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, r2, #128, 20 @ 0x80000 │ │ │ │ + rsbeq r2, r2, #136, 20 @ 0x88000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbvs r9!, {r0, r5, r8, r9, sl, fp, ip, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2300384,25 +2300384,25 @@ │ │ │ │ ldrdvc r4, [pc, #86] @ 1916466 <__bss_end__@@Base+0xba944a> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014fef98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sl, r5, #88, 2 │ │ │ │ + rsbeq sl, r5, #168, 2 @ 0x2a │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcmi 13, cr12, [r6, #916] @ 0x394 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq pc, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sp, r5, #24, 2 │ │ │ │ + rsbeq sp, r5, #128, 2 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcs sp, [r9, r5, lsr #18]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2300904,15 +2300904,15 @@ │ │ │ │ strmi r6, [r7], -fp, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01508198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sp, sp, #72, 14 @ 0x1200000 │ │ │ │ + rsbeq sp, sp, #80, 14 @ 0x1400000 │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r8, r0, r0 │ │ │ │ @ instruction: 0x37d72a36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2301612,15 +2301612,15 @@ │ │ │ │ bne 22206b4 <__bss_end__@@Base+0x14b3698> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbeq r0, [r0, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r7, #72, 10 @ 0x12000000 │ │ │ │ + rsbeq r0, r7, #80, 10 @ 0x14000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbcc r2!, {r4, r5, r6, r7, r9, ip, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2301832,25 +2301832,25 @@ │ │ │ │ beq ffd367c8 <_edata@@Base+0xfa5367c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrheq r1, [r0, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r5, r9, #32, 18 @ 0x80000 │ │ │ │ + rsbeq r5, r9, #240, 18 @ 0x3c0000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcpl 7, cr14, [r6], {183} @ 0xb7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r7, r9, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq r7, r9, #80, 8 @ 0x50000000 │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x36e9f377 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2317371,15 +2317371,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r8, r0, r0 │ │ │ │ stclvs 8, cr3, [r8, #892] @ 0x37c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sp, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq sl, sp, #128, 18 @ 0x200000 │ │ │ │ cmpeq r5, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmneq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stceq 7, cr13, [r4], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2441862,15 +2441862,15 @@ │ │ │ │ sbcseq lr, r6, #88, 12 @ 0x5800000 │ │ │ │ rsbeq r6, r0, #200, 16 @ 0xc80000 │ │ │ │ asreq r1, r8, #5 │ │ │ │ smlaltteq r5, sp, r8, sp │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabbeq r0, r8, sl, r2 │ │ │ │ + smlabbeq r0, r0, sl, r2 │ │ │ │ cmpeq fp, r8, lsr r4 │ │ │ │ smlaltteq fp, fp, r8, r4 @ │ │ │ │ orreq r4, r1, r8, asr r0 │ │ │ │ hvceq 47992 @ 0xbb78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ asreq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2441894,15 +2441894,15 @@ │ │ │ │ cmpeq r5, r8, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r5, r8, ror #13 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - strdeq r2, [r0, -r8] │ │ │ │ + strdeq r2, [r0, -r0] │ │ │ │ cmpeq fp, r8, lsr r4 │ │ │ │ smlaltteq fp, fp, r8, r4 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq fp, fp, r8, r7 @ │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2442022,23 +2442022,23 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r5, r8, ror r5 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq pc, lr, #176, 26 @ 0x2c00 │ │ │ │ + rsbeq pc, lr, #152, 26 @ 0x2600 │ │ │ │ cmpeq sp, r8, lsl #2 │ │ │ │ cmpeq sp, r8, lsl r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 55576 @ 0xd918 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq pc, lr, #104, 8 @ 0x68000000 │ │ │ │ + rsbeq pc, lr, #96, 8 @ 0x60000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r4, r1, r8, asr r0 │ │ │ │ strheq sp, [sp, #-8] │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2443086,15 +2443086,15 @@ │ │ │ │ ldrsbeq r4, [r5, #-216] @ 0xffffff28 │ │ │ │ cmpeq r5, r8, ror #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r5, r8, lsr lr │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, r7, #80, 22 @ 0x14000 │ │ │ │ + rsbeq r5, r7, #104, 22 @ 0x1a000 │ │ │ │ @ instruction: 0x01513498 │ │ │ │ cmpeq r1, r8, lsr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r1, r8, asr r9 │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ adceq sp, ip, #168, 16 @ 0xa80000 │ │ │ │ andeq r7, r0, r3, ror r7 │ │ │ │ @@ -2443718,15 +2443718,15 @@ │ │ │ │ adcseq r6, fp, #8, 22 @ 0x2000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ asreq r2, r8, #31 │ │ │ │ cmpeq r3, r8, ror #8 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sl, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq sl, sl, #216, 20 @ 0xd8000 │ │ │ │ ldrsheq r9, [r1, #-24] @ 0xffffffe8 │ │ │ │ cmpeq r1, r8, lsl #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq r1, r8, ror #4 │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ adceq r5, sp, #32 │ │ │ │ andeq r1, r1, r0, lsr r3 │ │ │ │ @@ -2445264,15 +2445264,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0151b298 │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ adceq r7, r1, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r7, lsl r8 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ adceq r8, r1, #120 @ 0x78 │ │ │ │ - rsbeq r2, ip, #88, 28 @ 0x580 │ │ │ │ + rsbeq r2, ip, #104, 28 @ 0x680 │ │ │ │ lsleq r4, r8, #16 │ │ │ │ ldrheq sp, [r1, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ roreq r4, r8, #16 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2912706,15 +2912706,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq lr, r7, #136, 12 @ 0x8800000 │ │ │ │ + rsbeq lr, r7, #0, 14 │ │ │ │ rsbeq r1, r3, #40, 18 @ 0xa0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2916738,15 +2916738,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, ip, #24, 14 @ 0x600000 │ │ │ │ + rsbeq r1, ip, #32, 14 @ 0x800000 │ │ │ │ rsbeq fp, sl, #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2924639,167 +2924639,167 @@ │ │ │ │ stclvs 4, cr7, [r5, #-460]! @ 0xfffffe34 │ │ │ │ cdpvc 14, 5, cr7, cr3, cr0, {1} │ │ │ │ strtvs r5, [r0], -r0, asr #22 │ │ │ │ @ instruction: 0x5320726f │ │ │ │ streq r5, [lr, #-3454]! @ 0xfffff282 │ │ │ │ svcmi 0x004c422c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, r7, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq lr, r7, #240, 16 @ 0xf00000 │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r8, r7, #80, 30 @ 0x140 │ │ │ │ + rsbeq r8, r7, #72, 30 @ 0x120 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r8, r7, #88, 30 @ 0x160 │ │ │ │ + rsbeq r8, r7, #80, 30 @ 0x140 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq ip, [ip, #-248] @ 0xffffff08 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ @ instruction: 0x0147dd98 │ │ │ │ smlalbteq sp, ip, r8, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r4, r6, r8, lsl #10 │ │ │ │ - rsbeq lr, r7, #232, 18 @ 0x3a0000 │ │ │ │ - rsbeq lr, r7, #216, 16 @ 0xd80000 │ │ │ │ + rsbeq lr, r7, #208, 18 @ 0x340000 │ │ │ │ + rsbeq lr, r7, #208, 16 @ 0xd00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaleq r4, r6, r8, r5 │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ strheq sp, [ip, #-8] │ │ │ │ stccs 15, cr0, [r5], {6} │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ hvceq 52632 @ 0xcd98 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq lr, r7, #152, 24 @ 0x9800 │ │ │ │ - rsbeq lr, r7, #200, 24 @ 0xc800 │ │ │ │ + rsbeq lr, r7, #144, 24 @ 0x9000 │ │ │ │ + rsbeq lr, r7, #192, 24 @ 0xc000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq sp, ip, r8, r9 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ andspl r0, r0, ip, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, r7, #240, 28 @ 0xf00 │ │ │ │ + rsbeq lr, r7, #232, 28 @ 0xe80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r5, [sl, r8] │ │ │ │ - rsbeq lr, r7, #120, 24 @ 0x7800 │ │ │ │ + rsbeq lr, r7, #112, 24 @ 0x7000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ strdeq sp, [ip, #-136] @ 0xffffff78 │ │ │ │ - rsbeq pc, r7, #16, 2 │ │ │ │ + rsbeq pc, r7, #8, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlsldmi r4, lr, r2, r9 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq lr, r7, #0, 14 │ │ │ │ rsbeq lr, r7, #248, 12 @ 0xf800000 │ │ │ │ rsbeq lr, r7, #240, 12 @ 0xf000000 │ │ │ │ rsbeq lr, r7, #232, 12 @ 0xe800000 │ │ │ │ rsbeq lr, r7, #224, 12 @ 0xe000000 │ │ │ │ rsbeq lr, r7, #216, 12 @ 0xd800000 │ │ │ │ rsbeq lr, r7, #208, 12 @ 0xd000000 │ │ │ │ rsbeq lr, r7, #200, 12 @ 0xc800000 │ │ │ │ rsbeq lr, r7, #192, 12 @ 0xc000000 │ │ │ │ rsbeq lr, r7, #184, 12 @ 0xb800000 │ │ │ │ rsbeq lr, r7, #176, 12 @ 0xb000000 │ │ │ │ rsbeq lr, r7, #168, 12 @ 0xa800000 │ │ │ │ rsbeq lr, r7, #160, 12 @ 0xa000000 │ │ │ │ rsbeq lr, r7, #152, 12 @ 0x9800000 │ │ │ │ rsbeq lr, r7, #144, 12 @ 0x9000000 │ │ │ │ + rsbeq lr, r7, #136, 12 @ 0x8800000 │ │ │ │ cmppl r3, #1261568 @ 0x134000 │ │ │ │ stclcs 14, cr4, [r7, #-292] @ 0xfffffedc │ │ │ │ subpl r4, sp, r3, asr #30 │ │ │ │ cdpmi 14, 4, cr4, cr5, cr15, {2} │ │ │ │ cmpmi lr, r4, asr sp │ │ │ │ rsbsvc r4, r4, #322961408 @ 0x13400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r7, #24, 8 @ 0x18000000 │ │ │ │ + rsbeq pc, r7, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r9, r7, #136 @ 0x88 │ │ │ │ + rsbeq r9, r7, #128 @ 0x80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r9, r7, #144 @ 0x90 │ │ │ │ + rsbeq r9, r7, #136 @ 0x88 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq ip, [ip, #-248] @ 0xffffff08 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ @ instruction: 0x0147dd98 │ │ │ │ cmpeq ip, r8, asr #2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r4, r6, r0, lsr r7 │ │ │ │ - rsbeq pc, r7, #216, 8 @ 0xd8000000 │ │ │ │ - rsbeq pc, r7, #248, 6 @ 0xe0000003 │ │ │ │ + rsbeq pc, r7, #208, 8 @ 0xd0000000 │ │ │ │ + rsbeq pc, r7, #240, 6 @ 0xc0000003 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r4, r6, r0, asr #15 │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ ldrdeq sp, [ip, #-8] │ │ │ │ eorscc r3, r1, r0, lsr r0 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ @ instruction: 0x014cda98 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq pc, r7, #224, 12 @ 0xe000000 │ │ │ │ - rsbeq pc, r7, #16, 14 @ 0x400000 │ │ │ │ + rsbeq pc, r7, #216, 12 @ 0xd800000 │ │ │ │ + rsbeq pc, r7, #8, 14 @ 0x200000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq sp, [ip, #-168] @ 0xffffff58 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ submi r4, sp, #76, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r7, #104, 16 @ 0x680000 │ │ │ │ + rsbeq pc, r7, #96, 16 @ 0x600000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, lsr #12 │ │ │ │ - rsbeq pc, r7, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq pc, r7, #184, 12 @ 0xb800000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl #20 │ │ │ │ - rsbeq pc, r7, #216, 18 @ 0x360000 │ │ │ │ + rsbeq pc, r7, #208, 18 @ 0x340000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ mcrrmi 12, 0, r2, r2, cr5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq pc, r7, #32, 4 │ │ │ │ rsbeq pc, r7, #24, 4 @ 0x80000001 │ │ │ │ rsbeq pc, r7, #16, 4 │ │ │ │ rsbeq pc, r7, #8, 4 @ 0x80000000 │ │ │ │ rsbeq pc, r7, #0, 4 │ │ │ │ rsbeq pc, r7, #248, 2 @ 0x3e │ │ │ │ rsbeq pc, r7, #240, 2 @ 0x3c │ │ │ │ rsbeq pc, r7, #232, 2 @ 0x3a │ │ │ │ rsbeq pc, r7, #224, 2 @ 0x38 │ │ │ │ rsbeq pc, r7, #208, 2 @ 0x34 │ │ │ │ rsbeq pc, r7, #200, 2 @ 0x32 │ │ │ │ rsbeq pc, r7, #192, 2 @ 0x30 │ │ │ │ rsbeq pc, r7, #184, 2 @ 0x2e │ │ │ │ rsbeq pc, r7, #176, 2 @ 0x2c │ │ │ │ rsbeq pc, r7, #168, 2 @ 0x2a │ │ │ │ + rsbeq pc, r7, #152, 2 @ 0x26 │ │ │ │ cmppl r3, #1261568 @ 0x134000 │ │ │ │ stclcs 14, cr4, [r7, #-292] @ 0xfffffedc │ │ │ │ subpl r4, sp, r3, asr #30 │ │ │ │ cdpmi 14, 4, cr4, cr5, cr15, {2} │ │ │ │ svcmi 0x00432d54 │ │ │ │ cdpmi 0, 4, cr5, cr15, cr13, {2} │ │ │ │ subscc r4, r4, r5, asr #28 │ │ │ │ @@ -2924815,18 +2924815,18 @@ │ │ │ │ cmppl r3, #1261568 @ 0x134000 │ │ │ │ stclcs 14, cr4, [r7, #-292] @ 0xfffffedc │ │ │ │ ldrbpl r5, [r3], #-2387 @ 0xfffff6ad │ │ │ │ strtpl r4, [r0], #-3397 @ 0xfffff2bb │ │ │ │ eorscc r2, r0, r9, lsr #18 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq lr, sl, #232, 30 @ 0x3a0 │ │ │ │ + rsbeq lr, sl, #224, 30 @ 0x380 │ │ │ │ rsceq fp, r5, r8, asr #29 │ │ │ │ - rsbeq pc, sl, #80, 12 @ 0x5000000 │ │ │ │ - rsbeq lr, sl, #176, 2 @ 0x2c │ │ │ │ + rsbeq pc, sl, #72, 12 @ 0x4800000 │ │ │ │ + rsbeq lr, sl, #168, 2 @ 0x2a │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r6, r0, ror #28 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ smlalbteq r0, r8, r8, sp │ │ │ │ cmpeq sp, r8, asr #24 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stmdbmi sp, {r1, r3, r4, r5, r9, fp, ip, sp}^ │ │ │ │ @@ -2924837,213 +2924837,213 @@ │ │ │ │ eorvc r7, r0, r3, ror r3 │ │ │ │ stmdbvs r4!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ ldrbvs r6, [r4, #-355]! @ 0xfffffe9d │ │ │ │ ldmdaeq r8, {r2, r3, r8}^ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r9, r6, r8, lsr #20 │ │ │ │ - rsbeq sp, sl, #88, 10 @ 0x16000000 │ │ │ │ - rsbeq sp, sl, #72, 10 @ 0x12000000 │ │ │ │ + rsbeq sp, sl, #80, 10 @ 0x14000000 │ │ │ │ + rsbeq sp, sl, #64, 10 @ 0x10000000 │ │ │ │ rsceq sp, r2, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ smlalbteq r0, r8, r8, sp │ │ │ │ cmpeq sp, r8, asr fp │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq sp, sl, #216, 12 @ 0xd800000 │ │ │ │ - rsbeq sp, sl, #32, 24 @ 0x2000 │ │ │ │ + rsbeq sp, sl, #208, 12 @ 0xd000000 │ │ │ │ + rsbeq sp, sl, #24, 24 @ 0x1800 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sp, r8, ror #22 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sp, sl, #232, 24 @ 0xe800 │ │ │ │ + rsbeq sp, sl, #224, 24 @ 0xe000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r0, [fp, r0] │ │ │ │ - rsbeq sp, sl, #224, 22 @ 0x38000 │ │ │ │ + rsbeq sp, sl, #216, 22 @ 0x36000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq sp, r8, lsr #22 │ │ │ │ - rsbeq sp, sl, #144, 30 @ 0x240 │ │ │ │ + rsbeq sp, sl, #136, 30 @ 0x220 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svcmi 0x0055512c │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq sp, sl, #120, 6 @ 0xe0000001 │ │ │ │ rsbeq sp, sl, #112, 6 @ 0xc0000001 │ │ │ │ rsbeq sp, sl, #104, 6 @ 0xa0000001 │ │ │ │ rsbeq sp, sl, #96, 6 @ 0x80000001 │ │ │ │ rsbeq sp, sl, #88, 6 @ 0x60000001 │ │ │ │ rsbeq sp, sl, #80, 6 @ 0x40000001 │ │ │ │ rsbeq sp, sl, #72, 6 @ 0x20000001 │ │ │ │ rsbeq sp, sl, #64, 6 │ │ │ │ rsbeq sp, sl, #56, 6 @ 0xe0000000 │ │ │ │ rsbeq sp, sl, #48, 6 @ 0xc0000000 │ │ │ │ rsbeq sp, sl, #40, 6 @ 0xa0000000 │ │ │ │ rsbeq sp, sl, #32, 6 @ 0x80000000 │ │ │ │ rsbeq sp, sl, #24, 6 @ 0x60000000 │ │ │ │ rsbeq sp, sl, #16, 6 @ 0x40000000 │ │ │ │ rsbeq sp, sl, #8, 6 @ 0x20000000 │ │ │ │ + rsbeq sp, sl, #0, 6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r9, r6, r8, lsr #20 │ │ │ │ - rsbeq sp, sl, #64, 20 @ 0x40000 │ │ │ │ - rsbeq sp, sl, #48, 20 @ 0x30000 │ │ │ │ + rsbeq sp, sl, #56, 20 @ 0x38000 │ │ │ │ + rsbeq sp, sl, #40, 20 @ 0x28000 │ │ │ │ rsceq sp, r2, r0, lsl #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ smlalbteq r0, r8, r8, sp │ │ │ │ smlaltbeq r2, sp, r8, fp │ │ │ │ @ instruction: 0xd6d4cf58 │ │ │ │ @ instruction: 0xd727c13e │ │ │ │ strtle r8, [r9], #2676 @ 0xa74 │ │ │ │ usatle lr, #30, r9, asr #10 │ │ │ │ cmnle r2, #488 @ 0x1e8 │ │ │ │ ldrble ip, [r8], #2530 @ 0x9e2 │ │ │ │ eorle r8, r9, #385024 @ 0x5e000 │ │ │ │ @ instruction: 0xd3a72ae0 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbeq sp, sl, #248 @ 0xf8 │ │ │ │ + rsbeq sp, sl, #240 @ 0xf0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r2, [sp, #-152] @ 0xffffff68 │ │ │ │ andle r0, r0, r4 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq fp, sl, #8, 4 @ 0x80000000 │ │ │ │ rsbeq fp, sl, #0, 4 │ │ │ │ + rsbeq fp, sl, #248, 2 @ 0x3e │ │ │ │ svcmi 0x004c1d0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, sl, #240, 4 │ │ │ │ + rsbeq fp, sl, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, sl, #224, 6 @ 0x80000003 │ │ │ │ + rsbeq fp, sl, #216, 6 @ 0x60000003 │ │ │ │ orreq sl, r9, r8, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaleq r7, r2, r0, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sl, #8, 24 @ 0x800 │ │ │ │ + rsbeq sl, sl, #0, 24 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq r2, [sp, #-152] @ 0xffffff68 │ │ │ │ rsceq r9, r6, r0, lsr #3 │ │ │ │ rsceq r9, r6, r8, lsl r2 │ │ │ │ smlaleq r9, r6, r0, r2 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ cmpeq sp, r8, lsr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq fp, sl, #240, 16 @ 0xf00000 │ │ │ │ rsbeq fp, sl, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq fp, sl, #224, 16 @ 0xe00000 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, sl, #232, 18 @ 0x3a0000 │ │ │ │ + rsbeq fp, sl, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, sl, #56, 22 @ 0xe000 │ │ │ │ + rsbeq fp, sl, #48, 22 @ 0xc000 │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ smlaltbeq r8, sl, r8, pc @ │ │ │ │ ldrdeq fp, [r3], #8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sl, #112, 26 @ 0x1c00 │ │ │ │ + rsbeq sl, sl, #104, 26 @ 0x1a00 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq r2, [sp, #-152] @ 0xffffff68 │ │ │ │ rsceq r9, r6, r8, asr #7 │ │ │ │ rsceq r9, r6, r0, asr #8 │ │ │ │ strhteq r9, [r6], #72 @ 0x48 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ cmpeq sp, r8, asr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq ip, sl, #40, 4 @ 0x80000002 │ │ │ │ rsbeq ip, sl, #32, 4 │ │ │ │ + rsbeq ip, sl, #24, 4 @ 0x80000001 │ │ │ │ stccs 15, cr0, [r5], {8} │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, sl, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq ip, sl, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, sl, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq ip, sl, #40, 8 @ 0x28000000 │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sl, #144, 28 @ 0x900 │ │ │ │ + rsbeq sl, sl, #136, 28 @ 0x880 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq r2, [sp, #-152] @ 0xffffff68 │ │ │ │ strdeq r9, [r6], #80 @ 0x50 @ │ │ │ │ rsceq r9, r6, r8, ror #12 │ │ │ │ rsceq r9, r6, r0, ror #13 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r2 │ │ │ │ cmpmi r0, ip, asr #26 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ cmpeq sp, r8, ror #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq ip, sl, #16, 18 @ 0x40000 │ │ │ │ rsbeq ip, sl, #8, 18 @ 0x20000 │ │ │ │ + rsbeq ip, sl, #0, 18 │ │ │ │ andeq r0, r0, lr, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, sl, #8, 20 @ 0x8000 │ │ │ │ + rsbeq ip, sl, #0, 20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, sl, #56, 22 @ 0xe000 │ │ │ │ + rsbeq ip, sl, #48, 22 @ 0xc000 │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sl, #224, 30 @ 0x380 │ │ │ │ + rsbeq sl, sl, #208, 30 @ 0x340 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq r2, [sp, #-152] @ 0xffffff68 │ │ │ │ rsceq r9, r6, r8, lsl r8 │ │ │ │ smlaleq r9, r6, r0, r8 │ │ │ │ rsceq r9, r6, r8, lsl #18 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r3 │ │ │ │ streq r0, [pc, #-2315] @ 1d348f9 <__bss_end__@@Base+0xfc78dd> │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ @ instruction: 0x014d2a98 │ │ │ │ - rsbeq sl, sl, #224, 16 @ 0xe00000 │ │ │ │ - rsbeq sl, sl, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq sl, sl, #216, 16 @ 0xd80000 │ │ │ │ + rsbeq sl, sl, #48, 12 @ 0x3000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r0, ror r6 │ │ │ │ ldrdeq r2, [sp, #-152] @ 0xffffff68 │ │ │ │ - rsbeq sl, sl, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq sl, sl, #232, 12 @ 0xe800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sl, #64, 18 @ 0x100000 │ │ │ │ + rsbeq sl, sl, #56, 18 @ 0xe0000 │ │ │ │ ldrdeq r0, [fp, r0] │ │ │ │ - rsbeq sl, sl, #48, 22 @ 0xc000 │ │ │ │ - rsbeq sl, sl, #104, 22 @ 0x1a000 │ │ │ │ + rsbeq sl, sl, #40, 22 @ 0xa000 │ │ │ │ + rsbeq sl, sl, #96, 22 @ 0x18000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r2, [sp, #-168] @ 0xffffff58 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sl, #72, 26 @ 0x1200 │ │ │ │ + rsbeq sl, sl, #64, 26 @ 0x1000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ movtpl r4, #23873 @ 0x5d41 │ │ │ │ strdeq sp, [r7, #-168] @ 0xffffff58 │ │ │ │ smlalbteq r2, sp, r8, r9 │ │ │ │ mcrrmi 0, 2, r5, r3, cr8 │ │ │ │ cmpmi r6, sl, lsr sl │ │ │ │ stcmi 4, cr5, [sp, #-332]! @ 0xfffffeb4 │ │ │ │ @@ -2925081,18 +2925081,18 @@ │ │ │ │ cmppl r3, #1261568 @ 0x134000 │ │ │ │ stclcs 14, cr4, [r7, #-292] @ 0xfffffedc │ │ │ │ strbpl r4, [r4, #-3917] @ 0xfffff0b3 │ │ │ │ strtpl r4, [r0], #-1356 @ 0xfffffab4 │ │ │ │ strtmi r2, [sp], #-2345 @ 0xfffff6d7 │ │ │ │ @ instruction: 0x532d5249 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r7, r9, #216, 10 @ 0x36000000 │ │ │ │ + rsbeq r7, r9, #208, 10 @ 0x34000000 │ │ │ │ rsceq fp, r5, r8, asr #29 │ │ │ │ - rsbeq r7, r9, #176, 24 @ 0xb000 │ │ │ │ - rsbeq r6, r9, #128, 8 @ 0x80000000 │ │ │ │ + rsbeq r7, r9, #168, 24 @ 0xa800 │ │ │ │ + rsbeq r6, r9, #120, 8 @ 0x78000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r7, r6, r8, lsl #13 │ │ │ │ cdpmi 12, 4, cr4, cr9, cr14, {1} │ │ │ │ smlalbteq r0, r8, r8, sp │ │ │ │ smlaltteq r0, sp, r8, r9 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stmdbmi sp, {r1, r3, r4, r5, r9, fp, ip, sp}^ │ │ │ │ @@ -2925103,213 +2925103,213 @@ │ │ │ │ eorvc r7, r0, r3, ror r3 │ │ │ │ stmdbvs r4!, {r1, r4, r5, r6, r8, sl, sp, lr}^ │ │ │ │ ldrbvs r6, [r4, #-355]! @ 0xfffffe9d │ │ │ │ @ instruction: 0x532e050f │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r7, r6, r0, asr r2 │ │ │ │ - rsbeq r5, r9, #96, 6 @ 0x80000001 │ │ │ │ - rsbeq r5, r9, #80, 6 @ 0x40000001 │ │ │ │ + rsbeq r5, r9, #88, 6 @ 0x60000001 │ │ │ │ + rsbeq r5, r9, #72, 6 @ 0x20000001 │ │ │ │ rsceq sp, r2, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x56544553 │ │ │ │ smlalbteq r0, r8, r8, sp │ │ │ │ cmpeq sp, r8, asr r9 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r5, r9, #112, 10 @ 0x1c000000 │ │ │ │ - rsbeq r5, r9, #96, 24 @ 0x6000 │ │ │ │ + rsbeq r5, r9, #104, 10 @ 0x1a000000 │ │ │ │ + rsbeq r5, r9, #88, 24 @ 0x5800 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sp, r8, ror #18 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strbpl r4, [r1], #-3410 @ 0xfffff2ae │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r5, r9, #64, 26 @ 0x1000 │ │ │ │ + rsbeq r5, r9, #56, 26 @ 0xe00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, fp, r8, ror r7 │ │ │ │ - rsbeq r5, r9, #40, 24 @ 0x2800 │ │ │ │ + rsbeq r5, r9, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq sp, r8, lsl r9 │ │ │ │ - rsbeq r6, r9, #80, 4 │ │ │ │ + rsbeq r6, r9, #72, 4 @ 0x80000004 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stmdbeq fp, {r0, r1, r2, r3, r6, sl, fp, lr} │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r5, r9, #96, 2 │ │ │ │ rsbeq r5, r9, #200 @ 0xc8 │ │ │ │ rsbeq r5, r9, #176 @ 0xb0 │ │ │ │ rsbeq r5, r9, #144 @ 0x90 │ │ │ │ rsbeq r5, r9, #136 @ 0x88 │ │ │ │ rsbeq r5, r9, #120 @ 0x78 │ │ │ │ rsbeq r5, r9, #112 @ 0x70 │ │ │ │ rsbeq r5, r9, #104 @ 0x68 │ │ │ │ rsbeq r5, r9, #96 @ 0x60 │ │ │ │ rsbeq r5, r9, #88 @ 0x58 │ │ │ │ rsbeq r5, r9, #80 @ 0x50 │ │ │ │ rsbeq r5, r9, #72 @ 0x48 │ │ │ │ rsbeq r5, r9, #64 @ 0x40 │ │ │ │ rsbeq r5, r9, #40 @ 0x28 │ │ │ │ rsbeq r5, r9, #32 │ │ │ │ + rsbeq r5, r9, #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r7, r6, r0, asr r2 │ │ │ │ - rsbeq r5, r9, #120, 20 @ 0x78000 │ │ │ │ - rsbeq r5, r9, #104, 20 @ 0x68000 │ │ │ │ + rsbeq r5, r9, #112, 20 @ 0x70000 │ │ │ │ + rsbeq r5, r9, #96, 20 @ 0x60000 │ │ │ │ rsceq sp, r2, r0, lsl #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x412d5441 │ │ │ │ smlalbteq r0, r8, r8, sp │ │ │ │ @ instruction: 0x014d0998 │ │ │ │ @ instruction: 0xd7d34fbd │ │ │ │ movtle r9, #51656 @ 0xc9c8 │ │ │ │ ldrbtle r5, [r1], #949 @ 0x3b5 │ │ │ │ ldrle r1, [r0, -r6, ror #10] │ │ │ │ ldrbtle r1, [r1], #-3756 @ 0xfffff154 │ │ │ │ andle pc, r8, #-805306365 @ 0xd0000003 │ │ │ │ mvnle lr, sl, ror #23 │ │ │ │ ldrtle r3, [r5], #1137 @ 0x471 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbeq r4, r9, #112, 28 @ 0x700 │ │ │ │ + rsbeq r4, r9, #104, 28 @ 0x680 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r0, [sp, #-120] @ 0xffffff88 │ │ │ │ andle r0, r0, r4 │ │ │ │ ldclmi 7, cr4, [r5, #-328] @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq r2, r9, #248, 30 @ 0x3e0 │ │ │ │ rsbeq r2, r9, #224, 30 @ 0x380 │ │ │ │ + rsbeq r2, r9, #216, 30 @ 0x360 │ │ │ │ stccc 6, cr5, [lr, #-344] @ 0xfffffea8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r9, #240 @ 0xf0 │ │ │ │ + rsbeq r3, r9, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r9, #208, 2 @ 0x34 │ │ │ │ + rsbeq r3, r9, #200, 2 @ 0x32 │ │ │ │ orreq sl, r9, r8, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaleq r7, r2, r0, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r9, #96, 20 @ 0x60000 │ │ │ │ + rsbeq r2, r9, #88, 20 @ 0x58000 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq r0, [sp, #-120] @ 0xffffff88 │ │ │ │ rsceq r6, r6, r8, asr #19 │ │ │ │ rsceq r6, r6, r0, asr #20 │ │ │ │ strhteq r6, [r6], #168 @ 0xa8 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r0 │ │ │ │ svceq 0x00400e56 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ cmpeq sp, r8, lsl r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq r3, r9, #248, 12 @ 0xf800000 │ │ │ │ rsbeq r3, r9, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq r3, r9, #232, 12 @ 0xe800000 │ │ │ │ strbpl r5, [r5], #-814 @ 0xfffffcd2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r9, #224, 14 @ 0x3800000 │ │ │ │ + rsbeq r3, r9, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r9, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq r3, r9, #200, 16 @ 0xc80000 │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ smlaltbeq r8, sl, r8, pc @ │ │ │ │ ldrdeq fp, [r3], #8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r9, #88, 22 @ 0x16000 │ │ │ │ + rsbeq r2, r9, #80, 22 @ 0x14000 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq r0, [sp, #-120] @ 0xffffff88 │ │ │ │ strdeq r6, [r6], #176 @ 0xb0 @ │ │ │ │ rsceq r6, r6, r8, ror #24 │ │ │ │ rsceq r6, r6, r0, ror #25 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r1 │ │ │ │ strbmi r5, [sp, #-1351] @ 0xfffffab9 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ cmpeq sp, r8, asr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq r3, r9, #56, 30 @ 0xe0 │ │ │ │ rsbeq r3, r9, #48, 30 @ 0xc0 │ │ │ │ + rsbeq r3, r9, #40, 30 @ 0xa0 │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r9, #64 @ 0x40 │ │ │ │ + rsbeq r4, r9, #56 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r9, #48, 2 │ │ │ │ + rsbeq r4, r9, #40, 2 │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r9, #72, 24 @ 0x4800 │ │ │ │ + rsbeq r2, r9, #64, 24 @ 0x4000 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq r0, [sp, #-120] @ 0xffffff88 │ │ │ │ rsceq r6, r6, r8, lsl lr │ │ │ │ smlaleq r6, r6, r0, lr @ │ │ │ │ rsceq r6, r6, r8, lsl #30 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r2 │ │ │ │ strbpl r5, [r5], #-814 @ 0xfffffcd2 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ cmpeq sp, r8, ror #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq r4, r9, #24, 12 @ 0x1800000 │ │ │ │ rsbeq r4, r9, #16, 12 @ 0x1000000 │ │ │ │ + rsbeq r4, r9, #8, 12 @ 0x800000 │ │ │ │ @ instruction: 0x56544553 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r9, #16, 14 @ 0x400000 │ │ │ │ + rsbeq r4, r9, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r9, #8, 16 @ 0x80000 │ │ │ │ + rsbeq r4, r9, #0, 16 │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r9, #56, 26 @ 0xe00 │ │ │ │ + rsbeq r2, r9, #48, 26 @ 0xc00 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq r0, [sp, #-120] @ 0xffffff88 │ │ │ │ rsceq r7, r6, r0, asr #32 │ │ │ │ strhteq r7, [r6], #8 │ │ │ │ rsceq r7, r6, r0, lsr r1 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r3 │ │ │ │ subpl r4, r9, #754974720 @ 0x2d000000 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ smlalbbeq r0, sp, r8, r8 │ │ │ │ - rsbeq r2, r9, #72, 14 @ 0x1200000 │ │ │ │ - rsbeq r2, r9, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq r2, r9, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq r2, r9, #0, 8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r5, sl, r8, asr #12 │ │ │ │ ldrdeq r0, [sp, #-120] @ 0xffffff88 │ │ │ │ - rsbeq r2, r9, #200, 8 @ 0xc8000000 │ │ │ │ - rsbeq sl, sl, #240, 20 @ 0xf0000 │ │ │ │ - rsbeq r2, r9, #168, 14 @ 0x2a00000 │ │ │ │ + rsbeq r2, r9, #184, 8 @ 0xb8000000 │ │ │ │ + rsbeq sl, sl, #232, 20 @ 0xe8000 │ │ │ │ + rsbeq r2, r9, #160, 14 @ 0x2800000 │ │ │ │ orreq r0, fp, r8, ror r7 │ │ │ │ - rsbeq r2, r9, #160, 18 @ 0x280000 │ │ │ │ - rsbeq r2, r9, #208, 18 @ 0x340000 │ │ │ │ + rsbeq r2, r9, #152, 18 @ 0x260000 │ │ │ │ + rsbeq r2, r9, #200, 18 @ 0x320000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r0, [sp, #-136] @ 0xffffff78 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r9, #40, 22 @ 0xa000 │ │ │ │ + rsbeq r2, r9, #32, 22 @ 0x8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cdpcs 15, 0, cr0, cr5, cr9, {0} │ │ │ │ strdeq sp, [r7, #-168] @ 0xffffff58 │ │ │ │ smlalbteq r0, sp, r8, r7 │ │ │ │ mcrrmi 0, 2, r5, r3, cr8 │ │ │ │ cmpmi r6, sl, lsr sl │ │ │ │ stcmi 4, cr5, [sp, #-332]! @ 0xfffffeb4 │ │ │ │ @@ -2925347,18 +2925347,18 @@ │ │ │ │ cmppl r3, #1261568 @ 0x134000 │ │ │ │ stclcs 14, cr4, [r7, #-292] @ 0xfffffedc │ │ │ │ subpl r4, sp, r3, asr #30 │ │ │ │ cdpmi 14, 4, cr4, cr5, cr15, {2} │ │ │ │ ldmdbcs r4, {r2, r4, r6, sp}^ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r0, r8, #208, 28 @ 0xd00 │ │ │ │ + rsbeq r0, r8, #200, 28 @ 0xc80 │ │ │ │ rsceq fp, r5, r8, asr #29 │ │ │ │ - rsbeq r1, r8, #88, 8 @ 0x58000000 │ │ │ │ - rsbeq pc, r7, #128, 24 @ 0x8000 │ │ │ │ + rsbeq r1, r8, #80, 8 @ 0x50000000 │ │ │ │ + rsbeq pc, r7, #104, 24 @ 0x6800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r4, r6, r8, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r0, r8, r8, sp │ │ │ │ cmpeq ip, r8, asr #24 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stmdbmi sp, {r1, r3, r4, r5, r9, fp, ip, sp}^ │ │ │ │ @@ -2925369,213 +2925369,213 @@ │ │ │ │ cmnvc r1, #25344 @ 0x6300 │ │ │ │ rsbsvc r2, r0, #115 @ 0x73 │ │ │ │ cmnvs r9, #1694498816 @ 0x65000000 │ │ │ │ @ instruction: 0xff657461 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r4, r6, r0, ror #2 │ │ │ │ - rsbeq sp, r7, #200, 20 @ 0xc8000 │ │ │ │ - rsbeq sp, r7, #184, 20 @ 0xb8000 │ │ │ │ + rsbeq sp, r7, #192, 20 @ 0xc0000 │ │ │ │ + rsbeq sp, r7, #176, 20 @ 0xb0000 │ │ │ │ rsceq sp, r2, r8, ror #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r0, r8, r8, sp │ │ │ │ cmpeq ip, r8, lsr #16 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq sp, r7, #8, 26 @ 0x200 │ │ │ │ - rsbeq lr, r7, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq sp, r7, #0, 26 │ │ │ │ + rsbeq lr, r7, #128, 4 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, asr #16 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, r7, #104, 6 @ 0xa0000001 │ │ │ │ + rsbeq lr, r7, #96, 6 @ 0x80000001 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018b0390 │ │ │ │ - rsbeq lr, r7, #80, 4 │ │ │ │ + rsbeq lr, r7, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0x014cd798 │ │ │ │ - rsbeq lr, r7, #0, 12 │ │ │ │ + rsbeq lr, r7, #248, 10 @ 0x3e000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq sp, r7, #48, 16 @ 0x300000 │ │ │ │ rsbeq sp, r7, #40, 16 @ 0x280000 │ │ │ │ rsbeq sp, r7, #32, 16 @ 0x200000 │ │ │ │ rsbeq sp, r7, #24, 16 @ 0x180000 │ │ │ │ rsbeq sp, r7, #0, 16 │ │ │ │ rsbeq sp, r7, #248, 14 @ 0x3e00000 │ │ │ │ rsbeq sp, r7, #240, 14 @ 0x3c00000 │ │ │ │ rsbeq sp, r7, #232, 14 @ 0x3a00000 │ │ │ │ rsbeq sp, r7, #224, 14 @ 0x3800000 │ │ │ │ rsbeq sp, r7, #216, 14 @ 0x3600000 │ │ │ │ rsbeq sp, r7, #208, 14 @ 0x3400000 │ │ │ │ rsbeq sp, r7, #200, 14 @ 0x3200000 │ │ │ │ rsbeq sp, r7, #192, 14 @ 0x3000000 │ │ │ │ rsbeq sp, r7, #184, 14 @ 0x2e00000 │ │ │ │ rsbeq sp, r7, #176, 14 @ 0x2c00000 │ │ │ │ + rsbeq sp, r7, #160, 14 @ 0x2800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r4, r6, r0, ror #2 │ │ │ │ - rsbeq lr, r7, #24, 2 │ │ │ │ - rsbeq lr, r7, #8, 2 │ │ │ │ + rsbeq lr, r7, #16, 2 │ │ │ │ + rsbeq lr, r7, #0, 2 │ │ │ │ rsceq sp, r2, r0, lsl #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ smlalbteq r0, r8, r8, sp │ │ │ │ @ instruction: 0x014cd898 │ │ │ │ rsbsle r5, r0, #-369098752 @ 0xea000000 │ │ │ │ strle fp, [r4, #1109]! @ 0x455 │ │ │ │ teqle sl, #2800 @ 0xaf0 │ │ │ │ strtle r9, [pc], #1543 @ 1d35894 <__bss_end__@@Base+0xfc8878> │ │ │ │ sbcle sp, r3, #-1073741792 @ 0xc0000020 │ │ │ │ ldrtle sp, [r7], #-777 @ 0xfffffcf7 │ │ │ │ cmnle r2, #232, 22 @ 0x3a000 │ │ │ │ strtle r7, [r5], #-2627 @ 0xfffff5bd │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ - rsbeq sp, r7, #136, 10 @ 0x22000000 │ │ │ │ + rsbeq sp, r7, #128, 10 @ 0x20000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq ip, [ip, #-248] @ 0xffffff08 │ │ │ │ andle r0, r0, r4 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq sl, r7, #40, 4 @ 0x80000002 │ │ │ │ rsbeq sl, r7, #32, 4 │ │ │ │ + rsbeq sl, r7, #24, 4 @ 0x80000001 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sl, r7, #32, 6 @ 0x80000000 │ │ │ │ + rsbeq sl, r7, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sl, r7, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq sl, r7, #40, 8 @ 0x28000000 │ │ │ │ orreq sl, r9, r8, asr #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaleq r7, r2, r0, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r9, r7, #16, 26 @ 0x400 │ │ │ │ + rsbeq r9, r7, #8, 26 @ 0x200 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq ip, [ip, #-248] @ 0xffffff08 │ │ │ │ rsceq r3, r6, r8, ror #9 │ │ │ │ rsceq r3, r6, r0, ror #10 │ │ │ │ ldrdeq r3, [r6], #88 @ 0x58 @ │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r0 │ │ │ │ eorscc r3, r1, r1, lsr r1 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ ldrdeq sp, [ip, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq sl, r7, #224, 18 @ 0x380000 │ │ │ │ rsbeq sl, r7, #216, 18 @ 0x360000 │ │ │ │ + rsbeq sl, r7, #184, 18 @ 0x2e0000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sl, r7, #248, 20 @ 0xf8000 │ │ │ │ + rsbeq sl, r7, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sl, r7, #120, 24 @ 0x7800 │ │ │ │ + rsbeq sl, r7, #104, 24 @ 0x6800 │ │ │ │ orreq sl, r9, r0, lsr #9 │ │ │ │ smlaltbeq r8, sl, r8, pc @ │ │ │ │ ldrdeq fp, [r3], #8 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r9, r7, #16, 28 @ 0x100 │ │ │ │ + rsbeq r9, r7, #8, 28 @ 0x80 │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq ip, [ip, #-248] @ 0xffffff08 │ │ │ │ rsceq r3, r6, r0, lsl r7 │ │ │ │ rsceq r3, r6, r8, lsl #15 │ │ │ │ rsceq r3, r6, r0, lsl #16 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r1 │ │ │ │ subspl r2, r3, r7, lsl #24 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ strdeq sp, [ip, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq fp, r7, #240, 2 @ 0x3c │ │ │ │ rsbeq fp, r7, #232, 2 @ 0x3a │ │ │ │ + rsbeq fp, r7, #224, 2 @ 0x38 │ │ │ │ stclmi 14, cr4, [r1, #-288] @ 0xfffffee0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r7, #80, 6 @ 0x40000001 │ │ │ │ + rsbeq fp, r7, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r7, #80, 10 @ 0x14000000 │ │ │ │ + rsbeq fp, r7, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r9, r7, #0, 30 │ │ │ │ + rsbeq r9, r7, #248, 28 @ 0xf80 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq ip, [ip, #-248] @ 0xffffff08 │ │ │ │ rsceq r3, r6, r8, lsr r9 │ │ │ │ strhteq r3, [r6], #144 @ 0x90 │ │ │ │ rsceq r3, r6, r8, lsr #20 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0x060f0854 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ smlalbbeq sp, ip, r8, r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq ip, r7, #216, 24 @ 0xd800 │ │ │ │ rsbeq ip, r7, #192, 24 @ 0xc000 │ │ │ │ + rsbeq ip, r7, #184, 24 @ 0xb800 │ │ │ │ svceq 0x00084843 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r7, #72, 28 @ 0x480 │ │ │ │ + rsbeq ip, r7, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r7, #80, 30 @ 0x140 │ │ │ │ + rsbeq ip, r7, #72, 30 @ 0x120 │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, r7, #0 │ │ │ │ + rsbeq r9, r7, #248, 30 @ 0x3e0 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strheq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ strheq ip, [ip, #-248] @ 0xffffff08 │ │ │ │ rsceq r3, r6, r0, asr pc │ │ │ │ rsceq r3, r6, r8, asr #31 │ │ │ │ rsceq r4, r6, r0, asr #32 │ │ │ │ andle r0, r0, r7 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ andle r0, r0, r3 │ │ │ │ andeq r0, pc, #1425408 @ 0x15c000 │ │ │ │ ldrdeq sp, [r7, #-216] @ 0xffffff28 │ │ │ │ smlalbteq sp, ip, r8, r2 │ │ │ │ - rsbeq r9, r7, #8, 18 @ 0x20000 │ │ │ │ - rsbeq r9, r7, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq r9, r7, #0, 18 │ │ │ │ + rsbeq r9, r7, #104, 12 @ 0x6800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [sl, r0] │ │ │ │ cmpeq ip, r8, lsr r0 │ │ │ │ - rsbeq r9, r7, #24, 14 @ 0x600000 │ │ │ │ - rsbeq r2, r9, #104, 18 @ 0x1a0000 │ │ │ │ - rsbeq r9, r7, #88, 18 @ 0x160000 │ │ │ │ + rsbeq r9, r7, #16, 14 @ 0x400000 │ │ │ │ + rsbeq r2, r9, #80, 18 @ 0x140000 │ │ │ │ + rsbeq r9, r7, #80, 18 @ 0x140000 │ │ │ │ @ instruction: 0x018b0390 │ │ │ │ - rsbeq r9, r7, #24, 24 @ 0x1800 │ │ │ │ - rsbeq r9, r7, #80, 24 @ 0x5000 │ │ │ │ + rsbeq r9, r7, #16, 24 @ 0x1000 │ │ │ │ + rsbeq r9, r7, #56, 24 @ 0x3800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, ror #14 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r9, r7, #0, 20 │ │ │ │ - rsbeq r9, r7, #232, 26 @ 0x3a00 │ │ │ │ + rsbeq r9, r7, #248, 18 @ 0x3e0000 │ │ │ │ + rsbeq r9, r7, #224, 26 @ 0x3800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstpl r2, #2304 @ 0x900 │ │ │ │ strdeq sp, [r7, #-168] @ 0xffffff58 │ │ │ │ cmpeq ip, r8, lsr #32 │ │ │ │ cmpmi r3, r5, asr lr │ │ │ │ eorpl r4, sp, #293601280 @ 0x11800000 │ │ │ │ subspl r4, r5, #335544321 @ 0x14000001 │ │ │ │ @@ -2928250,15 +2928250,15 @@ │ │ │ │ subpl r5, pc, #536870917 @ 0x20000005 │ │ │ │ stmdbcs r9!, {r5, sl, ip, lr} │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r3, r6, #72, 14 @ 0x1200000 │ │ │ │ rsceq fp, r5, r8, asr #29 │ │ │ │ rsbeq r4, r6, #184 @ 0xb8 │ │ │ │ - rsbeq r3, r6, #80, 10 @ 0x14000000 │ │ │ │ + rsbeq r3, r6, #88, 10 @ 0x16000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r5, r8, lsl #19 │ │ │ │ stmdami r3, {r0, r4, r9, sl, fp, sp}^ │ │ │ │ smlalbteq r0, r8, r8, sp │ │ │ │ cmpeq pc, r8, lsl sp @ │ │ │ │ ldmdbmi r8, {r0, r2, r3, r6, r8, lr}^ │ │ │ │ bcc 2bc89d8 <__bss_end__@@Base+0x1e5b9bc> │ │ │ │ @@ -2929013,316 +2929013,316 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ cmpeq sl, r8, rrx │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbbeq sp, ip, r8, fp │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq r0, r8, #160, 8 @ 0xa0000000 │ │ │ │ rsbeq r0, r8, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq r0, r8, #144, 8 @ 0x90000000 │ │ │ │ strcc r5, [lr, #-1622] @ 0xfffff9aa │ │ │ │ andeq r0, r0, r3 │ │ │ │ - rsbeq r0, r8, #200, 8 @ 0xc8000000 │ │ │ │ rsbeq r0, r8, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq r0, r8, #184, 8 @ 0xb8000000 │ │ │ │ svcmi 0x0052544e │ │ │ │ subspl r4, r3, r5, asr lr │ │ │ │ cmpmi r9, r5, asr #6 │ │ │ │ cdpeq 6, 5, cr5, cr6, cr12, {2} │ │ │ │ ldccs 15, cr0, [r0, #-216] @ 0xffffff28 │ │ │ │ ldrcc r3, [r2, -r7, asr #2]! │ │ │ │ teqeq r5, r6, lsr r4 │ │ │ │ ldrcc r3, [r2, -r7, asr #2]! │ │ │ │ teqeq r4, r6, lsr r4 │ │ │ │ ldrcc r3, [r2, -r7, asr #2]! │ │ │ │ eorseq r3, r6, #14155776 @ 0xd80000 │ │ │ │ stclvs 5, cr7, [r9], #-392 @ 0xfffffe78 │ │ │ │ bicseq r6, r1, r4, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r7, #224, 18 @ 0x380000 │ │ │ │ + rsbeq fp, r7, #216, 18 @ 0x360000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d39684 <__bss_end__@@Base+0xfcc668> │ │ │ │ strbmi r4, [lr, #-3920] @ 0xfffff0b0 │ │ │ │ @ instruction: 0x7320544e │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ strbmi r4, [r1], #-1362 @ 0xfffffaae │ │ │ │ @ instruction: 0x412d5245 │ │ │ │ ldclmi 7, cr4, [r5, #-328] @ 0xfffffeb8 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq fp, r7, #8, 26 @ 0x200 │ │ │ │ - rsbeq fp, r7, #72, 26 @ 0x1200 │ │ │ │ + rsbeq fp, r7, #0, 26 │ │ │ │ + rsbeq fp, r7, #64, 26 @ 0x1000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq sp, ip, r8, r4 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strbeq r4, [lr], -r9, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r7, #192, 28 @ 0xc00 │ │ │ │ + rsbeq fp, r7, #184, 28 @ 0xb80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, fp, r8, asr r4 │ │ │ │ - rsbeq fp, r7, #232, 24 @ 0xe800 │ │ │ │ + rsbeq fp, r7, #224, 24 @ 0xe000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlaltteq sp, ip, r8, r3 │ │ │ │ - rsbeq ip, r7, #152 @ 0x98 │ │ │ │ + rsbeq ip, r7, #144 @ 0x90 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq fp, r7, #232, 14 @ 0x3a00000 │ │ │ │ rsbeq fp, r7, #216, 14 @ 0x3600000 │ │ │ │ rsbeq fp, r7, #208, 14 @ 0x3400000 │ │ │ │ rsbeq fp, r7, #200, 14 @ 0x3200000 │ │ │ │ rsbeq fp, r7, #192, 14 @ 0x3000000 │ │ │ │ rsbeq fp, r7, #184, 14 @ 0x2e00000 │ │ │ │ rsbeq fp, r7, #176, 14 @ 0x2c00000 │ │ │ │ rsbeq fp, r7, #160, 14 @ 0x2800000 │ │ │ │ rsbeq fp, r7, #152, 14 @ 0x2600000 │ │ │ │ rsbeq fp, r7, #144, 14 @ 0x2400000 │ │ │ │ rsbeq fp, r7, #136, 14 @ 0x2200000 │ │ │ │ rsbeq fp, r7, #128, 14 @ 0x2000000 │ │ │ │ rsbeq fp, r7, #120, 14 @ 0x1e00000 │ │ │ │ rsbeq fp, r7, #112, 14 @ 0x1c00000 │ │ │ │ rsbeq fp, r7, #104, 14 @ 0x1a00000 │ │ │ │ + rsbeq fp, r7, #96, 14 @ 0x1800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r3, r6, r0, lsr #21 │ │ │ │ - rsbeq fp, r7, #160, 20 @ 0xa0000 │ │ │ │ - rsbeq fp, r7, #192, 18 @ 0x300000 │ │ │ │ + rsbeq fp, r7, #152, 20 @ 0x98000 │ │ │ │ + rsbeq fp, r7, #184, 18 @ 0x2e0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r3, r6, r0, lsr fp │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svceq 0x00090645 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, ror #8 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r2, lsr r8 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r3, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r1, r4, #56, 30 @ 0xe0 │ │ │ │ + rsbeq r1, r4, #48, 30 @ 0xc0 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d397ac <__bss_end__@@Base+0xfcc790> │ │ │ │ strbmi r4, [lr, #-3920] @ 0xfffff0b0 │ │ │ │ subscs r5, r3, lr, asr #8 │ │ │ │ strbtvc r6, [pc], #-3187 @ 1d39838 <__bss_end__@@Base+0xfcc81c> │ │ │ │ cmpmi r5, r0, lsr #4 │ │ │ │ subspl r4, r2, #68, 10 @ 0x11000000 │ │ │ │ stclcs 1, cr4, [sp, #-276] @ 0xfffffeec │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r2, r4, #232, 4 @ 0x8000000e │ │ │ │ - rsbeq r2, r4, #24, 6 @ 0x60000000 │ │ │ │ + rsbeq r2, r4, #224, 4 │ │ │ │ + rsbeq r2, r4, #16, 6 @ 0x40000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r7, [ip, #-200] @ 0xffffff38 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r2, r4, #32, 10 @ 0x8000000 │ │ │ │ + rsbeq r2, r4, #24, 10 @ 0x6000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r0, ror #26 │ │ │ │ - rsbeq r2, r4, #200, 4 @ 0x8000000c │ │ │ │ + rsbeq r2, r4, #192, 4 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, asr ip │ │ │ │ - rsbeq r2, r4, #200, 12 @ 0xc800000 │ │ │ │ + rsbeq r2, r4, #192, 12 @ 0xc000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r1, r4, #168, 24 @ 0xa800 │ │ │ │ rsbeq r1, r4, #160, 24 @ 0xa000 │ │ │ │ rsbeq r1, r4, #152, 24 @ 0x9800 │ │ │ │ rsbeq r1, r4, #144, 24 @ 0x9000 │ │ │ │ rsbeq r1, r4, #128, 24 @ 0x8000 │ │ │ │ rsbeq r1, r4, #112, 24 @ 0x7000 │ │ │ │ rsbeq r1, r4, #104, 24 @ 0x6800 │ │ │ │ rsbeq r1, r4, #96, 24 @ 0x6000 │ │ │ │ rsbeq r1, r4, #88, 24 @ 0x5800 │ │ │ │ rsbeq r1, r4, #80, 24 @ 0x5000 │ │ │ │ rsbeq r1, r4, #72, 24 @ 0x4800 │ │ │ │ rsbeq r1, r4, #64, 24 @ 0x4000 │ │ │ │ rsbeq r1, r4, #56, 24 @ 0x3800 │ │ │ │ rsbeq r1, r4, #48, 24 @ 0x3000 │ │ │ │ rsbeq r1, r4, #40, 24 @ 0x2800 │ │ │ │ + rsbeq r1, r4, #32, 24 @ 0x2000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ smlaleq r9, r5, r0, r0 │ │ │ │ - rsbeq r2, r4, #56 @ 0x38 │ │ │ │ - rsbeq r1, r4, #24, 30 @ 0x60 │ │ │ │ + rsbeq r2, r4, #48 @ 0x30 │ │ │ │ + rsbeq r1, r4, #0, 30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r5, r0, lsr #2 │ │ │ │ orreq fp, sl, r8, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqcc r1, r0, lsr r0 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlaltbeq r7, ip, r8, ip │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r0, lsr r0 │ │ │ │ ldrcc r3, [r6, -r7, asr #14]! │ │ │ │ teqeq r6, r0, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r2, r4, #0, 22 │ │ │ │ + rsbeq r2, r4, #248, 20 @ 0xf8000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d398d4 <__bss_end__@@Base+0xfcc8b8> │ │ │ │ strbmi r4, [lr, #-3920] @ 0xfffff0b0 │ │ │ │ subscs r5, r3, lr, asr #8 │ │ │ │ strbtvc r6, [pc], #-3187 @ 1d39960 <__bss_end__@@Base+0xfcc944> │ │ │ │ ldmdbmi r2, {r5, r8, r9, sl, ip, lr}^ │ │ │ │ subscc r4, r2, r4, asr r5 │ │ │ │ ldmdbcs r0!, {r4, r5, ip, sp} │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r2, r4, #192, 28 @ 0xc00 │ │ │ │ - rsbeq r2, r4, #0, 30 │ │ │ │ + rsbeq r2, r4, #184, 28 @ 0xb80 │ │ │ │ + rsbeq r2, r4, #248, 28 @ 0xf80 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x014c7d98 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r4, #160 @ 0xa0 │ │ │ │ + rsbeq r3, r4, #152 @ 0x98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq lr, [sl, r8] │ │ │ │ - rsbeq r2, r4, #112, 28 @ 0x700 │ │ │ │ + rsbeq r2, r4, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl sp │ │ │ │ - rsbeq r3, r4, #128, 4 │ │ │ │ + rsbeq r3, r4, #120, 4 @ 0x80000007 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r2, r4, #208, 16 @ 0xd00000 │ │ │ │ rsbeq r2, r4, #160, 16 @ 0xa00000 │ │ │ │ rsbeq r2, r4, #152, 16 @ 0x980000 │ │ │ │ rsbeq r2, r4, #144, 16 @ 0x900000 │ │ │ │ rsbeq r2, r4, #136, 16 @ 0x880000 │ │ │ │ rsbeq r2, r4, #128, 16 @ 0x800000 │ │ │ │ rsbeq r2, r4, #120, 16 @ 0x780000 │ │ │ │ rsbeq r2, r4, #112, 16 @ 0x700000 │ │ │ │ rsbeq r2, r4, #104, 16 @ 0x680000 │ │ │ │ rsbeq r2, r4, #96, 16 @ 0x600000 │ │ │ │ rsbeq r2, r4, #88, 16 @ 0x580000 │ │ │ │ rsbeq r2, r4, #80, 16 @ 0x500000 │ │ │ │ rsbeq r2, r4, #72, 16 @ 0x480000 │ │ │ │ rsbeq r2, r4, #64, 16 @ 0x400000 │ │ │ │ rsbeq r2, r4, #48, 16 @ 0x300000 │ │ │ │ + rsbeq r2, r4, #40, 16 @ 0x280000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r9, r5, r8, ror #5 │ │ │ │ - rsbeq r2, r4, #192, 22 @ 0x30000 │ │ │ │ - rsbeq r2, r4, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq r2, r4, #184, 22 @ 0x2e000 │ │ │ │ + rsbeq r2, r4, #200, 20 @ 0xc8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r5, r8, ror r3 │ │ │ │ orreq fp, sl, r8, asr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, ror #26 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r3, #200, 18 @ 0x320000 │ │ │ │ + rsbeq ip, r3, #192, 18 @ 0x300000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d399f4 <__bss_end__@@Base+0xfcc9d8> │ │ │ │ strbmi r4, [ip, #-2384] @ 0xfffff6b0 │ │ │ │ ldclvs 0, cr2, [r3], #-328 @ 0xfffffeb8 │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ strbmi r4, [r4, #-325] @ 0xfffffebb │ │ │ │ andeq r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq ip, r3, #64, 26 @ 0x1000 │ │ │ │ - rsbeq ip, r3, #120, 26 @ 0x1e00 │ │ │ │ + rsbeq ip, r3, #56, 26 @ 0xe00 │ │ │ │ + rsbeq ip, r3, #112, 26 @ 0x1c00 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r7, [ip, #-24] @ 0xffffffe8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r3, #192, 28 @ 0xc00 │ │ │ │ + rsbeq ip, r3, #184, 28 @ 0xb80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, lsl sl │ │ │ │ - rsbeq ip, r3, #32, 26 @ 0x800 │ │ │ │ + rsbeq ip, r3, #24, 26 @ 0x600 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsr r1 │ │ │ │ - rsbeq sp, r3, #40, 2 │ │ │ │ + rsbeq sp, r3, #32, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq ip, r3, #80, 14 @ 0x1400000 │ │ │ │ rsbeq ip, r3, #72, 14 @ 0x1200000 │ │ │ │ rsbeq ip, r3, #64, 14 @ 0x1000000 │ │ │ │ rsbeq ip, r3, #56, 14 @ 0xe00000 │ │ │ │ rsbeq ip, r3, #48, 14 @ 0xc00000 │ │ │ │ rsbeq ip, r3, #40, 14 @ 0xa00000 │ │ │ │ rsbeq ip, r3, #8, 14 @ 0x200000 │ │ │ │ rsbeq ip, r3, #0, 14 │ │ │ │ rsbeq ip, r3, #248, 12 @ 0xf800000 │ │ │ │ rsbeq ip, r3, #240, 12 @ 0xf000000 │ │ │ │ rsbeq ip, r3, #232, 12 @ 0xe800000 │ │ │ │ rsbeq ip, r3, #224, 12 @ 0xe000000 │ │ │ │ rsbeq ip, r3, #216, 12 @ 0xd800000 │ │ │ │ rsbeq ip, r3, #208, 12 @ 0xd000000 │ │ │ │ rsbeq ip, r3, #200, 12 @ 0xc800000 │ │ │ │ + rsbeq ip, r3, #192, 12 @ 0xc000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r7, r5, r0, ror #25 │ │ │ │ - rsbeq ip, r3, #144, 20 @ 0x90000 │ │ │ │ - rsbeq ip, r3, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq ip, r3, #136, 20 @ 0x88000 │ │ │ │ + rsbeq ip, r3, #160, 18 @ 0x280000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r7, r5, r0, lsl #28 │ │ │ │ orreq fp, sl, r0, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlalbbeq r7, ip, r8, r1 │ │ │ │ @@ -2929395,85 +2929395,85 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstcs sp, #688128 @ 0xa8000 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ @ instruction: 0x01508d98 │ │ │ │ ldrcc r3, [r6, -r7, asr #14]! │ │ │ │ teqeq r6, r0, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r1, r7, #176, 20 @ 0xb0000 │ │ │ │ + rsbeq r1, r7, #168, 20 @ 0xa8000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ bmi 2dcd92c <__bss_end__@@Base+0x2060910> │ │ │ │ subscs r4, r4, r5, asr #6 │ │ │ │ strbtvc r6, [pc], #-3187 @ 1d39cb4 <__bss_end__@@Base+0xfccc98> │ │ │ │ cmpmi r5, r0, lsr #4 │ │ │ │ subscc r4, r2, r4, asr #10 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r1, r7, #200, 26 @ 0x3200 │ │ │ │ - rsbeq r1, r7, #248, 26 @ 0x3e00 │ │ │ │ + rsbeq r1, r7, #192, 26 @ 0x3000 │ │ │ │ + rsbeq r1, r7, #240, 26 @ 0x3c00 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, asr r5 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r1, r7, #64, 30 @ 0x100 │ │ │ │ + rsbeq r1, r7, #56, 30 @ 0xe0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, fp, r0, ror #2 │ │ │ │ - rsbeq r1, r7, #168, 26 @ 0x2a00 │ │ │ │ + rsbeq r1, r7, #160, 26 @ 0x2800 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl #8 │ │ │ │ - rsbeq r2, r7, #208 @ 0xd0 │ │ │ │ + rsbeq r2, r7, #200 @ 0xc8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r1, r7, #200, 16 @ 0xc80000 │ │ │ │ rsbeq r1, r7, #176, 16 @ 0xb00000 │ │ │ │ rsbeq r1, r7, #168, 16 @ 0xa80000 │ │ │ │ rsbeq r1, r7, #160, 16 @ 0xa00000 │ │ │ │ rsbeq r1, r7, #152, 16 @ 0x980000 │ │ │ │ rsbeq r1, r7, #144, 16 @ 0x900000 │ │ │ │ rsbeq r1, r7, #136, 16 @ 0x880000 │ │ │ │ rsbeq r1, r7, #128, 16 @ 0x800000 │ │ │ │ rsbeq r1, r7, #120, 16 @ 0x780000 │ │ │ │ rsbeq r1, r7, #112, 16 @ 0x700000 │ │ │ │ rsbeq r1, r7, #56, 16 @ 0x380000 │ │ │ │ rsbeq r1, r7, #48, 16 @ 0x300000 │ │ │ │ rsbeq r1, r7, #40, 16 @ 0x280000 │ │ │ │ rsbeq r1, r7, #32, 16 @ 0x200000 │ │ │ │ rsbeq r1, r7, #24, 16 @ 0x180000 │ │ │ │ + rsbeq r1, r7, #16, 16 @ 0x100000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r2, r6, r0, ror #15 │ │ │ │ - rsbeq r1, r7, #96, 22 @ 0x18000 │ │ │ │ - rsbeq r1, r7, #144, 20 @ 0x90000 │ │ │ │ + rsbeq r1, r7, #88, 22 @ 0x16000 │ │ │ │ + rsbeq r1, r7, #136, 20 @ 0x88000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r6, r0, ror r8 │ │ │ │ @ instruction: 0x018af9b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cdp2 15, 1, cr15, cr1, cr14, {0} │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlalbteq ip, ip, r8, r4 @ │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r2, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r4, #96, 26 @ 0x1800 │ │ │ │ + rsbeq r0, r4, #88, 26 @ 0x1600 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d39d44 <__bss_end__@@Base+0xfccd28> │ │ │ │ strbmi r4, [ip, #-2384] @ 0xfffff6b0 │ │ │ │ subpl r2, pc, r2, asr sp @ │ │ │ │ @ instruction: 0x4e4f4954 │ │ │ │ ldclvs 0, cr2, [r3], #-332 @ 0xfffffeb4 │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ @@ -2929481,62 +2929481,62 @@ │ │ │ │ eorscc r3, r0, r2, asr r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r1, r4, #128, 2 │ │ │ │ - rsbeq r1, r4, #192, 2 @ 0x30 │ │ │ │ + rsbeq r1, r4, #120, 2 │ │ │ │ + rsbeq r1, r4, #184, 2 @ 0x2e │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsl #24 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r1, r4, #8, 8 @ 0x8000000 │ │ │ │ + rsbeq r1, r4, #0, 8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r0, asr #25 │ │ │ │ - rsbeq r1, r4, #40, 2 │ │ │ │ + rsbeq r1, r4, #32, 2 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlalbbeq r7, ip, r8, fp │ │ │ │ - rsbeq r1, r4, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq r1, r4, #104, 12 @ 0x6800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ subpl r4, pc, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r0, r4, #48, 20 @ 0x30000 │ │ │ │ rsbeq r0, r4, #40, 20 @ 0x28000 │ │ │ │ rsbeq r0, r4, #32, 20 @ 0x20000 │ │ │ │ rsbeq r0, r4, #24, 20 @ 0x18000 │ │ │ │ rsbeq r0, r4, #16, 20 @ 0x10000 │ │ │ │ rsbeq r0, r4, #8, 20 @ 0x8000 │ │ │ │ rsbeq r0, r4, #0, 20 │ │ │ │ rsbeq r0, r4, #248, 18 @ 0x3e0000 │ │ │ │ rsbeq r0, r4, #240, 18 @ 0x3c0000 │ │ │ │ rsbeq r0, r4, #232, 18 @ 0x3a0000 │ │ │ │ rsbeq r0, r4, #224, 18 @ 0x380000 │ │ │ │ rsbeq r0, r4, #216, 18 @ 0x360000 │ │ │ │ rsbeq r0, r4, #208, 18 @ 0x340000 │ │ │ │ rsbeq r0, r4, #200, 18 @ 0x320000 │ │ │ │ rsbeq r0, r4, #184, 18 @ 0x2e0000 │ │ │ │ + rsbeq r0, r4, #176, 18 @ 0x2c0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ smlaleq r8, r5, r0, sp │ │ │ │ - rsbeq r0, r4, #24, 28 @ 0x180 │ │ │ │ - rsbeq r0, r4, #48, 26 @ 0xc00 │ │ │ │ + rsbeq r0, r4, #16, 28 @ 0x100 │ │ │ │ + rsbeq r0, r4, #32, 26 @ 0x800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r5, r0, lsr #28 │ │ │ │ orreq fp, sl, r0, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ ldrdeq r7, [ip, #-184] @ 0xffffff48 │ │ │ │ @@ -2929681,1445 +2929681,1445 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r1, r1, lsr r1 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq r0, r8, ror ip │ │ │ │ ldrcc r3, [r6, -r7, asr #14]! │ │ │ │ teqeq r6, r0, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sp, r3, #96, 10 @ 0x18000000 │ │ │ │ + rsbeq sp, r3, #88, 10 @ 0x16000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d3a0a4 <__bss_end__@@Base+0xfcd088> │ │ │ │ strbmi r4, [ip, #-2384] @ 0xfffff6b0 │ │ │ │ ldclvs 0, cr2, [r3], #-328 @ 0xfffffeb8 │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ ldrbmi r4, [r4, #-2386] @ 0xfffff6ae │ │ │ │ eorscc r3, r0, r2, asr r0 │ │ │ │ andne r0, pc, r9, lsr #18 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq sp, r3, #56, 18 @ 0xe0000 │ │ │ │ - rsbeq sp, r3, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq sp, r3, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq sp, r3, #112, 18 @ 0x1c0000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 50984 @ 0xc728 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sp, r3, #40, 22 @ 0xa000 │ │ │ │ + rsbeq sp, r3, #16, 22 @ 0x4000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018aea90 │ │ │ │ - rsbeq sp, r3, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq sp, r3, #224, 16 @ 0xe00000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ strdeq r7, [ip, #-24] @ 0xffffffe8 │ │ │ │ - rsbeq sp, r3, #8, 26 @ 0x200 │ │ │ │ + rsbeq sp, r3, #0, 26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq sp, r3, #16, 6 @ 0x40000000 │ │ │ │ rsbeq sp, r3, #8, 6 @ 0x20000000 │ │ │ │ rsbeq sp, r3, #0, 6 │ │ │ │ rsbeq sp, r3, #248, 4 @ 0x8000000f │ │ │ │ rsbeq sp, r3, #240, 4 │ │ │ │ rsbeq sp, r3, #232, 4 @ 0x8000000e │ │ │ │ rsbeq sp, r3, #224, 4 │ │ │ │ rsbeq sp, r3, #216, 4 @ 0x8000000d │ │ │ │ rsbeq sp, r3, #208, 4 │ │ │ │ rsbeq sp, r3, #200, 4 @ 0x8000000c │ │ │ │ rsbeq sp, r3, #184, 4 @ 0x8000000b │ │ │ │ rsbeq sp, r3, #168, 4 @ 0x8000000a │ │ │ │ rsbeq sp, r3, #160, 4 │ │ │ │ rsbeq sp, r3, #152, 4 @ 0x80000009 │ │ │ │ rsbeq sp, r3, #144, 4 │ │ │ │ + rsbeq sp, r3, #136, 4 @ 0x80000008 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ smlaleq r8, r5, r8, r2 │ │ │ │ - rsbeq sp, r3, #32, 12 @ 0x2000000 │ │ │ │ - rsbeq sp, r3, #48, 10 @ 0xc000000 │ │ │ │ + rsbeq sp, r3, #24, 12 @ 0x1800000 │ │ │ │ + rsbeq sp, r3, #40, 10 @ 0xa000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r5, r8, lsr #6 │ │ │ │ orreq fp, sl, r0, ror #7 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, asr #4 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r9, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r5, r3, #96, 20 @ 0x60000 │ │ │ │ + rsbeq r5, r3, #88, 20 @ 0x58000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 2, 4, cr4, cr9, cr0, {1} │ │ │ │ ldclcs 2, cr5, [r9, #-260] @ 0xfffffefc │ │ │ │ ldmdami r4, {r4, r6, r8, lr}^ │ │ │ │ strbmi r4, [sp, #-334] @ 0xfffffeb2 │ │ │ │ svcvs 0x006c7320 │ │ │ │ ldrbmi r2, [r2, #-116] @ 0xffffff8c │ │ │ │ subpl r4, r5, #1090519040 @ 0x41000000 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r5, r3, #240, 26 @ 0x3c00 │ │ │ │ - rsbeq r5, r3, #32, 28 @ 0x200 │ │ │ │ + rsbeq r5, r3, #232, 26 @ 0x3a00 │ │ │ │ + rsbeq r5, r3, #24, 28 @ 0x180 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, ror #22 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r5, r3, #144, 30 @ 0x240 │ │ │ │ + rsbeq r5, r3, #136, 30 @ 0x220 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018ae5b8 │ │ │ │ - rsbeq r5, r3, #208, 26 @ 0x3400 │ │ │ │ + rsbeq r5, r3, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlaltteq r6, ip, r8, sl │ │ │ │ - rsbeq r6, r3, #56, 2 │ │ │ │ + rsbeq r6, r3, #48, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r5, r3, #64, 16 @ 0x400000 │ │ │ │ rsbeq r5, r3, #56, 16 @ 0x380000 │ │ │ │ rsbeq r5, r3, #48, 16 @ 0x300000 │ │ │ │ rsbeq r5, r3, #40, 16 @ 0x280000 │ │ │ │ rsbeq r5, r3, #32, 16 @ 0x200000 │ │ │ │ rsbeq r5, r3, #24, 16 @ 0x180000 │ │ │ │ rsbeq r5, r3, #16, 16 @ 0x100000 │ │ │ │ rsbeq r5, r3, #8, 16 @ 0x80000 │ │ │ │ rsbeq r5, r3, #0, 16 │ │ │ │ rsbeq r5, r3, #248, 14 @ 0x3e00000 │ │ │ │ rsbeq r5, r3, #240, 14 @ 0x3c00000 │ │ │ │ rsbeq r5, r3, #232, 14 @ 0x3a00000 │ │ │ │ rsbeq r5, r3, #224, 14 @ 0x3800000 │ │ │ │ rsbeq r5, r3, #216, 14 @ 0x3600000 │ │ │ │ rsbeq r5, r3, #208, 14 @ 0x3400000 │ │ │ │ + rsbeq r5, r3, #200, 14 @ 0x3200000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r6, r5, r0, rrx │ │ │ │ - rsbeq r5, r3, #32, 22 @ 0x8000 │ │ │ │ - rsbeq r5, r3, #64, 20 @ 0x40000 │ │ │ │ + rsbeq r5, r3, #24, 22 @ 0x6000 │ │ │ │ + rsbeq r5, r3, #56, 20 @ 0x38000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r6, r5, r8, ror #2 │ │ │ │ orreq fp, sl, r0, asr #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, lsr fp │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r8, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r1, r5, #232, 14 @ 0x3a00000 │ │ │ │ + rsbeq r1, r5, #224, 14 @ 0x3800000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cmpmi pc, r0, lsr #24 │ │ │ │ mcrrmi 13, 4, r2, r1, cr4 │ │ │ │ cmppl r9, #-1073741803 @ 0xc0000015 │ │ │ │ svcvs 0x006c7320 │ │ │ │ ldrbmi r2, [r2, #-116] @ 0xffffff8c │ │ │ │ subpl r4, r5, #1090519040 @ 0x41000000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r1, r5, #64, 22 @ 0x10000 │ │ │ │ - rsbeq r1, r5, #112, 22 @ 0x1c000 │ │ │ │ + rsbeq r1, r5, #56, 22 @ 0xe000 │ │ │ │ + rsbeq r1, r5, #104, 22 @ 0x1a000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r8, ip, r8, ip │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ bcc 314590c <__bss_end__@@Base+0x23d88f0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r1, r5, #128, 26 @ 0x2000 │ │ │ │ + rsbeq r1, r5, #120, 26 @ 0x1e00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r8, lsr r7 @ │ │ │ │ - rsbeq r1, r5, #32, 22 @ 0x8000 │ │ │ │ + rsbeq r1, r5, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ strheq r8, [ip, #-184] @ 0xffffff48 │ │ │ │ - rsbeq r1, r5, #96, 30 @ 0x180 │ │ │ │ + rsbeq r1, r5, #88, 30 @ 0x160 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r1, r5, #0, 10 │ │ │ │ rsbeq r1, r5, #248, 8 @ 0xf8000000 │ │ │ │ rsbeq r1, r5, #240, 8 @ 0xf0000000 │ │ │ │ rsbeq r1, r5, #232, 8 @ 0xe8000000 │ │ │ │ rsbeq r1, r5, #224, 8 @ 0xe0000000 │ │ │ │ rsbeq r1, r5, #216, 8 @ 0xd8000000 │ │ │ │ rsbeq r1, r5, #208, 8 @ 0xd0000000 │ │ │ │ rsbeq r1, r5, #200, 8 @ 0xc8000000 │ │ │ │ rsbeq r1, r5, #192, 8 @ 0xc0000000 │ │ │ │ rsbeq r1, r5, #184, 8 @ 0xb8000000 │ │ │ │ rsbeq r1, r5, #176, 8 @ 0xb0000000 │ │ │ │ rsbeq r1, r5, #168, 8 @ 0xa8000000 │ │ │ │ rsbeq r1, r5, #160, 8 @ 0xa0000000 │ │ │ │ rsbeq r1, r5, #152, 8 @ 0x98000000 │ │ │ │ rsbeq r1, r5, #144, 8 @ 0x90000000 │ │ │ │ + rsbeq r1, r5, #136, 8 @ 0x88000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq ip, r5, r0, lsr pc │ │ │ │ - rsbeq r1, r5, #152, 16 @ 0x980000 │ │ │ │ - rsbeq r1, r5, #200, 14 @ 0x3200000 │ │ │ │ + rsbeq r1, r5, #144, 16 @ 0x900000 │ │ │ │ + rsbeq r1, r5, #192, 14 @ 0x3000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq ip, r5, r0, asr #31 │ │ │ │ orreq fp, sl, r0, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cdpmi 3, 4, cr4, cr1, cr14, {1} │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ hvceq 51400 @ 0xc8c8 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r1, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r8, r4, #232, 4 @ 0x8000000e │ │ │ │ + rsbeq r8, r4, #224, 4 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stmdbmi lr, {r5, r8, fp, lr}^ │ │ │ │ mcrrmi 9, 5, r4, r1, cr4 @ │ │ │ │ strtmi r5, [sp], #-2380 @ 0xfffff6b4 │ │ │ │ ldclvs 0, cr2, [r3], #-316 @ 0xfffffec4 │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ ldrbmi r4, [r4, #-2386] @ 0xfffff6ae │ │ │ │ teqcc r1, r2, asr r1 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r8, r4, #16, 14 @ 0x400000 │ │ │ │ - rsbeq r8, r4, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq r8, r4, #8, 14 @ 0x200000 │ │ │ │ + rsbeq r8, r4, #72, 14 @ 0x1200000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, asr #4 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r8, r4, #16, 18 @ 0x40000 │ │ │ │ + rsbeq r8, r4, #208, 16 @ 0xd00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r0, lsr #2 │ │ │ │ - rsbeq r8, r4, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq r8, r4, #184, 12 @ 0xb800000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlalbteq r8, ip, r8, r1 │ │ │ │ - rsbeq r8, r4, #192, 20 @ 0xc0000 │ │ │ │ + rsbeq r8, r4, #184, 20 @ 0xb8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stccs 15, cr0, [r1], {71} @ 0x47 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r8, r4, #208 @ 0xd0 │ │ │ │ rsbeq r8, r4, #200 @ 0xc8 │ │ │ │ rsbeq r8, r4, #192 @ 0xc0 │ │ │ │ rsbeq r8, r4, #176 @ 0xb0 │ │ │ │ rsbeq r8, r4, #168 @ 0xa8 │ │ │ │ rsbeq r8, r4, #136 @ 0x88 │ │ │ │ rsbeq r8, r4, #128 @ 0x80 │ │ │ │ rsbeq r8, r4, #120 @ 0x78 │ │ │ │ rsbeq r8, r4, #104 @ 0x68 │ │ │ │ rsbeq r8, r4, #96 @ 0x60 │ │ │ │ rsbeq r8, r4, #88 @ 0x58 │ │ │ │ rsbeq r8, r4, #80 @ 0x50 │ │ │ │ rsbeq r8, r4, #72 @ 0x48 │ │ │ │ rsbeq r8, r4, #64 @ 0x40 │ │ │ │ rsbeq r8, r4, #56 @ 0x38 │ │ │ │ + rsbeq r8, r4, #48 @ 0x30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq sl, r5, r0, lsr #6 │ │ │ │ - rsbeq r8, r4, #160, 6 @ 0x80000002 │ │ │ │ - rsbeq r8, r4, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq r8, r4, #152, 6 @ 0x60000002 │ │ │ │ + rsbeq r8, r4, #176, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq sl, [r5], #48 @ 0x30 │ │ │ │ ldrdeq fp, [sl, r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, lsl r2 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r0, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r7, #144, 6 @ 0x40000002 │ │ │ │ + rsbeq r0, r7, #136, 6 @ 0x20000002 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ vmlami.f64 d20, d9, d16 │ │ │ │ ldclvs 0, cr2, [r3], #-272 @ 0xfffffef0 │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ strbmi r4, [r4, #-325] @ 0xfffffebb │ │ │ │ eorscc r3, r0, r2, asr r0 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r0, r7, #136, 12 @ 0x8800000 │ │ │ │ - rsbeq r0, r7, #200, 12 @ 0xc800000 │ │ │ │ + rsbeq r0, r7, #128, 12 @ 0x8000000 │ │ │ │ + rsbeq r0, r7, #192, 12 @ 0xc000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ hvceq 52248 @ 0xcc18 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strtpl r0, [ip], #-271 @ 0xfffffef1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r7, #32, 16 @ 0x200000 │ │ │ │ + rsbeq r0, r7, #24, 16 @ 0x180000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq r0, fp, r8, asr #32 │ │ │ │ - rsbeq r0, r7, #104, 12 @ 0x6800000 │ │ │ │ + rsbeq r0, r7, #96, 12 @ 0x6000000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ hvceq 52232 @ 0xcc08 │ │ │ │ - rsbeq r0, r7, #160, 18 @ 0x280000 │ │ │ │ + rsbeq r0, r7, #152, 18 @ 0x260000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r0, r7, #136, 2 @ 0x22 │ │ │ │ rsbeq r0, r7, #128, 2 │ │ │ │ rsbeq r0, r7, #120, 2 │ │ │ │ rsbeq r0, r7, #64, 2 │ │ │ │ rsbeq r0, r7, #56, 2 │ │ │ │ rsbeq r0, r7, #48, 2 │ │ │ │ rsbeq r0, r7, #40, 2 │ │ │ │ rsbeq r0, r7, #32, 2 │ │ │ │ rsbeq r0, r7, #24, 2 │ │ │ │ rsbeq r0, r7, #16, 2 │ │ │ │ rsbeq r0, r7, #8, 2 │ │ │ │ rsbeq r0, r7, #0, 2 │ │ │ │ rsbeq r0, r7, #248 @ 0xf8 │ │ │ │ rsbeq r0, r7, #240 @ 0xf0 │ │ │ │ rsbeq r0, r7, #232 @ 0xe8 │ │ │ │ + rsbeq r0, r7, #224 @ 0xe0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r2, r6, r8, lsl #5 │ │ │ │ - rsbeq r0, r7, #64, 8 @ 0x40000000 │ │ │ │ - rsbeq r0, r7, #112, 6 @ 0xc0000001 │ │ │ │ + rsbeq r0, r7, #56, 8 @ 0x38000000 │ │ │ │ + rsbeq r0, r7, #104, 6 @ 0xa0000001 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r6, r8, lsl r3 │ │ │ │ @ instruction: 0x018af990 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ bcs 2601bec <__bss_end__@@Base+0x1894bd0> │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, lsr r1 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r2, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, r2, #128, 12 @ 0x8000000 │ │ │ │ + rsbeq lr, r2, #120, 12 @ 0x7800000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ movtpl r4, #63520 @ 0xf820 │ │ │ │ ldclvs 0, cr2, [r3], #-336 @ 0xfffffeb0 │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ strbmi r4, [r4, #-325] @ 0xfffffebb │ │ │ │ teqcc r1, r2, asr r1 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq lr, r2, #152, 18 @ 0x260000 │ │ │ │ - rsbeq lr, r2, #200, 18 @ 0x320000 │ │ │ │ + rsbeq lr, r2, #144, 18 @ 0x240000 │ │ │ │ + rsbeq lr, r2, #192, 18 @ 0x300000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strheq r6, [ip, #-40] @ 0xffffffd8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, r2, #48, 22 @ 0xc000 │ │ │ │ + rsbeq lr, r2, #40, 22 @ 0xa000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r0, asr #32 │ │ │ │ - rsbeq lr, r2, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq lr, r2, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsr r2 │ │ │ │ - rsbeq lr, r2, #224, 24 @ 0xe000 │ │ │ │ + rsbeq lr, r2, #216, 24 @ 0xd800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldceq 1, cr2, [r5, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq lr, r2, #168, 8 @ 0xa8000000 │ │ │ │ rsbeq lr, r2, #160, 8 @ 0xa0000000 │ │ │ │ rsbeq lr, r2, #152, 8 @ 0x98000000 │ │ │ │ rsbeq lr, r2, #144, 8 @ 0x90000000 │ │ │ │ rsbeq lr, r2, #136, 8 @ 0x88000000 │ │ │ │ rsbeq lr, r2, #128, 8 @ 0x80000000 │ │ │ │ rsbeq lr, r2, #120, 8 @ 0x78000000 │ │ │ │ rsbeq lr, r2, #112, 8 @ 0x70000000 │ │ │ │ rsbeq lr, r2, #104, 8 @ 0x68000000 │ │ │ │ rsbeq lr, r2, #96, 8 @ 0x60000000 │ │ │ │ rsbeq lr, r2, #88, 8 @ 0x58000000 │ │ │ │ rsbeq lr, r2, #80, 8 @ 0x50000000 │ │ │ │ rsbeq lr, r2, #72, 8 @ 0x48000000 │ │ │ │ rsbeq lr, r2, #64, 8 @ 0x40000000 │ │ │ │ rsbeq lr, r2, #56, 8 @ 0x38000000 │ │ │ │ + rsbeq lr, r2, #48, 8 @ 0x30000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ smlaleq r3, r5, r8, r4 │ │ │ │ - rsbeq lr, r2, #48, 14 @ 0xc00000 │ │ │ │ - rsbeq lr, r2, #96, 12 @ 0x6000000 │ │ │ │ + rsbeq lr, r2, #40, 14 @ 0xa00000 │ │ │ │ + rsbeq lr, r2, #88, 12 @ 0x5800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r3, r5, r0, ror r5 │ │ │ │ orreq sl, sl, r8, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x412d544e │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlalbbeq r6, ip, r8, r2 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r7, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r3, #120, 14 @ 0x1e00000 │ │ │ │ + rsbeq r0, r3, #112, 14 @ 0x1c00000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ strbpl r4, [r5], -r0, lsr #8 │ │ │ │ subcs r4, r5, r9, asr #6 │ │ │ │ strbtvc r6, [pc], #-3187 @ 1d3a7dc <__bss_end__@@Base+0xfcd7c0> │ │ │ │ ldmdbmi r2, {r5, r8, r9, sl, ip, lr}^ │ │ │ │ subspl r4, r2, #84, 10 @ 0x15000000 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r0, r3, #192, 20 @ 0xc0000 │ │ │ │ - rsbeq r0, r3, #0, 22 │ │ │ │ + rsbeq r0, r3, #184, 20 @ 0xb8000 │ │ │ │ + rsbeq r0, r3, #248, 20 @ 0xf8000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r6, ip, r8, r5 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strbpl r4, [lr], #-2386 @ 0xfffff6ae │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r3, #120, 24 @ 0x7800 │ │ │ │ + rsbeq r0, r3, #112, 24 @ 0x7000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq lr, [sl, r0] │ │ │ │ - rsbeq r0, r3, #128, 20 @ 0x80000 │ │ │ │ + rsbeq r0, r3, #120, 20 @ 0x78000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlalbbeq r6, ip, r8, r4 │ │ │ │ - rsbeq r0, r3, #32, 28 @ 0x200 │ │ │ │ + rsbeq r0, r3, #24, 28 @ 0x180 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stmdbmi r4, {r2, r4, r6, r8, sl, fp, sp}^ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r0, r3, #128, 10 @ 0x20000000 │ │ │ │ rsbeq r0, r3, #120, 10 @ 0x1e000000 │ │ │ │ rsbeq r0, r3, #112, 10 @ 0x1c000000 │ │ │ │ rsbeq r0, r3, #104, 10 @ 0x1a000000 │ │ │ │ rsbeq r0, r3, #96, 10 @ 0x18000000 │ │ │ │ rsbeq r0, r3, #88, 10 @ 0x16000000 │ │ │ │ rsbeq r0, r3, #80, 10 @ 0x14000000 │ │ │ │ rsbeq r0, r3, #72, 10 @ 0x12000000 │ │ │ │ rsbeq r0, r3, #64, 10 @ 0x10000000 │ │ │ │ rsbeq r0, r3, #56, 10 @ 0xe000000 │ │ │ │ rsbeq r0, r3, #32, 10 @ 0x8000000 │ │ │ │ rsbeq r0, r3, #24, 10 @ 0x6000000 │ │ │ │ rsbeq r0, r3, #16, 10 @ 0x4000000 │ │ │ │ rsbeq r0, r3, #248, 8 @ 0xf8000000 │ │ │ │ rsbeq r0, r3, #240, 8 @ 0xf0000000 │ │ │ │ + rsbeq r0, r3, #232, 8 @ 0xe8000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r3, r5, r8, ror pc │ │ │ │ - rsbeq r0, r3, #64, 16 @ 0x400000 │ │ │ │ - rsbeq r0, r3, #72, 14 @ 0x1200000 │ │ │ │ + rsbeq r0, r3, #56, 16 @ 0x380000 │ │ │ │ + rsbeq r0, r3, #64, 14 @ 0x1000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r4, r5, r0, lsr #32 │ │ │ │ orreq sl, sl, r0, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strtmi r4, [sp], #-1357 @ 0xfffffab3 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ ldrdeq r6, [ip, #-72] @ 0xffffffb8 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r7, lsr r9 │ │ │ │ ldrcc r3, [r6, -r7, asr #14]! │ │ │ │ teqeq r6, r1, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r4, #64, 22 @ 0x10000 │ │ │ │ + rsbeq r3, r4, #56, 22 @ 0xe000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ subpl r4, r5, r0, lsr #8 │ │ │ │ movtpl r4, #20037 @ 0x4e45 │ │ │ │ subcs r4, lr, sp, lsr #30 │ │ │ │ strbtvc r6, [pc], #-3187 @ 1d3a900 <__bss_end__@@Base+0xfcd8e4> │ │ │ │ cmpmi r5, r0, lsr #4 │ │ │ │ ldrbpl r4, [r2], #-1348 @ 0xfffffabc │ │ │ │ strne r0, [ip, #-2090] @ 0xfffff7d6 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r3, r4, #152, 30 @ 0x260 │ │ │ │ - rsbeq r3, r4, #200, 30 @ 0x320 │ │ │ │ + rsbeq r3, r4, #144, 30 @ 0x240 │ │ │ │ + rsbeq r3, r4, #192, 30 @ 0x300 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, ror #28 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ mcrreq 1, 4, r4, ip, cr9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r4, r4, #64, 4 │ │ │ │ + rsbeq r4, r4, #56, 4 @ 0x80000003 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, ror lr │ │ │ │ - rsbeq r3, r4, #120, 30 @ 0x1e0 │ │ │ │ + rsbeq r3, r4, #112, 30 @ 0x1c0 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlaltteq r7, ip, r8, sp │ │ │ │ - rsbeq r4, r4, #120, 8 @ 0x78000000 │ │ │ │ + rsbeq r4, r4, #112, 8 @ 0x70000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpmi sp, r6, lsl #24 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r3, r4, #200, 16 @ 0xc80000 │ │ │ │ rsbeq r3, r4, #192, 16 @ 0xc00000 │ │ │ │ rsbeq r3, r4, #184, 16 @ 0xb80000 │ │ │ │ rsbeq r3, r4, #176, 16 @ 0xb00000 │ │ │ │ rsbeq r3, r4, #168, 16 @ 0xa80000 │ │ │ │ rsbeq r3, r4, #160, 16 @ 0xa00000 │ │ │ │ rsbeq r3, r4, #152, 16 @ 0x980000 │ │ │ │ rsbeq r3, r4, #144, 16 @ 0x900000 │ │ │ │ rsbeq r3, r4, #136, 16 @ 0x880000 │ │ │ │ rsbeq r3, r4, #128, 16 @ 0x800000 │ │ │ │ rsbeq r3, r4, #120, 16 @ 0x780000 │ │ │ │ rsbeq r3, r4, #104, 16 @ 0x680000 │ │ │ │ rsbeq r3, r4, #96, 16 @ 0x600000 │ │ │ │ rsbeq r3, r4, #72, 16 @ 0x480000 │ │ │ │ rsbeq r3, r4, #64, 16 @ 0x400000 │ │ │ │ + rsbeq r3, r4, #56, 16 @ 0x380000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r9, r5, r8, ror #11 │ │ │ │ - rsbeq r3, r4, #0, 24 │ │ │ │ - rsbeq r3, r4, #32, 22 @ 0x8000 │ │ │ │ + rsbeq r3, r4, #248, 22 @ 0x3e000 │ │ │ │ + rsbeq r3, r4, #24, 22 @ 0x6000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r9, r5, r8, ror r6 │ │ │ │ orreq fp, sl, r0, lsl #9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stmdaeq r6, {r2, r3, r8}^ │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, lsr lr │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r0, lsr r2 │ │ │ │ ldrcc r3, [r6, -r7, asr #14]! │ │ │ │ teqeq r6, r0, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, r3, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq lr, r3, #192, 8 @ 0xc0000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cmpmi pc, r0, lsr #24 │ │ │ │ subscs r4, r2, r4, asr #10 │ │ │ │ strbtvc r6, [pc], #-3187 @ 1d3aa24 <__bss_end__@@Base+0xfcda08> │ │ │ │ cmpmi r5, r0, lsr #4 │ │ │ │ ldrbpl r4, [r2], #-1348 @ 0xfffffabc │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq lr, r3, #88, 16 @ 0x580000 │ │ │ │ - rsbeq lr, r3, #136, 16 @ 0x880000 │ │ │ │ + rsbeq lr, r3, #80, 16 @ 0x500000 │ │ │ │ + rsbeq lr, r3, #128, 16 @ 0x800000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsl #8 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ stcmi 6, cr0, [ip], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, r3, #240, 18 @ 0x3c0000 │ │ │ │ + rsbeq lr, r3, #232, 18 @ 0x3a0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r0, lsr fp │ │ │ │ - rsbeq lr, r3, #56, 16 @ 0x380000 │ │ │ │ + rsbeq lr, r3, #48, 16 @ 0x300000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl #6 │ │ │ │ - rsbeq lr, r3, #48, 24 @ 0x3000 │ │ │ │ + rsbeq lr, r3, #40, 24 @ 0x2800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbmi r4, [r5, -r5, asr #4] │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq lr, r3, #24, 4 @ 0x80000001 │ │ │ │ rsbeq lr, r3, #16, 4 │ │ │ │ rsbeq lr, r3, #8, 4 @ 0x80000000 │ │ │ │ rsbeq lr, r3, #0, 4 │ │ │ │ rsbeq lr, r3, #232, 2 @ 0x3a │ │ │ │ rsbeq lr, r3, #208, 2 @ 0x34 │ │ │ │ rsbeq lr, r3, #200, 2 @ 0x32 │ │ │ │ rsbeq lr, r3, #192, 2 @ 0x30 │ │ │ │ rsbeq lr, r3, #184, 2 @ 0x2e │ │ │ │ rsbeq lr, r3, #176, 2 @ 0x2c │ │ │ │ rsbeq lr, r3, #168, 2 @ 0x2a │ │ │ │ rsbeq lr, r3, #160, 2 @ 0x28 │ │ │ │ rsbeq lr, r3, #152, 2 @ 0x26 │ │ │ │ rsbeq lr, r3, #144, 2 @ 0x24 │ │ │ │ rsbeq lr, r3, #136, 2 @ 0x22 │ │ │ │ + rsbeq lr, r3, #128, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ smlaleq r8, r5, r8, r5 │ │ │ │ - rsbeq lr, r3, #136, 10 @ 0x22000000 │ │ │ │ - rsbeq lr, r3, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq lr, r3, #128, 10 @ 0x20000000 │ │ │ │ + rsbeq lr, r3, #40, 8 @ 0x28000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, r5, r8, lsr #12 │ │ │ │ orreq fp, sl, r8, lsl #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svceq 0x000a5801 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlaltbeq r7, ip, r8, r3 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r9, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sl, r4, #240, 24 @ 0xf000 │ │ │ │ + rsbeq sl, r4, #232, 24 @ 0xe800 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d3aab4 <__bss_end__@@Base+0xfcda98> │ │ │ │ strbmi r4, [ip, #-2384] @ 0xfffff6b0 │ │ │ │ subpl r4, pc, #47185920 @ 0x2d00000 │ │ │ │ ldclvs 0, cr2, [r3], #-308 @ 0xfffffecc │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ strbmi r4, [r4, #-325] @ 0xfffffebb │ │ │ │ cmpmi sp, r2, asr ip │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq fp, r4, #248 @ 0xf8 │ │ │ │ - rsbeq fp, r4, #48, 2 │ │ │ │ + rsbeq fp, r4, #232 @ 0xe8 │ │ │ │ + rsbeq fp, r4, #32, 2 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r8, ip, r8, r4 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ movtmi r5, #21037 @ 0x522d │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r4, #144, 4 │ │ │ │ + rsbeq fp, r4, #136, 4 @ 0x80000008 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq pc, [sl, r8] │ │ │ │ - rsbeq fp, r4, #208 @ 0xd0 │ │ │ │ + rsbeq fp, r4, #200 @ 0xc8 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsr #8 │ │ │ │ - rsbeq fp, r4, #80, 8 @ 0x50000000 │ │ │ │ + rsbeq fp, r4, #72, 8 @ 0x48000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbmi r4, [r6, #-3917] @ 0xfffff0b3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq sl, r4, #168, 20 @ 0xa8000 │ │ │ │ rsbeq sl, r4, #160, 20 @ 0xa0000 │ │ │ │ rsbeq sl, r4, #136, 20 @ 0x88000 │ │ │ │ rsbeq sl, r4, #128, 20 @ 0x80000 │ │ │ │ rsbeq sl, r4, #120, 20 @ 0x78000 │ │ │ │ rsbeq sl, r4, #112, 20 @ 0x70000 │ │ │ │ rsbeq sl, r4, #104, 20 @ 0x68000 │ │ │ │ rsbeq sl, r4, #96, 20 @ 0x60000 │ │ │ │ rsbeq sl, r4, #88, 20 @ 0x58000 │ │ │ │ rsbeq sl, r4, #80, 20 @ 0x50000 │ │ │ │ rsbeq sl, r4, #72, 20 @ 0x48000 │ │ │ │ rsbeq sl, r4, #64, 20 @ 0x40000 │ │ │ │ rsbeq sl, r4, #56, 20 @ 0x38000 │ │ │ │ rsbeq sl, r4, #48, 20 @ 0x30000 │ │ │ │ rsbeq sl, r4, #40, 20 @ 0x28000 │ │ │ │ + rsbeq sl, r4, #32, 20 @ 0x20000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq fp, r5, r0, lsr r1 │ │ │ │ - rsbeq sl, r4, #176, 26 @ 0x2c00 │ │ │ │ - rsbeq sl, r4, #192, 24 @ 0xc000 │ │ │ │ + rsbeq sl, r4, #168, 26 @ 0x2a00 │ │ │ │ + rsbeq sl, r4, #184, 24 @ 0xb800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r5, r0, asr r2 │ │ │ │ orreq fp, sl, r0, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ streq ip, [pc], #-17 @ 1d3ac34 <__bss_end__@@Base+0xfcdc18> │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ hvceq 51272 @ 0xc848 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r1, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r5, #16, 4 │ │ │ │ + rsbeq r3, r5, #8, 4 @ 0x80000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 2, 4, cr4, cr1, cr0, {1} │ │ │ │ subscs r4, r2, lr, asr #10 │ │ │ │ strbtvc r6, [pc], #-3187 @ 1d3ac5c <__bss_end__@@Base+0xfcdc40> │ │ │ │ cmpmi r5, r0, lsr #4 │ │ │ │ ldmdbmi r2, {r2, r6, r8, sl, lr}^ │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r3, r5, #16, 12 @ 0x1000000 │ │ │ │ - rsbeq r3, r5, #72, 12 @ 0x4800000 │ │ │ │ + rsbeq r3, r5, #8, 12 @ 0x800000 │ │ │ │ + rsbeq r3, r5, #64, 12 @ 0x4000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltbeq r8, ip, r8, pc @ │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ cmpmi r3, ip, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r5, #224, 14 @ 0x3800000 │ │ │ │ + rsbeq r3, r5, #192, 14 @ 0x3000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r0, asr r8 @ │ │ │ │ - rsbeq r3, r5, #240, 10 @ 0x3c000000 │ │ │ │ + rsbeq r3, r5, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlalbbeq r8, ip, r8, lr │ │ │ │ - rsbeq r3, r5, #232, 18 @ 0x3a0000 │ │ │ │ + rsbeq r3, r5, #224, 18 @ 0x380000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svceq 0x0045544f │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r2, r5, #248, 30 @ 0x3e0 │ │ │ │ rsbeq r2, r5, #240, 30 @ 0x3c0 │ │ │ │ rsbeq r2, r5, #232, 30 @ 0x3a0 │ │ │ │ rsbeq r2, r5, #224, 30 @ 0x380 │ │ │ │ rsbeq r2, r5, #216, 30 @ 0x360 │ │ │ │ rsbeq r2, r5, #208, 30 @ 0x340 │ │ │ │ rsbeq r2, r5, #200, 30 @ 0x320 │ │ │ │ rsbeq r2, r5, #192, 30 @ 0x300 │ │ │ │ rsbeq r2, r5, #184, 30 @ 0x2e0 │ │ │ │ rsbeq r2, r5, #176, 30 @ 0x2c0 │ │ │ │ rsbeq r2, r5, #168, 30 @ 0x2a0 │ │ │ │ rsbeq r2, r5, #160, 30 @ 0x280 │ │ │ │ rsbeq r2, r5, #152, 30 @ 0x260 │ │ │ │ rsbeq r2, r5, #144, 30 @ 0x240 │ │ │ │ rsbeq r2, r5, #136, 30 @ 0x220 │ │ │ │ + rsbeq r2, r5, #128, 30 @ 0x200 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq sp, r5, r8, ror #12 │ │ │ │ - rsbeq r3, r5, #160, 6 @ 0x80000002 │ │ │ │ - rsbeq r3, r5, #240, 2 @ 0x3c │ │ │ │ + rsbeq r3, r5, #152, 6 @ 0x60000002 │ │ │ │ + rsbeq r3, r5, #232, 2 @ 0x3a │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq sp, r5, r0, asr #14 │ │ │ │ orreq fp, sl, r8, ror #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ blmi 2e0b28c <__bss_end__@@Base+0x209e270> │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, lsl #30 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r2, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r4, #240, 16 @ 0xf00000 │ │ │ │ + rsbeq fp, r4, #232, 16 @ 0xe80000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d3acec <__bss_end__@@Base+0xfcdcd0> │ │ │ │ strbmi r4, [ip, #-2384] @ 0xfffff6b0 │ │ │ │ subpl r4, pc, #47185920 @ 0x2d00000 │ │ │ │ ldclvs 0, cr2, [r3], #-308 @ 0xfffffecc │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ ldrbmi r4, [r4, #-2386] @ 0xfffff6ae │ │ │ │ eorscc r3, r0, r2, asr r0 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq fp, r4, #112, 24 @ 0x7000 │ │ │ │ - rsbeq fp, r4, #192, 24 @ 0xc000 │ │ │ │ + rsbeq fp, r4, #104, 24 @ 0x6800 │ │ │ │ + rsbeq fp, r4, #184, 24 @ 0xb800 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, ror #10 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r4, #40, 28 @ 0x280 │ │ │ │ + rsbeq fp, r4, #32, 28 @ 0x200 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r0, asr r3 @ │ │ │ │ - rsbeq fp, r4, #48, 24 @ 0x3000 │ │ │ │ + rsbeq fp, r4, #40, 24 @ 0x2800 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlaltteq r8, ip, r8, r4 │ │ │ │ - rsbeq ip, r4, #192 @ 0xc0 │ │ │ │ + rsbeq ip, r4, #184 @ 0xb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq fp, r4, #80, 12 @ 0x5000000 │ │ │ │ rsbeq fp, r4, #72, 12 @ 0x4800000 │ │ │ │ rsbeq fp, r4, #64, 12 @ 0x4000000 │ │ │ │ rsbeq fp, r4, #56, 12 @ 0x3800000 │ │ │ │ rsbeq fp, r4, #48, 12 @ 0x3000000 │ │ │ │ rsbeq fp, r4, #24, 12 @ 0x1800000 │ │ │ │ rsbeq fp, r4, #16, 12 @ 0x1000000 │ │ │ │ rsbeq fp, r4, #8, 12 @ 0x800000 │ │ │ │ rsbeq fp, r4, #0, 12 │ │ │ │ rsbeq fp, r4, #248, 10 @ 0x3e000000 │ │ │ │ rsbeq fp, r4, #240, 10 @ 0x3c000000 │ │ │ │ rsbeq fp, r4, #232, 10 @ 0x3a000000 │ │ │ │ rsbeq fp, r4, #224, 10 @ 0x38000000 │ │ │ │ rsbeq fp, r4, #216, 10 @ 0x36000000 │ │ │ │ rsbeq fp, r4, #208, 10 @ 0x34000000 │ │ │ │ + rsbeq fp, r4, #200, 10 @ 0x32000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ smlaleq fp, r5, r8, r5 │ │ │ │ - rsbeq fp, r4, #184, 18 @ 0x2e0000 │ │ │ │ - rsbeq fp, r4, #176, 16 @ 0xb00000 │ │ │ │ + rsbeq fp, r4, #176, 18 @ 0x2c0000 │ │ │ │ + rsbeq fp, r4, #168, 16 @ 0xa80000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strhteq fp, [r5], #104 @ 0x68 │ │ │ │ orreq fp, sl, r0, lsr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, lsr r5 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r1, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sp, r4, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq sp, r4, #40, 6 @ 0xa0000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cmpmi pc, r0, lsr #24 │ │ │ │ svcmi 0x00462d44 │ │ │ │ @ instruction: 0x73204d52 │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ strbpl r5, [r9], #-599 @ 0xfffffda9 │ │ │ │ teqcc r1, r5, asr #4 │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq sp, r4, #16, 14 @ 0x400000 │ │ │ │ - rsbeq sp, r4, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq sp, r4, #8, 14 @ 0x200000 │ │ │ │ + rsbeq sp, r4, #72, 14 @ 0x1200000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r8, [ip, #-104] @ 0xffffff98 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq sp, r4, #0, 18 │ │ │ │ + rsbeq sp, r4, #248, 16 @ 0xf80000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r8, ror #8 │ │ │ │ - rsbeq sp, r4, #208, 12 @ 0xd000000 │ │ │ │ + rsbeq sp, r4, #200, 12 @ 0xc800000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ hvceq 51304 @ 0xc868 │ │ │ │ - rsbeq sp, r4, #184, 20 @ 0xb8000 │ │ │ │ + rsbeq sp, r4, #176, 20 @ 0xb0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpmi r0, ip, lsl #28 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq sp, r4, #24, 2 │ │ │ │ rsbeq sp, r4, #16, 2 │ │ │ │ rsbeq sp, r4, #8, 2 │ │ │ │ rsbeq sp, r4, #0, 2 │ │ │ │ rsbeq sp, r4, #248 @ 0xf8 │ │ │ │ rsbeq sp, r4, #240 @ 0xf0 │ │ │ │ rsbeq sp, r4, #232 @ 0xe8 │ │ │ │ rsbeq sp, r4, #224 @ 0xe0 │ │ │ │ rsbeq sp, r4, #216 @ 0xd8 │ │ │ │ rsbeq sp, r4, #168 @ 0xa8 │ │ │ │ rsbeq sp, r4, #160 @ 0xa0 │ │ │ │ rsbeq sp, r4, #152 @ 0x98 │ │ │ │ rsbeq sp, r4, #144 @ 0x90 │ │ │ │ rsbeq sp, r4, #136 @ 0x88 │ │ │ │ rsbeq sp, r4, #128 @ 0x80 │ │ │ │ + rsbeq sp, r4, #120 @ 0x78 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ strhteq fp, [r5], #224 @ 0xe0 │ │ │ │ - rsbeq sp, r4, #16, 8 @ 0x10000000 │ │ │ │ - rsbeq sp, r4, #0, 6 │ │ │ │ + rsbeq sp, r4, #8, 8 @ 0x8000000 │ │ │ │ + rsbeq sp, r4, #248, 4 @ 0x8000000f │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r5, r0, ror pc │ │ │ │ orreq fp, sl, r8, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqcc r1, r1, lsr r1 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ smlalbteq r8, ip, r8, r6 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r1, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r7, r3, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq r7, r3, #40, 6 @ 0xa0000000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 2, 4, cr4, cr9, cr0, {1} │ │ │ │ ldclcs 2, cr5, [r9, #-260] @ 0xfffffefc │ │ │ │ strbpl r4, [pc], #-3922 @ 1d3afb4 <__bss_end__@@Base+0xfcdf98> │ │ │ │ subpl r4, r9, #754974720 @ 0x2d000000 │ │ │ │ svcvs 0x006c7320 │ │ │ │ ldrbmi r2, [r2, #-116] @ 0xffffff8c │ │ │ │ subpl r4, r5, #1090519040 @ 0x41000000 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r7, r3, #72, 12 @ 0x4800000 │ │ │ │ - rsbeq r7, r3, #144, 12 @ 0x9000000 │ │ │ │ + rsbeq r7, r3, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq r7, r3, #136, 12 @ 0x8800000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r6, [ip, #-200] @ 0xffffff38 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @ instruction: 0x2d44494e │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r7, r3, #232, 14 @ 0x3a00000 │ │ │ │ + rsbeq r7, r3, #224, 14 @ 0x3800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq lr, [sl, r0] │ │ │ │ - rsbeq r7, r3, #8, 12 @ 0x800000 │ │ │ │ + rsbeq r7, r3, #0, 12 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ hvceq 50888 @ 0xc6c8 │ │ │ │ - rsbeq r7, r3, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq r7, r3, #96, 18 @ 0x180000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ streq r0, [pc], -sp, asr #20 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r7, r3, #8, 2 │ │ │ │ rsbeq r7, r3, #0, 2 │ │ │ │ rsbeq r7, r3, #248 @ 0xf8 │ │ │ │ rsbeq r7, r3, #240 @ 0xf0 │ │ │ │ rsbeq r7, r3, #232 @ 0xe8 │ │ │ │ rsbeq r7, r3, #224 @ 0xe0 │ │ │ │ rsbeq r7, r3, #216 @ 0xd8 │ │ │ │ rsbeq r7, r3, #208 @ 0xd0 │ │ │ │ rsbeq r7, r3, #200 @ 0xc8 │ │ │ │ rsbeq r7, r3, #192 @ 0xc0 │ │ │ │ rsbeq r7, r3, #184 @ 0xb8 │ │ │ │ rsbeq r7, r3, #176 @ 0xb0 │ │ │ │ rsbeq r7, r3, #168 @ 0xa8 │ │ │ │ rsbeq r7, r3, #160 @ 0xa0 │ │ │ │ rsbeq r7, r3, #152 @ 0x98 │ │ │ │ + rsbeq r7, r3, #136 @ 0x88 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r6, r5, r0, ror r8 │ │ │ │ - rsbeq r7, r3, #224, 6 @ 0x80000003 │ │ │ │ - rsbeq r7, r3, #8, 6 @ 0x20000000 │ │ │ │ + rsbeq r7, r3, #216, 6 @ 0x60000003 │ │ │ │ + rsbeq r7, r3, #0, 6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r6, r5, r8, asr #18 │ │ │ │ orreq fp, sl, r8, ror #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stccs 15, cr0, [ip], {42} @ 0x2a │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ smlalbteq r6, ip, r8, ip │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r8, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, r4, #144, 4 │ │ │ │ + rsbeq lr, r4, #136, 4 @ 0x80000008 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cmpmi pc, r0, lsr #24 │ │ │ │ cdpmi 13, 4, cr2, cr15, cr4, {2} │ │ │ │ @ instruction: 0x7320594c │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ strbmi r4, [r1], #-1362 @ 0xfffffaae │ │ │ │ cdpmi 2, 4, cr5, cr9, cr5, {2} │ │ │ │ movtpl r2, #23892 @ 0x5d54 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq lr, r4, #24, 12 @ 0x1800000 │ │ │ │ - rsbeq lr, r4, #72, 12 @ 0x4800000 │ │ │ │ + rsbeq lr, r4, #16, 12 @ 0x1000000 │ │ │ │ + rsbeq lr, r4, #64, 12 @ 0x4000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlalbteq r8, ip, r8, r7 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strbpl r4, [lr], #-2386 @ 0xfffff6ae │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq lr, r4, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq lr, r4, #152, 14 @ 0x2600000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r8, lsl #10 │ │ │ │ - rsbeq lr, r4, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq lr, r4, #240, 10 @ 0x3c000000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, asr #14 │ │ │ │ - rsbeq lr, r4, #0, 20 │ │ │ │ + rsbeq lr, r4, #248, 18 @ 0x3e0000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbpl r4, [lr], #-2386 @ 0xfffff6ae │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq sp, r4, #240, 30 @ 0x3c0 │ │ │ │ rsbeq sp, r4, #232, 30 @ 0x3a0 │ │ │ │ rsbeq sp, r4, #224, 30 @ 0x380 │ │ │ │ rsbeq sp, r4, #216, 30 @ 0x360 │ │ │ │ rsbeq sp, r4, #208, 30 @ 0x340 │ │ │ │ rsbeq sp, r4, #200, 30 @ 0x320 │ │ │ │ rsbeq sp, r4, #192, 30 @ 0x300 │ │ │ │ rsbeq sp, r4, #184, 30 @ 0x2e0 │ │ │ │ rsbeq sp, r4, #176, 30 @ 0x2c0 │ │ │ │ rsbeq sp, r4, #168, 30 @ 0x2a0 │ │ │ │ rsbeq sp, r4, #152, 30 @ 0x260 │ │ │ │ rsbeq sp, r4, #144, 30 @ 0x240 │ │ │ │ rsbeq sp, r4, #136, 30 @ 0x220 │ │ │ │ rsbeq sp, r4, #128, 30 @ 0x200 │ │ │ │ rsbeq sp, r4, #120, 30 @ 0x1e0 │ │ │ │ + rsbeq sp, r4, #112, 30 @ 0x1c0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq ip, r5, r0, lsr #5 │ │ │ │ - rsbeq lr, r4, #96, 6 @ 0x80000001 │ │ │ │ - rsbeq lr, r4, #232, 2 @ 0x3a │ │ │ │ + rsbeq lr, r4, #88, 6 @ 0x60000001 │ │ │ │ + rsbeq lr, r4, #224, 2 @ 0x38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq ip, r5, r0, ror #6 │ │ │ │ orreq fp, sl, r0, ror r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbmi r2, [r2, #-3407] @ 0xfffff2b1 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ @ instruction: 0x014c8798 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r1, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r3, #96 @ 0x60 │ │ │ │ + rsbeq pc, r3, #88 @ 0x58 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cmpmi pc, r0, lsr #24 │ │ │ │ subscs r4, r2, r4, asr #10 │ │ │ │ strbtvc r6, [pc], #-3187 @ 1d3b1f4 <__bss_end__@@Base+0xfce1d8> │ │ │ │ ldmdbmi r2, {r5, r8, r9, sl, ip, lr}^ │ │ │ │ mrrcmi 5, 5, r4, r2, cr4 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq pc, r3, #176, 6 @ 0xc0000002 │ │ │ │ - rsbeq pc, r3, #8, 10 @ 0x2000000 │ │ │ │ + rsbeq pc, r3, #168, 6 @ 0xa0000002 │ │ │ │ + rsbeq pc, r3, #0, 10 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsr #16 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ ldmdbmi r0, {r8, r9, sl, ip, lr}^ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r3, #96, 12 @ 0x6000000 │ │ │ │ + rsbeq pc, r3, #88, 12 @ 0x5800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, lsr #23 │ │ │ │ - rsbeq pc, r3, #112, 6 @ 0xc0000001 │ │ │ │ + rsbeq pc, r3, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlalbbeq r7, ip, r8, r4 │ │ │ │ - rsbeq pc, r3, #72, 16 @ 0x480000 │ │ │ │ + rsbeq pc, r3, #64, 16 @ 0x400000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ bleq 210369c <__bss_end__@@Base+0x1396680> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq lr, r3, #48, 28 @ 0x300 │ │ │ │ rsbeq lr, r3, #40, 28 @ 0x280 │ │ │ │ rsbeq lr, r3, #32, 28 @ 0x200 │ │ │ │ rsbeq lr, r3, #24, 28 @ 0x180 │ │ │ │ rsbeq lr, r3, #16, 28 @ 0x100 │ │ │ │ rsbeq lr, r3, #8, 28 @ 0x80 │ │ │ │ rsbeq lr, r3, #0, 28 │ │ │ │ rsbeq lr, r3, #248, 26 @ 0x3e00 │ │ │ │ rsbeq lr, r3, #240, 26 @ 0x3c00 │ │ │ │ rsbeq lr, r3, #232, 26 @ 0x3a00 │ │ │ │ rsbeq lr, r3, #224, 26 @ 0x3800 │ │ │ │ rsbeq lr, r3, #216, 26 @ 0x3600 │ │ │ │ rsbeq lr, r3, #208, 26 @ 0x3400 │ │ │ │ rsbeq lr, r3, #200, 26 @ 0x3200 │ │ │ │ rsbeq lr, r3, #192, 26 @ 0x3000 │ │ │ │ + rsbeq lr, r3, #184, 26 @ 0x2e00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r8, r5, r8, lsl #16 │ │ │ │ - rsbeq pc, r3, #24, 2 │ │ │ │ - rsbeq pc, r3, #32 │ │ │ │ + rsbeq pc, r3, #16, 2 │ │ │ │ + rsbeq pc, r3, #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaleq r8, r5, r8, r8 │ │ │ │ orreq fp, sl, r8, lsl #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ mcrrmi 1, 5, r4, r2, cr2 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, asr r7 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r9, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r5, #40, 18 @ 0xa0000 │ │ │ │ + rsbeq r0, r5, #32, 18 @ 0x80000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d3b284 <__bss_end__@@Base+0xfce268> │ │ │ │ strbmi r4, [ip, #-2384] @ 0xfffff6b0 │ │ │ │ mcrrmi 15, 2, r4, lr, cr13 │ │ │ │ ldclvs 0, cr2, [r3], #-356 @ 0xfffffe9c │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ ldrbmi r4, [r4, #-2386] @ 0xfffff6ae │ │ │ │ smlsldeq r4, r1, r2, r4 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r0, r5, #136, 24 @ 0x8800 │ │ │ │ - rsbeq r0, r5, #200, 24 @ 0xc800 │ │ │ │ + rsbeq r0, r5, #128, 24 @ 0x8000 │ │ │ │ + rsbeq r0, r5, #192, 24 @ 0xc000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsr #22 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strtcs r0, [ip], -pc, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r5, #112, 28 @ 0x700 │ │ │ │ + rsbeq r0, r5, #104, 28 @ 0x680 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018af698 │ │ │ │ - rsbeq r0, r5, #72, 24 @ 0x4800 │ │ │ │ + rsbeq r0, r5, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsr sl │ │ │ │ - rsbeq r1, r5, #192 @ 0xc0 │ │ │ │ + rsbeq r1, r5, #184 @ 0xb8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tstcs r8, r4, asr r7 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r0, r5, #56, 12 @ 0x3800000 │ │ │ │ rsbeq r0, r5, #32, 12 @ 0x2000000 │ │ │ │ rsbeq r0, r5, #0, 12 │ │ │ │ rsbeq r0, r5, #248, 10 @ 0x3e000000 │ │ │ │ rsbeq r0, r5, #232, 10 @ 0x3a000000 │ │ │ │ rsbeq r0, r5, #224, 10 @ 0x38000000 │ │ │ │ rsbeq r0, r5, #216, 10 @ 0x36000000 │ │ │ │ rsbeq r0, r5, #208, 10 @ 0x34000000 │ │ │ │ rsbeq r0, r5, #200, 10 @ 0x32000000 │ │ │ │ rsbeq r0, r5, #192, 10 @ 0x30000000 │ │ │ │ rsbeq r0, r5, #184, 10 @ 0x2e000000 │ │ │ │ rsbeq r0, r5, #176, 10 @ 0x2c000000 │ │ │ │ rsbeq r0, r5, #168, 10 @ 0x2a000000 │ │ │ │ rsbeq r0, r5, #160, 10 @ 0x28000000 │ │ │ │ rsbeq r0, r5, #152, 10 @ 0x26000000 │ │ │ │ + rsbeq r0, r5, #144, 10 @ 0x24000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq ip, r5, r0, lsr ip │ │ │ │ - rsbeq r0, r5, #232, 18 @ 0x3a0000 │ │ │ │ - rsbeq r0, r5, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq r0, r5, #224, 18 @ 0x380000 │ │ │ │ + rsbeq r0, r5, #240, 16 @ 0xf00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq ip, r5, r0, asr #25 │ │ │ │ @ instruction: 0x018ab598 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ andne r0, ip, r3, asr r9 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ smlaltteq r8, ip, r8, sl │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r1, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq fp, r3, #112, 20 @ 0x70000 │ │ │ │ + rsbeq fp, r3, #96, 20 @ 0x60000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 12, 4, cr4, cr1, cr0, {1} │ │ │ │ strbmi r5, [r1, -r7, asr #10] │ │ │ │ ldclvs 0, cr2, [r3], #-276 @ 0xfffffeec │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ ldrbmi r4, [r4, #-2386] @ 0xfffff6ae │ │ │ │ @ instruction: 0x2e455a52 │ │ │ │ cdpmi 12, 0, cr0, cr8, cr7, {0} │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq fp, r3, #104, 28 @ 0x680 │ │ │ │ - rsbeq fp, r3, #176, 28 @ 0xb00 │ │ │ │ + rsbeq fp, r3, #96, 28 @ 0x600 │ │ │ │ + rsbeq fp, r3, #168, 28 @ 0xa80 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaltteq r7, ip, r8, r0 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strbmi r4, [r7, #-331] @ 0xfffffeb5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r3, #40 @ 0x28 │ │ │ │ + rsbeq ip, r3, #32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, ror r9 │ │ │ │ - rsbeq fp, r3, #0, 28 │ │ │ │ + rsbeq fp, r3, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, rrx │ │ │ │ - rsbeq ip, r3, #192, 4 │ │ │ │ + rsbeq ip, r3, #40, 4 @ 0x80000002 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ mcrreq 5, 5, r4, r4, cr4 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq fp, r3, #96, 16 @ 0x600000 │ │ │ │ rsbeq fp, r3, #88, 16 @ 0x580000 │ │ │ │ rsbeq fp, r3, #80, 16 @ 0x500000 │ │ │ │ rsbeq fp, r3, #72, 16 @ 0x480000 │ │ │ │ rsbeq fp, r3, #64, 16 @ 0x400000 │ │ │ │ rsbeq fp, r3, #56, 16 @ 0x380000 │ │ │ │ rsbeq fp, r3, #48, 16 @ 0x300000 │ │ │ │ rsbeq fp, r3, #40, 16 @ 0x280000 │ │ │ │ rsbeq fp, r3, #32, 16 @ 0x200000 │ │ │ │ rsbeq fp, r3, #24, 16 @ 0x180000 │ │ │ │ rsbeq fp, r3, #16, 16 @ 0x100000 │ │ │ │ rsbeq fp, r3, #8, 16 @ 0x80000 │ │ │ │ rsbeq fp, r3, #0, 16 │ │ │ │ rsbeq fp, r3, #248, 14 @ 0x3e00000 │ │ │ │ rsbeq fp, r3, #240, 14 @ 0x3c00000 │ │ │ │ + rsbeq fp, r3, #232, 14 @ 0x3a00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r7, r5, r0, ror #19 │ │ │ │ - rsbeq fp, r3, #160, 22 @ 0x28000 │ │ │ │ - rsbeq fp, r3, #56, 20 @ 0x38000 │ │ │ │ + rsbeq fp, r3, #152, 22 @ 0x26000 │ │ │ │ + rsbeq fp, r3, #32, 20 @ 0x20000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r7, r5, r0, ror sl │ │ │ │ @ instruction: 0x018ab3b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbpl r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ strheq r7, [ip, #-8] │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r9, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r2, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq ip, r2, #128, 4 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 14, cr4, [r1, #-128] @ 0xffffff80 │ │ │ │ ldclvs 0, cr2, [r3], #-276 @ 0xfffffeec │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ ldrbmi r4, [r4, #-2386] @ 0xfffff6ae │ │ │ │ stclcs 14, cr4, [r8, #-328] @ 0xfffffeb8 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq ip, r2, #0, 12 │ │ │ │ - rsbeq ip, r2, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq ip, r2, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq ip, r2, #56, 12 @ 0x3800000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ qdaddeq r6, r8, ip │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ cdpmi 13, 4, cr2, cr9, cr5, {2} │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r2, #184, 14 @ 0x2e00000 │ │ │ │ + rsbeq ip, r2, #176, 14 @ 0x2c00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq sp, sl, r8, lsl #29 │ │ │ │ - rsbeq ip, r2, #192, 10 @ 0x30000000 │ │ │ │ + rsbeq ip, r2, #184, 10 @ 0x2e000000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ ldrdeq r5, [ip, #-248] @ 0xffffff08 │ │ │ │ - rsbeq ip, r2, #96, 18 @ 0x180000 │ │ │ │ + rsbeq ip, r2, #88, 18 @ 0x160000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ svceq 0x00064e47 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq ip, r2, #128 @ 0x80 │ │ │ │ rsbeq ip, r2, #120 @ 0x78 │ │ │ │ rsbeq ip, r2, #112 @ 0x70 │ │ │ │ rsbeq ip, r2, #104 @ 0x68 │ │ │ │ rsbeq ip, r2, #96 @ 0x60 │ │ │ │ rsbeq ip, r2, #88 @ 0x58 │ │ │ │ rsbeq ip, r2, #80 @ 0x50 │ │ │ │ rsbeq ip, r2, #72 @ 0x48 │ │ │ │ rsbeq ip, r2, #64 @ 0x40 │ │ │ │ rsbeq ip, r2, #56 @ 0x38 │ │ │ │ rsbeq ip, r2, #48 @ 0x30 │ │ │ │ rsbeq ip, r2, #40 @ 0x28 │ │ │ │ rsbeq ip, r2, #32 │ │ │ │ rsbeq ip, r2, #24 │ │ │ │ rsbeq ip, r2, #16 │ │ │ │ + rsbeq ip, r2, #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r2, r5, r8, ror #16 │ │ │ │ - rsbeq ip, r2, #96, 6 @ 0x80000001 │ │ │ │ - rsbeq ip, r2, #88, 4 @ 0x80000005 │ │ │ │ + rsbeq ip, r2, #88, 6 @ 0x60000001 │ │ │ │ + rsbeq ip, r2, #80, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r2, r5, r8, lsr #18 │ │ │ │ orreq r7, sl, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ movtpl r4, #39980 @ 0x9c2c │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, lsr #32 │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r7, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r4, #160, 24 @ 0xa000 │ │ │ │ + rsbeq pc, r4, #152, 24 @ 0x9800 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d3b5dc <__bss_end__@@Base+0xfce5c0> │ │ │ │ strbmi r4, [ip, #-2384] @ 0xfffff6b0 │ │ │ │ mcrrmi 15, 2, r4, lr, cr13 │ │ │ │ ldclvs 0, cr2, [r3], #-356 @ 0xfffffe9c │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ strbmi r4, [r4, #-325] @ 0xfffffebb │ │ │ │ stmdaeq r7, {r1, r4, r6, sl, ip, lr} │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r0, r5, #144 @ 0x90 │ │ │ │ - rsbeq r0, r5, #208 @ 0xd0 │ │ │ │ + rsbeq r0, r5, #136 @ 0x88 │ │ │ │ + rsbeq r0, r5, #200 @ 0xc8 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r8, [ip, #-152] @ 0xffffff68 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ stmdaeq r4, {r0, r3, r6, r9, sl, fp, lr}^ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r5, #216, 4 @ 0x8000000d │ │ │ │ + rsbeq r0, r5, #208, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r0, lsr #12 │ │ │ │ - rsbeq r0, r5, #112 @ 0x70 │ │ │ │ + rsbeq r0, r5, #104 @ 0x68 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ ldrdeq r8, [ip, #-136] @ 0xffffff78 │ │ │ │ - rsbeq r0, r5, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq r0, r5, #64, 8 @ 0x40000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stccs 15, cr0, [r2], {9} │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq pc, r4, #184, 20 @ 0xb8000 │ │ │ │ rsbeq pc, r4, #176, 20 @ 0xb0000 │ │ │ │ rsbeq pc, r4, #168, 20 @ 0xa8000 │ │ │ │ rsbeq pc, r4, #160, 20 @ 0xa0000 │ │ │ │ rsbeq pc, r4, #152, 20 @ 0x98000 │ │ │ │ rsbeq pc, r4, #136, 20 @ 0x88000 │ │ │ │ rsbeq pc, r4, #128, 20 @ 0x80000 │ │ │ │ rsbeq pc, r4, #120, 20 @ 0x78000 │ │ │ │ rsbeq pc, r4, #112, 20 @ 0x70000 │ │ │ │ rsbeq pc, r4, #104, 20 @ 0x68000 │ │ │ │ rsbeq pc, r4, #96, 20 @ 0x60000 │ │ │ │ rsbeq pc, r4, #88, 20 @ 0x58000 │ │ │ │ rsbeq pc, r4, #80, 20 @ 0x50000 │ │ │ │ rsbeq pc, r4, #72, 20 @ 0x48000 │ │ │ │ rsbeq pc, r4, #64, 20 @ 0x40000 │ │ │ │ + rsbeq pc, r4, #40, 20 @ 0x28000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq ip, r5, r8, ror r9 │ │ │ │ - rsbeq pc, r4, #152, 26 @ 0x2600 │ │ │ │ - rsbeq pc, r4, #128, 24 @ 0x8000 │ │ │ │ + rsbeq pc, r4, #144, 26 @ 0x2400 │ │ │ │ + rsbeq pc, r4, #112, 24 @ 0x7000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq ip, r5, r0, asr sl │ │ │ │ @ instruction: 0x018ab598 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ movweq r0, #63038 @ 0xf63e │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, ror #18 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r1, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r9, r3, #232, 14 @ 0x3a00000 │ │ │ │ + rsbeq r9, r3, #224, 14 @ 0x3800000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cdpmi 2, 4, cr4, cr9, cr0, {1} │ │ │ │ ldclcs 2, cr5, [r9, #-260] @ 0xfffffefc │ │ │ │ ldrbmi r5, [r4, #-2117] @ 0xfffff7bb │ │ │ │ svcmi 0x0049534e │ │ │ │ ldclvs 0, cr2, [r3], #-312 @ 0xfffffec8 │ │ │ │ strpl r7, [r0, -pc, ror #8]! │ │ │ │ @@ -2931127,73 +2931127,73 @@ │ │ │ │ eorpl r1, ip, r2, asr r0 │ │ │ │ cmpmi fp, r1, asr #6 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r9, r3, #120, 22 @ 0x1e000 │ │ │ │ - rsbeq r9, r3, #200, 22 @ 0x32000 │ │ │ │ + rsbeq r9, r3, #112, 22 @ 0x1c000 │ │ │ │ + rsbeq r9, r3, #192, 22 @ 0x30000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, ror #21 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, asr #30 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ cmpmi r6, r6, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r9, r3, #32, 26 @ 0x800 │ │ │ │ + rsbeq r9, r3, #24, 26 @ 0x600 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r0, ror #16 │ │ │ │ - rsbeq r9, r3, #56, 22 @ 0xe000 │ │ │ │ + rsbeq r9, r3, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ smlalbteq r6, ip, r8, lr │ │ │ │ - rsbeq r9, r3, #120, 30 @ 0x1e0 │ │ │ │ + rsbeq r9, r3, #112, 30 @ 0x1c0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpmi sp, r8, asr #26 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq r9, r3, #248, 8 @ 0xf8000000 │ │ │ │ rsbeq r9, r3, #240, 8 @ 0xf0000000 │ │ │ │ rsbeq r9, r3, #232, 8 @ 0xe8000000 │ │ │ │ rsbeq r9, r3, #224, 8 @ 0xe0000000 │ │ │ │ rsbeq r9, r3, #216, 8 @ 0xd8000000 │ │ │ │ rsbeq r9, r3, #208, 8 @ 0xd0000000 │ │ │ │ rsbeq r9, r3, #200, 8 @ 0xc8000000 │ │ │ │ rsbeq r9, r3, #192, 8 @ 0xc0000000 │ │ │ │ rsbeq r9, r3, #184, 8 @ 0xb8000000 │ │ │ │ rsbeq r9, r3, #176, 8 @ 0xb0000000 │ │ │ │ rsbeq r9, r3, #168, 8 @ 0xa8000000 │ │ │ │ rsbeq r9, r3, #160, 8 @ 0xa0000000 │ │ │ │ rsbeq r9, r3, #152, 8 @ 0x98000000 │ │ │ │ rsbeq r9, r3, #144, 8 @ 0x90000000 │ │ │ │ rsbeq r9, r3, #136, 8 @ 0x88000000 │ │ │ │ + rsbeq r9, r3, #128, 8 @ 0x80000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r7, r5, r0, asr #5 │ │ │ │ - rsbeq r9, r3, #184, 16 @ 0xb80000 │ │ │ │ - rsbeq r9, r3, #184, 14 @ 0x2e00000 │ │ │ │ + rsbeq r9, r3, #176, 16 @ 0xb00000 │ │ │ │ + rsbeq r9, r3, #176, 14 @ 0x2c00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r7, r5, r0, lsl #7 │ │ │ │ @ instruction: 0x018ab390 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbpl r4, [pc], #-3628 @ 1d3b884 <__bss_end__@@Base+0xfce868> │ │ │ │ cmpeq r8, r8, asr r5 │ │ │ │ cmpeq ip, r8, lsl pc │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r9, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq pc, r3, #136, 30 @ 0x220 │ │ │ │ + rsbeq pc, r3, #128, 30 @ 0x200 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ stclmi 3, cr4, [pc, #-128] @ 1d3b824 <__bss_end__@@Base+0xfce808> │ │ │ │ strbmi r4, [ip, #-2384] @ 0xfffff6b0 │ │ │ │ subpl r2, pc, r2, asr sp @ │ │ │ │ @ instruction: 0x4e4f4954 │ │ │ │ ldclvs 0, cr2, [r3], #-332 @ 0xfffffeb4 │ │ │ │ eorpl r7, r0, #1862270976 @ 0x6f000000 │ │ │ │ @@ -2931201,159 +2931201,159 @@ │ │ │ │ subsmi r5, r1, r2, asr r4 │ │ │ │ movwpl r0, #7234 @ 0x1c42 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq r0, r4, #248, 6 @ 0xe0000003 │ │ │ │ - rsbeq r0, r4, #88, 8 @ 0x58000000 │ │ │ │ + rsbeq r0, r4, #240, 6 @ 0xc0000003 │ │ │ │ + rsbeq r0, r4, #48, 8 @ 0x30000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, asr #22 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ strbpl r2, [r6, #-3407] @ 0xfffff2b1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r0, r4, #176, 10 @ 0x2c000000 │ │ │ │ + rsbeq r0, r4, #168, 10 @ 0x2a000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq lr, sl, r8, asr #24 │ │ │ │ - rsbeq r0, r4, #184, 6 @ 0xe0000002 │ │ │ │ + rsbeq r0, r4, #176, 6 @ 0xc0000002 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ strheq r7, [ip, #-152] @ 0xffffff68 │ │ │ │ - rsbeq r0, r4, #120, 14 @ 0x1e00000 │ │ │ │ + rsbeq r0, r4, #112, 14 @ 0x1c00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmppl r4, r3, asr r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq pc, r3, #88, 26 @ 0x1600 │ │ │ │ rsbeq pc, r3, #80, 26 @ 0x1400 │ │ │ │ rsbeq pc, r3, #72, 26 @ 0x1200 │ │ │ │ rsbeq pc, r3, #64, 26 @ 0x1000 │ │ │ │ rsbeq pc, r3, #56, 26 @ 0xe00 │ │ │ │ rsbeq pc, r3, #48, 26 @ 0xc00 │ │ │ │ rsbeq pc, r3, #40, 26 @ 0xa00 │ │ │ │ rsbeq pc, r3, #32, 26 @ 0x800 │ │ │ │ rsbeq pc, r3, #24, 26 @ 0x600 │ │ │ │ rsbeq pc, r3, #16, 26 @ 0x400 │ │ │ │ rsbeq pc, r3, #8, 26 @ 0x200 │ │ │ │ rsbeq pc, r3, #0, 26 │ │ │ │ rsbeq pc, r3, #248, 24 @ 0xf800 │ │ │ │ rsbeq pc, r3, #240, 24 @ 0xf000 │ │ │ │ rsbeq pc, r3, #232, 24 @ 0xe800 │ │ │ │ + rsbeq pc, r3, #224, 24 @ 0xe000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsceq r8, r5, r8, lsl #22 │ │ │ │ - rsbeq r0, r4, #80 @ 0x50 │ │ │ │ - rsbeq pc, r3, #104, 30 @ 0x1a0 │ │ │ │ + rsbeq r0, r4, #72 @ 0x48 │ │ │ │ + rsbeq pc, r3, #96, 30 @ 0x180 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlaleq r8, r5, r8, fp │ │ │ │ orreq fp, sl, r0, lsr r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ stclvs 3, cr6, [r1], #-380 @ 0xfffffe84 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, lsl fp │ │ │ │ ldrcc r3, [r3, #-1863]! @ 0xfffff8b9 │ │ │ │ teqeq r6, r9, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r4, #184, 14 @ 0x2e00000 │ │ │ │ + rsbeq ip, r4, #160, 14 @ 0x2800000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ cmpmi pc, r0, lsr #24 │ │ │ │ svcmi 0x00462d44 │ │ │ │ @ instruction: 0x73204d52 │ │ │ │ rsbscs r6, r4, ip, ror #30 │ │ │ │ strbmi r4, [r1], #-1362 @ 0xfffffaae │ │ │ │ cdpcs 2, 0, cr5, cr9, cr5, {2} │ │ │ │ eorpl r4, sp, #68, 30 @ 0x110 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ @ instruction: 0x01880690 │ │ │ │ - rsbeq ip, r4, #0, 22 │ │ │ │ - rsbeq ip, r4, #48, 22 @ 0xc000 │ │ │ │ + rsbeq ip, r4, #248, 20 @ 0xf8000 │ │ │ │ + rsbeq ip, r4, #40, 22 @ 0xa000 │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq ip, r7, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, lsr r6 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq ip, r4, #136, 26 @ 0x2200 │ │ │ │ + rsbeq ip, r4, #128, 26 @ 0x2000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0 @ @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq pc, [sl, r0] │ │ │ │ - rsbeq ip, r4, #224, 20 @ 0xe0000 │ │ │ │ + rsbeq ip, r4, #216, 20 @ 0xd8000 │ │ │ │ @ instruction: 0x0147e198 │ │ │ │ strdeq r9, [r8, #-24] @ 0xffffffe8 │ │ │ │ strheq r8, [ip, #-88] @ 0xffffffa8 │ │ │ │ - rsbeq ip, r4, #48, 30 @ 0xc0 │ │ │ │ + rsbeq ip, r4, #40, 30 @ 0xa0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq ip, r4, #176, 10 @ 0x2c000000 │ │ │ │ rsbeq ip, r4, #168, 10 @ 0x2a000000 │ │ │ │ rsbeq ip, r4, #160, 10 @ 0x28000000 │ │ │ │ rsbeq ip, r4, #152, 10 @ 0x26000000 │ │ │ │ rsbeq ip, r4, #144, 10 @ 0x24000000 │ │ │ │ rsbeq ip, r4, #16, 10 @ 0x4000000 │ │ │ │ rsbeq ip, r4, #8, 10 @ 0x2000000 │ │ │ │ rsbeq ip, r4, #0, 10 │ │ │ │ rsbeq ip, r4, #248, 8 @ 0xf8000000 │ │ │ │ rsbeq ip, r4, #240, 8 @ 0xf0000000 │ │ │ │ rsbeq ip, r4, #232, 8 @ 0xe8000000 │ │ │ │ rsbeq ip, r4, #224, 8 @ 0xe0000000 │ │ │ │ rsbeq ip, r4, #216, 8 @ 0xd8000000 │ │ │ │ rsbeq ip, r4, #208, 8 @ 0xd0000000 │ │ │ │ rsbeq ip, r4, #184, 8 @ 0xb8000000 │ │ │ │ + rsbeq ip, r4, #176, 8 @ 0xb0000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ lsleq r1, r8, #6 │ │ │ │ smlaleq fp, r5, r8, fp │ │ │ │ - rsbeq ip, r4, #184, 16 @ 0xb80000 │ │ │ │ - rsbeq ip, r4, #136, 14 @ 0x2200000 │ │ │ │ + rsbeq ip, r4, #176, 16 @ 0xb00000 │ │ │ │ + rsbeq ip, r4, #128, 14 @ 0x2000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq fp, r5, r8, lsl #25 │ │ │ │ orreq fp, sl, r8, asr #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ cmpeq r8, r8, lsl r7 │ │ │ │ cmpeq ip, r8, lsl #12 │ │ │ │ ldrtcc r3, [r3], -r7, asr #14 │ │ │ │ teqeq r6, r1, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r2, r3, #80, 22 @ 0x14000 │ │ │ │ + rsbeq r2, r3, #72, 22 @ 0x12000 │ │ │ │ strbmi r4, [fp, #-333] @ 0xfffffeb3 │ │ │ │ strbpl r5, [pc, #-800] @ 1d3b7cc <__bss_end__@@Base+0xfce7b0> │ │ │ │ stclcs 3, cr4, [r5, #-328] @ 0xfffffeb8 │ │ │ │ ldmdami r4, {r4, r6, r8, lr}^ │ │ │ │ strbmi r4, [sp, #-334] @ 0xfffffeb2 │ │ │ │ svcvs 0x006c7320 │ │ │ │ ldrbmi r2, [r2, #-116] @ 0xffffff8c │ │ │ │ subpl r4, r5, #1090519040 @ 0x41000000 │ │ │ │ rsceq r6, r3, r8, lsr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, r3, #0 │ │ │ │ + rsbeq r2, r3, #248, 30 @ 0x3e0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ teqpeq r6, r0, ror #3 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r1, r8, lsr r8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2943968,15 +2943968,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq ip, r7, #96, 8 @ 0x60000000 │ │ │ │ + rsbseq ip, r7, #88, 8 @ 0x58000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @@ -2944000,15 +2944000,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq sp, r9, #32, 30 @ 0x80 │ │ │ │ + rsbseq sp, r9, #24, 30 @ 0x60 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smullseq ip, r6, r8, r3 │ │ │ │ @@ -2944032,15 +2944032,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq sp, fp, #168, 28 @ 0xa80 │ │ │ │ + rsbseq sp, fp, #160, 28 @ 0xa00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944064,15 +2944064,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq lr, sp, #16 │ │ │ │ + rsbseq lr, sp, #8 │ │ │ │ tsteq ip, r8, ror r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944096,15 +2944096,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq fp, r0, asr #18 │ │ │ │ + strdeq r8, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944128,15 +2944128,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r4, r1, #120, 12 @ 0x7800000 │ │ │ │ + rsbeq r4, r1, #112, 12 @ 0x7000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944162,15 +2944162,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq fp, r3, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq fp, r3, #8, 8 @ 0x8000000 │ │ │ │ @ instruction: 0x011f3ef0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944198,15 +2944198,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r9, r6, #16, 12 @ 0x1000000 │ │ │ │ + rsbeq r9, r6, #8, 12 @ 0x800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944234,15 +2944234,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r8, sl, #160, 8 @ 0xa0000000 │ │ │ │ + rsbeq r8, sl, #152, 8 @ 0x98000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944266,15 +2944266,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sp, sp, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq sp, sp, #72, 14 @ 0x1200000 │ │ │ │ rsbeq r2, r0, #80, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944300,15 +2944300,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq fp, r0, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq fp, r0, #224, 6 @ 0x80000003 │ │ │ │ rsbeq r3, r0, #208, 18 @ 0x340000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944336,15 +2944336,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r3, r4, #248, 10 @ 0x3e000000 │ │ │ │ + rsbseq r3, r4, #240, 10 @ 0x3c000000 │ │ │ │ rsbeq r5, r0, #80, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944370,15 +2944370,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r6, r7, #24, 24 @ 0x1800 │ │ │ │ + rsbseq r6, r7, #16, 24 @ 0x1000 │ │ │ │ rsbeq r7, r0, #128, 18 @ 0x200000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944408,15 +2944408,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r7, r9, #176, 22 @ 0x2c000 │ │ │ │ + rsbseq r7, r9, #168, 22 @ 0x2a000 │ │ │ │ rsbeq r9, r0, #192 @ 0xc0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944442,15 +2944442,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r7, fp, #40, 20 @ 0x28000 │ │ │ │ + rsbseq r7, fp, #32, 20 @ 0x20000 │ │ │ │ rsbeq sl, r0, #248, 14 @ 0x3e00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2944474,15 +2944474,15 @@ │ │ │ │ @ instruction: 0x014d9398 │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbseq r7, sp, #144, 22 @ 0x24000 │ │ │ │ + rsbseq r7, sp, #136, 22 @ 0x22000 │ │ │ │ rsbeq fp, r0, #56, 30 @ 0xe0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2948117,15 +2948117,15 @@ │ │ │ │ cmpeq fp, r8, asr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq fp, ip, #96, 26 @ 0x1800 │ │ │ │ + rsbeq fp, ip, #120, 26 @ 0x1e00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2952935,17 +2952935,17 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ stmdavc pc!, {r0, r1, r5, r6, sl, fp, sp, lr} @ │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ ldrbvs r6, [pc], #-365 @ 1d59130 <__bss_end__@@Base+0xfec114> │ │ │ │ svcvs 0x002e6665 │ │ │ │ - stcl 14, cr7, [r0, #-276]! @ 0xfffffeec │ │ │ │ + vpush {d21-} │ │ │ │ eoreq r8, r7, #152, 4 @ 0x80000009 │ │ │ │ - stcl 14, cr7, [r0, #-328]! @ 0xfffffeb8 │ │ │ │ + fstmdbx sp!, {d21-d115} @ Deprecated │ │ │ │ eoreq r8, r7, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0x0147e498 │ │ │ │ cmpeq sl, r8, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ tsteq r0, r8, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r7, [r7, r8] │ │ │ │ @@ -2962480,15 +2962480,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r8, r7, #248, 20 @ 0xf8000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r8, r7, #72, 18 @ 0x120000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r8, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq pc, r1, #136, 20 @ 0x88000 │ │ │ │ + rsbeq pc, r1, #128, 20 @ 0x80000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq fp, [sp, -r0] │ │ │ │ tsteq r4, r8, asr #11 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq r4, r0, sp, pc @ │ │ │ │ rsbeq r8, r7, #32, 16 @ 0x200000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2962499,38 +2962499,38 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r8, lsl r9 │ │ │ │ rsbeq r8, r7, #248, 8 @ 0xf8000000 │ │ │ │ tsteq r8, r0, asr #26 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sp, r4, #232, 28 @ 0xe80 │ │ │ │ + rsbeq sp, r4, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0x011e9df8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq pc, r0, r2, r9 @ │ │ │ │ @ instruction: 0x011144d0 │ │ │ │ rsbeq r8, r7, #32, 8 @ 0x20000000 │ │ │ │ - rsbeq r1, r3, #136, 22 @ 0x22000 │ │ │ │ + rsbeq r1, r3, #128, 22 @ 0x20000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r3, r1, #64, 4 │ │ │ │ tsteq r2, r0, ror #10 │ │ │ │ - rsbeq fp, r3, #120, 14 @ 0x1e00000 │ │ │ │ + rsbeq fp, r3, #96, 14 @ 0x1800000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatteq sl, r8, sl, sl │ │ │ │ rsbeq r8, r7, #216, 4 @ 0x8000000d │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r6, r1, #144, 24 @ 0x9000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, asr fp │ │ │ │ @ instruction: 0x0111a498 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ tsteq ip, r0, ror lr │ │ │ │ - rsbeq r0, r3, #120, 8 @ 0x78000000 │ │ │ │ + rsbeq r0, r3, #112, 8 @ 0x70000000 │ │ │ │ rsbeq r8, r7, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0x010e6290 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r6, r0, ror #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2962549,41 +2962549,41 @@ │ │ │ │ rsbeq r8, r7, #168 @ 0xa8 │ │ │ │ tsteq r2, r8, ror r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011157f0 │ │ │ │ smlatbeq r8, r8, r4, ip │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sp, r2, #152, 12 @ 0x9800000 │ │ │ │ + rsbeq sp, r2, #144, 12 @ 0x9000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ - rsbeq r5, r4, #24, 14 @ 0x600000 │ │ │ │ + rsbeq r5, r4, #32, 12 @ 0x2000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq r9, r0, pc, fp @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq fp, r1, #120, 8 @ 0x78000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r7, #160, 28 @ 0xa00 │ │ │ │ smlabteq fp, r0, pc, r0 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r7, #120, 28 @ 0x780 │ │ │ │ - rsbeq sp, r4, #0 │ │ │ │ + rsbeq ip, r4, #248, 30 @ 0x3e0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r8, lsl #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r0, r5, #16, 10 @ 0x4000000 │ │ │ │ + rsbeq r0, r5, #8, 10 @ 0x2000000 │ │ │ │ tsteq r9, r0, lsr #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq ip, r0, ror #12 │ │ │ │ rsbeq r7, r7, #144, 26 @ 0x2400 │ │ │ │ rsbeq r7, r7, #24, 26 @ 0x600 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2962598,15 +2962598,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq r5, [ip, -r0] │ │ │ │ rsbeq r7, r7, #200, 22 @ 0x32000 │ │ │ │ rsbeq r7, r7, #184, 22 @ 0x2e000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r7, #80, 22 @ 0x14000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r9, r4, #48, 20 @ 0x30000 │ │ │ │ + rsbeq r9, r4, #32, 20 @ 0x20000 │ │ │ │ rsbeq r8, r3, #232, 2 @ 0x3a │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r1, r4, #72, 2 │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ rsbeq r7, r7, #16, 22 @ 0x4000 │ │ │ │ @@ -2962620,19 +2962620,19 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r4, r1, #72, 30 @ 0x120 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq lr, r1, #136, 24 @ 0x8800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r7, #112, 20 @ 0x70000 │ │ │ │ - rsbeq lr, r2, #168, 26 @ 0x2a00 │ │ │ │ + rsbeq lr, r2, #160, 26 @ 0x2800 │ │ │ │ tsteq r2, r0, lsl #21 │ │ │ │ @ instruction: 0x010d1a98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r5, #56 @ 0x38 │ │ │ │ + rsbeq r2, r5, #48 @ 0x30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq r8, r0, sl, r2 │ │ │ │ rsbeq r7, r7, #80, 18 @ 0x140000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ @@ -2962640,23 +2962640,23 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r8, lsr #1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, ror #14 │ │ │ │ rsbeq r7, r7, #160, 16 @ 0xa00000 │ │ │ │ tsteq r3, r8, lsl #22 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r7, r7, #24, 16 @ 0x180000 │ │ │ │ + rsbeq r7, r7, #120, 16 @ 0x780000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq lr, r0, sp, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ - rsbeq r4, r4, #128, 10 @ 0x20000000 │ │ │ │ - rsbeq fp, r2, #96, 10 @ 0x18000000 │ │ │ │ + rsbeq r4, r4, #120, 10 @ 0x1e000000 │ │ │ │ + rsbeq fp, r2, #88, 10 @ 0x16000000 │ │ │ │ @ instruction: 0x010bb4b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, ip, #128, 18 @ 0x200000 │ │ │ │ smlatbeq lr, r0, r5, fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2962691,17 +2962691,17 @@ │ │ │ │ tsteq sp, r8, ror #10 │ │ │ │ rsbeq r9, r4, #40, 20 @ 0x28000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, lsr #19 │ │ │ │ tsteq r3, r0, lsl r6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r0, asr #12 │ │ │ │ - rsbeq fp, r7, #240, 12 @ 0xf000000 │ │ │ │ - rsbeq r0, r7, #112 @ 0x70 │ │ │ │ - rsbeq r7, r7, #216, 8 @ 0xd8000000 │ │ │ │ + rsbeq fp, r7, #232, 12 @ 0xe800000 │ │ │ │ + rsbeq r0, r7, #104 @ 0x68 │ │ │ │ + rsbeq r7, r7, #16, 10 @ 0x4000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r7, #192, 8 @ 0xc0000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq pc, r0, lsl #26 │ │ │ │ rsbeq r7, r7, #32, 8 @ 0x20000000 │ │ │ │ tsteq sp, r8, lsl #30 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2962712,26 +2962712,26 @@ │ │ │ │ smlatbeq lr, r8, fp, lr │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r4, r0, lsr #3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r7, #160, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r7, r7, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq r7, r7, #144, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r7, #64, 4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, lsr #8 │ │ │ │ rsbeq r7, r7, #24, 4 @ 0x80000001 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r5, #176, 20 @ 0xb0000 │ │ │ │ + rsbeq r3, r5, #168, 20 @ 0xa8000 │ │ │ │ @ instruction: 0x010b7198 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r2, r7, #216, 2 @ 0x36 │ │ │ │ + rsbeq r2, r7, #208, 2 @ 0x34 │ │ │ │ rsbeq pc, r1, #0, 24 │ │ │ │ tsteq r7, r0, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r7, #96, 2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2962745,37 +2962745,37 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r8, lsr #19 │ │ │ │ tsteq lr, r8, lsl r8 │ │ │ │ smlatbeq sp, r0, lr, sp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r7, #16 │ │ │ │ - rsbeq r6, r7, #248, 30 @ 0x3e0 │ │ │ │ + rsbeq r7, r7, #0 │ │ │ │ tsteq r5, r8, asr #30 │ │ │ │ tsteq r2, r0, asr #17 │ │ │ │ - rsbeq r0, r2, #48, 12 @ 0x3000000 │ │ │ │ + rsbeq r0, r2, #40, 12 @ 0x2800000 │ │ │ │ rsbseq r2, r1, #88, 10 @ 0x16000000 │ │ │ │ tsteq sp, r8, ror ip │ │ │ │ tsteq r4, r0, lsl #10 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r8, lsr fp │ │ │ │ rsbeq r6, r7, #240, 28 @ 0xf00 │ │ │ │ tsteq r1, r8, lsr #28 │ │ │ │ rsbseq r5, r1, #120, 30 @ 0x1e0 │ │ │ │ tsteq r5, r0, asr #6 │ │ │ │ ldrsbeq fp, [r3, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r8, ror #11 │ │ │ │ - rsbeq r6, r7, #248, 26 @ 0x3e00 │ │ │ │ - rsbeq pc, r2, #192, 20 @ 0xc0000 │ │ │ │ + rsbeq r6, r7, #88, 28 @ 0x580 │ │ │ │ + rsbeq pc, r2, #184, 20 @ 0xb8000 │ │ │ │ rsbeq r6, r7, #200, 26 @ 0x3200 │ │ │ │ swpeq r6, r0, [lr] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq lr, r4, #8, 22 @ 0x2000 │ │ │ │ + rsbeq lr, r4, #0, 22 │ │ │ │ tsteq lr, r8, lsr #19 │ │ │ │ tsteq pc, r8, asr pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011efb98 │ │ │ │ rsbeq r6, r7, #64, 26 @ 0x1000 │ │ │ │ tsteq pc, r8, lsl #14 │ │ │ │ rsbeq r6, r7, #104, 24 @ 0x6800 │ │ │ │ @@ -2962790,15 +2962790,15 @@ │ │ │ │ rsbeq r6, r7, #208, 22 @ 0x34000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0111bcd0 │ │ │ │ @ instruction: 0x011089f8 │ │ │ │ smlabteq sp, r0, r7, r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq ip, r2, #160, 24 @ 0xa000 │ │ │ │ + rsbeq ip, r2, #152, 24 @ 0x9800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2962807,47 +2962807,47 @@ │ │ │ │ rsbeq sl, r1, #232, 14 @ 0x3a00000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabteq sl, r0, ip, sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq ip, r4, #40, 8 @ 0x28000000 │ │ │ │ + rsbeq ip, r4, #32, 8 @ 0x20000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq lr, r3, #136, 6 @ 0x20000002 │ │ │ │ rsbeq r6, r7, #32, 20 @ 0x20000 │ │ │ │ tsteq r2, r0, ror r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r2, r0, lsr #12 │ │ │ │ tstpeq r8, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq pc, r4, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq pc, r4, #216, 16 @ 0xd80000 │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r8, lsr #26 │ │ │ │ rsbeq r6, r7, #112, 18 @ 0x1c0000 │ │ │ │ - rsbeq r6, r4, #64, 8 @ 0x40000000 │ │ │ │ + rsbeq r6, r4, #56, 8 @ 0x38000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sl, r8, ror #2 │ │ │ │ - rsbeq r6, r7, #72, 16 @ 0x480000 │ │ │ │ + rsbeq r6, r7, #112, 16 @ 0x700000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r6, r7, #48, 16 @ 0x300000 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r6, r7, #16, 16 @ 0x100000 │ │ │ │ - rsbeq lr, r3, #72, 26 @ 0x1200 │ │ │ │ + rsbeq lr, r3, #64, 26 @ 0x1000 │ │ │ │ tsteq r6, r8, lsr #8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r8, r4, #248, 28 @ 0xf80 │ │ │ │ + rsbeq r8, r4, #240, 28 @ 0xf00 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r5, r0, asr #29 │ │ │ │ rsbeq r0, r4, #48, 4 │ │ │ │ tsteq r0, r0, lsl #2 │ │ │ │ smlatbeq sp, r8, r8, r2 │ │ │ │ @@ -2962864,16 +2962864,16 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlabbeq fp, r0, r9, pc @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r6, r7, #104, 12 @ 0x6800000 │ │ │ │ rsbeq r6, r7, #72, 12 @ 0x4800000 │ │ │ │ rsbeq r6, r7, #48, 12 @ 0x3000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r6, r7, #24, 12 @ 0x1800000 │ │ │ │ - rsbeq r1, r5, #24, 8 @ 0x18000000 │ │ │ │ + rsbeq r6, r7, #32, 12 @ 0x2000000 │ │ │ │ + rsbeq r1, r5, #16, 8 @ 0x10000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r8, r3, #136, 28 @ 0x880 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01070d90 │ │ │ │ rsbeq r6, r7, #160, 10 @ 0x28000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2962888,15 +2962888,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r3, r4, #96, 14 @ 0x1800000 │ │ │ │ + rsbeq r3, r4, #88, 14 @ 0x1600000 │ │ │ │ tsteq r3, r8, asr r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r0, lsl r8 │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ @ instruction: 0x010fedb0 │ │ │ │ @@ -2962939,40 +2962939,40 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01104cf0 │ │ │ │ rsbeq pc, r5, #152 @ 0x98 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r6, r7, #16, 4 │ │ │ │ ldrdeq r4, [sp, -r8] │ │ │ │ rsbeq r3, r4, #56, 6 @ 0xe0000000 │ │ │ │ - rsbeq r6, r7, #120, 2 │ │ │ │ + rsbeq r6, r7, #200, 2 @ 0x32 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r6, r7, #24 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r6, r7, #0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x011027d0 │ │ │ │ tstpeq sp, r8, lsl #31 @ p-variant is OBSOLETE │ │ │ │ - rsbeq r5, r7, #200, 30 @ 0x320 │ │ │ │ + rsbeq r5, r7, #208, 30 @ 0x340 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq sp, r8, asr #14 │ │ │ │ @ instruction: 0x011307b0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ smlatbeq lr, r8, r7, fp │ │ │ │ rsbeq r5, r7, #88, 30 @ 0x160 │ │ │ │ - rsbeq r0, r7, #136, 20 @ 0x88000 │ │ │ │ + rsbeq r0, r7, #128, 20 @ 0x80000 │ │ │ │ rsbeq r5, r7, #152, 28 @ 0x980 │ │ │ │ strheq r7, [fp, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r1, r7, #144, 14 @ 0x2400000 │ │ │ │ + rsbeq r1, r7, #136, 14 @ 0x2200000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0116f6f0 │ │ │ │ smlabteq sp, r0, r0, r4 │ │ │ │ @ instruction: 0x010f6998 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2966506,15 +2966506,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r5, r3, #56, 8 @ 0x38000000 │ │ │ │ + rsbeq r5, r3, #72, 8 @ 0x48000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq lr, r4, #176 @ 0xb0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -2968792,15 +2968792,15 @@ │ │ │ │ smlalbteq r9, sl, r8, r2 │ │ │ │ @ instruction: 0x011806f8 │ │ │ │ tsteq r7, r8, lsr #15 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01801098 │ │ │ │ cmpeq sl, r8, lsl r1 │ │ │ │ @ instruction: 0x0117d9f0 │ │ │ │ - rsbeq r9, r7, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq r9, r7, #224, 22 @ 0x38000 │ │ │ │ tsteq r8, r0, asr #16 │ │ │ │ orreq sl, r9, r8, lsr #13 │ │ │ │ tsteq r8, r8, asr #22 │ │ │ │ @ instruction: 0x010e14b8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq sl, r8, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -3324501,15 +3324501,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r7, r0, ror #30 │ │ │ │ smlabteq r2, r8, r1, lr │ │ │ │ smlabbeq r3, r0, r1, r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01098d98 │ │ │ │ rsbeq fp, r2, #88, 2 │ │ │ │ - rsbeq pc, r1, #200, 4 @ 0x8000000c │ │ │ │ + rsbeq pc, r1, #208, 4 │ │ │ │ tsteq r2, r0, lsl #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, lsr r2 │ │ │ │ tsteq sl, r0, lsl #20 │ │ │ │ smlabteq pc, r8, fp, sp @ │ │ │ │ tsteq r6, r8, ror #31 │ │ │ │ tsteq r7, r0, asr #30 │ │ │ │ @@ -3324521,15 +3324521,15 @@ │ │ │ │ tsteq r4, r8, lsl #19 │ │ │ │ tsteq r2, r8, asr #15 │ │ │ │ rsbseq r0, r2, #200, 28 @ 0xc80 │ │ │ │ tsteq r2, r0, lsr #31 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x0117eeb8 │ │ │ │ - rsbeq pc, r1, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq pc, r1, #184, 4 @ 0x8000000b │ │ │ │ smlabteq r1, r8, r4, lr │ │ │ │ rsbseq ip, r2, #24, 4 @ 0x80000001 │ │ │ │ tsteq r7, r8, lsr #1 │ │ │ │ rsbeq pc, r1, #152, 4 @ 0x80000009 │ │ │ │ tsteq r9, r8, asr #4 │ │ │ │ tsteq r8, r0, lsl #25 │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ @@ -3324700,15 +3324700,15 @@ │ │ │ │ smlatbeq r2, r0, r8, r8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r1, r0, ror #5 │ │ │ │ tsteq pc, r8, lsl #22 │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ tsteq r1, r8, lsr #7 │ │ │ │ - rsbeq pc, r1, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq pc, r1, #136, 4 @ 0x80000008 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x010c0cb0 │ │ │ │ tsteq r7, r8, lsr r3 │ │ │ │ rsbseq pc, r4, #184, 26 @ 0x2e00 │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ @@ -3325331,15 +3325331,15 @@ │ │ │ │ smlatteq r1, r8, r9, r6 │ │ │ │ tsteq lr, r0, ror #18 │ │ │ │ @ instruction: 0x011877b0 │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ tsteq r6, r8, lsl #29 │ │ │ │ strdeq r9, [ip, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq ip, ip, #136, 2 @ 0x22 │ │ │ │ + rsbeq ip, ip, #176, 2 @ 0x2c │ │ │ │ rsbseq r4, r3, #216, 8 @ 0xd8000000 │ │ │ │ tsteq r6, r0, lsr #1 │ │ │ │ tsteq r2, r0, ror r2 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r3, [r3, -r0] │ │ │ │ tsteq r5, r0, ror #12 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -3333856,15 +3333856,15 @@ │ │ │ │ bcc 2f39444 <__bss_end__@@Base+0x21cc428> │ │ │ │ cmpmi sp, sl, lsr r8 │ │ │ │ cmpmi sp, r8, asr r9 │ │ │ │ svcmi 0x004c502d │ │ │ │ subscs r2, r4, r4, asr r0 │ │ │ │ ldmdbcs r4, {r2, r4, r6, sp}^ │ │ │ │ strbmi r4, [r2], #-3369 @ 0xfffff2d7 │ │ │ │ - @ instruction: 0xf767f9d8 │ │ │ │ + @ instruction: 0xf7a7f9d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbteq pc, [r4], #1056 @ 0x420 @ │ │ │ │ strhteq r5, [fp], #224 @ 0xe0 │ │ │ │ ldrbteq pc, [r4], #1472 @ 0x5c0 @ │ │ │ │ ldrbteq pc, [r4], #560 @ 0x230 @ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsceq r8, fp, r8, asr pc │ │ │ │ @@ -3336641,15 +3336641,15 @@ │ │ │ │ ldrbpl r2, [r1, #-3077] @ 0xfffff3fb │ │ │ │ mcrreq 4, 4, r5, r5, cr15 │ │ │ │ stmdbmi r8, {r0, r1, r2, r3, r8, r9, sl, ip, lr}^ │ │ │ │ movtpl r5, #21588 @ 0x5454 │ │ │ │ cmpmi r6, r4, asr sp │ │ │ │ strbmi r4, [r5], #-3145 @ 0xfffff3b7 │ │ │ │ rsceq r7, r6, r8, lsl r6 │ │ │ │ - rsbeq r7, r9, #232, 26 @ 0x3a00 │ │ │ │ + rsbeq r7, r9, #224, 26 @ 0x3800 │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ svcvs 0x00727065 │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ stmdavc r1!, {r0, r1, r2, r3, r5, r8, sl, fp, sp, lr}^ │ │ │ │ @@ -3357511,22 +3357511,22 @@ │ │ │ │ rsbeq r6, r1, #240, 12 @ 0xf000000 │ │ │ │ tsteq r6, r8, asr r2 │ │ │ │ rsbeq sp, r1, #120, 26 @ 0x1e00 │ │ │ │ rsbeq sp, r1, #168, 4 @ 0x8000000a │ │ │ │ rsbseq pc, r4, #96, 22 @ 0x18000 │ │ │ │ rsbeq fp, r8, #72, 18 @ 0x120000 │ │ │ │ rsbeq r5, r4, #16, 12 @ 0x1000000 │ │ │ │ - rsbeq fp, r7, #248, 24 @ 0xf800 │ │ │ │ + rsbeq fp, r7, #8, 26 @ 0x200 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, ip, #208, 10 @ 0x34000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq fp, r7, #96, 22 @ 0x18000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq fp, r7, #240, 22 @ 0x3c000 │ │ │ │ + rsbeq fp, r7, #144, 24 @ 0x9000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq ip, lr, #200, 20 @ 0xc8000 │ │ │ │ rsbeq r5, r0, #224, 14 @ 0x3800000 │ │ │ │ rsbseq r6, fp, #128, 22 @ 0x20000 │ │ │ │ rsbseq r8, r3, #88, 8 @ 0x58000000 │ │ │ │ rsbseq r4, ip, #72, 10 @ 0x12000000 │ │ │ │ @@ -3357571,15 +3357571,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq fp, r7, #96, 20 @ 0x60000 │ │ │ │ rsbseq sl, r9, #128, 6 │ │ │ │ - rsbeq fp, r7, #224, 24 @ 0xe000 │ │ │ │ + rsbeq fp, r7, #232, 24 @ 0xe800 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r2, r5, #152 @ 0x98 │ │ │ │ rsbeq fp, r7, #48, 22 @ 0xc000 │ │ │ │ rsbseq sp, r4, #224, 20 @ 0xe0000 │ │ │ │ smlatbeq r4, r0, sl, r3 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strbteq pc, [r6], #3592 @ 0xe08 @ │ │ │ │ @@ -3357842,15 +3357842,15 @@ │ │ │ │ rsbseq r5, r3, #224, 18 @ 0x380000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq pc, fp, #104, 28 @ 0x680 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r7, r1, #208, 6 @ 0x40000003 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq sl, sp, #112, 16 @ 0x700000 │ │ │ │ + rsbeq sl, sp, #144, 16 @ 0x900000 │ │ │ │ rsbeq pc, fp, #168, 28 @ 0xa80 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq lr, r6, #120, 8 @ 0x78000000 │ │ │ │ rsbeq sl, sp, #208, 14 @ 0x3400000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -3358589,15 +3358589,15 @@ │ │ │ │ strbtvs r3, [r1], #-307 @ 0xfffffecd │ │ │ │ ldrbmi r4, [r2, -lr, asr #2] │ │ │ │ eorscc r2, r8, r3, asr sp │ │ │ │ ldrtvc r3, [r0], #-818 @ 0xfffffcce │ │ │ │ mvnseq r4, ip, asr r1 │ │ │ │ svcmi 0x004c4124 │ │ │ │ ldclmi 4, cr4, [pc, #-260] @ 1f04018 <__bss_end__@@Base+0x1196ffc> │ │ │ │ - @ instruction: 0xf7684341 │ │ │ │ + @ instruction: 0xf7a84341 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmnvs r6, r2, ror #12 │ │ │ │ mvnseq r3, r3, ror #20 │ │ │ │ cmnvs r6, r2, ror #12 │ │ │ │ mvnseq r3, r3, ror #20 │ │ │ │ strbvs r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ stclvs 2, cr7, [r1], #-388 @ 0xfffffe7c │ │ │ │ @@ -3358640,15 +3358640,15 @@ │ │ │ │ cmnvs lr, r2, ror #18 │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ stmdavs pc!, {r0, r1, r5, r6, sl, fp, sp, lr} @ │ │ │ │ svcvs 0x002e7079 │ │ │ │ strbtvs r6, [r4], #-3956 @ 0xfffff08c │ │ │ │ stmdavc pc!, {r0, r2, r3, r5, r8, r9, sp, lr}^ @ │ │ │ │ rsbvc r7, r5, #1694498816 @ 0x65000000 │ │ │ │ - @ instruction: 0xf767f9d8 │ │ │ │ + @ instruction: 0xf7a7f9d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq sl, r1, #112 @ 0x70 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -3358779,15 +3358779,15 @@ │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x01103190 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011a11f8 │ │ │ │ + tsteq sl, r0, lsl r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbeq r4, r4, #16, 20 @ 0x10000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @@ -3359890,15 +3359890,15 @@ │ │ │ │ subeq r5, r7, #268435460 @ 0x10000004 │ │ │ │ strmi r0, [r6, -r6, lsl #24] │ │ │ │ strbmi r5, [r5], #-581 @ 0xfffffdbb │ │ │ │ tstmi r1, r2, lsr ip │ │ │ │ mcrreq 1, 0, r0, r2, cr12 │ │ │ │ movweq r4, #49921 @ 0xc301 │ │ │ │ subeq r5, r7, #268435460 @ 0x10000004 │ │ │ │ - @ instruction: 0xf767f918 │ │ │ │ + @ instruction: 0xf7a7f918 │ │ │ │ rsceq r4, r0, r8, lsr r2 │ │ │ │ rsceq r4, r0, r8, lsr r2 │ │ │ │ rsceq r4, r0, r8, lsr r2 │ │ │ │ rsceq r4, r0, r8, lsr r2 │ │ │ │ rsceq r4, r0, r8, lsr r2 │ │ │ │ rsceq r4, r0, r8, lsr r2 │ │ │ │ rsceq r4, r0, r8, lsr r2 │ │ │ │ @@ -3792884,15 +3792884,15 @@ │ │ │ │ cdpcs 5, 6, cr6, cr6, cr4, {3} │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ strbpl r4, [lr, #-1828] @ 0xfffff8dc │ │ │ │ strbpl r4, [pc], #-3152 @ 20d066c <__bss_end__@@Base+0x1363650> │ │ │ │ mcrmi 3, 2, r5, cr5, cr15, {2} │ │ │ │ teqcc r5, r4, asr #2 │ │ │ │ rsbseq r9, r3, #221184 @ 0x36000 │ │ │ │ - rsbeq r7, ip, #16, 22 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #32, 26 @ 0x800 │ │ │ │ teqcc r5, #-1073741807 @ 0xc0000011 │ │ │ │ andeq pc, sl, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r3, ip, lsl r2 │ │ │ │ ldceq 0, cr0, [r5, #-0] │ │ │ │ stmdapl r1, {r1, r2, r8, sl, fp, lr}^ │ │ │ │ strbeq r4, [r1], -r9, asr #26 │ │ │ │ strne r0, [r1, #-3599]! @ 0xfffff1f1 │ │ │ │ @@ -3795678,15 +3795678,15 @@ │ │ │ │ stmdavc r1!, {r5, r8, r9, fp, ip, sp, lr}^ │ │ │ │ blvc 28effa0 <__bss_end__@@Base+0x1b82f84> │ │ │ │ stcvc 13, cr7, [r0, #-480]! @ 0xfffffe20 │ │ │ │ rsbseq lr, r4, #208, 6 @ 0x40000003 │ │ │ │ stmdavc r1!, {r5, r8, r9, fp, ip, sp, lr}^ │ │ │ │ blvc 28effb0 <__bss_end__@@Base+0x1b82f94> │ │ │ │ stcvc 13, cr7, [r0, #-484]! @ 0xfffffe1c │ │ │ │ - rsbeq lr, sl, #232, 26 @ 0x3a00 │ │ │ │ + rsbeq lr, sl, #40, 28 @ 0x280 │ │ │ │ stmdavc r1!, {r5, r8, r9, fp, ip, sp, lr}^ │ │ │ │ blvc 28effc0 <__bss_end__@@Base+0x1b82fa4> │ │ │ │ rsbscs r7, sp, r8, ror r9 │ │ │ │ rsbseq r2, sp, #125 @ 0x7d │ │ │ │ stmdavc r1!, {r5, r8, r9, fp, ip, sp, lr}^ │ │ │ │ eorcc r7, r0, r5, ror #6 │ │ │ │ rsbeq sp, r2, #2048000 @ 0x1f4000 │ │ │ │ @@ -3798528,15 +3798528,15 @@ │ │ │ │ stcmi 0, cr2, [r8, #-336]! @ 0xfffffeb0 │ │ │ │ stclmi 8, cr5, [r9, #-260] @ 0xfffffefc │ │ │ │ ldrmi r3, [sl, -r1, asr #20]! │ │ │ │ mrrcmi 5, 4, r5, r0, cr14 │ │ │ │ eorpl r5, sp, pc, asr #8 │ │ │ │ subscs r4, r4, ip, asr #30 │ │ │ │ stmdaeq r9!, {r2, r4, r6, r8, fp, sp} │ │ │ │ - @ instruction: 0xf767f9d8 │ │ │ │ + @ instruction: 0xf7a7f9d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrbteq r2, [r2], #4080 @ 0xff0 │ │ │ │ rsceq r5, fp, r8, ror #31 │ │ │ │ ldrbteq r3, [r2], #560 @ 0x230 │ │ │ │ ldrbteq r2, [r2], #3544 @ 0xdd8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ strdeq r7, [fp], #248 @ 0xf8 @ │ │ │ │ @@ -3820720,127 +3820720,127 @@ │ │ │ │ ldmdbcc r4!, {r0, r2, r4, r5, r9, sl, fp, sp} │ │ │ │ strtvs r3, [fp], #-46 @ 0xffffffd2 │ │ │ │ svccs 0x00676673 │ │ │ │ svccs 0x00637273 │ │ │ │ strbtvc r6, [pc], #-3184 @ 20ecc20 <__bss_end__@@Base+0x137fc04> │ │ │ │ cmnvc r9, #11776 @ 0x2e00 │ │ │ │ vstrmi s5, [r5, #-448] @ 0xfffffe40 │ │ │ │ - @ instruction: 0xf767f9d8 │ │ │ │ + @ instruction: 0xf7a7f9d8 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, asr sl │ │ │ │ - rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, lsl #20 │ │ │ │ + tsteq r0, r8, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, ror sl │ │ │ │ + tsteq r0, r0, lsl #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r6, lr, #0 │ │ │ │ + tsteq r0, r0, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbeq r5, lr, #248, 30 @ 0x3e0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabteq r0, r8, r9, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlabteq r0, r0, r9, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ - tsteq r0, r8, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r0, r8, lsl sl │ │ │ │ + tsteq r0, r0, lsr sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r4, lr, #72, 8 @ 0x48000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbeq r4, lr, #64, 8 @ 0x40000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabbeq r0, r0, r9, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, ror #18 │ │ │ │ - smlatteq r0, r8, r9, r5 │ │ │ │ - @ instruction: 0x010059b8 │ │ │ │ - tsteq r0, r0, lsl #20 │ │ │ │ + tsteq r0, r8, ror r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r0, r0, ror #18 │ │ │ │ + smlatteq r0, r0, r9, r5 │ │ │ │ + @ instruction: 0x010059b0 │ │ │ │ + strdeq r5, [r0, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - ldrdeq r5, [r0, -r8] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + ldrdeq r5, [r0, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, lsr #18 │ │ │ │ - ldrdeq r5, [r0, -r0] │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, lsr r9 │ │ │ │ + tsteq r0, r0, lsl r9 │ │ │ │ + smlabteq r0, r8, r9, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + tsteq r0, r0, lsr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r4, lr, #64, 8 @ 0x40000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ + rsbeq r4, lr, #56, 8 @ 0x38000000 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlatbeq r0, r0, r9, r5 │ │ │ │ - tsteq r0, r0, asr #20 │ │ │ │ - tsteq r0, r0, ror #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x010059b0 │ │ │ │ + @ instruction: 0x01005990 │ │ │ │ + tsteq r0, r8, lsr sl │ │ │ │ + tsteq r0, r0, asr sl │ │ │ │ + rsbseq r8, sl, r8, lsl pc │ │ │ │ + smlatbeq r0, r8, r9, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - smlabbeq r0, r0, sl, r5 │ │ │ │ + tsteq r0, r8, ror sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, lsl sl │ │ │ │ - tsteq r0, r8, ror r9 │ │ │ │ - smlatteq r0, r0, r9, r5 │ │ │ │ - tsteq r0, r0, ror #18 │ │ │ │ + tsteq r0, r8, lsl #20 │ │ │ │ + tsteq r0, r0, ror r9 │ │ │ │ + ldrdeq r5, [r0, -r8] │ │ │ │ + tsteq r0, r0, asr r9 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r6, lr, #8 │ │ │ │ + rsbeq r6, lr, #0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, lsr r9 │ │ │ │ + tsteq r0, r8, lsr #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, asr #18 │ │ │ │ - tsteq r0, r8, lsl sl │ │ │ │ + tsteq r0, r8, lsr r9 │ │ │ │ + tsteq r0, r0, lsl sl │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, asr #20 │ │ │ │ + tsteq r0, r0, asr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, lsl r9 │ │ │ │ + tsteq r0, r8, lsl #18 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r8, asr #18 │ │ │ │ - tsteq r0, r0, lsr sl │ │ │ │ + tsteq r0, r0, asr #18 │ │ │ │ + tsteq r0, r8, lsr #20 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq r0, r0, ror sl │ │ │ │ + tsteq r0, r8, ror #20 │ │ │ │ strbpl r4, [r1], #-3657 @ 0xfffff1b7 │ │ │ │ orreq fp, sl, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsceq r1, r1, r8, asr fp │ │ │ │ - rsbeq r8, r5, #232, 2 @ 0x3a │ │ │ │ + rsbeq r8, r5, #224, 2 @ 0x38 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - tsteq sl, r8, lsl pc │ │ │ │ + tsteq sl, r0, lsl pc │ │ │ │ rsceq r1, r1, r8, lsl #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011acfb0 │ │ │ │ + tsteq sl, r8, lsl pc │ │ │ │ andle r0, r0, r1 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r8, asr #32 │ │ │ │ streq r0, [sl, #-2570] @ 0xfffff5f6 │ │ │ │ beq 236f62c <__bss_end__@@Base+0x1602610> │ │ │ │ beq 236f630 <__bss_end__@@Base+0x1602614> │ │ │ │ @@ -3820848,25 +3820848,25 @@ │ │ │ │ beq 236f638 <__bss_end__@@Base+0x160261c> │ │ │ │ beq 236f63c <__bss_end__@@Base+0x1602620> │ │ │ │ beq 236f640 <__bss_end__@@Base+0x1602624> │ │ │ │ andeq r0, r0, sl │ │ │ │ @ instruction: 0x018ab1b0 │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ rsceq sp, r4, r8, lsl #8 │ │ │ │ - rsbeq r5, r7, #104, 22 @ 0x1a000 │ │ │ │ + rsbeq r5, r7, #80, 22 @ 0x14000 │ │ │ │ strdeq r2, [ip, #-248] @ 0xffffff08 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq fp, [sl, r8] │ │ │ │ - tsteq lr, r8, lsr #11 │ │ │ │ + @ instruction: 0x011e8590 │ │ │ │ rsceq r1, r1, r8, lsl #23 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - @ instruction: 0x011e85b0 │ │ │ │ + tsteq lr, r8, lsr #11 │ │ │ │ andle r0, r0, sp, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq fp, sl, r8, lsl #13 │ │ │ │ streq r0, [sl, #-2570] @ 0xfffff5f6 │ │ │ │ beq 236f694 <__bss_end__@@Base+0x1602678> │ │ │ │ beq 236f698 <__bss_end__@@Base+0x160267c> │ │ │ │ @@ -3820878,39 +3820878,39 @@ │ │ │ │ orreq pc, sl, r8, ror #18 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ rsceq lr, r5, r8, lsl #19 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ cmpeq ip, r8, asr r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ ldrdeq fp, [sl, r8] │ │ │ │ - rsbeq sl, r5, #152, 30 @ 0x260 │ │ │ │ + rsbeq sl, r5, #144, 30 @ 0x240 │ │ │ │ rsceq r1, r1, r8, lsl #23 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq fp, r5, #160 @ 0xa0 │ │ │ │ + rsbeq fp, r5, #152 @ 0x98 │ │ │ │ andle r0, r0, pc, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ orreq pc, sl, r8, asr sl @ │ │ │ │ @ instruction: 0x018ab3b8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsceq r1, r1, r8, asr fp │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018b3798 │ │ │ │ - rsbeq r6, sp, #208, 2 @ 0x34 │ │ │ │ + rsbeq r6, sp, #200, 2 @ 0x32 │ │ │ │ rsceq r1, r1, r8, lsl #23 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ - rsbeq r6, sp, #216, 4 @ 0x8000000d │ │ │ │ + rsbeq r6, sp, #208, 4 │ │ │ │ andle r0, r0, r5 │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ rsbseq r8, sl, r8, lsl pc │ │ │ │ @ instruction: 0x018b3ab8 │ │ │ │ ldrbmi r4, [r0, #-2384] @ 0xfffff6b0 │ │ │ │ biceq lr, pc, r0, asr #11 │ │ │ │ orreq r7, r7, r8, ror #20 │ │ │ │ @@ -3911225,15 +3911225,15 @@ │ │ │ │ svccs 0x00637273 │ │ │ │ ldrbvs r7, [r0, #-2408]! @ 0xfffff698 │ │ │ │ svcvs 0x00656772 │ │ │ │ rsbsvc r6, r4, #457179136 @ 0x1b400000 │ │ │ │ stcvs 3, cr6, [lr], #-420 @ 0xfffffe5c │ │ │ │ ldmdbcc r0!, {r0, r3, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ strtvs r3, [fp], #-46 @ 0xffffffd2 │ │ │ │ - stcl 14, cr7, [r0, #-412]! @ 0xfffffe64 │ │ │ │ + vpush {d21-} │ │ │ │ subeq r7, sp, #152, 4 @ 0x80000009 │ │ │ │ ... │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ strcc r6, [sp, #-365]! @ 0xfffffe93 │ │ │ │ cdpcs 4, 3, cr3, cr9, cr14, {1} │ │ │ │ cmnvc r4, #48, 22 @ 0xc000 │ │ │ │ andeq r6, r0, r6, ror #14 │ │ │ │ @@ -3911254,27 +3911254,27 @@ │ │ │ │ stclcs 13, cr6, [r1, #-420]! @ 0xfffffe5c │ │ │ │ ldmdbcc r4!, {r0, r2, r4, r5, r9, sl, fp, sp} │ │ │ │ strtvs r3, [fp], #-46 @ 0xffffffd2 │ │ │ │ svccs 0x00676673 │ │ │ │ svccs 0x00637273 │ │ │ │ svcvs 0x00747561 │ │ │ │ stmdbvs ip!, {r2, r3, r5, r6, r9, sl, fp, sp}^ │ │ │ │ - @ instruction: 0xf7687073 │ │ │ │ + @ instruction: 0xf7a87073 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmpmi pc, r1, asr #24 │ │ │ │ subeq r2, sp, #68, 12 @ 0x4400000 │ │ │ │ svcmi 0x00545541 │ │ │ │ subeq r2, sp, #73400320 @ 0x4600000 │ │ │ │ stclvs 5, cr7, [r9], #-392 @ 0xfffffe78 │ │ │ │ subeq r2, sp, #100, 12 @ 0x6400000 │ │ │ │ rsbsvc r6, r0, #478150656 @ 0x1c800000 │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ strbvs r6, [ip, #-617]! @ 0xfffffd97 │ │ │ │ strbtvc r7, [r1], #-45 @ 0xffffffd3 │ │ │ │ - @ instruction: 0xf767fb68 │ │ │ │ + @ instruction: 0xf7a7fb68 │ │ │ │ svcpl 0x00442d20 │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ strcc r6, [sp, #-365]! @ 0xfffffe93 │ │ │ │ cdpcs 4, 3, cr3, cr9, cr14, {1} │ │ │ │ cmnvc r4, #48, 22 @ 0xc000 │ │ │ │ andeq r6, r0, r6, ror #14 │ │ │ │ strbvs r6, [sp, #-2420]! @ 0xfffff68c │ │ │ │ @@ -3911312,17 +3911312,17 @@ │ │ │ │ @ instruction: 0x672d7972 │ │ │ │ strtvc r6, [pc], #-3171 @ 2149b10 <__bss_end__@@Base+0x13dcaf4> │ │ │ │ stclcs 4, cr6, [r4, #-444]! @ 0xfffffe44 │ │ │ │ ldrbvs r6, [r8, #-3939]! @ 0xfffff09d │ │ │ │ mrccs 5, 3, r6, cr2, cr4, {3} │ │ │ │ rsbsvc r7, r3, #465567744 @ 0x1bc00000 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ - stcl 14, cr7, [r0, #-252]! @ 0xffffff04 │ │ │ │ + vpush {d21-} │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ - stcl 14, cr7, [r0, #-432]! @ 0xfffffe50 │ │ │ │ + fstmdbx sp!, {d21-d130} @ Deprecated │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ ldmdacs fp!, {r6, ip, sp} │ │ │ │ ldrbvs r7, [r0, #-2420]! @ 0xfffff68c │ │ │ │ stmdacs r6!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, fp, sp, lr}^ │ │ │ │ stccc 0, cr3, [r9, #-140]! @ 0xffffff74 │ │ │ │ cmpvc pc, #1023410176 @ 0x3d000000 │ │ │ │ svcvs 0x00626d79 │ │ │ │ @@ -4194296,8 +4194296,8 @@ │ │ │ │ smlabbeq lr, r0, r0, fp │ │ │ │ tsteq lr, r8, ror r0 │ │ │ │ qaddeq fp, r0, lr │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ strdeq sl, [lr, -r8] │ │ │ │ smlatteq lr, r0, pc, sl @ │ │ │ │ smlatbeq lr, r8, pc, sl @ │ │ │ │ -[ Too much input for diff (SHA256: 95469ff3c3f3ef057b789375ea8885e87fafed5c1273817acaf552f0257cd276) ] │ │ │ │ +[ Too much input for diff (SHA256: d91899790cce0b88b82299ef80ddffff939b3d5a36908385cac652ed794fa289) ] │ │ ├── ./usr/share/doc/maxima/test_results.out.gz │ │ │ ├── test_results.out │ │ │ │ @@ -175,15 +175,15 @@ │ │ │ │ /build/reproducible-path/maxima-5.49.0+dsfg/tests/rtest1.mac:1:15:incorrect syntax: A `do' cannot have a `in' with a `thru' field. │ │ │ │ thru 3 for i in │ │ │ │ ^ │ │ │ │ 208/208 tests passed │ │ │ │ Running tests in rtest1a: 34/34 tests passed (not counting 1 expected errors) │ │ │ │ Running tests in rtest2: SIMPLE-WARNING: structure MRING is changing │ │ │ │ ;; When compiling (DEFUN ARRAY-INFINITY-NORM) │ │ │ │ -;; inlining (REDUCE # ...) │ │ │ │ +;; inlining (REDUCE # ...) │ │ │ │ INTERNAL-SIMPLE-WARNING: Wrong number of args in call to MAX: │ │ │ │ (MAX) (REAL *) NIL │ │ │ │ │ │ │ │ 310/310 tests passed (not counting 2 expected errors) │ │ │ │ Running tests in rtest4: 120/120 tests passed │ │ │ │ Running tests in rtest5: SIMPLE-WARNING: structure GRAPH is changing │ │ │ │ SIMPLE-WARNING: structure DIGRAPH is changing │ │ │ │ @@ -515,292 +515,292 @@ │ │ │ │ Running tests in rtest_vect: 67/67 tests passed (not counting 9 expected errors) │ │ │ │ Running tests in rtest_antid: 11/11 tests passed │ │ │ │ Running tests in rtest_bffac: 16/16 tests passed │ │ │ │ Running tests in rtest_diff_form: 43/43 tests passed │ │ │ │ Running tests in rtest_grobner: 33/33 tests passed │ │ │ │ Running tests in rtest_finance: 17/17 tests passed │ │ │ │ Running tests in rtest_fft: ;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@054F5B40> # ...) │ │ │ │ -;; inlining (#<@054F3D10> # ...) │ │ │ │ -;; inlining (#<@054EC938> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@06CBE168> # ...) │ │ │ │ -;; inlining (#<@06CBC5B0> # ...) │ │ │ │ -;; inlining (#<@06CB4C90> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@07D07180> # ...) │ │ │ │ -;; inlining (#<@07D05420> # ...) │ │ │ │ -;; inlining (#<@07CFD4E0> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@097969A0> # ...) │ │ │ │ -;; inlining (#<@09794A98> # ...) │ │ │ │ -;; inlining (#<@0978C378> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@0A683B10> # ...) │ │ │ │ -;; inlining (#<@0A681A40> # ...) │ │ │ │ -;; inlining (#<@0A678B38> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@0B5E66E8> # ...) │ │ │ │ -;; inlining (#<@0B5E44C0> # ...) │ │ │ │ -;; inlining (#<@0B5DAE38> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@0D3AD320> # ...) │ │ │ │ -;; inlining (#<@0D3AAF70> # ...) │ │ │ │ -;; inlining (#<@0D3A1168> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@05CCC560> # ...) │ │ │ │ -;; inlining (#<@05CC9F00> # ...) │ │ │ │ -;; inlining (#<@05CBF638> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@07413FE8> # ...) │ │ │ │ -;; inlining (#<@07411530> # ...) │ │ │ │ -;; inlining (#<@07406698> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@087C91C8> # ...) │ │ │ │ -;; inlining (#<@087C51D8> # ...) │ │ │ │ -;; inlining (#<@087B7F08> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@0A5C8FB0> # ...) │ │ │ │ -;; inlining (#<@0A5C6500> # ...) │ │ │ │ -;; inlining (#<@0A5BA8A0> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@0B836C58> # ...) │ │ │ │ -;; inlining (#<@0B833FE8> # ...) │ │ │ │ -;; inlining (#<@0B827DE8> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@0D9197F0> # ...) │ │ │ │ -;; inlining (#<@0D916B88> # ...) │ │ │ │ -;; inlining (#<@0D90A168> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@06BBDCE8> # ...) │ │ │ │ -;; inlining (#<@06BBAE90> # ...) │ │ │ │ -;; inlining (#<@06BADE38> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@08240550> # ...) │ │ │ │ -;; inlining (#<@0823D5F8> # ...) │ │ │ │ -;; inlining (#<@08230058> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ -INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ -;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ -;; inlining (#<@0A325B00> # ...) │ │ │ │ -;; inlining (#<@0A322A80> # ...) │ │ │ │ -;; inlining (#<@0A313188> # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAP # ...) │ │ │ │ -;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ -;; inlining (MAPL # ...) │ │ │ │ -;; inlining (MAPC # ...) │ │ │ │ -;; inlining (MAPCAR # ...) │ │ │ │ +;; inlining (#<@05899BE8> # ...) │ │ │ │ +;; inlining (#<@058981C0> # ...) │ │ │ │ +;; inlining (#<@05891778> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@06E29930> # ...) │ │ │ │ +;; inlining (#<@06E27D58> # ...) │ │ │ │ +;; inlining (#<@06E20560> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@07E680B8> # ...) │ │ │ │ +;; inlining (#<@07E66330> # ...) │ │ │ │ +;; inlining (#<@07E5E270> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@09D15968> # ...) │ │ │ │ +;; inlining (#<@09D13A58> # ...) │ │ │ │ +;; inlining (#<@09D0B348> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@0ABDFA90> # ...) │ │ │ │ +;; inlining (#<@0ABDD960> # ...) │ │ │ │ +;; inlining (#<@0ABD4988> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@0CF427E8> # ...) │ │ │ │ +;; inlining (#<@0CF405C8> # ...) │ │ │ │ +;; inlining (#<@0CF36F50> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@0E131940> # ...) │ │ │ │ +;; inlining (#<@0E12F590> # ...) │ │ │ │ +;; inlining (#<@0E125788> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@0643B980> # ...) │ │ │ │ +;; inlining (#<@06439348> # ...) │ │ │ │ +;; inlining (#<@0642EBA8> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@07582FF8> # ...) │ │ │ │ +;; inlining (#<@075808D0> # ...) │ │ │ │ +;; inlining (#<@075746F0> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@0994E7C8> # ...) │ │ │ │ +;; inlining (#<@0994B1E0> # ...) │ │ │ │ +;; inlining (#<@09927A58> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@0AB2A2B0> # ...) │ │ │ │ +;; inlining (#<@0AB27900> # ...) │ │ │ │ +;; inlining (#<@0AB1BC80> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@0D392548> # ...) │ │ │ │ +;; inlining (#<@0D38F900> # ...) │ │ │ │ +;; inlining (#<@0D383768> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@0E895C98> # ...) │ │ │ │ +;; inlining (#<@0E893030> # ...) │ │ │ │ +;; inlining (#<@0E886810> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@06D5D3D0> # ...) │ │ │ │ +;; inlining (#<@06D5A490> # ...) │ │ │ │ +;; inlining (#<@06D4C140> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@083DA0C0> # ...) │ │ │ │ +;; inlining (#<@083D7180> # ...) │ │ │ │ +;; inlining (#<@083C9990> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ +INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ +;; When compiling (DEFUN #:|progncompile0|) │ │ │ │ +;; inlining (#<@0A8AF928> # ...) │ │ │ │ +;; inlining (#<@0A8AC8B0> # ...) │ │ │ │ +;; inlining (#<@0A89EB20> # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAP # ...) │ │ │ │ +;; inlining (SYSTEM::LMAPR # ...) │ │ │ │ +;; inlining (MAPL # ...) │ │ │ │ +;; inlining (MAPC # ...) │ │ │ │ +;; inlining (MAPCAR # ...) │ │ │ │ INTERNAL-SIMPLE-STYLE-WARNING: The variable DEFPACKAGE::SYM is not used. │ │ │ │ /build/reproducible-path/maxima-5.49.0+dsfg/binary/5_49_0/gcl/GCL_2_7_1_git_tag_Version_2_7_2pre13/share/numeric/fft-core.c: In function ‘LI38__FFT_R2_NN__ld_reproducible_path_maxima_5_49_0$dsfg_binary_5_49_0_gcl_GCL_2_7_1_git_tag_Version_2_7_2pre13_share_numeric_fft_core’: │ │ │ │ /build/reproducible-path/maxima-5.49.0+dsfg/binary/5_49_0/gcl/GCL_2_7_1_git_tag_Version_2_7_2pre13/share/numeric/fft-core.c:7090:22: warning: self-comparison always evaluates to true [-Wtautological-compare] │ │ │ │ 7090 | if(!(((V858))==((V858)))){ │ │ │ │ | ^~ │ │ │ │ 99/99 tests passed │ │ │ │ Running tests in rtest_rfft: 46/46 tests passed │ │ │ │ @@ -825,13 +825,13 @@ │ │ │ │ │ │ │ │ No unexpected errors found out of 19,396 tests. │ │ │ │ Tests that were expected to fail but passed: │ │ │ │ /build/reproducible-path/maxima-5.49.0+dsfg/tests/rtest_signum.mac problems: │ │ │ │ (78 79) │ │ │ │ /build/reproducible-path/maxima-5.49.0+dsfg/share/simplification/rtest_facexp.mac problem: │ │ │ │ (37) │ │ │ │ -real time : 1231.190 secs │ │ │ │ -run-gbc time : 495.300 secs │ │ │ │ -child run time : 350.560 secs │ │ │ │ -gbc time : 369.400 secs │ │ │ │ +real time : 1528.500 secs │ │ │ │ +run-gbc time : 504.120 secs │ │ │ │ +child run time : 405.240 secs │ │ │ │ +gbc time : 467.540 secs │ │ │ │ allocation : 71627 Mbytes │ │ │ │ (%o0) done